add SPE FPU support to powerpc-sf
authorRich Felker <dalias@aerifal.cx>
Thu, 23 Sep 2021 23:11:46 +0000 (19:11 -0400)
committerRich Felker <dalias@aerifal.cx>
Thu, 23 Sep 2021 23:11:46 +0000 (19:11 -0400)
commit7be59733d71ada3a32a98622507399253f1d5e48
tree8baa69b0f4bb7dacacee7f8a8650e8f951614d0b
parente3e7189c11d909199155327fd6a93dcc6b68c7b3
add SPE FPU support to powerpc-sf

When the soft-float ABI for PowerPC was added in commit
5a92dd95c77cee81755f1a441ae0b71e3ae2bcdb, with Freescale cpus using
the alternative SPE FPU as the main use case, it was noted that we
could probably support hard float on them, but that it would involve
determining some difficult ABI constraints. This commit is the
completion of that work.

The Power-Arch-32 ABI supplement defines the ABI profiles, and indeed
ATR-SPE is built on ATR-SOFT-FLOAT. But setjmp/longjmp compatibility
are problematic for the same reason they're problematic on ARM, where
optional float-related parts of the register file are "call-saved if
present". This requires testing __hwcap, which is now done.

In keeping with the existing powerpc-sf subarch definition, which did
not have fenv, the fenv macros are not defined for SPE and the SPEFSCR
control register is left (and assumed to start in) the default mode.
arch/powerpc/bits/fenv.h
arch/powerpc/reloc.h
configure
src/fenv/powerpc/fenv-sf.c
src/fenv/powerpc/fenv.S
src/math/powerpc/fabs.c
src/math/powerpc/fabsf.c
src/math/powerpc/fma.c
src/math/powerpc/fmaf.c
src/setjmp/powerpc/longjmp.S
src/setjmp/powerpc/setjmp.S