- implemented ull -> float conversion for x87
[libfirm] / ir / be / ia32 / ia32_x87.c
index 644e11a..e67bf47 100644 (file)
@@ -24,9 +24,7 @@
  * @author      Michael Beck
  * @version     $Id$
  */
-#ifdef HAVE_CONFIG_H
 #include "config.h"
-#endif
 
 #include <assert.h>
 
@@ -139,7 +137,6 @@ typedef unsigned char vfp_liveness;
 struct _x87_simulator {
        struct obstack obst;        /**< An obstack for fast allocating. */
        pmap *blk_states;           /**< Map blocks to states. */
-       const arch_env_t *arch_env; /**< The architecture environment. */
        be_lv_t *lv;                /**< intrablock liveness. */
        vfp_liveness *live;         /**< Liveness information. */
        unsigned n_idx;             /**< The cached get_irg_last_idx() result. */
@@ -154,7 +151,8 @@ struct _x87_simulator {
  *
  * @return the x87 stack depth
  */
-static int x87_get_depth(const x87_state *state) {
+static int x87_get_depth(const x87_state *state)
+{
        return state->depth;
 }  /* x87_get_depth */
 
@@ -166,7 +164,8 @@ static int x87_get_depth(const x87_state *state) {
  *
  * @return the vfp register index that produced the value at st(pos)
  */
-static int x87_get_st_reg(const x87_state *state, int pos) {
+static int x87_get_st_reg(const x87_state *state, int pos)
+{
        assert(pos < state->depth);
        return state->st[MASK_TOS(state->tos + pos)].reg_idx;
 }  /* x87_get_st_reg */
@@ -180,7 +179,8 @@ static int x87_get_st_reg(const x87_state *state, int pos) {
  *
  * @return the IR node that produced the value at st(pos)
  */
-static ir_node *x87_get_st_node(const x87_state *state, int pos) {
+static ir_node *x87_get_st_node(const x87_state *state, int pos)
+{
        assert(pos < state->depth);
        return state->st[MASK_TOS(state->tos + pos)].node;
 }  /* x87_get_st_node */
@@ -190,7 +190,8 @@ static ir_node *x87_get_st_node(const x87_state *state, int pos) {
  *
  * @param state  the x87 state
  */
-static void x87_dump_stack(const x87_state *state) {
+static void x87_dump_stack(const x87_state *state)
+{
        int i;
 
        for (i = state->depth - 1; i >= 0; --i) {
@@ -209,7 +210,8 @@ static void x87_dump_stack(const x87_state *state) {
  * @param node     the IR node that produces the value of the vfp register
  * @param pos      the stack position where the new value should be entered
  */
-static void x87_set_st(x87_state *state, int reg_idx, ir_node *node, int pos) {
+static void x87_set_st(x87_state *state, int reg_idx, ir_node *node, int pos)
+{
        assert(0 < state->depth);
        state->st[MASK_TOS(state->tos + pos)].reg_idx = reg_idx;
        state->st[MASK_TOS(state->tos + pos)].node    = node;
@@ -225,7 +227,8 @@ static void x87_set_st(x87_state *state, int reg_idx, ir_node *node, int pos) {
  * @param reg_idx  the vfp register index that should be set
  * @param node     the IR node that produces the value of the vfp register
  */
-static void x87_set_tos(x87_state *state, int reg_idx, ir_node *node) {
+static void x87_set_tos(x87_state *state, int reg_idx, ir_node *node)
+{
        x87_set_st(state, reg_idx, node, 0);
 }  /* x87_set_tos */
 
@@ -235,7 +238,8 @@ static void x87_set_tos(x87_state *state, int reg_idx, ir_node *node) {
  * @param state    the x87 state
  * @param pos      the stack position to change the tos with
  */
-static void x87_fxch(x87_state *state, int pos) {
+static void x87_fxch(x87_state *state, int pos)
+{
        st_entry entry;
        assert(pos < state->depth);
 
@@ -255,7 +259,8 @@ static void x87_fxch(x87_state *state, int pos) {
  * @return the stack position where the register is stacked
  *         or -1 if the virtual register was not found
  */
-static int x87_on_stack(const x87_state *state, int reg_idx) {
+static int x87_on_stack(const x87_state *state, int reg_idx)
+{
        int i, tos = state->tos;
 
        for (i = 0; i < state->depth; ++i)
@@ -271,7 +276,8 @@ static int x87_on_stack(const x87_state *state, int reg_idx) {
  * @param reg_idx   the register vfp index
  * @param node      the node that produces the value of the vfp register
  */
-static void x87_push_dbl(x87_state *state, int reg_idx, ir_node *node) {
+static void x87_push_dbl(x87_state *state, int reg_idx, ir_node *node)
+{
        assert(state->depth < N_x87_REGS && "stack overrun");
 
        ++state->depth;
@@ -290,7 +296,8 @@ static void x87_push_dbl(x87_state *state, int reg_idx, ir_node *node) {
  * @param node      the node that produces the value of the vfp register
  * @param dbl_push  if != 0 double pushes are allowed
  */
-static void x87_push(x87_state *state, int reg_idx, ir_node *node) {
+static void x87_push(x87_state *state, int reg_idx, ir_node *node)
+{
        assert(x87_on_stack(state, reg_idx) == -1 && "double push");
 
        x87_push_dbl(state, reg_idx, node);
@@ -301,7 +308,8 @@ static void x87_push(x87_state *state, int reg_idx, ir_node *node) {
  *
  * @param state     the x87 state
  */
-static void x87_pop(x87_state *state) {
+static void x87_pop(x87_state *state)
+{
        assert(state->depth > 0 && "stack underrun");
 
        --state->depth;
@@ -315,7 +323,8 @@ static void x87_pop(x87_state *state) {
  *
  * @param state     the x87 state
  */
-static void x87_emms(x87_state *state) {
+static void x87_emms(x87_state *state)
+{
        state->depth = 0;
        state->tos   = 0;
 }
@@ -328,7 +337,8 @@ static void x87_emms(x87_state *state) {
  *
  * @return the block state
  */
-static blk_state *x87_get_bl_state(x87_simulator *sim, ir_node *block) {
+static blk_state *x87_get_bl_state(x87_simulator *sim, ir_node *block)
+{
        pmap_entry *entry = pmap_find(sim->blk_states, block);
 
        if (! entry) {
@@ -350,7 +360,8 @@ static blk_state *x87_get_bl_state(x87_simulator *sim, ir_node *block) {
  *
  * @return a new x87 state
  */
-static x87_state *x87_alloc_state(x87_simulator *sim) {
+static x87_state *x87_alloc_state(x87_simulator *sim)
+{
        x87_state *res = obstack_alloc(&sim->obst, sizeof(*res));
 
        res->sim = sim;
@@ -365,10 +376,11 @@ static x87_state *x87_alloc_state(x87_simulator *sim) {
  *
  * @return a cloned copy of the src state
  */
-static x87_state *x87_clone_state(x87_simulator *sim, const x87_state *src) {
+static x87_state *x87_clone_state(x87_simulator *sim, const x87_state *src)
+{
        x87_state *res = x87_alloc_state(sim);
 
-       memcpy(res, src, sizeof(*res));
+       *res = *src;
        return res;
 }  /* x87_clone_state */
 
@@ -379,7 +391,8 @@ static x87_state *x87_clone_state(x87_simulator *sim, const x87_state *src) {
  * @param n   the IR node to patch
  * @param op  the x87 opcode to patch in
  */
-static ir_node *x87_patch_insn(ir_node *n, ir_op *op) {
+static ir_node *x87_patch_insn(ir_node *n, ir_op *op)
+{
        ir_mode *mode = get_irn_mode(n);
        ir_node *res = n;
 
@@ -411,7 +424,8 @@ static ir_node *x87_patch_insn(ir_node *n, ir_op *op) {
  * @param m  the desired mode of the Proj
  * @return The first Proj of mode @p m found or NULL.
  */
-static ir_node *get_irn_Proj_for_mode(ir_node *n, ir_mode *m) {
+static ir_node *get_irn_Proj_for_mode(ir_node *n, ir_mode *m)
+{
        const ir_edge_t *edge;
 
        assert(get_irn_mode(n) == mode_T && "Need mode_T node");
@@ -428,14 +442,23 @@ static ir_node *get_irn_Proj_for_mode(ir_node *n, ir_mode *m) {
 /**
  * Wrap the arch_* function here so we can check for errors.
  */
-static INLINE const arch_register_t *x87_get_irn_register(x87_simulator *sim, const ir_node *irn) {
-       const arch_register_t *res;
+static inline const arch_register_t *x87_get_irn_register(const ir_node *irn)
+{
+       const arch_register_t *res = arch_get_irn_register(irn);
 
-       res = arch_get_irn_register(sim->arch_env, irn);
        assert(res->reg_class->regs == ia32_vfp_regs);
        return res;
 }  /* x87_get_irn_register */
 
+static inline const arch_register_t *x87_irn_get_register(const ir_node *irn,
+                                                          int pos)
+{
+       const arch_register_t *res = arch_irn_get_register(irn, pos);
+
+       assert(res->reg_class->regs == ia32_vfp_regs);
+       return res;
+}
+
 /* -------------- x87 perm --------------- */
 
 /**
@@ -450,11 +473,12 @@ static INLINE const arch_register_t *x87_get_irn_register(x87_simulator *sim, co
  *
  * @return the fxch node
  */
-static ir_node *x87_fxch_shuffle(x87_state *state, int pos, ir_node *block) {
+static ir_node *x87_fxch_shuffle(x87_state *state, int pos, ir_node *block)
+{
        ir_node         *fxch;
        ia32_x87_attr_t *attr;
 
-       fxch = new_rd_ia32_fxch(NULL, get_irn_irg(block), block);
+       fxch = new_bd_ia32_fxch(NULL, block);
        attr = get_ia32_x87_attr(fxch);
        attr->x87[0] = &ia32_st_regs[pos];
        attr->x87[2] = &ia32_st_regs[0];
@@ -619,12 +643,11 @@ static ir_node *x87_create_fxch(x87_state *state, ir_node *n, int pos)
 {
        ir_node         *fxch;
        ia32_x87_attr_t *attr;
-       ir_graph        *irg = get_irn_irg(n);
        ir_node         *block = get_nodes_block(n);
 
        x87_fxch(state, pos);
 
-       fxch = new_rd_ia32_fxch(NULL, irg, block);
+       fxch = new_bd_ia32_fxch(NULL, block);
        attr = get_ia32_x87_attr(fxch);
        attr->x87[0] = &ia32_st_regs[pos];
        attr->x87[2] = &ia32_st_regs[0];
@@ -644,14 +667,15 @@ static ir_node *x87_create_fxch(x87_state *state, ir_node *n, int pos)
  * @param pos       push st(pos) on stack
  * @param op_idx    replace input op_idx of n with the fpush result
  */
-static void x87_create_fpush(x87_state *state, ir_node *n, int pos, int op_idx) {
+static void x87_create_fpush(x87_state *state, ir_node *n, int pos, int op_idx)
+{
        ir_node               *fpush, *pred = get_irn_n(n, op_idx);
        ia32_x87_attr_t       *attr;
-       const arch_register_t *out = x87_get_irn_register(state->sim, pred);
+       const arch_register_t *out = x87_get_irn_register(pred);
 
        x87_push_dbl(state, arch_register_get_index(out), pred);
 
-       fpush = new_rd_ia32_fpush(NULL, get_irn_irg(n), get_nodes_block(n));
+       fpush = new_bd_ia32_fpush(NULL, get_nodes_block(n));
        attr  = get_ia32_x87_attr(fpush);
        attr->x87[0] = &ia32_st_regs[pos];
        attr->x87[2] = &ia32_st_regs[0];
@@ -680,9 +704,9 @@ static ir_node *x87_create_fpop(x87_state *state, ir_node *n, int num)
        while (num > 0) {
                x87_pop(state);
                if (ia32_cg_config.use_ffreep)
-                       fpop = new_rd_ia32_ffreep(NULL, get_irn_irg(n), get_nodes_block(n));
+                       fpop = new_bd_ia32_ffreep(NULL, get_nodes_block(n));
                else
-                       fpop = new_rd_ia32_fpop(NULL, get_irn_irg(n), get_nodes_block(n));
+                       fpop = new_bd_ia32_fpop(NULL, get_nodes_block(n));
                attr = get_ia32_x87_attr(fpop);
                attr->x87[0] = &ia32_st_regs[0];
                attr->x87[1] = &ia32_st_regs[0];
@@ -705,12 +729,12 @@ static ir_node *x87_create_fpop(x87_state *state, ir_node *n, int num)
  *
  * @return the fldz node
  */
-static ir_node *x87_create_fldz(x87_state *state, ir_node *n, int regidx) {
-       ir_graph *irg = get_irn_irg(n);
+static ir_node *x87_create_fldz(x87_state *state, ir_node *n, int regidx)
+{
        ir_node *block = get_nodes_block(n);
        ir_node *fldz;
 
-       fldz = new_rd_ia32_fldz(NULL, irg, block, mode_E);
+       fldz = new_bd_ia32_fldz(NULL, block, mode_E);
 
        sched_add_before(n, fldz);
        DB((dbg, LEVEL_1, "<<< %s\n", get_irn_opname(fldz)));
@@ -728,18 +752,16 @@ static ir_node *x87_create_fldz(x87_state *state, ir_node *n, int regidx) {
  * Updates a live set over a single step from a given node to its predecessor.
  * Everything defined at the node is removed from the set, the uses of the node get inserted.
  *
- * @param sim      The simulator handle.
  * @param irn      The node at which liveness should be computed.
  * @param live     The bitset of registers live before @p irn. This set gets modified by updating it to
  *                 the registers live after irn.
  *
  * @return The live bitset.
  */
-static vfp_liveness vfp_liveness_transfer(x87_simulator *sim, ir_node *irn, vfp_liveness live)
+static vfp_liveness vfp_liveness_transfer(ir_node *irn, vfp_liveness live)
 {
        int i, n;
        const arch_register_class_t *cls = &ia32_reg_classes[CLASS_ia32_vfp];
-       const arch_env_t *arch_env = sim->arch_env;
 
        if (get_irn_mode(irn) == mode_T) {
                const ir_edge_t *edge;
@@ -747,23 +769,24 @@ static vfp_liveness vfp_liveness_transfer(x87_simulator *sim, ir_node *irn, vfp_
                foreach_out_edge(irn, edge) {
                        ir_node *proj = get_edge_src_irn(edge);
 
-                       if (arch_irn_consider_in_reg_alloc(arch_env, cls, proj)) {
-                               const arch_register_t *reg = x87_get_irn_register(sim, proj);
+                       if (arch_irn_consider_in_reg_alloc(cls, proj)) {
+                               const arch_register_t *reg = x87_get_irn_register(proj);
                                live &= ~(1 << arch_register_get_index(reg));
                        }
                }
        }
 
-       if (arch_irn_consider_in_reg_alloc(arch_env, cls, irn)) {
-               const arch_register_t *reg = x87_get_irn_register(sim, irn);
+       if (arch_irn_consider_in_reg_alloc(cls, irn)) {
+               const arch_register_t *reg = x87_get_irn_register(irn);
                live &= ~(1 << arch_register_get_index(reg));
        }
 
        for (i = 0, n = get_irn_arity(irn); i < n; ++i) {
                ir_node *op = get_irn_n(irn, i);
 
-               if (mode_is_float(get_irn_mode(op)) && arch_irn_consider_in_reg_alloc(arch_env, cls, op)) {
-                       const arch_register_t *reg = x87_get_irn_register(sim, op);
+               if (mode_is_float(get_irn_mode(op)) &&
+                               arch_irn_consider_in_reg_alloc(cls, op)) {
+                       const arch_register_t *reg = x87_get_irn_register(op);
                        live |= 1 << arch_register_get_index(reg);
                }
        }
@@ -784,16 +807,15 @@ static vfp_liveness vfp_liveness_end_of_block(x87_simulator *sim, const ir_node
        int i;
        vfp_liveness live = 0;
        const arch_register_class_t *cls = &ia32_reg_classes[CLASS_ia32_vfp];
-       const arch_env_t *arch_env = sim->arch_env;
        const be_lv_t *lv = sim->lv;
 
        be_lv_foreach(lv, block, be_lv_state_end, i) {
                const arch_register_t *reg;
                const ir_node *node = be_lv_get_irn(lv, block, i);
-               if (!arch_irn_consider_in_reg_alloc(arch_env, cls, node))
+               if (!arch_irn_consider_in_reg_alloc(cls, node))
                        continue;
 
-               reg = x87_get_irn_register(sim, node);
+               reg = x87_get_irn_register(node);
                live |= 1 << arch_register_get_index(reg);
        }
 
@@ -827,7 +849,8 @@ static unsigned vfp_live_args_after(x87_simulator *sim, const ir_node *pos, unsi
  * @param lv    the liveness handle
  * @param block the block
  */
-static void update_liveness(x87_simulator *sim, ir_node *block) {
+static void update_liveness(x87_simulator *sim, ir_node *block)
+{
        vfp_liveness live = vfp_liveness_end_of_block(sim, block);
        unsigned idx;
        ir_node *irn;
@@ -841,7 +864,7 @@ static void update_liveness(x87_simulator *sim, ir_node *block) {
                idx = get_irn_idx(irn);
                sim->live[idx] = live;
 
-               live = vfp_liveness_transfer(sim, irn, live);
+               live = vfp_liveness_transfer(irn, live);
        }
        idx = get_irn_idx(block);
        sim->live[idx] = live;
@@ -861,7 +884,8 @@ static void update_liveness(x87_simulator *sim, ir_node *block) {
  *
  * @param live  the live bitset
  */
-static void vfp_dump_live(vfp_liveness live) {
+static void vfp_dump_live(vfp_liveness live)
+{
        int i;
 
        DB((dbg, LEVEL_2, "Live after: "));
@@ -876,8 +900,6 @@ static void vfp_dump_live(vfp_liveness live) {
 
 /* --------------------------------- simulators ---------------------------------------- */
 
-#define XCHG(a, b) do { int t = (a); (a) = (b); (b) = t; } while (0)
-
 /* Pseudocode:
 
 
@@ -896,7 +918,8 @@ static void vfp_dump_live(vfp_liveness live) {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl) {
+static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl)
+{
        int op2_idx = 0, op1_idx;
        int out_idx, do_pop = 0;
        ia32_x87_attr_t *attr;
@@ -906,9 +929,9 @@ static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl) {
        x87_simulator         *sim     = state->sim;
        ir_node               *op1     = get_irn_n(n, n_ia32_binary_left);
        ir_node               *op2     = get_irn_n(n, n_ia32_binary_right);
-       const arch_register_t *op1_reg = x87_get_irn_register(sim, op1);
-       const arch_register_t *op2_reg = x87_get_irn_register(sim, op2);
-       const arch_register_t *out     = x87_get_irn_register(sim, n);
+       const arch_register_t *op1_reg = x87_get_irn_register(op1);
+       const arch_register_t *op2_reg = x87_get_irn_register(op2);
+       const arch_register_t *out     = x87_irn_get_register(n, pn_ia32_res);
        int reg_index_1                = arch_register_get_index(op1_reg);
        int reg_index_2                = arch_register_get_index(op2_reg);
        vfp_liveness           live    = vfp_live_args_after(sim, n, REGMASK(out));
@@ -922,7 +945,7 @@ static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl) {
        DB((dbg, LEVEL_1, "Stack before: "));
        DEBUG_ONLY(x87_dump_stack(state));
 
-       if(reg_index_1 == REG_VFP_UKNWN) {
+       if (reg_index_1 == REG_VFP_UKNWN) {
                op1_idx        = 0;
                op1_live_after = 1;
        } else {
@@ -937,7 +960,7 @@ static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl) {
        if (reg_index_2 != REG_VFP_NOREG) {
                assert(!permuted);
 
-               if(reg_index_2 == REG_VFP_UKNWN) {
+               if (reg_index_2 == REG_VFP_UKNWN) {
                        op2_idx        = 0;
                        op2_live_after = 1;
                } else {
@@ -1080,11 +1103,12 @@ static int sim_binop(x87_state *state, ir_node *n, const exchange_tmpl *tmpl) {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_unop(x87_state *state, ir_node *n, ir_op *op) {
+static int sim_unop(x87_state *state, ir_node *n, ir_op *op)
+{
        int op1_idx, out_idx;
        x87_simulator         *sim = state->sim;
-       const arch_register_t *op1 = x87_get_irn_register(sim, get_irn_n(n, UNOP_IDX));
-       const arch_register_t *out = x87_get_irn_register(sim, n);
+       const arch_register_t *op1 = x87_get_irn_register(get_irn_n(n, UNOP_IDX));
+       const arch_register_t *out = x87_get_irn_register(n);
        ia32_x87_attr_t *attr;
        unsigned live = vfp_live_args_after(sim, n, REGMASK(out));
 
@@ -1125,13 +1149,14 @@ static int sim_unop(x87_state *state, ir_node *n, ir_op *op) {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_load(x87_state *state, ir_node *n, ir_op *op) {
-       const arch_register_t *out = x87_get_irn_register(state->sim, n);
+static int sim_load(x87_state *state, ir_node *n, ir_op *op, int res_pos)
+{
+       const arch_register_t *out = x87_irn_get_register(n, res_pos);
        ia32_x87_attr_t *attr;
 
        DB((dbg, LEVEL_1, ">>> %+F -> %s\n", n, arch_register_get_name(out)));
        x87_push(state, arch_register_get_index(out), x87_patch_insn(n, op));
-       assert(out == x87_get_irn_register(state->sim, n));
+       assert(out == x87_irn_get_register(n, res_pos));
        attr = get_ia32_x87_attr(n);
        attr->x87[2] = out = &ia32_st_regs[0];
        DB((dbg, LEVEL_1, "<<< %s -> %s\n", get_irn_opname(n), arch_register_get_name(out)));
@@ -1146,7 +1171,8 @@ static int sim_load(x87_state *state, ir_node *n, ir_op *op) {
  * @param old_val The former value
  * @param new_val The new value
  */
-static void collect_and_rewire_users(ir_node *store, ir_node *old_val, ir_node *new_val) {
+static void collect_and_rewire_users(ir_node *store, ir_node *old_val, ir_node *new_val)
+{
        const ir_edge_t *edge, *ne;
 
        foreach_out_edge_safe(old_val, edge, ne) {
@@ -1175,11 +1201,11 @@ static void collect_and_rewire_users(ir_node *store, ir_node *old_val, ir_node *
  * @param op     the x87 store opcode
  * @param op_p   the x87 store and pop opcode
  */
-static int sim_store(x87_state *state, ir_node *n, ir_op *op, ir_op *op_p) {
-       x87_simulator         *sim = state->sim;
+static int sim_store(x87_state *state, ir_node *n, ir_op *op, ir_op *op_p)
+{
        ir_node               *val = get_irn_n(n, n_ia32_vfst_val);
-       const arch_register_t *op2 = x87_get_irn_register(sim, val);
-       unsigned              live = vfp_live_args_after(sim, n, 0);
+       const arch_register_t *op2 = x87_get_irn_register(val);
+       unsigned              live = vfp_live_args_after(state->sim, n, 0);
        int                   insn = NO_NODE_ADDED;
        ia32_x87_attr_t *attr;
        int op2_reg_idx, op2_idx, depth;
@@ -1189,7 +1215,7 @@ static int sim_store(x87_state *state, ir_node *n, ir_op *op, ir_op *op_p) {
        op2_reg_idx = arch_register_get_index(op2);
        if (op2_reg_idx == REG_VFP_UKNWN) {
                /* just take any value from stack */
-               if(state->depth > 0) {
+               if (state->depth > 0) {
                        op2_idx = 0;
                        DEBUG_ONLY(op2 = NULL);
                        live_after_node = 1;
@@ -1233,8 +1259,7 @@ static int sim_store(x87_state *state, ir_node *n, ir_op *op, ir_op *op_p) {
                                x87_patch_insn(n, op_p);
 
                                block = get_nodes_block(n);
-                               irg   = get_irn_irg(n);
-                               vfld  = new_rd_ia32_vfld(NULL, irg, block, get_irn_n(n, 0), get_irn_n(n, 1), new_rd_NoMem(irg), get_ia32_ls_mode(n));
+                               vfld  = new_bd_ia32_vfld(NULL, block, get_irn_n(n, 0), get_irn_n(n, 1), new_NoMem(), get_ia32_ls_mode(n));
 
                                /* copy all attributes */
                                set_ia32_frame_ent(vfld, get_ia32_frame_ent(n));
@@ -1245,13 +1270,14 @@ static int sim_store(x87_state *state, ir_node *n, ir_op *op, ir_op *op_p) {
                                set_ia32_am_sc(vfld, get_ia32_am_sc(n));
                                set_ia32_ls_mode(vfld, get_ia32_ls_mode(n));
 
+                               irg   = get_irn_irg(n);
                                rproj = new_r_Proj(irg, block, vfld, get_ia32_ls_mode(vfld), pn_ia32_vfld_res);
                                mproj = new_r_Proj(irg, block, vfld, mode_M, pn_ia32_vfld_M);
                                mem   = get_irn_Proj_for_mode(n, mode_M);
 
                                assert(mem && "Store memory not found");
 
-                               arch_set_irn_register(sim->arch_env, rproj, op2);
+                               arch_set_irn_register(rproj, op2);
 
                                /* reroute all former users of the store memory to the load memory */
                                edges_reroute(mem, mproj, irg);
@@ -1299,13 +1325,11 @@ static int sim_##op(x87_state *state, ir_node *n) { \
 #define GEN_BINOP(op)   _GEN_BINOP(op, op)
 #define GEN_BINOPR(op) _GEN_BINOP(op, op##r)
 
-#define GEN_LOAD2(op, nop) \
-static int sim_##op(x87_state *state, ir_node *n) { \
-       return sim_load(state, n, op_ia32_##nop); \
+#define GEN_LOAD(op)                                              \
+static int sim_##op(x87_state *state, ir_node *n) {               \
+       return sim_load(state, n, op_ia32_##op, pn_ia32_v##op##_res); \
 }
 
-#define GEN_LOAD(op)   GEN_LOAD2(op, op)
-
 #define GEN_UNOP(op) \
 static int sim_##op(x87_state *state, ir_node *n) { \
        return sim_unop(state, n, op_ia32_##op); \
@@ -1340,10 +1364,10 @@ GEN_STORE(fist)
 * @param state  the x87 state
 * @param n      the node that should be simulated (and patched)
 */
-static int sim_fisttp(x87_state *state, ir_node *n) {
-       x87_simulator         *sim = state->sim;
+static int sim_fisttp(x87_state *state, ir_node *n)
+{
        ir_node               *val = get_irn_n(n, n_ia32_vfst_val);
-       const arch_register_t *op2 = x87_get_irn_register(sim, val);
+       const arch_register_t *op2 = x87_get_irn_register(val);
        int                   insn = NO_NODE_ADDED;
        ia32_x87_attr_t *attr;
        int op2_reg_idx, op2_idx, depth;
@@ -1386,11 +1410,12 @@ static int sim_fisttp(x87_state *state, ir_node *n) {
        return insn;
 }  /* sim_fisttp */
 
-static int sim_FtstFnstsw(x87_state *state, ir_node *n) {
+static int sim_FtstFnstsw(x87_state *state, ir_node *n)
+{
        x87_simulator         *sim         = state->sim;
        ia32_x87_attr_t       *attr        = get_ia32_x87_attr(n);
        ir_node               *op1_node    = get_irn_n(n, n_ia32_vFtstFnstsw_left);
-       const arch_register_t *reg1        = x87_get_irn_register(sim, op1_node);
+       const arch_register_t *reg1        = x87_get_irn_register(op1_node);
        int                    reg_index_1 = arch_register_get_index(reg1);
        int                    op1_idx     = x87_on_stack(state, reg_index_1);
        unsigned               live        = vfp_live_args_after(sim, n, 0);
@@ -1414,7 +1439,7 @@ static int sim_FtstFnstsw(x87_state *state, ir_node *n) {
        attr->x87[1] = NULL;
        attr->x87[2] = NULL;
 
-       if(!is_vfp_live(reg_index_1, live)) {
+       if (!is_vfp_live(reg_index_1, live)) {
                x87_create_fpop(state, sched_next(n), 1);
                return NODE_ADDED;
        }
@@ -1426,7 +1451,8 @@ static int sim_FtstFnstsw(x87_state *state, ir_node *n) {
  * @param state  the x87 state
  * @param n      the node that should be simulated (and patched)
  */
-static int sim_Fucom(x87_state *state, ir_node *n) {
+static int sim_Fucom(x87_state *state, ir_node *n)
+{
        int op1_idx;
        int op2_idx = -1;
        ia32_x87_attr_t *attr = get_ia32_x87_attr(n);
@@ -1434,8 +1460,8 @@ static int sim_Fucom(x87_state *state, ir_node *n) {
        x87_simulator         *sim = state->sim;
        ir_node               *op1_node = get_irn_n(n, n_ia32_vFucomFnstsw_left);
        ir_node               *op2_node = get_irn_n(n, n_ia32_vFucomFnstsw_right);
-       const arch_register_t *op1      = x87_get_irn_register(sim, op1_node);
-       const arch_register_t *op2      = x87_get_irn_register(sim, op2_node);
+       const arch_register_t *op1      = x87_get_irn_register(op1_node);
+       const arch_register_t *op2      = x87_get_irn_register(op2_node);
        int reg_index_1 = arch_register_get_index(op1);
        int reg_index_2 = arch_register_get_index(op2);
        unsigned live = vfp_live_args_after(sim, n, 0);
@@ -1602,19 +1628,19 @@ static int sim_Fucom(x87_state *state, ir_node *n) {
        if (is_ia32_vFucomFnstsw(n)) {
                int i;
 
-               switch(pops) {
-               case 0: dst = op_ia32_FucomFnstsw; break;
-               case 1: dst = op_ia32_FucompFnstsw; break;
+               switch (pops) {
+               case 0: dst = op_ia32_FucomFnstsw;   break;
+               case 1: dst = op_ia32_FucompFnstsw;  break;
                case 2: dst = op_ia32_FucomppFnstsw; break;
                default: panic("invalid popcount in sim_Fucom");
                }
 
-               for(i = 0; i < pops; ++i) {
+               for (i = 0; i < pops; ++i) {
                        x87_pop(state);
                }
-       } else if(is_ia32_vFucomi(n)) {
-               switch(pops) {
-               case 0: dst = op_ia32_Fucomi; break;
+       } else if (is_ia32_vFucomi(n)) {
+               switch (pops) {
+               case 0: dst = op_ia32_Fucomi;                  break;
                case 1: dst = op_ia32_Fucompi; x87_pop(state); break;
                case 2:
                        dst = op_ia32_Fucompi;
@@ -1629,7 +1655,7 @@ static int sim_Fucom(x87_state *state, ir_node *n) {
        }
 
        x87_patch_insn(n, dst);
-       if(xchg) {
+       if (xchg) {
                int tmp = op1_idx;
                op1_idx = op2_idx;
                op2_idx = tmp;
@@ -1668,17 +1694,17 @@ static int sim_Keep(x87_state *state, ir_node *node)
        DB((dbg, LEVEL_1, ">>> %+F\n", node));
 
        arity = get_irn_arity(node);
-       for(i = 0; i < arity; ++i) {
+       for (i = 0; i < arity; ++i) {
                op      = get_irn_n(node, i);
-               op_reg  = arch_get_irn_register(state->sim->arch_env, op);
-               if(arch_register_get_class(op_reg) != &ia32_reg_classes[CLASS_ia32_vfp])
+               op_reg  = arch_get_irn_register(op);
+               if (arch_register_get_class(op_reg) != &ia32_reg_classes[CLASS_ia32_vfp])
                        continue;
 
                reg_id = arch_register_get_index(op_reg);
                live   = vfp_live_args_after(state->sim, node, 0);
 
                op_stack_idx = x87_on_stack(state, reg_id);
-               if(op_stack_idx >= 0 && !is_vfp_live(reg_id, live)) {
+               if (op_stack_idx >= 0 && !is_vfp_live(reg_id, live)) {
                        x87_create_fpop(state, sched_next(node), 1);
                        node_added = NODE_ADDED;
                }
@@ -1690,18 +1716,14 @@ static int sim_Keep(x87_state *state, ir_node *node)
        return node_added;
 }
 
-static
-void keep_float_node_alive(x87_state *state, ir_node *node)
+static void keep_float_node_alive(ir_node *node)
 {
-       ir_graph                    *irg;
-       ir_node                     *block;
+       ir_graph                    *irg    = get_irn_irg(node);
+       ir_node                     *block  = get_nodes_block(node);
+       const arch_register_class_t *cls    = arch_get_irn_reg_class_out(node);
        ir_node                     *in[1];
        ir_node                     *keep;
-       const arch_register_class_t *cls;
 
-       irg    = get_irn_irg(node);
-       block  = get_nodes_block(node);
-       cls    = arch_get_irn_reg_class(state->sim->arch_env, node, -1);
        in[0]  = node;
        keep   = be_new_Keep(cls, irg, block, 1, in);
 
@@ -1717,14 +1739,13 @@ void keep_float_node_alive(x87_state *state, ir_node *node)
  *
  * @return the copy of n
  */
-static ir_node *create_Copy(x87_state *state, ir_node *n) {
-       x87_simulator *sim = state->sim;
-       ir_graph *irg = get_irn_irg(n);
+static ir_node *create_Copy(x87_state *state, ir_node *n)
+{
        dbg_info *n_dbg = get_irn_dbg_info(n);
        ir_mode *mode = get_irn_mode(n);
        ir_node *block = get_nodes_block(n);
        ir_node *pred = get_irn_n(n, 0);
-       ir_node *(*cnstr)(dbg_info *, ir_graph *, ir_node *, ir_mode *) = NULL;
+       ir_node *(*cnstr)(dbg_info *, ir_node *, ir_mode *) = NULL;
        ir_node *res;
        const arch_register_t *out;
        const arch_register_t *op1;
@@ -1734,36 +1755,36 @@ static ir_node *create_Copy(x87_state *state, ir_node *n) {
        switch (get_ia32_irn_opcode(pred)) {
        case iro_ia32_Unknown_VFP:
        case iro_ia32_fldz:
-               cnstr = new_rd_ia32_fldz;
+               cnstr = new_bd_ia32_fldz;
                break;
        case iro_ia32_fld1:
-               cnstr = new_rd_ia32_fld1;
+               cnstr = new_bd_ia32_fld1;
                break;
        case iro_ia32_fldpi:
-               cnstr = new_rd_ia32_fldpi;
+               cnstr = new_bd_ia32_fldpi;
                break;
        case iro_ia32_fldl2e:
-               cnstr = new_rd_ia32_fldl2e;
+               cnstr = new_bd_ia32_fldl2e;
                break;
        case iro_ia32_fldl2t:
-               cnstr = new_rd_ia32_fldl2t;
+               cnstr = new_bd_ia32_fldl2t;
                break;
        case iro_ia32_fldlg2:
-               cnstr = new_rd_ia32_fldlg2;
+               cnstr = new_bd_ia32_fldlg2;
                break;
        case iro_ia32_fldln2:
-               cnstr = new_rd_ia32_fldln2;
+               cnstr = new_bd_ia32_fldln2;
                break;
        default:
                break;
        }
 
-       out = x87_get_irn_register(sim, n);
-       op1 = x87_get_irn_register(sim, pred);
+       out = x87_get_irn_register(n);
+       op1 = x87_get_irn_register(pred);
 
        if (cnstr != NULL) {
                /* copy a constant */
-               res = (*cnstr)(n_dbg, irg, block, mode);
+               res = (*cnstr)(n_dbg, block, mode);
 
                x87_push(state, arch_register_get_index(out), res);
 
@@ -1772,7 +1793,7 @@ static ir_node *create_Copy(x87_state *state, ir_node *n) {
        } else {
                int op1_idx = x87_on_stack(state, arch_register_get_index(op1));
 
-               res = new_rd_ia32_fpushCopy(n_dbg, irg, block, pred, mode);
+               res = new_bd_ia32_fpushCopy(n_dbg, block, pred, mode);
 
                x87_push(state, arch_register_get_index(out), res);
 
@@ -1780,7 +1801,7 @@ static ir_node *create_Copy(x87_state *state, ir_node *n) {
                attr->x87[0] = &ia32_st_regs[op1_idx];
                attr->x87[2] = &ia32_st_regs[0];
        }
-       arch_set_irn_register(sim->arch_env, res, out);
+       arch_set_irn_register(res, out);
 
        return res;
 }  /* create_Copy */
@@ -1793,8 +1814,8 @@ static ir_node *create_Copy(x87_state *state, ir_node *n) {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_Copy(x87_state *state, ir_node *n) {
-       x87_simulator               *sim = state->sim;
+static int sim_Copy(x87_state *state, ir_node *n)
+{
        ir_node                     *pred;
        const arch_register_t       *out;
        const arch_register_t       *op1;
@@ -1804,14 +1825,14 @@ static int sim_Copy(x87_state *state, ir_node *n) {
        int                         op1_idx, out_idx;
        unsigned                    live;
 
-       cls = arch_get_irn_reg_class(sim->arch_env, n, -1);
+       cls = arch_get_irn_reg_class_out(n);
        if (cls->regs != ia32_vfp_regs)
                return 0;
 
        pred = get_irn_n(n, 0);
-       out  = x87_get_irn_register(sim, n);
-       op1  = x87_get_irn_register(sim, pred);
-       live = vfp_live_args_after(sim, n, REGMASK(out));
+       out  = x87_get_irn_register(n);
+       op1  = x87_get_irn_register(pred);
+       live = vfp_live_args_after(state->sim, n, REGMASK(out));
 
        DB((dbg, LEVEL_1, ">>> %+F %s -> %s\n", n,
                arch_register_get_name(op1), arch_register_get_name(out)));
@@ -1830,7 +1851,7 @@ static int sim_Copy(x87_state *state, ir_node *n) {
                sched_add_before(next, node);
 
                DB((dbg, LEVEL_1, "<<< %+F %s -> %s\n", node, op1->name,
-                   arch_get_irn_register(sim->arch_env, node)->name));
+                   arch_get_irn_register(node)->name));
                return NO_NODE_ADDED;
        }
 
@@ -1854,8 +1875,8 @@ static int sim_Copy(x87_state *state, ir_node *n) {
                exchange(n, node);
                sched_add_before(next, node);
 
-               if(get_irn_n_edges(pred) == 0) {
-                       keep_float_node_alive(state, pred);
+               if (get_irn_n_edges(pred) == 0) {
+                       keep_float_node_alive(pred);
                }
 
                DB((dbg, LEVEL_1, "<<< %+F %s -> ?\n", node, op1->name));
@@ -1907,7 +1928,8 @@ static int sim_Copy(x87_state *state, ir_node *n) {
 /**
  * Returns the result proj of the call
  */
-static ir_node *get_call_result_proj(ir_node *call) {
+static ir_node *get_call_result_proj(ir_node *call)
+{
        const ir_edge_t *edge;
 
        /* search the result proj */
@@ -1961,7 +1983,7 @@ static int sim_Call(x87_state *state, ir_node *n)
        resproj = get_call_result_proj(n);
        assert(resproj != NULL);
 
-       reg = x87_get_irn_register(state->sim, resproj);
+       reg = x87_get_irn_register(resproj);
        x87_push(state, arch_register_get_index(reg), resproj);
 
 end_call:
@@ -1979,8 +2001,9 @@ end_call:
  *
  * Should not happen, spills are lowered before x87 simulator see them.
  */
-static int sim_Spill(x87_state *state, ir_node *n) {
-       assert(0 && "Spill not lowered");
+static int sim_Spill(x87_state *state, ir_node *n)
+{
+       panic("Spill not lowered");
        return sim_fst(state, n);
 }  /* sim_Spill */
 
@@ -1992,8 +2015,9 @@ static int sim_Spill(x87_state *state, ir_node *n) {
  *
  * Should not happen, reloads are lowered before x87 simulator see them.
  */
-static int sim_Reload(x87_state *state, ir_node *n) {
-       assert(0 && "Reload not lowered");
+static int sim_Reload(x87_state *state, ir_node *n)
+{
+       panic("Reload not lowered");
        return sim_fld(state, n);
 }  /* sim_Reload */
 
@@ -2005,11 +2029,12 @@ static int sim_Reload(x87_state *state, ir_node *n) {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_Return(x87_state *state, ir_node *n) {
+static int sim_Return(x87_state *state, ir_node *n)
+{
        int n_res = be_Return_get_n_rets(n);
        int i, n_float_res = 0;
 
-       /* only floating point return values must resist on stack */
+       /* only floating point return values must reside on stack */
        for (i = 0; i < n_res; ++i) {
                ir_node *res = get_irn_n(n, be_pos_Return_val + i);
 
@@ -2038,9 +2063,9 @@ typedef struct _perm_data_t {
  *
  * @return NO_NODE_ADDED
  */
-static int sim_Perm(x87_state *state, ir_node *irn) {
+static int sim_Perm(x87_state *state, ir_node *irn)
+{
        int             i, n;
-       x87_simulator   *sim = state->sim;
        ir_node         *pred = get_irn_n(irn, 0);
        int             *stack_pos;
        const ir_edge_t *edge;
@@ -2060,7 +2085,7 @@ static int sim_Perm(x87_state *state, ir_node *irn) {
 
        /* collect old stack positions */
        for (i = 0; i < n; ++i) {
-               const arch_register_t *inreg = x87_get_irn_register(sim, get_irn_n(irn, i));
+               const arch_register_t *inreg = x87_get_irn_register(get_irn_n(irn, i));
                int idx = x87_on_stack(state, arch_register_get_index(inreg));
 
                assert(idx >= 0 && "Perm argument not on x87 stack");
@@ -2070,7 +2095,7 @@ static int sim_Perm(x87_state *state, ir_node *irn) {
        /* now do the permutation */
        foreach_out_edge(irn, edge) {
                ir_node               *proj = get_edge_src_irn(edge);
-               const arch_register_t *out  = x87_get_irn_register(sim, proj);
+               const arch_register_t *out  = x87_get_irn_register(proj);
                long                  num   = get_Proj_proj(proj);
 
                assert(0 <= num && num < n && "More Proj's than Perm inputs");
@@ -2081,20 +2106,20 @@ static int sim_Perm(x87_state *state, ir_node *irn) {
        return NO_NODE_ADDED;
 }  /* sim_Perm */
 
-static int sim_Barrier(x87_state *state, ir_node *node) {
-       //const arch_env_t *arch_env = state->sim->arch_env;
+static int sim_Barrier(x87_state *state, ir_node *node)
+{
        int i, arity;
 
        /* materialize unknown if needed */
        arity = get_irn_arity(node);
-       for(i = 0; i < arity; ++i) {
+       for (i = 0; i < arity; ++i) {
                const arch_register_t       *reg;
                ir_node                     *zero;
                ir_node                     *block;
                ia32_x87_attr_t             *attr;
                ir_node                     *in    = get_irn_n(node, i);
 
-               if(!is_ia32_Unknown_VFP(in))
+               if (!is_ia32_Unknown_VFP(in))
                        continue;
 
                /* TODO: not completely correct... */
@@ -2102,7 +2127,7 @@ static int sim_Barrier(x87_state *state, ir_node *node) {
 
                /* create a zero */
                block = get_nodes_block(node);
-               zero  = new_rd_ia32_fldz(NULL, current_ir_graph, block, mode_E);
+               zero  = new_bd_ia32_fldz(NULL, block, mode_E);
                x87_push(state, arch_register_get_index(reg), zero);
 
                attr = get_ia32_x87_attr(zero);
@@ -2126,7 +2151,8 @@ static int sim_Barrier(x87_state *state, ir_node *node) {
  *
  * @return the x87 state after dead register killed
  */
-static x87_state *x87_kill_deads(x87_simulator *sim, ir_node *block, x87_state *start_state) {
+static x87_state *x87_kill_deads(x87_simulator *sim, ir_node *block, x87_state *start_state)
+{
        x87_state *state = start_state;
        ir_node *first_insn = sched_first(block);
        ir_node *keep = NULL;
@@ -2156,10 +2182,10 @@ static x87_state *x87_kill_deads(x87_simulator *sim, ir_node *block, x87_state *
                        if (ia32_cg_config.use_femms || ia32_cg_config.use_emms) {
                                if (ia32_cg_config.use_femms) {
                                        /* use FEMMS on AMD processors to clear all */
-                                       keep = new_rd_ia32_femms(NULL, get_irn_irg(block), block);
+                                       keep = new_bd_ia32_femms(NULL, block);
                                } else {
                                        /* use EMMS to clear all */
-                                       keep = new_rd_ia32_emms(NULL, get_irn_irg(block), block);
+                                       keep = new_bd_ia32_emms(NULL, block);
                                }
                                sched_add_before(first_insn, keep);
                                keep_alive(keep);
@@ -2217,17 +2243,17 @@ static void fix_unknown_phis(x87_state *state, ir_node *block,
                const arch_register_t *reg;
                ia32_x87_attr_t       *attr;
 
-               if(!is_Phi(node))
+               if (!is_Phi(node))
                        break;
 
                op = get_Phi_pred(node, pos);
-               if(!is_ia32_Unknown_VFP(op))
+               if (!is_ia32_Unknown_VFP(op))
                        continue;
 
-               reg = arch_get_irn_register(state->sim->arch_env, node);
+               reg = arch_get_irn_register(node);
 
                /* create a zero at end of pred block */
-               zero = new_rd_ia32_fldz(NULL, current_ir_graph, pred_block, mode_E);
+               zero = new_bd_ia32_fldz(NULL, pred_block, mode_E);
                x87_push(state, arch_register_get_index(reg), zero);
 
                attr = get_ia32_x87_attr(zero);
@@ -2246,7 +2272,8 @@ static void fix_unknown_phis(x87_state *state, ir_node *block,
  * @param sim          the simulator handle
  * @param block        the current block
  */
-static void x87_simulate_block(x87_simulator *sim, ir_node *block) {
+static void x87_simulate_block(x87_simulator *sim, ir_node *block)
+{
        ir_node *n, *next;
        blk_state *bl_state = x87_get_bl_state(sim, block);
        x87_state *state = bl_state->begin;
@@ -2339,14 +2366,11 @@ static void register_sim(ir_op *op, sim_func func)
  *
  * @param sim       a simulator handle, will be initialized
  * @param irg       the current graph
- * @param arch_env  the architecture environment
  */
-static void x87_init_simulator(x87_simulator *sim, ir_graph *irg,
-                               const arch_env_t *arch_env)
+static void x87_init_simulator(x87_simulator *sim, ir_graph *irg)
 {
        obstack_init(&sim->obst);
        sim->blk_states = pmap_create();
-       sim->arch_env   = arch_env;
        sim->n_idx      = get_irg_last_idx(irg);
        sim->live       = obstack_alloc(&sim->obst, sizeof(*sim->live) * sim->n_idx);
 
@@ -2388,7 +2412,8 @@ static void x87_init_simulator(x87_simulator *sim, ir_graph *irg,
  *
  * @param sim  the simulator handle
  */
-static void x87_destroy_simulator(x87_simulator *sim) {
+static void x87_destroy_simulator(x87_simulator *sim)
+{
        pmap_destroy(sim->blk_states);
        obstack_free(&sim->obst, NULL);
        DB((dbg, LEVEL_1, "x87 Simulator stopped\n\n"));
@@ -2398,27 +2423,23 @@ static void x87_destroy_simulator(x87_simulator *sim) {
  * Pre-block walker: calculate the liveness information for the block
  * and store it into the sim->live cache.
  */
-static void update_liveness_walker(ir_node *block, void *data) {
+static void update_liveness_walker(ir_node *block, void *data)
+{
        x87_simulator *sim = data;
        update_liveness(sim, block);
 }  /* update_liveness_walker */
 
-/**
- * Run a simulation and fix all virtual instructions for a graph.
- *
- * @param env       the architecture environment
- * @param irg       the current graph
- *
- * Needs a block-schedule.
- */
-void x87_simulate_graph(const arch_env_t *arch_env, be_irg_t *birg) {
+void x87_simulate_graph(be_irg_t *birg)
+{
+       /* TODO improve code quality (less executed fxch) by using execfreqs */
+
        ir_node       *block, *start_block;
        blk_state     *bl_state;
        x87_simulator sim;
        ir_graph      *irg = be_get_birg_irg(birg);
 
        /* create the simulator */
-       x87_init_simulator(&sim, irg, arch_env);
+       x87_init_simulator(&sim, irg);
 
        start_block = get_irg_start_block(irg);
        bl_state    = x87_get_bl_state(&sim, start_block);
@@ -2454,6 +2475,7 @@ void x87_simulate_graph(const arch_env_t *arch_env, be_irg_t *birg) {
        x87_destroy_simulator(&sim);
 }  /* x87_simulate_graph */
 
-void ia32_init_x87(void) {
+void ia32_init_x87(void)
+{
        FIRM_DBG_REGISTER(dbg, "firm.be.ia32.x87");
 }  /* ia32_init_x87 */