sparc: prefer andn,orn,xorn when they lead to smaller constants
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "benode.h"
46 #include "beirg.h"
47 #include "beutil.h"
48 #include "betranshlp.h"
49 #include "beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
65 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
66 static calling_convention_t  *current_cconv = NULL;
67 static be_stackorder_t       *stackorder;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_flags;
70 static ir_mode               *mode_fp;
71 static ir_mode               *mode_fp2;
72 //static ir_mode               *mode_fp4;
73 static pmap                  *node_to_stack;
74 static size_t                 start_mem_offset;
75 static ir_node               *start_mem;
76 static size_t                 start_g0_offset;
77 static ir_node               *start_g0;
78 static size_t                 start_g7_offset;
79 static ir_node               *start_g7;
80 static size_t                 start_sp_offset;
81 static ir_node               *start_sp;
82 static size_t                 start_fp_offset;
83 static ir_node               *start_fp;
84 static ir_node               *frame_base;
85 static size_t                 start_params_offset;
86 static size_t                 start_callee_saves_offset;
87
88 static const arch_register_t *const omit_fp_callee_saves[] = {
89         &sparc_registers[REG_L0],
90         &sparc_registers[REG_L1],
91         &sparc_registers[REG_L2],
92         &sparc_registers[REG_L3],
93         &sparc_registers[REG_L4],
94         &sparc_registers[REG_L5],
95         &sparc_registers[REG_L6],
96         &sparc_registers[REG_L7],
97         &sparc_registers[REG_I0],
98         &sparc_registers[REG_I1],
99         &sparc_registers[REG_I2],
100         &sparc_registers[REG_I3],
101         &sparc_registers[REG_I4],
102         &sparc_registers[REG_I5],
103 };
104
105 static inline bool mode_needs_gp_reg(ir_mode *mode)
106 {
107         if (mode_is_int(mode) || mode_is_reference(mode)) {
108                 /* we should only see 32bit code */
109                 assert(get_mode_size_bits(mode) <= 32);
110                 return true;
111         }
112         return false;
113 }
114
115 /**
116  * Create an And that will zero out upper bits.
117  *
118  * @param dbgi      debug info
119  * @param block     the basic block
120  * @param op        the original node
121  * @param src_bits  number of lower bits that will remain
122  */
123 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
124                                    int src_bits)
125 {
126         if (src_bits == 8) {
127                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
128         } else if (src_bits == 16) {
129                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
130                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
131                 return rshift;
132         } else {
133                 panic("zero extension only supported for 8 and 16 bits");
134         }
135 }
136
137 /**
138  * Generate code for a sign extension.
139  *
140  * @param dbgi      debug info
141  * @param block     the basic block
142  * @param op        the original node
143  * @param src_bits  number of lower bits that will remain
144  */
145 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
146                                    int src_bits)
147 {
148         int shift_width = 32 - src_bits;
149         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
150         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
151         return rshift_node;
152 }
153
154 /**
155  * returns true if it is assured, that the upper bits of a node are "clean"
156  * which means for a 16 or 8 bit value, that the upper bits in the register
157  * are 0 for unsigned and a copy of the last significant bit for signed
158  * numbers.
159  */
160 static bool upper_bits_clean(ir_node *node, ir_mode *mode)
161 {
162         switch ((ir_opcode)get_irn_opcode(node)) {
163         case iro_And:
164                 if (!mode_is_signed(mode)) {
165                         return upper_bits_clean(get_And_left(node), mode)
166                             || upper_bits_clean(get_And_right(node), mode);
167                 }
168                 /* FALLTHROUGH */
169         case iro_Or:
170         case iro_Eor:
171                 return upper_bits_clean(get_binop_left(node), mode)
172                     && upper_bits_clean(get_binop_right(node), mode);
173
174         case iro_Shr:
175                 if (mode_is_signed(mode)) {
176                         return false; /* TODO */
177                 } else {
178                         ir_node *right = get_Shr_right(node);
179                         if (is_Const(right)) {
180                                 ir_tarval *tv  = get_Const_tarval(right);
181                                 long       val = get_tarval_long(tv);
182                                 if (val >= 32 - (long)get_mode_size_bits(mode))
183                                         return true;
184                         }
185                         return upper_bits_clean(get_Shr_left(node), mode);
186                 }
187
188         case iro_Shrs:
189                 return upper_bits_clean(get_Shrs_left(node), mode);
190
191         case iro_Const: {
192                 ir_tarval *tv  = get_Const_tarval(node);
193                 long       val = get_tarval_long(tv);
194                 if (mode_is_signed(mode)) {
195                         long    shifted = val >> (get_mode_size_bits(mode)-1);
196                         return shifted == 0 || shifted == -1;
197                 } else {
198                         unsigned long shifted = (unsigned long)val;
199                         shifted >>= get_mode_size_bits(mode)-1;
200                         shifted >>= 1;
201                         return shifted == 0;
202                 }
203         }
204
205         case iro_Conv: {
206                 ir_mode *dest_mode = get_irn_mode(node);
207                 ir_node *op        = get_Conv_op(node);
208                 ir_mode *src_mode  = get_irn_mode(op);
209                 unsigned src_bits  = get_mode_size_bits(src_mode);
210                 unsigned dest_bits = get_mode_size_bits(dest_mode);
211                 /* downconvs are a nop */
212                 if (src_bits <= dest_bits)
213                         return upper_bits_clean(op, mode);
214                 if (dest_bits <= get_mode_size_bits(mode)
215                     && mode_is_signed(dest_mode) == mode_is_signed(mode))
216                         return true;
217                 return false;
218         }
219
220         case iro_Proj: {
221                 ir_node *pred = get_Proj_pred(node);
222                 switch (get_irn_opcode(pred)) {
223                 case iro_Load: {
224                         ir_mode *load_mode = get_Load_mode(pred);
225                         unsigned load_bits = get_mode_size_bits(load_mode);
226                         unsigned bits      = get_mode_size_bits(mode);
227                         if (load_bits > bits)
228                                 return false;
229                         if (mode_is_signed(mode) != mode_is_signed(load_mode))
230                                 return false;
231                         return true;
232                 }
233                 default:
234                         break;
235                 }
236         }
237         default:
238                 break;
239         }
240         return false;
241 }
242
243 /**
244  * Extend a value to 32 bit signed/unsigned depending on its mode.
245  *
246  * @param dbgi      debug info
247  * @param block     the basic block
248  * @param op        the original node
249  * @param orig_mode the original mode of op
250  */
251 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
252                               ir_mode *orig_mode)
253 {
254         int bits = get_mode_size_bits(orig_mode);
255         assert(bits < 32);
256
257         if (mode_is_signed(orig_mode)) {
258                 return gen_sign_extension(dbgi, block, op, bits);
259         } else {
260                 return gen_zero_extension(dbgi, block, op, bits);
261         }
262 }
263
264 typedef enum {
265         MATCH_NONE         = 0,
266         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
267         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
268                                            influence the significant lower bit at
269                                            all (for cases where mode < 32bit) */
270 } match_flags_t;
271 ENUM_BITSET(match_flags_t)
272
273 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
274 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
275 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
276 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
277
278 /**
279  * checks if a node's value can be encoded as a immediate
280  */
281 static bool is_imm_encodeable(const ir_node *node)
282 {
283         long value;
284         if (!is_Const(node))
285                 return false;
286
287         value = get_tarval_long(get_Const_tarval(node));
288         return sparc_is_value_imm_encodeable(value);
289 }
290
291 static bool needs_extension(ir_node *op)
292 {
293         ir_mode *mode = get_irn_mode(op);
294         if (get_mode_size_bits(mode) >= get_mode_size_bits(mode_gp))
295                 return false;
296         return !upper_bits_clean(op, mode);
297 }
298
299 /**
300  * Check, if a given node is a Down-Conv, ie. a integer Conv
301  * from a mode with a mode with more bits to a mode with lesser bits.
302  * Moreover, we return only true if the node has not more than 1 user.
303  *
304  * @param node   the node
305  * @return non-zero if node is a Down-Conv
306  */
307 static bool is_downconv(const ir_node *node)
308 {
309         ir_mode *src_mode;
310         ir_mode *dest_mode;
311
312         if (!is_Conv(node))
313                 return false;
314
315         src_mode  = get_irn_mode(get_Conv_op(node));
316         dest_mode = get_irn_mode(node);
317         return
318                 mode_needs_gp_reg(src_mode)  &&
319                 mode_needs_gp_reg(dest_mode) &&
320                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
321 }
322
323 static ir_node *skip_downconv(ir_node *node)
324 {
325         while (is_downconv(node)) {
326                 node = get_Conv_op(node);
327         }
328         return node;
329 }
330
331 /**
332  * helper function for binop operations
333  *
334  * @param new_reg  register generation function ptr
335  * @param new_imm  immediate generation function ptr
336  */
337 static ir_node *gen_helper_binop_args(ir_node *node,
338                                       ir_node *op1, ir_node *op2,
339                                       match_flags_t flags,
340                                       new_binop_reg_func new_reg,
341                                       new_binop_imm_func new_imm)
342 {
343         dbg_info *dbgi  = get_irn_dbg_info(node);
344         ir_node  *block = be_transform_node(get_nodes_block(node));
345         ir_node  *new_op1;
346         ir_node  *new_op2;
347         ir_mode  *mode1;
348         ir_mode  *mode2;
349
350         if (flags & MATCH_MODE_NEUTRAL) {
351                 op1 = skip_downconv(op1);
352                 op2 = skip_downconv(op2);
353         }
354         mode1 = get_irn_mode(op1);
355         mode2 = get_irn_mode(op2);
356         /* we shouldn't see 64bit code */
357         assert(get_mode_size_bits(mode1) <= 32);
358         assert(get_mode_size_bits(mode2) <= 32);
359
360         if (is_imm_encodeable(op2)) {
361                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
362                 new_op1 = be_transform_node(op1);
363                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
364                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
365                 }
366                 return new_imm(dbgi, block, new_op1, NULL, immediate);
367         }
368         new_op2 = be_transform_node(op2);
369         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op2)) {
370                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
371         }
372
373         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
374                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
375                 return new_imm(dbgi, block, new_op2, NULL, immediate);
376         }
377
378         new_op1 = be_transform_node(op1);
379         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
380                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
381         }
382         return new_reg(dbgi, block, new_op1, new_op2);
383 }
384
385 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
386                                  new_binop_reg_func new_reg,
387                                  new_binop_imm_func new_imm)
388 {
389         ir_node *op1 = get_binop_left(node);
390         ir_node *op2 = get_binop_right(node);
391         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
392 }
393
394 /**
395  * helper function for FP binop operations
396  */
397 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
398                                    new_binop_fp_func new_func_single,
399                                    new_binop_fp_func new_func_double,
400                                    new_binop_fp_func new_func_quad)
401 {
402         ir_node  *block   = be_transform_node(get_nodes_block(node));
403         ir_node  *op1     = get_binop_left(node);
404         ir_node  *new_op1 = be_transform_node(op1);
405         ir_node  *op2     = get_binop_right(node);
406         ir_node  *new_op2 = be_transform_node(op2);
407         dbg_info *dbgi    = get_irn_dbg_info(node);
408         unsigned  bits    = get_mode_size_bits(mode);
409
410         switch (bits) {
411         case 32:
412                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
413         case 64:
414                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
415         case 128:
416                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
417         default:
418                 break;
419         }
420         panic("unsupported mode %+F for float op", mode);
421 }
422
423 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
424                                   new_unop_fp_func new_func_single,
425                                   new_unop_fp_func new_func_double,
426                                   new_unop_fp_func new_func_quad)
427 {
428         ir_node  *block  = be_transform_node(get_nodes_block(node));
429         ir_node  *op     = get_unop_op(node);
430         ir_node  *new_op = be_transform_node(op);
431         dbg_info *dbgi   = get_irn_dbg_info(node);
432         unsigned  bits   = get_mode_size_bits(mode);
433
434         switch (bits) {
435         case 32:
436                 return new_func_single(dbgi, block, new_op, mode);
437         case 64:
438                 return new_func_double(dbgi, block, new_op, mode);
439         case 128:
440                 return new_func_quad(dbgi, block, new_op, mode);
441         default:
442                 break;
443         }
444         panic("unsupported mode %+F for float op", mode);
445 }
446
447 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
448                                         ir_node *op1, ir_node *flags,
449                                         ir_entity *imm_entity, int32_t imm);
450
451 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
452                                         ir_node *op1, ir_node *op2,
453                                         ir_node *flags);
454
455 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
456                                   new_binopx_reg_func new_binopx_reg,
457                                   new_binopx_imm_func new_binopx_imm)
458 {
459         dbg_info *dbgi      = get_irn_dbg_info(node);
460         ir_node  *block     = be_transform_node(get_nodes_block(node));
461         ir_node  *op1       = get_irn_n(node, 0);
462         ir_node  *op2       = get_irn_n(node, 1);
463         ir_node  *flags     = get_irn_n(node, 2);
464         ir_node  *new_flags = be_transform_node(flags);
465         ir_node  *new_op1;
466         ir_node  *new_op2;
467
468         /* only support for mode-neutral implemented so far */
469         assert(match_flags & MATCH_MODE_NEUTRAL);
470
471         if (is_imm_encodeable(op2)) {
472                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
473                 new_op1 = be_transform_node(op1);
474                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
475         }
476         new_op2 = be_transform_node(op2);
477         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
478                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
479                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
480         }
481         new_op1 = be_transform_node(op1);
482         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
483
484 }
485
486 static ir_node *get_g0(ir_graph *irg)
487 {
488         if (start_g0 == NULL) {
489                 /* this is already the transformed start node */
490                 ir_node *start = get_irg_start(irg);
491                 assert(is_sparc_Start(start));
492                 start_g0 = new_r_Proj(start, mode_gp, start_g0_offset);
493         }
494         return start_g0;
495 }
496
497 static ir_node *get_g7(ir_graph *irg)
498 {
499         if (start_g7 == NULL) {
500                 ir_node *start = get_irg_start(irg);
501                 assert(is_sparc_Start(start));
502                 start_g7 = new_r_Proj(start, mode_gp, start_g7_offset);
503         }
504         return start_g7;
505 }
506
507 static ir_node *make_tls_offset(dbg_info *dbgi, ir_node *block,
508                                 ir_entity *entity, int32_t offset)
509 {
510         ir_node  *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
511         ir_node  *low = new_bd_sparc_Xor_imm(dbgi, block, hi, entity, offset);
512         return low;
513 }
514
515 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
516                              int32_t offset)
517 {
518         if (get_entity_owner(entity) == get_tls_type()) {
519                 ir_graph *irg     = get_irn_irg(block);
520                 ir_node  *g7      = get_g7(irg);
521                 ir_node  *offsetn = make_tls_offset(dbgi, block, entity, offset);
522                 ir_node  *add     = new_bd_sparc_Add_reg(dbgi, block, g7, offsetn);
523                 return add;
524         } else {
525                 ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
526                 ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
527                 return low;
528         }
529 }
530
531 typedef struct address_t {
532         ir_node   *ptr;
533         ir_node   *ptr2;
534         ir_entity *entity;
535         int32_t    offset;
536 } address_t;
537
538 /**
539  * Match a load/store address
540  */
541 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
542 {
543         ir_node   *base   = ptr;
544         ir_node   *ptr2   = NULL;
545         int32_t    offset = 0;
546         ir_entity *entity = NULL;
547
548         if (is_Add(base)) {
549                 ir_node *add_right = get_Add_right(base);
550                 if (is_Const(add_right)) {
551                         base    = get_Add_left(base);
552                         offset += get_tarval_long(get_Const_tarval(add_right));
553                 }
554         }
555         /* Note that we don't match sub(x, Const) or chains of adds/subs
556          * because this should all be normalized by now */
557
558         /* we only use the symconst if we're the only user otherwise we probably
559          * won't save anything but produce multiple sethi+or combinations with
560          * just different offsets */
561         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
562                 ir_entity *sc_entity = get_SymConst_entity(base);
563                 dbg_info  *dbgi      = get_irn_dbg_info(ptr);
564                 ir_node   *block     = get_nodes_block(ptr);
565                 ir_node   *new_block = be_transform_node(block);
566
567                 if (get_entity_owner(sc_entity) == get_tls_type()) {
568                         if (!use_ptr2) {
569                                 goto only_offset;
570                         } else {
571                                 ptr2   = make_tls_offset(dbgi, new_block, sc_entity, offset);
572                                 offset = 0;
573                                 base   = get_g7(get_irn_irg(base));
574                         }
575                 } else {
576                         entity = sc_entity;
577                         base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
578                 }
579         } else if (use_ptr2 && is_Add(base) && offset == 0) {
580                 ptr2 = be_transform_node(get_Add_right(base));
581                 base = be_transform_node(get_Add_left(base));
582         } else {
583 only_offset:
584                 if (sparc_is_value_imm_encodeable(offset)) {
585                         base = be_transform_node(base);
586                 } else {
587                         base   = be_transform_node(ptr);
588                         offset = 0;
589                 }
590         }
591
592         address->ptr    = base;
593         address->ptr2   = ptr2;
594         address->entity = entity;
595         address->offset = offset;
596 }
597
598 /**
599  * Creates an sparc Add.
600  *
601  * @param node   FIRM node
602  * @return the created sparc Add node
603  */
604 static ir_node *gen_Add(ir_node *node)
605 {
606         ir_mode *mode = get_irn_mode(node);
607         ir_node *right;
608
609         if (mode_is_float(mode)) {
610                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
611                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
612         }
613
614         /* special case: + 0x1000 can be represented as - 0x1000 */
615         right = get_Add_right(node);
616         if (is_Const(right)) {
617                 ir_node   *left = get_Add_left(node);
618                 ir_tarval *tv;
619                 uint32_t   val;
620                 /* is this simple address arithmetic? then we can let the linker do
621                  * the calculation. */
622                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
623                         dbg_info *dbgi  = get_irn_dbg_info(node);
624                         ir_node  *block = be_transform_node(get_nodes_block(node));
625                         address_t address;
626
627                         /* the value of use_ptr2 shouldn't matter here */
628                         match_address(node, &address, false);
629                         assert(is_sparc_SetHi(address.ptr));
630                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
631                                                    address.entity, address.offset);
632                 }
633
634                 tv  = get_Const_tarval(right);
635                 val = get_tarval_long(tv);
636                 if (val == 0x1000) {
637                         dbg_info *dbgi   = get_irn_dbg_info(node);
638                         ir_node  *block  = be_transform_node(get_nodes_block(node));
639                         ir_node  *op     = get_Add_left(node);
640                         ir_node  *new_op = be_transform_node(op);
641                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
642                 }
643         }
644
645         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
646                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
647 }
648
649 static ir_node *gen_AddCC_t(ir_node *node)
650 {
651         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
652                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
653 }
654
655 static ir_node *gen_Proj_AddCC_t(ir_node *node)
656 {
657         long     pn       = get_Proj_proj(node);
658         ir_node *pred     = get_Proj_pred(node);
659         ir_node *new_pred = be_transform_node(pred);
660
661         switch (pn) {
662         case pn_sparc_AddCC_t_res:
663                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
664         case pn_sparc_AddCC_t_flags:
665                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
666         default:
667                 panic("Invalid AddCC_t proj found");
668         }
669 }
670
671 static ir_node *gen_AddX_t(ir_node *node)
672 {
673         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
674                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
675 }
676
677 /**
678  * Creates an sparc Sub.
679  *
680  * @param node       FIRM node
681  * @return the created sparc Sub node
682  */
683 static ir_node *gen_Sub(ir_node *node)
684 {
685         ir_mode *mode = get_irn_mode(node);
686
687         if (mode_is_float(mode)) {
688                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
689                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
690         }
691
692         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
693                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
694 }
695
696 static ir_node *gen_SubCC_t(ir_node *node)
697 {
698         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
699                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
700 }
701
702 static ir_node *gen_Proj_SubCC_t(ir_node *node)
703 {
704         long     pn       = get_Proj_proj(node);
705         ir_node *pred     = get_Proj_pred(node);
706         ir_node *new_pred = be_transform_node(pred);
707
708         switch (pn) {
709         case pn_sparc_SubCC_t_res:
710                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
711         case pn_sparc_SubCC_t_flags:
712                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
713         default:
714                 panic("Invalid SubCC_t proj found");
715         }
716 }
717
718 static ir_node *gen_SubX_t(ir_node *node)
719 {
720         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
721                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
722 }
723
724 ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
725                     ir_node *mem, ir_mode *mode, ir_entity *entity,
726                     long offset, bool is_frame_entity)
727 {
728         unsigned bits = get_mode_size_bits(mode);
729         assert(mode_is_float(mode));
730         if (bits == 32) {
731                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
732                                           offset, is_frame_entity);
733         } else if (bits == 64) {
734                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
735                                           offset, is_frame_entity);
736         } else {
737                 assert(bits == 128);
738                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
739                                           offset, is_frame_entity);
740         }
741 }
742
743 ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
744                     ir_node *ptr, ir_node *mem, ir_mode *mode,
745                     ir_entity *entity, long offset,
746                     bool is_frame_entity)
747 {
748         unsigned bits = get_mode_size_bits(mode);
749         assert(mode_is_float(mode));
750         if (bits == 32) {
751                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
752                                           offset, is_frame_entity);
753         } else if (bits == 64) {
754                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
755                                           offset, is_frame_entity);
756         } else {
757                 assert(bits == 128);
758                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
759                                           offset, is_frame_entity);
760         }
761 }
762
763 /**
764  * Transforms a Load.
765  *
766  * @param node    the ir Load node
767  * @return the created sparc Load node
768  */
769 static ir_node *gen_Load(ir_node *node)
770 {
771         dbg_info *dbgi     = get_irn_dbg_info(node);
772         ir_mode  *mode     = get_Load_mode(node);
773         ir_node  *block    = be_transform_node(get_nodes_block(node));
774         ir_node  *ptr      = get_Load_ptr(node);
775         ir_node  *mem      = get_Load_mem(node);
776         ir_node  *new_mem  = be_transform_node(mem);
777         ir_node  *new_load = NULL;
778         address_t address;
779
780         if (get_Load_unaligned(node) == align_non_aligned) {
781                 panic("sparc: transformation of unaligned Loads not implemented yet");
782         }
783
784         if (mode_is_float(mode)) {
785                 match_address(ptr, &address, false);
786                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
787                                       address.entity, address.offset, false);
788         } else {
789                 match_address(ptr, &address, true);
790                 if (address.ptr2 != NULL) {
791                         assert(address.entity == NULL && address.offset == 0);
792                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
793                                                        address.ptr2, new_mem, mode);
794                 } else {
795                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
796                                                        mode, address.entity, address.offset,
797                                                        false);
798                 }
799         }
800         set_irn_pinned(new_load, get_irn_pinned(node));
801
802         return new_load;
803 }
804
805 /**
806  * Transforms a Store.
807  *
808  * @param node    the ir Store node
809  * @return the created sparc Store node
810  */
811 static ir_node *gen_Store(ir_node *node)
812 {
813         ir_node  *block    = be_transform_node(get_nodes_block(node));
814         ir_node  *ptr      = get_Store_ptr(node);
815         ir_node  *mem      = get_Store_mem(node);
816         ir_node  *new_mem  = be_transform_node(mem);
817         ir_node  *val      = get_Store_value(node);
818         ir_mode  *mode     = get_irn_mode(val);
819         dbg_info *dbgi     = get_irn_dbg_info(node);
820         ir_node  *new_store = NULL;
821         address_t address;
822
823         if (get_Store_unaligned(node) == align_non_aligned) {
824                 panic("sparc: transformation of unaligned Stores not implemented yet");
825         }
826
827         if (mode_is_float(mode)) {
828                 ir_node *new_val = be_transform_node(val);
829                 /* TODO: variants with reg+reg address mode */
830                 match_address(ptr, &address, false);
831                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
832                                        mode, address.entity, address.offset, false);
833         } else {
834                 ir_node *new_val;
835                 unsigned dest_bits = get_mode_size_bits(mode);
836                 while (is_downconv(node)
837                        && get_mode_size_bits(get_irn_mode(node)) >= dest_bits) {
838                     val = get_Conv_op(val);
839                 }
840                 new_val = be_transform_node(val);
841
842                 assert(dest_bits <= 32);
843                 match_address(ptr, &address, true);
844                 if (address.ptr2 != NULL) {
845                         assert(address.entity == NULL && address.offset == 0);
846                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
847                                                         address.ptr2, new_mem, mode);
848                 } else {
849                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
850                                                         new_mem, mode, address.entity,
851                                                         address.offset, false);
852                 }
853         }
854         set_irn_pinned(new_store, get_irn_pinned(node));
855
856         return new_store;
857 }
858
859 /**
860  * Creates an sparc Mul.
861  * returns the lower 32bits of the 64bit multiply result
862  *
863  * @return the created sparc Mul node
864  */
865 static ir_node *gen_Mul(ir_node *node)
866 {
867         ir_mode *mode = get_irn_mode(node);
868         if (mode_is_float(mode)) {
869                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
870                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
871         }
872
873         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
874                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
875 }
876
877 /**
878  * Creates an sparc Mulh.
879  * Mulh returns the upper 32bits of a mul instruction
880  *
881  * @return the created sparc Mulh node
882  */
883 static ir_node *gen_Mulh(ir_node *node)
884 {
885         ir_mode *mode = get_irn_mode(node);
886         ir_node *mul;
887
888         if (mode_is_float(mode))
889                 panic("FP not supported yet");
890
891         if (mode_is_signed(mode)) {
892                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_SMulh_reg, new_bd_sparc_SMulh_imm);
893                 return new_r_Proj(mul, mode_gp, pn_sparc_SMulh_low);
894         } else {
895                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_UMulh_reg, new_bd_sparc_UMulh_imm);
896                 return new_r_Proj(mul, mode_gp, pn_sparc_UMulh_low);
897         }
898 }
899
900 static ir_node *gen_sign_extension_value(ir_node *node)
901 {
902         ir_node *block     = get_nodes_block(node);
903         ir_node *new_block = be_transform_node(block);
904         ir_node *new_node  = be_transform_node(node);
905         /* TODO: we could do some shortcuts for some value types probably.
906          * (For constants or other cases where we know the sign bit in
907          *  advance) */
908         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
909 }
910
911 /**
912  * Creates an sparc Div.
913  *
914  * @return the created sparc Div node
915  */
916 static ir_node *gen_Div(ir_node *node)
917 {
918         dbg_info *dbgi      = get_irn_dbg_info(node);
919         ir_node  *block     = get_nodes_block(node);
920         ir_node  *new_block = be_transform_node(block);
921         ir_mode  *mode      = get_Div_resmode(node);
922         ir_node  *left      = get_Div_left(node);
923         ir_node  *left_low  = be_transform_node(left);
924         ir_node  *right     = get_Div_right(node);
925         ir_node  *res;
926
927         if (mode_is_float(mode)) {
928                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
929                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
930         }
931
932         if (mode_is_signed(mode)) {
933                 ir_node *left_high = gen_sign_extension_value(left);
934
935                 if (is_imm_encodeable(right)) {
936                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
937                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
938                                                     NULL, immediate);
939                 } else {
940                         ir_node *new_right = be_transform_node(right);
941                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
942                                                     new_right);
943                 }
944         } else {
945                 ir_graph *irg       = get_irn_irg(node);
946                 ir_node  *left_high = get_g0(irg);
947                 if (is_imm_encodeable(right)) {
948                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
949                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
950                                                     NULL, immediate);
951                 } else {
952                         ir_node *new_right = be_transform_node(right);
953                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
954                                                     new_right);
955                 }
956         }
957
958         return res;
959 }
960
961 /**
962  * Transforms a Not node.
963  *
964  * @return the created sparc Not node
965  */
966 static ir_node *gen_Not(ir_node *node)
967 {
968         ir_node  *op     = get_Not_op(node);
969         ir_graph *irg    = get_irn_irg(node);
970         ir_node  *zero   = get_g0(irg);
971         dbg_info *dbgi   = get_irn_dbg_info(node);
972         ir_node  *block  = be_transform_node(get_nodes_block(node));
973         ir_node  *new_op = be_transform_node(op);
974
975         /* Note: Not(Eor()) is normalize in firm localopts already so
976          * we don't match it for xnor here */
977
978         /* Not can be represented with xnor 0, n */
979         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
980 }
981
982 static ir_node *gen_helper_bitop(ir_node *node,
983                                  new_binop_reg_func new_reg,
984                                  new_binop_imm_func new_imm,
985                                  new_binop_reg_func new_not_reg,
986                                  new_binop_imm_func new_not_imm,
987                                  match_flags_t flags)
988 {
989         ir_node *op1 = get_binop_left(node);
990         ir_node *op2 = get_binop_right(node);
991         if (is_Not(op1)) {
992                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
993                                              flags,
994                                              new_not_reg, new_not_imm);
995         }
996         if (is_Not(op2)) {
997                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
998                                              flags,
999                                              new_not_reg, new_not_imm);
1000         }
1001         if (is_Const(op2) && get_irn_n_edges(op2) == 1) {
1002                 ir_tarval *tv    = get_Const_tarval(op2);
1003                 long       value = get_tarval_long(tv);
1004                 if (!sparc_is_value_imm_encodeable(value)) {
1005                         long notvalue = ~value;
1006                         if ((notvalue & 0x3ff) == 0) {
1007                                 ir_node  *block     = get_nodes_block(node);
1008                                 ir_node  *new_block = be_transform_node(block);
1009                                 dbg_info *dbgi      = get_irn_dbg_info(node);
1010                                 ir_node  *new_op2
1011                                         = new_bd_sparc_SetHi(NULL, new_block, NULL, notvalue);
1012                                 ir_node  *new_op1   = be_transform_node(op1);
1013                                 ir_node  *result
1014                                         = new_not_reg(dbgi, new_block, new_op1, new_op2);
1015                                 return result;
1016                         }
1017                 }
1018         }
1019         return gen_helper_binop_args(node, op1, op2,
1020                                                                  flags | MATCH_COMMUTATIVE,
1021                                                                  new_reg, new_imm);
1022 }
1023
1024 static ir_node *gen_And(ir_node *node)
1025 {
1026         return gen_helper_bitop(node,
1027                                 new_bd_sparc_And_reg,
1028                                 new_bd_sparc_And_imm,
1029                                 new_bd_sparc_AndN_reg,
1030                                 new_bd_sparc_AndN_imm,
1031                                 MATCH_MODE_NEUTRAL);
1032 }
1033
1034 static ir_node *gen_Or(ir_node *node)
1035 {
1036         return gen_helper_bitop(node,
1037                                 new_bd_sparc_Or_reg,
1038                                 new_bd_sparc_Or_imm,
1039                                 new_bd_sparc_OrN_reg,
1040                                 new_bd_sparc_OrN_imm,
1041                                 MATCH_MODE_NEUTRAL);
1042 }
1043
1044 static ir_node *gen_Eor(ir_node *node)
1045 {
1046         return gen_helper_bitop(node,
1047                                 new_bd_sparc_Xor_reg,
1048                                 new_bd_sparc_Xor_imm,
1049                                 new_bd_sparc_XNor_reg,
1050                                 new_bd_sparc_XNor_imm,
1051                                 MATCH_MODE_NEUTRAL);
1052 }
1053
1054 static ir_node *gen_Shl(ir_node *node)
1055 {
1056         ir_mode *mode = get_irn_mode(node);
1057         if (get_mode_modulo_shift(mode) != 32)
1058                 panic("modulo_shift!=32 not supported by sparc backend");
1059         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
1060 }
1061
1062 static ir_node *gen_Shr(ir_node *node)
1063 {
1064         ir_mode *mode = get_irn_mode(node);
1065         if (get_mode_modulo_shift(mode) != 32)
1066                 panic("modulo_shift!=32 not supported by sparc backend");
1067         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
1068 }
1069
1070 static ir_node *gen_Shrs(ir_node *node)
1071 {
1072         ir_mode *mode = get_irn_mode(node);
1073         if (get_mode_modulo_shift(mode) != 32)
1074                 panic("modulo_shift!=32 not supported by sparc backend");
1075         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
1076 }
1077
1078 /**
1079  * Transforms a Minus node.
1080  */
1081 static ir_node *gen_Minus(ir_node *node)
1082 {
1083         ir_mode  *mode = get_irn_mode(node);
1084         ir_node  *op;
1085         ir_node  *block;
1086         ir_node  *new_op;
1087         ir_node  *zero;
1088         dbg_info *dbgi;
1089
1090         if (mode_is_float(mode)) {
1091                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
1092                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
1093         }
1094         block  = be_transform_node(get_nodes_block(node));
1095         dbgi   = get_irn_dbg_info(node);
1096         op     = get_Minus_op(node);
1097         new_op = be_transform_node(op);
1098         zero   = get_g0(get_irn_irg(node));
1099         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
1100 }
1101
1102 /**
1103  * Create an entity for a given (floating point) tarval
1104  */
1105 static ir_entity *create_float_const_entity(ir_tarval *tv)
1106 {
1107         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
1108         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
1109         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
1110         ir_initializer_t *initializer;
1111         ir_mode          *mode;
1112         ir_type          *type;
1113         ir_type          *glob;
1114
1115         if (entity != NULL)
1116                 return entity;
1117
1118         mode   = get_tarval_mode(tv);
1119         type   = get_type_for_mode(mode);
1120         glob   = get_glob_type();
1121         entity = new_entity(glob, id_unique("C%u"), type);
1122         set_entity_visibility(entity, ir_visibility_private);
1123         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1124
1125         initializer = create_initializer_tarval(tv);
1126         set_entity_initializer(entity, initializer);
1127
1128         pmap_insert(isa->constants, tv, entity);
1129         return entity;
1130 }
1131
1132 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
1133 {
1134         ir_entity *entity = create_float_const_entity(tv);
1135         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
1136         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
1137         ir_mode   *mode   = get_tarval_mode(tv);
1138         ir_node   *new_op
1139                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
1140         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
1141
1142         set_irn_pinned(new_op, op_pin_state_floats);
1143         return proj;
1144 }
1145
1146 static ir_node *gen_Const(ir_node *node)
1147 {
1148         ir_node   *block = be_transform_node(get_nodes_block(node));
1149         ir_mode   *mode  = get_irn_mode(node);
1150         dbg_info  *dbgi  = get_irn_dbg_info(node);
1151         ir_tarval *tv    = get_Const_tarval(node);
1152         long       value;
1153
1154         if (mode_is_float(mode)) {
1155                 return gen_float_const(dbgi, block, tv);
1156         }
1157
1158         value = get_tarval_long(tv);
1159         if (value == 0) {
1160                 return get_g0(get_irn_irg(node));
1161         } else if (sparc_is_value_imm_encodeable(value)) {
1162                 ir_graph *irg = get_irn_irg(node);
1163                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(irg), NULL, value);
1164         } else {
1165                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
1166                 if ((value & 0x3ff) != 0) {
1167                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
1168                 } else {
1169                         return hi;
1170                 }
1171         }
1172 }
1173
1174 static ir_node *gen_SwitchJmp(ir_node *node)
1175 {
1176         dbg_info        *dbgi         = get_irn_dbg_info(node);
1177         ir_node         *block        = be_transform_node(get_nodes_block(node));
1178         ir_node         *selector     = get_Cond_selector(node);
1179         ir_node         *new_selector = be_transform_node(selector);
1180         long             default_pn   = get_Cond_default_proj(node);
1181         ir_entity       *entity;
1182         ir_node         *table_address;
1183         ir_node         *idx;
1184         ir_node         *load;
1185         ir_node         *address;
1186
1187         /* switch with smaller mode not implemented yet */
1188         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1189
1190         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1191         set_entity_visibility(entity, ir_visibility_private);
1192         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1193
1194         /* construct base address */
1195         table_address = make_address(dbgi, block, entity, 0);
1196         /* scale index */
1197         idx = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
1198         /* load from jumptable */
1199         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, idx,
1200                                    get_irg_no_mem(current_ir_graph),
1201                                    mode_gp);
1202         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1203
1204         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
1205 }
1206
1207 static ir_node *gen_Cond(ir_node *node)
1208 {
1209         ir_node    *selector = get_Cond_selector(node);
1210         ir_mode    *mode     = get_irn_mode(selector);
1211         ir_node    *cmp_left;
1212         ir_mode    *cmp_mode;
1213         ir_node    *block;
1214         ir_node    *flag_node;
1215         ir_relation relation;
1216         dbg_info   *dbgi;
1217
1218         /* switch/case jumps */
1219         if (mode != mode_b) {
1220                 return gen_SwitchJmp(node);
1221         }
1222
1223         /* note: after lower_mode_b we are guaranteed to have a Cmp input */
1224         block       = be_transform_node(get_nodes_block(node));
1225         dbgi        = get_irn_dbg_info(node);
1226         cmp_left    = get_Cmp_left(selector);
1227         cmp_mode    = get_irn_mode(cmp_left);
1228         flag_node   = be_transform_node(selector);
1229         relation    = get_Cmp_relation(selector);
1230         if (mode_is_float(cmp_mode)) {
1231                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1232         } else {
1233                 bool is_unsigned = !mode_is_signed(cmp_mode);
1234                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1235         }
1236 }
1237
1238 /**
1239  * transform Cmp
1240  */
1241 static ir_node *gen_Cmp(ir_node *node)
1242 {
1243         ir_node *op1      = get_Cmp_left(node);
1244         ir_node *op2      = get_Cmp_right(node);
1245         ir_mode *cmp_mode = get_irn_mode(op1);
1246         assert(get_irn_mode(op2) == cmp_mode);
1247
1248         if (mode_is_float(cmp_mode)) {
1249                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1250                 dbg_info *dbgi    = get_irn_dbg_info(node);
1251                 ir_node  *new_op1 = be_transform_node(op1);
1252                 ir_node  *new_op2 = be_transform_node(op2);
1253                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1254                 if (bits == 32) {
1255                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1256                 } else if (bits == 64) {
1257                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1258                 } else {
1259                         assert(bits == 128);
1260                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1261                 }
1262         }
1263
1264         /* when we compare a bitop like and,or,... with 0 then we can directly use
1265          * the bitopcc variant.
1266          * Currently we only do this when we're the only user of the node...
1267          */
1268         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1269                 if (is_And(op1)) {
1270                         return gen_helper_bitop(op1,
1271                                                 new_bd_sparc_AndCCZero_reg,
1272                                                 new_bd_sparc_AndCCZero_imm,
1273                                                 new_bd_sparc_AndNCCZero_reg,
1274                                                 new_bd_sparc_AndNCCZero_imm,
1275                                                 MATCH_NONE);
1276                 } else if (is_Or(op1)) {
1277                         return gen_helper_bitop(op1,
1278                                                 new_bd_sparc_OrCCZero_reg,
1279                                                 new_bd_sparc_OrCCZero_imm,
1280                                                 new_bd_sparc_OrNCCZero_reg,
1281                                                 new_bd_sparc_OrNCCZero_imm,
1282                                                 MATCH_NONE);
1283                 } else if (is_Eor(op1)) {
1284                         return gen_helper_bitop(op1,
1285                                                 new_bd_sparc_XorCCZero_reg,
1286                                                 new_bd_sparc_XorCCZero_imm,
1287                                                 new_bd_sparc_XNorCCZero_reg,
1288                                                 new_bd_sparc_XNorCCZero_imm,
1289                                                 MATCH_NONE);
1290                 }
1291         }
1292
1293         /* integer compare */
1294         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1295                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1296 }
1297
1298 /**
1299  * Transforms a SymConst node.
1300  */
1301 static ir_node *gen_SymConst(ir_node *node)
1302 {
1303         ir_entity *entity    = get_SymConst_entity(node);
1304         dbg_info  *dbgi      = get_irn_dbg_info(node);
1305         ir_node   *block     = get_nodes_block(node);
1306         ir_node   *new_block = be_transform_node(block);
1307         return make_address(dbgi, new_block, entity, 0);
1308 }
1309
1310 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1311                              ir_mode *src_mode, ir_mode *dst_mode)
1312 {
1313         unsigned src_bits = get_mode_size_bits(src_mode);
1314         unsigned dst_bits = get_mode_size_bits(dst_mode);
1315         if (src_bits == 32) {
1316                 if (dst_bits == 64) {
1317                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1318                 } else {
1319                         assert(dst_bits == 128);
1320                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1321                 }
1322         } else if (src_bits == 64) {
1323                 if (dst_bits == 32) {
1324                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1325                 } else {
1326                         assert(dst_bits == 128);
1327                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1328                 }
1329         } else {
1330                 assert(src_bits == 128);
1331                 if (dst_bits == 32) {
1332                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1333                 } else {
1334                         assert(dst_bits == 64);
1335                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1336                 }
1337         }
1338 }
1339
1340 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1341                             ir_mode *src_mode)
1342 {
1343         ir_node  *ftoi;
1344         unsigned  bits = get_mode_size_bits(src_mode);
1345         if (bits == 32) {
1346                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1347         } else if (bits == 64) {
1348                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1349         } else {
1350                 assert(bits == 128);
1351                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1352         }
1353
1354         {
1355         ir_graph *irg   = get_irn_irg(block);
1356         ir_node  *sp    = get_irg_frame(irg);
1357         ir_node  *nomem = get_irg_no_mem(irg);
1358         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1359                                      NULL, 0, true);
1360         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1361                                               NULL, 0, true);
1362         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1363         set_irn_pinned(stf, op_pin_state_floats);
1364         set_irn_pinned(ld, op_pin_state_floats);
1365         return res;
1366         }
1367 }
1368
1369 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1370                             ir_mode *dst_mode)
1371 {
1372         ir_graph *irg   = get_irn_irg(block);
1373         ir_node  *sp    = get_irg_frame(irg);
1374         ir_node  *nomem = get_irg_no_mem(irg);
1375         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1376                                               mode_gp, NULL, 0, true);
1377         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1378                                              NULL, 0, true);
1379         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1380         unsigned  bits  = get_mode_size_bits(dst_mode);
1381         set_irn_pinned(st, op_pin_state_floats);
1382         set_irn_pinned(ldf, op_pin_state_floats);
1383
1384         if (bits == 32) {
1385                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1386         } else if (bits == 64) {
1387                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1388         } else {
1389                 assert(bits == 128);
1390                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1391         }
1392 }
1393
1394 static ir_node *gen_Conv(ir_node *node)
1395 {
1396         ir_node  *block    = be_transform_node(get_nodes_block(node));
1397         ir_node  *op       = get_Conv_op(node);
1398         ir_mode  *src_mode = get_irn_mode(op);
1399         ir_mode  *dst_mode = get_irn_mode(node);
1400         dbg_info *dbgi     = get_irn_dbg_info(node);
1401         ir_node  *new_op;
1402
1403         int src_bits = get_mode_size_bits(src_mode);
1404         int dst_bits = get_mode_size_bits(dst_mode);
1405
1406         if (src_mode == mode_b)
1407                 panic("ConvB not lowered %+F", node);
1408
1409         if (src_mode == dst_mode)
1410                 return be_transform_node(op);
1411
1412         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1413                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1414
1415                 new_op = be_transform_node(op);
1416                 if (mode_is_float(src_mode)) {
1417                         if (mode_is_float(dst_mode)) {
1418                                 /* float -> float conv */
1419                                 return create_fftof(dbgi, block, new_op, src_mode, dst_mode);
1420                         } else {
1421                                 /* float -> int conv */
1422                                 if (!mode_is_signed(dst_mode))
1423                                         panic("float to unsigned not implemented yet");
1424                                 return create_ftoi(dbgi, block, new_op, src_mode);
1425                         }
1426                 } else {
1427                         /* int -> float conv */
1428                         if (src_bits < 32) {
1429                                 new_op = gen_extension(dbgi, block, new_op, src_mode);
1430                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1431                                 panic("unsigned to float not lowered!");
1432                         }
1433                         return create_itof(dbgi, block, new_op, dst_mode);
1434                 }
1435         } else { /* complete in gp registers */
1436                 int min_bits;
1437                 ir_mode *min_mode;
1438
1439                 if (src_bits == dst_bits || dst_mode == mode_b) {
1440                         /* kill unnecessary conv */
1441                         return be_transform_node(op);
1442                 }
1443
1444                 if (src_bits < dst_bits) {
1445                         min_bits = src_bits;
1446                         min_mode = src_mode;
1447                 } else {
1448                         min_bits = dst_bits;
1449                         min_mode = dst_mode;
1450                 }
1451
1452                 if (upper_bits_clean(op, min_mode)) {
1453                         return be_transform_node(op);
1454                 }
1455                 new_op = be_transform_node(op);
1456
1457                 if (mode_is_signed(min_mode)) {
1458                         return gen_sign_extension(dbgi, block, new_op, min_bits);
1459                 } else {
1460                         return gen_zero_extension(dbgi, block, new_op, min_bits);
1461                 }
1462         }
1463 }
1464
1465 static ir_node *gen_Unknown(ir_node *node)
1466 {
1467         /* just produce a 0 */
1468         ir_mode *mode = get_irn_mode(node);
1469         if (mode_is_float(mode)) {
1470                 ir_node *block = be_transform_node(get_nodes_block(node));
1471                 return gen_float_const(NULL, block, get_mode_null(mode));
1472         } else if (mode_needs_gp_reg(mode)) {
1473                 ir_graph *irg = get_irn_irg(node);
1474                 return get_g0(irg);
1475         }
1476
1477         panic("Unexpected Unknown mode");
1478 }
1479
1480 /**
1481  * transform the start node to the prolog code
1482  */
1483 static ir_node *gen_Start(ir_node *node)
1484 {
1485         ir_graph  *irg           = get_irn_irg(node);
1486         ir_entity *entity        = get_irg_entity(irg);
1487         ir_type   *function_type = get_entity_type(entity);
1488         ir_node   *block         = get_nodes_block(node);
1489         ir_node   *new_block     = be_transform_node(block);
1490         dbg_info  *dbgi          = get_irn_dbg_info(node);
1491         struct obstack *obst     = be_get_be_obst(irg);
1492         const arch_register_req_t *req;
1493         size_t     n_outs;
1494         ir_node   *start;
1495         size_t     i;
1496         size_t     o;
1497
1498         /* start building list of start constraints */
1499         assert(obstack_object_size(obst) == 0);
1500
1501         /* calculate number of outputs */
1502         n_outs = 4; /* memory, g0, g7, sp */
1503         if (!current_cconv->omit_fp)
1504                 ++n_outs; /* framepointer */
1505         /* function parameters */
1506         n_outs += current_cconv->n_param_regs;
1507         /* callee saves */
1508         if (current_cconv->omit_fp) {
1509                 n_outs += ARRAY_SIZE(omit_fp_callee_saves);
1510         }
1511
1512         start = new_bd_sparc_Start(dbgi, new_block, n_outs);
1513
1514         o = 0;
1515
1516         /* first output is memory */
1517         start_mem_offset = o;
1518         arch_set_irn_register_req_out(start, o, arch_no_register_req);
1519         ++o;
1520
1521         /* the zero register */
1522         start_g0_offset = o;
1523         req = be_create_reg_req(obst, &sparc_registers[REG_G0],
1524                                 arch_register_req_type_ignore);
1525         arch_set_irn_register_req_out(start, o, req);
1526         arch_set_irn_register_out(start, o, &sparc_registers[REG_G0]);
1527         ++o;
1528
1529         /* g7 is used for TLS data */
1530         start_g7_offset = o;
1531         req = be_create_reg_req(obst, &sparc_registers[REG_G7],
1532                                 arch_register_req_type_ignore);
1533         arch_set_irn_register_req_out(start, o, req);
1534         arch_set_irn_register_out(start, o, &sparc_registers[REG_G7]);
1535         ++o;
1536
1537         /* we need an output for the stackpointer */
1538         start_sp_offset = o;
1539         req = be_create_reg_req(obst, sp_reg,
1540                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1541         arch_set_irn_register_req_out(start, o, req);
1542         arch_set_irn_register_out(start, o, sp_reg);
1543         ++o;
1544
1545         if (!current_cconv->omit_fp) {
1546                 start_fp_offset = o;
1547                 req = be_create_reg_req(obst, fp_reg, arch_register_req_type_ignore);
1548                 arch_set_irn_register_req_out(start, o, req);
1549                 arch_set_irn_register_out(start, o, fp_reg);
1550                 ++o;
1551         }
1552
1553         /* function parameters in registers */
1554         start_params_offset = o;
1555         for (i = 0; i < get_method_n_params(function_type); ++i) {
1556                 const reg_or_stackslot_t *param = &current_cconv->parameters[i];
1557                 const arch_register_t    *reg0  = param->reg0;
1558                 const arch_register_t    *reg1  = param->reg1;
1559                 if (reg0 != NULL) {
1560                         arch_set_irn_register_req_out(start, o, reg0->single_req);
1561                         arch_set_irn_register_out(start, o, reg0);
1562                         ++o;
1563                 }
1564                 if (reg1 != NULL) {
1565                         arch_set_irn_register_req_out(start, o, reg1->single_req);
1566                         arch_set_irn_register_out(start, o, reg1);
1567                         ++o;
1568                 }
1569         }
1570         /* we need the values of the callee saves (Note: non omit-fp mode has no
1571          * callee saves) */
1572         start_callee_saves_offset = o;
1573         if (current_cconv->omit_fp) {
1574                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1575                 size_t c;
1576                 for (c = 0; c < n_callee_saves; ++c) {
1577                         const arch_register_t *reg = omit_fp_callee_saves[c];
1578                         arch_set_irn_register_req_out(start, o, reg->single_req);
1579                         arch_set_irn_register_out(start, o, reg);
1580                         ++o;
1581                 }
1582         }
1583         assert(n_outs == o);
1584
1585         return start;
1586 }
1587
1588 static ir_node *get_initial_sp(ir_graph *irg)
1589 {
1590         if (start_sp == NULL) {
1591                 ir_node *start = get_irg_start(irg);
1592                 start_sp = new_r_Proj(start, mode_gp, start_sp_offset);
1593         }
1594         return start_sp;
1595 }
1596
1597 static ir_node *get_initial_fp(ir_graph *irg)
1598 {
1599         if (start_fp == NULL) {
1600                 ir_node *start = get_irg_start(irg);
1601                 start_fp = new_r_Proj(start, mode_gp, start_fp_offset);
1602         }
1603         return start_fp;
1604 }
1605
1606 static ir_node *get_initial_mem(ir_graph *irg)
1607 {
1608         if (start_mem == NULL) {
1609                 ir_node *start = get_irg_start(irg);
1610                 start_mem = new_r_Proj(start, mode_M, start_mem_offset);
1611         }
1612         return start_mem;
1613 }
1614
1615 static ir_node *get_stack_pointer_for(ir_node *node)
1616 {
1617         /* get predecessor in stack_order list */
1618         ir_node *stack_pred = be_get_stack_pred(stackorder, node);
1619         ir_node *stack;
1620
1621         if (stack_pred == NULL) {
1622                 /* first stack user in the current block. We can simply use the
1623                  * initial sp_proj for it */
1624                 ir_graph *irg = get_irn_irg(node);
1625                 return get_initial_sp(irg);
1626         }
1627
1628         be_transform_node(stack_pred);
1629         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1630         if (stack == NULL) {
1631                 return get_stack_pointer_for(stack_pred);
1632         }
1633
1634         return stack;
1635 }
1636
1637 /**
1638  * transform a Return node into epilogue code + return statement
1639  */
1640 static ir_node *gen_Return(ir_node *node)
1641 {
1642         ir_node  *block     = get_nodes_block(node);
1643         ir_graph *irg       = get_irn_irg(node);
1644         ir_node  *new_block = be_transform_node(block);
1645         dbg_info *dbgi      = get_irn_dbg_info(node);
1646         ir_node  *mem       = get_Return_mem(node);
1647         ir_node  *new_mem   = be_transform_node(mem);
1648         ir_node  *sp        = get_stack_pointer_for(node);
1649         size_t    n_res     = get_Return_n_ress(node);
1650         struct obstack *be_obst = be_get_be_obst(irg);
1651         ir_node  *bereturn;
1652         ir_node **in;
1653         const arch_register_req_t **reqs;
1654         size_t    i;
1655         size_t    p;
1656         size_t    n_ins;
1657
1658         /* estimate number of return values */
1659         n_ins = 2 + n_res; /* memory + stackpointer, return values */
1660         if (current_cconv->omit_fp)
1661                 n_ins += ARRAY_SIZE(omit_fp_callee_saves);
1662
1663         in   = ALLOCAN(ir_node*, n_ins);
1664         reqs = OALLOCN(be_obst, const arch_register_req_t*, n_ins);
1665         p    = 0;
1666
1667         in[p]   = new_mem;
1668         reqs[p] = arch_no_register_req;
1669         ++p;
1670
1671         in[p]   = sp;
1672         reqs[p] = sp_reg->single_req;
1673         ++p;
1674
1675         /* result values */
1676         for (i = 0; i < n_res; ++i) {
1677                 ir_node                  *res_value     = get_Return_res(node, i);
1678                 ir_node                  *new_res_value = be_transform_node(res_value);
1679                 const reg_or_stackslot_t *slot          = &current_cconv->results[i];
1680                 assert(slot->req1 == NULL);
1681                 in[p]   = new_res_value;
1682                 reqs[p] = slot->req0;
1683                 ++p;
1684         }
1685         /* callee saves */
1686         if (current_cconv->omit_fp) {
1687                 ir_node  *start          = get_irg_start(irg);
1688                 size_t    n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1689                 for (i = 0; i < n_callee_saves; ++i) {
1690                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1691                         ir_mode               *mode  = reg->reg_class->mode;
1692                         ir_node               *value
1693                                         = new_r_Proj(start, mode, i + start_callee_saves_offset);
1694                         in[p]   = value;
1695                         reqs[p] = reg->single_req;
1696                         ++p;
1697                 }
1698         }
1699         assert(p == n_ins);
1700
1701         bereturn = new_bd_sparc_Return_reg(dbgi, new_block, n_ins, in);
1702         arch_set_irn_register_reqs_in(bereturn, reqs);
1703
1704         return bereturn;
1705 }
1706
1707 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1708                                      ir_node *value0, ir_node *value1)
1709 {
1710         ir_graph *irg   = current_ir_graph;
1711         ir_node  *sp    = get_irg_frame(irg);
1712         ir_node  *nomem = get_irg_no_mem(irg);
1713         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1714                                               mode_gp, NULL, 0, true);
1715         ir_mode  *mode;
1716         ir_node  *ldf;
1717         ir_node  *mem;
1718         set_irn_pinned(st, op_pin_state_floats);
1719
1720         if (value1 != NULL) {
1721                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1722                                                    mode_gp, NULL, 4, true);
1723                 ir_node *in[2] = { st, st1 };
1724                 ir_node *sync  = new_r_Sync(block, 2, in);
1725                 set_irn_pinned(st1, op_pin_state_floats);
1726                 mem  = sync;
1727                 mode = mode_fp2;
1728         } else {
1729                 mem  = st;
1730                 mode = mode_fp;
1731         }
1732
1733         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1734         set_irn_pinned(ldf, op_pin_state_floats);
1735
1736         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1737 }
1738
1739 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1740                                  ir_node *node, ir_mode *float_mode,
1741                                  ir_node **result)
1742 {
1743         ir_graph *irg   = current_ir_graph;
1744         ir_node  *stack = get_irg_frame(irg);
1745         ir_node  *nomem = get_irg_no_mem(irg);
1746         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1747                                      NULL, 0, true);
1748         int       bits  = get_mode_size_bits(float_mode);
1749         ir_node  *ld;
1750         set_irn_pinned(stf, op_pin_state_floats);
1751
1752         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1753         set_irn_pinned(ld, op_pin_state_floats);
1754         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1755
1756         if (bits == 64) {
1757                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1758                                                    NULL, 4, true);
1759                 set_irn_pinned(ld, op_pin_state_floats);
1760                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1761
1762                 arch_add_irn_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1763                 arch_add_irn_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1764         } else {
1765                 assert(bits == 32);
1766                 result[1] = NULL;
1767         }
1768 }
1769
1770 static ir_node *gen_Call(ir_node *node)
1771 {
1772         ir_graph        *irg          = get_irn_irg(node);
1773         ir_node         *callee       = get_Call_ptr(node);
1774         ir_node         *block        = get_nodes_block(node);
1775         ir_node         *new_block    = be_transform_node(block);
1776         ir_node         *mem          = get_Call_mem(node);
1777         ir_node         *new_mem      = be_transform_node(mem);
1778         dbg_info        *dbgi         = get_irn_dbg_info(node);
1779         ir_type         *type         = get_Call_type(node);
1780         size_t           n_params     = get_Call_n_params(node);
1781         size_t           n_ress       = get_method_n_ress(type);
1782         /* max inputs: memory, callee, register arguments */
1783         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1784         struct obstack  *obst         = be_get_be_obst(irg);
1785         calling_convention_t *cconv
1786                 = sparc_decide_calling_convention(type, NULL);
1787         size_t           n_param_regs = cconv->n_param_regs;
1788         /* param-regs + mem + stackpointer + callee */
1789         unsigned         max_inputs   = 3 + n_param_regs;
1790         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1791         const arch_register_req_t **in_req
1792                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1793         int              in_arity     = 0;
1794         int              sync_arity   = 0;
1795         int              n_caller_saves
1796                 = rbitset_popcount(cconv->caller_saves, N_SPARC_REGISTERS);
1797         ir_entity       *entity       = NULL;
1798         ir_node         *new_frame    = get_stack_pointer_for(node);
1799         bool             aggregate_return
1800                 = get_method_calling_convention(type) & cc_compound_ret;
1801         ir_node         *incsp;
1802         int              mem_pos;
1803         ir_node         *res;
1804         size_t           p;
1805         size_t           r;
1806         int              i;
1807         int              o;
1808         int              out_arity;
1809
1810         assert(n_params == get_method_n_params(type));
1811
1812         /* construct arguments */
1813
1814         /* memory input */
1815         in_req[in_arity] = arch_no_register_req;
1816         mem_pos          = in_arity;
1817         ++in_arity;
1818
1819         /* stack pointer input */
1820         /* construct an IncSP -> we have to always be sure that the stack is
1821          * aligned even if we don't push arguments on it */
1822         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1823                              cconv->param_stack_size, 1);
1824         in_req[in_arity] = sp_reg->single_req;
1825         in[in_arity]     = incsp;
1826         ++in_arity;
1827
1828         /* parameters */
1829         for (p = 0; p < n_params; ++p) {
1830                 ir_node                  *value      = get_Call_param(node, p);
1831                 ir_node                  *new_value  = be_transform_node(value);
1832                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1833                 ir_type                  *param_type = get_method_param_type(type, p);
1834                 ir_mode                  *mode       = get_type_mode(param_type);
1835                 ir_node                  *new_values[2];
1836                 ir_node                  *str;
1837                 int                       offset;
1838
1839                 if (mode_is_float(mode) && param->reg0 != NULL) {
1840                         unsigned size_bits = get_mode_size_bits(mode);
1841                         assert(size_bits <= 64);
1842                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1843                 } else {
1844                         new_values[0] = new_value;
1845                         new_values[1] = NULL;
1846                 }
1847
1848                 /* put value into registers */
1849                 if (param->reg0 != NULL) {
1850                         in[in_arity]     = new_values[0];
1851                         in_req[in_arity] = param->reg0->single_req;
1852                         ++in_arity;
1853                         if (new_values[1] == NULL)
1854                                 continue;
1855                 }
1856                 if (param->reg1 != NULL) {
1857                         assert(new_values[1] != NULL);
1858                         in[in_arity]     = new_values[1];
1859                         in_req[in_arity] = param->reg1->single_req;
1860                         ++in_arity;
1861                         continue;
1862                 }
1863
1864                 /* we need a store if we're here */
1865                 if (new_values[1] != NULL) {
1866                         new_value = new_values[1];
1867                         mode      = mode_gp;
1868                 }
1869
1870                 /* we need to skip over our save area when constructing the call
1871                  * arguments on stack */
1872                 offset = param->offset + SPARC_MIN_STACKSIZE;
1873
1874                 if (mode_is_float(mode)) {
1875                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1876                                          mode, NULL, offset, true);
1877                 } else {
1878                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1879                                                   new_mem, mode, NULL, offset, true);
1880                 }
1881                 set_irn_pinned(str, op_pin_state_floats);
1882                 sync_ins[sync_arity++] = str;
1883         }
1884
1885         /* construct memory input */
1886         if (sync_arity == 0) {
1887                 in[mem_pos] = new_mem;
1888         } else if (sync_arity == 1) {
1889                 in[mem_pos] = sync_ins[0];
1890         } else {
1891                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1892         }
1893
1894         if (is_SymConst(callee)) {
1895                 entity = get_SymConst_entity(callee);
1896         } else {
1897                 in[in_arity]     = be_transform_node(callee);
1898                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1899                 ++in_arity;
1900         }
1901         assert(in_arity <= (int)max_inputs);
1902
1903         /* outputs:
1904          *  - memory
1905          *  - results
1906          *  - caller saves
1907          */
1908         out_arity = 1 + cconv->n_reg_results + n_caller_saves;
1909
1910         /* create call node */
1911         if (entity != NULL) {
1912                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1913                                             entity, 0, aggregate_return);
1914         } else {
1915                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity,
1916                                             aggregate_return);
1917         }
1918         arch_set_irn_register_reqs_in(res, in_req);
1919
1920         /* create output register reqs */
1921         o = 0;
1922         arch_set_irn_register_req_out(res, o++, arch_no_register_req);
1923         /* add register requirements for the result regs */
1924         for (r = 0; r < n_ress; ++r) {
1925                 const reg_or_stackslot_t  *result_info = &cconv->results[r];
1926                 const arch_register_req_t *req         = result_info->req0;
1927                 if (req != NULL) {
1928                         arch_set_irn_register_req_out(res, o++, req);
1929                 }
1930                 assert(result_info->req1 == NULL);
1931         }
1932         for (i = 0; i < N_SPARC_REGISTERS; ++i) {
1933                 const arch_register_t *reg;
1934                 if (!rbitset_is_set(cconv->caller_saves, i))
1935                         continue;
1936                 reg = &sparc_registers[i];
1937                 arch_set_irn_register_req_out(res, o++, reg->single_req);
1938         }
1939         assert(o == out_arity);
1940
1941         /* copy pinned attribute */
1942         set_irn_pinned(res, get_irn_pinned(node));
1943
1944         /* IncSP to destroy the call stackframe */
1945         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1946         /* if we are the last IncSP producer in a block then we have to keep
1947          * the stack value.
1948          * Note: This here keeps all producers which is more than necessary */
1949         add_irn_dep(incsp, res);
1950         keep_alive(incsp);
1951
1952         pmap_insert(node_to_stack, node, incsp);
1953
1954         sparc_free_calling_convention(cconv);
1955         return res;
1956 }
1957
1958 static ir_node *gen_Sel(ir_node *node)
1959 {
1960         dbg_info  *dbgi      = get_irn_dbg_info(node);
1961         ir_node   *block     = get_nodes_block(node);
1962         ir_node   *new_block = be_transform_node(block);
1963         ir_node   *ptr       = get_Sel_ptr(node);
1964         ir_node   *new_ptr   = be_transform_node(ptr);
1965         ir_entity *entity    = get_Sel_entity(node);
1966
1967         /* must be the frame pointer all other sels must have been lowered
1968          * already */
1969         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1970
1971         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1972 }
1973
1974 static ir_node *gen_Alloc(ir_node *node)
1975 {
1976         dbg_info *dbgi       = get_irn_dbg_info(node);
1977         ir_node  *block      = get_nodes_block(node);
1978         ir_node  *new_block  = be_transform_node(block);
1979         ir_type  *type       = get_Alloc_type(node);
1980         ir_node  *size       = get_Alloc_count(node);
1981         ir_node  *stack_pred = get_stack_pointer_for(node);
1982         ir_node  *subsp;
1983         if (get_Alloc_where(node) != stack_alloc)
1984                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
1985         /* lowerer should have transformed all allocas to byte size */
1986         if (type != get_unknown_type() && get_type_size_bytes(type) != 1)
1987                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
1988
1989         if (is_Const(size)) {
1990                 ir_tarval *tv    = get_Const_tarval(size);
1991                 long       sizel = get_tarval_long(tv);
1992                 subsp = be_new_IncSP(sp_reg, new_block, stack_pred, sizel, 0);
1993                 set_irn_dbg_info(subsp, dbgi);
1994         } else {
1995                 ir_node *new_size = be_transform_node(size);
1996                 subsp = new_bd_sparc_SubSP(dbgi, new_block, stack_pred, new_size);
1997                 arch_set_irn_register(subsp, sp_reg);
1998         }
1999
2000         /* if we are the last IncSP producer in a block then we have to keep
2001          * the stack value.
2002          * Note: This here keeps all producers which is more than necessary */
2003         keep_alive(subsp);
2004
2005         pmap_insert(node_to_stack, node, subsp);
2006         /* the "result" is the unmodified sp value */
2007         return stack_pred;
2008 }
2009
2010 static ir_node *gen_Proj_Alloc(ir_node *node)
2011 {
2012         ir_node *alloc = get_Proj_pred(node);
2013         long     pn    = get_Proj_proj(node);
2014
2015         switch ((pn_Alloc)pn) {
2016         case pn_Alloc_M: {
2017                 ir_node *alloc_mem = get_Alloc_mem(alloc);
2018                 return be_transform_node(alloc_mem);
2019         }
2020         case pn_Alloc_res: {
2021                 ir_node *new_alloc = be_transform_node(alloc);
2022                 return new_alloc;
2023         }
2024         case pn_Alloc_X_regular:
2025         case pn_Alloc_X_except:
2026                 panic("sparc backend: exception output of alloc not supported (at %+F)",
2027                       node);
2028         }
2029         panic("sparc backend: invalid Proj->Alloc");
2030 }
2031
2032 static ir_node *gen_Free(ir_node *node)
2033 {
2034         dbg_info *dbgi       = get_irn_dbg_info(node);
2035         ir_node  *block      = get_nodes_block(node);
2036         ir_node  *new_block  = be_transform_node(block);
2037         ir_type  *type       = get_Free_type(node);
2038         ir_node  *size       = get_Free_count(node);
2039         ir_node  *mem        = get_Free_mem(node);
2040         ir_node  *new_mem    = be_transform_node(mem);
2041         ir_node  *stack_pred = get_stack_pointer_for(node);
2042         ir_node  *addsp;
2043         if (get_Alloc_where(node) != stack_alloc)
2044                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
2045         /* lowerer should have transformed all allocas to byte size */
2046         if (type != get_unknown_type() && get_type_size_bytes(type) != 1)
2047                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
2048
2049         if (is_Const(size)) {
2050                 ir_tarval *tv    = get_Const_tarval(size);
2051                 long       sizel = get_tarval_long(tv);
2052                 addsp = be_new_IncSP(sp_reg, new_block, stack_pred, -sizel, 0);
2053                 set_irn_dbg_info(addsp, dbgi);
2054         } else {
2055                 ir_node *new_size = be_transform_node(size);
2056                 addsp = new_bd_sparc_AddSP(dbgi, new_block, stack_pred, new_size);
2057                 arch_set_irn_register(addsp, sp_reg);
2058         }
2059
2060         /* if we are the last IncSP producer in a block then we have to keep
2061          * the stack value.
2062          * Note: This here keeps all producers which is more than necessary */
2063         keep_alive(addsp);
2064
2065         pmap_insert(node_to_stack, node, addsp);
2066         /* the "result" is the unmodified sp value */
2067         return new_mem;
2068 }
2069
2070 static const arch_register_req_t float1_req = {
2071         arch_register_req_type_normal,
2072         &sparc_reg_classes[CLASS_sparc_fp],
2073         NULL,
2074         0,
2075         0,
2076         1
2077 };
2078 static const arch_register_req_t float2_req = {
2079         arch_register_req_type_normal | arch_register_req_type_aligned,
2080         &sparc_reg_classes[CLASS_sparc_fp],
2081         NULL,
2082         0,
2083         0,
2084         2
2085 };
2086 static const arch_register_req_t float4_req = {
2087         arch_register_req_type_normal | arch_register_req_type_aligned,
2088         &sparc_reg_classes[CLASS_sparc_fp],
2089         NULL,
2090         0,
2091         0,
2092         4
2093 };
2094
2095
2096 static const arch_register_req_t *get_float_req(ir_mode *mode)
2097 {
2098         unsigned bits = get_mode_size_bits(mode);
2099
2100         assert(mode_is_float(mode));
2101         if (bits == 32) {
2102                 return &float1_req;
2103         } else if (bits == 64) {
2104                 return &float2_req;
2105         } else {
2106                 assert(bits == 128);
2107                 return &float4_req;
2108         }
2109 }
2110
2111 /**
2112  * Transform some Phi nodes
2113  */
2114 static ir_node *gen_Phi(ir_node *node)
2115 {
2116         const arch_register_req_t *req;
2117         ir_node  *block = be_transform_node(get_nodes_block(node));
2118         ir_graph *irg   = current_ir_graph;
2119         dbg_info *dbgi  = get_irn_dbg_info(node);
2120         ir_mode  *mode  = get_irn_mode(node);
2121         ir_node  *phi;
2122
2123         if (mode_needs_gp_reg(mode)) {
2124                 /* we shouldn't have any 64bit stuff around anymore */
2125                 assert(get_mode_size_bits(mode) <= 32);
2126                 /* all integer operations are on 32bit registers now */
2127                 mode = mode_gp;
2128                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
2129         } else if (mode_is_float(mode)) {
2130                 mode = mode;
2131                 req  = get_float_req(mode);
2132         } else {
2133                 req = arch_no_register_req;
2134         }
2135
2136         /* phi nodes allow loops, so we use the old arguments for now
2137          * and fix this later */
2138         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
2139         copy_node_attr(irg, node, phi);
2140         be_duplicate_deps(node, phi);
2141         arch_set_irn_register_req_out(phi, 0, req);
2142         be_enqueue_preds(node);
2143         return phi;
2144 }
2145
2146 /**
2147  * Transform a Proj from a Load.
2148  */
2149 static ir_node *gen_Proj_Load(ir_node *node)
2150 {
2151         ir_node  *load     = get_Proj_pred(node);
2152         ir_node  *new_load = be_transform_node(load);
2153         dbg_info *dbgi     = get_irn_dbg_info(node);
2154         long      pn       = get_Proj_proj(node);
2155
2156         /* renumber the proj */
2157         switch (get_sparc_irn_opcode(new_load)) {
2158         case iro_sparc_Ld:
2159                 /* handle all gp loads equal: they have the same proj numbers. */
2160                 if (pn == pn_Load_res) {
2161                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
2162                 } else if (pn == pn_Load_M) {
2163                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2164                 }
2165                 break;
2166         case iro_sparc_Ldf:
2167                 if (pn == pn_Load_res) {
2168                         const sparc_load_store_attr_t *attr
2169                                 = get_sparc_load_store_attr_const(new_load);
2170                         ir_mode *mode = attr->load_store_mode;
2171                         return new_rd_Proj(dbgi, new_load, mode, pn_sparc_Ldf_res);
2172                 } else if (pn == pn_Load_M) {
2173                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2174                 }
2175                 break;
2176         default:
2177                 break;
2178         }
2179         panic("Unsupported Proj from Load");
2180 }
2181
2182 static ir_node *gen_Proj_Store(ir_node *node)
2183 {
2184         ir_node  *store     = get_Proj_pred(node);
2185         ir_node  *new_store = be_transform_node(store);
2186         long      pn        = get_Proj_proj(node);
2187
2188         /* renumber the proj */
2189         switch (get_sparc_irn_opcode(new_store)) {
2190         case iro_sparc_St:
2191                 if (pn == pn_Store_M) {
2192                         return new_store;
2193                 }
2194                 break;
2195         case iro_sparc_Stf:
2196                 if (pn == pn_Store_M) {
2197                         return new_store;
2198                 }
2199                 break;
2200         default:
2201                 break;
2202         }
2203         panic("Unsupported Proj from Store");
2204 }
2205
2206 /**
2207  * Transform the Projs from a Cmp.
2208  */
2209 static ir_node *gen_Proj_Cmp(ir_node *node)
2210 {
2211         (void) node;
2212         panic("not implemented");
2213 }
2214
2215 /**
2216  * transform Projs from a Div
2217  */
2218 static ir_node *gen_Proj_Div(ir_node *node)
2219 {
2220         ir_node  *pred     = get_Proj_pred(node);
2221         ir_node  *new_pred = be_transform_node(pred);
2222         long      pn       = get_Proj_proj(node);
2223         ir_mode  *res_mode;
2224
2225         if (is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)) {
2226                 res_mode = mode_gp;
2227         } else if (is_sparc_fdiv(new_pred)) {
2228                 res_mode = get_Div_resmode(pred);
2229         } else {
2230                 panic("sparc backend: Div transformed to something unexpected: %+F",
2231                       new_pred);
2232         }
2233         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
2234         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
2235         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
2236         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
2237         switch (pn) {
2238         case pn_Div_res:
2239                 return new_r_Proj(new_pred, res_mode, pn_sparc_SDiv_res);
2240         case pn_Div_M:
2241                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
2242         default:
2243                 break;
2244         }
2245         panic("Unsupported Proj from Div");
2246 }
2247
2248 static ir_node *get_frame_base(ir_graph *irg)
2249 {
2250         if (frame_base == NULL) {
2251                 if (current_cconv->omit_fp) {
2252                         frame_base = get_initial_sp(irg);
2253                 } else {
2254                         frame_base = get_initial_fp(irg);
2255                 }
2256         }
2257         return frame_base;
2258 }
2259
2260 static ir_node *gen_Proj_Start(ir_node *node)
2261 {
2262         ir_node *block     = get_nodes_block(node);
2263         ir_node *new_block = be_transform_node(block);
2264         long     pn        = get_Proj_proj(node);
2265         /* make sure prolog is constructed */
2266         be_transform_node(get_Proj_pred(node));
2267
2268         switch ((pn_Start) pn) {
2269         case pn_Start_X_initial_exec:
2270                 /* exchange ProjX with a jump */
2271                 return new_bd_sparc_Ba(NULL, new_block);
2272         case pn_Start_M: {
2273                 ir_graph *irg = get_irn_irg(node);
2274                 return get_initial_mem(irg);
2275         }
2276         case pn_Start_T_args:
2277                 return new_r_Bad(get_irn_irg(block), mode_T);
2278         case pn_Start_P_frame_base:
2279                 return get_frame_base(get_irn_irg(block));
2280         }
2281         panic("Unexpected start proj: %ld\n", pn);
2282 }
2283
2284 static ir_node *gen_Proj_Proj_Start(ir_node *node)
2285 {
2286         long      pn        = get_Proj_proj(node);
2287         ir_node  *block     = get_nodes_block(node);
2288         ir_graph *irg       = get_irn_irg(node);
2289         ir_node  *new_block = be_transform_node(block);
2290         ir_node  *args      = get_Proj_pred(node);
2291         ir_node  *start     = get_Proj_pred(args);
2292         ir_node  *new_start = be_transform_node(start);
2293         const reg_or_stackslot_t *param;
2294
2295         /* Proj->Proj->Start must be a method argument */
2296         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
2297
2298         param = &current_cconv->parameters[pn];
2299
2300         if (param->reg0 != NULL) {
2301                 /* argument transmitted in register */
2302                 const arch_register_t *reg      = param->reg0;
2303                 ir_mode               *reg_mode = reg->reg_class->mode;
2304                 long                   new_pn   = param->reg_offset + start_params_offset;
2305                 ir_node               *value    = new_r_Proj(new_start, reg_mode, new_pn);
2306                 bool                   is_float = false;
2307
2308                 {
2309                         ir_entity *entity      = get_irg_entity(irg);
2310                         ir_type   *method_type = get_entity_type(entity);
2311                         if (pn < (long)get_method_n_params(method_type)) {
2312                                 ir_type *param_type = get_method_param_type(method_type, pn);
2313                                 ir_mode *mode       = get_type_mode(param_type);
2314                                 is_float = mode_is_float(mode);
2315                         }
2316                 }
2317
2318                 if (is_float) {
2319                         const arch_register_t *reg1 = param->reg1;
2320                         ir_node *value1 = NULL;
2321
2322                         if (reg1 != NULL) {
2323                                 ir_mode *reg1_mode = reg1->reg_class->mode;
2324                                 value1 = new_r_Proj(new_start, reg1_mode, new_pn+1);
2325                         } else if (param->entity != NULL) {
2326                                 ir_node *fp  = get_initial_fp(irg);
2327                                 ir_node *mem = get_initial_mem(irg);
2328                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
2329                                                                    mode_gp, param->entity,
2330                                                                    0, true);
2331                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
2332                         }
2333
2334                         /* convert integer value to float */
2335                         value = bitcast_int_to_float(NULL, new_block, value, value1);
2336                 }
2337                 return value;
2338         } else {
2339                 /* argument transmitted on stack */
2340                 ir_node *mem  = get_initial_mem(irg);
2341                 ir_mode *mode = get_type_mode(param->type);
2342                 ir_node *base = get_frame_base(irg);
2343                 ir_node *load;
2344                 ir_node *value;
2345
2346                 if (mode_is_float(mode)) {
2347                         load  = create_ldf(NULL, new_block, base, mem, mode,
2348                                            param->entity, 0, true);
2349                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2350                 } else {
2351                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2352                                                     param->entity, 0, true);
2353                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2354                 }
2355                 set_irn_pinned(load, op_pin_state_floats);
2356
2357                 return value;
2358         }
2359 }
2360
2361 static ir_node *gen_Proj_Call(ir_node *node)
2362 {
2363         long     pn        = get_Proj_proj(node);
2364         ir_node *call      = get_Proj_pred(node);
2365         ir_node *new_call  = be_transform_node(call);
2366
2367         switch ((pn_Call) pn) {
2368         case pn_Call_M:
2369                 return new_r_Proj(new_call, mode_M, 0);
2370         case pn_Call_X_regular:
2371         case pn_Call_X_except:
2372         case pn_Call_T_result:
2373                 break;
2374         }
2375         panic("Unexpected Call proj %ld\n", pn);
2376 }
2377
2378 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2379 {
2380         long                  pn            = get_Proj_proj(node);
2381         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2382         ir_node              *new_call      = be_transform_node(call);
2383         ir_type              *function_type = get_Call_type(call);
2384         calling_convention_t *cconv
2385                 = sparc_decide_calling_convention(function_type, NULL);
2386         const reg_or_stackslot_t  *res  = &cconv->results[pn];
2387         ir_mode                   *mode = get_irn_mode(node);
2388         long                       new_pn = 1 + res->reg_offset;
2389
2390         assert(res->req0 != NULL && res->req1 == NULL);
2391         if (mode_needs_gp_reg(mode)) {
2392                 mode = mode_gp;
2393         }
2394         sparc_free_calling_convention(cconv);
2395
2396         return new_r_Proj(new_call, mode, new_pn);
2397 }
2398
2399 /**
2400  * Transform a Proj node.
2401  */
2402 static ir_node *gen_Proj(ir_node *node)
2403 {
2404         ir_node *pred = get_Proj_pred(node);
2405
2406         switch (get_irn_opcode(pred)) {
2407         case iro_Alloc:
2408                 return gen_Proj_Alloc(node);
2409         case iro_Store:
2410                 return gen_Proj_Store(node);
2411         case iro_Load:
2412                 return gen_Proj_Load(node);
2413         case iro_Call:
2414                 return gen_Proj_Call(node);
2415         case iro_Cmp:
2416                 return gen_Proj_Cmp(node);
2417         case iro_Cond:
2418                 return be_duplicate_node(node);
2419         case iro_Div:
2420                 return gen_Proj_Div(node);
2421         case iro_Start:
2422                 return gen_Proj_Start(node);
2423         case iro_Proj: {
2424                 ir_node *pred_pred = get_Proj_pred(pred);
2425                 if (is_Call(pred_pred)) {
2426                         return gen_Proj_Proj_Call(node);
2427                 } else if (is_Start(pred_pred)) {
2428                         return gen_Proj_Proj_Start(node);
2429                 }
2430                 /* FALLTHROUGH */
2431         }
2432         default:
2433                 if (is_sparc_AddCC_t(pred)) {
2434                         return gen_Proj_AddCC_t(node);
2435                 } else if (is_sparc_SubCC_t(pred)) {
2436                         return gen_Proj_SubCC_t(node);
2437                 }
2438                 panic("code selection didn't expect Proj after %+F\n", pred);
2439         }
2440 }
2441
2442 /**
2443  * transform a Jmp
2444  */
2445 static ir_node *gen_Jmp(ir_node *node)
2446 {
2447         ir_node  *block     = get_nodes_block(node);
2448         ir_node  *new_block = be_transform_node(block);
2449         dbg_info *dbgi      = get_irn_dbg_info(node);
2450
2451         return new_bd_sparc_Ba(dbgi, new_block);
2452 }
2453
2454 /**
2455  * configure transformation callbacks
2456  */
2457 static void sparc_register_transformers(void)
2458 {
2459         be_start_transform_setup();
2460
2461         be_set_transform_function(op_Add,          gen_Add);
2462         be_set_transform_function(op_Alloc,        gen_Alloc);
2463         be_set_transform_function(op_And,          gen_And);
2464         be_set_transform_function(op_Call,         gen_Call);
2465         be_set_transform_function(op_Cmp,          gen_Cmp);
2466         be_set_transform_function(op_Cond,         gen_Cond);
2467         be_set_transform_function(op_Const,        gen_Const);
2468         be_set_transform_function(op_Conv,         gen_Conv);
2469         be_set_transform_function(op_Div,          gen_Div);
2470         be_set_transform_function(op_Eor,          gen_Eor);
2471         be_set_transform_function(op_Free,         gen_Free);
2472         be_set_transform_function(op_Jmp,          gen_Jmp);
2473         be_set_transform_function(op_Load,         gen_Load);
2474         be_set_transform_function(op_Minus,        gen_Minus);
2475         be_set_transform_function(op_Mul,          gen_Mul);
2476         be_set_transform_function(op_Mulh,         gen_Mulh);
2477         be_set_transform_function(op_Not,          gen_Not);
2478         be_set_transform_function(op_Or,           gen_Or);
2479         be_set_transform_function(op_Phi,          gen_Phi);
2480         be_set_transform_function(op_Proj,         gen_Proj);
2481         be_set_transform_function(op_Return,       gen_Return);
2482         be_set_transform_function(op_Sel,          gen_Sel);
2483         be_set_transform_function(op_Shl,          gen_Shl);
2484         be_set_transform_function(op_Shr,          gen_Shr);
2485         be_set_transform_function(op_Shrs,         gen_Shrs);
2486         be_set_transform_function(op_Start,        gen_Start);
2487         be_set_transform_function(op_Store,        gen_Store);
2488         be_set_transform_function(op_Sub,          gen_Sub);
2489         be_set_transform_function(op_SymConst,     gen_SymConst);
2490         be_set_transform_function(op_Unknown,      gen_Unknown);
2491
2492         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2493         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2494         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2495         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2496         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2497 }
2498
2499 /**
2500  * Transform a Firm graph into a SPARC graph.
2501  */
2502 void sparc_transform_graph(ir_graph *irg)
2503 {
2504         ir_entity *entity = get_irg_entity(irg);
2505         ir_type   *frame_type;
2506
2507         sparc_register_transformers();
2508
2509         node_to_stack = pmap_create();
2510
2511         mode_gp    = sparc_reg_classes[CLASS_sparc_gp].mode;
2512         mode_fp    = sparc_reg_classes[CLASS_sparc_fp].mode;
2513         mode_fp2   = mode_D;
2514         //mode_fp4 = ?
2515         mode_flags = sparc_reg_classes[CLASS_sparc_flags_class].mode;
2516         assert(sparc_reg_classes[CLASS_sparc_fpflags_class].mode == mode_flags);
2517
2518         start_mem  = NULL;
2519         start_g0   = NULL;
2520         start_g7   = NULL;
2521         start_sp   = NULL;
2522         start_fp   = NULL;
2523         frame_base = NULL;
2524
2525         stackorder = be_collect_stacknodes(irg);
2526         current_cconv
2527                 = sparc_decide_calling_convention(get_entity_type(entity), irg);
2528         if (sparc_variadic_fixups(irg, current_cconv)) {
2529                 sparc_free_calling_convention(current_cconv);
2530                 current_cconv
2531                         = sparc_decide_calling_convention(get_entity_type(entity), irg);
2532         }
2533         sparc_create_stacklayout(irg, current_cconv);
2534         be_add_parameter_entity_stores(irg);
2535
2536         be_transform_graph(irg, NULL);
2537
2538         be_free_stackorder(stackorder);
2539         sparc_free_calling_convention(current_cconv);
2540
2541         frame_type = get_irg_frame_type(irg);
2542         if (get_type_state(frame_type) == layout_undefined)
2543                 default_layout_compound_type(frame_type);
2544
2545         pmap_destroy(node_to_stack);
2546         node_to_stack = NULL;
2547
2548         be_add_missing_keeps(irg);
2549
2550         /* do code placement, to optimize the position of constants */
2551         place_code(irg);
2552         /* backend expects outedges to be always on */
2553         edges_assure(irg);
2554 }
2555
2556 void sparc_init_transform(void)
2557 {
2558         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2559 }