sparc: implement/fix remaining float<->int conversions
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @version $Id$
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28
29 #include "irnode_t.h"
30 #include "irgraph_t.h"
31 #include "irmode_t.h"
32 #include "irgmod.h"
33 #include "iredges.h"
34 #include "ircons.h"
35 #include "irprintf.h"
36 #include "iroptimize.h"
37 #include "dbginfo.h"
38 #include "iropt_t.h"
39 #include "debug.h"
40 #include "error.h"
41
42 #include "../benode.h"
43 #include "../beirg.h"
44 #include "../beutil.h"
45 #include "../betranshlp.h"
46 #include "../beabihelper.h"
47 #include "bearch_sparc_t.h"
48
49 #include "sparc_nodes_attr.h"
50 #include "sparc_transform.h"
51 #include "sparc_new_nodes.h"
52 #include "gen_sparc_new_nodes.h"
53
54 #include "gen_sparc_regalloc_if.h"
55 #include "sparc_cconv.h"
56
57 #include <limits.h>
58
59 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
60
61 static sparc_code_gen_t      *env_cg;
62 static beabi_helper_env_t    *abihelper;
63 static const arch_register_t *sp_reg = &sparc_gp_regs[REG_SP];
64 static const arch_register_t *fp_reg = &sparc_gp_regs[REG_FRAME_POINTER];
65 static calling_convention_t  *cconv  = NULL;
66 static ir_mode               *mode_gp;
67 static ir_mode               *mode_fp;
68 static ir_mode               *mode_fp2;
69 //static ir_mode               *mode_fp4;
70 static pmap                  *node_to_stack;
71
72 static inline int mode_needs_gp_reg(ir_mode *mode)
73 {
74         return mode_is_int(mode) || mode_is_reference(mode);
75 }
76
77 /**
78  * Create an And that will zero out upper bits.
79  *
80  * @param dbgi      debug info
81  * @param block     the basic block
82  * @param op        the original node
83  * @param src_bits  number of lower bits that will remain
84  */
85 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
86                                    int src_bits)
87 {
88         if (src_bits == 8) {
89                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
90         } else if (src_bits == 16) {
91                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
92                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
93                 return rshift;
94         } else {
95                 panic("zero extension only supported for 8 and 16 bits");
96         }
97 }
98
99 /**
100  * Generate code for a sign extension.
101  *
102  * @param dbgi      debug info
103  * @param block     the basic block
104  * @param op        the original node
105  * @param src_bits  number of lower bits that will remain
106  */
107 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
108                                    int src_bits)
109 {
110         int shift_width = 32 - src_bits;
111         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
112         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
113         return rshift_node;
114 }
115
116 /**
117  * returns true if it is assured, that the upper bits of a node are "clean"
118  * which means for a 16 or 8 bit value, that the upper bits in the register
119  * are 0 for unsigned and a copy of the last significant bit for signed
120  * numbers.
121  */
122 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
123 {
124         (void) transformed_node;
125         (void) mode;
126         /* TODO */
127         return false;
128 }
129
130 /**
131  * Extend a value to 32 bit signed/unsigned depending on its mode.
132  *
133  * @param dbgi      debug info
134  * @param block     the basic block
135  * @param op        the original node
136  * @param orig_mode the original mode of op
137  */
138 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
139                               ir_mode *orig_mode)
140 {
141         int bits = get_mode_size_bits(orig_mode);
142         if (bits == 32)
143                 return op;
144
145         if (mode_is_signed(orig_mode)) {
146                 return gen_sign_extension(dbgi, block, op, bits);
147         } else {
148                 return gen_zero_extension(dbgi, block, op, bits);
149         }
150 }
151
152 typedef enum {
153         MATCH_NONE         = 0,
154         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
155         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
156                                            influence the significant lower bit at
157                                            all (for cases where mode < 32bit) */
158 } match_flags_t;
159
160 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
161 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
162 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
163 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
164
165 static bool is_value_imm_encodeable(int32_t value)
166 {
167         return -4096 <= value && value <= 4095;
168 }
169
170 /**
171  * checks if a node's value can be encoded as a immediate
172  */
173 static bool is_imm_encodeable(const ir_node *node)
174 {
175         long value;
176         if (!is_Const(node))
177                 return false;
178
179         value = get_tarval_long(get_Const_tarval(node));
180         return is_value_imm_encodeable(value);
181 }
182
183 static bool needs_extension(ir_mode *mode)
184 {
185         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
186 }
187
188 /**
189  * Check, if a given node is a Down-Conv, ie. a integer Conv
190  * from a mode with a mode with more bits to a mode with lesser bits.
191  * Moreover, we return only true if the node has not more than 1 user.
192  *
193  * @param node   the node
194  * @return non-zero if node is a Down-Conv
195  */
196 static bool is_downconv(const ir_node *node)
197 {
198         ir_mode *src_mode;
199         ir_mode *dest_mode;
200
201         if (!is_Conv(node))
202                 return false;
203
204         src_mode  = get_irn_mode(get_Conv_op(node));
205         dest_mode = get_irn_mode(node);
206         return
207                 mode_needs_gp_reg(src_mode)  &&
208                 mode_needs_gp_reg(dest_mode) &&
209                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
210 }
211
212 static ir_node *sparc_skip_downconv(ir_node *node)
213 {
214         while (is_downconv(node)) {
215                 node = get_Conv_op(node);
216         }
217         return node;
218 }
219
220 /**
221  * helper function for binop operations
222  *
223  * @param new_reg  register generation function ptr
224  * @param new_imm  immediate generation function ptr
225  */
226 static ir_node *gen_helper_binop_args(ir_node *node,
227                                       ir_node *op1, ir_node *op2,
228                                       match_flags_t flags,
229                                       new_binop_reg_func new_reg,
230                                       new_binop_imm_func new_imm)
231 {
232         dbg_info *dbgi  = get_irn_dbg_info(node);
233         ir_node  *block = be_transform_node(get_nodes_block(node));
234         ir_node  *new_op1;
235         ir_node  *new_op2;
236         ir_mode  *mode1;
237         ir_mode  *mode2;
238
239         if (flags & MATCH_MODE_NEUTRAL) {
240                 op1 = sparc_skip_downconv(op1);
241                 op2 = sparc_skip_downconv(op2);
242         }
243         mode1 = get_irn_mode(op1);
244         mode2 = get_irn_mode(op2);
245
246         if (is_imm_encodeable(op2)) {
247                 ir_node *new_op1   = be_transform_node(op1);
248                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
249                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
250                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
251                 }
252                 return new_imm(dbgi, block, new_op1, NULL, immediate);
253         }
254         new_op2 = be_transform_node(op2);
255         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
256                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
257         }
258
259         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
260                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
261                 return new_imm(dbgi, block, new_op2, NULL, immediate);
262         }
263
264         new_op1 = be_transform_node(op1);
265         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
266                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
267         }
268         return new_reg(dbgi, block, new_op1, new_op2);
269 }
270
271 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
272                                  new_binop_reg_func new_reg,
273                                  new_binop_imm_func new_imm)
274 {
275         ir_node *op1 = get_binop_left(node);
276         ir_node *op2 = get_binop_right(node);
277         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
278 }
279
280 /**
281  * helper function for FP binop operations
282  */
283 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
284                                    new_binop_fp_func new_func_single,
285                                    new_binop_fp_func new_func_double,
286                                    new_binop_fp_func new_func_quad)
287 {
288         ir_node  *block   = be_transform_node(get_nodes_block(node));
289         ir_node  *op1     = get_binop_left(node);
290         ir_node  *new_op1 = be_transform_node(op1);
291         ir_node  *op2     = get_binop_right(node);
292         ir_node  *new_op2 = be_transform_node(op2);
293         dbg_info *dbgi    = get_irn_dbg_info(node);
294         unsigned  bits    = get_mode_size_bits(mode);
295
296         switch (bits) {
297         case 32:
298                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
299         case 64:
300                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
301         case 128:
302                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
303         default:
304                 break;
305         }
306         panic("unsupported mode %+F for float op", mode);
307 }
308
309 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
310                                   new_unop_fp_func new_func_single,
311                                   new_unop_fp_func new_func_double,
312                                   new_unop_fp_func new_func_quad)
313 {
314         ir_node  *block   = be_transform_node(get_nodes_block(node));
315         ir_node  *op1     = get_binop_left(node);
316         ir_node  *new_op1 = be_transform_node(op1);
317         dbg_info *dbgi    = get_irn_dbg_info(node);
318         unsigned  bits    = get_mode_size_bits(mode);
319
320         switch (bits) {
321         case 32:
322                 return new_func_single(dbgi, block, new_op1, mode);
323         case 64:
324                 return new_func_double(dbgi, block, new_op1, mode);
325         case 128:
326                 return new_func_quad(dbgi, block, new_op1, mode);
327         default:
328                 break;
329         }
330         panic("unsupported mode %+F for float op", mode);
331 }
332
333 static ir_node *get_g0(void)
334 {
335         return be_prolog_get_reg_value(abihelper, &sparc_gp_regs[REG_G0]);
336 }
337
338 typedef struct address_t {
339         ir_node   *ptr;
340         ir_node   *ptr2;
341         ir_entity *entity;
342         int32_t    offset;
343 } address_t;
344
345 /**
346  * Match a load/store address
347  */
348 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
349 {
350         ir_node   *base   = ptr;
351         ir_node   *ptr2   = NULL;
352         int32_t    offset = 0;
353         ir_entity *entity = NULL;
354
355         if (is_Add(base)) {
356                 ir_node *add_right = get_Add_right(base);
357                 if (is_Const(add_right)) {
358                         base    = get_Add_left(base);
359                         offset += get_tarval_long(get_Const_tarval(add_right));
360                 }
361         }
362         /* Note that we don't match sub(x, Const) or chains of adds/subs
363          * because this should all be normalized by now */
364
365         /* we only use the symconst if we're the only user otherwise we probably
366          * won't save anything but produce multiple sethi+or combinations with
367          * just different offsets */
368         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
369                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
370                 ir_node  *block     = get_nodes_block(ptr);
371                 ir_node  *new_block = be_transform_node(block);
372                 entity = get_SymConst_entity(base);
373                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
374         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
375                 ptr2 = be_transform_node(get_Add_right(base));
376                 base = be_transform_node(get_Add_left(base));
377         } else {
378                 if (is_value_imm_encodeable(offset)) {
379                         base = be_transform_node(base);
380                 } else {
381                         base   = be_transform_node(ptr);
382                         offset = 0;
383                 }
384         }
385
386         address->ptr    = base;
387         address->ptr2   = ptr2;
388         address->entity = entity;
389         address->offset = offset;
390 }
391
392 /**
393  * Creates an sparc Add.
394  *
395  * @param node   FIRM node
396  * @return the created sparc Add node
397  */
398 static ir_node *gen_Add(ir_node *node)
399 {
400         ir_mode *mode = get_irn_mode(node);
401         ir_node *right;
402
403         if (mode_is_float(mode)) {
404                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
405                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
406         }
407
408         /* special case: + 0x1000 can be represented as - 0x1000 */
409         right = get_Add_right(node);
410         if (is_Const(right)) {
411                 tarval  *tv;
412                 uint32_t val;
413                 ir_node *left = get_Add_left(node);
414                 /* is this simple address arithmetic? then we can let the linker do
415                  * the calculation. */
416                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
417                         dbg_info *dbgi  = get_irn_dbg_info(node);
418                         ir_node  *block = be_transform_node(get_nodes_block(node));
419                         address_t address;
420
421                         /* the value of use_ptr2 shouldn't matter here */
422                         match_address(node, &address, false);
423                         assert(is_sparc_SetHi(address.ptr));
424                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
425                                                    address.entity, address.offset);
426                 }
427
428                 tv  = get_Const_tarval(right);
429                 val = get_tarval_long(tv);
430                 if (val == 0x1000) {
431                         dbg_info *dbgi   = get_irn_dbg_info(node);
432                         ir_node  *block  = be_transform_node(get_nodes_block(node));
433                         ir_node  *op     = get_Add_left(node);
434                         ir_node  *new_op = be_transform_node(op);
435                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
436                 }
437         }
438
439         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
440                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
441 }
442
443 /**
444  * Creates an sparc Sub.
445  *
446  * @param node       FIRM node
447  * @return the created sparc Sub node
448  */
449 static ir_node *gen_Sub(ir_node *node)
450 {
451         ir_mode *mode = get_irn_mode(node);
452
453         if (mode_is_float(mode)) {
454                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
455                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
456         }
457
458         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
459 }
460
461 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
462                            ir_node *mem, ir_mode *mode, ir_entity *entity,
463                            long offset, bool is_frame_entity)
464 {
465         unsigned bits = get_mode_size_bits(mode);
466         assert(mode_is_float(mode));
467         if (bits == 32) {
468                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
469                                           offset, is_frame_entity);
470         } else if (bits == 64) {
471                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
472                                           offset, is_frame_entity);
473         } else {
474                 assert(bits == 128);
475                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
476                                           offset, is_frame_entity);
477         }
478 }
479
480 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
481                            ir_node *ptr, ir_node *mem, ir_mode *mode,
482                            ir_entity *entity, long offset,
483                            bool is_frame_entity)
484 {
485         unsigned bits = get_mode_size_bits(mode);
486         assert(mode_is_float(mode));
487         if (bits == 32) {
488                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
489                                           offset, is_frame_entity);
490         } else if (bits == 64) {
491                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
492                                           offset, is_frame_entity);
493         } else {
494                 assert(bits == 128);
495                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
496                                           offset, is_frame_entity);
497         }
498 }
499
500 /**
501  * Transforms a Load.
502  *
503  * @param node    the ir Load node
504  * @return the created sparc Load node
505  */
506 static ir_node *gen_Load(ir_node *node)
507 {
508         dbg_info *dbgi     = get_irn_dbg_info(node);
509         ir_mode  *mode     = get_Load_mode(node);
510         ir_node  *block    = be_transform_node(get_nodes_block(node));
511         ir_node  *ptr      = get_Load_ptr(node);
512         ir_node  *mem      = get_Load_mem(node);
513         ir_node  *new_mem  = be_transform_node(mem);
514         ir_node  *new_load = NULL;
515         address_t address;
516
517         if (mode_is_float(mode)) {
518                 match_address(ptr, &address, false);
519                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
520                                       address.entity, address.offset, false);
521         } else {
522                 match_address(ptr, &address, true);
523                 if (address.ptr2 != NULL) {
524                         assert(address.entity == NULL && address.offset == 0);
525                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
526                                                        address.ptr2, new_mem, mode);
527                 } else {
528                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
529                                                        mode, address.entity, address.offset,
530                                                        false);
531                 }
532         }
533         set_irn_pinned(new_load, get_irn_pinned(node));
534
535         return new_load;
536 }
537
538 /**
539  * Transforms a Store.
540  *
541  * @param node    the ir Store node
542  * @return the created sparc Store node
543  */
544 static ir_node *gen_Store(ir_node *node)
545 {
546         ir_node  *block    = be_transform_node(get_nodes_block(node));
547         ir_node  *ptr      = get_Store_ptr(node);
548         ir_node  *mem      = get_Store_mem(node);
549         ir_node  *new_mem  = be_transform_node(mem);
550         ir_node  *val      = get_Store_value(node);
551         ir_node  *new_val  = be_transform_node(val);
552         ir_mode  *mode     = get_irn_mode(val);
553         dbg_info *dbgi     = get_irn_dbg_info(node);
554         ir_node  *new_store = NULL;
555         address_t address;
556
557         if (mode_is_float(mode)) {
558                 /* TODO: variants with reg+reg address mode */
559                 match_address(ptr, &address, false);
560                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
561                                        mode, address.entity, address.offset, false);
562         } else {
563                 match_address(ptr, &address, true);
564                 if (address.ptr2 != NULL) {
565                         assert(address.entity == NULL && address.offset == 0);
566                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
567                                                         address.ptr2, new_mem, mode);
568                 } else {
569                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
570                                                         new_mem, mode, address.entity,
571                                                         address.offset, false);
572                 }
573         }
574         set_irn_pinned(new_store, get_irn_pinned(node));
575
576         return new_store;
577 }
578
579 /**
580  * Creates an sparc Mul.
581  * returns the lower 32bits of the 64bit multiply result
582  *
583  * @return the created sparc Mul node
584  */
585 static ir_node *gen_Mul(ir_node *node)
586 {
587         ir_mode *mode = get_irn_mode(node);
588         if (mode_is_float(mode)) {
589                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
590                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
591         }
592
593         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
594                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
595 }
596
597 /**
598  * Creates an sparc Mulh.
599  * Mulh returns the upper 32bits of a mul instruction
600  *
601  * @return the created sparc Mulh node
602  */
603 static ir_node *gen_Mulh(ir_node *node)
604 {
605         ir_mode *mode = get_irn_mode(node);
606         ir_node *mul;
607
608         if (mode_is_float(mode))
609                 panic("FP not supported yet");
610
611         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
612         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
613 }
614
615 static ir_node *gen_sign_extension_value(ir_node *node)
616 {
617         ir_node *block     = get_nodes_block(node);
618         ir_node *new_block = be_transform_node(block);
619         ir_node *new_node  = be_transform_node(node);
620         /* TODO: we could do some shortcuts for some value types probably.
621          * (For constants or other cases where we know the sign bit in
622          *  advance) */
623         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
624 }
625
626 /**
627  * Creates an sparc Div.
628  *
629  * @return the created sparc Div node
630  */
631 static ir_node *gen_Div(ir_node *node)
632 {
633         dbg_info *dbgi      = get_irn_dbg_info(node);
634         ir_node  *block     = get_nodes_block(node);
635         ir_node  *new_block = be_transform_node(block);
636         ir_mode  *mode      = get_Div_resmode(node);
637         ir_node  *left      = get_Div_left(node);
638         ir_node  *left_low  = be_transform_node(left);
639         ir_node  *right     = get_Div_right(node);
640         ir_node  *res;
641
642         assert(!mode_is_float(mode));
643         if (mode_is_signed(mode)) {
644                 ir_node *left_high = gen_sign_extension_value(left);
645
646                 if (is_imm_encodeable(right)) {
647                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
648                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
649                                                     NULL, immediate);
650                 } else {
651                         ir_node *new_right = be_transform_node(right);
652                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
653                                                     new_right);
654                 }
655         } else {
656                 ir_node *left_high = get_g0();
657                 if (is_imm_encodeable(right)) {
658                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
659                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
660                                                     NULL, immediate);
661                 } else {
662                         ir_node *new_right = be_transform_node(right);
663                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
664                                                     new_right);
665                 }
666         }
667
668         return res;
669 }
670
671 static ir_node *gen_Quot(ir_node *node)
672 {
673         ir_mode *mode = get_Quot_resmode(node);
674         assert(mode_is_float(mode));
675         return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
676                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
677 }
678
679 #if 0
680 static ir_node *gen_Abs(ir_node *node)
681 {
682         ir_mode *const mode = get_irn_mode(node);
683
684         if (mode_is_float(mode)) {
685                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
686                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
687         } else {
688                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
689                 dbg_info *const dbgi   = get_irn_dbg_info(node);
690                 ir_node  *const op     = get_Abs_op(node);
691                 ir_node  *const new_op = be_transform_node(op);
692                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
693                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
694                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
695                 return sub;
696         }
697 }
698 #endif
699
700 /**
701  * Transforms a Not node.
702  *
703  * @return the created sparc Not node
704  */
705 static ir_node *gen_Not(ir_node *node)
706 {
707         ir_node  *op     = get_Not_op(node);
708         ir_node  *zero   = get_g0();
709         dbg_info *dbgi   = get_irn_dbg_info(node);
710         ir_node  *block  = be_transform_node(get_nodes_block(node));
711         ir_node  *new_op = be_transform_node(op);
712
713         /* Note: Not(Eor()) is normalize in firm locatopts already so
714          * we don't match it for xnor here */
715
716         /* Not can be represented with xnor 0, n */
717         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
718 }
719
720 static ir_node *gen_helper_bitop(ir_node *node,
721                                  new_binop_reg_func new_reg,
722                                  new_binop_imm_func new_imm,
723                                  new_binop_reg_func new_not_reg,
724                                  new_binop_imm_func new_not_imm)
725 {
726         ir_node *op1 = get_binop_left(node);
727         ir_node *op2 = get_binop_right(node);
728         if (is_Not(op1)) {
729                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
730                                              MATCH_MODE_NEUTRAL,
731                                              new_not_reg, new_not_imm);
732         }
733         if (is_Not(op2)) {
734                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
735                                              MATCH_MODE_NEUTRAL,
736                                              new_not_reg, new_not_imm);
737         }
738         return gen_helper_binop_args(node, op1, op2,
739                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
740                                                                  new_reg, new_imm);
741 }
742
743 static ir_node *gen_And(ir_node *node)
744 {
745         return gen_helper_bitop(node,
746                                 new_bd_sparc_And_reg,
747                                 new_bd_sparc_And_imm,
748                                 new_bd_sparc_AndN_reg,
749                                 new_bd_sparc_AndN_imm);
750 }
751
752 static ir_node *gen_Or(ir_node *node)
753 {
754         return gen_helper_bitop(node,
755                                 new_bd_sparc_Or_reg,
756                                 new_bd_sparc_Or_imm,
757                                 new_bd_sparc_OrN_reg,
758                                 new_bd_sparc_OrN_imm);
759 }
760
761 static ir_node *gen_Eor(ir_node *node)
762 {
763         return gen_helper_bitop(node,
764                                 new_bd_sparc_Xor_reg,
765                                 new_bd_sparc_Xor_imm,
766                                 new_bd_sparc_XNor_reg,
767                                 new_bd_sparc_XNor_imm);
768 }
769
770 static ir_node *gen_Shl(ir_node *node)
771 {
772         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
773 }
774
775 static ir_node *gen_Shr(ir_node *node)
776 {
777         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
778 }
779
780 static ir_node *gen_Shrs(ir_node *node)
781 {
782         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
783 }
784
785 /**
786  * Transforms a Minus node.
787  */
788 static ir_node *gen_Minus(ir_node *node)
789 {
790         ir_mode  *mode = get_irn_mode(node);
791         ir_node  *op;
792         ir_node  *block;
793         ir_node  *new_op;
794         ir_node  *zero;
795         dbg_info *dbgi;
796
797         if (mode_is_float(mode)) {
798                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
799                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
800         }
801         block  = be_transform_node(get_nodes_block(node));
802         dbgi   = get_irn_dbg_info(node);
803         op     = get_Minus_op(node);
804         new_op = be_transform_node(op);
805         zero   = get_g0();
806         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
807 }
808
809 /**
810  * Create an entity for a given (floating point) tarval
811  */
812 static ir_entity *create_float_const_entity(tarval *tv)
813 {
814         ir_entity        *entity = (ir_entity*) pmap_get(env_cg->constants, tv);
815         ir_initializer_t *initializer;
816         ir_mode          *mode;
817         ir_type          *type;
818         ir_type          *glob;
819
820         if (entity != NULL)
821                 return entity;
822
823         mode   = get_tarval_mode(tv);
824         type   = get_type_for_mode(mode);
825         glob   = get_glob_type();
826         entity = new_entity(glob, id_unique("C%u"), type);
827         set_entity_visibility(entity, ir_visibility_private);
828         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
829
830         initializer = create_initializer_tarval(tv);
831         set_entity_initializer(entity, initializer);
832
833         pmap_insert(env_cg->constants, tv, entity);
834         return entity;
835 }
836
837 static ir_node *gen_Const(ir_node *node)
838 {
839         ir_node  *block = be_transform_node(get_nodes_block(node));
840         ir_mode  *mode  = get_irn_mode(node);
841         dbg_info *dbgi  = get_irn_dbg_info(node);
842         tarval   *tv;
843         long      value;
844
845         if (mode_is_float(mode)) {
846                 tarval    *tv     = get_Const_tarval(node);
847                 ir_entity *entity = create_float_const_entity(tv);
848                 ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
849                 ir_node   *mem    = new_NoMem();
850                 ir_node   *new_op
851                         = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
852                 ir_node   *proj   = new_Proj(new_op, mode, pn_sparc_Ldf_res);
853                 be_dep_on_frame(hi);
854
855                 set_irn_pinned(new_op, op_pin_state_floats);
856                 return proj;
857         }
858
859         tv    = get_Const_tarval(node);
860         value = get_tarval_long(tv);
861         if (value == 0) {
862                 return get_g0();
863         } else if (-4096 <= value && value <= 4095) {
864                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
865         } else {
866                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
867                 be_dep_on_frame(hi);
868                 if ((value & 0x3ff) != 0) {
869                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
870                 } else {
871                         return hi;
872                 }
873         }
874 }
875
876 static ir_mode *get_cmp_mode(ir_node *b_value)
877 {
878         ir_node *pred;
879         ir_node *op;
880
881         if (!is_Proj(b_value))
882                 panic("can't determine cond signednes");
883         pred = get_Proj_pred(b_value);
884         if (!is_Cmp(pred))
885                 panic("can't determine cond signednes (no cmp)");
886         op = get_Cmp_left(pred);
887         return get_irn_mode(op);
888 }
889
890 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
891                              int32_t offset)
892 {
893         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
894         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
895         be_dep_on_frame(hi);
896         return low;
897 }
898
899 static ir_node *gen_SwitchJmp(ir_node *node)
900 {
901         dbg_info        *dbgi         = get_irn_dbg_info(node);
902         ir_node         *block        = be_transform_node(get_nodes_block(node));
903         ir_node         *selector     = get_Cond_selector(node);
904         ir_node         *new_selector = be_transform_node(selector);
905         long             default_pn   = get_Cond_default_proj(node);
906         ir_entity       *entity;
907         ir_node         *table_address;
908         ir_node         *index;
909         ir_node         *load;
910         ir_node         *address;
911
912         /* switch with smaller mode not implemented yet */
913         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
914
915         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
916         set_entity_visibility(entity, ir_visibility_private);
917         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
918
919         /* TODO: this code does not construct code to check for access
920          * out-of bounds of the jumptable yet. I think we should put this stuff
921          * into the switch_lowering phase to get some additional optimisations
922          * done. */
923
924         /* construct base address */
925         table_address = make_address(dbgi, block, entity, 0);
926         /* scale index */
927         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
928         /* load from jumptable */
929         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index, new_NoMem(),
930                                    mode_gp);
931         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
932
933         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
934 }
935
936 static ir_node *gen_Cond(ir_node *node)
937 {
938         ir_node  *selector = get_Cond_selector(node);
939         ir_mode  *mode     = get_irn_mode(selector);
940         ir_mode  *cmp_mode;
941         ir_node  *block;
942         ir_node  *flag_node;
943         bool      is_unsigned;
944         pn_Cmp    pnc;
945         dbg_info *dbgi;
946
947         // switch/case jumps
948         if (mode != mode_b) {
949                 return gen_SwitchJmp(node);
950         }
951
952         // regular if/else jumps
953         assert(is_Proj(selector));
954         assert(is_Cmp(get_Proj_pred(selector)));
955
956         cmp_mode = get_cmp_mode(selector);
957
958         block       = be_transform_node(get_nodes_block(node));
959         dbgi        = get_irn_dbg_info(node);
960         flag_node   = be_transform_node(get_Proj_pred(selector));
961         pnc         = get_Proj_proj(selector);
962         is_unsigned = !mode_is_signed(cmp_mode);
963         if (mode_is_float(cmp_mode)) {
964                 assert(!is_unsigned);
965                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, pnc);
966         } else {
967                 return new_bd_sparc_Bicc(dbgi, block, flag_node, pnc, is_unsigned);
968         }
969 }
970
971 /**
972  * transform Cmp
973  */
974 static ir_node *gen_Cmp(ir_node *node)
975 {
976         ir_node *op1      = get_Cmp_left(node);
977         ir_node *op2      = get_Cmp_right(node);
978         ir_mode *cmp_mode = get_irn_mode(op1);
979         assert(get_irn_mode(op2) == cmp_mode);
980
981         if (mode_is_float(cmp_mode)) {
982                 ir_node  *block   = be_transform_node(get_nodes_block(node));
983                 dbg_info *dbgi    = get_irn_dbg_info(node);
984                 ir_node  *new_op1 = be_transform_node(op1);
985                 ir_node  *new_op2 = be_transform_node(op2);
986                 unsigned  bits    = get_mode_size_bits(cmp_mode);
987                 if (bits == 32) {
988                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
989                 } else if (bits == 64) {
990                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
991                 } else {
992                         assert(bits == 128);
993                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
994                 }
995         }
996
997         /* when we compare a bitop like and,or,... with 0 then we can directly use
998          * the bitopcc variant.
999          * Currently we only do this when we're the only user of the node...
1000          */
1001         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1002                 if (is_And(op1)) {
1003                         return gen_helper_bitop(op1,
1004                                                 new_bd_sparc_AndCCZero_reg,
1005                                                 new_bd_sparc_AndCCZero_imm,
1006                                                 new_bd_sparc_AndNCCZero_reg,
1007                                                 new_bd_sparc_AndNCCZero_imm);
1008                 } else if (is_Or(op1)) {
1009                         return gen_helper_bitop(op1,
1010                                                 new_bd_sparc_OrCCZero_reg,
1011                                                 new_bd_sparc_OrCCZero_imm,
1012                                                 new_bd_sparc_OrNCCZero_reg,
1013                                                 new_bd_sparc_OrNCCZero_imm);
1014                 } else if (is_Eor(op1)) {
1015                         return gen_helper_bitop(op1,
1016                                                 new_bd_sparc_XorCCZero_reg,
1017                                                 new_bd_sparc_XorCCZero_imm,
1018                                                 new_bd_sparc_XNorCCZero_reg,
1019                                                 new_bd_sparc_XNorCCZero_imm);
1020                 }
1021         }
1022
1023         /* integer compare */
1024         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1025                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1026 }
1027
1028 /**
1029  * Transforms a SymConst node.
1030  */
1031 static ir_node *gen_SymConst(ir_node *node)
1032 {
1033         ir_entity *entity    = get_SymConst_entity(node);
1034         dbg_info  *dbgi      = get_irn_dbg_info(node);
1035         ir_node   *block     = get_nodes_block(node);
1036         ir_node   *new_block = be_transform_node(block);
1037         return make_address(dbgi, new_block, entity, 0);
1038 }
1039
1040 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1041                              ir_mode *src_mode, ir_mode *dst_mode)
1042 {
1043         unsigned src_bits = get_mode_size_bits(src_mode);
1044         unsigned dst_bits = get_mode_size_bits(dst_mode);
1045         if (src_bits == 32) {
1046                 if (dst_bits == 64) {
1047                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1048                 } else {
1049                         assert(dst_bits == 128);
1050                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1051                 }
1052         } else if (src_bits == 64) {
1053                 if (dst_bits == 32) {
1054                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1055                 } else {
1056                         assert(dst_bits == 128);
1057                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1058                 }
1059         } else {
1060                 assert(src_bits == 128);
1061                 if (dst_bits == 32) {
1062                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1063                 } else {
1064                         assert(dst_bits == 64);
1065                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1066                 }
1067         }
1068 }
1069
1070 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1071                             ir_mode *src_mode)
1072 {
1073         ir_node  *ftoi;
1074         unsigned  bits = get_mode_size_bits(src_mode);
1075         if (bits == 32) {
1076                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1077         } else if (bits == 64) {
1078                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1079         } else {
1080                 assert(bits == 128);
1081                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1082         }
1083
1084         {
1085         ir_graph *irg   = get_irn_irg(block);
1086         ir_node  *sp    = get_irg_frame(irg);
1087         ir_node  *nomem = new_r_NoMem(irg);
1088         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1089                                      NULL, 0, true);
1090         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1091                                               NULL, 0, true);
1092         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1093         set_irn_pinned(stf, op_pin_state_floats);
1094         set_irn_pinned(ld, op_pin_state_floats);
1095         return res;
1096         }
1097 }
1098
1099 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1100                             ir_mode *dst_mode)
1101 {
1102         ir_graph *irg   = get_irn_irg(block);
1103         ir_node  *sp    = get_irg_frame(irg);
1104         ir_node  *nomem = new_r_NoMem(irg);
1105         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1106                                               mode_gp, NULL, 0, true);
1107         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1108                                              NULL, 0, true);
1109         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1110         unsigned  bits  = get_mode_size_bits(dst_mode);
1111         set_irn_pinned(st, op_pin_state_floats);
1112         set_irn_pinned(ldf, op_pin_state_floats);
1113
1114         if (bits == 32) {
1115                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1116         } else if (bits == 64) {
1117                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1118         } else {
1119                 assert(bits == 128);
1120                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1121         }
1122 }
1123
1124 static ir_node *gen_Conv(ir_node *node)
1125 {
1126         ir_node  *block    = be_transform_node(get_nodes_block(node));
1127         ir_node  *op       = get_Conv_op(node);
1128         ir_node  *new_op   = be_transform_node(op);
1129         ir_mode  *src_mode = get_irn_mode(op);
1130         ir_mode  *dst_mode = get_irn_mode(node);
1131         dbg_info *dbg      = get_irn_dbg_info(node);
1132
1133         int src_bits = get_mode_size_bits(src_mode);
1134         int dst_bits = get_mode_size_bits(dst_mode);
1135
1136         if (src_mode == dst_mode)
1137                 return new_op;
1138
1139         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1140                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1141
1142                 if (mode_is_float(src_mode)) {
1143                         if (mode_is_float(dst_mode)) {
1144                                 /* float -> float conv */
1145                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1146                         } else {
1147                                 /* float -> int conv */
1148                                 if (!mode_is_signed(dst_mode))
1149                                         panic("float to unsigned not implemented yet");
1150                                 return create_ftoi(dbg, block, new_op, src_mode);
1151                         }
1152                 } else {
1153                         /* int -> float conv */
1154                         if (src_bits < 32) {
1155                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1156                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1157                                 panic("unsigned to float not lowered!");
1158                         }
1159                         return create_itof(dbg, block, new_op, dst_mode);
1160                 }
1161         } else { /* complete in gp registers */
1162                 int min_bits;
1163                 ir_mode *min_mode;
1164
1165                 if (src_bits == dst_bits) {
1166                         /* kill unnecessary conv */
1167                         return new_op;
1168                 }
1169
1170                 if (src_bits < dst_bits) {
1171                         min_bits = src_bits;
1172                         min_mode = src_mode;
1173                 } else {
1174                         min_bits = dst_bits;
1175                         min_mode = dst_mode;
1176                 }
1177
1178                 if (upper_bits_clean(new_op, min_mode)) {
1179                         return new_op;
1180                 }
1181
1182                 if (mode_is_signed(min_mode)) {
1183                         return gen_sign_extension(dbg, block, new_op, min_bits);
1184                 } else {
1185                         return gen_zero_extension(dbg, block, new_op, min_bits);
1186                 }
1187         }
1188 }
1189
1190 static ir_node *gen_Unknown(ir_node *node)
1191 {
1192         /* just produce a 0 */
1193         ir_mode *mode = get_irn_mode(node);
1194         if (mode_is_float(mode)) {
1195                 panic("FP not implemented");
1196                 be_dep_on_frame(node);
1197                 return node;
1198         } else if (mode_needs_gp_reg(mode)) {
1199                 return get_g0();
1200         }
1201
1202         panic("Unexpected Unknown mode");
1203 }
1204
1205 /**
1206  * Produces the type which sits between the stack args and the locals on the
1207  * stack.
1208  */
1209 static ir_type *sparc_get_between_type(void)
1210 {
1211         static ir_type *between_type = NULL;
1212
1213         if (between_type == NULL) {
1214                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1215                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1216         }
1217
1218         return between_type;
1219 }
1220
1221 static void create_stacklayout(ir_graph *irg)
1222 {
1223         ir_entity         *entity        = get_irg_entity(irg);
1224         ir_type           *function_type = get_entity_type(entity);
1225         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1226         ir_type           *arg_type;
1227         int                p;
1228         int                n_params;
1229
1230         /* calling conventions must be decided by now */
1231         assert(cconv != NULL);
1232
1233         /* construct argument type */
1234         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1235         n_params = get_method_n_params(function_type);
1236         for (p = 0; p < n_params; ++p) {
1237                 reg_or_stackslot_t *param = &cconv->parameters[p];
1238                 char                buf[128];
1239                 ident              *id;
1240
1241                 if (param->type == NULL)
1242                         continue;
1243
1244                 snprintf(buf, sizeof(buf), "param_%d", p);
1245                 id            = new_id_from_str(buf);
1246                 param->entity = new_entity(arg_type, id, param->type);
1247                 set_entity_offset(param->entity, param->offset);
1248         }
1249
1250         memset(layout, 0, sizeof(*layout));
1251
1252         layout->frame_type     = get_irg_frame_type(irg);
1253         layout->between_type   = sparc_get_between_type();
1254         layout->arg_type       = arg_type;
1255         layout->initial_offset = 0;
1256         layout->initial_bias   = 0;
1257         layout->stack_dir      = -1;
1258         layout->sp_relative    = false;
1259
1260         assert(N_FRAME_TYPES == 3);
1261         layout->order[0] = layout->frame_type;
1262         layout->order[1] = layout->between_type;
1263         layout->order[2] = layout->arg_type;
1264 }
1265
1266 /**
1267  * transform the start node to the prolog code + initial barrier
1268  */
1269 static ir_node *gen_Start(ir_node *node)
1270 {
1271         ir_graph  *irg           = get_irn_irg(node);
1272         ir_entity *entity        = get_irg_entity(irg);
1273         ir_type   *function_type = get_entity_type(entity);
1274         ir_node   *block         = get_nodes_block(node);
1275         ir_node   *new_block     = be_transform_node(block);
1276         dbg_info  *dbgi          = get_irn_dbg_info(node);
1277         ir_node   *mem;
1278         ir_node   *start;
1279         ir_node   *sp;
1280         ir_node   *fp;
1281         ir_node   *barrier;
1282         ir_node   *save;
1283         int        i;
1284
1285         /* stackpointer is important at function prolog */
1286         be_prolog_add_reg(abihelper, sp_reg,
1287                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1288         be_prolog_add_reg(abihelper, &sparc_gp_regs[REG_G0],
1289                 arch_register_req_type_ignore);
1290         /* function parameters in registers */
1291         for (i = 0; i < get_method_n_params(function_type); ++i) {
1292                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1293                 if (param->reg0 != NULL)
1294                         be_prolog_add_reg(abihelper, param->reg0, 0);
1295                 if (param->reg1 != NULL)
1296                         be_prolog_add_reg(abihelper, param->reg1, 0);
1297         }
1298
1299         start = be_prolog_create_start(abihelper, dbgi, new_block);
1300
1301         mem  = be_prolog_get_memory(abihelper);
1302         sp   = be_prolog_get_reg_value(abihelper, sp_reg);
1303         save = new_bd_sparc_Save(NULL, block, sp, mem, SPARC_MIN_STACKSIZE);
1304         fp   = new_r_Proj(save, mode_gp, pn_sparc_Save_frame);
1305         sp   = new_r_Proj(save, mode_gp, pn_sparc_Save_stack);
1306         mem  = new_r_Proj(save, mode_M, pn_sparc_Save_mem);
1307         arch_set_irn_register(fp, fp_reg);
1308         arch_set_irn_register(sp, sp_reg);
1309
1310         be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1311         be_prolog_set_reg_value(abihelper, fp_reg, fp);
1312
1313         sp = be_new_IncSP(sp_reg, new_block, sp, BE_STACK_FRAME_SIZE_EXPAND, 0);
1314         be_prolog_set_reg_value(abihelper, sp_reg, sp);
1315         be_prolog_set_memory(abihelper, mem);
1316
1317         barrier = be_prolog_create_barrier(abihelper, new_block);
1318
1319         return barrier;
1320 }
1321
1322 static ir_node *get_stack_pointer_for(ir_node *node)
1323 {
1324         /* get predecessor in stack_order list */
1325         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1326         ir_node *stack_pred_transformed;
1327         ir_node *stack;
1328
1329         if (stack_pred == NULL) {
1330                 /* first stack user in the current block. We can simply use the
1331                  * initial sp_proj for it */
1332                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1333                 return sp_proj;
1334         }
1335
1336         stack_pred_transformed = be_transform_node(stack_pred);
1337         stack                  = pmap_get(node_to_stack, stack_pred);
1338         if (stack == NULL) {
1339                 return get_stack_pointer_for(stack_pred);
1340         }
1341
1342         return stack;
1343 }
1344
1345 /**
1346  * transform a Return node into epilogue code + return statement
1347  */
1348 static ir_node *gen_Return(ir_node *node)
1349 {
1350         ir_node  *block          = get_nodes_block(node);
1351         ir_node  *new_block      = be_transform_node(block);
1352         dbg_info *dbgi           = get_irn_dbg_info(node);
1353         ir_node  *mem            = get_Return_mem(node);
1354         ir_node  *new_mem        = be_transform_node(mem);
1355         ir_node  *sp_proj        = get_stack_pointer_for(node);
1356         int       n_res          = get_Return_n_ress(node);
1357         ir_node  *bereturn;
1358         ir_node  *incsp;
1359         int       i;
1360
1361         be_epilog_begin(abihelper);
1362         be_epilog_set_memory(abihelper, new_mem);
1363         /* connect stack pointer with initial stack pointer. fix_stack phase
1364            will later serialize all stack pointer adjusting nodes */
1365         be_epilog_add_reg(abihelper, sp_reg,
1366                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1367                         sp_proj);
1368
1369         /* result values */
1370         for (i = 0; i < n_res; ++i) {
1371                 ir_node                  *res_value     = get_Return_res(node, i);
1372                 ir_node                  *new_res_value = be_transform_node(res_value);
1373                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1374                 const arch_register_t    *reg           = slot->reg0;
1375                 assert(slot->reg1 == NULL);
1376                 be_epilog_add_reg(abihelper, reg, 0, new_res_value);
1377         }
1378
1379         /* create the barrier before the epilog code */
1380         be_epilog_create_barrier(abihelper, new_block);
1381
1382         /* epilog code: an incsp */
1383         sp_proj = be_epilog_get_reg_value(abihelper, sp_reg);
1384         incsp   = be_new_IncSP(sp_reg, new_block, sp_proj,
1385                                BE_STACK_FRAME_SIZE_SHRINK, 0);
1386         be_epilog_set_reg_value(abihelper, sp_reg, incsp);
1387
1388         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1389
1390         return bereturn;
1391 }
1392
1393 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1394                                      ir_node *value0, ir_node *value1)
1395 {
1396         ir_graph *irg   = current_ir_graph;
1397         ir_node  *sp    = get_irg_frame(irg);
1398         ir_node  *nomem = new_NoMem();
1399         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1400                                               mode_gp, NULL, 0, true);
1401         ir_mode  *mode;
1402         ir_node  *ldf;
1403         ir_node  *mem;
1404         set_irn_pinned(st, op_pin_state_floats);
1405
1406         if (value1 != NULL) {
1407                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1408                                                    mode_gp, NULL, 4, true);
1409                 ir_node *in[2] = { st, st1 };
1410                 ir_node *sync  = new_r_Sync(block, 2, in);
1411                 set_irn_pinned(st1, op_pin_state_floats);
1412                 mem  = sync;
1413                 mode = mode_fp2;
1414         } else {
1415                 mem  = st;
1416                 mode = mode_fp;
1417         }
1418
1419         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1420         set_irn_pinned(ldf, op_pin_state_floats);
1421
1422         return new_Proj(ldf, mode, pn_sparc_Ldf_res);
1423 }
1424
1425 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1426                                  ir_node *node, ir_mode *float_mode,
1427                                  ir_node **result)
1428 {
1429         ir_graph *irg   = current_ir_graph;
1430         ir_node  *stack = get_irg_frame(irg);
1431         ir_node  *nomem = new_NoMem();
1432         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1433                                      NULL, 0, true);
1434         int       bits  = get_mode_size_bits(float_mode);
1435         ir_node  *ld;
1436         set_irn_pinned(stf, op_pin_state_floats);
1437
1438         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1439         set_irn_pinned(ld, op_pin_state_floats);
1440         result[0] = new_Proj(ld, mode_gp, pn_sparc_Ld_res);
1441
1442         if (bits == 64) {
1443                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1444                                                    NULL, 4, true);
1445                 set_irn_pinned(ld, op_pin_state_floats);
1446                 result[1] = new_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1447
1448                 arch_irn_add_flags(ld, sparc_arch_irn_flag_needs_64bit_spillslot);
1449                 arch_irn_add_flags(ld2, sparc_arch_irn_flag_needs_64bit_spillslot);
1450         } else {
1451                 assert(bits == 32);
1452                 result[1] = NULL;
1453         }
1454 }
1455
1456 static ir_node *gen_Call(ir_node *node)
1457 {
1458         ir_graph        *irg          = get_irn_irg(node);
1459         ir_node         *callee       = get_Call_ptr(node);
1460         ir_node         *block        = get_nodes_block(node);
1461         ir_node         *new_block    = be_transform_node(block);
1462         ir_node         *mem          = get_Call_mem(node);
1463         ir_node         *new_mem      = be_transform_node(mem);
1464         dbg_info        *dbgi         = get_irn_dbg_info(node);
1465         ir_type         *type         = get_Call_type(node);
1466         int              n_params     = get_Call_n_params(node);
1467         int              n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1468         /* max inputs: memory, callee, register arguments */
1469         int              max_inputs   = 2 + n_param_regs;
1470         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1471         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1472         struct obstack  *obst         = be_get_be_obst(irg);
1473         const arch_register_req_t **in_req
1474                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1475         calling_convention_t *cconv
1476                 = sparc_decide_calling_convention(type, true);
1477         int              in_arity     = 0;
1478         int              sync_arity   = 0;
1479         int              n_caller_saves
1480                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1481         ir_entity       *entity       = NULL;
1482         ir_node         *new_frame    = get_stack_pointer_for(node);
1483         ir_node         *incsp;
1484         int              mem_pos;
1485         ir_node         *res;
1486         int              p;
1487         int              i;
1488         int              o;
1489         int              out_arity;
1490
1491         assert(n_params == get_method_n_params(type));
1492
1493         /* construct arguments */
1494
1495         /* memory input */
1496         in_req[in_arity] = arch_no_register_req;
1497         mem_pos          = in_arity;
1498         ++in_arity;
1499
1500         /* stack pointer input */
1501         /* construct an IncSP -> we have to always be sure that the stack is
1502          * aligned even if we don't push arguments on it */
1503         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1504                              cconv->param_stack_size, 1);
1505         in_req[in_arity] = sp_reg->single_req;
1506         in[in_arity]     = incsp;
1507         ++in_arity;
1508
1509         /* parameters */
1510         for (p = 0; p < n_params; ++p) {
1511                 ir_node                  *value      = get_Call_param(node, p);
1512                 ir_node                  *new_value  = be_transform_node(value);
1513                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1514                 ir_type                  *param_type = get_method_param_type(type, p);
1515                 ir_mode                  *mode       = get_type_mode(param_type);
1516                 ir_node                  *new_values[2];
1517                 ir_node                  *str;
1518
1519                 if (mode_is_float(mode) && param->reg0 != NULL) {
1520                         unsigned size_bits = get_mode_size_bits(mode);
1521                         assert(size_bits <= 64);
1522                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1523                 } else {
1524                         new_values[0] = new_value;
1525                         new_values[1] = NULL;
1526                 }
1527
1528                 /* put value into registers */
1529                 if (param->reg0 != NULL) {
1530                         in[in_arity]     = new_values[0];
1531                         in_req[in_arity] = param->reg0->single_req;
1532                         ++in_arity;
1533                         if (new_values[1] == NULL)
1534                                 continue;
1535                 }
1536                 if (param->reg1 != NULL) {
1537                         assert(new_values[1] != NULL);
1538                         in[in_arity]     = new_values[1];
1539                         in_req[in_arity] = param->reg1->single_req;
1540                         ++in_arity;
1541                         continue;
1542                 }
1543
1544                 /* we need a store if we're here */
1545                 if (new_values[1] != NULL) {
1546                         new_value = new_values[1];
1547                         mode      = mode_gp;
1548                 }
1549
1550                 /* create a parameter frame if necessary */
1551                 if (mode_is_float(mode)) {
1552                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1553                                          mode, NULL, param->offset, true);
1554                 } else {
1555                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1556                                                   new_mem, mode, NULL, param->offset, true);
1557                 }
1558                 set_irn_pinned(str, op_pin_state_floats);
1559                 sync_ins[sync_arity++] = str;
1560         }
1561         assert(in_arity <= max_inputs);
1562
1563         /* construct memory input */
1564         if (sync_arity == 0) {
1565                 in[mem_pos] = new_mem;
1566         } else if (sync_arity == 1) {
1567                 in[mem_pos] = sync_ins[0];
1568         } else {
1569                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1570         }
1571
1572         if (is_SymConst(callee)) {
1573                 entity = get_SymConst_entity(callee);
1574         } else {
1575                 in[in_arity]     = be_transform_node(callee);
1576                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1577                 ++in_arity;
1578         }
1579
1580         /* outputs:
1581          *  - memory
1582          *  - caller saves
1583          */
1584         out_arity = 1 + n_caller_saves;
1585
1586         /* create call node */
1587         if (entity != NULL) {
1588                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1589                                             entity, 0);
1590         } else {
1591                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1592         }
1593         arch_set_in_register_reqs(res, in_req);
1594
1595         /* create output register reqs */
1596         o = 0;
1597         arch_set_out_register_req(res, o++, arch_no_register_req);
1598         for (i = 0; i < n_caller_saves; ++i) {
1599                 const arch_register_t *reg = caller_saves[i];
1600                 arch_set_out_register_req(res, o++, reg->single_req);
1601         }
1602         assert(o == out_arity);
1603
1604         /* copy pinned attribute */
1605         set_irn_pinned(res, get_irn_pinned(node));
1606
1607         /* IncSP to destroy the call stackframe */
1608         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1609         /* if we are the last IncSP producer in a block then we have to keep
1610          * the stack value.
1611          * Note: This here keeps all producers which is more than necessary */
1612         add_irn_dep(incsp, res);
1613         keep_alive(incsp);
1614
1615         pmap_insert(node_to_stack, node, incsp);
1616
1617         sparc_free_calling_convention(cconv);
1618         return res;
1619 }
1620
1621 static ir_node *gen_Sel(ir_node *node)
1622 {
1623         dbg_info  *dbgi      = get_irn_dbg_info(node);
1624         ir_node   *block     = get_nodes_block(node);
1625         ir_node   *new_block = be_transform_node(block);
1626         ir_node   *ptr       = get_Sel_ptr(node);
1627         ir_node   *new_ptr   = be_transform_node(ptr);
1628         ir_entity *entity    = get_Sel_entity(node);
1629
1630         /* must be the frame pointer all other sels must have been lowered
1631          * already */
1632         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1633         /* we should not have value types from parameters anymore - they should be
1634            lowered */
1635         assert(get_entity_owner(entity) !=
1636                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1637
1638         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1639 }
1640
1641 static const arch_register_req_t float1_req = {
1642         arch_register_req_type_normal,
1643         &sparc_reg_classes[CLASS_sparc_fp],
1644         NULL,
1645         0,
1646         0,
1647         1
1648 };
1649 static const arch_register_req_t float2_req = {
1650         arch_register_req_type_normal | arch_register_req_type_aligned,
1651         &sparc_reg_classes[CLASS_sparc_fp],
1652         NULL,
1653         0,
1654         0,
1655         2
1656 };
1657 static const arch_register_req_t float4_req = {
1658         arch_register_req_type_normal | arch_register_req_type_aligned,
1659         &sparc_reg_classes[CLASS_sparc_fp],
1660         NULL,
1661         0,
1662         0,
1663         4
1664 };
1665
1666
1667 static const arch_register_req_t *get_float_req(ir_mode *mode)
1668 {
1669         unsigned bits = get_mode_size_bits(mode);
1670
1671         assert(mode_is_float(mode));
1672         if (bits == 32) {
1673                 return &float1_req;
1674         } else if (bits == 64) {
1675                 return &float2_req;
1676         } else {
1677                 assert(bits == 128);
1678                 return &float4_req;
1679         }
1680 }
1681
1682 /**
1683  * Transform some Phi nodes
1684  */
1685 static ir_node *gen_Phi(ir_node *node)
1686 {
1687         const arch_register_req_t *req;
1688         ir_node  *block = be_transform_node(get_nodes_block(node));
1689         ir_graph *irg   = current_ir_graph;
1690         dbg_info *dbgi  = get_irn_dbg_info(node);
1691         ir_mode  *mode  = get_irn_mode(node);
1692         ir_node  *phi;
1693
1694         if (mode_needs_gp_reg(mode)) {
1695                 /* we shouldn't have any 64bit stuff around anymore */
1696                 assert(get_mode_size_bits(mode) <= 32);
1697                 /* all integer operations are on 32bit registers now */
1698                 mode = mode_gp;
1699                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1700         } else if (mode_is_float(mode)) {
1701                 mode = mode;
1702                 req  = get_float_req(mode);
1703         } else {
1704                 req = arch_no_register_req;
1705         }
1706
1707         /* phi nodes allow loops, so we use the old arguments for now
1708          * and fix this later */
1709         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1710         copy_node_attr(irg, node, phi);
1711         be_duplicate_deps(node, phi);
1712         arch_set_out_register_req(phi, 0, req);
1713         be_enqueue_preds(node);
1714         return phi;
1715 }
1716
1717 /**
1718  * Transform a Proj from a Load.
1719  */
1720 static ir_node *gen_Proj_Load(ir_node *node)
1721 {
1722         ir_node  *load     = get_Proj_pred(node);
1723         ir_node  *new_load = be_transform_node(load);
1724         dbg_info *dbgi     = get_irn_dbg_info(node);
1725         long      pn       = get_Proj_proj(node);
1726
1727         /* renumber the proj */
1728         switch (get_sparc_irn_opcode(new_load)) {
1729         case iro_sparc_Ld:
1730                 /* handle all gp loads equal: they have the same proj numbers. */
1731                 if (pn == pn_Load_res) {
1732                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1733                 } else if (pn == pn_Load_M) {
1734                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1735                 }
1736                 break;
1737         case iro_sparc_Ldf:
1738                 if (pn == pn_Load_res) {
1739                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1740                 } else if (pn == pn_Load_M) {
1741                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1742                 }
1743                 break;
1744         default:
1745                 break;
1746         }
1747         panic("Unsupported Proj from Load");
1748 }
1749
1750 static ir_node *gen_Proj_Store(ir_node *node)
1751 {
1752         ir_node  *store     = get_Proj_pred(node);
1753         ir_node  *new_store = be_transform_node(store);
1754         long      pn        = get_Proj_proj(node);
1755
1756         /* renumber the proj */
1757         switch (get_sparc_irn_opcode(new_store)) {
1758         case iro_sparc_St:
1759                 if (pn == pn_Store_M) {
1760                         return new_store;
1761                 }
1762                 break;
1763         case iro_sparc_Stf:
1764                 if (pn == pn_Store_M) {
1765                         return new_store;
1766                 }
1767                 break;
1768         default:
1769                 break;
1770         }
1771         panic("Unsupported Proj from Store");
1772 }
1773
1774 /**
1775  * Transform the Projs from a Cmp.
1776  */
1777 static ir_node *gen_Proj_Cmp(ir_node *node)
1778 {
1779         (void) node;
1780         panic("not implemented");
1781 }
1782
1783 /**
1784  * transform Projs from a Div
1785  */
1786 static ir_node *gen_Proj_Div(ir_node *node)
1787 {
1788         ir_node  *pred     = get_Proj_pred(node);
1789         ir_node  *new_pred = be_transform_node(pred);
1790         long      pn       = get_Proj_proj(node);
1791
1792         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred));
1793         assert(pn_sparc_SDiv_res == pn_sparc_UDiv_res);
1794         assert(pn_sparc_SDiv_M == pn_sparc_UDiv_M);
1795         switch (pn) {
1796         case pn_Div_res:
1797                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1798         case pn_Div_M:
1799                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1800         default:
1801                 break;
1802         }
1803         panic("Unsupported Proj from Div");
1804 }
1805
1806 static ir_node *gen_Proj_Quot(ir_node *node)
1807 {
1808         ir_node  *pred     = get_Proj_pred(node);
1809         ir_node  *new_pred = be_transform_node(pred);
1810         long      pn       = get_Proj_proj(node);
1811
1812         assert(is_sparc_fdiv(new_pred));
1813         switch (pn) {
1814         case pn_Quot_res:
1815                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_res);
1816         case pn_Quot_M:
1817                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_M);
1818         default:
1819                 break;
1820         }
1821         panic("Unsupported Proj from Quot");
1822 }
1823
1824 static ir_node *gen_Proj_Start(ir_node *node)
1825 {
1826         ir_node *block     = get_nodes_block(node);
1827         ir_node *new_block = be_transform_node(block);
1828         ir_node *barrier   = be_transform_node(get_Proj_pred(node));
1829         long     pn        = get_Proj_proj(node);
1830
1831         switch ((pn_Start) pn) {
1832         case pn_Start_X_initial_exec:
1833                 /* exchange ProjX with a jump */
1834                 return new_bd_sparc_Ba(NULL, new_block);
1835         case pn_Start_M:
1836                 return new_r_Proj(barrier, mode_M, 0);
1837         case pn_Start_T_args:
1838                 return barrier;
1839         case pn_Start_P_frame_base:
1840                 return be_prolog_get_reg_value(abihelper, fp_reg);
1841         case pn_Start_P_tls:
1842                 return new_Bad();
1843         case pn_Start_max:
1844                 break;
1845         }
1846         panic("Unexpected start proj: %ld\n", pn);
1847 }
1848
1849 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1850 {
1851         long       pn          = get_Proj_proj(node);
1852         ir_node   *block       = get_nodes_block(node);
1853         ir_node   *new_block   = be_transform_node(block);
1854         ir_entity *entity      = get_irg_entity(current_ir_graph);
1855         ir_type   *method_type = get_entity_type(entity);
1856         ir_type   *param_type  = get_method_param_type(method_type, pn);
1857         const reg_or_stackslot_t *param;
1858
1859         /* Proj->Proj->Start must be a method argument */
1860         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1861
1862         param = &cconv->parameters[pn];
1863
1864         if (param->reg0 != NULL) {
1865                 /* argument transmitted in register */
1866                 ir_mode               *mode  = get_type_mode(param_type);
1867                 const arch_register_t *reg   = param->reg0;
1868                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1869
1870                 if (mode_is_float(mode)) {
1871                         ir_node *value1 = NULL;
1872
1873                         if (param->reg1 != NULL) {
1874                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1875                         } else if (param->entity != NULL) {
1876                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1877                                 ir_node *mem = be_prolog_get_memory(abihelper);
1878                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1879                                                                    mode_gp, param->entity,
1880                                                                    0, true);
1881                                 value1 = new_Proj(ld, mode_gp, pn_sparc_Ld_res);
1882                         }
1883
1884                         /* convert integer value to float */
1885                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1886                 }
1887                 return value;
1888         } else {
1889                 /* argument transmitted on stack */
1890                 ir_node  *fp   = be_prolog_get_reg_value(abihelper, fp_reg);
1891                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1892                 ir_mode  *mode = get_type_mode(param->type);
1893                 ir_node  *load;
1894                 ir_node  *value;
1895
1896                 if (mode_is_float(mode)) {
1897                         load  = create_ldf(NULL, new_block, fp, mem, mode,
1898                                            param->entity, 0, true);
1899                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1900                 } else {
1901                         load  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem, mode,
1902                                                     param->entity, 0, true);
1903                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1904                 }
1905                 set_irn_pinned(load, op_pin_state_floats);
1906
1907                 return value;
1908         }
1909 }
1910
1911 static ir_node *gen_Proj_Call(ir_node *node)
1912 {
1913         long     pn        = get_Proj_proj(node);
1914         ir_node *call      = get_Proj_pred(node);
1915         ir_node *new_call  = be_transform_node(call);
1916
1917         switch ((pn_Call) pn) {
1918         case pn_Call_M:
1919                 return new_r_Proj(new_call, mode_M, 0);
1920         case pn_Call_X_regular:
1921         case pn_Call_X_except:
1922         case pn_Call_T_result:
1923         case pn_Call_P_value_res_base:
1924         case pn_Call_max:
1925                 break;
1926         }
1927         panic("Unexpected Call proj %ld\n", pn);
1928 }
1929
1930 /**
1931  * Finds number of output value of a mode_T node which is constrained to
1932  * a single specific register.
1933  */
1934 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
1935 {
1936         int n_outs = arch_irn_get_n_outs(node);
1937         int o;
1938
1939         for (o = 0; o < n_outs; ++o) {
1940                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
1941                 if (req == reg->single_req)
1942                         return o;
1943         }
1944         return -1;
1945 }
1946
1947 static ir_node *gen_Proj_Proj_Call(ir_node *node)
1948 {
1949         long                  pn            = get_Proj_proj(node);
1950         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
1951         ir_node              *new_call      = be_transform_node(call);
1952         ir_type              *function_type = get_Call_type(call);
1953         calling_convention_t *cconv
1954                 = sparc_decide_calling_convention(function_type, true);
1955         const reg_or_stackslot_t *res = &cconv->results[pn];
1956         const arch_register_t    *reg = res->reg0;
1957         ir_mode                  *mode;
1958         int                       regn;
1959
1960         assert(res->reg0 != NULL && res->reg1 == NULL);
1961         regn = find_out_for_reg(new_call, reg);
1962         if (regn < 0) {
1963                 panic("Internal error in calling convention for return %+F", node);
1964         }
1965         mode = res->reg0->reg_class->mode;
1966
1967         sparc_free_calling_convention(cconv);
1968
1969         return new_r_Proj(new_call, mode, regn);
1970 }
1971
1972 /**
1973  * Transform a Proj node.
1974  */
1975 static ir_node *gen_Proj(ir_node *node)
1976 {
1977         ir_node *pred = get_Proj_pred(node);
1978
1979         switch (get_irn_opcode(pred)) {
1980         case iro_Store:
1981                 return gen_Proj_Store(node);
1982         case iro_Load:
1983                 return gen_Proj_Load(node);
1984         case iro_Call:
1985                 return gen_Proj_Call(node);
1986         case iro_Cmp:
1987                 return gen_Proj_Cmp(node);
1988         case iro_Cond:
1989                 return be_duplicate_node(node);
1990         case iro_Div:
1991                 return gen_Proj_Div(node);
1992         case iro_Quot:
1993                 return gen_Proj_Quot(node);
1994         case iro_Start:
1995                 return gen_Proj_Start(node);
1996         case iro_Proj: {
1997                 ir_node *pred_pred = get_Proj_pred(pred);
1998                 if (is_Call(pred_pred)) {
1999                         return gen_Proj_Proj_Call(node);
2000                 } else if (is_Start(pred_pred)) {
2001                         return gen_Proj_Proj_Start(node);
2002                 }
2003                 /* FALLTHROUGH */
2004         }
2005         default:
2006                 panic("code selection didn't expect Proj after %+F\n", pred);
2007         }
2008 }
2009
2010 /**
2011  * transform a Jmp
2012  */
2013 static ir_node *gen_Jmp(ir_node *node)
2014 {
2015         ir_node  *block     = get_nodes_block(node);
2016         ir_node  *new_block = be_transform_node(block);
2017         dbg_info *dbgi      = get_irn_dbg_info(node);
2018
2019         return new_bd_sparc_Ba(dbgi, new_block);
2020 }
2021
2022 /**
2023  * configure transformation callbacks
2024  */
2025 void sparc_register_transformers(void)
2026 {
2027         be_start_transform_setup();
2028
2029         be_set_transform_function(op_Add,          gen_Add);
2030         be_set_transform_function(op_And,          gen_And);
2031         be_set_transform_function(op_Call,         gen_Call);
2032         be_set_transform_function(op_Cmp,          gen_Cmp);
2033         be_set_transform_function(op_Cond,         gen_Cond);
2034         be_set_transform_function(op_Const,        gen_Const);
2035         be_set_transform_function(op_Conv,         gen_Conv);
2036         be_set_transform_function(op_Div,          gen_Div);
2037         be_set_transform_function(op_Eor,          gen_Eor);
2038         be_set_transform_function(op_Jmp,          gen_Jmp);
2039         be_set_transform_function(op_Load,         gen_Load);
2040         be_set_transform_function(op_Minus,        gen_Minus);
2041         be_set_transform_function(op_Mul,          gen_Mul);
2042         be_set_transform_function(op_Mulh,         gen_Mulh);
2043         be_set_transform_function(op_Not,          gen_Not);
2044         be_set_transform_function(op_Or,           gen_Or);
2045         be_set_transform_function(op_Phi,          gen_Phi);
2046         be_set_transform_function(op_Proj,         gen_Proj);
2047         be_set_transform_function(op_Quot,         gen_Quot);
2048         be_set_transform_function(op_Return,       gen_Return);
2049         be_set_transform_function(op_Sel,          gen_Sel);
2050         be_set_transform_function(op_Shl,          gen_Shl);
2051         be_set_transform_function(op_Shr,          gen_Shr);
2052         be_set_transform_function(op_Shrs,         gen_Shrs);
2053         be_set_transform_function(op_Start,        gen_Start);
2054         be_set_transform_function(op_Store,        gen_Store);
2055         be_set_transform_function(op_Sub,          gen_Sub);
2056         be_set_transform_function(op_SymConst,     gen_SymConst);
2057         be_set_transform_function(op_Unknown,      gen_Unknown);
2058
2059         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2060 }
2061
2062 /* hack to avoid unused fp proj at start barrier */
2063 static void assure_fp_keep(void)
2064 {
2065         unsigned         n_users = 0;
2066         const ir_edge_t *edge;
2067         ir_node         *fp_proj = be_prolog_get_reg_value(abihelper, fp_reg);
2068
2069         foreach_out_edge(fp_proj, edge) {
2070                 ir_node *succ = get_edge_src_irn(edge);
2071                 if (is_End(succ) || is_Anchor(succ))
2072                         continue;
2073                 ++n_users;
2074         }
2075
2076         if (n_users == 0) {
2077                 ir_node *block = get_nodes_block(fp_proj);
2078                 ir_node *in[1] = { fp_proj };
2079                 be_new_Keep(block, 1, in);
2080         }
2081 }
2082
2083 /**
2084  * Transform a Firm graph into a SPARC graph.
2085  */
2086 void sparc_transform_graph(sparc_code_gen_t *cg)
2087 {
2088         ir_graph  *irg    = cg->irg;
2089         ir_entity *entity = get_irg_entity(irg);
2090         ir_type   *frame_type;
2091
2092         sparc_register_transformers();
2093         env_cg = cg;
2094
2095         node_to_stack = pmap_create();
2096
2097         mode_gp  = mode_Iu;
2098         mode_fp  = mode_F;
2099         mode_fp2 = mode_D;
2100         //mode_fp4 = ?
2101
2102         abihelper = be_abihelper_prepare(irg);
2103         be_collect_stacknodes(abihelper);
2104         cconv = sparc_decide_calling_convention(get_entity_type(entity), false);
2105         create_stacklayout(irg);
2106
2107         be_transform_graph(cg->irg, NULL);
2108         assure_fp_keep();
2109
2110         be_abihelper_finish(abihelper);
2111         sparc_free_calling_convention(cconv);
2112
2113         frame_type = get_irg_frame_type(irg);
2114         if (get_type_state(frame_type) == layout_undefined)
2115                 default_layout_compound_type(frame_type);
2116
2117         pmap_destroy(node_to_stack);
2118         node_to_stack = NULL;
2119
2120         be_add_missing_keeps(irg);
2121
2122         /* do code placement, to optimize the position of constants */
2123         place_code(cg->irg);
2124 }
2125
2126 void sparc_init_transform(void)
2127 {
2128         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2129 }