make firm compilable with a c++ compiler
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @version $Id$
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28
29 #include "irnode_t.h"
30 #include "irgraph_t.h"
31 #include "irmode_t.h"
32 #include "irgmod.h"
33 #include "iredges.h"
34 #include "ircons.h"
35 #include "irprintf.h"
36 #include "iroptimize.h"
37 #include "dbginfo.h"
38 #include "iropt_t.h"
39 #include "debug.h"
40 #include "error.h"
41 #include "util.h"
42
43 #include "../benode.h"
44 #include "../beirg.h"
45 #include "../beutil.h"
46 #include "../betranshlp.h"
47 #include "../beabihelper.h"
48 #include "bearch_sparc_t.h"
49
50 #include "sparc_nodes_attr.h"
51 #include "sparc_transform.h"
52 #include "sparc_new_nodes.h"
53 #include "gen_sparc_new_nodes.h"
54
55 #include "gen_sparc_regalloc_if.h"
56 #include "sparc_cconv.h"
57
58 #include <limits.h>
59
60 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
61
62 static beabi_helper_env_t    *abihelper;
63 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
64 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
65 static calling_convention_t  *cconv  = NULL;
66 static ir_mode               *mode_gp;
67 static ir_mode               *mode_fp;
68 static ir_mode               *mode_fp2;
69 //static ir_mode               *mode_fp4;
70 static pmap                  *node_to_stack;
71
72 static inline int mode_needs_gp_reg(ir_mode *mode)
73 {
74         return mode_is_int(mode) || mode_is_reference(mode);
75 }
76
77 /**
78  * Create an And that will zero out upper bits.
79  *
80  * @param dbgi      debug info
81  * @param block     the basic block
82  * @param op        the original node
83  * @param src_bits  number of lower bits that will remain
84  */
85 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
86                                    int src_bits)
87 {
88         if (src_bits == 8) {
89                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
90         } else if (src_bits == 16) {
91                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
92                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
93                 return rshift;
94         } else {
95                 panic("zero extension only supported for 8 and 16 bits");
96         }
97 }
98
99 /**
100  * Generate code for a sign extension.
101  *
102  * @param dbgi      debug info
103  * @param block     the basic block
104  * @param op        the original node
105  * @param src_bits  number of lower bits that will remain
106  */
107 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
108                                    int src_bits)
109 {
110         int shift_width = 32 - src_bits;
111         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
112         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
113         return rshift_node;
114 }
115
116 /**
117  * returns true if it is assured, that the upper bits of a node are "clean"
118  * which means for a 16 or 8 bit value, that the upper bits in the register
119  * are 0 for unsigned and a copy of the last significant bit for signed
120  * numbers.
121  */
122 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
123 {
124         (void) transformed_node;
125         (void) mode;
126         /* TODO */
127         return false;
128 }
129
130 /**
131  * Extend a value to 32 bit signed/unsigned depending on its mode.
132  *
133  * @param dbgi      debug info
134  * @param block     the basic block
135  * @param op        the original node
136  * @param orig_mode the original mode of op
137  */
138 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
139                               ir_mode *orig_mode)
140 {
141         int bits = get_mode_size_bits(orig_mode);
142         if (bits == 32)
143                 return op;
144
145         if (mode_is_signed(orig_mode)) {
146                 return gen_sign_extension(dbgi, block, op, bits);
147         } else {
148                 return gen_zero_extension(dbgi, block, op, bits);
149         }
150 }
151
152 typedef enum {
153         MATCH_NONE         = 0,
154         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
155         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
156                                            influence the significant lower bit at
157                                            all (for cases where mode < 32bit) */
158 } match_flags_t;
159 ENUM_BITSET(match_flags_t)
160
161 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
162 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
163 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
164 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
165
166 static bool is_value_imm_encodeable(int32_t value)
167 {
168         return -4096 <= value && value <= 4095;
169 }
170
171 /**
172  * checks if a node's value can be encoded as a immediate
173  */
174 static bool is_imm_encodeable(const ir_node *node)
175 {
176         long value;
177         if (!is_Const(node))
178                 return false;
179
180         value = get_tarval_long(get_Const_tarval(node));
181         return is_value_imm_encodeable(value);
182 }
183
184 static bool needs_extension(ir_mode *mode)
185 {
186         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
187 }
188
189 /**
190  * Check, if a given node is a Down-Conv, ie. a integer Conv
191  * from a mode with a mode with more bits to a mode with lesser bits.
192  * Moreover, we return only true if the node has not more than 1 user.
193  *
194  * @param node   the node
195  * @return non-zero if node is a Down-Conv
196  */
197 static bool is_downconv(const ir_node *node)
198 {
199         ir_mode *src_mode;
200         ir_mode *dest_mode;
201
202         if (!is_Conv(node))
203                 return false;
204
205         src_mode  = get_irn_mode(get_Conv_op(node));
206         dest_mode = get_irn_mode(node);
207         return
208                 mode_needs_gp_reg(src_mode)  &&
209                 mode_needs_gp_reg(dest_mode) &&
210                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
211 }
212
213 static ir_node *sparc_skip_downconv(ir_node *node)
214 {
215         while (is_downconv(node)) {
216                 node = get_Conv_op(node);
217         }
218         return node;
219 }
220
221 /**
222  * helper function for binop operations
223  *
224  * @param new_reg  register generation function ptr
225  * @param new_imm  immediate generation function ptr
226  */
227 static ir_node *gen_helper_binop_args(ir_node *node,
228                                       ir_node *op1, ir_node *op2,
229                                       match_flags_t flags,
230                                       new_binop_reg_func new_reg,
231                                       new_binop_imm_func new_imm)
232 {
233         dbg_info *dbgi  = get_irn_dbg_info(node);
234         ir_node  *block = be_transform_node(get_nodes_block(node));
235         ir_node  *new_op1;
236         ir_node  *new_op2;
237         ir_mode  *mode1;
238         ir_mode  *mode2;
239
240         if (flags & MATCH_MODE_NEUTRAL) {
241                 op1 = sparc_skip_downconv(op1);
242                 op2 = sparc_skip_downconv(op2);
243         }
244         mode1 = get_irn_mode(op1);
245         mode2 = get_irn_mode(op2);
246
247         if (is_imm_encodeable(op2)) {
248                 ir_node *new_op1   = be_transform_node(op1);
249                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
250                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
251                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
252                 }
253                 return new_imm(dbgi, block, new_op1, NULL, immediate);
254         }
255         new_op2 = be_transform_node(op2);
256         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
257                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
258         }
259
260         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
261                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
262                 return new_imm(dbgi, block, new_op2, NULL, immediate);
263         }
264
265         new_op1 = be_transform_node(op1);
266         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
267                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
268         }
269         return new_reg(dbgi, block, new_op1, new_op2);
270 }
271
272 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
273                                  new_binop_reg_func new_reg,
274                                  new_binop_imm_func new_imm)
275 {
276         ir_node *op1 = get_binop_left(node);
277         ir_node *op2 = get_binop_right(node);
278         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
279 }
280
281 /**
282  * helper function for FP binop operations
283  */
284 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
285                                    new_binop_fp_func new_func_single,
286                                    new_binop_fp_func new_func_double,
287                                    new_binop_fp_func new_func_quad)
288 {
289         ir_node  *block   = be_transform_node(get_nodes_block(node));
290         ir_node  *op1     = get_binop_left(node);
291         ir_node  *new_op1 = be_transform_node(op1);
292         ir_node  *op2     = get_binop_right(node);
293         ir_node  *new_op2 = be_transform_node(op2);
294         dbg_info *dbgi    = get_irn_dbg_info(node);
295         unsigned  bits    = get_mode_size_bits(mode);
296
297         switch (bits) {
298         case 32:
299                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
300         case 64:
301                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
302         case 128:
303                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
304         default:
305                 break;
306         }
307         panic("unsupported mode %+F for float op", mode);
308 }
309
310 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
311                                   new_unop_fp_func new_func_single,
312                                   new_unop_fp_func new_func_double,
313                                   new_unop_fp_func new_func_quad)
314 {
315         ir_node  *block   = be_transform_node(get_nodes_block(node));
316         ir_node  *op1     = get_binop_left(node);
317         ir_node  *new_op1 = be_transform_node(op1);
318         dbg_info *dbgi    = get_irn_dbg_info(node);
319         unsigned  bits    = get_mode_size_bits(mode);
320
321         switch (bits) {
322         case 32:
323                 return new_func_single(dbgi, block, new_op1, mode);
324         case 64:
325                 return new_func_double(dbgi, block, new_op1, mode);
326         case 128:
327                 return new_func_quad(dbgi, block, new_op1, mode);
328         default:
329                 break;
330         }
331         panic("unsupported mode %+F for float op", mode);
332 }
333
334 static ir_node *get_g0(void)
335 {
336         return be_prolog_get_reg_value(abihelper, &sparc_registers[REG_G0]);
337 }
338
339 typedef struct address_t {
340         ir_node   *ptr;
341         ir_node   *ptr2;
342         ir_entity *entity;
343         int32_t    offset;
344 } address_t;
345
346 /**
347  * Match a load/store address
348  */
349 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
350 {
351         ir_node   *base   = ptr;
352         ir_node   *ptr2   = NULL;
353         int32_t    offset = 0;
354         ir_entity *entity = NULL;
355
356         if (is_Add(base)) {
357                 ir_node *add_right = get_Add_right(base);
358                 if (is_Const(add_right)) {
359                         base    = get_Add_left(base);
360                         offset += get_tarval_long(get_Const_tarval(add_right));
361                 }
362         }
363         /* Note that we don't match sub(x, Const) or chains of adds/subs
364          * because this should all be normalized by now */
365
366         /* we only use the symconst if we're the only user otherwise we probably
367          * won't save anything but produce multiple sethi+or combinations with
368          * just different offsets */
369         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
370                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
371                 ir_node  *block     = get_nodes_block(ptr);
372                 ir_node  *new_block = be_transform_node(block);
373                 entity = get_SymConst_entity(base);
374                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
375         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
376                 ptr2 = be_transform_node(get_Add_right(base));
377                 base = be_transform_node(get_Add_left(base));
378         } else {
379                 if (is_value_imm_encodeable(offset)) {
380                         base = be_transform_node(base);
381                 } else {
382                         base   = be_transform_node(ptr);
383                         offset = 0;
384                 }
385         }
386
387         address->ptr    = base;
388         address->ptr2   = ptr2;
389         address->entity = entity;
390         address->offset = offset;
391 }
392
393 /**
394  * Creates an sparc Add.
395  *
396  * @param node   FIRM node
397  * @return the created sparc Add node
398  */
399 static ir_node *gen_Add(ir_node *node)
400 {
401         ir_mode *mode = get_irn_mode(node);
402         ir_node *right;
403
404         if (mode_is_float(mode)) {
405                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
406                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
407         }
408
409         /* special case: + 0x1000 can be represented as - 0x1000 */
410         right = get_Add_right(node);
411         if (is_Const(right)) {
412                 ir_node   *left = get_Add_left(node);
413                 ir_tarval *tv;
414                 uint32_t   val;
415                 /* is this simple address arithmetic? then we can let the linker do
416                  * the calculation. */
417                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
418                         dbg_info *dbgi  = get_irn_dbg_info(node);
419                         ir_node  *block = be_transform_node(get_nodes_block(node));
420                         address_t address;
421
422                         /* the value of use_ptr2 shouldn't matter here */
423                         match_address(node, &address, false);
424                         assert(is_sparc_SetHi(address.ptr));
425                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
426                                                    address.entity, address.offset);
427                 }
428
429                 tv  = get_Const_tarval(right);
430                 val = get_tarval_long(tv);
431                 if (val == 0x1000) {
432                         dbg_info *dbgi   = get_irn_dbg_info(node);
433                         ir_node  *block  = be_transform_node(get_nodes_block(node));
434                         ir_node  *op     = get_Add_left(node);
435                         ir_node  *new_op = be_transform_node(op);
436                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
437                 }
438         }
439
440         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
441                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
442 }
443
444 /**
445  * Creates an sparc Sub.
446  *
447  * @param node       FIRM node
448  * @return the created sparc Sub node
449  */
450 static ir_node *gen_Sub(ir_node *node)
451 {
452         ir_mode *mode = get_irn_mode(node);
453
454         if (mode_is_float(mode)) {
455                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
456                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
457         }
458
459         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
460 }
461
462 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
463                            ir_node *mem, ir_mode *mode, ir_entity *entity,
464                            long offset, bool is_frame_entity)
465 {
466         unsigned bits = get_mode_size_bits(mode);
467         assert(mode_is_float(mode));
468         if (bits == 32) {
469                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
470                                           offset, is_frame_entity);
471         } else if (bits == 64) {
472                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
473                                           offset, is_frame_entity);
474         } else {
475                 assert(bits == 128);
476                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
477                                           offset, is_frame_entity);
478         }
479 }
480
481 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
482                            ir_node *ptr, ir_node *mem, ir_mode *mode,
483                            ir_entity *entity, long offset,
484                            bool is_frame_entity)
485 {
486         unsigned bits = get_mode_size_bits(mode);
487         assert(mode_is_float(mode));
488         if (bits == 32) {
489                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
490                                           offset, is_frame_entity);
491         } else if (bits == 64) {
492                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
493                                           offset, is_frame_entity);
494         } else {
495                 assert(bits == 128);
496                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
497                                           offset, is_frame_entity);
498         }
499 }
500
501 /**
502  * Transforms a Load.
503  *
504  * @param node    the ir Load node
505  * @return the created sparc Load node
506  */
507 static ir_node *gen_Load(ir_node *node)
508 {
509         dbg_info *dbgi     = get_irn_dbg_info(node);
510         ir_mode  *mode     = get_Load_mode(node);
511         ir_node  *block    = be_transform_node(get_nodes_block(node));
512         ir_node  *ptr      = get_Load_ptr(node);
513         ir_node  *mem      = get_Load_mem(node);
514         ir_node  *new_mem  = be_transform_node(mem);
515         ir_node  *new_load = NULL;
516         address_t address;
517
518         if (mode_is_float(mode)) {
519                 match_address(ptr, &address, false);
520                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
521                                       address.entity, address.offset, false);
522         } else {
523                 match_address(ptr, &address, true);
524                 if (address.ptr2 != NULL) {
525                         assert(address.entity == NULL && address.offset == 0);
526                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
527                                                        address.ptr2, new_mem, mode);
528                 } else {
529                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
530                                                        mode, address.entity, address.offset,
531                                                        false);
532                 }
533         }
534         set_irn_pinned(new_load, get_irn_pinned(node));
535
536         return new_load;
537 }
538
539 /**
540  * Transforms a Store.
541  *
542  * @param node    the ir Store node
543  * @return the created sparc Store node
544  */
545 static ir_node *gen_Store(ir_node *node)
546 {
547         ir_node  *block    = be_transform_node(get_nodes_block(node));
548         ir_node  *ptr      = get_Store_ptr(node);
549         ir_node  *mem      = get_Store_mem(node);
550         ir_node  *new_mem  = be_transform_node(mem);
551         ir_node  *val      = get_Store_value(node);
552         ir_node  *new_val  = be_transform_node(val);
553         ir_mode  *mode     = get_irn_mode(val);
554         dbg_info *dbgi     = get_irn_dbg_info(node);
555         ir_node  *new_store = NULL;
556         address_t address;
557
558         if (mode_is_float(mode)) {
559                 /* TODO: variants with reg+reg address mode */
560                 match_address(ptr, &address, false);
561                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
562                                        mode, address.entity, address.offset, false);
563         } else {
564                 match_address(ptr, &address, true);
565                 if (address.ptr2 != NULL) {
566                         assert(address.entity == NULL && address.offset == 0);
567                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
568                                                         address.ptr2, new_mem, mode);
569                 } else {
570                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
571                                                         new_mem, mode, address.entity,
572                                                         address.offset, false);
573                 }
574         }
575         set_irn_pinned(new_store, get_irn_pinned(node));
576
577         return new_store;
578 }
579
580 /**
581  * Creates an sparc Mul.
582  * returns the lower 32bits of the 64bit multiply result
583  *
584  * @return the created sparc Mul node
585  */
586 static ir_node *gen_Mul(ir_node *node)
587 {
588         ir_mode *mode = get_irn_mode(node);
589         if (mode_is_float(mode)) {
590                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
591                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
592         }
593
594         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
595                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
596 }
597
598 /**
599  * Creates an sparc Mulh.
600  * Mulh returns the upper 32bits of a mul instruction
601  *
602  * @return the created sparc Mulh node
603  */
604 static ir_node *gen_Mulh(ir_node *node)
605 {
606         ir_mode *mode = get_irn_mode(node);
607         ir_node *mul;
608
609         if (mode_is_float(mode))
610                 panic("FP not supported yet");
611
612         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
613         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
614 }
615
616 static ir_node *gen_sign_extension_value(ir_node *node)
617 {
618         ir_node *block     = get_nodes_block(node);
619         ir_node *new_block = be_transform_node(block);
620         ir_node *new_node  = be_transform_node(node);
621         /* TODO: we could do some shortcuts for some value types probably.
622          * (For constants or other cases where we know the sign bit in
623          *  advance) */
624         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
625 }
626
627 /**
628  * Creates an sparc Div.
629  *
630  * @return the created sparc Div node
631  */
632 static ir_node *gen_Div(ir_node *node)
633 {
634         dbg_info *dbgi      = get_irn_dbg_info(node);
635         ir_node  *block     = get_nodes_block(node);
636         ir_node  *new_block = be_transform_node(block);
637         ir_mode  *mode      = get_Div_resmode(node);
638         ir_node  *left      = get_Div_left(node);
639         ir_node  *left_low  = be_transform_node(left);
640         ir_node  *right     = get_Div_right(node);
641         ir_node  *res;
642
643         assert(!mode_is_float(mode));
644         if (mode_is_signed(mode)) {
645                 ir_node *left_high = gen_sign_extension_value(left);
646
647                 if (is_imm_encodeable(right)) {
648                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
649                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
650                                                     NULL, immediate);
651                 } else {
652                         ir_node *new_right = be_transform_node(right);
653                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
654                                                     new_right);
655                 }
656         } else {
657                 ir_node *left_high = get_g0();
658                 if (is_imm_encodeable(right)) {
659                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
660                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
661                                                     NULL, immediate);
662                 } else {
663                         ir_node *new_right = be_transform_node(right);
664                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
665                                                     new_right);
666                 }
667         }
668
669         return res;
670 }
671
672 static ir_node *gen_Quot(ir_node *node)
673 {
674         ir_mode *mode = get_Quot_resmode(node);
675         assert(mode_is_float(mode));
676         return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
677                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
678 }
679
680 #if 0
681 static ir_node *gen_Abs(ir_node *node)
682 {
683         ir_mode *const mode = get_irn_mode(node);
684
685         if (mode_is_float(mode)) {
686                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
687                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
688         } else {
689                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
690                 dbg_info *const dbgi   = get_irn_dbg_info(node);
691                 ir_node  *const op     = get_Abs_op(node);
692                 ir_node  *const new_op = be_transform_node(op);
693                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
694                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
695                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
696                 return sub;
697         }
698 }
699 #endif
700
701 /**
702  * Transforms a Not node.
703  *
704  * @return the created sparc Not node
705  */
706 static ir_node *gen_Not(ir_node *node)
707 {
708         ir_node  *op     = get_Not_op(node);
709         ir_node  *zero   = get_g0();
710         dbg_info *dbgi   = get_irn_dbg_info(node);
711         ir_node  *block  = be_transform_node(get_nodes_block(node));
712         ir_node  *new_op = be_transform_node(op);
713
714         /* Note: Not(Eor()) is normalize in firm localopts already so
715          * we don't match it for xnor here */
716
717         /* Not can be represented with xnor 0, n */
718         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
719 }
720
721 static ir_node *gen_helper_bitop(ir_node *node,
722                                  new_binop_reg_func new_reg,
723                                  new_binop_imm_func new_imm,
724                                  new_binop_reg_func new_not_reg,
725                                  new_binop_imm_func new_not_imm)
726 {
727         ir_node *op1 = get_binop_left(node);
728         ir_node *op2 = get_binop_right(node);
729         if (is_Not(op1)) {
730                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
731                                              MATCH_MODE_NEUTRAL,
732                                              new_not_reg, new_not_imm);
733         }
734         if (is_Not(op2)) {
735                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
736                                              MATCH_MODE_NEUTRAL,
737                                              new_not_reg, new_not_imm);
738         }
739         return gen_helper_binop_args(node, op1, op2,
740                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
741                                                                  new_reg, new_imm);
742 }
743
744 static ir_node *gen_And(ir_node *node)
745 {
746         return gen_helper_bitop(node,
747                                 new_bd_sparc_And_reg,
748                                 new_bd_sparc_And_imm,
749                                 new_bd_sparc_AndN_reg,
750                                 new_bd_sparc_AndN_imm);
751 }
752
753 static ir_node *gen_Or(ir_node *node)
754 {
755         return gen_helper_bitop(node,
756                                 new_bd_sparc_Or_reg,
757                                 new_bd_sparc_Or_imm,
758                                 new_bd_sparc_OrN_reg,
759                                 new_bd_sparc_OrN_imm);
760 }
761
762 static ir_node *gen_Eor(ir_node *node)
763 {
764         return gen_helper_bitop(node,
765                                 new_bd_sparc_Xor_reg,
766                                 new_bd_sparc_Xor_imm,
767                                 new_bd_sparc_XNor_reg,
768                                 new_bd_sparc_XNor_imm);
769 }
770
771 static ir_node *gen_Shl(ir_node *node)
772 {
773         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
774 }
775
776 static ir_node *gen_Shr(ir_node *node)
777 {
778         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
779 }
780
781 static ir_node *gen_Shrs(ir_node *node)
782 {
783         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
784 }
785
786 /**
787  * Transforms a Minus node.
788  */
789 static ir_node *gen_Minus(ir_node *node)
790 {
791         ir_mode  *mode = get_irn_mode(node);
792         ir_node  *op;
793         ir_node  *block;
794         ir_node  *new_op;
795         ir_node  *zero;
796         dbg_info *dbgi;
797
798         if (mode_is_float(mode)) {
799                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
800                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
801         }
802         block  = be_transform_node(get_nodes_block(node));
803         dbgi   = get_irn_dbg_info(node);
804         op     = get_Minus_op(node);
805         new_op = be_transform_node(op);
806         zero   = get_g0();
807         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
808 }
809
810 /**
811  * Create an entity for a given (floating point) tarval
812  */
813 static ir_entity *create_float_const_entity(ir_tarval *tv)
814 {
815         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
816         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
817         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
818         ir_initializer_t *initializer;
819         ir_mode          *mode;
820         ir_type          *type;
821         ir_type          *glob;
822
823         if (entity != NULL)
824                 return entity;
825
826         mode   = get_tarval_mode(tv);
827         type   = get_type_for_mode(mode);
828         glob   = get_glob_type();
829         entity = new_entity(glob, id_unique("C%u"), type);
830         set_entity_visibility(entity, ir_visibility_private);
831         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
832
833         initializer = create_initializer_tarval(tv);
834         set_entity_initializer(entity, initializer);
835
836         pmap_insert(isa->constants, tv, entity);
837         return entity;
838 }
839
840 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
841 {
842         ir_entity *entity = create_float_const_entity(tv);
843         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
844         ir_node   *mem    = new_r_NoMem(current_ir_graph);
845         ir_mode   *mode   = get_tarval_mode(tv);
846         ir_node   *new_op
847                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
848         ir_node   *proj   = new_Proj(new_op, mode, pn_sparc_Ldf_res);
849         be_dep_on_frame(hi);
850
851         set_irn_pinned(new_op, op_pin_state_floats);
852         return proj;
853 }
854
855 static ir_node *gen_Const(ir_node *node)
856 {
857         ir_node   *block = be_transform_node(get_nodes_block(node));
858         ir_mode   *mode  = get_irn_mode(node);
859         dbg_info  *dbgi  = get_irn_dbg_info(node);
860         ir_tarval *tv    = get_Const_tarval(node);
861         long       value;
862
863         if (mode_is_float(mode)) {
864                 return gen_float_const(dbgi, block, tv);
865         }
866
867         value = get_tarval_long(tv);
868         if (value == 0) {
869                 return get_g0();
870         } else if (-4096 <= value && value <= 4095) {
871                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
872         } else {
873                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
874                 be_dep_on_frame(hi);
875                 if ((value & 0x3ff) != 0) {
876                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
877                 } else {
878                         return hi;
879                 }
880         }
881 }
882
883 static ir_mode *get_cmp_mode(ir_node *b_value)
884 {
885         ir_node *pred;
886         ir_node *op;
887
888         if (!is_Proj(b_value))
889                 panic("can't determine cond signednes");
890         pred = get_Proj_pred(b_value);
891         if (!is_Cmp(pred))
892                 panic("can't determine cond signednes (no cmp)");
893         op = get_Cmp_left(pred);
894         return get_irn_mode(op);
895 }
896
897 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
898                              int32_t offset)
899 {
900         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
901         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
902         be_dep_on_frame(hi);
903         return low;
904 }
905
906 static ir_node *gen_SwitchJmp(ir_node *node)
907 {
908         dbg_info        *dbgi         = get_irn_dbg_info(node);
909         ir_node         *block        = be_transform_node(get_nodes_block(node));
910         ir_node         *selector     = get_Cond_selector(node);
911         ir_node         *new_selector = be_transform_node(selector);
912         long             default_pn   = get_Cond_default_proj(node);
913         ir_entity       *entity;
914         ir_node         *table_address;
915         ir_node         *index;
916         ir_node         *load;
917         ir_node         *address;
918
919         /* switch with smaller mode not implemented yet */
920         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
921
922         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
923         set_entity_visibility(entity, ir_visibility_private);
924         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
925
926         /* TODO: this code does not construct code to check for access
927          * out-of bounds of the jumptable yet. I think we should put this stuff
928          * into the switch_lowering phase to get some additional optimisations
929          * done. */
930
931         /* construct base address */
932         table_address = make_address(dbgi, block, entity, 0);
933         /* scale index */
934         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
935         /* load from jumptable */
936         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index,
937                                    new_r_NoMem(current_ir_graph),
938                                    mode_gp);
939         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
940
941         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
942 }
943
944 static ir_node *gen_Cond(ir_node *node)
945 {
946         ir_node  *selector = get_Cond_selector(node);
947         ir_mode  *mode     = get_irn_mode(selector);
948         ir_mode  *cmp_mode;
949         ir_node  *block;
950         ir_node  *flag_node;
951         bool      is_unsigned;
952         pn_Cmp    pnc;
953         dbg_info *dbgi;
954
955         // switch/case jumps
956         if (mode != mode_b) {
957                 return gen_SwitchJmp(node);
958         }
959
960         // regular if/else jumps
961         assert(is_Proj(selector));
962         assert(is_Cmp(get_Proj_pred(selector)));
963
964         cmp_mode = get_cmp_mode(selector);
965
966         block       = be_transform_node(get_nodes_block(node));
967         dbgi        = get_irn_dbg_info(node);
968         flag_node   = be_transform_node(get_Proj_pred(selector));
969         pnc         = get_Proj_pn_cmp(selector);
970         is_unsigned = !mode_is_signed(cmp_mode);
971         if (mode_is_float(cmp_mode)) {
972                 assert(!is_unsigned);
973                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, pnc);
974         } else {
975                 return new_bd_sparc_Bicc(dbgi, block, flag_node, pnc, is_unsigned);
976         }
977 }
978
979 /**
980  * transform Cmp
981  */
982 static ir_node *gen_Cmp(ir_node *node)
983 {
984         ir_node *op1      = get_Cmp_left(node);
985         ir_node *op2      = get_Cmp_right(node);
986         ir_mode *cmp_mode = get_irn_mode(op1);
987         assert(get_irn_mode(op2) == cmp_mode);
988
989         if (mode_is_float(cmp_mode)) {
990                 ir_node  *block   = be_transform_node(get_nodes_block(node));
991                 dbg_info *dbgi    = get_irn_dbg_info(node);
992                 ir_node  *new_op1 = be_transform_node(op1);
993                 ir_node  *new_op2 = be_transform_node(op2);
994                 unsigned  bits    = get_mode_size_bits(cmp_mode);
995                 if (bits == 32) {
996                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
997                 } else if (bits == 64) {
998                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
999                 } else {
1000                         assert(bits == 128);
1001                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1002                 }
1003         }
1004
1005         /* when we compare a bitop like and,or,... with 0 then we can directly use
1006          * the bitopcc variant.
1007          * Currently we only do this when we're the only user of the node...
1008          */
1009         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1010                 if (is_And(op1)) {
1011                         return gen_helper_bitop(op1,
1012                                                 new_bd_sparc_AndCCZero_reg,
1013                                                 new_bd_sparc_AndCCZero_imm,
1014                                                 new_bd_sparc_AndNCCZero_reg,
1015                                                 new_bd_sparc_AndNCCZero_imm);
1016                 } else if (is_Or(op1)) {
1017                         return gen_helper_bitop(op1,
1018                                                 new_bd_sparc_OrCCZero_reg,
1019                                                 new_bd_sparc_OrCCZero_imm,
1020                                                 new_bd_sparc_OrNCCZero_reg,
1021                                                 new_bd_sparc_OrNCCZero_imm);
1022                 } else if (is_Eor(op1)) {
1023                         return gen_helper_bitop(op1,
1024                                                 new_bd_sparc_XorCCZero_reg,
1025                                                 new_bd_sparc_XorCCZero_imm,
1026                                                 new_bd_sparc_XNorCCZero_reg,
1027                                                 new_bd_sparc_XNorCCZero_imm);
1028                 }
1029         }
1030
1031         /* integer compare */
1032         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1033                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1034 }
1035
1036 /**
1037  * Transforms a SymConst node.
1038  */
1039 static ir_node *gen_SymConst(ir_node *node)
1040 {
1041         ir_entity *entity    = get_SymConst_entity(node);
1042         dbg_info  *dbgi      = get_irn_dbg_info(node);
1043         ir_node   *block     = get_nodes_block(node);
1044         ir_node   *new_block = be_transform_node(block);
1045         return make_address(dbgi, new_block, entity, 0);
1046 }
1047
1048 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1049                              ir_mode *src_mode, ir_mode *dst_mode)
1050 {
1051         unsigned src_bits = get_mode_size_bits(src_mode);
1052         unsigned dst_bits = get_mode_size_bits(dst_mode);
1053         if (src_bits == 32) {
1054                 if (dst_bits == 64) {
1055                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1056                 } else {
1057                         assert(dst_bits == 128);
1058                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1059                 }
1060         } else if (src_bits == 64) {
1061                 if (dst_bits == 32) {
1062                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1063                 } else {
1064                         assert(dst_bits == 128);
1065                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1066                 }
1067         } else {
1068                 assert(src_bits == 128);
1069                 if (dst_bits == 32) {
1070                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1071                 } else {
1072                         assert(dst_bits == 64);
1073                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1074                 }
1075         }
1076 }
1077
1078 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1079                             ir_mode *src_mode)
1080 {
1081         ir_node  *ftoi;
1082         unsigned  bits = get_mode_size_bits(src_mode);
1083         if (bits == 32) {
1084                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1085         } else if (bits == 64) {
1086                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1087         } else {
1088                 assert(bits == 128);
1089                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1090         }
1091
1092         {
1093         ir_graph *irg   = get_irn_irg(block);
1094         ir_node  *sp    = get_irg_frame(irg);
1095         ir_node  *nomem = new_r_NoMem(irg);
1096         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1097                                      NULL, 0, true);
1098         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1099                                               NULL, 0, true);
1100         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1101         set_irn_pinned(stf, op_pin_state_floats);
1102         set_irn_pinned(ld, op_pin_state_floats);
1103         return res;
1104         }
1105 }
1106
1107 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1108                             ir_mode *dst_mode)
1109 {
1110         ir_graph *irg   = get_irn_irg(block);
1111         ir_node  *sp    = get_irg_frame(irg);
1112         ir_node  *nomem = new_r_NoMem(irg);
1113         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1114                                               mode_gp, NULL, 0, true);
1115         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1116                                              NULL, 0, true);
1117         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1118         unsigned  bits  = get_mode_size_bits(dst_mode);
1119         set_irn_pinned(st, op_pin_state_floats);
1120         set_irn_pinned(ldf, op_pin_state_floats);
1121
1122         if (bits == 32) {
1123                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1124         } else if (bits == 64) {
1125                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1126         } else {
1127                 assert(bits == 128);
1128                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1129         }
1130 }
1131
1132 static ir_node *gen_Conv(ir_node *node)
1133 {
1134         ir_node  *block    = be_transform_node(get_nodes_block(node));
1135         ir_node  *op       = get_Conv_op(node);
1136         ir_mode  *src_mode = get_irn_mode(op);
1137         ir_mode  *dst_mode = get_irn_mode(node);
1138         dbg_info *dbg      = get_irn_dbg_info(node);
1139         ir_node  *new_op;
1140
1141         int src_bits = get_mode_size_bits(src_mode);
1142         int dst_bits = get_mode_size_bits(dst_mode);
1143
1144         if (src_mode == mode_b)
1145                 panic("ConvB not lowered %+F", node);
1146
1147         new_op = be_transform_node(op);
1148         if (src_mode == dst_mode)
1149                 return new_op;
1150
1151         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1152                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1153
1154                 if (mode_is_float(src_mode)) {
1155                         if (mode_is_float(dst_mode)) {
1156                                 /* float -> float conv */
1157                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1158                         } else {
1159                                 /* float -> int conv */
1160                                 if (!mode_is_signed(dst_mode))
1161                                         panic("float to unsigned not implemented yet");
1162                                 return create_ftoi(dbg, block, new_op, src_mode);
1163                         }
1164                 } else {
1165                         /* int -> float conv */
1166                         if (src_bits < 32) {
1167                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1168                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1169                                 panic("unsigned to float not lowered!");
1170                         }
1171                         return create_itof(dbg, block, new_op, dst_mode);
1172                 }
1173         } else if (src_mode == mode_b) {
1174                 panic("ConvB not lowered %+F", node);
1175         } else { /* complete in gp registers */
1176                 int min_bits;
1177                 ir_mode *min_mode;
1178
1179                 if (src_bits == dst_bits) {
1180                         /* kill unnecessary conv */
1181                         return new_op;
1182                 }
1183
1184                 if (src_bits < dst_bits) {
1185                         min_bits = src_bits;
1186                         min_mode = src_mode;
1187                 } else {
1188                         min_bits = dst_bits;
1189                         min_mode = dst_mode;
1190                 }
1191
1192                 if (upper_bits_clean(new_op, min_mode)) {
1193                         return new_op;
1194                 }
1195
1196                 if (mode_is_signed(min_mode)) {
1197                         return gen_sign_extension(dbg, block, new_op, min_bits);
1198                 } else {
1199                         return gen_zero_extension(dbg, block, new_op, min_bits);
1200                 }
1201         }
1202 }
1203
1204 static ir_node *gen_Unknown(ir_node *node)
1205 {
1206         /* just produce a 0 */
1207         ir_mode *mode = get_irn_mode(node);
1208         if (mode_is_float(mode)) {
1209                 ir_node *block = be_transform_node(get_nodes_block(node));
1210                 return gen_float_const(NULL, block, get_mode_null(mode));
1211         } else if (mode_needs_gp_reg(mode)) {
1212                 return get_g0();
1213         }
1214
1215         panic("Unexpected Unknown mode");
1216 }
1217
1218 /**
1219  * Produces the type which sits between the stack args and the locals on the
1220  * stack.
1221  */
1222 static ir_type *sparc_get_between_type(void)
1223 {
1224         static ir_type *between_type  = NULL;
1225         static ir_type *between_type0 = NULL;
1226
1227         if (cconv->omit_fp) {
1228                 if (between_type0 == NULL) {
1229                         between_type0
1230                                 = new_type_class(new_id_from_str("sparc_between_type"));
1231                         set_type_size_bytes(between_type0, 0);
1232                 }
1233                 return between_type0;
1234         }
1235
1236         if (between_type == NULL) {
1237                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1238                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1239         }
1240
1241         return between_type;
1242 }
1243
1244 static void create_stacklayout(ir_graph *irg)
1245 {
1246         ir_entity         *entity        = get_irg_entity(irg);
1247         ir_type           *function_type = get_entity_type(entity);
1248         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1249         ir_type           *arg_type;
1250         int                p;
1251         int                n_params;
1252
1253         /* calling conventions must be decided by now */
1254         assert(cconv != NULL);
1255
1256         /* construct argument type */
1257         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1258         n_params = get_method_n_params(function_type);
1259         for (p = 0; p < n_params; ++p) {
1260                 reg_or_stackslot_t *param = &cconv->parameters[p];
1261                 char                buf[128];
1262                 ident              *id;
1263
1264                 if (param->type == NULL)
1265                         continue;
1266
1267                 snprintf(buf, sizeof(buf), "param_%d", p);
1268                 id            = new_id_from_str(buf);
1269                 param->entity = new_entity(arg_type, id, param->type);
1270                 set_entity_offset(param->entity, param->offset);
1271         }
1272
1273         memset(layout, 0, sizeof(*layout));
1274
1275         layout->frame_type     = get_irg_frame_type(irg);
1276         layout->between_type   = sparc_get_between_type();
1277         layout->arg_type       = arg_type;
1278         layout->initial_offset = 0;
1279         layout->initial_bias   = 0;
1280         layout->stack_dir      = -1;
1281         layout->sp_relative    = cconv->omit_fp;
1282
1283         assert(N_FRAME_TYPES == 3);
1284         layout->order[0] = layout->frame_type;
1285         layout->order[1] = layout->between_type;
1286         layout->order[2] = layout->arg_type;
1287 }
1288
1289 /**
1290  * transform the start node to the prolog code + initial barrier
1291  */
1292 static ir_node *gen_Start(ir_node *node)
1293 {
1294         ir_graph  *irg           = get_irn_irg(node);
1295         ir_entity *entity        = get_irg_entity(irg);
1296         ir_type   *function_type = get_entity_type(entity);
1297         ir_node   *block         = get_nodes_block(node);
1298         ir_node   *new_block     = be_transform_node(block);
1299         dbg_info  *dbgi          = get_irn_dbg_info(node);
1300         ir_node   *mem;
1301         ir_node   *start;
1302         ir_node   *sp;
1303         ir_node   *barrier;
1304         int        i;
1305
1306         /* stackpointer is important at function prolog */
1307         be_prolog_add_reg(abihelper, sp_reg,
1308                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1309         be_prolog_add_reg(abihelper, &sparc_registers[REG_G0],
1310                 arch_register_req_type_ignore);
1311         /* function parameters in registers */
1312         for (i = 0; i < get_method_n_params(function_type); ++i) {
1313                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1314                 if (param->reg0 != NULL) {
1315                         be_prolog_add_reg(abihelper, param->reg0,
1316                                           arch_register_req_type_none);
1317                 }
1318                 if (param->reg1 != NULL) {
1319                         be_prolog_add_reg(abihelper, param->reg1,
1320                                           arch_register_req_type_none);
1321                 }
1322         }
1323         /* we need the values of the callee saves (Note: non omit-fp mode has no
1324          * callee saves) */
1325         if (cconv->omit_fp) {
1326                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1327                 size_t c;
1328                 for (c = 0; c < n_callee_saves; ++c) {
1329                         be_prolog_add_reg(abihelper, omit_fp_callee_saves[c],
1330                                           arch_register_req_type_none);
1331                 }
1332         } else {
1333                 be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1334         }
1335
1336         start = be_prolog_create_start(abihelper, dbgi, new_block);
1337         mem  = be_prolog_get_memory(abihelper);
1338         sp   = be_prolog_get_reg_value(abihelper, sp_reg);
1339
1340         if (!cconv->omit_fp) {
1341                 ir_node *save = new_bd_sparc_Save_imm(NULL, block, sp, NULL,
1342                                                       -SPARC_MIN_STACKSIZE);
1343                 sp = new_r_Proj(save, mode_gp, pn_sparc_Save_stack);
1344                 arch_set_irn_register(sp, sp_reg);
1345         }
1346
1347         sp = be_new_IncSP(sp_reg, new_block, sp, BE_STACK_FRAME_SIZE_EXPAND, 0);
1348         be_prolog_set_reg_value(abihelper, sp_reg, sp);
1349         be_prolog_set_memory(abihelper, mem);
1350
1351         barrier = be_prolog_create_barrier(abihelper, new_block);
1352
1353         return barrier;
1354 }
1355
1356 static ir_node *get_stack_pointer_for(ir_node *node)
1357 {
1358         /* get predecessor in stack_order list */
1359         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1360         ir_node *stack_pred_transformed;
1361         ir_node *stack;
1362
1363         if (stack_pred == NULL) {
1364                 /* first stack user in the current block. We can simply use the
1365                  * initial sp_proj for it */
1366                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1367                 return sp_proj;
1368         }
1369
1370         stack_pred_transformed = be_transform_node(stack_pred);
1371         stack                  = (ir_node*)pmap_get(node_to_stack, stack_pred);
1372         if (stack == NULL) {
1373                 return get_stack_pointer_for(stack_pred);
1374         }
1375
1376         return stack;
1377 }
1378
1379 /**
1380  * transform a Return node into epilogue code + return statement
1381  */
1382 static ir_node *gen_Return(ir_node *node)
1383 {
1384         ir_node  *block          = get_nodes_block(node);
1385         ir_node  *new_block      = be_transform_node(block);
1386         dbg_info *dbgi           = get_irn_dbg_info(node);
1387         ir_node  *mem            = get_Return_mem(node);
1388         ir_node  *new_mem        = be_transform_node(mem);
1389         ir_node  *sp             = get_stack_pointer_for(node);
1390         int       n_res          = get_Return_n_ress(node);
1391         ir_node  *bereturn;
1392         int       i;
1393
1394         be_epilog_begin(abihelper);
1395         be_epilog_set_memory(abihelper, new_mem);
1396         /* connect stack pointer with initial stack pointer. fix_stack phase
1397            will later serialize all stack pointer adjusting nodes */
1398         be_epilog_add_reg(abihelper, sp_reg,
1399                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1400                         sp);
1401
1402         /* result values */
1403         for (i = 0; i < n_res; ++i) {
1404                 ir_node                  *res_value     = get_Return_res(node, i);
1405                 ir_node                  *new_res_value = be_transform_node(res_value);
1406                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1407                 const arch_register_t    *reg           = slot->reg0;
1408                 assert(slot->reg1 == NULL);
1409                 be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1410                                   new_res_value);
1411         }
1412         /* callee saves */
1413         if (cconv->omit_fp) {
1414                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1415                 size_t i;
1416                 for (i = 0; i < n_callee_saves; ++i) {
1417                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1418                         ir_node               *value
1419                                 = be_prolog_get_reg_value(abihelper, reg);
1420                         be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1421                                           value);
1422                 }
1423         }
1424
1425         /* create the barrier before the epilog code */
1426         be_epilog_create_barrier(abihelper, new_block);
1427
1428         /* epilog code: an incsp */
1429         sp = be_epilog_get_reg_value(abihelper, sp_reg);
1430         sp = be_new_IncSP(sp_reg, new_block, sp,
1431                           BE_STACK_FRAME_SIZE_SHRINK, 0);
1432         be_epilog_set_reg_value(abihelper, sp_reg, sp);
1433
1434         /* we need a restore instruction */
1435         if (!cconv->omit_fp) {
1436                 ir_node *restore = new_bd_sparc_RestoreZero(NULL, block);
1437                 keep_alive(restore);
1438         }
1439
1440         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1441
1442         return bereturn;
1443 }
1444
1445 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1446                                      ir_node *value0, ir_node *value1)
1447 {
1448         ir_graph *irg   = current_ir_graph;
1449         ir_node  *sp    = get_irg_frame(irg);
1450         ir_node  *nomem = new_r_NoMem(irg);
1451         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1452                                               mode_gp, NULL, 0, true);
1453         ir_mode  *mode;
1454         ir_node  *ldf;
1455         ir_node  *mem;
1456         set_irn_pinned(st, op_pin_state_floats);
1457
1458         if (value1 != NULL) {
1459                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1460                                                    mode_gp, NULL, 4, true);
1461                 ir_node *in[2] = { st, st1 };
1462                 ir_node *sync  = new_r_Sync(block, 2, in);
1463                 set_irn_pinned(st1, op_pin_state_floats);
1464                 mem  = sync;
1465                 mode = mode_fp2;
1466         } else {
1467                 mem  = st;
1468                 mode = mode_fp;
1469         }
1470
1471         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1472         set_irn_pinned(ldf, op_pin_state_floats);
1473
1474         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1475 }
1476
1477 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1478                                  ir_node *node, ir_mode *float_mode,
1479                                  ir_node **result)
1480 {
1481         ir_graph *irg   = current_ir_graph;
1482         ir_node  *stack = get_irg_frame(irg);
1483         ir_node  *nomem = new_r_NoMem(irg);
1484         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1485                                      NULL, 0, true);
1486         int       bits  = get_mode_size_bits(float_mode);
1487         ir_node  *ld;
1488         set_irn_pinned(stf, op_pin_state_floats);
1489
1490         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1491         set_irn_pinned(ld, op_pin_state_floats);
1492         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1493
1494         if (bits == 64) {
1495                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1496                                                    NULL, 4, true);
1497                 set_irn_pinned(ld, op_pin_state_floats);
1498                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1499
1500                 arch_irn_add_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1501                 arch_irn_add_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1502         } else {
1503                 assert(bits == 32);
1504                 result[1] = NULL;
1505         }
1506 }
1507
1508 static ir_node *gen_Call(ir_node *node)
1509 {
1510         ir_graph        *irg          = get_irn_irg(node);
1511         ir_node         *callee       = get_Call_ptr(node);
1512         ir_node         *block        = get_nodes_block(node);
1513         ir_node         *new_block    = be_transform_node(block);
1514         ir_node         *mem          = get_Call_mem(node);
1515         ir_node         *new_mem      = be_transform_node(mem);
1516         dbg_info        *dbgi         = get_irn_dbg_info(node);
1517         ir_type         *type         = get_Call_type(node);
1518         int              n_params     = get_Call_n_params(node);
1519         int              n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1520         /* max inputs: memory, callee, register arguments */
1521         int              max_inputs   = 2 + n_param_regs;
1522         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1523         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1524         struct obstack  *obst         = be_get_be_obst(irg);
1525         const arch_register_req_t **in_req
1526                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1527         calling_convention_t *cconv
1528                 = sparc_decide_calling_convention(type, NULL);
1529         int              in_arity     = 0;
1530         int              sync_arity   = 0;
1531         int              n_caller_saves
1532                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1533         ir_entity       *entity       = NULL;
1534         ir_node         *new_frame    = get_stack_pointer_for(node);
1535         ir_node         *incsp;
1536         int              mem_pos;
1537         ir_node         *res;
1538         int              p;
1539         int              i;
1540         int              o;
1541         int              out_arity;
1542
1543         assert(n_params == get_method_n_params(type));
1544
1545         /* construct arguments */
1546
1547         /* memory input */
1548         in_req[in_arity] = arch_no_register_req;
1549         mem_pos          = in_arity;
1550         ++in_arity;
1551
1552         /* stack pointer input */
1553         /* construct an IncSP -> we have to always be sure that the stack is
1554          * aligned even if we don't push arguments on it */
1555         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1556                              cconv->param_stack_size, 1);
1557         in_req[in_arity] = sp_reg->single_req;
1558         in[in_arity]     = incsp;
1559         ++in_arity;
1560
1561         /* parameters */
1562         for (p = 0; p < n_params; ++p) {
1563                 ir_node                  *value      = get_Call_param(node, p);
1564                 ir_node                  *new_value  = be_transform_node(value);
1565                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1566                 ir_type                  *param_type = get_method_param_type(type, p);
1567                 ir_mode                  *mode       = get_type_mode(param_type);
1568                 ir_node                  *new_values[2];
1569                 ir_node                  *str;
1570
1571                 if (mode_is_float(mode) && param->reg0 != NULL) {
1572                         unsigned size_bits = get_mode_size_bits(mode);
1573                         assert(size_bits <= 64);
1574                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1575                 } else {
1576                         new_values[0] = new_value;
1577                         new_values[1] = NULL;
1578                 }
1579
1580                 /* put value into registers */
1581                 if (param->reg0 != NULL) {
1582                         in[in_arity]     = new_values[0];
1583                         in_req[in_arity] = param->reg0->single_req;
1584                         ++in_arity;
1585                         if (new_values[1] == NULL)
1586                                 continue;
1587                 }
1588                 if (param->reg1 != NULL) {
1589                         assert(new_values[1] != NULL);
1590                         in[in_arity]     = new_values[1];
1591                         in_req[in_arity] = param->reg1->single_req;
1592                         ++in_arity;
1593                         continue;
1594                 }
1595
1596                 /* we need a store if we're here */
1597                 if (new_values[1] != NULL) {
1598                         new_value = new_values[1];
1599                         mode      = mode_gp;
1600                 }
1601
1602                 /* create a parameter frame if necessary */
1603                 if (mode_is_float(mode)) {
1604                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1605                                          mode, NULL, param->offset, true);
1606                 } else {
1607                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1608                                                   new_mem, mode, NULL, param->offset, true);
1609                 }
1610                 set_irn_pinned(str, op_pin_state_floats);
1611                 sync_ins[sync_arity++] = str;
1612         }
1613         assert(in_arity <= max_inputs);
1614
1615         /* construct memory input */
1616         if (sync_arity == 0) {
1617                 in[mem_pos] = new_mem;
1618         } else if (sync_arity == 1) {
1619                 in[mem_pos] = sync_ins[0];
1620         } else {
1621                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1622         }
1623
1624         if (is_SymConst(callee)) {
1625                 entity = get_SymConst_entity(callee);
1626         } else {
1627                 in[in_arity]     = be_transform_node(callee);
1628                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1629                 ++in_arity;
1630         }
1631
1632         /* outputs:
1633          *  - memory
1634          *  - caller saves
1635          */
1636         out_arity = 1 + n_caller_saves;
1637
1638         /* create call node */
1639         if (entity != NULL) {
1640                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1641                                             entity, 0);
1642         } else {
1643                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1644         }
1645         arch_set_in_register_reqs(res, in_req);
1646
1647         /* create output register reqs */
1648         o = 0;
1649         arch_set_out_register_req(res, o++, arch_no_register_req);
1650         for (i = 0; i < n_caller_saves; ++i) {
1651                 const arch_register_t *reg = caller_saves[i];
1652                 arch_set_out_register_req(res, o++, reg->single_req);
1653         }
1654         assert(o == out_arity);
1655
1656         /* copy pinned attribute */
1657         set_irn_pinned(res, get_irn_pinned(node));
1658
1659         /* IncSP to destroy the call stackframe */
1660         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1661         /* if we are the last IncSP producer in a block then we have to keep
1662          * the stack value.
1663          * Note: This here keeps all producers which is more than necessary */
1664         add_irn_dep(incsp, res);
1665         keep_alive(incsp);
1666
1667         pmap_insert(node_to_stack, node, incsp);
1668
1669         sparc_free_calling_convention(cconv);
1670         return res;
1671 }
1672
1673 static ir_node *gen_Sel(ir_node *node)
1674 {
1675         dbg_info  *dbgi      = get_irn_dbg_info(node);
1676         ir_node   *block     = get_nodes_block(node);
1677         ir_node   *new_block = be_transform_node(block);
1678         ir_node   *ptr       = get_Sel_ptr(node);
1679         ir_node   *new_ptr   = be_transform_node(ptr);
1680         ir_entity *entity    = get_Sel_entity(node);
1681
1682         /* must be the frame pointer all other sels must have been lowered
1683          * already */
1684         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1685         /* we should not have value types from parameters anymore - they should be
1686            lowered */
1687         assert(get_entity_owner(entity) !=
1688                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1689
1690         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1691 }
1692
1693 static const arch_register_req_t float1_req = {
1694         arch_register_req_type_normal,
1695         &sparc_reg_classes[CLASS_sparc_fp],
1696         NULL,
1697         0,
1698         0,
1699         1
1700 };
1701 static const arch_register_req_t float2_req = {
1702         arch_register_req_type_normal | arch_register_req_type_aligned,
1703         &sparc_reg_classes[CLASS_sparc_fp],
1704         NULL,
1705         0,
1706         0,
1707         2
1708 };
1709 static const arch_register_req_t float4_req = {
1710         arch_register_req_type_normal | arch_register_req_type_aligned,
1711         &sparc_reg_classes[CLASS_sparc_fp],
1712         NULL,
1713         0,
1714         0,
1715         4
1716 };
1717
1718
1719 static const arch_register_req_t *get_float_req(ir_mode *mode)
1720 {
1721         unsigned bits = get_mode_size_bits(mode);
1722
1723         assert(mode_is_float(mode));
1724         if (bits == 32) {
1725                 return &float1_req;
1726         } else if (bits == 64) {
1727                 return &float2_req;
1728         } else {
1729                 assert(bits == 128);
1730                 return &float4_req;
1731         }
1732 }
1733
1734 /**
1735  * Transform some Phi nodes
1736  */
1737 static ir_node *gen_Phi(ir_node *node)
1738 {
1739         const arch_register_req_t *req;
1740         ir_node  *block = be_transform_node(get_nodes_block(node));
1741         ir_graph *irg   = current_ir_graph;
1742         dbg_info *dbgi  = get_irn_dbg_info(node);
1743         ir_mode  *mode  = get_irn_mode(node);
1744         ir_node  *phi;
1745
1746         if (mode_needs_gp_reg(mode)) {
1747                 /* we shouldn't have any 64bit stuff around anymore */
1748                 assert(get_mode_size_bits(mode) <= 32);
1749                 /* all integer operations are on 32bit registers now */
1750                 mode = mode_gp;
1751                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1752         } else if (mode_is_float(mode)) {
1753                 mode = mode;
1754                 req  = get_float_req(mode);
1755         } else {
1756                 req = arch_no_register_req;
1757         }
1758
1759         /* phi nodes allow loops, so we use the old arguments for now
1760          * and fix this later */
1761         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1762         copy_node_attr(irg, node, phi);
1763         be_duplicate_deps(node, phi);
1764         arch_set_out_register_req(phi, 0, req);
1765         be_enqueue_preds(node);
1766         return phi;
1767 }
1768
1769 /**
1770  * Transform a Proj from a Load.
1771  */
1772 static ir_node *gen_Proj_Load(ir_node *node)
1773 {
1774         ir_node  *load     = get_Proj_pred(node);
1775         ir_node  *new_load = be_transform_node(load);
1776         dbg_info *dbgi     = get_irn_dbg_info(node);
1777         long      pn       = get_Proj_proj(node);
1778
1779         /* renumber the proj */
1780         switch (get_sparc_irn_opcode(new_load)) {
1781         case iro_sparc_Ld:
1782                 /* handle all gp loads equal: they have the same proj numbers. */
1783                 if (pn == pn_Load_res) {
1784                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1785                 } else if (pn == pn_Load_M) {
1786                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1787                 }
1788                 break;
1789         case iro_sparc_Ldf:
1790                 if (pn == pn_Load_res) {
1791                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1792                 } else if (pn == pn_Load_M) {
1793                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1794                 }
1795                 break;
1796         default:
1797                 break;
1798         }
1799         panic("Unsupported Proj from Load");
1800 }
1801
1802 static ir_node *gen_Proj_Store(ir_node *node)
1803 {
1804         ir_node  *store     = get_Proj_pred(node);
1805         ir_node  *new_store = be_transform_node(store);
1806         long      pn        = get_Proj_proj(node);
1807
1808         /* renumber the proj */
1809         switch (get_sparc_irn_opcode(new_store)) {
1810         case iro_sparc_St:
1811                 if (pn == pn_Store_M) {
1812                         return new_store;
1813                 }
1814                 break;
1815         case iro_sparc_Stf:
1816                 if (pn == pn_Store_M) {
1817                         return new_store;
1818                 }
1819                 break;
1820         default:
1821                 break;
1822         }
1823         panic("Unsupported Proj from Store");
1824 }
1825
1826 /**
1827  * Transform the Projs from a Cmp.
1828  */
1829 static ir_node *gen_Proj_Cmp(ir_node *node)
1830 {
1831         (void) node;
1832         panic("not implemented");
1833 }
1834
1835 /**
1836  * transform Projs from a Div
1837  */
1838 static ir_node *gen_Proj_Div(ir_node *node)
1839 {
1840         ir_node  *pred     = get_Proj_pred(node);
1841         ir_node  *new_pred = be_transform_node(pred);
1842         long      pn       = get_Proj_proj(node);
1843
1844         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred));
1845         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
1846         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
1847         switch (pn) {
1848         case pn_Div_res:
1849                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1850         case pn_Div_M:
1851                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1852         default:
1853                 break;
1854         }
1855         panic("Unsupported Proj from Div");
1856 }
1857
1858 static ir_node *gen_Proj_Quot(ir_node *node)
1859 {
1860         ir_node  *pred     = get_Proj_pred(node);
1861         ir_node  *new_pred = be_transform_node(pred);
1862         long      pn       = get_Proj_proj(node);
1863
1864         assert(is_sparc_fdiv(new_pred));
1865         switch (pn) {
1866         case pn_Quot_res:
1867                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_res);
1868         case pn_Quot_M:
1869                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_M);
1870         default:
1871                 break;
1872         }
1873         panic("Unsupported Proj from Quot");
1874 }
1875
1876 static ir_node *get_frame_base(void)
1877 {
1878         const arch_register_t *reg = cconv->omit_fp ? sp_reg : fp_reg;
1879         return be_prolog_get_reg_value(abihelper, reg);
1880 }
1881
1882 static ir_node *gen_Proj_Start(ir_node *node)
1883 {
1884         ir_node *block     = get_nodes_block(node);
1885         ir_node *new_block = be_transform_node(block);
1886         ir_node *barrier   = be_transform_node(get_Proj_pred(node));
1887         long     pn        = get_Proj_proj(node);
1888
1889         switch ((pn_Start) pn) {
1890         case pn_Start_X_initial_exec:
1891                 /* exchange ProjX with a jump */
1892                 return new_bd_sparc_Ba(NULL, new_block);
1893         case pn_Start_M:
1894                 return new_r_Proj(barrier, mode_M, 0);
1895         case pn_Start_T_args:
1896                 return barrier;
1897         case pn_Start_P_frame_base:
1898                 return get_frame_base();
1899         case pn_Start_P_tls:
1900                 return new_r_Bad(current_ir_graph);
1901         case pn_Start_max:
1902                 break;
1903         }
1904         panic("Unexpected start proj: %ld\n", pn);
1905 }
1906
1907 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1908 {
1909         long       pn          = get_Proj_proj(node);
1910         ir_node   *block       = get_nodes_block(node);
1911         ir_node   *new_block   = be_transform_node(block);
1912         ir_entity *entity      = get_irg_entity(current_ir_graph);
1913         ir_type   *method_type = get_entity_type(entity);
1914         ir_type   *param_type  = get_method_param_type(method_type, pn);
1915         const reg_or_stackslot_t *param;
1916
1917         /* Proj->Proj->Start must be a method argument */
1918         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1919
1920         param = &cconv->parameters[pn];
1921
1922         if (param->reg0 != NULL) {
1923                 /* argument transmitted in register */
1924                 ir_mode               *mode  = get_type_mode(param_type);
1925                 const arch_register_t *reg   = param->reg0;
1926                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1927
1928                 if (mode_is_float(mode)) {
1929                         ir_node *value1 = NULL;
1930
1931                         if (param->reg1 != NULL) {
1932                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1933                         } else if (param->entity != NULL) {
1934                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1935                                 ir_node *mem = be_prolog_get_memory(abihelper);
1936                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1937                                                                    mode_gp, param->entity,
1938                                                                    0, true);
1939                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1940                         }
1941
1942                         /* convert integer value to float */
1943                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1944                 }
1945                 return value;
1946         } else {
1947                 /* argument transmitted on stack */
1948                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1949                 ir_mode  *mode = get_type_mode(param->type);
1950                 ir_node  *base = get_frame_base();
1951                 ir_node  *load;
1952                 ir_node  *value;
1953
1954                 if (mode_is_float(mode)) {
1955                         load  = create_ldf(NULL, new_block, base, mem, mode,
1956                                            param->entity, 0, true);
1957                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1958                 } else {
1959                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
1960                                                     param->entity, 0, true);
1961                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1962                 }
1963                 set_irn_pinned(load, op_pin_state_floats);
1964
1965                 return value;
1966         }
1967 }
1968
1969 static ir_node *gen_Proj_Call(ir_node *node)
1970 {
1971         long     pn        = get_Proj_proj(node);
1972         ir_node *call      = get_Proj_pred(node);
1973         ir_node *new_call  = be_transform_node(call);
1974
1975         switch ((pn_Call) pn) {
1976         case pn_Call_M:
1977                 return new_r_Proj(new_call, mode_M, 0);
1978         case pn_Call_X_regular:
1979         case pn_Call_X_except:
1980         case pn_Call_T_result:
1981         case pn_Call_P_value_res_base:
1982         case pn_Call_max:
1983                 break;
1984         }
1985         panic("Unexpected Call proj %ld\n", pn);
1986 }
1987
1988 /**
1989  * Finds number of output value of a mode_T node which is constrained to
1990  * a single specific register.
1991  */
1992 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
1993 {
1994         int n_outs = arch_irn_get_n_outs(node);
1995         int o;
1996
1997         for (o = 0; o < n_outs; ++o) {
1998                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
1999                 if (req == reg->single_req)
2000                         return o;
2001         }
2002         return -1;
2003 }
2004
2005 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2006 {
2007         long                  pn            = get_Proj_proj(node);
2008         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2009         ir_node              *new_call      = be_transform_node(call);
2010         ir_type              *function_type = get_Call_type(call);
2011         calling_convention_t *cconv
2012                 = sparc_decide_calling_convention(function_type, NULL);
2013         const reg_or_stackslot_t *res = &cconv->results[pn];
2014         const arch_register_t    *reg = res->reg0;
2015         ir_mode                  *mode;
2016         int                       regn;
2017
2018         assert(res->reg0 != NULL && res->reg1 == NULL);
2019         regn = find_out_for_reg(new_call, reg);
2020         if (regn < 0) {
2021                 panic("Internal error in calling convention for return %+F", node);
2022         }
2023         mode = res->reg0->reg_class->mode;
2024
2025         sparc_free_calling_convention(cconv);
2026
2027         return new_r_Proj(new_call, mode, regn);
2028 }
2029
2030 /**
2031  * Transform a Proj node.
2032  */
2033 static ir_node *gen_Proj(ir_node *node)
2034 {
2035         ir_node *pred = get_Proj_pred(node);
2036
2037         switch (get_irn_opcode(pred)) {
2038         case iro_Store:
2039                 return gen_Proj_Store(node);
2040         case iro_Load:
2041                 return gen_Proj_Load(node);
2042         case iro_Call:
2043                 return gen_Proj_Call(node);
2044         case iro_Cmp:
2045                 return gen_Proj_Cmp(node);
2046         case iro_Cond:
2047                 return be_duplicate_node(node);
2048         case iro_Div:
2049                 return gen_Proj_Div(node);
2050         case iro_Quot:
2051                 return gen_Proj_Quot(node);
2052         case iro_Start:
2053                 return gen_Proj_Start(node);
2054         case iro_Proj: {
2055                 ir_node *pred_pred = get_Proj_pred(pred);
2056                 if (is_Call(pred_pred)) {
2057                         return gen_Proj_Proj_Call(node);
2058                 } else if (is_Start(pred_pred)) {
2059                         return gen_Proj_Proj_Start(node);
2060                 }
2061                 /* FALLTHROUGH */
2062         }
2063         default:
2064                 panic("code selection didn't expect Proj after %+F\n", pred);
2065         }
2066 }
2067
2068 /**
2069  * transform a Jmp
2070  */
2071 static ir_node *gen_Jmp(ir_node *node)
2072 {
2073         ir_node  *block     = get_nodes_block(node);
2074         ir_node  *new_block = be_transform_node(block);
2075         dbg_info *dbgi      = get_irn_dbg_info(node);
2076
2077         return new_bd_sparc_Ba(dbgi, new_block);
2078 }
2079
2080 /**
2081  * configure transformation callbacks
2082  */
2083 static void sparc_register_transformers(void)
2084 {
2085         be_start_transform_setup();
2086
2087         be_set_transform_function(op_Add,          gen_Add);
2088         be_set_transform_function(op_And,          gen_And);
2089         be_set_transform_function(op_Call,         gen_Call);
2090         be_set_transform_function(op_Cmp,          gen_Cmp);
2091         be_set_transform_function(op_Cond,         gen_Cond);
2092         be_set_transform_function(op_Const,        gen_Const);
2093         be_set_transform_function(op_Conv,         gen_Conv);
2094         be_set_transform_function(op_Div,          gen_Div);
2095         be_set_transform_function(op_Eor,          gen_Eor);
2096         be_set_transform_function(op_Jmp,          gen_Jmp);
2097         be_set_transform_function(op_Load,         gen_Load);
2098         be_set_transform_function(op_Minus,        gen_Minus);
2099         be_set_transform_function(op_Mul,          gen_Mul);
2100         be_set_transform_function(op_Mulh,         gen_Mulh);
2101         be_set_transform_function(op_Not,          gen_Not);
2102         be_set_transform_function(op_Or,           gen_Or);
2103         be_set_transform_function(op_Phi,          gen_Phi);
2104         be_set_transform_function(op_Proj,         gen_Proj);
2105         be_set_transform_function(op_Quot,         gen_Quot);
2106         be_set_transform_function(op_Return,       gen_Return);
2107         be_set_transform_function(op_Sel,          gen_Sel);
2108         be_set_transform_function(op_Shl,          gen_Shl);
2109         be_set_transform_function(op_Shr,          gen_Shr);
2110         be_set_transform_function(op_Shrs,         gen_Shrs);
2111         be_set_transform_function(op_Start,        gen_Start);
2112         be_set_transform_function(op_Store,        gen_Store);
2113         be_set_transform_function(op_Sub,          gen_Sub);
2114         be_set_transform_function(op_SymConst,     gen_SymConst);
2115         be_set_transform_function(op_Unknown,      gen_Unknown);
2116
2117         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2118 }
2119
2120 /* hack to avoid unused fp proj at start barrier */
2121 static void assure_fp_keep(void)
2122 {
2123         unsigned         n_users = 0;
2124         const ir_edge_t *edge;
2125         ir_node         *fp_proj = be_prolog_get_reg_value(abihelper, fp_reg);
2126
2127         foreach_out_edge(fp_proj, edge) {
2128                 ir_node *succ = get_edge_src_irn(edge);
2129                 if (is_End(succ) || is_Anchor(succ))
2130                         continue;
2131                 ++n_users;
2132         }
2133
2134         if (n_users == 0) {
2135                 ir_node *block = get_nodes_block(fp_proj);
2136                 ir_node *in[1] = { fp_proj };
2137                 be_new_Keep(block, 1, in);
2138         }
2139 }
2140
2141 /**
2142  * Transform a Firm graph into a SPARC graph.
2143  */
2144 void sparc_transform_graph(ir_graph *irg)
2145 {
2146         ir_entity *entity = get_irg_entity(irg);
2147         ir_type   *frame_type;
2148
2149         sparc_register_transformers();
2150
2151         node_to_stack = pmap_create();
2152
2153         mode_gp  = mode_Iu;
2154         mode_fp  = mode_F;
2155         mode_fp2 = mode_D;
2156         //mode_fp4 = ?
2157
2158         abihelper = be_abihelper_prepare(irg);
2159         be_collect_stacknodes(abihelper);
2160         cconv = sparc_decide_calling_convention(get_entity_type(entity), irg);
2161         create_stacklayout(irg);
2162
2163         be_transform_graph(irg, NULL);
2164         if (!cconv->omit_fp)
2165                 assure_fp_keep();
2166
2167         be_abihelper_finish(abihelper);
2168         sparc_free_calling_convention(cconv);
2169
2170         frame_type = get_irg_frame_type(irg);
2171         if (get_type_state(frame_type) == layout_undefined)
2172                 default_layout_compound_type(frame_type);
2173
2174         pmap_destroy(node_to_stack);
2175         node_to_stack = NULL;
2176
2177         be_add_missing_keeps(irg);
2178
2179         /* do code placement, to optimize the position of constants */
2180         place_code(irg);
2181 }
2182
2183 void sparc_init_transform(void)
2184 {
2185         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2186 }