- SPEC gzip laeuft
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @version $Id$
24  */
25
26 #include "config.h"
27
28 #include "irnode_t.h"
29 #include "irgraph_t.h"
30 #include "irmode_t.h"
31 #include "irgmod.h"
32 #include "iredges.h"
33 #include "irvrfy.h"
34 #include "ircons.h"
35 #include "irprintf.h"
36 #include "dbginfo.h"
37 #include "iropt_t.h"
38 #include "debug.h"
39 #include "error.h"
40
41 #include "../benode.h"
42 #include "../beirg.h"
43 #include "../beutil.h"
44 #include "../betranshlp.h"
45 #include "bearch_sparc_t.h"
46
47 #include "sparc_nodes_attr.h"
48 #include "sparc_transform.h"
49 #include "sparc_new_nodes.h"
50 #include "gen_sparc_new_nodes.h"
51
52 #include "gen_sparc_regalloc_if.h"
53
54 #include <limits.h>
55
56 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
57
58 static sparc_code_gen_t *env_cg;
59
60 static ir_node *gen_SymConst(ir_node *node);
61
62
63 static inline int mode_needs_gp_reg(ir_mode *mode)
64 {
65         return mode_is_int(mode) || mode_is_reference(mode);
66 }
67
68 /**
69  * Create an And that will zero out upper bits.
70  *
71  * @param dbgi     debug info
72  * @param block    the basic block
73  * @param op       the original node
74  * @param src_bits  number of lower bits that will remain
75  */
76 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
77                                    int src_bits)
78 {
79         if (src_bits == 8) {
80                 return new_bd_sparc_And_imm(dbgi, block, op, 0xFF);
81         } else if (src_bits == 16) {
82                 ir_node *lshift = new_bd_sparc_ShiftLL_imm(dbgi, block, op, 16);
83                 ir_node *rshift = new_bd_sparc_ShiftLR_imm(dbgi, block, lshift, 16);
84                 return rshift;
85         } else {
86                 panic("zero extension only supported for 8 and 16 bits");
87         }
88 }
89
90 /**
91  * Generate code for a sign extension.
92  */
93 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
94                                    int src_bits)
95 {
96         int shift_width = 32 - src_bits;
97         ir_node *lshift_node = new_bd_sparc_ShiftLL_imm(dbgi, block, op, shift_width);
98         ir_node *rshift_node = new_bd_sparc_ShiftRA_imm(dbgi, block, lshift_node, shift_width);
99         return rshift_node;
100 }
101
102 /**
103  * returns true if it is assured, that the upper bits of a node are "clean"
104  * which means for a 16 or 8 bit value, that the upper bits in the register
105  * are 0 for unsigned and a copy of the last significant bit for signed
106  * numbers.
107  */
108 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
109 {
110         (void) transformed_node;
111         (void) mode;
112         /* TODO */
113         return false;
114 }
115
116 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
117                               ir_mode *orig_mode)
118 {
119         int bits = get_mode_size_bits(orig_mode);
120         if (bits == 32)
121                 return op;
122
123         if (mode_is_signed(orig_mode)) {
124                 return gen_sign_extension(dbgi, block, op, bits);
125         } else {
126                 return gen_zero_extension(dbgi, block, op, bits);
127         }
128 }
129
130
131 /**
132  * Creates a possible DAG for a constant.
133  */
134 static ir_node *create_const_graph_value(dbg_info *dbgi, ir_node *block,
135                                 long value)
136 {
137         ir_node *result;
138
139         // we need to load hi & lo separately
140         if (value < -4096 || value > 4095) {
141                 ir_node *hi = new_bd_sparc_HiImm(dbgi, block, (int) value);
142                 result = new_bd_sparc_LoImm(dbgi, block, hi, value);
143                 be_dep_on_frame(hi);
144         } else {
145                 result = new_bd_sparc_Mov_imm(dbgi, block, (int) value);
146                 be_dep_on_frame(result);
147         }
148
149         return result;
150 }
151
152
153 /**
154  * Create a DAG constructing a given Const.
155  *
156  * @param irn  a Firm const
157  */
158 static ir_node *create_const_graph(ir_node *irn, ir_node *block)
159 {
160         tarval  *tv = get_Const_tarval(irn);
161         ir_mode *mode = get_tarval_mode(tv);
162         dbg_info *dbgi = get_irn_dbg_info(irn);
163         long value;
164
165
166         if (mode_is_reference(mode)) {
167                 /* SPARC V8 is 32bit, so we can safely convert a reference tarval into Iu */
168                 assert(get_mode_size_bits(mode) == get_mode_size_bits(mode_Iu));
169                 tv = tarval_convert_to(tv, mode_Iu);
170         }
171
172         value = get_tarval_long(tv);
173         return create_const_graph_value(dbgi, block, value);
174 }
175
176 /**
177  * create a DAG to load fp constant. sparc only supports loading from global memory
178  */
179 static ir_node *create_fp_const_graph(ir_node *irn, ir_node *block)
180 {
181         (void) block;
182         panic("FP constants not implemented");
183 }
184
185
186 typedef enum {
187         MATCH_NONE         = 0,
188         MATCH_COMMUTATIVE  = 1 << 0,
189         MATCH_SIZE_NEUTRAL = 1 << 1,
190 } match_flags_t;
191
192 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
193 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
194 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, int simm13);
195
196 /**
197  * checks if a node's value can be encoded as a immediate
198  *
199  */
200 static bool is_imm_encodeable(const ir_node *node)
201 {
202         long val;
203
204         //assert(mode_is_float_vector(get_irn_mode(node)));
205
206         if (!is_Const(node))
207                 return false;
208
209         val = get_tarval_long(get_Const_tarval(node));
210
211         return !(val < -4096 || val > 4095);
212 }
213
214 /**
215  * helper function for binop operations
216  *
217  * @param new_binop_reg_func register generation function ptr
218  * @param new_binop_imm_func immediate generation function ptr
219  */
220 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
221                                 new_binop_reg_func new_reg, new_binop_imm_func new_imm)
222 {
223         ir_node  *block   = be_transform_node(get_nodes_block(node));
224         ir_node  *op1     = get_binop_left(node);
225         ir_node  *new_op1;
226         ir_node  *op2     = get_binop_right(node);
227         ir_node  *new_op2;
228         dbg_info *dbgi    = get_irn_dbg_info(node);
229
230 /*
231     if (flags & MATCH_SIZE_NEUTRAL) {
232         op1 = arm_skip_downconv(op1);
233         op2 = arm_skip_downconv(op2);
234     } else {
235         assert(get_mode_size_bits(get_irn_mode(node)) == 32);
236     }
237 */
238         if (is_imm_encodeable(op2)) {
239                 ir_node *new_op1 = be_transform_node(op1);
240                 return new_imm(dbgi, block, new_op1, get_tarval_long(get_Const_tarval(op2)));
241         }
242
243         new_op2 = be_transform_node(op2);
244
245         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
246                 return new_imm(dbgi, block, new_op2, get_tarval_long(get_Const_tarval(op1)) );
247         }
248
249         new_op1 = be_transform_node(op1);
250
251         return new_reg(dbgi, block, new_op1, new_op2);
252 }
253
254 /**
255  * helper function for FP binop operations
256  */
257 static ir_node *gen_helper_binfpop(ir_node *node, new_binop_fp_func new_reg)
258 {
259         ir_node  *block   = be_transform_node(get_nodes_block(node));
260         ir_node  *op1     = get_binop_left(node);
261         ir_node  *new_op1;
262         ir_node  *op2     = get_binop_right(node);
263         ir_node  *new_op2;
264         dbg_info *dbgi    = get_irn_dbg_info(node);
265
266         new_op2 = be_transform_node(op2);
267         new_op1 = be_transform_node(op1);
268         return new_reg(dbgi, block, new_op1, new_op2, get_irn_mode(node));
269 }
270
271 /**
272  * Creates an sparc Add.
273  *
274  * @param node   FIRM node
275  * @return the created sparc Add node
276  */
277 static ir_node *gen_Add(ir_node *node)
278 {
279         ir_mode  *mode    = get_irn_mode(node);
280         ir_node  *block   = be_transform_node(get_nodes_block(node));
281         dbg_info *dbgi    = get_irn_dbg_info(node);
282
283         (void) block;
284         (void) dbgi;
285
286         if (mode_is_float(mode))
287                 panic("FP not implemented yet");
288
289         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_SIZE_NEUTRAL, new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
290 }
291
292
293 /**
294  * Creates an sparc Sub.
295  *
296  * @param node       FIRM node
297  * @return the created sparc Sub node
298  */
299 static ir_node *gen_Sub(ir_node *node)
300 {
301         ir_mode  *mode    = get_irn_mode(node);
302         ir_node  *block   = be_transform_node(get_nodes_block(node));
303         dbg_info *dbgi    = get_irn_dbg_info(node);
304
305     (void) block;
306     (void) dbgi;
307
308         if (mode_is_float(mode))
309                 panic("FP not implemented yet");
310
311         return gen_helper_binop(node, MATCH_SIZE_NEUTRAL, new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
312 }
313
314
315 /**
316  * Transforms a Load.
317  *
318  * @param node    the ir Load node
319  * @return the created sparc Load node
320  */
321 static ir_node *gen_Load(ir_node *node)
322 {
323         ir_mode  *mode     = get_Load_mode(node);
324         ir_node  *block    = be_transform_node(get_nodes_block(node));
325         ir_node  *ptr      = get_Load_ptr(node);
326         ir_node  *new_ptr  = be_transform_node(ptr);
327         ir_node  *mem      = get_Load_mem(node);
328         ir_node  *new_mem  = be_transform_node(mem);
329         dbg_info *dbgi      = get_irn_dbg_info(node);
330         ir_node  *new_load = NULL;
331
332         if (mode_is_float(mode))
333                 panic("SPARC: no fp implementation yet");
334
335         new_load = new_bd_sparc_Load(dbgi, block, new_ptr, new_mem, mode, NULL, 0, 0, false);
336         set_irn_pinned(new_load, get_irn_pinned(node));
337
338         return new_load;
339 }
340
341
342
343 /**
344  * Transforms a Store.
345  *
346  * @param node    the ir Store node
347  * @return the created sparc Store node
348  */
349 static ir_node *gen_Store(ir_node *node)
350 {
351         ir_node  *block    = be_transform_node(get_nodes_block(node));
352         ir_node  *ptr      = get_Store_ptr(node);
353         ir_node  *new_ptr  = be_transform_node(ptr);
354         ir_node  *mem      = get_Store_mem(node);
355         ir_node  *new_mem  = be_transform_node(mem);
356         ir_node  *val      = get_Store_value(node);
357         ir_node  *new_val  = be_transform_node(val);
358         ir_mode  *mode     = get_irn_mode(val);
359         dbg_info *dbgi     = get_irn_dbg_info(node);
360         ir_node *new_store = NULL;
361
362         if (mode_is_float(mode))
363                 panic("SPARC: no fp implementation yet");
364
365         new_store = new_bd_sparc_Store(dbgi, block, new_ptr, new_val, new_mem, mode, NULL, 0, 0, false);
366
367         return new_store;
368 }
369
370 /**
371  * Creates an sparc Mul.
372  * returns the lower 32bits of the 64bit multiply result
373  *
374  * @return the created sparc Mul node
375  */
376 static ir_node *gen_Mul(ir_node *node) {
377         ir_mode  *mode    = get_irn_mode(node);
378         dbg_info *dbgi     = get_irn_dbg_info(node);
379
380         ir_node *mul;
381         ir_node *proj_res_low;
382
383         if (mode_is_float(mode)) {
384                 mul = gen_helper_binfpop(node, new_bd_sparc_fMul);
385                 return mul;
386         }
387
388         assert(mode_is_data(mode));
389         mul = gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_SIZE_NEUTRAL, new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
390         arch_irn_add_flags(mul, arch_irn_flags_modify_flags);
391
392         proj_res_low = new_rd_Proj(dbgi, mul, mode_Iu, pn_sparc_Mul_low);
393         return proj_res_low;
394 }
395
396 /**
397  * Creates an sparc Mulh.
398  * Mulh returns the upper 32bits of a mul instruction
399  *
400  * @return the created sparc Mulh node
401  */
402 static ir_node *gen_Mulh(ir_node *node) {
403         ir_mode  *mode    = get_irn_mode(node);
404         dbg_info *dbgi     = get_irn_dbg_info(node);
405
406         ir_node *mul;
407         ir_node *proj_res_hi;
408
409         if (mode_is_float(mode))
410                 panic("FP not supported yet");
411
412
413         assert(mode_is_data(mode));
414         mul = gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_SIZE_NEUTRAL, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
415         //arch_irn_add_flags(mul, arch_irn_flags_modify_flags);
416         proj_res_hi = new_rd_Proj(dbgi, mul, mode_Iu, pn_sparc_Mulh_low);
417         return proj_res_hi;
418 }
419
420 /**
421  * Creates an sparc Div.
422  *
423  * @return the created sparc Div node
424  */
425 static ir_node *gen_Div(ir_node *node) {
426
427         ir_mode  *mode    = get_irn_mode(node);
428
429         ir_node *div;
430
431         if (mode_is_float(mode))
432                 panic("FP not supported yet");
433
434         //assert(mode_is_data(mode));
435         div = gen_helper_binop(node, MATCH_SIZE_NEUTRAL, new_bd_sparc_Div_reg, new_bd_sparc_Div_imm);
436         return div;
437 }
438
439
440 /**
441  * transform abs node:
442  * mov a, b
443  * sra b, 31, b
444  * xor a, b
445  * sub a, b
446  *
447  * @return
448  */
449 static ir_node *gen_Abs(ir_node *node) {
450         ir_node  *block   = be_transform_node(get_nodes_block(node));
451         ir_mode  *mode    = get_irn_mode(node);
452         dbg_info *dbgi    = get_irn_dbg_info(node);
453         ir_node   *op     = get_Abs_op(node);
454
455         ir_node *mov, *sra, *xor, *sub, *new_op;
456
457         if (mode_is_float(mode))
458                 panic("FP not supported yet");
459
460         new_op = be_transform_node(op);
461
462         mov = new_bd_sparc_Mov_reg(dbgi, block, new_op);
463         sra = new_bd_sparc_ShiftRA_imm(dbgi, block, mov, 31);
464         xor = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
465         sub = new_bd_sparc_Sub_reg(dbgi, block, sra, xor);
466
467         return sub;
468 }
469
470 /**
471  * Transforms a Not node.
472  *
473  * @return the created ARM Not node
474  */
475 static ir_node *gen_Not(ir_node *node)
476 {
477         ir_node  *block   = be_transform_node(get_nodes_block(node));
478         ir_node  *op      = get_Not_op(node);
479         ir_node  *new_op  = be_transform_node(op);
480         dbg_info *dbgi    = get_irn_dbg_info(node);
481
482         return new_bd_sparc_Not(dbgi, block, new_op);
483 }
484
485 static ir_node *gen_And(ir_node *node)
486 {
487         ir_mode  *mode    = get_irn_mode(node);
488         ir_node  *block   = be_transform_node(get_nodes_block(node));
489         dbg_info *dbgi    = get_irn_dbg_info(node);
490
491         (void) block;
492         (void) dbgi;
493
494         if (mode_is_float(mode))
495                 panic("FP not implemented yet");
496
497         return gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_And_reg, new_bd_sparc_And_imm);
498 }
499
500 static ir_node *gen_Or(ir_node *node)
501 {
502         ir_mode  *mode    = get_irn_mode(node);
503         ir_node  *block   = be_transform_node(get_nodes_block(node));
504         dbg_info *dbgi    = get_irn_dbg_info(node);
505
506         (void) block;
507         (void) dbgi;
508
509         if (mode_is_float(mode))
510                 panic("FP not implemented yet");
511
512         return gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Or_reg, new_bd_sparc_Or_imm);
513 }
514
515 static ir_node *gen_Xor(ir_node *node)
516 {
517         ir_mode  *mode    = get_irn_mode(node);
518         ir_node  *block   = be_transform_node(get_nodes_block(node));
519         dbg_info *dbgi    = get_irn_dbg_info(node);
520
521         (void) block;
522         (void) dbgi;
523
524         if (mode_is_float(mode))
525                 panic("FP not implemented yet");
526
527         return gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Xor_reg, new_bd_sparc_Xor_imm);
528 }
529
530 static ir_node *gen_Shl(ir_node *node)
531 {
532         return gen_helper_binop(node, MATCH_SIZE_NEUTRAL, new_bd_sparc_ShiftLL_reg, new_bd_sparc_ShiftLL_imm);
533 }
534
535 static ir_node *gen_Shr(ir_node *node)
536 {
537         return gen_helper_binop(node, MATCH_SIZE_NEUTRAL, new_bd_sparc_ShiftLR_reg, new_bd_sparc_ShiftLR_imm);
538 }
539
540 static ir_node *gen_Shra(ir_node *node)
541 {
542         return gen_helper_binop(node, MATCH_SIZE_NEUTRAL, new_bd_sparc_ShiftRA_reg, new_bd_sparc_ShiftRA_imm);
543 }
544
545 /****** TRANSFORM GENERAL BACKEND NODES ********/
546
547 /**
548  * Transforms a Minus node.
549  *
550  */
551 static ir_node *gen_Minus(ir_node *node)
552 {
553         ir_node  *block   = be_transform_node(get_nodes_block(node));
554         ir_node  *op      = get_Minus_op(node);
555         ir_node  *new_op  = be_transform_node(op);
556         dbg_info *dbgi    = get_irn_dbg_info(node);
557         ir_mode  *mode    = get_irn_mode(node);
558
559         if (mode_is_float(mode)) {
560                 panic("FP not implemented yet");
561         }
562
563         assert(mode_is_data(mode));
564         return new_bd_sparc_Minus(dbgi, block, new_op);
565 }
566
567 /**
568  * Transforms a Const node.
569  *
570  * @param node    the ir Const node
571  * @return The transformed sparc node.
572  */
573 static ir_node *gen_Const(ir_node *node)
574 {
575         ir_node  *block = be_transform_node(get_nodes_block(node));
576         ir_mode *mode = get_irn_mode(node);
577         dbg_info *dbg = get_irn_dbg_info(node);
578
579         (void) dbg;
580
581         if (mode_is_float(mode)) {
582                 return create_fp_const_graph(node, block);
583         }
584
585         return create_const_graph(node, block);
586 }
587
588 /**
589  * AddSP
590  * @param node the ir AddSP node
591  * @return transformed sparc SAVE node
592  */
593 static ir_node *gen_be_AddSP(ir_node *node)
594 {
595         ir_node  *block  = be_transform_node(get_nodes_block(node));
596         ir_node  *sz     = get_irn_n(node, be_pos_AddSP_size);
597         ir_node  *new_sz = be_transform_node(sz);
598         ir_node  *sp     = get_irn_n(node, be_pos_AddSP_old_sp);
599         ir_node  *new_sp = be_transform_node(sp);
600         dbg_info *dbgi   = get_irn_dbg_info(node);
601         ir_node  *nomem  = new_NoMem();
602         ir_node  *new_op;
603
604         /* SPARC stack grows in reverse direction */
605         new_op = new_bd_sparc_AddSP(dbgi, block, new_sp, new_sz, nomem);
606
607         return new_op;
608 }
609
610
611 /**
612  * SubSP
613  * @param node the ir SubSP node
614  * @return transformed sparc SAVE node
615  */
616 static ir_node *gen_be_SubSP(ir_node *node)
617 {
618         ir_node  *block  = be_transform_node(get_nodes_block(node));
619         ir_node  *sz     = get_irn_n(node, be_pos_SubSP_size);
620         ir_node  *new_sz = be_transform_node(sz);
621         ir_node  *sp     = get_irn_n(node, be_pos_SubSP_old_sp);
622         ir_node  *new_sp = be_transform_node(sp);
623         dbg_info *dbgi   = get_irn_dbg_info(node);
624         ir_node  *nomem  = new_NoMem();
625         ir_node  *new_op;
626
627         /* SPARC stack grows in reverse direction */
628         new_op = new_bd_sparc_SubSP(dbgi, block, new_sp, new_sz, nomem);
629         return new_op;
630 }
631
632 /**
633  * transform FrameAddr
634  */
635 static ir_node *gen_be_FrameAddr(ir_node *node)
636 {
637         ir_node   *block  = be_transform_node(get_nodes_block(node));
638         ir_entity *ent    = be_get_frame_entity(node);
639         ir_node   *fp     = be_get_FrameAddr_frame(node);
640         ir_node   *new_fp = be_transform_node(fp);
641         dbg_info  *dbgi   = get_irn_dbg_info(node);
642         ir_node   *new_node;
643         new_node = new_bd_sparc_FrameAddr(dbgi, block, new_fp, ent);
644         return new_node;
645 }
646
647 /**
648  * Transform a be_Copy.
649  */
650 static ir_node *gen_be_Copy(ir_node *node)
651 {
652         ir_node *result = be_duplicate_node(node);
653         ir_mode *mode   = get_irn_mode(result);
654
655         if (mode_needs_gp_reg(mode)) {
656                 set_irn_mode(node, mode_Iu);
657         }
658
659         return result;
660 }
661
662 /**
663  * Transform a Call
664  */
665 static ir_node *gen_be_Call(ir_node *node)
666 {
667         ir_node *res = be_duplicate_node(node);
668         arch_irn_add_flags(res, arch_irn_flags_modify_flags);
669         return res;
670 }
671
672 /**
673  * Transforms a Switch.
674  *
675  */
676 static ir_node *gen_SwitchJmp(ir_node *node)
677 {
678         ir_node  *block    = be_transform_node(get_nodes_block(node));
679         ir_node  *selector = get_Cond_selector(node);
680         dbg_info *dbgi     = get_irn_dbg_info(node);
681         ir_node *new_op = be_transform_node(selector);
682         ir_node *const_graph;
683         ir_node *sub;
684
685         ir_node *proj;
686         const ir_edge_t *edge;
687         int min = INT_MAX;
688         int max = INT_MIN;
689         int translation;
690         int pn;
691         int n_projs;
692
693         foreach_out_edge(node, edge) {
694                 proj = get_edge_src_irn(edge);
695                 assert(is_Proj(proj) && "Only proj allowed at SwitchJmp");
696
697                 pn = get_Proj_proj(proj);
698
699                 min = pn<min ? pn : min;
700                 max = pn>max ? pn : max;
701         }
702
703         translation = min;
704         n_projs = max - translation + 1;
705
706         foreach_out_edge(node, edge) {
707                 proj = get_edge_src_irn(edge);
708                 assert(is_Proj(proj) && "Only proj allowed at SwitchJmp");
709
710                 pn = get_Proj_proj(proj) - translation;
711                 set_Proj_proj(proj, pn);
712         }
713
714         const_graph = create_const_graph_value(dbgi, block, translation);
715         sub = new_bd_sparc_Sub_reg(dbgi, block, new_op, const_graph);
716         return new_bd_sparc_SwitchJmp(dbgi, block, sub, n_projs, get_Cond_default_proj(node) - translation);
717 }
718
719 /**
720  * Transform Cond nodes
721  */
722 static ir_node *gen_Cond(ir_node *node)
723 {
724         ir_node  *selector = get_Cond_selector(node);
725         ir_mode  *mode     = get_irn_mode(selector);
726         ir_node  *block;
727         ir_node  *flag_node;
728         dbg_info *dbgi;
729
730         // switch/case jumps
731         if (mode != mode_b) {
732                 return gen_SwitchJmp(node);
733         }
734
735         // regular if/else jumps
736         assert(is_Proj(selector));
737
738         block     = be_transform_node(get_nodes_block(node));
739         dbgi      = get_irn_dbg_info(node);
740         flag_node = be_transform_node(get_Proj_pred(selector));
741         return new_bd_sparc_Branch(dbgi, block, flag_node, get_Proj_proj(selector));
742 }
743
744 /**
745  * transform Cmp
746  */
747 static ir_node *gen_Cmp(ir_node *node)
748 {
749         ir_node  *block    = be_transform_node(get_nodes_block(node));
750         ir_node  *op1      = get_Cmp_left(node);
751         ir_node  *op2      = get_Cmp_right(node);
752         ir_mode  *cmp_mode = get_irn_mode(op1);
753         dbg_info *dbgi     = get_irn_dbg_info(node);
754         ir_node  *new_op1;
755         ir_node  *new_op2;
756         bool      is_unsigned;
757
758         if (mode_is_float(cmp_mode)) {
759                 panic("FloatCmp not implemented");
760         }
761
762         /*
763         if (get_mode_size_bits(cmp_mode) != 32) {
764                 panic("CmpMode != 32bit not supported yet");
765         }
766         */
767
768         assert(get_irn_mode(op2) == cmp_mode);
769         is_unsigned = !mode_is_signed(cmp_mode);
770
771         /* compare with 0 can be done with Tst */
772         /*
773         if (is_Const(op2) && tarval_is_null(get_Const_tarval(op2))) {
774                 new_op1 = be_transform_node(op1);
775                 return new_bd_sparc_Tst(dbgi, block, new_op1, false,
776                                           is_unsigned);
777         }
778
779         if (is_Const(op1) && tarval_is_null(get_Const_tarval(op1))) {
780                 new_op2 = be_transform_node(op2);
781                 return new_bd_sparc_Tst(dbgi, block, new_op2, true,
782                                           is_unsigned);
783         }
784         */
785
786         /* integer compare */
787         new_op1 = be_transform_node(op1);
788         new_op1 = gen_extension(dbgi, block, new_op1, cmp_mode);
789         new_op2 = be_transform_node(op2);
790         new_op2 = gen_extension(dbgi, block, new_op2, cmp_mode);
791         return new_bd_sparc_Cmp_reg(dbgi, block, new_op1, new_op2, false, is_unsigned);
792 }
793
794 /**
795  * Transforms a SymConst node.
796  */
797 static ir_node *gen_SymConst(ir_node *node)
798 {
799         ir_node   *block  = be_transform_node(get_nodes_block(node));
800         ir_entity *entity = get_SymConst_entity(node);
801         dbg_info  *dbgi   = get_irn_dbg_info(node);
802         ir_node   *new_node;
803
804         new_node = new_bd_sparc_SymConst(dbgi, block, entity);
805         be_dep_on_frame(new_node);
806         return new_node;
807 }
808
809 /**
810  * Transforms a Conv node.
811  *
812  */
813 static ir_node *gen_Conv(ir_node *node)
814 {
815         ir_node  *block    = be_transform_node(get_nodes_block(node));
816         ir_node  *op       = get_Conv_op(node);
817         ir_node  *new_op   = be_transform_node(op);
818         ir_mode  *src_mode = get_irn_mode(op);
819         ir_mode  *dst_mode = get_irn_mode(node);
820         dbg_info *dbg      = get_irn_dbg_info(node);
821
822         int src_bits = get_mode_size_bits(src_mode);
823         int dst_bits = get_mode_size_bits(dst_mode);
824
825         if (src_mode == dst_mode)
826                 return new_op;
827
828         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
829                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
830
831                 if (mode_is_float(src_mode)) {
832                         if (mode_is_float(dst_mode)) {
833                                 // float -> float conv
834                                 if (src_bits > dst_bits) {
835                                         return new_bd_sparc_FpDToFpS(dbg, block, new_op, dst_mode);
836                                 } else {
837                                         return new_bd_sparc_FpSToFpD(dbg, block, new_op, dst_mode);
838                                 }
839                         } else {
840                                 // float -> int conv
841                                 switch (dst_bits) {
842                                         case 32:
843                                                 return new_bd_sparc_FpSToInt(dbg, block, new_op, dst_mode);
844                                         case 64:
845                                                 return new_bd_sparc_FpDToInt(dbg, block, new_op, dst_mode);
846                                         default:
847                                                 panic("quad FP not implemented");
848                                 }
849                         }
850                 } else {
851                         // int -> float conv
852                         switch (dst_bits) {
853                                 case 32:
854                                         return new_bd_sparc_IntToFpS(dbg, block, new_op, src_mode);
855                                 case 64:
856                                         return new_bd_sparc_IntToFpD(dbg, block, new_op, src_mode);
857                                 default:
858                                         panic("quad FP not implemented");
859                         }
860                 }
861         } else { /* complete in gp registers */
862                 int min_bits;
863                 ir_mode *min_mode;
864
865                 if (src_bits == dst_bits) {
866                         /* kill unneccessary conv */
867                         return new_op;
868                 }
869
870                 if (src_bits < dst_bits) {
871                         min_bits = src_bits;
872                         min_mode = src_mode;
873                 } else {
874                         min_bits = dst_bits;
875                         min_mode = dst_mode;
876                 }
877
878                 if (upper_bits_clean(new_op, min_mode)) {
879                         return new_op;
880                 }
881
882                 if (mode_is_signed(min_mode)) {
883                         return gen_sign_extension(dbg, block, new_op, min_bits);
884                 } else {
885                         return gen_zero_extension(dbg, block, new_op, min_bits);
886                 }
887         }
888 }
889
890 static ir_node *gen_Unknown(ir_node *node)
891 {
892         ir_node  *block     = get_nodes_block(node);
893         ir_node  *new_block = be_transform_node(block);
894         dbg_info *dbgi      = get_irn_dbg_info(node);
895
896         /* just produce a 0 */
897         ir_mode *mode = get_irn_mode(node);
898         if (mode_is_float(mode)) {
899                 panic("FP not implemented");
900                 be_dep_on_frame(node);
901                 return node;
902         } else if (mode_needs_gp_reg(mode)) {
903                 return create_const_graph_value(dbgi, new_block, 0);
904         }
905
906         panic("Unexpected Unknown mode");
907 }
908
909 /**
910  * Transform some Phi nodes
911  */
912 static ir_node *gen_Phi(ir_node *node)
913 {
914         const arch_register_req_t *req;
915         ir_node  *block = be_transform_node(get_nodes_block(node));
916         ir_graph *irg   = current_ir_graph;
917         dbg_info *dbgi  = get_irn_dbg_info(node);
918         ir_mode  *mode  = get_irn_mode(node);
919         ir_node  *phi;
920
921         if (mode_needs_gp_reg(mode)) {
922                 /* we shouldn't have any 64bit stuff around anymore */
923                 assert(get_mode_size_bits(mode) <= 32);
924                 /* all integer operations are on 32bit registers now */
925                 mode = mode_Iu;
926                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
927         } else {
928                 req = arch_no_register_req;
929         }
930
931         /* phi nodes allow loops, so we use the old arguments for now
932          * and fix this later */
933         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
934         copy_node_attr(irg, node, phi);
935         be_duplicate_deps(node, phi);
936         arch_set_out_register_req(phi, 0, req);
937         be_enqueue_preds(node);
938         return phi;
939 }
940
941
942 /**
943  * Transform a Proj from a Load.
944  */
945 static ir_node *gen_Proj_Load(ir_node *node)
946 {
947         ir_node  *load     = get_Proj_pred(node);
948         ir_node  *new_load = be_transform_node(load);
949         dbg_info *dbgi     = get_irn_dbg_info(node);
950         long     proj      = get_Proj_proj(node);
951
952         /* renumber the proj */
953         switch (get_sparc_irn_opcode(new_load)) {
954                 case iro_sparc_Load:
955                         /* handle all gp loads equal: they have the same proj numbers. */
956                         if (proj == pn_Load_res) {
957                                 return new_rd_Proj(dbgi, new_load, mode_Iu, pn_sparc_Load_res);
958                         } else if (proj == pn_Load_M) {
959                                 return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Load_M);
960                         }
961                 break;
962         /*
963                 case iro_sparc_fpaLoad:
964                         panic("FP not implemented yet");
965                 break;
966         */
967                 default:
968                         panic("Unsupported Proj from Load");
969         }
970
971     return be_duplicate_node(node);
972 }
973
974 /**
975  * Transform the Projs of a be_AddSP.
976  */
977 static ir_node *gen_Proj_be_AddSP(ir_node *node)
978 {
979         ir_node  *pred     = get_Proj_pred(node);
980         ir_node  *new_pred = be_transform_node(pred);
981         dbg_info *dbgi     = get_irn_dbg_info(node);
982         long     proj      = get_Proj_proj(node);
983
984         if (proj == pn_be_AddSP_sp) {
985                 ir_node *res = new_rd_Proj(dbgi, new_pred, mode_Iu,
986                                            pn_sparc_SubSP_stack);
987                 arch_set_irn_register(res, &sparc_gp_regs[REG_SP]);
988                 return res;
989         } else if (proj == pn_be_AddSP_res) {
990                 return new_rd_Proj(dbgi, new_pred, mode_Iu, pn_sparc_SubSP_stack);
991         } else if (proj == pn_be_AddSP_M) {
992                 return new_rd_Proj(dbgi, new_pred, mode_M, pn_sparc_SubSP_M);
993         }
994
995         panic("Unsupported Proj from AddSP");
996 }
997
998 /**
999  * Transform the Projs of a be_SubSP.
1000  */
1001 static ir_node *gen_Proj_be_SubSP(ir_node *node)
1002 {
1003         ir_node  *pred     = get_Proj_pred(node);
1004         ir_node  *new_pred = be_transform_node(pred);
1005         dbg_info *dbgi     = get_irn_dbg_info(node);
1006         long     proj      = get_Proj_proj(node);
1007
1008         if (proj == pn_be_SubSP_sp) {
1009                 ir_node *res = new_rd_Proj(dbgi, new_pred, mode_Iu,
1010                                            pn_sparc_AddSP_stack);
1011                 arch_set_irn_register(res, &sparc_gp_regs[REG_SP]);
1012                 return res;
1013         } else if (proj == pn_be_SubSP_M) {
1014                 return new_rd_Proj(dbgi,  new_pred, mode_M, pn_sparc_AddSP_M);
1015         }
1016
1017         panic("Unsupported Proj from SubSP");
1018 }
1019
1020 /**
1021  * Transform the Projs from a Cmp.
1022  */
1023 static ir_node *gen_Proj_Cmp(ir_node *node)
1024 {
1025         (void) node;
1026         panic("not implemented");
1027 }
1028
1029 /**
1030  * transform Projs from a Div
1031  */
1032 static ir_node *gen_Proj_Div(ir_node *node)
1033 {
1034         ir_node  *pred     = get_Proj_pred(node);
1035         ir_node  *new_pred = be_transform_node(pred);
1036         dbg_info *dbgi     = get_irn_dbg_info(node);
1037         ir_mode  *mode     = get_irn_mode(node);
1038         long     proj      = get_Proj_proj(node);
1039
1040         switch (proj) {
1041                 case pn_Div_res:
1042                         if (is_sparc_Div(new_pred)) {
1043                                 return new_rd_Proj(dbgi, new_pred, mode, pn_sparc_Div_res);
1044                         }
1045                 break;
1046         default:
1047                 break;
1048         }
1049         panic("Unsupported Proj from Div");
1050 }
1051
1052
1053 /**
1054  * Transform a Proj node.
1055  */
1056 static ir_node *gen_Proj(ir_node *node)
1057 {
1058         ir_graph *irg  = current_ir_graph;
1059         dbg_info *dbgi = get_irn_dbg_info(node);
1060         ir_node  *pred = get_Proj_pred(node);
1061         long     proj  = get_Proj_proj(node);
1062
1063         (void) irg;
1064     (void) dbgi;
1065
1066         if (is_Store(pred)) {
1067                 if (proj == pn_Store_M) {
1068                         return be_transform_node(pred);
1069                 } else {
1070                         panic("Unsupported Proj from Store");
1071                 }
1072         } else if (is_Load(pred)) {
1073                 return gen_Proj_Load(node);
1074         } else if (be_is_SubSP(pred)) {
1075                 //panic("gen_Proj not implemented for SubSP");
1076                 return gen_Proj_be_SubSP(node);
1077         } else if (be_is_AddSP(pred)) {
1078                 //panic("gen_Proj not implemented for AddSP");
1079                 return gen_Proj_be_AddSP(node);
1080         } else if (is_Cmp(pred)) {
1081                 //panic("gen_Proj not implemented for Cmp");
1082                 return gen_Proj_Cmp(node);
1083         } else if (is_Div(pred)) {
1084                 return gen_Proj_Div(node);
1085         } else if (is_Start(pred)) {
1086         /*
1087                 if (proj == pn_Start_X_initial_exec) {
1088                         ir_node *block = get_nodes_block(pred);
1089                         ir_node *jump;
1090
1091                         // we exchange the ProjX with a jump
1092                         block = be_transform_node(block);
1093                         jump  = new_rd_Jmp(dbgi, block);
1094                         return jump;
1095                 }
1096
1097                 if (node == get_irg_anchor(irg, anchor_tls)) {
1098                         return gen_Proj_tls(node);
1099                 }
1100         */
1101         } else {
1102                 ir_node *new_pred = be_transform_node(pred);
1103                 ir_mode *mode     = get_irn_mode(node);
1104                 if (mode_needs_gp_reg(mode)) {
1105                         ir_node *new_proj = new_r_Proj(new_pred, mode_Iu, get_Proj_proj(node));
1106                         new_proj->node_nr = node->node_nr;
1107                         return new_proj;
1108                 }
1109         }
1110
1111     return be_duplicate_node(node);
1112 }
1113
1114
1115 /**
1116  * transform a Jmp
1117  */
1118 static ir_node *gen_Jmp(ir_node *node)
1119 {
1120         ir_node  *block     = get_nodes_block(node);
1121         ir_node  *new_block = be_transform_node(block);
1122         dbg_info *dbgi      = get_irn_dbg_info(node);
1123
1124         return new_bd_sparc_Jmp(dbgi, new_block);
1125 }
1126
1127 /**
1128  * the BAD transformer.
1129  */
1130 static ir_node *bad_transform(ir_node *irn)
1131 {
1132         panic("SPARC backend: Not implemented: %+F", irn);
1133 }
1134
1135 /**
1136  * Set a node emitter. Make it a bit more type safe.
1137  */
1138 static void set_transformer(ir_op *op, be_transform_func sparc_transform_func)
1139 {
1140         op->ops.generic = (op_func)sparc_transform_func;
1141 }
1142
1143 /**
1144  * configure transformation callbacks
1145  */
1146 void sparc_register_transformers(void)
1147 {
1148         clear_irp_opcodes_generic_func();
1149         set_transformer(op_Add,                         gen_Add);
1150         set_transformer(op_Store,                       gen_Store);
1151         set_transformer(op_Const,                       gen_Const);
1152         set_transformer(op_Load,                        gen_Load);
1153         set_transformer(op_Sub,                         gen_Sub);
1154
1155         set_transformer(op_be_AddSP,     gen_be_AddSP);
1156         set_transformer(op_be_SubSP,     gen_be_SubSP);
1157         set_transformer(op_be_Copy,      gen_be_Copy);
1158         set_transformer(op_be_Call,      gen_be_Call);
1159         set_transformer(op_be_FrameAddr, gen_be_FrameAddr);
1160
1161         set_transformer(op_Cond,         gen_Cond);
1162         set_transformer(op_Cmp,          gen_Cmp);
1163
1164         set_transformer(op_SymConst,     gen_SymConst);
1165
1166         set_transformer(op_Phi,          gen_Phi);
1167         set_transformer(op_Proj,         gen_Proj);
1168
1169         set_transformer(op_Conv,         gen_Conv);
1170         set_transformer(op_Jmp,          gen_Jmp);
1171
1172         set_transformer(op_Mul,          gen_Mul);
1173         set_transformer(op_Mulh,         gen_Mulh);
1174         set_transformer(op_Div,          gen_Div);
1175         set_transformer(op_Abs,          gen_Abs);
1176         set_transformer(op_Shl,          gen_Shl);
1177         set_transformer(op_Shr,          gen_Shr);
1178         set_transformer(op_Shrs,         gen_Shra);
1179
1180         set_transformer(op_Minus,        gen_Minus);
1181         set_transformer(op_Not,          gen_Not);
1182         set_transformer(op_And,          gen_And);
1183         set_transformer(op_Or,           gen_Or);
1184         set_transformer(op_Eor,          gen_Xor);
1185
1186         set_transformer(op_Unknown,      gen_Unknown);
1187
1188         /* node list */
1189         /*
1190
1191         set_transformer(op_CopyB,        gen_CopyB);
1192         set_transformer(op_Quot,         gen_Quot);
1193         set_transformer(op_Rotl,         gen_Rotl);
1194         */
1195
1196         set_transformer(op_ASM,       bad_transform);
1197         set_transformer(op_Builtin,   bad_transform);
1198         set_transformer(op_CallBegin, bad_transform);
1199         set_transformer(op_Cast,      bad_transform);
1200         set_transformer(op_Confirm,   bad_transform);
1201         set_transformer(op_DivMod,    bad_transform);
1202         set_transformer(op_EndExcept, bad_transform);
1203         set_transformer(op_EndReg,    bad_transform);
1204         set_transformer(op_Filter,    bad_transform);
1205         set_transformer(op_Free,      bad_transform);
1206         set_transformer(op_Id,        bad_transform);
1207         set_transformer(op_InstOf,    bad_transform);
1208
1209         set_transformer(op_Mux,       bad_transform);
1210         set_transformer(op_Raise,     bad_transform);
1211         set_transformer(op_Sel,       bad_transform);
1212         set_transformer(op_Tuple,     bad_transform);
1213 }
1214
1215
1216 /**
1217   * Pre-transform all unknown nodes.
1218   */
1219 static void sparc_pretransform_node(void)
1220 {
1221         sparc_code_gen_t *cg = env_cg;
1222         (void) cg;
1223         //cg->unknown_gp  = be_pre_transform_node(cg->unknown_gp);
1224         //cg->unknown_fpa = be_pre_transform_node(cg->unknown_fpa);
1225 }
1226
1227 /**
1228  * Transform a Firm graph into a SPARC graph.
1229  */
1230 void sparc_transform_graph(sparc_code_gen_t *cg)
1231 {
1232         sparc_register_transformers();
1233         env_cg = cg;
1234         be_transform_graph(cg->irg, sparc_pretransform_node);
1235 }
1236
1237 void sparc_init_transform(void)
1238 {
1239         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
1240 }