sparc: Sub is mode neutral
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "../benode.h"
46 #include "../beirg.h"
47 #include "../beutil.h"
48 #include "../betranshlp.h"
49 #include "../beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static beabi_helper_env_t    *abihelper;
65 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
66 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
67 static calling_convention_t  *cconv  = NULL;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_fp;
70 static ir_mode               *mode_fp2;
71 //static ir_mode               *mode_fp4;
72 static pmap                  *node_to_stack;
73
74 static inline bool mode_needs_gp_reg(ir_mode *mode)
75 {
76         if (mode_is_int(mode) || mode_is_reference(mode)) {
77                 /* we should only see 32bit code */
78                 assert(get_mode_size_bits(mode) <= 32);
79                 return true;
80         }
81         return false;
82 }
83
84 /**
85  * Create an And that will zero out upper bits.
86  *
87  * @param dbgi      debug info
88  * @param block     the basic block
89  * @param op        the original node
90  * @param src_bits  number of lower bits that will remain
91  */
92 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
93                                    int src_bits)
94 {
95         if (src_bits == 8) {
96                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
97         } else if (src_bits == 16) {
98                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
99                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
100                 return rshift;
101         } else {
102                 panic("zero extension only supported for 8 and 16 bits");
103         }
104 }
105
106 /**
107  * Generate code for a sign extension.
108  *
109  * @param dbgi      debug info
110  * @param block     the basic block
111  * @param op        the original node
112  * @param src_bits  number of lower bits that will remain
113  */
114 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
115                                    int src_bits)
116 {
117         int shift_width = 32 - src_bits;
118         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
119         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
120         return rshift_node;
121 }
122
123 /**
124  * returns true if it is assured, that the upper bits of a node are "clean"
125  * which means for a 16 or 8 bit value, that the upper bits in the register
126  * are 0 for unsigned and a copy of the last significant bit for signed
127  * numbers.
128  */
129 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
130 {
131         (void) transformed_node;
132         (void) mode;
133         /* TODO */
134         return false;
135 }
136
137 /**
138  * Extend a value to 32 bit signed/unsigned depending on its mode.
139  *
140  * @param dbgi      debug info
141  * @param block     the basic block
142  * @param op        the original node
143  * @param orig_mode the original mode of op
144  */
145 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
146                               ir_mode *orig_mode)
147 {
148         int bits = get_mode_size_bits(orig_mode);
149         if (bits == 32)
150                 return op;
151
152         if (mode_is_signed(orig_mode)) {
153                 return gen_sign_extension(dbgi, block, op, bits);
154         } else {
155                 return gen_zero_extension(dbgi, block, op, bits);
156         }
157 }
158
159 typedef enum {
160         MATCH_NONE         = 0,
161         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
162         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
163                                            influence the significant lower bit at
164                                            all (for cases where mode < 32bit) */
165 } match_flags_t;
166 ENUM_BITSET(match_flags_t)
167
168 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
169 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
170 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
171 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
172
173 /**
174  * checks if a node's value can be encoded as a immediate
175  */
176 static bool is_imm_encodeable(const ir_node *node)
177 {
178         long value;
179         if (!is_Const(node))
180                 return false;
181
182         value = get_tarval_long(get_Const_tarval(node));
183         return sparc_is_value_imm_encodeable(value);
184 }
185
186 static bool needs_extension(ir_mode *mode)
187 {
188         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
189 }
190
191 /**
192  * Check, if a given node is a Down-Conv, ie. a integer Conv
193  * from a mode with a mode with more bits to a mode with lesser bits.
194  * Moreover, we return only true if the node has not more than 1 user.
195  *
196  * @param node   the node
197  * @return non-zero if node is a Down-Conv
198  */
199 static bool is_downconv(const ir_node *node)
200 {
201         ir_mode *src_mode;
202         ir_mode *dest_mode;
203
204         if (!is_Conv(node))
205                 return false;
206
207         src_mode  = get_irn_mode(get_Conv_op(node));
208         dest_mode = get_irn_mode(node);
209         return
210                 mode_needs_gp_reg(src_mode)  &&
211                 mode_needs_gp_reg(dest_mode) &&
212                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
213 }
214
215 static ir_node *sparc_skip_downconv(ir_node *node)
216 {
217         while (is_downconv(node)) {
218                 node = get_Conv_op(node);
219         }
220         return node;
221 }
222
223 /**
224  * helper function for binop operations
225  *
226  * @param new_reg  register generation function ptr
227  * @param new_imm  immediate generation function ptr
228  */
229 static ir_node *gen_helper_binop_args(ir_node *node,
230                                       ir_node *op1, ir_node *op2,
231                                       match_flags_t flags,
232                                       new_binop_reg_func new_reg,
233                                       new_binop_imm_func new_imm)
234 {
235         dbg_info *dbgi  = get_irn_dbg_info(node);
236         ir_node  *block = be_transform_node(get_nodes_block(node));
237         ir_node  *new_op1;
238         ir_node  *new_op2;
239         ir_mode  *mode1;
240         ir_mode  *mode2;
241
242         if (flags & MATCH_MODE_NEUTRAL) {
243                 op1 = sparc_skip_downconv(op1);
244                 op2 = sparc_skip_downconv(op2);
245         }
246         mode1 = get_irn_mode(op1);
247         mode2 = get_irn_mode(op2);
248         /* we shouldn't see 64bit code */
249         assert(get_mode_size_bits(mode1) <= 32);
250         assert(get_mode_size_bits(mode2) <= 32);
251
252         if (is_imm_encodeable(op2)) {
253                 ir_node *new_op1   = be_transform_node(op1);
254                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
255                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
256                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
257                 }
258                 return new_imm(dbgi, block, new_op1, NULL, immediate);
259         }
260         new_op2 = be_transform_node(op2);
261         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
262                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
263         }
264
265         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
266                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
267                 return new_imm(dbgi, block, new_op2, NULL, immediate);
268         }
269
270         new_op1 = be_transform_node(op1);
271         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
272                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
273         }
274         return new_reg(dbgi, block, new_op1, new_op2);
275 }
276
277 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
278                                  new_binop_reg_func new_reg,
279                                  new_binop_imm_func new_imm)
280 {
281         ir_node *op1 = get_binop_left(node);
282         ir_node *op2 = get_binop_right(node);
283         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
284 }
285
286 /**
287  * helper function for FP binop operations
288  */
289 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
290                                    new_binop_fp_func new_func_single,
291                                    new_binop_fp_func new_func_double,
292                                    new_binop_fp_func new_func_quad)
293 {
294         ir_node  *block   = be_transform_node(get_nodes_block(node));
295         ir_node  *op1     = get_binop_left(node);
296         ir_node  *new_op1 = be_transform_node(op1);
297         ir_node  *op2     = get_binop_right(node);
298         ir_node  *new_op2 = be_transform_node(op2);
299         dbg_info *dbgi    = get_irn_dbg_info(node);
300         unsigned  bits    = get_mode_size_bits(mode);
301
302         switch (bits) {
303         case 32:
304                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
305         case 64:
306                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
307         case 128:
308                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
309         default:
310                 break;
311         }
312         panic("unsupported mode %+F for float op", mode);
313 }
314
315 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
316                                   new_unop_fp_func new_func_single,
317                                   new_unop_fp_func new_func_double,
318                                   new_unop_fp_func new_func_quad)
319 {
320         ir_node  *block   = be_transform_node(get_nodes_block(node));
321         ir_node  *op1     = get_binop_left(node);
322         ir_node  *new_op1 = be_transform_node(op1);
323         dbg_info *dbgi    = get_irn_dbg_info(node);
324         unsigned  bits    = get_mode_size_bits(mode);
325
326         switch (bits) {
327         case 32:
328                 return new_func_single(dbgi, block, new_op1, mode);
329         case 64:
330                 return new_func_double(dbgi, block, new_op1, mode);
331         case 128:
332                 return new_func_quad(dbgi, block, new_op1, mode);
333         default:
334                 break;
335         }
336         panic("unsupported mode %+F for float op", mode);
337 }
338
339 static ir_node *get_g0(void)
340 {
341         return be_prolog_get_reg_value(abihelper, &sparc_registers[REG_G0]);
342 }
343
344 typedef struct address_t {
345         ir_node   *ptr;
346         ir_node   *ptr2;
347         ir_entity *entity;
348         int32_t    offset;
349 } address_t;
350
351 /**
352  * Match a load/store address
353  */
354 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
355 {
356         ir_node   *base   = ptr;
357         ir_node   *ptr2   = NULL;
358         int32_t    offset = 0;
359         ir_entity *entity = NULL;
360
361         if (is_Add(base)) {
362                 ir_node *add_right = get_Add_right(base);
363                 if (is_Const(add_right)) {
364                         base    = get_Add_left(base);
365                         offset += get_tarval_long(get_Const_tarval(add_right));
366                 }
367         }
368         /* Note that we don't match sub(x, Const) or chains of adds/subs
369          * because this should all be normalized by now */
370
371         /* we only use the symconst if we're the only user otherwise we probably
372          * won't save anything but produce multiple sethi+or combinations with
373          * just different offsets */
374         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
375                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
376                 ir_node  *block     = get_nodes_block(ptr);
377                 ir_node  *new_block = be_transform_node(block);
378                 entity = get_SymConst_entity(base);
379                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
380         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
381                 ptr2 = be_transform_node(get_Add_right(base));
382                 base = be_transform_node(get_Add_left(base));
383         } else {
384                 if (sparc_is_value_imm_encodeable(offset)) {
385                         base = be_transform_node(base);
386                 } else {
387                         base   = be_transform_node(ptr);
388                         offset = 0;
389                 }
390         }
391
392         address->ptr    = base;
393         address->ptr2   = ptr2;
394         address->entity = entity;
395         address->offset = offset;
396 }
397
398 /**
399  * Creates an sparc Add.
400  *
401  * @param node   FIRM node
402  * @return the created sparc Add node
403  */
404 static ir_node *gen_Add(ir_node *node)
405 {
406         ir_mode *mode = get_irn_mode(node);
407         ir_node *right;
408
409         if (mode_is_float(mode)) {
410                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
411                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
412         }
413
414         /* special case: + 0x1000 can be represented as - 0x1000 */
415         right = get_Add_right(node);
416         if (is_Const(right)) {
417                 ir_node   *left = get_Add_left(node);
418                 ir_tarval *tv;
419                 uint32_t   val;
420                 /* is this simple address arithmetic? then we can let the linker do
421                  * the calculation. */
422                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
423                         dbg_info *dbgi  = get_irn_dbg_info(node);
424                         ir_node  *block = be_transform_node(get_nodes_block(node));
425                         address_t address;
426
427                         /* the value of use_ptr2 shouldn't matter here */
428                         match_address(node, &address, false);
429                         assert(is_sparc_SetHi(address.ptr));
430                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
431                                                    address.entity, address.offset);
432                 }
433
434                 tv  = get_Const_tarval(right);
435                 val = get_tarval_long(tv);
436                 if (val == 0x1000) {
437                         dbg_info *dbgi   = get_irn_dbg_info(node);
438                         ir_node  *block  = be_transform_node(get_nodes_block(node));
439                         ir_node  *op     = get_Add_left(node);
440                         ir_node  *new_op = be_transform_node(op);
441                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
442                 }
443         }
444
445         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
446                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
447 }
448
449 /**
450  * Creates an sparc Sub.
451  *
452  * @param node       FIRM node
453  * @return the created sparc Sub node
454  */
455 static ir_node *gen_Sub(ir_node *node)
456 {
457         ir_mode *mode = get_irn_mode(node);
458
459         if (mode_is_float(mode)) {
460                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
461                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
462         }
463
464         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
465                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
466 }
467
468 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
469                            ir_node *mem, ir_mode *mode, ir_entity *entity,
470                            long offset, bool is_frame_entity)
471 {
472         unsigned bits = get_mode_size_bits(mode);
473         assert(mode_is_float(mode));
474         if (bits == 32) {
475                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
476                                           offset, is_frame_entity);
477         } else if (bits == 64) {
478                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
479                                           offset, is_frame_entity);
480         } else {
481                 assert(bits == 128);
482                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
483                                           offset, is_frame_entity);
484         }
485 }
486
487 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
488                            ir_node *ptr, ir_node *mem, ir_mode *mode,
489                            ir_entity *entity, long offset,
490                            bool is_frame_entity)
491 {
492         unsigned bits = get_mode_size_bits(mode);
493         assert(mode_is_float(mode));
494         if (bits == 32) {
495                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
496                                           offset, is_frame_entity);
497         } else if (bits == 64) {
498                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
499                                           offset, is_frame_entity);
500         } else {
501                 assert(bits == 128);
502                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
503                                           offset, is_frame_entity);
504         }
505 }
506
507 /**
508  * Transforms a Load.
509  *
510  * @param node    the ir Load node
511  * @return the created sparc Load node
512  */
513 static ir_node *gen_Load(ir_node *node)
514 {
515         dbg_info *dbgi     = get_irn_dbg_info(node);
516         ir_mode  *mode     = get_Load_mode(node);
517         ir_node  *block    = be_transform_node(get_nodes_block(node));
518         ir_node  *ptr      = get_Load_ptr(node);
519         ir_node  *mem      = get_Load_mem(node);
520         ir_node  *new_mem  = be_transform_node(mem);
521         ir_node  *new_load = NULL;
522         address_t address;
523
524         if (get_Load_unaligned(node) == align_non_aligned) {
525                 panic("sparc: transformation of unaligned Loads not implemented yet");
526         }
527
528         if (mode_is_float(mode)) {
529                 match_address(ptr, &address, false);
530                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
531                                       address.entity, address.offset, false);
532         } else {
533                 match_address(ptr, &address, true);
534                 if (address.ptr2 != NULL) {
535                         assert(address.entity == NULL && address.offset == 0);
536                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
537                                                        address.ptr2, new_mem, mode);
538                 } else {
539                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
540                                                        mode, address.entity, address.offset,
541                                                        false);
542                 }
543         }
544         set_irn_pinned(new_load, get_irn_pinned(node));
545
546         return new_load;
547 }
548
549 /**
550  * Transforms a Store.
551  *
552  * @param node    the ir Store node
553  * @return the created sparc Store node
554  */
555 static ir_node *gen_Store(ir_node *node)
556 {
557         ir_node  *block    = be_transform_node(get_nodes_block(node));
558         ir_node  *ptr      = get_Store_ptr(node);
559         ir_node  *mem      = get_Store_mem(node);
560         ir_node  *new_mem  = be_transform_node(mem);
561         ir_node  *val      = get_Store_value(node);
562         ir_node  *new_val  = be_transform_node(val);
563         ir_mode  *mode     = get_irn_mode(val);
564         dbg_info *dbgi     = get_irn_dbg_info(node);
565         ir_node  *new_store = NULL;
566         address_t address;
567
568         if (get_Store_unaligned(node) == align_non_aligned) {
569                 panic("sparc: transformation of unaligned Stores not implemented yet");
570         }
571
572         if (mode_is_float(mode)) {
573                 /* TODO: variants with reg+reg address mode */
574                 match_address(ptr, &address, false);
575                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
576                                        mode, address.entity, address.offset, false);
577         } else {
578                 assert(get_mode_size_bits(mode) <= 32);
579                 match_address(ptr, &address, true);
580                 if (address.ptr2 != NULL) {
581                         assert(address.entity == NULL && address.offset == 0);
582                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
583                                                         address.ptr2, new_mem, mode);
584                 } else {
585                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
586                                                         new_mem, mode, address.entity,
587                                                         address.offset, false);
588                 }
589         }
590         set_irn_pinned(new_store, get_irn_pinned(node));
591
592         return new_store;
593 }
594
595 /**
596  * Creates an sparc Mul.
597  * returns the lower 32bits of the 64bit multiply result
598  *
599  * @return the created sparc Mul node
600  */
601 static ir_node *gen_Mul(ir_node *node)
602 {
603         ir_mode *mode = get_irn_mode(node);
604         if (mode_is_float(mode)) {
605                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
606                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
607         }
608
609         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
610                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
611 }
612
613 /**
614  * Creates an sparc Mulh.
615  * Mulh returns the upper 32bits of a mul instruction
616  *
617  * @return the created sparc Mulh node
618  */
619 static ir_node *gen_Mulh(ir_node *node)
620 {
621         ir_mode *mode = get_irn_mode(node);
622         ir_node *mul;
623
624         if (mode_is_float(mode))
625                 panic("FP not supported yet");
626
627         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
628         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
629 }
630
631 static ir_node *gen_sign_extension_value(ir_node *node)
632 {
633         ir_node *block     = get_nodes_block(node);
634         ir_node *new_block = be_transform_node(block);
635         ir_node *new_node  = be_transform_node(node);
636         /* TODO: we could do some shortcuts for some value types probably.
637          * (For constants or other cases where we know the sign bit in
638          *  advance) */
639         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
640 }
641
642 /**
643  * Creates an sparc Div.
644  *
645  * @return the created sparc Div node
646  */
647 static ir_node *gen_Div(ir_node *node)
648 {
649         dbg_info *dbgi      = get_irn_dbg_info(node);
650         ir_node  *block     = get_nodes_block(node);
651         ir_node  *new_block = be_transform_node(block);
652         ir_mode  *mode      = get_Div_resmode(node);
653         ir_node  *left      = get_Div_left(node);
654         ir_node  *left_low  = be_transform_node(left);
655         ir_node  *right     = get_Div_right(node);
656         ir_node  *res;
657
658         if (mode_is_float(mode)) {
659                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
660                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
661         }
662
663         if (mode_is_signed(mode)) {
664                 ir_node *left_high = gen_sign_extension_value(left);
665
666                 if (is_imm_encodeable(right)) {
667                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
668                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
669                                                     NULL, immediate);
670                 } else {
671                         ir_node *new_right = be_transform_node(right);
672                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
673                                                     new_right);
674                 }
675         } else {
676                 ir_node *left_high = get_g0();
677                 if (is_imm_encodeable(right)) {
678                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
679                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
680                                                     NULL, immediate);
681                 } else {
682                         ir_node *new_right = be_transform_node(right);
683                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
684                                                     new_right);
685                 }
686         }
687
688         return res;
689 }
690
691 #if 0
692 static ir_node *gen_Abs(ir_node *node)
693 {
694         ir_mode *const mode = get_irn_mode(node);
695
696         if (mode_is_float(mode)) {
697                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
698                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
699         } else {
700                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
701                 dbg_info *const dbgi   = get_irn_dbg_info(node);
702                 ir_node  *const op     = get_Abs_op(node);
703                 ir_node  *const new_op = be_transform_node(op);
704                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
705                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
706                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
707                 return sub;
708         }
709 }
710 #endif
711
712 /**
713  * Transforms a Not node.
714  *
715  * @return the created sparc Not node
716  */
717 static ir_node *gen_Not(ir_node *node)
718 {
719         ir_node  *op     = get_Not_op(node);
720         ir_node  *zero   = get_g0();
721         dbg_info *dbgi   = get_irn_dbg_info(node);
722         ir_node  *block  = be_transform_node(get_nodes_block(node));
723         ir_node  *new_op = be_transform_node(op);
724
725         /* Note: Not(Eor()) is normalize in firm localopts already so
726          * we don't match it for xnor here */
727
728         /* Not can be represented with xnor 0, n */
729         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
730 }
731
732 static ir_node *gen_helper_bitop(ir_node *node,
733                                  new_binop_reg_func new_reg,
734                                  new_binop_imm_func new_imm,
735                                  new_binop_reg_func new_not_reg,
736                                  new_binop_imm_func new_not_imm)
737 {
738         ir_node *op1 = get_binop_left(node);
739         ir_node *op2 = get_binop_right(node);
740         if (is_Not(op1)) {
741                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
742                                              MATCH_MODE_NEUTRAL,
743                                              new_not_reg, new_not_imm);
744         }
745         if (is_Not(op2)) {
746                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
747                                              MATCH_MODE_NEUTRAL,
748                                              new_not_reg, new_not_imm);
749         }
750         return gen_helper_binop_args(node, op1, op2,
751                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
752                                                                  new_reg, new_imm);
753 }
754
755 static ir_node *gen_And(ir_node *node)
756 {
757         return gen_helper_bitop(node,
758                                 new_bd_sparc_And_reg,
759                                 new_bd_sparc_And_imm,
760                                 new_bd_sparc_AndN_reg,
761                                 new_bd_sparc_AndN_imm);
762 }
763
764 static ir_node *gen_Or(ir_node *node)
765 {
766         return gen_helper_bitop(node,
767                                 new_bd_sparc_Or_reg,
768                                 new_bd_sparc_Or_imm,
769                                 new_bd_sparc_OrN_reg,
770                                 new_bd_sparc_OrN_imm);
771 }
772
773 static ir_node *gen_Eor(ir_node *node)
774 {
775         return gen_helper_bitop(node,
776                                 new_bd_sparc_Xor_reg,
777                                 new_bd_sparc_Xor_imm,
778                                 new_bd_sparc_XNor_reg,
779                                 new_bd_sparc_XNor_imm);
780 }
781
782 static ir_node *gen_Shl(ir_node *node)
783 {
784         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
785 }
786
787 static ir_node *gen_Shr(ir_node *node)
788 {
789         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
790 }
791
792 static ir_node *gen_Shrs(ir_node *node)
793 {
794         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
795 }
796
797 /**
798  * Transforms a Minus node.
799  */
800 static ir_node *gen_Minus(ir_node *node)
801 {
802         ir_mode  *mode = get_irn_mode(node);
803         ir_node  *op;
804         ir_node  *block;
805         ir_node  *new_op;
806         ir_node  *zero;
807         dbg_info *dbgi;
808
809         if (mode_is_float(mode)) {
810                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
811                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
812         }
813         block  = be_transform_node(get_nodes_block(node));
814         dbgi   = get_irn_dbg_info(node);
815         op     = get_Minus_op(node);
816         new_op = be_transform_node(op);
817         zero   = get_g0();
818         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
819 }
820
821 /**
822  * Create an entity for a given (floating point) tarval
823  */
824 static ir_entity *create_float_const_entity(ir_tarval *tv)
825 {
826         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
827         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
828         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
829         ir_initializer_t *initializer;
830         ir_mode          *mode;
831         ir_type          *type;
832         ir_type          *glob;
833
834         if (entity != NULL)
835                 return entity;
836
837         mode   = get_tarval_mode(tv);
838         type   = get_type_for_mode(mode);
839         glob   = get_glob_type();
840         entity = new_entity(glob, id_unique("C%u"), type);
841         set_entity_visibility(entity, ir_visibility_private);
842         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
843
844         initializer = create_initializer_tarval(tv);
845         set_entity_initializer(entity, initializer);
846
847         pmap_insert(isa->constants, tv, entity);
848         return entity;
849 }
850
851 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
852 {
853         ir_entity *entity = create_float_const_entity(tv);
854         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
855         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
856         ir_mode   *mode   = get_tarval_mode(tv);
857         ir_node   *new_op
858                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
859         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
860
861         set_irn_pinned(new_op, op_pin_state_floats);
862         return proj;
863 }
864
865 static ir_node *gen_Const(ir_node *node)
866 {
867         ir_node   *block = be_transform_node(get_nodes_block(node));
868         ir_mode   *mode  = get_irn_mode(node);
869         dbg_info  *dbgi  = get_irn_dbg_info(node);
870         ir_tarval *tv    = get_Const_tarval(node);
871         long       value;
872
873         if (mode_is_float(mode)) {
874                 return gen_float_const(dbgi, block, tv);
875         }
876
877         value = get_tarval_long(tv);
878         if (value == 0) {
879                 return get_g0();
880         } else if (sparc_is_value_imm_encodeable(value)) {
881                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
882         } else {
883                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
884                 if ((value & 0x3ff) != 0) {
885                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
886                 } else {
887                         return hi;
888                 }
889         }
890 }
891
892 static ir_mode *get_cmp_mode(ir_node *b_value)
893 {
894         ir_node *op;
895
896         if (!is_Cmp(b_value))
897                 panic("can't determine cond signednes (no cmp)");
898         op = get_Cmp_left(b_value);
899         return get_irn_mode(op);
900 }
901
902 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
903                              int32_t offset)
904 {
905         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
906         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
907
908         if (get_entity_owner(entity) == get_tls_type())
909                 panic("thread local storage not supported yet in sparc backend");
910         return low;
911 }
912
913 static ir_node *gen_SwitchJmp(ir_node *node)
914 {
915         dbg_info        *dbgi         = get_irn_dbg_info(node);
916         ir_node         *block        = be_transform_node(get_nodes_block(node));
917         ir_node         *selector     = get_Cond_selector(node);
918         ir_node         *new_selector = be_transform_node(selector);
919         long             default_pn   = get_Cond_default_proj(node);
920         ir_entity       *entity;
921         ir_node         *table_address;
922         ir_node         *index;
923         ir_node         *load;
924         ir_node         *address;
925
926         /* switch with smaller mode not implemented yet */
927         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
928
929         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
930         set_entity_visibility(entity, ir_visibility_private);
931         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
932
933         /* TODO: this code does not construct code to check for access
934          * out-of bounds of the jumptable yet. I think we should put this stuff
935          * into the switch_lowering phase to get some additional optimisations
936          * done. */
937
938         /* construct base address */
939         table_address = make_address(dbgi, block, entity, 0);
940         /* scale index */
941         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
942         /* load from jumptable */
943         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index,
944                                    get_irg_no_mem(current_ir_graph),
945                                    mode_gp);
946         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
947
948         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
949 }
950
951 static ir_node *gen_Cond(ir_node *node)
952 {
953         ir_node    *selector = get_Cond_selector(node);
954         ir_mode    *mode     = get_irn_mode(selector);
955         ir_mode    *cmp_mode;
956         ir_node    *block;
957         ir_node    *flag_node;
958         bool        is_unsigned;
959         ir_relation relation;
960         dbg_info   *dbgi;
961
962         // switch/case jumps
963         if (mode != mode_b) {
964                 return gen_SwitchJmp(node);
965         }
966
967         // regular if/else jumps
968         assert(is_Cmp(selector));
969
970         cmp_mode = get_cmp_mode(selector);
971
972         block       = be_transform_node(get_nodes_block(node));
973         dbgi        = get_irn_dbg_info(node);
974         flag_node   = be_transform_node(selector);
975         relation    = get_Cmp_relation(selector);
976         is_unsigned = !mode_is_signed(cmp_mode);
977         if (mode_is_float(cmp_mode)) {
978                 assert(!is_unsigned);
979                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
980         } else {
981                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
982         }
983 }
984
985 /**
986  * transform Cmp
987  */
988 static ir_node *gen_Cmp(ir_node *node)
989 {
990         ir_node *op1      = get_Cmp_left(node);
991         ir_node *op2      = get_Cmp_right(node);
992         ir_mode *cmp_mode = get_irn_mode(op1);
993         assert(get_irn_mode(op2) == cmp_mode);
994
995         if (mode_is_float(cmp_mode)) {
996                 ir_node  *block   = be_transform_node(get_nodes_block(node));
997                 dbg_info *dbgi    = get_irn_dbg_info(node);
998                 ir_node  *new_op1 = be_transform_node(op1);
999                 ir_node  *new_op2 = be_transform_node(op2);
1000                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1001                 if (bits == 32) {
1002                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1003                 } else if (bits == 64) {
1004                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1005                 } else {
1006                         assert(bits == 128);
1007                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1008                 }
1009         }
1010
1011         /* when we compare a bitop like and,or,... with 0 then we can directly use
1012          * the bitopcc variant.
1013          * Currently we only do this when we're the only user of the node...
1014          */
1015         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1016                 if (is_And(op1)) {
1017                         return gen_helper_bitop(op1,
1018                                                 new_bd_sparc_AndCCZero_reg,
1019                                                 new_bd_sparc_AndCCZero_imm,
1020                                                 new_bd_sparc_AndNCCZero_reg,
1021                                                 new_bd_sparc_AndNCCZero_imm);
1022                 } else if (is_Or(op1)) {
1023                         return gen_helper_bitop(op1,
1024                                                 new_bd_sparc_OrCCZero_reg,
1025                                                 new_bd_sparc_OrCCZero_imm,
1026                                                 new_bd_sparc_OrNCCZero_reg,
1027                                                 new_bd_sparc_OrNCCZero_imm);
1028                 } else if (is_Eor(op1)) {
1029                         return gen_helper_bitop(op1,
1030                                                 new_bd_sparc_XorCCZero_reg,
1031                                                 new_bd_sparc_XorCCZero_imm,
1032                                                 new_bd_sparc_XNorCCZero_reg,
1033                                                 new_bd_sparc_XNorCCZero_imm);
1034                 }
1035         }
1036
1037         /* integer compare */
1038         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1039                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1040 }
1041
1042 /**
1043  * Transforms a SymConst node.
1044  */
1045 static ir_node *gen_SymConst(ir_node *node)
1046 {
1047         ir_entity *entity    = get_SymConst_entity(node);
1048         dbg_info  *dbgi      = get_irn_dbg_info(node);
1049         ir_node   *block     = get_nodes_block(node);
1050         ir_node   *new_block = be_transform_node(block);
1051         return make_address(dbgi, new_block, entity, 0);
1052 }
1053
1054 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1055                              ir_mode *src_mode, ir_mode *dst_mode)
1056 {
1057         unsigned src_bits = get_mode_size_bits(src_mode);
1058         unsigned dst_bits = get_mode_size_bits(dst_mode);
1059         if (src_bits == 32) {
1060                 if (dst_bits == 64) {
1061                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1062                 } else {
1063                         assert(dst_bits == 128);
1064                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1065                 }
1066         } else if (src_bits == 64) {
1067                 if (dst_bits == 32) {
1068                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1069                 } else {
1070                         assert(dst_bits == 128);
1071                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1072                 }
1073         } else {
1074                 assert(src_bits == 128);
1075                 if (dst_bits == 32) {
1076                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1077                 } else {
1078                         assert(dst_bits == 64);
1079                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1080                 }
1081         }
1082 }
1083
1084 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1085                             ir_mode *src_mode)
1086 {
1087         ir_node  *ftoi;
1088         unsigned  bits = get_mode_size_bits(src_mode);
1089         if (bits == 32) {
1090                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1091         } else if (bits == 64) {
1092                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1093         } else {
1094                 assert(bits == 128);
1095                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1096         }
1097
1098         {
1099         ir_graph *irg   = get_irn_irg(block);
1100         ir_node  *sp    = get_irg_frame(irg);
1101         ir_node  *nomem = get_irg_no_mem(irg);
1102         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1103                                      NULL, 0, true);
1104         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1105                                               NULL, 0, true);
1106         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1107         set_irn_pinned(stf, op_pin_state_floats);
1108         set_irn_pinned(ld, op_pin_state_floats);
1109         return res;
1110         }
1111 }
1112
1113 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1114                             ir_mode *dst_mode)
1115 {
1116         ir_graph *irg   = get_irn_irg(block);
1117         ir_node  *sp    = get_irg_frame(irg);
1118         ir_node  *nomem = get_irg_no_mem(irg);
1119         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1120                                               mode_gp, NULL, 0, true);
1121         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1122                                              NULL, 0, true);
1123         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1124         unsigned  bits  = get_mode_size_bits(dst_mode);
1125         set_irn_pinned(st, op_pin_state_floats);
1126         set_irn_pinned(ldf, op_pin_state_floats);
1127
1128         if (bits == 32) {
1129                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1130         } else if (bits == 64) {
1131                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1132         } else {
1133                 assert(bits == 128);
1134                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1135         }
1136 }
1137
1138 static ir_node *gen_Conv(ir_node *node)
1139 {
1140         ir_node  *block    = be_transform_node(get_nodes_block(node));
1141         ir_node  *op       = get_Conv_op(node);
1142         ir_mode  *src_mode = get_irn_mode(op);
1143         ir_mode  *dst_mode = get_irn_mode(node);
1144         dbg_info *dbg      = get_irn_dbg_info(node);
1145         ir_node  *new_op;
1146
1147         int src_bits = get_mode_size_bits(src_mode);
1148         int dst_bits = get_mode_size_bits(dst_mode);
1149
1150         if (src_mode == mode_b)
1151                 panic("ConvB not lowered %+F", node);
1152
1153         new_op = be_transform_node(op);
1154         if (src_mode == dst_mode)
1155                 return new_op;
1156
1157         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1158                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1159
1160                 if (mode_is_float(src_mode)) {
1161                         if (mode_is_float(dst_mode)) {
1162                                 /* float -> float conv */
1163                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1164                         } else {
1165                                 /* float -> int conv */
1166                                 if (!mode_is_signed(dst_mode))
1167                                         panic("float to unsigned not implemented yet");
1168                                 return create_ftoi(dbg, block, new_op, src_mode);
1169                         }
1170                 } else {
1171                         /* int -> float conv */
1172                         if (src_bits < 32) {
1173                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1174                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1175                                 panic("unsigned to float not lowered!");
1176                         }
1177                         return create_itof(dbg, block, new_op, dst_mode);
1178                 }
1179         } else if (src_mode == mode_b) {
1180                 panic("ConvB not lowered %+F", node);
1181         } else { /* complete in gp registers */
1182                 int min_bits;
1183                 ir_mode *min_mode;
1184
1185                 if (src_bits == dst_bits) {
1186                         /* kill unnecessary conv */
1187                         return new_op;
1188                 }
1189
1190                 if (src_bits < dst_bits) {
1191                         min_bits = src_bits;
1192                         min_mode = src_mode;
1193                 } else {
1194                         min_bits = dst_bits;
1195                         min_mode = dst_mode;
1196                 }
1197
1198                 if (upper_bits_clean(new_op, min_mode)) {
1199                         return new_op;
1200                 }
1201
1202                 if (mode_is_signed(min_mode)) {
1203                         return gen_sign_extension(dbg, block, new_op, min_bits);
1204                 } else {
1205                         return gen_zero_extension(dbg, block, new_op, min_bits);
1206                 }
1207         }
1208 }
1209
1210 static ir_node *gen_Unknown(ir_node *node)
1211 {
1212         /* just produce a 0 */
1213         ir_mode *mode = get_irn_mode(node);
1214         if (mode_is_float(mode)) {
1215                 ir_node *block = be_transform_node(get_nodes_block(node));
1216                 return gen_float_const(NULL, block, get_mode_null(mode));
1217         } else if (mode_needs_gp_reg(mode)) {
1218                 return get_g0();
1219         }
1220
1221         panic("Unexpected Unknown mode");
1222 }
1223
1224 /**
1225  * Produces the type which sits between the stack args and the locals on the
1226  * stack.
1227  */
1228 static ir_type *sparc_get_between_type(void)
1229 {
1230         static ir_type *between_type  = NULL;
1231         static ir_type *between_type0 = NULL;
1232
1233         if (cconv->omit_fp) {
1234                 if (between_type0 == NULL) {
1235                         between_type0
1236                                 = new_type_class(new_id_from_str("sparc_between_type"));
1237                         set_type_size_bytes(between_type0, 0);
1238                 }
1239                 return between_type0;
1240         }
1241
1242         if (between_type == NULL) {
1243                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1244                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1245         }
1246
1247         return between_type;
1248 }
1249
1250 static void create_stacklayout(ir_graph *irg)
1251 {
1252         ir_entity         *entity        = get_irg_entity(irg);
1253         ir_type           *function_type = get_entity_type(entity);
1254         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1255         ir_type           *arg_type;
1256         int                p;
1257         int                n_params;
1258
1259         /* calling conventions must be decided by now */
1260         assert(cconv != NULL);
1261
1262         /* construct argument type */
1263         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1264         n_params = get_method_n_params(function_type);
1265         for (p = 0; p < n_params; ++p) {
1266                 reg_or_stackslot_t *param = &cconv->parameters[p];
1267                 char                buf[128];
1268                 ident              *id;
1269
1270                 if (param->type == NULL)
1271                         continue;
1272
1273                 snprintf(buf, sizeof(buf), "param_%d", p);
1274                 id            = new_id_from_str(buf);
1275                 param->entity = new_entity(arg_type, id, param->type);
1276                 set_entity_offset(param->entity, param->offset);
1277         }
1278
1279         memset(layout, 0, sizeof(*layout));
1280
1281         layout->frame_type     = get_irg_frame_type(irg);
1282         layout->between_type   = sparc_get_between_type();
1283         layout->arg_type       = arg_type;
1284         layout->initial_offset = 0;
1285         layout->initial_bias   = 0;
1286         layout->sp_relative    = cconv->omit_fp;
1287
1288         assert(N_FRAME_TYPES == 3);
1289         layout->order[0] = layout->frame_type;
1290         layout->order[1] = layout->between_type;
1291         layout->order[2] = layout->arg_type;
1292 }
1293
1294 /**
1295  * transform the start node to the prolog code
1296  */
1297 static ir_node *gen_Start(ir_node *node)
1298 {
1299         ir_graph  *irg           = get_irn_irg(node);
1300         ir_entity *entity        = get_irg_entity(irg);
1301         ir_type   *function_type = get_entity_type(entity);
1302         ir_node   *block         = get_nodes_block(node);
1303         ir_node   *new_block     = be_transform_node(block);
1304         dbg_info  *dbgi          = get_irn_dbg_info(node);
1305         ir_node   *start;
1306         size_t     i;
1307
1308         /* stackpointer is important at function prolog */
1309         be_prolog_add_reg(abihelper, sp_reg,
1310                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1311         be_prolog_add_reg(abihelper, &sparc_registers[REG_G0],
1312                 arch_register_req_type_ignore);
1313         /* function parameters in registers */
1314         for (i = 0; i < get_method_n_params(function_type); ++i) {
1315                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1316                 if (param->reg0 != NULL) {
1317                         be_prolog_add_reg(abihelper, param->reg0,
1318                                           arch_register_req_type_none);
1319                 }
1320                 if (param->reg1 != NULL) {
1321                         be_prolog_add_reg(abihelper, param->reg1,
1322                                           arch_register_req_type_none);
1323                 }
1324         }
1325         /* we need the values of the callee saves (Note: non omit-fp mode has no
1326          * callee saves) */
1327         if (cconv->omit_fp) {
1328                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1329                 size_t c;
1330                 for (c = 0; c < n_callee_saves; ++c) {
1331                         be_prolog_add_reg(abihelper, omit_fp_callee_saves[c],
1332                                           arch_register_req_type_none);
1333                 }
1334         } else {
1335                 be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1336         }
1337
1338         start = be_prolog_create_start(abihelper, dbgi, new_block);
1339         return start;
1340 }
1341
1342 static ir_node *get_stack_pointer_for(ir_node *node)
1343 {
1344         /* get predecessor in stack_order list */
1345         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1346         ir_node *stack_pred_transformed;
1347         ir_node *stack;
1348
1349         if (stack_pred == NULL) {
1350                 /* first stack user in the current block. We can simply use the
1351                  * initial sp_proj for it */
1352                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1353                 return sp_proj;
1354         }
1355
1356         stack_pred_transformed = be_transform_node(stack_pred);
1357         stack                  = (ir_node*)pmap_get(node_to_stack, stack_pred);
1358         if (stack == NULL) {
1359                 return get_stack_pointer_for(stack_pred);
1360         }
1361
1362         return stack;
1363 }
1364
1365 /**
1366  * transform a Return node into epilogue code + return statement
1367  */
1368 static ir_node *gen_Return(ir_node *node)
1369 {
1370         ir_node  *block     = get_nodes_block(node);
1371         ir_node  *new_block = be_transform_node(block);
1372         dbg_info *dbgi      = get_irn_dbg_info(node);
1373         ir_node  *mem       = get_Return_mem(node);
1374         ir_node  *new_mem   = be_transform_node(mem);
1375         ir_node  *sp        = get_stack_pointer_for(node);
1376         size_t    n_res     = get_Return_n_ress(node);
1377         ir_node  *bereturn;
1378         size_t    i;
1379
1380         be_epilog_begin(abihelper);
1381         be_epilog_set_memory(abihelper, new_mem);
1382         /* connect stack pointer with initial stack pointer. fix_stack phase
1383            will later serialize all stack pointer adjusting nodes */
1384         be_epilog_add_reg(abihelper, sp_reg,
1385                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1386                         sp);
1387
1388         /* result values */
1389         for (i = 0; i < n_res; ++i) {
1390                 ir_node                  *res_value     = get_Return_res(node, i);
1391                 ir_node                  *new_res_value = be_transform_node(res_value);
1392                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1393                 const arch_register_t    *reg           = slot->reg0;
1394                 assert(slot->reg1 == NULL);
1395                 be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1396                                   new_res_value);
1397         }
1398         /* callee saves */
1399         if (cconv->omit_fp) {
1400                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1401                 size_t i;
1402                 for (i = 0; i < n_callee_saves; ++i) {
1403                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1404                         ir_node               *value
1405                                 = be_prolog_get_reg_value(abihelper, reg);
1406                         be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1407                                           value);
1408                 }
1409         }
1410
1411         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1412         return bereturn;
1413 }
1414
1415 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1416                                      ir_node *value0, ir_node *value1)
1417 {
1418         ir_graph *irg   = current_ir_graph;
1419         ir_node  *sp    = get_irg_frame(irg);
1420         ir_node  *nomem = get_irg_no_mem(irg);
1421         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1422                                               mode_gp, NULL, 0, true);
1423         ir_mode  *mode;
1424         ir_node  *ldf;
1425         ir_node  *mem;
1426         set_irn_pinned(st, op_pin_state_floats);
1427
1428         if (value1 != NULL) {
1429                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1430                                                    mode_gp, NULL, 4, true);
1431                 ir_node *in[2] = { st, st1 };
1432                 ir_node *sync  = new_r_Sync(block, 2, in);
1433                 set_irn_pinned(st1, op_pin_state_floats);
1434                 mem  = sync;
1435                 mode = mode_fp2;
1436         } else {
1437                 mem  = st;
1438                 mode = mode_fp;
1439         }
1440
1441         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1442         set_irn_pinned(ldf, op_pin_state_floats);
1443
1444         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1445 }
1446
1447 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1448                                  ir_node *node, ir_mode *float_mode,
1449                                  ir_node **result)
1450 {
1451         ir_graph *irg   = current_ir_graph;
1452         ir_node  *stack = get_irg_frame(irg);
1453         ir_node  *nomem = get_irg_no_mem(irg);
1454         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1455                                      NULL, 0, true);
1456         int       bits  = get_mode_size_bits(float_mode);
1457         ir_node  *ld;
1458         set_irn_pinned(stf, op_pin_state_floats);
1459
1460         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1461         set_irn_pinned(ld, op_pin_state_floats);
1462         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1463
1464         if (bits == 64) {
1465                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1466                                                    NULL, 4, true);
1467                 set_irn_pinned(ld, op_pin_state_floats);
1468                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1469
1470                 arch_irn_add_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1471                 arch_irn_add_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1472         } else {
1473                 assert(bits == 32);
1474                 result[1] = NULL;
1475         }
1476 }
1477
1478 static ir_node *gen_Call(ir_node *node)
1479 {
1480         ir_graph        *irg          = get_irn_irg(node);
1481         ir_node         *callee       = get_Call_ptr(node);
1482         ir_node         *block        = get_nodes_block(node);
1483         ir_node         *new_block    = be_transform_node(block);
1484         ir_node         *mem          = get_Call_mem(node);
1485         ir_node         *new_mem      = be_transform_node(mem);
1486         dbg_info        *dbgi         = get_irn_dbg_info(node);
1487         ir_type         *type         = get_Call_type(node);
1488         size_t           n_params     = get_Call_n_params(node);
1489         size_t           n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1490         /* max inputs: memory, callee, register arguments */
1491         int              max_inputs   = 2 + n_param_regs;
1492         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1493         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1494         struct obstack  *obst         = be_get_be_obst(irg);
1495         const arch_register_req_t **in_req
1496                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1497         calling_convention_t *cconv
1498                 = sparc_decide_calling_convention(type, NULL);
1499         int              in_arity     = 0;
1500         int              sync_arity   = 0;
1501         int              n_caller_saves
1502                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1503         ir_entity       *entity       = NULL;
1504         ir_node         *new_frame    = get_stack_pointer_for(node);
1505         ir_node         *incsp;
1506         int              mem_pos;
1507         ir_node         *res;
1508         size_t           p;
1509         int              i;
1510         int              o;
1511         int              out_arity;
1512
1513         assert(n_params == get_method_n_params(type));
1514
1515         /* construct arguments */
1516
1517         /* memory input */
1518         in_req[in_arity] = arch_no_register_req;
1519         mem_pos          = in_arity;
1520         ++in_arity;
1521
1522         /* stack pointer input */
1523         /* construct an IncSP -> we have to always be sure that the stack is
1524          * aligned even if we don't push arguments on it */
1525         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1526                              cconv->param_stack_size, 1);
1527         in_req[in_arity] = sp_reg->single_req;
1528         in[in_arity]     = incsp;
1529         ++in_arity;
1530
1531         /* parameters */
1532         for (p = 0; p < n_params; ++p) {
1533                 ir_node                  *value      = get_Call_param(node, p);
1534                 ir_node                  *new_value  = be_transform_node(value);
1535                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1536                 ir_type                  *param_type = get_method_param_type(type, p);
1537                 ir_mode                  *mode       = get_type_mode(param_type);
1538                 ir_node                  *new_values[2];
1539                 ir_node                  *str;
1540
1541                 if (mode_is_float(mode) && param->reg0 != NULL) {
1542                         unsigned size_bits = get_mode_size_bits(mode);
1543                         assert(size_bits <= 64);
1544                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1545                 } else {
1546                         new_values[0] = new_value;
1547                         new_values[1] = NULL;
1548                 }
1549
1550                 /* put value into registers */
1551                 if (param->reg0 != NULL) {
1552                         in[in_arity]     = new_values[0];
1553                         in_req[in_arity] = param->reg0->single_req;
1554                         ++in_arity;
1555                         if (new_values[1] == NULL)
1556                                 continue;
1557                 }
1558                 if (param->reg1 != NULL) {
1559                         assert(new_values[1] != NULL);
1560                         in[in_arity]     = new_values[1];
1561                         in_req[in_arity] = param->reg1->single_req;
1562                         ++in_arity;
1563                         continue;
1564                 }
1565
1566                 /* we need a store if we're here */
1567                 if (new_values[1] != NULL) {
1568                         new_value = new_values[1];
1569                         mode      = mode_gp;
1570                 }
1571
1572                 /* create a parameter frame if necessary */
1573                 if (mode_is_float(mode)) {
1574                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1575                                          mode, NULL, param->offset, true);
1576                 } else {
1577                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1578                                                   new_mem, mode, NULL, param->offset, true);
1579                 }
1580                 set_irn_pinned(str, op_pin_state_floats);
1581                 sync_ins[sync_arity++] = str;
1582         }
1583         assert(in_arity <= max_inputs);
1584
1585         /* construct memory input */
1586         if (sync_arity == 0) {
1587                 in[mem_pos] = new_mem;
1588         } else if (sync_arity == 1) {
1589                 in[mem_pos] = sync_ins[0];
1590         } else {
1591                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1592         }
1593
1594         if (is_SymConst(callee)) {
1595                 entity = get_SymConst_entity(callee);
1596         } else {
1597                 in[in_arity]     = be_transform_node(callee);
1598                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1599                 ++in_arity;
1600         }
1601
1602         /* outputs:
1603          *  - memory
1604          *  - caller saves
1605          */
1606         out_arity = 1 + n_caller_saves;
1607
1608         /* create call node */
1609         if (entity != NULL) {
1610                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1611                                             entity, 0);
1612         } else {
1613                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1614         }
1615         arch_set_in_register_reqs(res, in_req);
1616
1617         /* create output register reqs */
1618         o = 0;
1619         arch_set_out_register_req(res, o++, arch_no_register_req);
1620         for (i = 0; i < n_caller_saves; ++i) {
1621                 const arch_register_t *reg = caller_saves[i];
1622                 arch_set_out_register_req(res, o++, reg->single_req);
1623         }
1624         assert(o == out_arity);
1625
1626         /* copy pinned attribute */
1627         set_irn_pinned(res, get_irn_pinned(node));
1628
1629         /* IncSP to destroy the call stackframe */
1630         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1631         /* if we are the last IncSP producer in a block then we have to keep
1632          * the stack value.
1633          * Note: This here keeps all producers which is more than necessary */
1634         add_irn_dep(incsp, res);
1635         keep_alive(incsp);
1636
1637         pmap_insert(node_to_stack, node, incsp);
1638
1639         sparc_free_calling_convention(cconv);
1640         return res;
1641 }
1642
1643 static ir_node *gen_Sel(ir_node *node)
1644 {
1645         dbg_info  *dbgi      = get_irn_dbg_info(node);
1646         ir_node   *block     = get_nodes_block(node);
1647         ir_node   *new_block = be_transform_node(block);
1648         ir_node   *ptr       = get_Sel_ptr(node);
1649         ir_node   *new_ptr   = be_transform_node(ptr);
1650         ir_entity *entity    = get_Sel_entity(node);
1651
1652         /* must be the frame pointer all other sels must have been lowered
1653          * already */
1654         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1655         /* we should not have value types from parameters anymore - they should be
1656            lowered */
1657         assert(get_entity_owner(entity) !=
1658                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1659
1660         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1661 }
1662
1663 static const arch_register_req_t float1_req = {
1664         arch_register_req_type_normal,
1665         &sparc_reg_classes[CLASS_sparc_fp],
1666         NULL,
1667         0,
1668         0,
1669         1
1670 };
1671 static const arch_register_req_t float2_req = {
1672         arch_register_req_type_normal | arch_register_req_type_aligned,
1673         &sparc_reg_classes[CLASS_sparc_fp],
1674         NULL,
1675         0,
1676         0,
1677         2
1678 };
1679 static const arch_register_req_t float4_req = {
1680         arch_register_req_type_normal | arch_register_req_type_aligned,
1681         &sparc_reg_classes[CLASS_sparc_fp],
1682         NULL,
1683         0,
1684         0,
1685         4
1686 };
1687
1688
1689 static const arch_register_req_t *get_float_req(ir_mode *mode)
1690 {
1691         unsigned bits = get_mode_size_bits(mode);
1692
1693         assert(mode_is_float(mode));
1694         if (bits == 32) {
1695                 return &float1_req;
1696         } else if (bits == 64) {
1697                 return &float2_req;
1698         } else {
1699                 assert(bits == 128);
1700                 return &float4_req;
1701         }
1702 }
1703
1704 /**
1705  * Transform some Phi nodes
1706  */
1707 static ir_node *gen_Phi(ir_node *node)
1708 {
1709         const arch_register_req_t *req;
1710         ir_node  *block = be_transform_node(get_nodes_block(node));
1711         ir_graph *irg   = current_ir_graph;
1712         dbg_info *dbgi  = get_irn_dbg_info(node);
1713         ir_mode  *mode  = get_irn_mode(node);
1714         ir_node  *phi;
1715
1716         if (mode_needs_gp_reg(mode)) {
1717                 /* we shouldn't have any 64bit stuff around anymore */
1718                 assert(get_mode_size_bits(mode) <= 32);
1719                 /* all integer operations are on 32bit registers now */
1720                 mode = mode_gp;
1721                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1722         } else if (mode_is_float(mode)) {
1723                 mode = mode;
1724                 req  = get_float_req(mode);
1725         } else {
1726                 req = arch_no_register_req;
1727         }
1728
1729         /* phi nodes allow loops, so we use the old arguments for now
1730          * and fix this later */
1731         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1732         copy_node_attr(irg, node, phi);
1733         be_duplicate_deps(node, phi);
1734         arch_set_out_register_req(phi, 0, req);
1735         be_enqueue_preds(node);
1736         return phi;
1737 }
1738
1739 /**
1740  * Transform a Proj from a Load.
1741  */
1742 static ir_node *gen_Proj_Load(ir_node *node)
1743 {
1744         ir_node  *load     = get_Proj_pred(node);
1745         ir_node  *new_load = be_transform_node(load);
1746         dbg_info *dbgi     = get_irn_dbg_info(node);
1747         long      pn       = get_Proj_proj(node);
1748
1749         /* renumber the proj */
1750         switch (get_sparc_irn_opcode(new_load)) {
1751         case iro_sparc_Ld:
1752                 /* handle all gp loads equal: they have the same proj numbers. */
1753                 if (pn == pn_Load_res) {
1754                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1755                 } else if (pn == pn_Load_M) {
1756                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1757                 }
1758                 break;
1759         case iro_sparc_Ldf:
1760                 if (pn == pn_Load_res) {
1761                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1762                 } else if (pn == pn_Load_M) {
1763                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1764                 }
1765                 break;
1766         default:
1767                 break;
1768         }
1769         panic("Unsupported Proj from Load");
1770 }
1771
1772 static ir_node *gen_Proj_Store(ir_node *node)
1773 {
1774         ir_node  *store     = get_Proj_pred(node);
1775         ir_node  *new_store = be_transform_node(store);
1776         long      pn        = get_Proj_proj(node);
1777
1778         /* renumber the proj */
1779         switch (get_sparc_irn_opcode(new_store)) {
1780         case iro_sparc_St:
1781                 if (pn == pn_Store_M) {
1782                         return new_store;
1783                 }
1784                 break;
1785         case iro_sparc_Stf:
1786                 if (pn == pn_Store_M) {
1787                         return new_store;
1788                 }
1789                 break;
1790         default:
1791                 break;
1792         }
1793         panic("Unsupported Proj from Store");
1794 }
1795
1796 /**
1797  * Transform the Projs from a Cmp.
1798  */
1799 static ir_node *gen_Proj_Cmp(ir_node *node)
1800 {
1801         (void) node;
1802         panic("not implemented");
1803 }
1804
1805 /**
1806  * transform Projs from a Div
1807  */
1808 static ir_node *gen_Proj_Div(ir_node *node)
1809 {
1810         ir_node  *pred     = get_Proj_pred(node);
1811         ir_node  *new_pred = be_transform_node(pred);
1812         long      pn       = get_Proj_proj(node);
1813
1814         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)
1815                || is_sparc_fdiv(new_pred));
1816         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
1817         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
1818         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
1819         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
1820         switch (pn) {
1821         case pn_Div_res:
1822                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1823         case pn_Div_M:
1824                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1825         default:
1826                 break;
1827         }
1828         panic("Unsupported Proj from Div");
1829 }
1830
1831 static ir_node *get_frame_base(void)
1832 {
1833         const arch_register_t *reg = cconv->omit_fp ? sp_reg : fp_reg;
1834         return be_prolog_get_reg_value(abihelper, reg);
1835 }
1836
1837 static ir_node *gen_Proj_Start(ir_node *node)
1838 {
1839         ir_node *block     = get_nodes_block(node);
1840         ir_node *new_block = be_transform_node(block);
1841         long     pn        = get_Proj_proj(node);
1842         /* make sure prolog is constructed */
1843         be_transform_node(get_Proj_pred(node));
1844
1845         switch ((pn_Start) pn) {
1846         case pn_Start_X_initial_exec:
1847                 /* exchange ProjX with a jump */
1848                 return new_bd_sparc_Ba(NULL, new_block);
1849         case pn_Start_M:
1850                 return be_prolog_get_memory(abihelper);
1851         case pn_Start_T_args:
1852                 return new_r_Bad(get_irn_irg(block), mode_T);
1853         case pn_Start_P_frame_base:
1854                 return get_frame_base();
1855         case pn_Start_max:
1856                 break;
1857         }
1858         panic("Unexpected start proj: %ld\n", pn);
1859 }
1860
1861 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1862 {
1863         long       pn          = get_Proj_proj(node);
1864         ir_node   *block       = get_nodes_block(node);
1865         ir_node   *new_block   = be_transform_node(block);
1866         ir_entity *entity      = get_irg_entity(current_ir_graph);
1867         ir_type   *method_type = get_entity_type(entity);
1868         ir_type   *param_type  = get_method_param_type(method_type, pn);
1869         const reg_or_stackslot_t *param;
1870
1871         /* Proj->Proj->Start must be a method argument */
1872         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1873
1874         param = &cconv->parameters[pn];
1875
1876         if (param->reg0 != NULL) {
1877                 /* argument transmitted in register */
1878                 ir_mode               *mode  = get_type_mode(param_type);
1879                 const arch_register_t *reg   = param->reg0;
1880                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1881
1882                 if (mode_is_float(mode)) {
1883                         ir_node *value1 = NULL;
1884
1885                         if (param->reg1 != NULL) {
1886                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1887                         } else if (param->entity != NULL) {
1888                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1889                                 ir_node *mem = be_prolog_get_memory(abihelper);
1890                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1891                                                                    mode_gp, param->entity,
1892                                                                    0, true);
1893                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1894                         }
1895
1896                         /* convert integer value to float */
1897                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1898                 }
1899                 return value;
1900         } else {
1901                 /* argument transmitted on stack */
1902                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1903                 ir_mode  *mode = get_type_mode(param->type);
1904                 ir_node  *base = get_frame_base();
1905                 ir_node  *load;
1906                 ir_node  *value;
1907
1908                 if (mode_is_float(mode)) {
1909                         load  = create_ldf(NULL, new_block, base, mem, mode,
1910                                            param->entity, 0, true);
1911                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1912                 } else {
1913                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
1914                                                     param->entity, 0, true);
1915                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1916                 }
1917                 set_irn_pinned(load, op_pin_state_floats);
1918
1919                 return value;
1920         }
1921 }
1922
1923 static ir_node *gen_Proj_Call(ir_node *node)
1924 {
1925         long     pn        = get_Proj_proj(node);
1926         ir_node *call      = get_Proj_pred(node);
1927         ir_node *new_call  = be_transform_node(call);
1928
1929         switch ((pn_Call) pn) {
1930         case pn_Call_M:
1931                 return new_r_Proj(new_call, mode_M, 0);
1932         case pn_Call_X_regular:
1933         case pn_Call_X_except:
1934         case pn_Call_T_result:
1935         case pn_Call_max:
1936                 break;
1937         }
1938         panic("Unexpected Call proj %ld\n", pn);
1939 }
1940
1941 /**
1942  * Finds number of output value of a mode_T node which is constrained to
1943  * a single specific register.
1944  */
1945 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
1946 {
1947         int n_outs = arch_irn_get_n_outs(node);
1948         int o;
1949
1950         for (o = 0; o < n_outs; ++o) {
1951                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
1952                 if (req == reg->single_req)
1953                         return o;
1954         }
1955         return -1;
1956 }
1957
1958 static ir_node *gen_Proj_Proj_Call(ir_node *node)
1959 {
1960         long                  pn            = get_Proj_proj(node);
1961         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
1962         ir_node              *new_call      = be_transform_node(call);
1963         ir_type              *function_type = get_Call_type(call);
1964         calling_convention_t *cconv
1965                 = sparc_decide_calling_convention(function_type, NULL);
1966         const reg_or_stackslot_t *res = &cconv->results[pn];
1967         const arch_register_t    *reg = res->reg0;
1968         ir_mode                  *mode;
1969         int                       regn;
1970
1971         assert(res->reg0 != NULL && res->reg1 == NULL);
1972         regn = find_out_for_reg(new_call, reg);
1973         if (regn < 0) {
1974                 panic("Internal error in calling convention for return %+F", node);
1975         }
1976         mode = res->reg0->reg_class->mode;
1977
1978         sparc_free_calling_convention(cconv);
1979
1980         return new_r_Proj(new_call, mode, regn);
1981 }
1982
1983 /**
1984  * Transform a Proj node.
1985  */
1986 static ir_node *gen_Proj(ir_node *node)
1987 {
1988         ir_node *pred = get_Proj_pred(node);
1989
1990         switch (get_irn_opcode(pred)) {
1991         case iro_Store:
1992                 return gen_Proj_Store(node);
1993         case iro_Load:
1994                 return gen_Proj_Load(node);
1995         case iro_Call:
1996                 return gen_Proj_Call(node);
1997         case iro_Cmp:
1998                 return gen_Proj_Cmp(node);
1999         case iro_Cond:
2000                 return be_duplicate_node(node);
2001         case iro_Div:
2002                 return gen_Proj_Div(node);
2003         case iro_Start:
2004                 return gen_Proj_Start(node);
2005         case iro_Proj: {
2006                 ir_node *pred_pred = get_Proj_pred(pred);
2007                 if (is_Call(pred_pred)) {
2008                         return gen_Proj_Proj_Call(node);
2009                 } else if (is_Start(pred_pred)) {
2010                         return gen_Proj_Proj_Start(node);
2011                 }
2012                 /* FALLTHROUGH */
2013         }
2014         default:
2015                 panic("code selection didn't expect Proj after %+F\n", pred);
2016         }
2017 }
2018
2019 /**
2020  * transform a Jmp
2021  */
2022 static ir_node *gen_Jmp(ir_node *node)
2023 {
2024         ir_node  *block     = get_nodes_block(node);
2025         ir_node  *new_block = be_transform_node(block);
2026         dbg_info *dbgi      = get_irn_dbg_info(node);
2027
2028         return new_bd_sparc_Ba(dbgi, new_block);
2029 }
2030
2031 /**
2032  * configure transformation callbacks
2033  */
2034 static void sparc_register_transformers(void)
2035 {
2036         be_start_transform_setup();
2037
2038         be_set_transform_function(op_Add,          gen_Add);
2039         be_set_transform_function(op_And,          gen_And);
2040         be_set_transform_function(op_Call,         gen_Call);
2041         be_set_transform_function(op_Cmp,          gen_Cmp);
2042         be_set_transform_function(op_Cond,         gen_Cond);
2043         be_set_transform_function(op_Const,        gen_Const);
2044         be_set_transform_function(op_Conv,         gen_Conv);
2045         be_set_transform_function(op_Div,          gen_Div);
2046         be_set_transform_function(op_Eor,          gen_Eor);
2047         be_set_transform_function(op_Jmp,          gen_Jmp);
2048         be_set_transform_function(op_Load,         gen_Load);
2049         be_set_transform_function(op_Minus,        gen_Minus);
2050         be_set_transform_function(op_Mul,          gen_Mul);
2051         be_set_transform_function(op_Mulh,         gen_Mulh);
2052         be_set_transform_function(op_Not,          gen_Not);
2053         be_set_transform_function(op_Or,           gen_Or);
2054         be_set_transform_function(op_Phi,          gen_Phi);
2055         be_set_transform_function(op_Proj,         gen_Proj);
2056         be_set_transform_function(op_Return,       gen_Return);
2057         be_set_transform_function(op_Sel,          gen_Sel);
2058         be_set_transform_function(op_Shl,          gen_Shl);
2059         be_set_transform_function(op_Shr,          gen_Shr);
2060         be_set_transform_function(op_Shrs,         gen_Shrs);
2061         be_set_transform_function(op_Start,        gen_Start);
2062         be_set_transform_function(op_Store,        gen_Store);
2063         be_set_transform_function(op_Sub,          gen_Sub);
2064         be_set_transform_function(op_SymConst,     gen_SymConst);
2065         be_set_transform_function(op_Unknown,      gen_Unknown);
2066
2067         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2068 }
2069
2070 /**
2071  * Transform a Firm graph into a SPARC graph.
2072  */
2073 void sparc_transform_graph(ir_graph *irg)
2074 {
2075         ir_entity *entity = get_irg_entity(irg);
2076         ir_type   *frame_type;
2077
2078         sparc_register_transformers();
2079
2080         node_to_stack = pmap_create();
2081
2082         mode_gp  = mode_Iu;
2083         mode_fp  = mode_F;
2084         mode_fp2 = mode_D;
2085         //mode_fp4 = ?
2086
2087         abihelper = be_abihelper_prepare(irg);
2088         be_collect_stacknodes(abihelper);
2089         cconv = sparc_decide_calling_convention(get_entity_type(entity), irg);
2090         create_stacklayout(irg);
2091
2092         be_transform_graph(irg, NULL);
2093
2094         be_abihelper_finish(abihelper);
2095         sparc_free_calling_convention(cconv);
2096
2097         frame_type = get_irg_frame_type(irg);
2098         if (get_type_state(frame_type) == layout_undefined)
2099                 default_layout_compound_type(frame_type);
2100
2101         pmap_destroy(node_to_stack);
2102         node_to_stack = NULL;
2103
2104         be_add_missing_keeps(irg);
2105
2106         /* do code placement, to optimize the position of constants */
2107         place_code(irg);
2108 }
2109
2110 void sparc_init_transform(void)
2111 {
2112         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2113 }