sparc: implement mode-neutral matching; support immediates for Cmp node
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @version $Id$
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28
29 #include "irnode_t.h"
30 #include "irgraph_t.h"
31 #include "irmode_t.h"
32 #include "irgmod.h"
33 #include "iredges.h"
34 #include "ircons.h"
35 #include "irprintf.h"
36 #include "iroptimize.h"
37 #include "dbginfo.h"
38 #include "iropt_t.h"
39 #include "debug.h"
40 #include "error.h"
41
42 #include "../benode.h"
43 #include "../beirg.h"
44 #include "../beutil.h"
45 #include "../betranshlp.h"
46 #include "../beabihelper.h"
47 #include "bearch_sparc_t.h"
48
49 #include "sparc_nodes_attr.h"
50 #include "sparc_transform.h"
51 #include "sparc_new_nodes.h"
52 #include "gen_sparc_new_nodes.h"
53
54 #include "gen_sparc_regalloc_if.h"
55 #include "sparc_cconv.h"
56
57 #include <limits.h>
58
59 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
60
61 static sparc_code_gen_t      *env_cg;
62 static beabi_helper_env_t    *abihelper;
63 static const arch_register_t *sp_reg = &sparc_gp_regs[REG_SP];
64 static const arch_register_t *fp_reg = &sparc_gp_regs[REG_FRAME_POINTER];
65 static calling_convention_t  *cconv  = NULL;
66 static ir_mode               *mode_gp;
67 static ir_mode               *mode_fp;
68 static ir_mode               *mode_fp2;
69 //static ir_mode               *mode_fp4;
70 static pmap                  *node_to_stack;
71
72 static inline int mode_needs_gp_reg(ir_mode *mode)
73 {
74         return mode_is_int(mode) || mode_is_reference(mode);
75 }
76
77 /**
78  * Create an And that will zero out upper bits.
79  *
80  * @param dbgi      debug info
81  * @param block     the basic block
82  * @param op        the original node
83  * @param src_bits  number of lower bits that will remain
84  */
85 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
86                                    int src_bits)
87 {
88         if (src_bits == 8) {
89                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
90         } else if (src_bits == 16) {
91                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
92                 ir_node *rshift = new_bd_sparc_Slr_imm(dbgi, block, lshift, NULL, 16);
93                 return rshift;
94         } else {
95                 panic("zero extension only supported for 8 and 16 bits");
96         }
97 }
98
99 /**
100  * Generate code for a sign extension.
101  *
102  * @param dbgi      debug info
103  * @param block     the basic block
104  * @param op        the original node
105  * @param src_bits  number of lower bits that will remain
106  */
107 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
108                                    int src_bits)
109 {
110         int shift_width = 32 - src_bits;
111         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
112         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
113         return rshift_node;
114 }
115
116 /**
117  * returns true if it is assured, that the upper bits of a node are "clean"
118  * which means for a 16 or 8 bit value, that the upper bits in the register
119  * are 0 for unsigned and a copy of the last significant bit for signed
120  * numbers.
121  */
122 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
123 {
124         (void) transformed_node;
125         (void) mode;
126         /* TODO */
127         return false;
128 }
129
130 /**
131  * Extend a value to 32 bit signed/unsigned depending on its mode.
132  *
133  * @param dbgi      debug info
134  * @param block     the basic block
135  * @param op        the original node
136  * @param orig_mode the original mode of op
137  */
138 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
139                               ir_mode *orig_mode)
140 {
141         int bits = get_mode_size_bits(orig_mode);
142         if (bits == 32)
143                 return op;
144
145         if (mode_is_signed(orig_mode)) {
146                 return gen_sign_extension(dbgi, block, op, bits);
147         } else {
148                 return gen_zero_extension(dbgi, block, op, bits);
149         }
150 }
151
152 typedef enum {
153         MATCH_NONE         = 0,
154         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
155         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
156                                            influence the significant lower bit at
157                                            all (for cases where mode < 32bit) */
158 } match_flags_t;
159
160 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
161 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
162 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
163 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
164
165 static bool is_value_imm_encodeable(int32_t value)
166 {
167         return -4096 <= value && value <= 4095;
168 }
169
170 /**
171  * checks if a node's value can be encoded as a immediate
172  */
173 static bool is_imm_encodeable(const ir_node *node)
174 {
175         long value;
176         if (!is_Const(node))
177                 return false;
178
179         value = get_tarval_long(get_Const_tarval(node));
180         return is_value_imm_encodeable(value);
181 }
182
183 static bool needs_extension(ir_mode *mode)
184 {
185         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
186 }
187
188 /**
189  * Check, if a given node is a Down-Conv, ie. a integer Conv
190  * from a mode with a mode with more bits to a mode with lesser bits.
191  * Moreover, we return only true if the node has not more than 1 user.
192  *
193  * @param node   the node
194  * @return non-zero if node is a Down-Conv
195  */
196 static bool is_downconv(const ir_node *node)
197 {
198         ir_mode *src_mode;
199         ir_mode *dest_mode;
200
201         if (!is_Conv(node))
202                 return false;
203
204         src_mode  = get_irn_mode(get_Conv_op(node));
205         dest_mode = get_irn_mode(node);
206         return
207                 mode_needs_gp_reg(src_mode)  &&
208                 mode_needs_gp_reg(dest_mode) &&
209                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
210 }
211
212 static ir_node *sparc_skip_downconv(ir_node *node)
213 {
214         while (is_downconv(node)) {
215                 node = get_Conv_op(node);
216         }
217         return node;
218 }
219
220 /**
221  * helper function for binop operations
222  *
223  * @param new_reg  register generation function ptr
224  * @param new_imm  immediate generation function ptr
225  */
226 static ir_node *gen_helper_binop_args(ir_node *node,
227                                       ir_node *op1, ir_node *op2,
228                                       match_flags_t flags,
229                                       new_binop_reg_func new_reg,
230                                       new_binop_imm_func new_imm)
231 {
232         dbg_info *dbgi  = get_irn_dbg_info(node);
233         ir_node  *block = be_transform_node(get_nodes_block(node));
234         ir_node  *new_op1;
235         ir_node  *new_op2;
236         ir_mode  *mode1;
237         ir_mode  *mode2;
238
239         if (flags & MATCH_MODE_NEUTRAL) {
240                 op1 = sparc_skip_downconv(op1);
241                 op2 = sparc_skip_downconv(op2);
242         }
243         mode1 = get_irn_mode(op1);
244         mode2 = get_irn_mode(op2);
245
246         if (is_imm_encodeable(op2)) {
247                 ir_node *new_op1   = be_transform_node(op1);
248                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
249                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
250                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
251                 }
252                 return new_imm(dbgi, block, new_op1, NULL, immediate);
253         }
254         new_op2 = be_transform_node(op2);
255         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
256                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
257         }
258
259         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
260                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
261                 return new_imm(dbgi, block, new_op2, NULL, immediate);
262         }
263
264         new_op1 = be_transform_node(op1);
265         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
266                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
267         }
268         return new_reg(dbgi, block, new_op1, new_op2);
269 }
270
271 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
272                                  new_binop_reg_func new_reg,
273                                  new_binop_imm_func new_imm)
274 {
275         ir_node *op1 = get_binop_left(node);
276         ir_node *op2 = get_binop_right(node);
277         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
278 }
279
280 /**
281  * helper function for FP binop operations
282  */
283 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
284                                    new_binop_fp_func new_func_single,
285                                    new_binop_fp_func new_func_double,
286                                    new_binop_fp_func new_func_quad)
287 {
288         ir_node  *block   = be_transform_node(get_nodes_block(node));
289         ir_node  *op1     = get_binop_left(node);
290         ir_node  *new_op1 = be_transform_node(op1);
291         ir_node  *op2     = get_binop_right(node);
292         ir_node  *new_op2 = be_transform_node(op2);
293         dbg_info *dbgi    = get_irn_dbg_info(node);
294         unsigned  bits    = get_mode_size_bits(mode);
295
296         switch (bits) {
297         case 32:
298                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
299         case 64:
300                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
301         case 128:
302                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
303         default:
304                 break;
305         }
306         panic("unsupported mode %+F for float op", mode);
307 }
308
309 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
310                                   new_unop_fp_func new_func_single,
311                                   new_unop_fp_func new_func_double,
312                                   new_unop_fp_func new_func_quad)
313 {
314         ir_node  *block   = be_transform_node(get_nodes_block(node));
315         ir_node  *op1     = get_binop_left(node);
316         ir_node  *new_op1 = be_transform_node(op1);
317         dbg_info *dbgi    = get_irn_dbg_info(node);
318         unsigned  bits    = get_mode_size_bits(mode);
319
320         switch (bits) {
321         case 32:
322                 return new_func_single(dbgi, block, new_op1, mode);
323         case 64:
324                 return new_func_double(dbgi, block, new_op1, mode);
325         case 128:
326                 return new_func_quad(dbgi, block, new_op1, mode);
327         default:
328                 break;
329         }
330         panic("unsupported mode %+F for float op", mode);
331 }
332
333 static ir_node *get_g0(void)
334 {
335         return be_prolog_get_reg_value(abihelper, &sparc_gp_regs[REG_G0]);
336 }
337
338 typedef struct address_t {
339         ir_node   *ptr;
340         ir_node   *ptr2;
341         ir_entity *entity;
342         int32_t    offset;
343 } address_t;
344
345 /**
346  * Match a load/store address
347  */
348 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
349 {
350         ir_node   *base   = ptr;
351         ir_node   *ptr2   = NULL;
352         int32_t    offset = 0;
353         ir_entity *entity = NULL;
354
355         if (is_Add(base)) {
356                 ir_node *add_right = get_Add_right(base);
357                 if (is_Const(add_right)) {
358                         base    = get_Add_left(base);
359                         offset += get_tarval_long(get_Const_tarval(add_right));
360                 }
361         }
362         /* Note that we don't match sub(x, Const) or chains of adds/subs
363          * because this should all be normalized by now */
364
365         /* we only use the symconst if we're the only user otherwise we probably
366          * won't save anything but produce multiple sethi+or combinations with
367          * just different offsets */
368         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
369                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
370                 ir_node  *block     = get_nodes_block(ptr);
371                 ir_node  *new_block = be_transform_node(block);
372                 entity = get_SymConst_entity(base);
373                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
374         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
375                 ptr2 = be_transform_node(get_Add_right(base));
376                 base = be_transform_node(get_Add_left(base));
377         } else {
378                 if (is_value_imm_encodeable(offset)) {
379                         base = be_transform_node(base);
380                 } else {
381                         base   = be_transform_node(ptr);
382                         offset = 0;
383                 }
384         }
385
386         address->ptr    = base;
387         address->ptr2   = ptr2;
388         address->entity = entity;
389         address->offset = offset;
390 }
391
392 /**
393  * Creates an sparc Add.
394  *
395  * @param node   FIRM node
396  * @return the created sparc Add node
397  */
398 static ir_node *gen_Add(ir_node *node)
399 {
400         ir_mode *mode = get_irn_mode(node);
401         ir_node *right;
402
403         if (mode_is_float(mode)) {
404                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
405                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
406         }
407
408         /* special case: + 0x1000 can be represented as - 0x1000 */
409         right = get_Add_right(node);
410         if (is_Const(right)) {
411                 tarval  *tv;
412                 uint32_t val;
413                 ir_node *left = get_Add_left(node);
414                 /* is this simple address arithmetic? then we can let the linker do
415                  * the calculation. */
416                 if (is_SymConst(left)) {
417                         dbg_info *dbgi  = get_irn_dbg_info(node);
418                         ir_node  *block = be_transform_node(get_nodes_block(node));
419                         address_t address;
420
421                         /* the value of use_ptr2 shouldn't matter here */
422                         match_address(node, &address, false);
423                         assert(is_sparc_SetHi(address.ptr));
424                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
425                                                    address.entity, address.offset);
426                 }
427
428                 tv  = get_Const_tarval(right);
429                 val = get_tarval_long(tv);
430                 if (val == 0x1000) {
431                         dbg_info *dbgi   = get_irn_dbg_info(node);
432                         ir_node  *block  = be_transform_node(get_nodes_block(node));
433                         ir_node  *op     = get_Add_left(node);
434                         ir_node  *new_op = be_transform_node(op);
435                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
436                 }
437         }
438
439         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
440                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
441 }
442
443 /**
444  * Creates an sparc Sub.
445  *
446  * @param node       FIRM node
447  * @return the created sparc Sub node
448  */
449 static ir_node *gen_Sub(ir_node *node)
450 {
451         ir_mode *mode = get_irn_mode(node);
452
453         if (mode_is_float(mode)) {
454                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
455                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
456         }
457
458         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
459 }
460
461 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
462                            ir_node *mem, ir_mode *mode, ir_entity *entity,
463                            long offset, bool is_frame_entity)
464 {
465         unsigned bits = get_mode_size_bits(mode);
466         assert(mode_is_float(mode));
467         if (bits == 32) {
468                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
469                                           offset, is_frame_entity);
470         } else if (bits == 64) {
471                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
472                                           offset, is_frame_entity);
473         } else {
474                 assert(bits == 128);
475                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
476                                           offset, is_frame_entity);
477         }
478 }
479
480 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
481                            ir_node *ptr, ir_node *mem, ir_mode *mode,
482                            ir_entity *entity, long offset,
483                            bool is_frame_entity)
484 {
485         unsigned bits = get_mode_size_bits(mode);
486         assert(mode_is_float(mode));
487         if (bits == 32) {
488                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
489                                           offset, is_frame_entity);
490         } else if (bits == 64) {
491                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
492                                           offset, is_frame_entity);
493         } else {
494                 assert(bits == 128);
495                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
496                                           offset, is_frame_entity);
497         }
498 }
499
500 /**
501  * Transforms a Load.
502  *
503  * @param node    the ir Load node
504  * @return the created sparc Load node
505  */
506 static ir_node *gen_Load(ir_node *node)
507 {
508         dbg_info *dbgi     = get_irn_dbg_info(node);
509         ir_mode  *mode     = get_Load_mode(node);
510         ir_node  *block    = be_transform_node(get_nodes_block(node));
511         ir_node  *ptr      = get_Load_ptr(node);
512         ir_node  *mem      = get_Load_mem(node);
513         ir_node  *new_mem  = be_transform_node(mem);
514         ir_node  *new_load = NULL;
515         address_t address;
516
517         if (mode_is_float(mode)) {
518                 match_address(ptr, &address, false);
519                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
520                                       address.entity, address.offset, false);
521         } else {
522                 match_address(ptr, &address, true);
523                 if (address.ptr2 != NULL) {
524                         assert(address.entity == NULL && address.offset == 0);
525                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
526                                                        address.ptr2, new_mem, mode);
527                 } else {
528                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
529                                                        mode, address.entity, address.offset,
530                                                        false);
531                 }
532         }
533         set_irn_pinned(new_load, get_irn_pinned(node));
534
535         return new_load;
536 }
537
538 /**
539  * Transforms a Store.
540  *
541  * @param node    the ir Store node
542  * @return the created sparc Store node
543  */
544 static ir_node *gen_Store(ir_node *node)
545 {
546         ir_node  *block    = be_transform_node(get_nodes_block(node));
547         ir_node  *ptr      = get_Store_ptr(node);
548         ir_node  *mem      = get_Store_mem(node);
549         ir_node  *new_mem  = be_transform_node(mem);
550         ir_node  *val      = get_Store_value(node);
551         ir_node  *new_val  = be_transform_node(val);
552         ir_mode  *mode     = get_irn_mode(val);
553         dbg_info *dbgi     = get_irn_dbg_info(node);
554         ir_node  *new_store = NULL;
555         address_t address;
556
557         if (mode_is_float(mode)) {
558                 /* TODO: variants with reg+reg address mode */
559                 match_address(ptr, &address, false);
560                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
561                                        mode, address.entity, address.offset, false);
562         } else {
563                 match_address(ptr, &address, true);
564                 if (address.ptr2 != NULL) {
565                         assert(address.entity == NULL && address.offset == 0);
566                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
567                                                         address.ptr2, new_mem, mode);
568                 } else {
569                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
570                                                         new_mem, mode, address.entity,
571                                                         address.offset, false);
572                 }
573         }
574         set_irn_pinned(new_store, get_irn_pinned(node));
575
576         return new_store;
577 }
578
579 /**
580  * Creates an sparc Mul.
581  * returns the lower 32bits of the 64bit multiply result
582  *
583  * @return the created sparc Mul node
584  */
585 static ir_node *gen_Mul(ir_node *node)
586 {
587         ir_mode *mode = get_irn_mode(node);
588         if (mode_is_float(mode)) {
589                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
590                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
591         }
592
593         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
594                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
595 }
596
597 /**
598  * Creates an sparc Mulh.
599  * Mulh returns the upper 32bits of a mul instruction
600  *
601  * @return the created sparc Mulh node
602  */
603 static ir_node *gen_Mulh(ir_node *node)
604 {
605         ir_mode *mode = get_irn_mode(node);
606         ir_node *mul;
607
608         if (mode_is_float(mode))
609                 panic("FP not supported yet");
610
611         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
612         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
613 }
614
615 static ir_node *gen_sign_extension_value(ir_node *node)
616 {
617         ir_node *block     = get_nodes_block(node);
618         ir_node *new_block = be_transform_node(block);
619         ir_node *new_node  = be_transform_node(node);
620         /* TODO: we could do some shortcuts for some value types probably.
621          * (For constants or other cases where we know the sign bit in
622          *  advance) */
623         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
624 }
625
626 /**
627  * Creates an sparc Div.
628  *
629  * @return the created sparc Div node
630  */
631 static ir_node *gen_Div(ir_node *node)
632 {
633         dbg_info *dbgi      = get_irn_dbg_info(node);
634         ir_node  *block     = get_nodes_block(node);
635         ir_node  *new_block = be_transform_node(block);
636         ir_mode  *mode      = get_Div_resmode(node);
637         ir_node  *left      = get_Div_left(node);
638         ir_node  *left_low  = be_transform_node(left);
639         ir_node  *right     = get_Div_right(node);
640         ir_node  *res;
641
642         assert(!mode_is_float(mode));
643         if (mode_is_signed(mode)) {
644                 ir_node *left_high = gen_sign_extension_value(left);
645
646                 if (is_imm_encodeable(right)) {
647                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
648                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
649                                                     NULL, immediate);
650                 } else {
651                         ir_node *new_right = be_transform_node(right);
652                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
653                                                     new_right);
654                 }
655         } else {
656                 ir_node *left_high = get_g0();
657                 if (is_imm_encodeable(right)) {
658                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
659                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
660                                                     NULL, immediate);
661                 } else {
662                         ir_node *new_right = be_transform_node(right);
663                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
664                                                     new_right);
665                 }
666         }
667
668         return res;
669 }
670
671 static ir_node *gen_Quot(ir_node *node)
672 {
673         ir_mode *mode = get_Quot_resmode(node);
674         assert(mode_is_float(mode));
675         return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
676                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
677 }
678
679 static ir_node *gen_Abs(ir_node *node)
680 {
681         ir_mode *const mode = get_irn_mode(node);
682
683         if (mode_is_float(mode)) {
684                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
685                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
686         } else {
687                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
688                 dbg_info *const dbgi   = get_irn_dbg_info(node);
689                 ir_node  *const op     = get_Abs_op(node);
690                 ir_node  *const new_op = be_transform_node(op);
691                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
692                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
693                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
694                 return sub;
695         }
696 }
697
698 /**
699  * Transforms a Not node.
700  *
701  * @return the created sparc Not node
702  */
703 static ir_node *gen_Not(ir_node *node)
704 {
705         ir_node  *op     = get_Not_op(node);
706         ir_node  *zero   = get_g0();
707         dbg_info *dbgi   = get_irn_dbg_info(node);
708         ir_node  *block  = be_transform_node(get_nodes_block(node));
709         ir_node  *new_op = be_transform_node(op);
710
711         /* Note: Not(Eor()) is normalize in firm locatopts already so
712          * we don't match it for xnor here */
713
714         /* Not can be represented with xnor 0, n */
715         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
716 }
717
718 static ir_node *gen_And(ir_node *node)
719 {
720         ir_node *left  = get_And_left(node);
721         ir_node *right = get_And_right(node);
722
723         if (is_Not(right)) {
724                 ir_node *not_op = get_Not_op(right);
725                 return gen_helper_binop_args(node, left, not_op, MATCH_MODE_NEUTRAL,
726                                              new_bd_sparc_AndN_reg,
727                                              new_bd_sparc_AndN_imm);
728         }
729         if (is_Not(left)) {
730                 ir_node *not_op = get_Not_op(left);
731                 return gen_helper_binop_args(node, right, not_op, MATCH_MODE_NEUTRAL,
732                                              new_bd_sparc_AndN_reg,
733                                              new_bd_sparc_AndN_imm);
734         }
735
736         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
737                                 new_bd_sparc_And_reg, new_bd_sparc_And_imm);
738 }
739
740 static ir_node *gen_Or(ir_node *node)
741 {
742         ir_node *left  = get_Or_left(node);
743         ir_node *right = get_Or_right(node);
744
745         if (is_Not(right)) {
746                 ir_node *not_op = get_Not_op(right);
747                 return gen_helper_binop_args(node, left, not_op, MATCH_MODE_NEUTRAL,
748                                              new_bd_sparc_OrN_reg,
749                                              new_bd_sparc_OrN_imm);
750         }
751         if (is_Not(left)) {
752                 ir_node *not_op = get_Not_op(left);
753                 return gen_helper_binop_args(node, right, not_op, MATCH_MODE_NEUTRAL,
754                                              new_bd_sparc_OrN_reg,
755                                              new_bd_sparc_OrN_imm);
756         }
757
758         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
759                                 new_bd_sparc_Or_reg, new_bd_sparc_Or_imm);
760 }
761
762 static ir_node *gen_Eor(ir_node *node)
763 {
764         ir_node *left  = get_Eor_left(node);
765         ir_node *right = get_Eor_right(node);
766
767         if (is_Not(right)) {
768                 ir_node *not_op = get_Not_op(right);
769                 return gen_helper_binop_args(node, left, not_op,
770                                              MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
771                                              new_bd_sparc_XNor_reg,
772                                              new_bd_sparc_XNor_imm);
773         }
774         if (is_Not(left)) {
775                 ir_node *not_op = get_Not_op(left);
776                 return gen_helper_binop_args(node, not_op, right,
777                                              MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
778                                              new_bd_sparc_XNor_reg,
779                                              new_bd_sparc_XNor_imm);
780         }
781
782         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
783                                 new_bd_sparc_Xor_reg, new_bd_sparc_Xor_imm);
784 }
785
786 static ir_node *gen_Shl(ir_node *node)
787 {
788         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
789 }
790
791 static ir_node *gen_Shr(ir_node *node)
792 {
793         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Slr_reg, new_bd_sparc_Slr_imm);
794 }
795
796 static ir_node *gen_Shrs(ir_node *node)
797 {
798         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
799 }
800
801 /**
802  * Transforms a Minus node.
803  */
804 static ir_node *gen_Minus(ir_node *node)
805 {
806         ir_mode  *mode = get_irn_mode(node);
807         ir_node  *op;
808         ir_node  *block;
809         ir_node  *new_op;
810         ir_node  *zero;
811         dbg_info *dbgi;
812
813         if (mode_is_float(mode)) {
814                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
815                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
816         }
817         block  = be_transform_node(get_nodes_block(node));
818         dbgi   = get_irn_dbg_info(node);
819         op     = get_Minus_op(node);
820         new_op = be_transform_node(op);
821         zero   = get_g0();
822         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
823 }
824
825 /**
826  * Create an entity for a given (floating point) tarval
827  */
828 static ir_entity *create_float_const_entity(tarval *tv)
829 {
830         ir_entity        *entity = (ir_entity*) pmap_get(env_cg->constants, tv);
831         ir_initializer_t *initializer;
832         ir_mode          *mode;
833         ir_type          *type;
834         ir_type          *glob;
835
836         if (entity != NULL)
837                 return entity;
838
839         mode   = get_tarval_mode(tv);
840         type   = get_type_for_mode(mode);
841         glob   = get_glob_type();
842         entity = new_entity(glob, id_unique("C%u"), type);
843         set_entity_visibility(entity, ir_visibility_private);
844         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
845
846         initializer = create_initializer_tarval(tv);
847         set_entity_initializer(entity, initializer);
848
849         pmap_insert(env_cg->constants, tv, entity);
850         return entity;
851 }
852
853 static ir_node *gen_Const(ir_node *node)
854 {
855         ir_node  *block = be_transform_node(get_nodes_block(node));
856         ir_mode  *mode  = get_irn_mode(node);
857         dbg_info *dbgi  = get_irn_dbg_info(node);
858         tarval   *tv;
859         long      value;
860
861         if (mode_is_float(mode)) {
862                 tarval    *tv     = get_Const_tarval(node);
863                 ir_entity *entity = create_float_const_entity(tv);
864                 ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
865                 ir_node   *mem    = new_NoMem();
866                 ir_node   *new_op
867                         = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
868                 ir_node   *proj   = new_Proj(new_op, mode, pn_sparc_Ldf_res);
869                 be_dep_on_frame(hi);
870
871                 set_irn_pinned(new_op, op_pin_state_floats);
872                 return proj;
873         }
874
875         tv    = get_Const_tarval(node);
876         value = get_tarval_long(tv);
877         if (value == 0) {
878                 return get_g0();
879         } else if (-4096 <= value && value <= 4095) {
880                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
881         } else {
882                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
883                 be_dep_on_frame(hi);
884                 if ((value & 0x3ff) != 0) {
885                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
886                 } else {
887                         return hi;
888                 }
889         }
890 }
891
892 static ir_mode *get_cmp_mode(ir_node *b_value)
893 {
894         ir_node *pred;
895         ir_node *op;
896
897         if (!is_Proj(b_value))
898                 panic("can't determine cond signednes");
899         pred = get_Proj_pred(b_value);
900         if (!is_Cmp(pred))
901                 panic("can't determine cond signednes (no cmp)");
902         op = get_Cmp_left(pred);
903         return get_irn_mode(op);
904 }
905
906 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
907                              int32_t offset)
908 {
909         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
910         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
911         be_dep_on_frame(hi);
912         return low;
913 }
914
915 static ir_node *gen_SwitchJmp(ir_node *node)
916 {
917         dbg_info        *dbgi         = get_irn_dbg_info(node);
918         ir_node         *block        = be_transform_node(get_nodes_block(node));
919         ir_node         *selector     = get_Cond_selector(node);
920         ir_node         *new_selector = be_transform_node(selector);
921         long             switch_min   = LONG_MAX;
922         long             switch_max   = LONG_MIN;
923         long             default_pn   = get_Cond_default_proj(node);
924         ir_entity       *entity;
925         ir_node         *table_address;
926         ir_node         *index;
927         ir_node         *load;
928         ir_node         *address;
929         unsigned         length;
930         const ir_edge_t *edge;
931
932         /* switch with smaller mode not implemented yet */
933         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
934
935         foreach_out_edge(node, edge) {
936                 ir_node *proj = get_edge_src_irn(edge);
937                 long     pn   = get_Proj_proj(proj);
938                 if (pn == default_pn)
939                         continue;
940
941                 switch_min = pn<switch_min ? pn : switch_min;
942                 switch_max = pn>switch_max ? pn : switch_max;
943         }
944         length = (unsigned long) (switch_max - switch_min);
945         if (length > 16000) {
946                 panic("Size of switch %+F bigger than 16000", node);
947         }
948
949         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
950         set_entity_visibility(entity, ir_visibility_private);
951         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
952
953         /* TODO: this code does not construct code to check for access
954          * out-of bounds of the jumptable yet. I think we should put this stuff
955          * into the switch_lowering phase to get some additional optimisations
956          * done. */
957
958         /* construct base address */
959         table_address = make_address(dbgi, block, entity,
960                                      -switch_min * get_mode_size_bytes(mode_gp));
961         /* scale index */
962         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
963         /* load from jumptable */
964         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index, new_NoMem(),
965                                    mode_gp);
966         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
967
968         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
969 }
970
971 static ir_node *gen_Cond(ir_node *node)
972 {
973         ir_node  *selector = get_Cond_selector(node);
974         ir_mode  *mode     = get_irn_mode(selector);
975         ir_mode  *cmp_mode;
976         ir_node  *block;
977         ir_node  *flag_node;
978         bool      is_unsigned;
979         pn_Cmp    pnc;
980         dbg_info *dbgi;
981
982         // switch/case jumps
983         if (mode != mode_b) {
984                 return gen_SwitchJmp(node);
985         }
986
987         // regular if/else jumps
988         assert(is_Proj(selector));
989         assert(is_Cmp(get_Proj_pred(selector)));
990
991         cmp_mode = get_cmp_mode(selector);
992
993         block       = be_transform_node(get_nodes_block(node));
994         dbgi        = get_irn_dbg_info(node);
995         flag_node   = be_transform_node(get_Proj_pred(selector));
996         pnc         = get_Proj_proj(selector);
997         is_unsigned = !mode_is_signed(cmp_mode);
998         if (mode_is_float(cmp_mode)) {
999                 assert(!is_unsigned);
1000                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, pnc);
1001         } else {
1002                 return new_bd_sparc_Bicc(dbgi, block, flag_node, pnc, is_unsigned);
1003         }
1004 }
1005
1006 /**
1007  * transform Cmp
1008  */
1009 static ir_node *gen_Cmp(ir_node *node)
1010 {
1011         ir_node  *op1      = get_Cmp_left(node);
1012         ir_node  *op2      = get_Cmp_right(node);
1013         ir_mode  *cmp_mode = get_irn_mode(op1);
1014         assert(get_irn_mode(op2) == cmp_mode);
1015
1016         if (mode_is_float(cmp_mode)) {
1017                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1018                 dbg_info *dbgi    = get_irn_dbg_info(node);
1019                 ir_node  *new_op1 = be_transform_node(op1);
1020                 ir_node  *new_op2 = be_transform_node(op2);
1021                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1022                 if (bits == 32) {
1023                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1024                 } else if (bits == 64) {
1025                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1026                 } else {
1027                         assert(bits == 128);
1028                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1029                 }
1030         }
1031
1032         /* integer compare */
1033         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1034                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1035 }
1036
1037 /**
1038  * Transforms a SymConst node.
1039  */
1040 static ir_node *gen_SymConst(ir_node *node)
1041 {
1042         ir_entity *entity    = get_SymConst_entity(node);
1043         dbg_info  *dbgi      = get_irn_dbg_info(node);
1044         ir_node   *block     = get_nodes_block(node);
1045         ir_node   *new_block = be_transform_node(block);
1046         return make_address(dbgi, new_block, entity, 0);
1047 }
1048
1049 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1050                              ir_mode *src_mode, ir_mode *dst_mode)
1051 {
1052         unsigned src_bits = get_mode_size_bits(src_mode);
1053         unsigned dst_bits = get_mode_size_bits(dst_mode);
1054         if (src_bits == 32) {
1055                 if (dst_bits == 64) {
1056                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1057                 } else {
1058                         assert(dst_bits == 128);
1059                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1060                 }
1061         } else if (src_bits == 64) {
1062                 if (dst_bits == 32) {
1063                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1064                 } else {
1065                         assert(dst_bits == 128);
1066                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1067                 }
1068         } else {
1069                 assert(src_bits == 128);
1070                 if (dst_bits == 32) {
1071                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1072                 } else {
1073                         assert(dst_bits == 64);
1074                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1075                 }
1076         }
1077 }
1078
1079 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1080                             ir_mode *src_mode)
1081 {
1082         unsigned bits = get_mode_size_bits(src_mode);
1083         if (bits == 32) {
1084                 return new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1085         } else if (bits == 64) {
1086                 return new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1087         } else {
1088                 assert(bits == 128);
1089                 return new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1090         }
1091 }
1092
1093 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1094                             ir_mode *dst_mode)
1095 {
1096         unsigned bits = get_mode_size_bits(dst_mode);
1097         if (bits == 32) {
1098                 return new_bd_sparc_fitof_s(dbgi, block, op, dst_mode);
1099         } else if (bits == 64) {
1100                 return new_bd_sparc_fitof_d(dbgi, block, op, dst_mode);
1101         } else {
1102                 assert(bits == 128);
1103                 return new_bd_sparc_fitof_q(dbgi, block, op, dst_mode);
1104         }
1105 }
1106
1107 /**
1108  * Transforms a Conv node.
1109  *
1110  */
1111 static ir_node *gen_Conv(ir_node *node)
1112 {
1113         ir_node  *block    = be_transform_node(get_nodes_block(node));
1114         ir_node  *op       = get_Conv_op(node);
1115         ir_node  *new_op   = be_transform_node(op);
1116         ir_mode  *src_mode = get_irn_mode(op);
1117         ir_mode  *dst_mode = get_irn_mode(node);
1118         dbg_info *dbg      = get_irn_dbg_info(node);
1119
1120         int src_bits = get_mode_size_bits(src_mode);
1121         int dst_bits = get_mode_size_bits(dst_mode);
1122
1123         if (src_mode == dst_mode)
1124                 return new_op;
1125
1126         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1127                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1128
1129                 if (mode_is_float(src_mode)) {
1130                         if (mode_is_float(dst_mode)) {
1131                                 /* float -> float conv */
1132                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1133                         } else {
1134                                 /* float -> int conv */
1135                                 if (!mode_is_signed(dst_mode))
1136                                         panic("float to unsigned not implemented yet");
1137                                 return create_ftoi(dbg, block, new_op, src_mode);
1138                         }
1139                 } else {
1140                         /* int -> float conv */
1141                         if (!mode_is_signed(src_mode))
1142                                 panic("unsigned to float not implemented yet");
1143                         return create_itof(dbg, block, new_op, dst_mode);
1144                 }
1145         } else { /* complete in gp registers */
1146                 int min_bits;
1147                 ir_mode *min_mode;
1148
1149                 if (src_bits == dst_bits) {
1150                         /* kill unnecessary conv */
1151                         return new_op;
1152                 }
1153
1154                 if (src_bits < dst_bits) {
1155                         min_bits = src_bits;
1156                         min_mode = src_mode;
1157                 } else {
1158                         min_bits = dst_bits;
1159                         min_mode = dst_mode;
1160                 }
1161
1162                 if (upper_bits_clean(new_op, min_mode)) {
1163                         return new_op;
1164                 }
1165
1166                 if (mode_is_signed(min_mode)) {
1167                         return gen_sign_extension(dbg, block, new_op, min_bits);
1168                 } else {
1169                         return gen_zero_extension(dbg, block, new_op, min_bits);
1170                 }
1171         }
1172 }
1173
1174 static ir_node *gen_Unknown(ir_node *node)
1175 {
1176         /* just produce a 0 */
1177         ir_mode *mode = get_irn_mode(node);
1178         if (mode_is_float(mode)) {
1179                 panic("FP not implemented");
1180                 be_dep_on_frame(node);
1181                 return node;
1182         } else if (mode_needs_gp_reg(mode)) {
1183                 return get_g0();
1184         }
1185
1186         panic("Unexpected Unknown mode");
1187 }
1188
1189 /**
1190  * Produces the type which sits between the stack args and the locals on the
1191  * stack.
1192  */
1193 static ir_type *sparc_get_between_type(void)
1194 {
1195         static ir_type *between_type = NULL;
1196
1197         if (between_type == NULL) {
1198                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1199                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1200         }
1201
1202         return between_type;
1203 }
1204
1205 static void create_stacklayout(ir_graph *irg)
1206 {
1207         ir_entity         *entity        = get_irg_entity(irg);
1208         ir_type           *function_type = get_entity_type(entity);
1209         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1210         ir_type           *arg_type;
1211         int                p;
1212         int                n_params;
1213
1214         /* calling conventions must be decided by now */
1215         assert(cconv != NULL);
1216
1217         /* construct argument type */
1218         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1219         n_params = get_method_n_params(function_type);
1220         for (p = 0; p < n_params; ++p) {
1221                 reg_or_stackslot_t *param = &cconv->parameters[p];
1222                 char                buf[128];
1223                 ident              *id;
1224
1225                 if (param->type == NULL)
1226                         continue;
1227
1228                 snprintf(buf, sizeof(buf), "param_%d", p);
1229                 id            = new_id_from_str(buf);
1230                 param->entity = new_entity(arg_type, id, param->type);
1231                 set_entity_offset(param->entity, param->offset);
1232         }
1233
1234         memset(layout, 0, sizeof(*layout));
1235
1236         layout->frame_type     = get_irg_frame_type(irg);
1237         layout->between_type   = sparc_get_between_type();
1238         layout->arg_type       = arg_type;
1239         layout->initial_offset = 0;
1240         layout->initial_bias   = 0;
1241         layout->stack_dir      = -1;
1242         layout->sp_relative    = false;
1243
1244         assert(N_FRAME_TYPES == 3);
1245         layout->order[0] = layout->frame_type;
1246         layout->order[1] = layout->between_type;
1247         layout->order[2] = layout->arg_type;
1248 }
1249
1250 /**
1251  * transform the start node to the prolog code + initial barrier
1252  */
1253 static ir_node *gen_Start(ir_node *node)
1254 {
1255         ir_graph  *irg           = get_irn_irg(node);
1256         ir_entity *entity        = get_irg_entity(irg);
1257         ir_type   *function_type = get_entity_type(entity);
1258         ir_node   *block         = get_nodes_block(node);
1259         ir_node   *new_block     = be_transform_node(block);
1260         dbg_info  *dbgi          = get_irn_dbg_info(node);
1261         ir_node   *mem;
1262         ir_node   *start;
1263         ir_node   *sp;
1264         ir_node   *fp;
1265         ir_node   *barrier;
1266         ir_node   *save;
1267         int        i;
1268
1269         /* stackpointer is important at function prolog */
1270         be_prolog_add_reg(abihelper, sp_reg,
1271                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1272         be_prolog_add_reg(abihelper, &sparc_gp_regs[REG_G0],
1273                 arch_register_req_type_ignore);
1274         /* function parameters in registers */
1275         for (i = 0; i < get_method_n_params(function_type); ++i) {
1276                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1277                 if (param->reg0 != NULL)
1278                         be_prolog_add_reg(abihelper, param->reg0, 0);
1279                 if (param->reg1 != NULL)
1280                         be_prolog_add_reg(abihelper, param->reg1, 0);
1281         }
1282
1283         start = be_prolog_create_start(abihelper, dbgi, new_block);
1284
1285         mem  = be_prolog_get_memory(abihelper);
1286         sp   = be_prolog_get_reg_value(abihelper, sp_reg);
1287         save = new_bd_sparc_Save(NULL, block, sp, mem, SPARC_MIN_STACKSIZE);
1288         fp   = new_r_Proj(save, mode_gp, pn_sparc_Save_frame);
1289         sp   = new_r_Proj(save, mode_gp, pn_sparc_Save_stack);
1290         mem  = new_r_Proj(save, mode_M, pn_sparc_Save_mem);
1291         arch_set_irn_register(fp, fp_reg);
1292         arch_set_irn_register(sp, sp_reg);
1293
1294         be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1295         be_prolog_set_reg_value(abihelper, fp_reg, fp);
1296
1297         sp = be_new_IncSP(sp_reg, new_block, sp, BE_STACK_FRAME_SIZE_EXPAND, 0);
1298         be_prolog_set_reg_value(abihelper, sp_reg, sp);
1299         be_prolog_set_memory(abihelper, mem);
1300
1301         barrier = be_prolog_create_barrier(abihelper, new_block);
1302
1303         return barrier;
1304 }
1305
1306 static ir_node *get_stack_pointer_for(ir_node *node)
1307 {
1308         /* get predecessor in stack_order list */
1309         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1310         ir_node *stack_pred_transformed;
1311         ir_node *stack;
1312
1313         if (stack_pred == NULL) {
1314                 /* first stack user in the current block. We can simply use the
1315                  * initial sp_proj for it */
1316                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1317                 return sp_proj;
1318         }
1319
1320         stack_pred_transformed = be_transform_node(stack_pred);
1321         stack                  = pmap_get(node_to_stack, stack_pred);
1322         if (stack == NULL) {
1323                 return get_stack_pointer_for(stack_pred);
1324         }
1325
1326         return stack;
1327 }
1328
1329 /**
1330  * transform a Return node into epilogue code + return statement
1331  */
1332 static ir_node *gen_Return(ir_node *node)
1333 {
1334         ir_node  *block          = get_nodes_block(node);
1335         ir_node  *new_block      = be_transform_node(block);
1336         dbg_info *dbgi           = get_irn_dbg_info(node);
1337         ir_node  *mem            = get_Return_mem(node);
1338         ir_node  *new_mem        = be_transform_node(mem);
1339         ir_node  *sp_proj        = get_stack_pointer_for(node);
1340         int       n_res          = get_Return_n_ress(node);
1341         ir_node  *bereturn;
1342         ir_node  *incsp;
1343         int       i;
1344
1345         be_epilog_begin(abihelper);
1346         be_epilog_set_memory(abihelper, new_mem);
1347         /* connect stack pointer with initial stack pointer. fix_stack phase
1348            will later serialize all stack pointer adjusting nodes */
1349         be_epilog_add_reg(abihelper, sp_reg,
1350                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1351                         sp_proj);
1352
1353         /* result values */
1354         for (i = 0; i < n_res; ++i) {
1355                 ir_node                  *res_value     = get_Return_res(node, i);
1356                 ir_node                  *new_res_value = be_transform_node(res_value);
1357                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1358                 const arch_register_t    *reg           = slot->reg0;
1359                 assert(slot->reg1 == NULL);
1360                 be_epilog_add_reg(abihelper, reg, 0, new_res_value);
1361         }
1362
1363         /* create the barrier before the epilog code */
1364         be_epilog_create_barrier(abihelper, new_block);
1365
1366         /* epilog code: an incsp */
1367         sp_proj = be_epilog_get_reg_value(abihelper, sp_reg);
1368         incsp   = be_new_IncSP(sp_reg, new_block, sp_proj,
1369                                BE_STACK_FRAME_SIZE_SHRINK, 0);
1370         be_epilog_set_reg_value(abihelper, sp_reg, incsp);
1371
1372         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1373
1374         return bereturn;
1375 }
1376
1377 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1378                                      ir_node *value0, ir_node *value1)
1379 {
1380         ir_graph *irg   = current_ir_graph;
1381         ir_node  *sp    = get_irg_frame(irg);
1382         ir_node  *nomem = new_NoMem();
1383         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1384                                               mode_gp, NULL, 0, true);
1385         ir_mode  *mode;
1386         ir_node  *ldf;
1387         ir_node  *mem;
1388         set_irn_pinned(st, op_pin_state_floats);
1389
1390         if (value1 != NULL) {
1391                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1392                                                    mode_gp, NULL, 4, true);
1393                 ir_node *in[2] = { st, st1 };
1394                 ir_node *sync  = new_r_Sync(block, 2, in);
1395                 set_irn_pinned(st1, op_pin_state_floats);
1396                 mem  = sync;
1397                 mode = mode_fp2;
1398         } else {
1399                 mem  = st;
1400                 mode = mode_fp;
1401         }
1402
1403         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1404         set_irn_pinned(ldf, op_pin_state_floats);
1405
1406         return new_Proj(ldf, mode, pn_sparc_Ldf_res);
1407 }
1408
1409 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1410                                  ir_node *node, ir_mode *float_mode,
1411                                  ir_node **result)
1412 {
1413         ir_graph *irg   = current_ir_graph;
1414         ir_node  *stack = get_irg_frame(irg);
1415         ir_node  *nomem = new_NoMem();
1416         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1417                                      NULL, 0, true);
1418         int       bits  = get_mode_size_bits(float_mode);
1419         ir_node  *ld;
1420         set_irn_pinned(stf, op_pin_state_floats);
1421
1422         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1423         set_irn_pinned(ld, op_pin_state_floats);
1424         result[0] = new_Proj(ld, mode_gp, pn_sparc_Ld_res);
1425
1426         if (bits == 64) {
1427                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1428                                                    NULL, 4, true);
1429                 set_irn_pinned(ld, op_pin_state_floats);
1430                 result[1] = new_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1431
1432                 arch_irn_add_flags(ld, sparc_arch_irn_flag_needs_64bit_spillslot);
1433                 arch_irn_add_flags(ld2, sparc_arch_irn_flag_needs_64bit_spillslot);
1434         } else {
1435                 assert(bits == 32);
1436                 result[1] = NULL;
1437         }
1438 }
1439
1440 static ir_node *gen_Call(ir_node *node)
1441 {
1442         ir_graph        *irg          = get_irn_irg(node);
1443         ir_node         *callee       = get_Call_ptr(node);
1444         ir_node         *block        = get_nodes_block(node);
1445         ir_node         *new_block    = be_transform_node(block);
1446         ir_node         *mem          = get_Call_mem(node);
1447         ir_node         *new_mem      = be_transform_node(mem);
1448         dbg_info        *dbgi         = get_irn_dbg_info(node);
1449         ir_type         *type         = get_Call_type(node);
1450         int              n_params     = get_Call_n_params(node);
1451         int              n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1452         /* max inputs: memory, callee, register arguments */
1453         int              max_inputs   = 2 + n_param_regs;
1454         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1455         ir_node        **sync_ins     = ALLOCAN(ir_node*, max_inputs);
1456         struct obstack  *obst         = be_get_be_obst(irg);
1457         const arch_register_req_t **in_req
1458                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1459         calling_convention_t *cconv
1460                 = sparc_decide_calling_convention(type, true);
1461         int              in_arity     = 0;
1462         int              sync_arity   = 0;
1463         int              n_caller_saves
1464                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1465         ir_entity       *entity       = NULL;
1466         ir_node         *new_frame    = get_stack_pointer_for(node);
1467         ir_node         *incsp;
1468         int              mem_pos;
1469         ir_node         *res;
1470         int              p;
1471         int              i;
1472         int              o;
1473         int              out_arity;
1474
1475         assert(n_params == get_method_n_params(type));
1476
1477         /* construct arguments */
1478
1479         /* memory input */
1480         in_req[in_arity] = arch_no_register_req;
1481         mem_pos          = in_arity;
1482         ++in_arity;
1483
1484         /* stack pointer input */
1485         /* construct an IncSP -> we have to always be sure that the stack is
1486          * aligned even if we don't push arguments on it */
1487         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1488                              cconv->param_stack_size, 1);
1489         in_req[in_arity] = sp_reg->single_req;
1490         in[in_arity]     = incsp;
1491         ++in_arity;
1492
1493         /* parameters */
1494         for (p = 0; p < n_params; ++p) {
1495                 ir_node                  *value      = get_Call_param(node, p);
1496                 ir_node                  *new_value  = be_transform_node(value);
1497                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1498                 ir_type                  *param_type = get_method_param_type(type, p);
1499                 ir_mode                  *mode       = get_type_mode(param_type);
1500                 ir_node                  *new_values[2];
1501                 ir_node                  *str;
1502
1503                 if (mode_is_float(mode) && param->reg0 != NULL) {
1504                         unsigned size_bits = get_mode_size_bits(mode);
1505                         assert(size_bits <= 64);
1506                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1507                 } else {
1508                         new_values[0] = new_value;
1509                         new_values[1] = NULL;
1510                 }
1511
1512                 /* put value into registers */
1513                 if (param->reg0 != NULL) {
1514                         in[in_arity]     = new_values[0];
1515                         in_req[in_arity] = param->reg0->single_req;
1516                         ++in_arity;
1517                         if (new_values[1] == NULL)
1518                                 continue;
1519                 }
1520                 if (param->reg1 != NULL) {
1521                         assert(new_values[1] != NULL);
1522                         in[in_arity]     = new_values[1];
1523                         in_req[in_arity] = param->reg1->single_req;
1524                         ++in_arity;
1525                         continue;
1526                 }
1527
1528                 /* we need a store if we're here */
1529                 if (new_values[1] != NULL) {
1530                         new_value = new_values[1];
1531                         mode      = mode_gp;
1532                 }
1533
1534                 /* create a parameter frame if necessary */
1535                 if (mode_is_float(mode)) {
1536                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1537                                          mode, NULL, param->offset, true);
1538                 } else {
1539                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1540                                                   new_mem, mode, NULL, param->offset, true);
1541                 }
1542                 set_irn_pinned(str, op_pin_state_floats);
1543                 sync_ins[sync_arity++] = str;
1544         }
1545         assert(in_arity <= max_inputs);
1546
1547         /* construct memory input */
1548         if (sync_arity == 0) {
1549                 in[mem_pos] = new_mem;
1550         } else if (sync_arity == 1) {
1551                 in[mem_pos] = sync_ins[0];
1552         } else {
1553                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1554         }
1555
1556         if (is_SymConst(callee)) {
1557                 entity = get_SymConst_entity(callee);
1558         } else {
1559                 in[in_arity]     = be_transform_node(callee);
1560                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1561                 ++in_arity;
1562         }
1563
1564         /* outputs:
1565          *  - memory
1566          *  - caller saves
1567          */
1568         out_arity = 1 + n_caller_saves;
1569
1570         /* create call node */
1571         if (entity != NULL) {
1572                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1573                                             entity, 0);
1574         } else {
1575                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1576         }
1577         set_sparc_in_req_all(res, in_req);
1578
1579         /* create output register reqs */
1580         o = 0;
1581         arch_set_out_register_req(res, o++, arch_no_register_req);
1582         for (i = 0; i < n_caller_saves; ++i) {
1583                 const arch_register_t *reg = caller_saves[i];
1584                 arch_set_out_register_req(res, o++, reg->single_req);
1585         }
1586         assert(o == out_arity);
1587
1588         /* copy pinned attribute */
1589         set_irn_pinned(res, get_irn_pinned(node));
1590
1591         /* IncSP to destroy the call stackframe */
1592         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1593         /* if we are the last IncSP producer in a block then we have to keep
1594          * the stack value.
1595          * Note: This here keeps all producers which is more than necessary */
1596         add_irn_dep(incsp, res);
1597         keep_alive(incsp);
1598
1599         pmap_insert(node_to_stack, node, incsp);
1600
1601         sparc_free_calling_convention(cconv);
1602         return res;
1603 }
1604
1605 static ir_node *gen_Sel(ir_node *node)
1606 {
1607         dbg_info  *dbgi      = get_irn_dbg_info(node);
1608         ir_node   *block     = get_nodes_block(node);
1609         ir_node   *new_block = be_transform_node(block);
1610         ir_node   *ptr       = get_Sel_ptr(node);
1611         ir_node   *new_ptr   = be_transform_node(ptr);
1612         ir_entity *entity    = get_Sel_entity(node);
1613
1614         /* must be the frame pointer all other sels must have been lowered
1615          * already */
1616         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1617         /* we should not have value types from parameters anymore - they should be
1618            lowered */
1619         assert(get_entity_owner(entity) !=
1620                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1621
1622         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1623 }
1624
1625 static const arch_register_req_t float1_req = {
1626         arch_register_req_type_normal,
1627         &sparc_reg_classes[CLASS_sparc_fp],
1628         NULL,
1629         0,
1630         0,
1631         1
1632 };
1633 static const arch_register_req_t float2_req = {
1634         arch_register_req_type_normal | arch_register_req_type_aligned,
1635         &sparc_reg_classes[CLASS_sparc_fp],
1636         NULL,
1637         0,
1638         0,
1639         2
1640 };
1641 static const arch_register_req_t float4_req = {
1642         arch_register_req_type_normal | arch_register_req_type_aligned,
1643         &sparc_reg_classes[CLASS_sparc_fp],
1644         NULL,
1645         0,
1646         0,
1647         4
1648 };
1649
1650
1651 static const arch_register_req_t *get_float_req(ir_mode *mode)
1652 {
1653         unsigned bits = get_mode_size_bits(mode);
1654
1655         assert(mode_is_float(mode));
1656         if (bits == 32) {
1657                 return &float1_req;
1658         } else if (bits == 64) {
1659                 return &float2_req;
1660         } else {
1661                 assert(bits == 128);
1662                 return &float4_req;
1663         }
1664 }
1665
1666 /**
1667  * Transform some Phi nodes
1668  */
1669 static ir_node *gen_Phi(ir_node *node)
1670 {
1671         const arch_register_req_t *req;
1672         ir_node  *block = be_transform_node(get_nodes_block(node));
1673         ir_graph *irg   = current_ir_graph;
1674         dbg_info *dbgi  = get_irn_dbg_info(node);
1675         ir_mode  *mode  = get_irn_mode(node);
1676         ir_node  *phi;
1677
1678         if (mode_needs_gp_reg(mode)) {
1679                 /* we shouldn't have any 64bit stuff around anymore */
1680                 assert(get_mode_size_bits(mode) <= 32);
1681                 /* all integer operations are on 32bit registers now */
1682                 mode = mode_gp;
1683                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1684         } else if (mode_is_float(mode)) {
1685                 mode = mode;
1686                 req  = get_float_req(mode);
1687         } else {
1688                 req = arch_no_register_req;
1689         }
1690
1691         /* phi nodes allow loops, so we use the old arguments for now
1692          * and fix this later */
1693         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1694         copy_node_attr(irg, node, phi);
1695         be_duplicate_deps(node, phi);
1696         arch_set_out_register_req(phi, 0, req);
1697         be_enqueue_preds(node);
1698         return phi;
1699 }
1700
1701 /**
1702  * Transform a Proj from a Load.
1703  */
1704 static ir_node *gen_Proj_Load(ir_node *node)
1705 {
1706         ir_node  *load     = get_Proj_pred(node);
1707         ir_node  *new_load = be_transform_node(load);
1708         dbg_info *dbgi     = get_irn_dbg_info(node);
1709         long      pn       = get_Proj_proj(node);
1710
1711         /* renumber the proj */
1712         switch (get_sparc_irn_opcode(new_load)) {
1713         case iro_sparc_Ld:
1714                 /* handle all gp loads equal: they have the same proj numbers. */
1715                 if (pn == pn_Load_res) {
1716                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1717                 } else if (pn == pn_Load_M) {
1718                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1719                 }
1720                 break;
1721         case iro_sparc_Ldf:
1722                 if (pn == pn_Load_res) {
1723                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1724                 } else if (pn == pn_Load_M) {
1725                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1726                 }
1727                 break;
1728         default:
1729                 break;
1730         }
1731         panic("Unsupported Proj from Load");
1732 }
1733
1734 static ir_node *gen_Proj_Store(ir_node *node)
1735 {
1736         ir_node  *store     = get_Proj_pred(node);
1737         ir_node  *new_store = be_transform_node(store);
1738         long      pn        = get_Proj_proj(node);
1739
1740         /* renumber the proj */
1741         switch (get_sparc_irn_opcode(new_store)) {
1742         case iro_sparc_St:
1743                 if (pn == pn_Store_M) {
1744                         return new_store;
1745                 }
1746                 break;
1747         case iro_sparc_Stf:
1748                 if (pn == pn_Store_M) {
1749                         return new_store;
1750                 }
1751                 break;
1752         default:
1753                 break;
1754         }
1755         panic("Unsupported Proj from Store");
1756 }
1757
1758 /**
1759  * Transform the Projs from a Cmp.
1760  */
1761 static ir_node *gen_Proj_Cmp(ir_node *node)
1762 {
1763         (void) node;
1764         panic("not implemented");
1765 }
1766
1767 /**
1768  * transform Projs from a Div
1769  */
1770 static ir_node *gen_Proj_Div(ir_node *node)
1771 {
1772         ir_node  *pred     = get_Proj_pred(node);
1773         ir_node  *new_pred = be_transform_node(pred);
1774         long      pn       = get_Proj_proj(node);
1775
1776         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred));
1777         assert(pn_sparc_SDiv_res == pn_sparc_UDiv_res);
1778         assert(pn_sparc_SDiv_M == pn_sparc_UDiv_M);
1779         switch (pn) {
1780         case pn_Div_res:
1781                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1782         case pn_Div_M:
1783                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1784         default:
1785                 break;
1786         }
1787         panic("Unsupported Proj from Div");
1788 }
1789
1790 static ir_node *gen_Proj_Quot(ir_node *node)
1791 {
1792         ir_node  *pred     = get_Proj_pred(node);
1793         ir_node  *new_pred = be_transform_node(pred);
1794         long      pn       = get_Proj_proj(node);
1795
1796         assert(is_sparc_fdiv(new_pred));
1797         switch (pn) {
1798         case pn_Quot_res:
1799                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_res);
1800         case pn_Quot_M:
1801                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_M);
1802         default:
1803                 break;
1804         }
1805         panic("Unsupported Proj from Quot");
1806 }
1807
1808 static ir_node *gen_Proj_Start(ir_node *node)
1809 {
1810         ir_node *block     = get_nodes_block(node);
1811         ir_node *new_block = be_transform_node(block);
1812         ir_node *barrier   = be_transform_node(get_Proj_pred(node));
1813         long     pn        = get_Proj_proj(node);
1814
1815         switch ((pn_Start) pn) {
1816         case pn_Start_X_initial_exec:
1817                 /* exchange ProjX with a jump */
1818                 return new_bd_sparc_Ba(NULL, new_block);
1819         case pn_Start_M:
1820                 return new_r_Proj(barrier, mode_M, 0);
1821         case pn_Start_T_args:
1822                 return barrier;
1823         case pn_Start_P_frame_base:
1824                 return be_prolog_get_reg_value(abihelper, fp_reg);
1825         case pn_Start_P_tls:
1826                 return new_Bad();
1827         case pn_Start_max:
1828                 break;
1829         }
1830         panic("Unexpected start proj: %ld\n", pn);
1831 }
1832
1833 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1834 {
1835         long       pn          = get_Proj_proj(node);
1836         ir_node   *block       = get_nodes_block(node);
1837         ir_node   *new_block   = be_transform_node(block);
1838         ir_entity *entity      = get_irg_entity(current_ir_graph);
1839         ir_type   *method_type = get_entity_type(entity);
1840         ir_type   *param_type  = get_method_param_type(method_type, pn);
1841         const reg_or_stackslot_t *param;
1842
1843         /* Proj->Proj->Start must be a method argument */
1844         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1845
1846         param = &cconv->parameters[pn];
1847
1848         if (param->reg0 != NULL) {
1849                 /* argument transmitted in register */
1850                 ir_mode               *mode  = get_type_mode(param_type);
1851                 const arch_register_t *reg   = param->reg0;
1852                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1853
1854                 if (mode_is_float(mode)) {
1855                         ir_node *value1 = NULL;
1856
1857                         if (param->reg1 != NULL) {
1858                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1859                         } else if (param->entity != NULL) {
1860                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1861                                 ir_node *mem = be_prolog_get_memory(abihelper);
1862                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1863                                                                    mode_gp, param->entity,
1864                                                                    0, true);
1865                                 value1 = new_Proj(ld, mode_gp, pn_sparc_Ld_res);
1866                         }
1867
1868                         /* convert integer value to float */
1869                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1870                 }
1871                 return value;
1872         } else {
1873                 /* argument transmitted on stack */
1874                 ir_node  *fp   = be_prolog_get_reg_value(abihelper, fp_reg);
1875                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1876                 ir_mode  *mode = get_type_mode(param->type);
1877                 ir_node  *load;
1878                 ir_node  *value;
1879
1880                 if (mode_is_float(mode)) {
1881                         load  = create_ldf(NULL, new_block, fp, mem, mode,
1882                                            param->entity, 0, true);
1883                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1884                 } else {
1885                         load  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem, mode,
1886                                                     param->entity, 0, true);
1887                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1888                 }
1889                 set_irn_pinned(load, op_pin_state_floats);
1890
1891                 return value;
1892         }
1893 }
1894
1895 static ir_node *gen_Proj_Call(ir_node *node)
1896 {
1897         long     pn        = get_Proj_proj(node);
1898         ir_node *call      = get_Proj_pred(node);
1899         ir_node *new_call  = be_transform_node(call);
1900
1901         switch ((pn_Call) pn) {
1902         case pn_Call_M:
1903                 return new_r_Proj(new_call, mode_M, 0);
1904         case pn_Call_X_regular:
1905         case pn_Call_X_except:
1906         case pn_Call_T_result:
1907         case pn_Call_P_value_res_base:
1908         case pn_Call_max:
1909                 break;
1910         }
1911         panic("Unexpected Call proj %ld\n", pn);
1912 }
1913
1914 /**
1915  * Finds number of output value of a mode_T node which is constrained to
1916  * a single specific register.
1917  */
1918 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
1919 {
1920         int n_outs = arch_irn_get_n_outs(node);
1921         int o;
1922
1923         for (o = 0; o < n_outs; ++o) {
1924                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
1925                 if (req == reg->single_req)
1926                         return o;
1927         }
1928         return -1;
1929 }
1930
1931 static ir_node *gen_Proj_Proj_Call(ir_node *node)
1932 {
1933         long                  pn            = get_Proj_proj(node);
1934         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
1935         ir_node              *new_call      = be_transform_node(call);
1936         ir_type              *function_type = get_Call_type(call);
1937         calling_convention_t *cconv
1938                 = sparc_decide_calling_convention(function_type, true);
1939         const reg_or_stackslot_t *res = &cconv->results[pn];
1940         const arch_register_t    *reg = res->reg0;
1941         ir_mode                  *mode;
1942         int                       regn;
1943
1944         assert(res->reg0 != NULL && res->reg1 == NULL);
1945         regn = find_out_for_reg(new_call, reg);
1946         if (regn < 0) {
1947                 panic("Internal error in calling convention for return %+F", node);
1948         }
1949         mode = res->reg0->reg_class->mode;
1950
1951         sparc_free_calling_convention(cconv);
1952
1953         return new_r_Proj(new_call, mode, regn);
1954 }
1955
1956 /**
1957  * Transform a Proj node.
1958  */
1959 static ir_node *gen_Proj(ir_node *node)
1960 {
1961         ir_node *pred = get_Proj_pred(node);
1962
1963         switch (get_irn_opcode(pred)) {
1964         case iro_Store:
1965                 return gen_Proj_Store(node);
1966         case iro_Load:
1967                 return gen_Proj_Load(node);
1968         case iro_Call:
1969                 return gen_Proj_Call(node);
1970         case iro_Cmp:
1971                 return gen_Proj_Cmp(node);
1972         case iro_Cond:
1973                 return be_duplicate_node(node);
1974         case iro_Div:
1975                 return gen_Proj_Div(node);
1976         case iro_Quot:
1977                 return gen_Proj_Quot(node);
1978         case iro_Start:
1979                 return gen_Proj_Start(node);
1980         case iro_Proj: {
1981                 ir_node *pred_pred = get_Proj_pred(pred);
1982                 if (is_Call(pred_pred)) {
1983                         return gen_Proj_Proj_Call(node);
1984                 } else if (is_Start(pred_pred)) {
1985                         return gen_Proj_Proj_Start(node);
1986                 }
1987                 /* FALLTHROUGH */
1988         }
1989         default:
1990                 panic("code selection didn't expect Proj after %+F\n", pred);
1991         }
1992 }
1993
1994 /**
1995  * transform a Jmp
1996  */
1997 static ir_node *gen_Jmp(ir_node *node)
1998 {
1999         ir_node  *block     = get_nodes_block(node);
2000         ir_node  *new_block = be_transform_node(block);
2001         dbg_info *dbgi      = get_irn_dbg_info(node);
2002
2003         return new_bd_sparc_Ba(dbgi, new_block);
2004 }
2005
2006 /**
2007  * configure transformation callbacks
2008  */
2009 void sparc_register_transformers(void)
2010 {
2011         be_start_transform_setup();
2012
2013         be_set_transform_function(op_Abs,          gen_Abs);
2014         be_set_transform_function(op_Add,          gen_Add);
2015         be_set_transform_function(op_And,          gen_And);
2016         be_set_transform_function(op_Call,         gen_Call);
2017         be_set_transform_function(op_Cmp,          gen_Cmp);
2018         be_set_transform_function(op_Cond,         gen_Cond);
2019         be_set_transform_function(op_Const,        gen_Const);
2020         be_set_transform_function(op_Conv,         gen_Conv);
2021         be_set_transform_function(op_Div,          gen_Div);
2022         be_set_transform_function(op_Eor,          gen_Eor);
2023         be_set_transform_function(op_Jmp,          gen_Jmp);
2024         be_set_transform_function(op_Load,         gen_Load);
2025         be_set_transform_function(op_Minus,        gen_Minus);
2026         be_set_transform_function(op_Mul,          gen_Mul);
2027         be_set_transform_function(op_Mulh,         gen_Mulh);
2028         be_set_transform_function(op_Not,          gen_Not);
2029         be_set_transform_function(op_Or,           gen_Or);
2030         be_set_transform_function(op_Phi,          gen_Phi);
2031         be_set_transform_function(op_Proj,         gen_Proj);
2032         be_set_transform_function(op_Quot,         gen_Quot);
2033         be_set_transform_function(op_Return,       gen_Return);
2034         be_set_transform_function(op_Sel,          gen_Sel);
2035         be_set_transform_function(op_Shl,          gen_Shl);
2036         be_set_transform_function(op_Shr,          gen_Shr);
2037         be_set_transform_function(op_Shrs,         gen_Shrs);
2038         be_set_transform_function(op_Start,        gen_Start);
2039         be_set_transform_function(op_Store,        gen_Store);
2040         be_set_transform_function(op_Sub,          gen_Sub);
2041         be_set_transform_function(op_SymConst,     gen_SymConst);
2042         be_set_transform_function(op_Unknown,      gen_Unknown);
2043
2044         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2045 }
2046
2047 /* hack to avoid unused fp proj at start barrier */
2048 static void assure_fp_keep(void)
2049 {
2050         unsigned         n_users = 0;
2051         const ir_edge_t *edge;
2052         ir_node         *fp_proj = be_prolog_get_reg_value(abihelper, fp_reg);
2053
2054         foreach_out_edge(fp_proj, edge) {
2055                 ir_node *succ = get_edge_src_irn(edge);
2056                 if (is_End(succ) || is_Anchor(succ))
2057                         continue;
2058                 ++n_users;
2059         }
2060
2061         if (n_users == 0) {
2062                 ir_node *block = get_nodes_block(fp_proj);
2063                 ir_node *in[1] = { fp_proj };
2064                 be_new_Keep(block, 1, in);
2065         }
2066 }
2067
2068 /**
2069  * Transform a Firm graph into a SPARC graph.
2070  */
2071 void sparc_transform_graph(sparc_code_gen_t *cg)
2072 {
2073         ir_graph  *irg    = cg->irg;
2074         ir_entity *entity = get_irg_entity(irg);
2075         ir_type   *frame_type;
2076
2077         sparc_register_transformers();
2078         env_cg = cg;
2079
2080         node_to_stack = pmap_create();
2081
2082         mode_gp  = mode_Iu;
2083         mode_fp  = mode_F;
2084         mode_fp2 = mode_D;
2085         //mode_fp4 = ?
2086
2087         abihelper = be_abihelper_prepare(irg);
2088         be_collect_stacknodes(abihelper);
2089         cconv = sparc_decide_calling_convention(get_entity_type(entity), false);
2090         create_stacklayout(irg);
2091
2092         be_transform_graph(cg->irg, NULL);
2093         assure_fp_keep();
2094
2095         be_abihelper_finish(abihelper);
2096         sparc_free_calling_convention(cconv);
2097
2098         frame_type = get_irg_frame_type(irg);
2099         if (get_type_state(frame_type) == layout_undefined)
2100                 default_layout_compound_type(frame_type);
2101
2102         pmap_destroy(node_to_stack);
2103         node_to_stack = NULL;
2104
2105         be_add_missing_keeps(irg);
2106
2107         /* do code placement, to optimize the position of constants */
2108         place_code(cg->irg);
2109 }
2110
2111 void sparc_init_transform(void)
2112 {
2113         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2114 }