sparc: support mode_b lowering
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @version $Id$
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28
29 #include "irnode_t.h"
30 #include "irgraph_t.h"
31 #include "irmode_t.h"
32 #include "irgmod.h"
33 #include "iredges.h"
34 #include "ircons.h"
35 #include "irprintf.h"
36 #include "iroptimize.h"
37 #include "dbginfo.h"
38 #include "iropt_t.h"
39 #include "debug.h"
40 #include "error.h"
41 #include "util.h"
42
43 #include "../benode.h"
44 #include "../beirg.h"
45 #include "../beutil.h"
46 #include "../betranshlp.h"
47 #include "../beabihelper.h"
48 #include "bearch_sparc_t.h"
49
50 #include "sparc_nodes_attr.h"
51 #include "sparc_transform.h"
52 #include "sparc_new_nodes.h"
53 #include "gen_sparc_new_nodes.h"
54
55 #include "gen_sparc_regalloc_if.h"
56 #include "sparc_cconv.h"
57
58 #include <limits.h>
59
60 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
61
62 static beabi_helper_env_t    *abihelper;
63 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
64 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
65 static calling_convention_t  *cconv  = NULL;
66 static ir_mode               *mode_gp;
67 static ir_mode               *mode_fp;
68 static ir_mode               *mode_fp2;
69 //static ir_mode               *mode_fp4;
70 static pmap                  *node_to_stack;
71
72 static inline int mode_needs_gp_reg(ir_mode *mode)
73 {
74         return mode_is_int(mode) || mode_is_reference(mode);
75 }
76
77 /**
78  * Create an And that will zero out upper bits.
79  *
80  * @param dbgi      debug info
81  * @param block     the basic block
82  * @param op        the original node
83  * @param src_bits  number of lower bits that will remain
84  */
85 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
86                                    int src_bits)
87 {
88         if (src_bits == 8) {
89                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
90         } else if (src_bits == 16) {
91                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
92                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
93                 return rshift;
94         } else {
95                 panic("zero extension only supported for 8 and 16 bits");
96         }
97 }
98
99 /**
100  * Generate code for a sign extension.
101  *
102  * @param dbgi      debug info
103  * @param block     the basic block
104  * @param op        the original node
105  * @param src_bits  number of lower bits that will remain
106  */
107 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
108                                    int src_bits)
109 {
110         int shift_width = 32 - src_bits;
111         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
112         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
113         return rshift_node;
114 }
115
116 /**
117  * returns true if it is assured, that the upper bits of a node are "clean"
118  * which means for a 16 or 8 bit value, that the upper bits in the register
119  * are 0 for unsigned and a copy of the last significant bit for signed
120  * numbers.
121  */
122 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
123 {
124         (void) transformed_node;
125         (void) mode;
126         /* TODO */
127         return false;
128 }
129
130 /**
131  * Extend a value to 32 bit signed/unsigned depending on its mode.
132  *
133  * @param dbgi      debug info
134  * @param block     the basic block
135  * @param op        the original node
136  * @param orig_mode the original mode of op
137  */
138 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
139                               ir_mode *orig_mode)
140 {
141         int bits = get_mode_size_bits(orig_mode);
142         if (bits == 32)
143                 return op;
144
145         if (mode_is_signed(orig_mode)) {
146                 return gen_sign_extension(dbgi, block, op, bits);
147         } else {
148                 return gen_zero_extension(dbgi, block, op, bits);
149         }
150 }
151
152 typedef enum {
153         MATCH_NONE         = 0,
154         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
155         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
156                                            influence the significant lower bit at
157                                            all (for cases where mode < 32bit) */
158 } match_flags_t;
159
160 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
161 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
162 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
163 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
164
165 static bool is_value_imm_encodeable(int32_t value)
166 {
167         return -4096 <= value && value <= 4095;
168 }
169
170 /**
171  * checks if a node's value can be encoded as a immediate
172  */
173 static bool is_imm_encodeable(const ir_node *node)
174 {
175         long value;
176         if (!is_Const(node))
177                 return false;
178
179         value = get_tarval_long(get_Const_tarval(node));
180         return is_value_imm_encodeable(value);
181 }
182
183 static bool needs_extension(ir_mode *mode)
184 {
185         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
186 }
187
188 /**
189  * Check, if a given node is a Down-Conv, ie. a integer Conv
190  * from a mode with a mode with more bits to a mode with lesser bits.
191  * Moreover, we return only true if the node has not more than 1 user.
192  *
193  * @param node   the node
194  * @return non-zero if node is a Down-Conv
195  */
196 static bool is_downconv(const ir_node *node)
197 {
198         ir_mode *src_mode;
199         ir_mode *dest_mode;
200
201         if (!is_Conv(node))
202                 return false;
203
204         src_mode  = get_irn_mode(get_Conv_op(node));
205         dest_mode = get_irn_mode(node);
206         return
207                 mode_needs_gp_reg(src_mode)  &&
208                 mode_needs_gp_reg(dest_mode) &&
209                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
210 }
211
212 static ir_node *sparc_skip_downconv(ir_node *node)
213 {
214         while (is_downconv(node)) {
215                 node = get_Conv_op(node);
216         }
217         return node;
218 }
219
220 /**
221  * helper function for binop operations
222  *
223  * @param new_reg  register generation function ptr
224  * @param new_imm  immediate generation function ptr
225  */
226 static ir_node *gen_helper_binop_args(ir_node *node,
227                                       ir_node *op1, ir_node *op2,
228                                       match_flags_t flags,
229                                       new_binop_reg_func new_reg,
230                                       new_binop_imm_func new_imm)
231 {
232         dbg_info *dbgi  = get_irn_dbg_info(node);
233         ir_node  *block = be_transform_node(get_nodes_block(node));
234         ir_node  *new_op1;
235         ir_node  *new_op2;
236         ir_mode  *mode1;
237         ir_mode  *mode2;
238
239         if (flags & MATCH_MODE_NEUTRAL) {
240                 op1 = sparc_skip_downconv(op1);
241                 op2 = sparc_skip_downconv(op2);
242         }
243         mode1 = get_irn_mode(op1);
244         mode2 = get_irn_mode(op2);
245
246         if (is_imm_encodeable(op2)) {
247                 ir_node *new_op1   = be_transform_node(op1);
248                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
249                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
250                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
251                 }
252                 return new_imm(dbgi, block, new_op1, NULL, immediate);
253         }
254         new_op2 = be_transform_node(op2);
255         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
256                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
257         }
258
259         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
260                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
261                 return new_imm(dbgi, block, new_op2, NULL, immediate);
262         }
263
264         new_op1 = be_transform_node(op1);
265         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
266                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
267         }
268         return new_reg(dbgi, block, new_op1, new_op2);
269 }
270
271 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
272                                  new_binop_reg_func new_reg,
273                                  new_binop_imm_func new_imm)
274 {
275         ir_node *op1 = get_binop_left(node);
276         ir_node *op2 = get_binop_right(node);
277         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
278 }
279
280 /**
281  * helper function for FP binop operations
282  */
283 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
284                                    new_binop_fp_func new_func_single,
285                                    new_binop_fp_func new_func_double,
286                                    new_binop_fp_func new_func_quad)
287 {
288         ir_node  *block   = be_transform_node(get_nodes_block(node));
289         ir_node  *op1     = get_binop_left(node);
290         ir_node  *new_op1 = be_transform_node(op1);
291         ir_node  *op2     = get_binop_right(node);
292         ir_node  *new_op2 = be_transform_node(op2);
293         dbg_info *dbgi    = get_irn_dbg_info(node);
294         unsigned  bits    = get_mode_size_bits(mode);
295
296         switch (bits) {
297         case 32:
298                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
299         case 64:
300                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
301         case 128:
302                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
303         default:
304                 break;
305         }
306         panic("unsupported mode %+F for float op", mode);
307 }
308
309 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
310                                   new_unop_fp_func new_func_single,
311                                   new_unop_fp_func new_func_double,
312                                   new_unop_fp_func new_func_quad)
313 {
314         ir_node  *block   = be_transform_node(get_nodes_block(node));
315         ir_node  *op1     = get_binop_left(node);
316         ir_node  *new_op1 = be_transform_node(op1);
317         dbg_info *dbgi    = get_irn_dbg_info(node);
318         unsigned  bits    = get_mode_size_bits(mode);
319
320         switch (bits) {
321         case 32:
322                 return new_func_single(dbgi, block, new_op1, mode);
323         case 64:
324                 return new_func_double(dbgi, block, new_op1, mode);
325         case 128:
326                 return new_func_quad(dbgi, block, new_op1, mode);
327         default:
328                 break;
329         }
330         panic("unsupported mode %+F for float op", mode);
331 }
332
333 static ir_node *get_g0(void)
334 {
335         return be_prolog_get_reg_value(abihelper, &sparc_registers[REG_G0]);
336 }
337
338 typedef struct address_t {
339         ir_node   *ptr;
340         ir_node   *ptr2;
341         ir_entity *entity;
342         int32_t    offset;
343 } address_t;
344
345 /**
346  * Match a load/store address
347  */
348 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
349 {
350         ir_node   *base   = ptr;
351         ir_node   *ptr2   = NULL;
352         int32_t    offset = 0;
353         ir_entity *entity = NULL;
354
355         if (is_Add(base)) {
356                 ir_node *add_right = get_Add_right(base);
357                 if (is_Const(add_right)) {
358                         base    = get_Add_left(base);
359                         offset += get_tarval_long(get_Const_tarval(add_right));
360                 }
361         }
362         /* Note that we don't match sub(x, Const) or chains of adds/subs
363          * because this should all be normalized by now */
364
365         /* we only use the symconst if we're the only user otherwise we probably
366          * won't save anything but produce multiple sethi+or combinations with
367          * just different offsets */
368         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
369                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
370                 ir_node  *block     = get_nodes_block(ptr);
371                 ir_node  *new_block = be_transform_node(block);
372                 entity = get_SymConst_entity(base);
373                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
374         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
375                 ptr2 = be_transform_node(get_Add_right(base));
376                 base = be_transform_node(get_Add_left(base));
377         } else {
378                 if (is_value_imm_encodeable(offset)) {
379                         base = be_transform_node(base);
380                 } else {
381                         base   = be_transform_node(ptr);
382                         offset = 0;
383                 }
384         }
385
386         address->ptr    = base;
387         address->ptr2   = ptr2;
388         address->entity = entity;
389         address->offset = offset;
390 }
391
392 /**
393  * Creates an sparc Add.
394  *
395  * @param node   FIRM node
396  * @return the created sparc Add node
397  */
398 static ir_node *gen_Add(ir_node *node)
399 {
400         ir_mode *mode = get_irn_mode(node);
401         ir_node *right;
402
403         if (mode_is_float(mode)) {
404                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
405                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
406         }
407
408         /* special case: + 0x1000 can be represented as - 0x1000 */
409         right = get_Add_right(node);
410         if (is_Const(right)) {
411                 ir_node   *left = get_Add_left(node);
412                 ir_tarval *tv;
413                 uint32_t   val;
414                 /* is this simple address arithmetic? then we can let the linker do
415                  * the calculation. */
416                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
417                         dbg_info *dbgi  = get_irn_dbg_info(node);
418                         ir_node  *block = be_transform_node(get_nodes_block(node));
419                         address_t address;
420
421                         /* the value of use_ptr2 shouldn't matter here */
422                         match_address(node, &address, false);
423                         assert(is_sparc_SetHi(address.ptr));
424                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
425                                                    address.entity, address.offset);
426                 }
427
428                 tv  = get_Const_tarval(right);
429                 val = get_tarval_long(tv);
430                 if (val == 0x1000) {
431                         dbg_info *dbgi   = get_irn_dbg_info(node);
432                         ir_node  *block  = be_transform_node(get_nodes_block(node));
433                         ir_node  *op     = get_Add_left(node);
434                         ir_node  *new_op = be_transform_node(op);
435                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
436                 }
437         }
438
439         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
440                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
441 }
442
443 /**
444  * Creates an sparc Sub.
445  *
446  * @param node       FIRM node
447  * @return the created sparc Sub node
448  */
449 static ir_node *gen_Sub(ir_node *node)
450 {
451         ir_mode *mode = get_irn_mode(node);
452
453         if (mode_is_float(mode)) {
454                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
455                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
456         }
457
458         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
459 }
460
461 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
462                            ir_node *mem, ir_mode *mode, ir_entity *entity,
463                            long offset, bool is_frame_entity)
464 {
465         unsigned bits = get_mode_size_bits(mode);
466         assert(mode_is_float(mode));
467         if (bits == 32) {
468                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
469                                           offset, is_frame_entity);
470         } else if (bits == 64) {
471                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
472                                           offset, is_frame_entity);
473         } else {
474                 assert(bits == 128);
475                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
476                                           offset, is_frame_entity);
477         }
478 }
479
480 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
481                            ir_node *ptr, ir_node *mem, ir_mode *mode,
482                            ir_entity *entity, long offset,
483                            bool is_frame_entity)
484 {
485         unsigned bits = get_mode_size_bits(mode);
486         assert(mode_is_float(mode));
487         if (bits == 32) {
488                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
489                                           offset, is_frame_entity);
490         } else if (bits == 64) {
491                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
492                                           offset, is_frame_entity);
493         } else {
494                 assert(bits == 128);
495                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
496                                           offset, is_frame_entity);
497         }
498 }
499
500 /**
501  * Transforms a Load.
502  *
503  * @param node    the ir Load node
504  * @return the created sparc Load node
505  */
506 static ir_node *gen_Load(ir_node *node)
507 {
508         dbg_info *dbgi     = get_irn_dbg_info(node);
509         ir_mode  *mode     = get_Load_mode(node);
510         ir_node  *block    = be_transform_node(get_nodes_block(node));
511         ir_node  *ptr      = get_Load_ptr(node);
512         ir_node  *mem      = get_Load_mem(node);
513         ir_node  *new_mem  = be_transform_node(mem);
514         ir_node  *new_load = NULL;
515         address_t address;
516
517         if (mode_is_float(mode)) {
518                 match_address(ptr, &address, false);
519                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
520                                       address.entity, address.offset, false);
521         } else {
522                 match_address(ptr, &address, true);
523                 if (address.ptr2 != NULL) {
524                         assert(address.entity == NULL && address.offset == 0);
525                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
526                                                        address.ptr2, new_mem, mode);
527                 } else {
528                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
529                                                        mode, address.entity, address.offset,
530                                                        false);
531                 }
532         }
533         set_irn_pinned(new_load, get_irn_pinned(node));
534
535         return new_load;
536 }
537
538 /**
539  * Transforms a Store.
540  *
541  * @param node    the ir Store node
542  * @return the created sparc Store node
543  */
544 static ir_node *gen_Store(ir_node *node)
545 {
546         ir_node  *block    = be_transform_node(get_nodes_block(node));
547         ir_node  *ptr      = get_Store_ptr(node);
548         ir_node  *mem      = get_Store_mem(node);
549         ir_node  *new_mem  = be_transform_node(mem);
550         ir_node  *val      = get_Store_value(node);
551         ir_node  *new_val  = be_transform_node(val);
552         ir_mode  *mode     = get_irn_mode(val);
553         dbg_info *dbgi     = get_irn_dbg_info(node);
554         ir_node  *new_store = NULL;
555         address_t address;
556
557         if (mode_is_float(mode)) {
558                 /* TODO: variants with reg+reg address mode */
559                 match_address(ptr, &address, false);
560                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
561                                        mode, address.entity, address.offset, false);
562         } else {
563                 match_address(ptr, &address, true);
564                 if (address.ptr2 != NULL) {
565                         assert(address.entity == NULL && address.offset == 0);
566                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
567                                                         address.ptr2, new_mem, mode);
568                 } else {
569                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
570                                                         new_mem, mode, address.entity,
571                                                         address.offset, false);
572                 }
573         }
574         set_irn_pinned(new_store, get_irn_pinned(node));
575
576         return new_store;
577 }
578
579 /**
580  * Creates an sparc Mul.
581  * returns the lower 32bits of the 64bit multiply result
582  *
583  * @return the created sparc Mul node
584  */
585 static ir_node *gen_Mul(ir_node *node)
586 {
587         ir_mode *mode = get_irn_mode(node);
588         if (mode_is_float(mode)) {
589                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
590                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
591         }
592
593         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
594                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
595 }
596
597 /**
598  * Creates an sparc Mulh.
599  * Mulh returns the upper 32bits of a mul instruction
600  *
601  * @return the created sparc Mulh node
602  */
603 static ir_node *gen_Mulh(ir_node *node)
604 {
605         ir_mode *mode = get_irn_mode(node);
606         ir_node *mul;
607
608         if (mode_is_float(mode))
609                 panic("FP not supported yet");
610
611         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
612         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
613 }
614
615 static ir_node *gen_sign_extension_value(ir_node *node)
616 {
617         ir_node *block     = get_nodes_block(node);
618         ir_node *new_block = be_transform_node(block);
619         ir_node *new_node  = be_transform_node(node);
620         /* TODO: we could do some shortcuts for some value types probably.
621          * (For constants or other cases where we know the sign bit in
622          *  advance) */
623         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
624 }
625
626 /**
627  * Creates an sparc Div.
628  *
629  * @return the created sparc Div node
630  */
631 static ir_node *gen_Div(ir_node *node)
632 {
633         dbg_info *dbgi      = get_irn_dbg_info(node);
634         ir_node  *block     = get_nodes_block(node);
635         ir_node  *new_block = be_transform_node(block);
636         ir_mode  *mode      = get_Div_resmode(node);
637         ir_node  *left      = get_Div_left(node);
638         ir_node  *left_low  = be_transform_node(left);
639         ir_node  *right     = get_Div_right(node);
640         ir_node  *res;
641
642         assert(!mode_is_float(mode));
643         if (mode_is_signed(mode)) {
644                 ir_node *left_high = gen_sign_extension_value(left);
645
646                 if (is_imm_encodeable(right)) {
647                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
648                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
649                                                     NULL, immediate);
650                 } else {
651                         ir_node *new_right = be_transform_node(right);
652                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
653                                                     new_right);
654                 }
655         } else {
656                 ir_node *left_high = get_g0();
657                 if (is_imm_encodeable(right)) {
658                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
659                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
660                                                     NULL, immediate);
661                 } else {
662                         ir_node *new_right = be_transform_node(right);
663                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
664                                                     new_right);
665                 }
666         }
667
668         return res;
669 }
670
671 static ir_node *gen_Quot(ir_node *node)
672 {
673         ir_mode *mode = get_Quot_resmode(node);
674         assert(mode_is_float(mode));
675         return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
676                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
677 }
678
679 #if 0
680 static ir_node *gen_Abs(ir_node *node)
681 {
682         ir_mode *const mode = get_irn_mode(node);
683
684         if (mode_is_float(mode)) {
685                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
686                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
687         } else {
688                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
689                 dbg_info *const dbgi   = get_irn_dbg_info(node);
690                 ir_node  *const op     = get_Abs_op(node);
691                 ir_node  *const new_op = be_transform_node(op);
692                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
693                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
694                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
695                 return sub;
696         }
697 }
698 #endif
699
700 /**
701  * Transforms a Not node.
702  *
703  * @return the created sparc Not node
704  */
705 static ir_node *gen_Not(ir_node *node)
706 {
707         ir_node  *op     = get_Not_op(node);
708         ir_node  *zero   = get_g0();
709         dbg_info *dbgi   = get_irn_dbg_info(node);
710         ir_node  *block  = be_transform_node(get_nodes_block(node));
711         ir_node  *new_op = be_transform_node(op);
712
713         /* Note: Not(Eor()) is normalize in firm locatopts already so
714          * we don't match it for xnor here */
715
716         /* Not can be represented with xnor 0, n */
717         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
718 }
719
720 static ir_node *gen_helper_bitop(ir_node *node,
721                                  new_binop_reg_func new_reg,
722                                  new_binop_imm_func new_imm,
723                                  new_binop_reg_func new_not_reg,
724                                  new_binop_imm_func new_not_imm)
725 {
726         ir_node *op1 = get_binop_left(node);
727         ir_node *op2 = get_binop_right(node);
728         if (is_Not(op1)) {
729                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
730                                              MATCH_MODE_NEUTRAL,
731                                              new_not_reg, new_not_imm);
732         }
733         if (is_Not(op2)) {
734                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
735                                              MATCH_MODE_NEUTRAL,
736                                              new_not_reg, new_not_imm);
737         }
738         return gen_helper_binop_args(node, op1, op2,
739                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
740                                                                  new_reg, new_imm);
741 }
742
743 static ir_node *gen_And(ir_node *node)
744 {
745         return gen_helper_bitop(node,
746                                 new_bd_sparc_And_reg,
747                                 new_bd_sparc_And_imm,
748                                 new_bd_sparc_AndN_reg,
749                                 new_bd_sparc_AndN_imm);
750 }
751
752 static ir_node *gen_Or(ir_node *node)
753 {
754         return gen_helper_bitop(node,
755                                 new_bd_sparc_Or_reg,
756                                 new_bd_sparc_Or_imm,
757                                 new_bd_sparc_OrN_reg,
758                                 new_bd_sparc_OrN_imm);
759 }
760
761 static ir_node *gen_Eor(ir_node *node)
762 {
763         return gen_helper_bitop(node,
764                                 new_bd_sparc_Xor_reg,
765                                 new_bd_sparc_Xor_imm,
766                                 new_bd_sparc_XNor_reg,
767                                 new_bd_sparc_XNor_imm);
768 }
769
770 static ir_node *gen_Shl(ir_node *node)
771 {
772         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
773 }
774
775 static ir_node *gen_Shr(ir_node *node)
776 {
777         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
778 }
779
780 static ir_node *gen_Shrs(ir_node *node)
781 {
782         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
783 }
784
785 /**
786  * Transforms a Minus node.
787  */
788 static ir_node *gen_Minus(ir_node *node)
789 {
790         ir_mode  *mode = get_irn_mode(node);
791         ir_node  *op;
792         ir_node  *block;
793         ir_node  *new_op;
794         ir_node  *zero;
795         dbg_info *dbgi;
796
797         if (mode_is_float(mode)) {
798                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
799                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
800         }
801         block  = be_transform_node(get_nodes_block(node));
802         dbgi   = get_irn_dbg_info(node);
803         op     = get_Minus_op(node);
804         new_op = be_transform_node(op);
805         zero   = get_g0();
806         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
807 }
808
809 /**
810  * Create an entity for a given (floating point) tarval
811  */
812 static ir_entity *create_float_const_entity(ir_tarval *tv)
813 {
814         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
815         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
816         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
817         ir_initializer_t *initializer;
818         ir_mode          *mode;
819         ir_type          *type;
820         ir_type          *glob;
821
822         if (entity != NULL)
823                 return entity;
824
825         mode   = get_tarval_mode(tv);
826         type   = get_type_for_mode(mode);
827         glob   = get_glob_type();
828         entity = new_entity(glob, id_unique("C%u"), type);
829         set_entity_visibility(entity, ir_visibility_private);
830         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
831
832         initializer = create_initializer_tarval(tv);
833         set_entity_initializer(entity, initializer);
834
835         pmap_insert(isa->constants, tv, entity);
836         return entity;
837 }
838
839 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
840 {
841         ir_entity *entity = create_float_const_entity(tv);
842         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
843         ir_node   *mem    = new_r_NoMem(current_ir_graph);
844         ir_mode   *mode   = get_tarval_mode(tv);
845         ir_node   *new_op
846                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
847         ir_node   *proj   = new_Proj(new_op, mode, pn_sparc_Ldf_res);
848         be_dep_on_frame(hi);
849
850         set_irn_pinned(new_op, op_pin_state_floats);
851         return proj;
852 }
853
854 static ir_node *gen_Const(ir_node *node)
855 {
856         ir_node   *block = be_transform_node(get_nodes_block(node));
857         ir_mode   *mode  = get_irn_mode(node);
858         dbg_info  *dbgi  = get_irn_dbg_info(node);
859         ir_tarval *tv    = get_Const_tarval(node);
860         long       value;
861
862         if (mode_is_float(mode)) {
863                 return gen_float_const(dbgi, block, tv);
864         }
865
866         value = get_tarval_long(tv);
867         if (value == 0) {
868                 return get_g0();
869         } else if (-4096 <= value && value <= 4095) {
870                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
871         } else {
872                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
873                 be_dep_on_frame(hi);
874                 if ((value & 0x3ff) != 0) {
875                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
876                 } else {
877                         return hi;
878                 }
879         }
880 }
881
882 static ir_mode *get_cmp_mode(ir_node *b_value)
883 {
884         ir_node *pred;
885         ir_node *op;
886
887         if (!is_Proj(b_value))
888                 panic("can't determine cond signednes");
889         pred = get_Proj_pred(b_value);
890         if (!is_Cmp(pred))
891                 panic("can't determine cond signednes (no cmp)");
892         op = get_Cmp_left(pred);
893         return get_irn_mode(op);
894 }
895
896 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
897                              int32_t offset)
898 {
899         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
900         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
901         be_dep_on_frame(hi);
902         return low;
903 }
904
905 static ir_node *gen_SwitchJmp(ir_node *node)
906 {
907         dbg_info        *dbgi         = get_irn_dbg_info(node);
908         ir_node         *block        = be_transform_node(get_nodes_block(node));
909         ir_node         *selector     = get_Cond_selector(node);
910         ir_node         *new_selector = be_transform_node(selector);
911         long             default_pn   = get_Cond_default_proj(node);
912         ir_entity       *entity;
913         ir_node         *table_address;
914         ir_node         *index;
915         ir_node         *load;
916         ir_node         *address;
917
918         /* switch with smaller mode not implemented yet */
919         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
920
921         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
922         set_entity_visibility(entity, ir_visibility_private);
923         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
924
925         /* TODO: this code does not construct code to check for access
926          * out-of bounds of the jumptable yet. I think we should put this stuff
927          * into the switch_lowering phase to get some additional optimisations
928          * done. */
929
930         /* construct base address */
931         table_address = make_address(dbgi, block, entity, 0);
932         /* scale index */
933         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
934         /* load from jumptable */
935         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index,
936                                    new_r_NoMem(current_ir_graph),
937                                    mode_gp);
938         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
939
940         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
941 }
942
943 static ir_node *gen_Cond(ir_node *node)
944 {
945         ir_node  *selector = get_Cond_selector(node);
946         ir_mode  *mode     = get_irn_mode(selector);
947         ir_mode  *cmp_mode;
948         ir_node  *block;
949         ir_node  *flag_node;
950         bool      is_unsigned;
951         pn_Cmp    pnc;
952         dbg_info *dbgi;
953
954         // switch/case jumps
955         if (mode != mode_b) {
956                 return gen_SwitchJmp(node);
957         }
958
959         // regular if/else jumps
960         assert(is_Proj(selector));
961         assert(is_Cmp(get_Proj_pred(selector)));
962
963         cmp_mode = get_cmp_mode(selector);
964
965         block       = be_transform_node(get_nodes_block(node));
966         dbgi        = get_irn_dbg_info(node);
967         flag_node   = be_transform_node(get_Proj_pred(selector));
968         pnc         = get_Proj_proj(selector);
969         is_unsigned = !mode_is_signed(cmp_mode);
970         if (mode_is_float(cmp_mode)) {
971                 assert(!is_unsigned);
972                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, pnc);
973         } else {
974                 return new_bd_sparc_Bicc(dbgi, block, flag_node, pnc, is_unsigned);
975         }
976 }
977
978 /**
979  * transform Cmp
980  */
981 static ir_node *gen_Cmp(ir_node *node)
982 {
983         ir_node *op1      = get_Cmp_left(node);
984         ir_node *op2      = get_Cmp_right(node);
985         ir_mode *cmp_mode = get_irn_mode(op1);
986         assert(get_irn_mode(op2) == cmp_mode);
987
988         if (mode_is_float(cmp_mode)) {
989                 ir_node  *block   = be_transform_node(get_nodes_block(node));
990                 dbg_info *dbgi    = get_irn_dbg_info(node);
991                 ir_node  *new_op1 = be_transform_node(op1);
992                 ir_node  *new_op2 = be_transform_node(op2);
993                 unsigned  bits    = get_mode_size_bits(cmp_mode);
994                 if (bits == 32) {
995                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
996                 } else if (bits == 64) {
997                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
998                 } else {
999                         assert(bits == 128);
1000                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1001                 }
1002         }
1003
1004         /* when we compare a bitop like and,or,... with 0 then we can directly use
1005          * the bitopcc variant.
1006          * Currently we only do this when we're the only user of the node...
1007          */
1008         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1009                 if (is_And(op1)) {
1010                         return gen_helper_bitop(op1,
1011                                                 new_bd_sparc_AndCCZero_reg,
1012                                                 new_bd_sparc_AndCCZero_imm,
1013                                                 new_bd_sparc_AndNCCZero_reg,
1014                                                 new_bd_sparc_AndNCCZero_imm);
1015                 } else if (is_Or(op1)) {
1016                         return gen_helper_bitop(op1,
1017                                                 new_bd_sparc_OrCCZero_reg,
1018                                                 new_bd_sparc_OrCCZero_imm,
1019                                                 new_bd_sparc_OrNCCZero_reg,
1020                                                 new_bd_sparc_OrNCCZero_imm);
1021                 } else if (is_Eor(op1)) {
1022                         return gen_helper_bitop(op1,
1023                                                 new_bd_sparc_XorCCZero_reg,
1024                                                 new_bd_sparc_XorCCZero_imm,
1025                                                 new_bd_sparc_XNorCCZero_reg,
1026                                                 new_bd_sparc_XNorCCZero_imm);
1027                 }
1028         }
1029
1030         /* integer compare */
1031         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1032                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1033 }
1034
1035 /**
1036  * Transforms a SymConst node.
1037  */
1038 static ir_node *gen_SymConst(ir_node *node)
1039 {
1040         ir_entity *entity    = get_SymConst_entity(node);
1041         dbg_info  *dbgi      = get_irn_dbg_info(node);
1042         ir_node   *block     = get_nodes_block(node);
1043         ir_node   *new_block = be_transform_node(block);
1044         return make_address(dbgi, new_block, entity, 0);
1045 }
1046
1047 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1048                              ir_mode *src_mode, ir_mode *dst_mode)
1049 {
1050         unsigned src_bits = get_mode_size_bits(src_mode);
1051         unsigned dst_bits = get_mode_size_bits(dst_mode);
1052         if (src_bits == 32) {
1053                 if (dst_bits == 64) {
1054                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1055                 } else {
1056                         assert(dst_bits == 128);
1057                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1058                 }
1059         } else if (src_bits == 64) {
1060                 if (dst_bits == 32) {
1061                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1062                 } else {
1063                         assert(dst_bits == 128);
1064                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1065                 }
1066         } else {
1067                 assert(src_bits == 128);
1068                 if (dst_bits == 32) {
1069                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1070                 } else {
1071                         assert(dst_bits == 64);
1072                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1073                 }
1074         }
1075 }
1076
1077 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1078                             ir_mode *src_mode)
1079 {
1080         ir_node  *ftoi;
1081         unsigned  bits = get_mode_size_bits(src_mode);
1082         if (bits == 32) {
1083                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1084         } else if (bits == 64) {
1085                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1086         } else {
1087                 assert(bits == 128);
1088                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1089         }
1090
1091         {
1092         ir_graph *irg   = get_irn_irg(block);
1093         ir_node  *sp    = get_irg_frame(irg);
1094         ir_node  *nomem = new_r_NoMem(irg);
1095         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1096                                      NULL, 0, true);
1097         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1098                                               NULL, 0, true);
1099         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1100         set_irn_pinned(stf, op_pin_state_floats);
1101         set_irn_pinned(ld, op_pin_state_floats);
1102         return res;
1103         }
1104 }
1105
1106 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1107                             ir_mode *dst_mode)
1108 {
1109         ir_graph *irg   = get_irn_irg(block);
1110         ir_node  *sp    = get_irg_frame(irg);
1111         ir_node  *nomem = new_r_NoMem(irg);
1112         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1113                                               mode_gp, NULL, 0, true);
1114         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1115                                              NULL, 0, true);
1116         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1117         unsigned  bits  = get_mode_size_bits(dst_mode);
1118         set_irn_pinned(st, op_pin_state_floats);
1119         set_irn_pinned(ldf, op_pin_state_floats);
1120
1121         if (bits == 32) {
1122                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1123         } else if (bits == 64) {
1124                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1125         } else {
1126                 assert(bits == 128);
1127                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1128         }
1129 }
1130
1131 static ir_node *gen_Conv(ir_node *node)
1132 {
1133         ir_node  *block    = be_transform_node(get_nodes_block(node));
1134         ir_node  *op       = get_Conv_op(node);
1135         ir_mode  *src_mode = get_irn_mode(op);
1136         ir_mode  *dst_mode = get_irn_mode(node);
1137         dbg_info *dbg      = get_irn_dbg_info(node);
1138         ir_node  *new_op;
1139
1140         int src_bits = get_mode_size_bits(src_mode);
1141         int dst_bits = get_mode_size_bits(dst_mode);
1142
1143         if (src_mode == mode_b)
1144                 panic("ConvB not lowered %+F", node);
1145
1146         new_op = be_transform_node(op);
1147         if (src_mode == dst_mode)
1148                 return new_op;
1149
1150         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1151                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1152
1153                 if (mode_is_float(src_mode)) {
1154                         if (mode_is_float(dst_mode)) {
1155                                 /* float -> float conv */
1156                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1157                         } else {
1158                                 /* float -> int conv */
1159                                 if (!mode_is_signed(dst_mode))
1160                                         panic("float to unsigned not implemented yet");
1161                                 return create_ftoi(dbg, block, new_op, src_mode);
1162                         }
1163                 } else {
1164                         /* int -> float conv */
1165                         if (src_bits < 32) {
1166                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1167                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1168                                 panic("unsigned to float not lowered!");
1169                         }
1170                         return create_itof(dbg, block, new_op, dst_mode);
1171                 }
1172         } else if (src_mode == mode_b) {
1173                 panic("ConvB not lowered %+F", node);
1174         } else { /* complete in gp registers */
1175                 int min_bits;
1176                 ir_mode *min_mode;
1177
1178                 if (src_bits == dst_bits) {
1179                         /* kill unnecessary conv */
1180                         return new_op;
1181                 }
1182
1183                 if (src_bits < dst_bits) {
1184                         min_bits = src_bits;
1185                         min_mode = src_mode;
1186                 } else {
1187                         min_bits = dst_bits;
1188                         min_mode = dst_mode;
1189                 }
1190
1191                 if (upper_bits_clean(new_op, min_mode)) {
1192                         return new_op;
1193                 }
1194
1195                 if (mode_is_signed(min_mode)) {
1196                         return gen_sign_extension(dbg, block, new_op, min_bits);
1197                 } else {
1198                         return gen_zero_extension(dbg, block, new_op, min_bits);
1199                 }
1200         }
1201 }
1202
1203 static ir_node *gen_Unknown(ir_node *node)
1204 {
1205         /* just produce a 0 */
1206         ir_mode *mode = get_irn_mode(node);
1207         if (mode_is_float(mode)) {
1208                 ir_node *block = be_transform_node(get_nodes_block(node));
1209                 return gen_float_const(NULL, block, get_mode_null(mode));
1210         } else if (mode_needs_gp_reg(mode)) {
1211                 return get_g0();
1212         }
1213
1214         panic("Unexpected Unknown mode");
1215 }
1216
1217 /**
1218  * Produces the type which sits between the stack args and the locals on the
1219  * stack.
1220  */
1221 static ir_type *sparc_get_between_type(void)
1222 {
1223         static ir_type *between_type  = NULL;
1224         static ir_type *between_type0 = NULL;
1225
1226         if (cconv->omit_fp) {
1227                 if (between_type0 == NULL) {
1228                         between_type0
1229                                 = new_type_class(new_id_from_str("sparc_between_type"));
1230                         set_type_size_bytes(between_type0, 0);
1231                 }
1232                 return between_type0;
1233         }
1234
1235         if (between_type == NULL) {
1236                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1237                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1238         }
1239
1240         return between_type;
1241 }
1242
1243 static void create_stacklayout(ir_graph *irg)
1244 {
1245         ir_entity         *entity        = get_irg_entity(irg);
1246         ir_type           *function_type = get_entity_type(entity);
1247         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1248         ir_type           *arg_type;
1249         int                p;
1250         int                n_params;
1251
1252         /* calling conventions must be decided by now */
1253         assert(cconv != NULL);
1254
1255         /* construct argument type */
1256         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1257         n_params = get_method_n_params(function_type);
1258         for (p = 0; p < n_params; ++p) {
1259                 reg_or_stackslot_t *param = &cconv->parameters[p];
1260                 char                buf[128];
1261                 ident              *id;
1262
1263                 if (param->type == NULL)
1264                         continue;
1265
1266                 snprintf(buf, sizeof(buf), "param_%d", p);
1267                 id            = new_id_from_str(buf);
1268                 param->entity = new_entity(arg_type, id, param->type);
1269                 set_entity_offset(param->entity, param->offset);
1270         }
1271
1272         memset(layout, 0, sizeof(*layout));
1273
1274         layout->frame_type     = get_irg_frame_type(irg);
1275         layout->between_type   = sparc_get_between_type();
1276         layout->arg_type       = arg_type;
1277         layout->initial_offset = 0;
1278         layout->initial_bias   = 0;
1279         layout->stack_dir      = -1;
1280         layout->sp_relative    = cconv->omit_fp;
1281
1282         assert(N_FRAME_TYPES == 3);
1283         layout->order[0] = layout->frame_type;
1284         layout->order[1] = layout->between_type;
1285         layout->order[2] = layout->arg_type;
1286 }
1287
1288 /**
1289  * transform the start node to the prolog code + initial barrier
1290  */
1291 static ir_node *gen_Start(ir_node *node)
1292 {
1293         ir_graph  *irg           = get_irn_irg(node);
1294         ir_entity *entity        = get_irg_entity(irg);
1295         ir_type   *function_type = get_entity_type(entity);
1296         ir_node   *block         = get_nodes_block(node);
1297         ir_node   *new_block     = be_transform_node(block);
1298         dbg_info  *dbgi          = get_irn_dbg_info(node);
1299         ir_node   *mem;
1300         ir_node   *start;
1301         ir_node   *sp;
1302         ir_node   *barrier;
1303         int        i;
1304
1305         /* stackpointer is important at function prolog */
1306         be_prolog_add_reg(abihelper, sp_reg,
1307                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1308         be_prolog_add_reg(abihelper, &sparc_registers[REG_G0],
1309                 arch_register_req_type_ignore);
1310         /* function parameters in registers */
1311         for (i = 0; i < get_method_n_params(function_type); ++i) {
1312                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1313                 if (param->reg0 != NULL)
1314                         be_prolog_add_reg(abihelper, param->reg0, 0);
1315                 if (param->reg1 != NULL)
1316                         be_prolog_add_reg(abihelper, param->reg1, 0);
1317         }
1318         /* we need the values of the callee saves (Note: non omit-fp mode has no
1319          * callee saves) */
1320         if (cconv->omit_fp) {
1321                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1322                 size_t c;
1323                 for (c = 0; c < n_callee_saves; ++c) {
1324                         be_prolog_add_reg(abihelper, omit_fp_callee_saves[c], 0);
1325                 }
1326         } else {
1327                 be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1328         }
1329
1330         start = be_prolog_create_start(abihelper, dbgi, new_block);
1331         mem  = be_prolog_get_memory(abihelper);
1332         sp   = be_prolog_get_reg_value(abihelper, sp_reg);
1333
1334         if (!cconv->omit_fp) {
1335                 ir_node *save = new_bd_sparc_Save_imm(NULL, block, sp, NULL,
1336                                                       -SPARC_MIN_STACKSIZE);
1337                 sp = new_r_Proj(save, mode_gp, pn_sparc_Save_stack);
1338                 arch_set_irn_register(sp, sp_reg);
1339         }
1340
1341         sp = be_new_IncSP(sp_reg, new_block, sp, BE_STACK_FRAME_SIZE_EXPAND, 0);
1342         be_prolog_set_reg_value(abihelper, sp_reg, sp);
1343         be_prolog_set_memory(abihelper, mem);
1344
1345         barrier = be_prolog_create_barrier(abihelper, new_block);
1346
1347         return barrier;
1348 }
1349
1350 static ir_node *get_stack_pointer_for(ir_node *node)
1351 {
1352         /* get predecessor in stack_order list */
1353         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1354         ir_node *stack_pred_transformed;
1355         ir_node *stack;
1356
1357         if (stack_pred == NULL) {
1358                 /* first stack user in the current block. We can simply use the
1359                  * initial sp_proj for it */
1360                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1361                 return sp_proj;
1362         }
1363
1364         stack_pred_transformed = be_transform_node(stack_pred);
1365         stack                  = pmap_get(node_to_stack, stack_pred);
1366         if (stack == NULL) {
1367                 return get_stack_pointer_for(stack_pred);
1368         }
1369
1370         return stack;
1371 }
1372
1373 /**
1374  * transform a Return node into epilogue code + return statement
1375  */
1376 static ir_node *gen_Return(ir_node *node)
1377 {
1378         ir_node  *block          = get_nodes_block(node);
1379         ir_node  *new_block      = be_transform_node(block);
1380         dbg_info *dbgi           = get_irn_dbg_info(node);
1381         ir_node  *mem            = get_Return_mem(node);
1382         ir_node  *new_mem        = be_transform_node(mem);
1383         ir_node  *sp             = get_stack_pointer_for(node);
1384         int       n_res          = get_Return_n_ress(node);
1385         ir_node  *bereturn;
1386         int       i;
1387
1388         be_epilog_begin(abihelper);
1389         be_epilog_set_memory(abihelper, new_mem);
1390         /* connect stack pointer with initial stack pointer. fix_stack phase
1391            will later serialize all stack pointer adjusting nodes */
1392         be_epilog_add_reg(abihelper, sp_reg,
1393                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1394                         sp);
1395
1396         /* result values */
1397         for (i = 0; i < n_res; ++i) {
1398                 ir_node                  *res_value     = get_Return_res(node, i);
1399                 ir_node                  *new_res_value = be_transform_node(res_value);
1400                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1401                 const arch_register_t    *reg           = slot->reg0;
1402                 assert(slot->reg1 == NULL);
1403                 be_epilog_add_reg(abihelper, reg, 0, new_res_value);
1404         }
1405         /* callee saves */
1406         if (cconv->omit_fp) {
1407                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1408                 size_t i;
1409                 for (i = 0; i < n_callee_saves; ++i) {
1410                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1411                         ir_node               *value
1412                                 = be_prolog_get_reg_value(abihelper, reg);
1413                         be_epilog_add_reg(abihelper, reg, 0, value);
1414                 }
1415         }
1416
1417         /* create the barrier before the epilog code */
1418         be_epilog_create_barrier(abihelper, new_block);
1419
1420         /* epilog code: an incsp */
1421         sp = be_epilog_get_reg_value(abihelper, sp_reg);
1422         sp = be_new_IncSP(sp_reg, new_block, sp,
1423                           BE_STACK_FRAME_SIZE_SHRINK, 0);
1424         be_epilog_set_reg_value(abihelper, sp_reg, sp);
1425
1426         /* we need a restore instruction */
1427         if (!cconv->omit_fp) {
1428                 ir_node *restore = new_bd_sparc_RestoreZero(NULL, block);
1429                 keep_alive(restore);
1430         }
1431
1432         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1433
1434         return bereturn;
1435 }
1436
1437 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1438                                      ir_node *value0, ir_node *value1)
1439 {
1440         ir_graph *irg   = current_ir_graph;
1441         ir_node  *sp    = get_irg_frame(irg);
1442         ir_node  *nomem = new_r_NoMem(irg);
1443         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1444                                               mode_gp, NULL, 0, true);
1445         ir_mode  *mode;
1446         ir_node  *ldf;
1447         ir_node  *mem;
1448         set_irn_pinned(st, op_pin_state_floats);
1449
1450         if (value1 != NULL) {
1451                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1452                                                    mode_gp, NULL, 4, true);
1453                 ir_node *in[2] = { st, st1 };
1454                 ir_node *sync  = new_r_Sync(block, 2, in);
1455                 set_irn_pinned(st1, op_pin_state_floats);
1456                 mem  = sync;
1457                 mode = mode_fp2;
1458         } else {
1459                 mem  = st;
1460                 mode = mode_fp;
1461         }
1462
1463         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1464         set_irn_pinned(ldf, op_pin_state_floats);
1465
1466         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1467 }
1468
1469 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1470                                  ir_node *node, ir_mode *float_mode,
1471                                  ir_node **result)
1472 {
1473         ir_graph *irg   = current_ir_graph;
1474         ir_node  *stack = get_irg_frame(irg);
1475         ir_node  *nomem = new_r_NoMem(irg);
1476         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1477                                      NULL, 0, true);
1478         int       bits  = get_mode_size_bits(float_mode);
1479         ir_node  *ld;
1480         set_irn_pinned(stf, op_pin_state_floats);
1481
1482         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1483         set_irn_pinned(ld, op_pin_state_floats);
1484         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1485
1486         if (bits == 64) {
1487                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1488                                                    NULL, 4, true);
1489                 set_irn_pinned(ld, op_pin_state_floats);
1490                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1491
1492                 arch_irn_add_flags(ld, sparc_arch_irn_flag_needs_64bit_spillslot);
1493                 arch_irn_add_flags(ld2, sparc_arch_irn_flag_needs_64bit_spillslot);
1494         } else {
1495                 assert(bits == 32);
1496                 result[1] = NULL;
1497         }
1498 }
1499
1500 static ir_node *gen_Call(ir_node *node)
1501 {
1502         ir_graph        *irg          = get_irn_irg(node);
1503         ir_node         *callee       = get_Call_ptr(node);
1504         ir_node         *block        = get_nodes_block(node);
1505         ir_node         *new_block    = be_transform_node(block);
1506         ir_node         *mem          = get_Call_mem(node);
1507         ir_node         *new_mem      = be_transform_node(mem);
1508         dbg_info        *dbgi         = get_irn_dbg_info(node);
1509         ir_type         *type         = get_Call_type(node);
1510         int              n_params     = get_Call_n_params(node);
1511         int              n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1512         /* max inputs: memory, callee, register arguments */
1513         int              max_inputs   = 2 + n_param_regs;
1514         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1515         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1516         struct obstack  *obst         = be_get_be_obst(irg);
1517         const arch_register_req_t **in_req
1518                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1519         calling_convention_t *cconv
1520                 = sparc_decide_calling_convention(type, NULL);
1521         int              in_arity     = 0;
1522         int              sync_arity   = 0;
1523         int              n_caller_saves
1524                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1525         ir_entity       *entity       = NULL;
1526         ir_node         *new_frame    = get_stack_pointer_for(node);
1527         ir_node         *incsp;
1528         int              mem_pos;
1529         ir_node         *res;
1530         int              p;
1531         int              i;
1532         int              o;
1533         int              out_arity;
1534
1535         assert(n_params == get_method_n_params(type));
1536
1537         /* construct arguments */
1538
1539         /* memory input */
1540         in_req[in_arity] = arch_no_register_req;
1541         mem_pos          = in_arity;
1542         ++in_arity;
1543
1544         /* stack pointer input */
1545         /* construct an IncSP -> we have to always be sure that the stack is
1546          * aligned even if we don't push arguments on it */
1547         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1548                              cconv->param_stack_size, 1);
1549         in_req[in_arity] = sp_reg->single_req;
1550         in[in_arity]     = incsp;
1551         ++in_arity;
1552
1553         /* parameters */
1554         for (p = 0; p < n_params; ++p) {
1555                 ir_node                  *value      = get_Call_param(node, p);
1556                 ir_node                  *new_value  = be_transform_node(value);
1557                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1558                 ir_type                  *param_type = get_method_param_type(type, p);
1559                 ir_mode                  *mode       = get_type_mode(param_type);
1560                 ir_node                  *new_values[2];
1561                 ir_node                  *str;
1562
1563                 if (mode_is_float(mode) && param->reg0 != NULL) {
1564                         unsigned size_bits = get_mode_size_bits(mode);
1565                         assert(size_bits <= 64);
1566                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1567                 } else {
1568                         new_values[0] = new_value;
1569                         new_values[1] = NULL;
1570                 }
1571
1572                 /* put value into registers */
1573                 if (param->reg0 != NULL) {
1574                         in[in_arity]     = new_values[0];
1575                         in_req[in_arity] = param->reg0->single_req;
1576                         ++in_arity;
1577                         if (new_values[1] == NULL)
1578                                 continue;
1579                 }
1580                 if (param->reg1 != NULL) {
1581                         assert(new_values[1] != NULL);
1582                         in[in_arity]     = new_values[1];
1583                         in_req[in_arity] = param->reg1->single_req;
1584                         ++in_arity;
1585                         continue;
1586                 }
1587
1588                 /* we need a store if we're here */
1589                 if (new_values[1] != NULL) {
1590                         new_value = new_values[1];
1591                         mode      = mode_gp;
1592                 }
1593
1594                 /* create a parameter frame if necessary */
1595                 if (mode_is_float(mode)) {
1596                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1597                                          mode, NULL, param->offset, true);
1598                 } else {
1599                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1600                                                   new_mem, mode, NULL, param->offset, true);
1601                 }
1602                 set_irn_pinned(str, op_pin_state_floats);
1603                 sync_ins[sync_arity++] = str;
1604         }
1605         assert(in_arity <= max_inputs);
1606
1607         /* construct memory input */
1608         if (sync_arity == 0) {
1609                 in[mem_pos] = new_mem;
1610         } else if (sync_arity == 1) {
1611                 in[mem_pos] = sync_ins[0];
1612         } else {
1613                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1614         }
1615
1616         if (is_SymConst(callee)) {
1617                 entity = get_SymConst_entity(callee);
1618         } else {
1619                 in[in_arity]     = be_transform_node(callee);
1620                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1621                 ++in_arity;
1622         }
1623
1624         /* outputs:
1625          *  - memory
1626          *  - caller saves
1627          */
1628         out_arity = 1 + n_caller_saves;
1629
1630         /* create call node */
1631         if (entity != NULL) {
1632                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1633                                             entity, 0);
1634         } else {
1635                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1636         }
1637         arch_set_in_register_reqs(res, in_req);
1638
1639         /* create output register reqs */
1640         o = 0;
1641         arch_set_out_register_req(res, o++, arch_no_register_req);
1642         for (i = 0; i < n_caller_saves; ++i) {
1643                 const arch_register_t *reg = caller_saves[i];
1644                 arch_set_out_register_req(res, o++, reg->single_req);
1645         }
1646         assert(o == out_arity);
1647
1648         /* copy pinned attribute */
1649         set_irn_pinned(res, get_irn_pinned(node));
1650
1651         /* IncSP to destroy the call stackframe */
1652         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1653         /* if we are the last IncSP producer in a block then we have to keep
1654          * the stack value.
1655          * Note: This here keeps all producers which is more than necessary */
1656         add_irn_dep(incsp, res);
1657         keep_alive(incsp);
1658
1659         pmap_insert(node_to_stack, node, incsp);
1660
1661         sparc_free_calling_convention(cconv);
1662         return res;
1663 }
1664
1665 static ir_node *gen_Sel(ir_node *node)
1666 {
1667         dbg_info  *dbgi      = get_irn_dbg_info(node);
1668         ir_node   *block     = get_nodes_block(node);
1669         ir_node   *new_block = be_transform_node(block);
1670         ir_node   *ptr       = get_Sel_ptr(node);
1671         ir_node   *new_ptr   = be_transform_node(ptr);
1672         ir_entity *entity    = get_Sel_entity(node);
1673
1674         /* must be the frame pointer all other sels must have been lowered
1675          * already */
1676         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1677         /* we should not have value types from parameters anymore - they should be
1678            lowered */
1679         assert(get_entity_owner(entity) !=
1680                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1681
1682         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1683 }
1684
1685 static const arch_register_req_t float1_req = {
1686         arch_register_req_type_normal,
1687         &sparc_reg_classes[CLASS_sparc_fp],
1688         NULL,
1689         0,
1690         0,
1691         1
1692 };
1693 static const arch_register_req_t float2_req = {
1694         arch_register_req_type_normal | arch_register_req_type_aligned,
1695         &sparc_reg_classes[CLASS_sparc_fp],
1696         NULL,
1697         0,
1698         0,
1699         2
1700 };
1701 static const arch_register_req_t float4_req = {
1702         arch_register_req_type_normal | arch_register_req_type_aligned,
1703         &sparc_reg_classes[CLASS_sparc_fp],
1704         NULL,
1705         0,
1706         0,
1707         4
1708 };
1709
1710
1711 static const arch_register_req_t *get_float_req(ir_mode *mode)
1712 {
1713         unsigned bits = get_mode_size_bits(mode);
1714
1715         assert(mode_is_float(mode));
1716         if (bits == 32) {
1717                 return &float1_req;
1718         } else if (bits == 64) {
1719                 return &float2_req;
1720         } else {
1721                 assert(bits == 128);
1722                 return &float4_req;
1723         }
1724 }
1725
1726 /**
1727  * Transform some Phi nodes
1728  */
1729 static ir_node *gen_Phi(ir_node *node)
1730 {
1731         const arch_register_req_t *req;
1732         ir_node  *block = be_transform_node(get_nodes_block(node));
1733         ir_graph *irg   = current_ir_graph;
1734         dbg_info *dbgi  = get_irn_dbg_info(node);
1735         ir_mode  *mode  = get_irn_mode(node);
1736         ir_node  *phi;
1737
1738         if (mode_needs_gp_reg(mode)) {
1739                 /* we shouldn't have any 64bit stuff around anymore */
1740                 assert(get_mode_size_bits(mode) <= 32);
1741                 /* all integer operations are on 32bit registers now */
1742                 mode = mode_gp;
1743                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1744         } else if (mode_is_float(mode)) {
1745                 mode = mode;
1746                 req  = get_float_req(mode);
1747         } else {
1748                 req = arch_no_register_req;
1749         }
1750
1751         /* phi nodes allow loops, so we use the old arguments for now
1752          * and fix this later */
1753         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1754         copy_node_attr(irg, node, phi);
1755         be_duplicate_deps(node, phi);
1756         arch_set_out_register_req(phi, 0, req);
1757         be_enqueue_preds(node);
1758         return phi;
1759 }
1760
1761 /**
1762  * Transform a Proj from a Load.
1763  */
1764 static ir_node *gen_Proj_Load(ir_node *node)
1765 {
1766         ir_node  *load     = get_Proj_pred(node);
1767         ir_node  *new_load = be_transform_node(load);
1768         dbg_info *dbgi     = get_irn_dbg_info(node);
1769         long      pn       = get_Proj_proj(node);
1770
1771         /* renumber the proj */
1772         switch (get_sparc_irn_opcode(new_load)) {
1773         case iro_sparc_Ld:
1774                 /* handle all gp loads equal: they have the same proj numbers. */
1775                 if (pn == pn_Load_res) {
1776                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1777                 } else if (pn == pn_Load_M) {
1778                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1779                 }
1780                 break;
1781         case iro_sparc_Ldf:
1782                 if (pn == pn_Load_res) {
1783                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1784                 } else if (pn == pn_Load_M) {
1785                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1786                 }
1787                 break;
1788         default:
1789                 break;
1790         }
1791         panic("Unsupported Proj from Load");
1792 }
1793
1794 static ir_node *gen_Proj_Store(ir_node *node)
1795 {
1796         ir_node  *store     = get_Proj_pred(node);
1797         ir_node  *new_store = be_transform_node(store);
1798         long      pn        = get_Proj_proj(node);
1799
1800         /* renumber the proj */
1801         switch (get_sparc_irn_opcode(new_store)) {
1802         case iro_sparc_St:
1803                 if (pn == pn_Store_M) {
1804                         return new_store;
1805                 }
1806                 break;
1807         case iro_sparc_Stf:
1808                 if (pn == pn_Store_M) {
1809                         return new_store;
1810                 }
1811                 break;
1812         default:
1813                 break;
1814         }
1815         panic("Unsupported Proj from Store");
1816 }
1817
1818 /**
1819  * Transform the Projs from a Cmp.
1820  */
1821 static ir_node *gen_Proj_Cmp(ir_node *node)
1822 {
1823         (void) node;
1824         panic("not implemented");
1825 }
1826
1827 /**
1828  * transform Projs from a Div
1829  */
1830 static ir_node *gen_Proj_Div(ir_node *node)
1831 {
1832         ir_node  *pred     = get_Proj_pred(node);
1833         ir_node  *new_pred = be_transform_node(pred);
1834         long      pn       = get_Proj_proj(node);
1835
1836         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred));
1837         assert(pn_sparc_SDiv_res == pn_sparc_UDiv_res);
1838         assert(pn_sparc_SDiv_M == pn_sparc_UDiv_M);
1839         switch (pn) {
1840         case pn_Div_res:
1841                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1842         case pn_Div_M:
1843                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1844         default:
1845                 break;
1846         }
1847         panic("Unsupported Proj from Div");
1848 }
1849
1850 static ir_node *gen_Proj_Quot(ir_node *node)
1851 {
1852         ir_node  *pred     = get_Proj_pred(node);
1853         ir_node  *new_pred = be_transform_node(pred);
1854         long      pn       = get_Proj_proj(node);
1855
1856         assert(is_sparc_fdiv(new_pred));
1857         switch (pn) {
1858         case pn_Quot_res:
1859                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_res);
1860         case pn_Quot_M:
1861                 return new_r_Proj(new_pred, mode_gp, pn_sparc_fdiv_M);
1862         default:
1863                 break;
1864         }
1865         panic("Unsupported Proj from Quot");
1866 }
1867
1868 static ir_node *get_frame_base(void)
1869 {
1870         const arch_register_t *reg = cconv->omit_fp ? sp_reg : fp_reg;
1871         return be_prolog_get_reg_value(abihelper, reg);
1872 }
1873
1874 static ir_node *gen_Proj_Start(ir_node *node)
1875 {
1876         ir_node *block     = get_nodes_block(node);
1877         ir_node *new_block = be_transform_node(block);
1878         ir_node *barrier   = be_transform_node(get_Proj_pred(node));
1879         long     pn        = get_Proj_proj(node);
1880
1881         switch ((pn_Start) pn) {
1882         case pn_Start_X_initial_exec:
1883                 /* exchange ProjX with a jump */
1884                 return new_bd_sparc_Ba(NULL, new_block);
1885         case pn_Start_M:
1886                 return new_r_Proj(barrier, mode_M, 0);
1887         case pn_Start_T_args:
1888                 return barrier;
1889         case pn_Start_P_frame_base:
1890                 return get_frame_base();
1891         case pn_Start_P_tls:
1892                 return new_r_Bad(current_ir_graph);
1893         case pn_Start_max:
1894                 break;
1895         }
1896         panic("Unexpected start proj: %ld\n", pn);
1897 }
1898
1899 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1900 {
1901         long       pn          = get_Proj_proj(node);
1902         ir_node   *block       = get_nodes_block(node);
1903         ir_node   *new_block   = be_transform_node(block);
1904         ir_entity *entity      = get_irg_entity(current_ir_graph);
1905         ir_type   *method_type = get_entity_type(entity);
1906         ir_type   *param_type  = get_method_param_type(method_type, pn);
1907         const reg_or_stackslot_t *param;
1908
1909         /* Proj->Proj->Start must be a method argument */
1910         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1911
1912         param = &cconv->parameters[pn];
1913
1914         if (param->reg0 != NULL) {
1915                 /* argument transmitted in register */
1916                 ir_mode               *mode  = get_type_mode(param_type);
1917                 const arch_register_t *reg   = param->reg0;
1918                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1919
1920                 if (mode_is_float(mode)) {
1921                         ir_node *value1 = NULL;
1922
1923                         if (param->reg1 != NULL) {
1924                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1925                         } else if (param->entity != NULL) {
1926                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1927                                 ir_node *mem = be_prolog_get_memory(abihelper);
1928                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1929                                                                    mode_gp, param->entity,
1930                                                                    0, true);
1931                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1932                         }
1933
1934                         /* convert integer value to float */
1935                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1936                 }
1937                 return value;
1938         } else {
1939                 /* argument transmitted on stack */
1940                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1941                 ir_mode  *mode = get_type_mode(param->type);
1942                 ir_node  *base = get_frame_base();
1943                 ir_node  *load;
1944                 ir_node  *value;
1945
1946                 if (mode_is_float(mode)) {
1947                         load  = create_ldf(NULL, new_block, base, mem, mode,
1948                                            param->entity, 0, true);
1949                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1950                 } else {
1951                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
1952                                                     param->entity, 0, true);
1953                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1954                 }
1955                 set_irn_pinned(load, op_pin_state_floats);
1956
1957                 return value;
1958         }
1959 }
1960
1961 static ir_node *gen_Proj_Call(ir_node *node)
1962 {
1963         long     pn        = get_Proj_proj(node);
1964         ir_node *call      = get_Proj_pred(node);
1965         ir_node *new_call  = be_transform_node(call);
1966
1967         switch ((pn_Call) pn) {
1968         case pn_Call_M:
1969                 return new_r_Proj(new_call, mode_M, 0);
1970         case pn_Call_X_regular:
1971         case pn_Call_X_except:
1972         case pn_Call_T_result:
1973         case pn_Call_P_value_res_base:
1974         case pn_Call_max:
1975                 break;
1976         }
1977         panic("Unexpected Call proj %ld\n", pn);
1978 }
1979
1980 /**
1981  * Finds number of output value of a mode_T node which is constrained to
1982  * a single specific register.
1983  */
1984 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
1985 {
1986         int n_outs = arch_irn_get_n_outs(node);
1987         int o;
1988
1989         for (o = 0; o < n_outs; ++o) {
1990                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
1991                 if (req == reg->single_req)
1992                         return o;
1993         }
1994         return -1;
1995 }
1996
1997 static ir_node *gen_Proj_Proj_Call(ir_node *node)
1998 {
1999         long                  pn            = get_Proj_proj(node);
2000         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2001         ir_node              *new_call      = be_transform_node(call);
2002         ir_type              *function_type = get_Call_type(call);
2003         calling_convention_t *cconv
2004                 = sparc_decide_calling_convention(function_type, NULL);
2005         const reg_or_stackslot_t *res = &cconv->results[pn];
2006         const arch_register_t    *reg = res->reg0;
2007         ir_mode                  *mode;
2008         int                       regn;
2009
2010         assert(res->reg0 != NULL && res->reg1 == NULL);
2011         regn = find_out_for_reg(new_call, reg);
2012         if (regn < 0) {
2013                 panic("Internal error in calling convention for return %+F", node);
2014         }
2015         mode = res->reg0->reg_class->mode;
2016
2017         sparc_free_calling_convention(cconv);
2018
2019         return new_r_Proj(new_call, mode, regn);
2020 }
2021
2022 /**
2023  * Transform a Proj node.
2024  */
2025 static ir_node *gen_Proj(ir_node *node)
2026 {
2027         ir_node *pred = get_Proj_pred(node);
2028
2029         switch (get_irn_opcode(pred)) {
2030         case iro_Store:
2031                 return gen_Proj_Store(node);
2032         case iro_Load:
2033                 return gen_Proj_Load(node);
2034         case iro_Call:
2035                 return gen_Proj_Call(node);
2036         case iro_Cmp:
2037                 return gen_Proj_Cmp(node);
2038         case iro_Cond:
2039                 return be_duplicate_node(node);
2040         case iro_Div:
2041                 return gen_Proj_Div(node);
2042         case iro_Quot:
2043                 return gen_Proj_Quot(node);
2044         case iro_Start:
2045                 return gen_Proj_Start(node);
2046         case iro_Proj: {
2047                 ir_node *pred_pred = get_Proj_pred(pred);
2048                 if (is_Call(pred_pred)) {
2049                         return gen_Proj_Proj_Call(node);
2050                 } else if (is_Start(pred_pred)) {
2051                         return gen_Proj_Proj_Start(node);
2052                 }
2053                 /* FALLTHROUGH */
2054         }
2055         default:
2056                 panic("code selection didn't expect Proj after %+F\n", pred);
2057         }
2058 }
2059
2060 /**
2061  * transform a Jmp
2062  */
2063 static ir_node *gen_Jmp(ir_node *node)
2064 {
2065         ir_node  *block     = get_nodes_block(node);
2066         ir_node  *new_block = be_transform_node(block);
2067         dbg_info *dbgi      = get_irn_dbg_info(node);
2068
2069         return new_bd_sparc_Ba(dbgi, new_block);
2070 }
2071
2072 /**
2073  * configure transformation callbacks
2074  */
2075 static void sparc_register_transformers(void)
2076 {
2077         be_start_transform_setup();
2078
2079         be_set_transform_function(op_Add,          gen_Add);
2080         be_set_transform_function(op_And,          gen_And);
2081         be_set_transform_function(op_Call,         gen_Call);
2082         be_set_transform_function(op_Cmp,          gen_Cmp);
2083         be_set_transform_function(op_Cond,         gen_Cond);
2084         be_set_transform_function(op_Const,        gen_Const);
2085         be_set_transform_function(op_Conv,         gen_Conv);
2086         be_set_transform_function(op_Div,          gen_Div);
2087         be_set_transform_function(op_Eor,          gen_Eor);
2088         be_set_transform_function(op_Jmp,          gen_Jmp);
2089         be_set_transform_function(op_Load,         gen_Load);
2090         be_set_transform_function(op_Minus,        gen_Minus);
2091         be_set_transform_function(op_Mul,          gen_Mul);
2092         be_set_transform_function(op_Mulh,         gen_Mulh);
2093         be_set_transform_function(op_Not,          gen_Not);
2094         be_set_transform_function(op_Or,           gen_Or);
2095         be_set_transform_function(op_Phi,          gen_Phi);
2096         be_set_transform_function(op_Proj,         gen_Proj);
2097         be_set_transform_function(op_Quot,         gen_Quot);
2098         be_set_transform_function(op_Return,       gen_Return);
2099         be_set_transform_function(op_Sel,          gen_Sel);
2100         be_set_transform_function(op_Shl,          gen_Shl);
2101         be_set_transform_function(op_Shr,          gen_Shr);
2102         be_set_transform_function(op_Shrs,         gen_Shrs);
2103         be_set_transform_function(op_Start,        gen_Start);
2104         be_set_transform_function(op_Store,        gen_Store);
2105         be_set_transform_function(op_Sub,          gen_Sub);
2106         be_set_transform_function(op_SymConst,     gen_SymConst);
2107         be_set_transform_function(op_Unknown,      gen_Unknown);
2108
2109         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2110 }
2111
2112 /* hack to avoid unused fp proj at start barrier */
2113 static void assure_fp_keep(void)
2114 {
2115         unsigned         n_users = 0;
2116         const ir_edge_t *edge;
2117         ir_node         *fp_proj = be_prolog_get_reg_value(abihelper, fp_reg);
2118
2119         foreach_out_edge(fp_proj, edge) {
2120                 ir_node *succ = get_edge_src_irn(edge);
2121                 if (is_End(succ) || is_Anchor(succ))
2122                         continue;
2123                 ++n_users;
2124         }
2125
2126         if (n_users == 0) {
2127                 ir_node *block = get_nodes_block(fp_proj);
2128                 ir_node *in[1] = { fp_proj };
2129                 be_new_Keep(block, 1, in);
2130         }
2131 }
2132
2133 /**
2134  * Transform a Firm graph into a SPARC graph.
2135  */
2136 void sparc_transform_graph(ir_graph *irg)
2137 {
2138         ir_entity *entity = get_irg_entity(irg);
2139         ir_type   *frame_type;
2140
2141         sparc_register_transformers();
2142
2143         node_to_stack = pmap_create();
2144
2145         mode_gp  = mode_Iu;
2146         mode_fp  = mode_F;
2147         mode_fp2 = mode_D;
2148         //mode_fp4 = ?
2149
2150         abihelper = be_abihelper_prepare(irg);
2151         be_collect_stacknodes(abihelper);
2152         cconv = sparc_decide_calling_convention(get_entity_type(entity), irg);
2153         create_stacklayout(irg);
2154
2155         be_transform_graph(irg, NULL);
2156         if (!cconv->omit_fp)
2157                 assure_fp_keep();
2158
2159         be_abihelper_finish(abihelper);
2160         sparc_free_calling_convention(cconv);
2161
2162         frame_type = get_irg_frame_type(irg);
2163         if (get_type_state(frame_type) == layout_undefined)
2164                 default_layout_compound_type(frame_type);
2165
2166         pmap_destroy(node_to_stack);
2167         node_to_stack = NULL;
2168
2169         be_add_missing_keeps(irg);
2170
2171         /* do code placement, to optimize the position of constants */
2172         place_code(irg);
2173 }
2174
2175 void sparc_init_transform(void)
2176 {
2177         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2178 }