Factorise code to set the register contraints and registers of the SPARC start node.
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28 #include <stdbool.h>
29
30 #include "irnode_t.h"
31 #include "irgraph_t.h"
32 #include "irmode_t.h"
33 #include "irgmod.h"
34 #include "iredges.h"
35 #include "ircons.h"
36 #include "irprintf.h"
37 #include "iroptimize.h"
38 #include "dbginfo.h"
39 #include "iropt_t.h"
40 #include "debug.h"
41 #include "error.h"
42 #include "util.h"
43
44 #include "benode.h"
45 #include "beirg.h"
46 #include "beutil.h"
47 #include "betranshlp.h"
48 #include "beabihelper.h"
49 #include "bearch_sparc_t.h"
50
51 #include "sparc_nodes_attr.h"
52 #include "sparc_transform.h"
53 #include "sparc_new_nodes.h"
54 #include "gen_sparc_new_nodes.h"
55
56 #include "gen_sparc_regalloc_if.h"
57 #include "sparc_cconv.h"
58
59 #include <limits.h>
60
61 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
62
63 typedef struct reg_info_t {
64         size_t   offset;
65         ir_node *irn;
66 } reg_info_t;
67
68 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
69 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
70 static calling_convention_t  *current_cconv = NULL;
71 static be_stackorder_t       *stackorder;
72 static ir_mode               *mode_gp;
73 static ir_mode               *mode_flags;
74 static ir_mode               *mode_fp;
75 static ir_mode               *mode_fp2;
76 //static ir_mode               *mode_fp4;
77 static pmap                  *node_to_stack;
78 static reg_info_t             start_mem;
79 static reg_info_t             start_g0;
80 static reg_info_t             start_g7;
81 static reg_info_t             start_sp;
82 static reg_info_t             start_fp;
83 static ir_node               *frame_base;
84 static size_t                 start_params_offset;
85 static size_t                 start_callee_saves_offset;
86
87 static const arch_register_t *const omit_fp_callee_saves[] = {
88         &sparc_registers[REG_L0],
89         &sparc_registers[REG_L1],
90         &sparc_registers[REG_L2],
91         &sparc_registers[REG_L3],
92         &sparc_registers[REG_L4],
93         &sparc_registers[REG_L5],
94         &sparc_registers[REG_L6],
95         &sparc_registers[REG_L7],
96         &sparc_registers[REG_I0],
97         &sparc_registers[REG_I1],
98         &sparc_registers[REG_I2],
99         &sparc_registers[REG_I3],
100         &sparc_registers[REG_I4],
101         &sparc_registers[REG_I5],
102 };
103
104 static inline bool mode_needs_gp_reg(ir_mode *mode)
105 {
106         if (mode_is_int(mode) || mode_is_reference(mode)) {
107                 /* we should only see 32bit code */
108                 assert(get_mode_size_bits(mode) <= 32);
109                 return true;
110         }
111         return false;
112 }
113
114 /**
115  * Create an And that will zero out upper bits.
116  *
117  * @param dbgi      debug info
118  * @param block     the basic block
119  * @param op        the original node
120  * @param src_bits  number of lower bits that will remain
121  */
122 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
123                                    int src_bits)
124 {
125         if (src_bits == 8) {
126                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
127         } else if (src_bits == 16) {
128                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
129                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
130                 return rshift;
131         } else {
132                 panic("zero extension only supported for 8 and 16 bits");
133         }
134 }
135
136 /**
137  * Generate code for a sign extension.
138  *
139  * @param dbgi      debug info
140  * @param block     the basic block
141  * @param op        the original node
142  * @param src_bits  number of lower bits that will remain
143  */
144 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
145                                    int src_bits)
146 {
147         int shift_width = 32 - src_bits;
148         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
149         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
150         return rshift_node;
151 }
152
153 /**
154  * returns true if it is assured, that the upper bits of a node are "clean"
155  * which means for a 16 or 8 bit value, that the upper bits in the register
156  * are 0 for unsigned and a copy of the last significant bit for signed
157  * numbers.
158  */
159 static bool upper_bits_clean(ir_node *node, ir_mode *mode)
160 {
161         switch ((ir_opcode)get_irn_opcode(node)) {
162         case iro_And:
163                 if (!mode_is_signed(mode)) {
164                         return upper_bits_clean(get_And_left(node), mode)
165                             || upper_bits_clean(get_And_right(node), mode);
166                 }
167                 /* FALLTHROUGH */
168         case iro_Or:
169         case iro_Eor:
170                 return upper_bits_clean(get_binop_left(node), mode)
171                     && upper_bits_clean(get_binop_right(node), mode);
172
173         case iro_Shr:
174                 if (mode_is_signed(mode)) {
175                         return false; /* TODO */
176                 } else {
177                         ir_node *right = get_Shr_right(node);
178                         if (is_Const(right)) {
179                                 ir_tarval *tv  = get_Const_tarval(right);
180                                 long       val = get_tarval_long(tv);
181                                 if (val >= 32 - (long)get_mode_size_bits(mode))
182                                         return true;
183                         }
184                         return upper_bits_clean(get_Shr_left(node), mode);
185                 }
186
187         case iro_Shrs:
188                 return upper_bits_clean(get_Shrs_left(node), mode);
189
190         case iro_Const: {
191                 ir_tarval *tv  = get_Const_tarval(node);
192                 long       val = get_tarval_long(tv);
193                 if (mode_is_signed(mode)) {
194                         long    shifted = val >> (get_mode_size_bits(mode)-1);
195                         return shifted == 0 || shifted == -1;
196                 } else {
197                         unsigned long shifted = (unsigned long)val;
198                         shifted >>= get_mode_size_bits(mode)-1;
199                         shifted >>= 1;
200                         return shifted == 0;
201                 }
202         }
203
204         case iro_Conv: {
205                 ir_mode *dest_mode = get_irn_mode(node);
206                 ir_node *op        = get_Conv_op(node);
207                 ir_mode *src_mode  = get_irn_mode(op);
208                 unsigned src_bits  = get_mode_size_bits(src_mode);
209                 unsigned dest_bits = get_mode_size_bits(dest_mode);
210                 /* downconvs are a nop */
211                 if (src_bits <= dest_bits)
212                         return upper_bits_clean(op, mode);
213                 if (dest_bits <= get_mode_size_bits(mode)
214                     && mode_is_signed(dest_mode) == mode_is_signed(mode))
215                         return true;
216                 return false;
217         }
218
219         case iro_Proj: {
220                 ir_node *pred = get_Proj_pred(node);
221                 switch (get_irn_opcode(pred)) {
222                 case iro_Load: {
223                         ir_mode *load_mode = get_Load_mode(pred);
224                         unsigned load_bits = get_mode_size_bits(load_mode);
225                         unsigned bits      = get_mode_size_bits(mode);
226                         if (load_bits > bits)
227                                 return false;
228                         if (mode_is_signed(mode) != mode_is_signed(load_mode))
229                                 return false;
230                         return true;
231                 }
232                 default:
233                         break;
234                 }
235         }
236         default:
237                 break;
238         }
239         return false;
240 }
241
242 /**
243  * Extend a value to 32 bit signed/unsigned depending on its mode.
244  *
245  * @param dbgi      debug info
246  * @param block     the basic block
247  * @param op        the original node
248  * @param orig_mode the original mode of op
249  */
250 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
251                               ir_mode *orig_mode)
252 {
253         int bits = get_mode_size_bits(orig_mode);
254         assert(bits < 32);
255
256         if (mode_is_signed(orig_mode)) {
257                 return gen_sign_extension(dbgi, block, op, bits);
258         } else {
259                 return gen_zero_extension(dbgi, block, op, bits);
260         }
261 }
262
263 typedef enum {
264         MATCH_NONE         = 0,
265         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
266         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
267                                            influence the significant lower bit at
268                                            all (for cases where mode < 32bit) */
269 } match_flags_t;
270 ENUM_BITSET(match_flags_t)
271
272 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
273 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
274 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
275 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
276
277 /**
278  * checks if a node's value can be encoded as a immediate
279  */
280 static bool is_imm_encodeable(const ir_node *node)
281 {
282         long value;
283         if (!is_Const(node))
284                 return false;
285
286         value = get_tarval_long(get_Const_tarval(node));
287         return sparc_is_value_imm_encodeable(value);
288 }
289
290 static bool needs_extension(ir_node *op)
291 {
292         ir_mode *mode = get_irn_mode(op);
293         if (get_mode_size_bits(mode) >= get_mode_size_bits(mode_gp))
294                 return false;
295         return !upper_bits_clean(op, mode);
296 }
297
298 /**
299  * Check, if a given node is a Down-Conv, ie. a integer Conv
300  * from a mode with a mode with more bits to a mode with lesser bits.
301  * Moreover, we return only true if the node has not more than 1 user.
302  *
303  * @param node   the node
304  * @return non-zero if node is a Down-Conv
305  */
306 static bool is_downconv(const ir_node *node)
307 {
308         ir_mode *src_mode;
309         ir_mode *dest_mode;
310
311         if (!is_Conv(node))
312                 return false;
313
314         src_mode  = get_irn_mode(get_Conv_op(node));
315         dest_mode = get_irn_mode(node);
316         return
317                 mode_needs_gp_reg(src_mode)  &&
318                 mode_needs_gp_reg(dest_mode) &&
319                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
320 }
321
322 static ir_node *skip_downconv(ir_node *node)
323 {
324         while (is_downconv(node)) {
325                 node = get_Conv_op(node);
326         }
327         return node;
328 }
329
330 /**
331  * helper function for binop operations
332  *
333  * @param new_reg  register generation function ptr
334  * @param new_imm  immediate generation function ptr
335  */
336 static ir_node *gen_helper_binop_args(ir_node *node,
337                                       ir_node *op1, ir_node *op2,
338                                       match_flags_t flags,
339                                       new_binop_reg_func new_reg,
340                                       new_binop_imm_func new_imm)
341 {
342         dbg_info *dbgi  = get_irn_dbg_info(node);
343         ir_node  *block = be_transform_node(get_nodes_block(node));
344         ir_node  *new_op1;
345         ir_node  *new_op2;
346         ir_mode  *mode1;
347         ir_mode  *mode2;
348
349         if (flags & MATCH_MODE_NEUTRAL) {
350                 op1 = skip_downconv(op1);
351                 op2 = skip_downconv(op2);
352         }
353         mode1 = get_irn_mode(op1);
354         mode2 = get_irn_mode(op2);
355         /* we shouldn't see 64bit code */
356         assert(get_mode_size_bits(mode1) <= 32);
357         assert(get_mode_size_bits(mode2) <= 32);
358
359         if (is_imm_encodeable(op2)) {
360                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
361                 new_op1 = be_transform_node(op1);
362                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
363                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
364                 }
365                 return new_imm(dbgi, block, new_op1, NULL, immediate);
366         }
367         new_op2 = be_transform_node(op2);
368         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op2)) {
369                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
370         }
371
372         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
373                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
374                 return new_imm(dbgi, block, new_op2, NULL, immediate);
375         }
376
377         new_op1 = be_transform_node(op1);
378         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
379                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
380         }
381         return new_reg(dbgi, block, new_op1, new_op2);
382 }
383
384 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
385                                  new_binop_reg_func new_reg,
386                                  new_binop_imm_func new_imm)
387 {
388         ir_node *op1 = get_binop_left(node);
389         ir_node *op2 = get_binop_right(node);
390         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
391 }
392
393 /**
394  * helper function for FP binop operations
395  */
396 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
397                                    new_binop_fp_func new_func_single,
398                                    new_binop_fp_func new_func_double,
399                                    new_binop_fp_func new_func_quad)
400 {
401         ir_node  *block   = be_transform_node(get_nodes_block(node));
402         ir_node  *op1     = get_binop_left(node);
403         ir_node  *new_op1 = be_transform_node(op1);
404         ir_node  *op2     = get_binop_right(node);
405         ir_node  *new_op2 = be_transform_node(op2);
406         dbg_info *dbgi    = get_irn_dbg_info(node);
407         unsigned  bits    = get_mode_size_bits(mode);
408
409         switch (bits) {
410         case 32:
411                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
412         case 64:
413                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
414         case 128:
415                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
416         default:
417                 break;
418         }
419         panic("unsupported mode %+F for float op", mode);
420 }
421
422 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
423                                   new_unop_fp_func new_func_single,
424                                   new_unop_fp_func new_func_double,
425                                   new_unop_fp_func new_func_quad)
426 {
427         ir_node  *block  = be_transform_node(get_nodes_block(node));
428         ir_node  *op     = get_unop_op(node);
429         ir_node  *new_op = be_transform_node(op);
430         dbg_info *dbgi   = get_irn_dbg_info(node);
431         unsigned  bits   = get_mode_size_bits(mode);
432
433         switch (bits) {
434         case 32:
435                 return new_func_single(dbgi, block, new_op, mode);
436         case 64:
437                 return new_func_double(dbgi, block, new_op, mode);
438         case 128:
439                 return new_func_quad(dbgi, block, new_op, mode);
440         default:
441                 break;
442         }
443         panic("unsupported mode %+F for float op", mode);
444 }
445
446 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
447                                         ir_node *op1, ir_node *flags,
448                                         ir_entity *imm_entity, int32_t imm);
449
450 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
451                                         ir_node *op1, ir_node *op2,
452                                         ir_node *flags);
453
454 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
455                                   new_binopx_reg_func new_binopx_reg,
456                                   new_binopx_imm_func new_binopx_imm)
457 {
458         dbg_info *dbgi      = get_irn_dbg_info(node);
459         ir_node  *block     = be_transform_node(get_nodes_block(node));
460         ir_node  *op1       = get_irn_n(node, 0);
461         ir_node  *op2       = get_irn_n(node, 1);
462         ir_node  *flags     = get_irn_n(node, 2);
463         ir_node  *new_flags = be_transform_node(flags);
464         ir_node  *new_op1;
465         ir_node  *new_op2;
466
467         /* only support for mode-neutral implemented so far */
468         assert(match_flags & MATCH_MODE_NEUTRAL);
469
470         if (is_imm_encodeable(op2)) {
471                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
472                 new_op1 = be_transform_node(op1);
473                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
474         }
475         new_op2 = be_transform_node(op2);
476         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
477                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
478                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
479         }
480         new_op1 = be_transform_node(op1);
481         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
482
483 }
484
485 static ir_node *get_reg(ir_graph *const irg, reg_info_t *const reg)
486 {
487         if (!reg->irn) {
488                 /* this is already the transformed start node */
489                 ir_node *const start = get_irg_start(irg);
490                 assert(is_sparc_Start(start));
491                 arch_register_class_t const *const cls = arch_get_irn_register_req_out(start, reg->offset)->cls;
492                 reg->irn = new_r_Proj(start, cls ? cls->mode : mode_M, reg->offset);
493         }
494         return reg->irn;
495 }
496
497 static ir_node *get_g0(ir_graph *irg)
498 {
499         return get_reg(irg, &start_g0);
500 }
501
502 static ir_node *get_g7(ir_graph *irg)
503 {
504         return get_reg(irg, &start_g7);
505 }
506
507 static ir_node *make_tls_offset(dbg_info *dbgi, ir_node *block,
508                                 ir_entity *entity, int32_t offset)
509 {
510         ir_node  *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
511         ir_node  *low = new_bd_sparc_Xor_imm(dbgi, block, hi, entity, offset);
512         return low;
513 }
514
515 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
516                              int32_t offset)
517 {
518         if (get_entity_owner(entity) == get_tls_type()) {
519                 ir_graph *irg     = get_irn_irg(block);
520                 ir_node  *g7      = get_g7(irg);
521                 ir_node  *offsetn = make_tls_offset(dbgi, block, entity, offset);
522                 ir_node  *add     = new_bd_sparc_Add_reg(dbgi, block, g7, offsetn);
523                 return add;
524         } else {
525                 ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
526                 ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
527                 return low;
528         }
529 }
530
531 typedef struct address_t {
532         ir_node   *ptr;
533         ir_node   *ptr2;
534         ir_entity *entity;
535         int32_t    offset;
536 } address_t;
537
538 /**
539  * Match a load/store address
540  */
541 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
542 {
543         ir_node   *base   = ptr;
544         ir_node   *ptr2   = NULL;
545         int32_t    offset = 0;
546         ir_entity *entity = NULL;
547
548         if (is_Add(base)) {
549                 ir_node *add_right = get_Add_right(base);
550                 if (is_Const(add_right)) {
551                         base    = get_Add_left(base);
552                         offset += get_tarval_long(get_Const_tarval(add_right));
553                 }
554         }
555         /* Note that we don't match sub(x, Const) or chains of adds/subs
556          * because this should all be normalized by now */
557
558         /* we only use the symconst if we're the only user otherwise we probably
559          * won't save anything but produce multiple sethi+or combinations with
560          * just different offsets */
561         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
562                 ir_entity *sc_entity = get_SymConst_entity(base);
563                 dbg_info  *dbgi      = get_irn_dbg_info(ptr);
564                 ir_node   *block     = get_nodes_block(ptr);
565                 ir_node   *new_block = be_transform_node(block);
566
567                 if (get_entity_owner(sc_entity) == get_tls_type()) {
568                         if (!use_ptr2) {
569                                 goto only_offset;
570                         } else {
571                                 ptr2   = make_tls_offset(dbgi, new_block, sc_entity, offset);
572                                 offset = 0;
573                                 base   = get_g7(get_irn_irg(base));
574                         }
575                 } else {
576                         entity = sc_entity;
577                         base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
578                 }
579         } else if (use_ptr2 && is_Add(base) && offset == 0) {
580                 ptr2 = be_transform_node(get_Add_right(base));
581                 base = be_transform_node(get_Add_left(base));
582         } else {
583 only_offset:
584                 if (sparc_is_value_imm_encodeable(offset)) {
585                         base = be_transform_node(base);
586                 } else {
587                         base   = be_transform_node(ptr);
588                         offset = 0;
589                 }
590         }
591
592         address->ptr    = base;
593         address->ptr2   = ptr2;
594         address->entity = entity;
595         address->offset = offset;
596 }
597
598 /**
599  * Creates an sparc Add.
600  *
601  * @param node   FIRM node
602  * @return the created sparc Add node
603  */
604 static ir_node *gen_Add(ir_node *node)
605 {
606         ir_mode *mode = get_irn_mode(node);
607         ir_node *right;
608
609         if (mode_is_float(mode)) {
610                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
611                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
612         }
613
614         /* special case: + 0x1000 can be represented as - 0x1000 */
615         right = get_Add_right(node);
616         if (is_Const(right)) {
617                 ir_node   *left = get_Add_left(node);
618                 ir_tarval *tv;
619                 uint32_t   val;
620                 /* is this simple address arithmetic? then we can let the linker do
621                  * the calculation. */
622                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
623                         dbg_info *dbgi  = get_irn_dbg_info(node);
624                         ir_node  *block = be_transform_node(get_nodes_block(node));
625                         address_t address;
626
627                         /* the value of use_ptr2 shouldn't matter here */
628                         match_address(node, &address, false);
629                         assert(is_sparc_SetHi(address.ptr));
630                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
631                                                    address.entity, address.offset);
632                 }
633
634                 tv  = get_Const_tarval(right);
635                 val = get_tarval_long(tv);
636                 if (val == 0x1000) {
637                         dbg_info *dbgi   = get_irn_dbg_info(node);
638                         ir_node  *block  = be_transform_node(get_nodes_block(node));
639                         ir_node  *op     = get_Add_left(node);
640                         ir_node  *new_op = be_transform_node(op);
641                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
642                 }
643         }
644
645         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
646                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
647 }
648
649 static ir_node *gen_AddCC_t(ir_node *node)
650 {
651         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
652                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
653 }
654
655 static ir_node *gen_Proj_AddCC_t(ir_node *node)
656 {
657         long     pn       = get_Proj_proj(node);
658         ir_node *pred     = get_Proj_pred(node);
659         ir_node *new_pred = be_transform_node(pred);
660
661         switch (pn) {
662         case pn_sparc_AddCC_t_res:
663                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
664         case pn_sparc_AddCC_t_flags:
665                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
666         default:
667                 panic("Invalid proj found");
668         }
669 }
670
671 static ir_node *gen_AddX_t(ir_node *node)
672 {
673         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
674                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
675 }
676
677 /**
678  * Creates an sparc Sub.
679  *
680  * @param node       FIRM node
681  * @return the created sparc Sub node
682  */
683 static ir_node *gen_Sub(ir_node *node)
684 {
685         ir_mode *mode = get_irn_mode(node);
686
687         if (mode_is_float(mode)) {
688                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
689                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
690         }
691
692         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
693                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
694 }
695
696 static ir_node *gen_SubCC_t(ir_node *node)
697 {
698         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
699                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
700 }
701
702 static ir_node *gen_Proj_SubCC_t(ir_node *node)
703 {
704         long     pn       = get_Proj_proj(node);
705         ir_node *pred     = get_Proj_pred(node);
706         ir_node *new_pred = be_transform_node(pred);
707
708         switch (pn) {
709         case pn_sparc_SubCC_t_res:
710                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
711         case pn_sparc_SubCC_t_flags:
712                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
713         default:
714                 panic("Invalid proj found");
715         }
716 }
717
718 static ir_node *gen_SubX_t(ir_node *node)
719 {
720         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
721                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
722 }
723
724 ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
725                     ir_node *mem, ir_mode *mode, ir_entity *entity,
726                     long offset, bool is_frame_entity)
727 {
728         unsigned bits = get_mode_size_bits(mode);
729         assert(mode_is_float(mode));
730         if (bits == 32) {
731                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
732                                           offset, is_frame_entity);
733         } else if (bits == 64) {
734                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
735                                           offset, is_frame_entity);
736         } else {
737                 assert(bits == 128);
738                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
739                                           offset, is_frame_entity);
740         }
741 }
742
743 ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
744                     ir_node *ptr, ir_node *mem, ir_mode *mode,
745                     ir_entity *entity, long offset,
746                     bool is_frame_entity)
747 {
748         unsigned bits = get_mode_size_bits(mode);
749         assert(mode_is_float(mode));
750         if (bits == 32) {
751                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
752                                           offset, is_frame_entity);
753         } else if (bits == 64) {
754                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
755                                           offset, is_frame_entity);
756         } else {
757                 assert(bits == 128);
758                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
759                                           offset, is_frame_entity);
760         }
761 }
762
763 /**
764  * Transforms a Load.
765  *
766  * @param node    the ir Load node
767  * @return the created sparc Load node
768  */
769 static ir_node *gen_Load(ir_node *node)
770 {
771         dbg_info *dbgi     = get_irn_dbg_info(node);
772         ir_mode  *mode     = get_Load_mode(node);
773         ir_node  *block    = be_transform_node(get_nodes_block(node));
774         ir_node  *ptr      = get_Load_ptr(node);
775         ir_node  *mem      = get_Load_mem(node);
776         ir_node  *new_mem  = be_transform_node(mem);
777         ir_node  *new_load = NULL;
778         address_t address;
779
780         if (get_Load_unaligned(node) == align_non_aligned) {
781                 panic("transformation of unaligned Loads not implemented yet");
782         }
783
784         if (mode_is_float(mode)) {
785                 match_address(ptr, &address, false);
786                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
787                                       address.entity, address.offset, false);
788         } else {
789                 match_address(ptr, &address, true);
790                 if (address.ptr2 != NULL) {
791                         assert(address.entity == NULL && address.offset == 0);
792                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
793                                                        address.ptr2, new_mem, mode);
794                 } else {
795                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
796                                                        mode, address.entity, address.offset,
797                                                        false);
798                 }
799         }
800         set_irn_pinned(new_load, get_irn_pinned(node));
801
802         return new_load;
803 }
804
805 /**
806  * Transforms a Store.
807  *
808  * @param node    the ir Store node
809  * @return the created sparc Store node
810  */
811 static ir_node *gen_Store(ir_node *node)
812 {
813         ir_node  *block    = be_transform_node(get_nodes_block(node));
814         ir_node  *ptr      = get_Store_ptr(node);
815         ir_node  *mem      = get_Store_mem(node);
816         ir_node  *new_mem  = be_transform_node(mem);
817         ir_node  *val      = get_Store_value(node);
818         ir_mode  *mode     = get_irn_mode(val);
819         dbg_info *dbgi     = get_irn_dbg_info(node);
820         ir_node  *new_store = NULL;
821         address_t address;
822
823         if (get_Store_unaligned(node) == align_non_aligned) {
824                 panic("transformation of unaligned Stores not implemented yet");
825         }
826
827         if (mode_is_float(mode)) {
828                 ir_node *new_val = be_transform_node(val);
829                 /* TODO: variants with reg+reg address mode */
830                 match_address(ptr, &address, false);
831                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
832                                        mode, address.entity, address.offset, false);
833         } else {
834                 ir_node *new_val;
835                 unsigned dest_bits = get_mode_size_bits(mode);
836                 while (is_downconv(node)
837                        && get_mode_size_bits(get_irn_mode(node)) >= dest_bits) {
838                     val = get_Conv_op(val);
839                 }
840                 new_val = be_transform_node(val);
841
842                 assert(dest_bits <= 32);
843                 match_address(ptr, &address, true);
844                 if (address.ptr2 != NULL) {
845                         assert(address.entity == NULL && address.offset == 0);
846                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
847                                                         address.ptr2, new_mem, mode);
848                 } else {
849                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
850                                                         new_mem, mode, address.entity,
851                                                         address.offset, false);
852                 }
853         }
854         set_irn_pinned(new_store, get_irn_pinned(node));
855
856         return new_store;
857 }
858
859 /**
860  * Creates an sparc Mul.
861  * returns the lower 32bits of the 64bit multiply result
862  *
863  * @return the created sparc Mul node
864  */
865 static ir_node *gen_Mul(ir_node *node)
866 {
867         ir_mode *mode = get_irn_mode(node);
868         if (mode_is_float(mode)) {
869                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
870                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
871         }
872
873         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
874                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
875 }
876
877 /**
878  * Creates an sparc Mulh.
879  * Mulh returns the upper 32bits of a mul instruction
880  *
881  * @return the created sparc Mulh node
882  */
883 static ir_node *gen_Mulh(ir_node *node)
884 {
885         ir_mode *mode = get_irn_mode(node);
886         ir_node *mul;
887
888         if (mode_is_float(mode))
889                 panic("FP not supported yet");
890
891         if (mode_is_signed(mode)) {
892                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_SMulh_reg, new_bd_sparc_SMulh_imm);
893                 return new_r_Proj(mul, mode_gp, pn_sparc_SMulh_low);
894         } else {
895                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_UMulh_reg, new_bd_sparc_UMulh_imm);
896                 return new_r_Proj(mul, mode_gp, pn_sparc_UMulh_low);
897         }
898 }
899
900 static ir_node *gen_sign_extension_value(ir_node *node)
901 {
902         ir_node *block     = get_nodes_block(node);
903         ir_node *new_block = be_transform_node(block);
904         ir_node *new_node  = be_transform_node(node);
905         /* TODO: we could do some shortcuts for some value types probably.
906          * (For constants or other cases where we know the sign bit in
907          *  advance) */
908         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
909 }
910
911 /**
912  * Creates an sparc Div.
913  *
914  * @return the created sparc Div node
915  */
916 static ir_node *gen_Div(ir_node *node)
917 {
918         dbg_info *dbgi      = get_irn_dbg_info(node);
919         ir_node  *block     = get_nodes_block(node);
920         ir_node  *new_block = be_transform_node(block);
921         ir_mode  *mode      = get_Div_resmode(node);
922         ir_node  *left      = get_Div_left(node);
923         ir_node  *left_low  = be_transform_node(left);
924         ir_node  *right     = get_Div_right(node);
925         ir_node  *res;
926
927         if (mode_is_float(mode)) {
928                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
929                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
930         }
931
932         if (mode_is_signed(mode)) {
933                 ir_node *left_high = gen_sign_extension_value(left);
934
935                 if (is_imm_encodeable(right)) {
936                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
937                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
938                                                     NULL, immediate);
939                 } else {
940                         ir_node *new_right = be_transform_node(right);
941                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
942                                                     new_right);
943                 }
944         } else {
945                 ir_graph *irg       = get_irn_irg(node);
946                 ir_node  *left_high = get_g0(irg);
947                 if (is_imm_encodeable(right)) {
948                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
949                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
950                                                     NULL, immediate);
951                 } else {
952                         ir_node *new_right = be_transform_node(right);
953                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
954                                                     new_right);
955                 }
956         }
957
958         return res;
959 }
960
961 /**
962  * Transforms a Not node.
963  *
964  * @return the created sparc Not node
965  */
966 static ir_node *gen_Not(ir_node *node)
967 {
968         ir_node  *op     = get_Not_op(node);
969         ir_graph *irg    = get_irn_irg(node);
970         ir_node  *zero   = get_g0(irg);
971         dbg_info *dbgi   = get_irn_dbg_info(node);
972         ir_node  *block  = be_transform_node(get_nodes_block(node));
973         ir_node  *new_op = be_transform_node(op);
974
975         /* Note: Not(Eor()) is normalize in firm localopts already so
976          * we don't match it for xnor here */
977
978         /* Not can be represented with xnor 0, n */
979         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
980 }
981
982 static ir_node *gen_helper_bitop(ir_node *node,
983                                  new_binop_reg_func new_reg,
984                                  new_binop_imm_func new_imm,
985                                  new_binop_reg_func new_not_reg,
986                                  new_binop_imm_func new_not_imm,
987                                  match_flags_t flags)
988 {
989         ir_node *op1 = get_binop_left(node);
990         ir_node *op2 = get_binop_right(node);
991         if (is_Not(op1)) {
992                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
993                                              flags,
994                                              new_not_reg, new_not_imm);
995         }
996         if (is_Not(op2)) {
997                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
998                                              flags,
999                                              new_not_reg, new_not_imm);
1000         }
1001         if (is_Const(op2) && get_irn_n_edges(op2) == 1) {
1002                 ir_tarval *tv    = get_Const_tarval(op2);
1003                 long       value = get_tarval_long(tv);
1004                 if (!sparc_is_value_imm_encodeable(value)) {
1005                         long notvalue = ~value;
1006                         if ((notvalue & 0x3ff) == 0) {
1007                                 ir_node  *block     = get_nodes_block(node);
1008                                 ir_node  *new_block = be_transform_node(block);
1009                                 dbg_info *dbgi      = get_irn_dbg_info(node);
1010                                 ir_node  *new_op2
1011                                         = new_bd_sparc_SetHi(NULL, new_block, NULL, notvalue);
1012                                 ir_node  *new_op1   = be_transform_node(op1);
1013                                 ir_node  *result
1014                                         = new_not_reg(dbgi, new_block, new_op1, new_op2);
1015                                 return result;
1016                         }
1017                 }
1018         }
1019         return gen_helper_binop_args(node, op1, op2,
1020                                                                  flags | MATCH_COMMUTATIVE,
1021                                                                  new_reg, new_imm);
1022 }
1023
1024 static ir_node *gen_And(ir_node *node)
1025 {
1026         return gen_helper_bitop(node,
1027                                 new_bd_sparc_And_reg,
1028                                 new_bd_sparc_And_imm,
1029                                 new_bd_sparc_AndN_reg,
1030                                 new_bd_sparc_AndN_imm,
1031                                 MATCH_MODE_NEUTRAL);
1032 }
1033
1034 static ir_node *gen_Or(ir_node *node)
1035 {
1036         return gen_helper_bitop(node,
1037                                 new_bd_sparc_Or_reg,
1038                                 new_bd_sparc_Or_imm,
1039                                 new_bd_sparc_OrN_reg,
1040                                 new_bd_sparc_OrN_imm,
1041                                 MATCH_MODE_NEUTRAL);
1042 }
1043
1044 static ir_node *gen_Eor(ir_node *node)
1045 {
1046         return gen_helper_bitop(node,
1047                                 new_bd_sparc_Xor_reg,
1048                                 new_bd_sparc_Xor_imm,
1049                                 new_bd_sparc_XNor_reg,
1050                                 new_bd_sparc_XNor_imm,
1051                                 MATCH_MODE_NEUTRAL);
1052 }
1053
1054 static ir_node *gen_Shl(ir_node *node)
1055 {
1056         ir_mode *mode = get_irn_mode(node);
1057         if (get_mode_modulo_shift(mode) != 32)
1058                 panic("modulo_shift!=32 not supported");
1059         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
1060 }
1061
1062 static ir_node *gen_Shr(ir_node *node)
1063 {
1064         ir_mode *mode = get_irn_mode(node);
1065         if (get_mode_modulo_shift(mode) != 32)
1066                 panic("modulo_shift!=32 not supported");
1067         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
1068 }
1069
1070 static ir_node *gen_Shrs(ir_node *node)
1071 {
1072         ir_mode *mode = get_irn_mode(node);
1073         if (get_mode_modulo_shift(mode) != 32)
1074                 panic("modulo_shift!=32 not supported");
1075         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
1076 }
1077
1078 /**
1079  * Transforms a Minus node.
1080  */
1081 static ir_node *gen_Minus(ir_node *node)
1082 {
1083         ir_mode  *mode = get_irn_mode(node);
1084         ir_node  *op;
1085         ir_node  *block;
1086         ir_node  *new_op;
1087         ir_node  *zero;
1088         dbg_info *dbgi;
1089
1090         if (mode_is_float(mode)) {
1091                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
1092                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
1093         }
1094         block  = be_transform_node(get_nodes_block(node));
1095         dbgi   = get_irn_dbg_info(node);
1096         op     = get_Minus_op(node);
1097         new_op = be_transform_node(op);
1098         zero   = get_g0(get_irn_irg(node));
1099         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
1100 }
1101
1102 /**
1103  * Create an entity for a given (floating point) tarval
1104  */
1105 static ir_entity *create_float_const_entity(ir_tarval *tv)
1106 {
1107         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
1108         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
1109         ir_entity        *entity   = pmap_get(ir_entity, isa->constants, tv);
1110         ir_initializer_t *initializer;
1111         ir_mode          *mode;
1112         ir_type          *type;
1113         ir_type          *glob;
1114
1115         if (entity != NULL)
1116                 return entity;
1117
1118         mode   = get_tarval_mode(tv);
1119         type   = get_type_for_mode(mode);
1120         glob   = get_glob_type();
1121         entity = new_entity(glob, id_unique("C%u"), type);
1122         set_entity_visibility(entity, ir_visibility_private);
1123         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1124
1125         initializer = create_initializer_tarval(tv);
1126         set_entity_initializer(entity, initializer);
1127
1128         pmap_insert(isa->constants, tv, entity);
1129         return entity;
1130 }
1131
1132 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
1133 {
1134         ir_entity *entity = create_float_const_entity(tv);
1135         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
1136         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
1137         ir_mode   *mode   = get_tarval_mode(tv);
1138         ir_node   *new_op
1139                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
1140         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
1141
1142         set_irn_pinned(new_op, op_pin_state_floats);
1143         return proj;
1144 }
1145
1146 static ir_node *create_int_const(ir_node *block, int32_t value)
1147 {
1148         if (value == 0) {
1149                 ir_graph *irg = get_irn_irg(block);
1150                 return get_g0(irg);
1151         } else if (sparc_is_value_imm_encodeable(value)) {
1152                 ir_graph *irg = get_irn_irg(block);
1153                 return new_bd_sparc_Or_imm(NULL, block, get_g0(irg), NULL, value);
1154         } else {
1155                 ir_node *hi = new_bd_sparc_SetHi(NULL, block, NULL, value);
1156                 if ((value & 0x3ff) != 0) {
1157                         return new_bd_sparc_Or_imm(NULL, block, hi, NULL, value & 0x3ff);
1158                 } else {
1159                         return hi;
1160                 }
1161         }
1162 }
1163
1164 static ir_node *gen_Const(ir_node *node)
1165 {
1166         ir_node   *block = be_transform_node(get_nodes_block(node));
1167         ir_mode   *mode  = get_irn_mode(node);
1168         dbg_info  *dbgi  = get_irn_dbg_info(node);
1169         ir_tarval *tv    = get_Const_tarval(node);
1170         int32_t    val;
1171
1172         if (mode_is_float(mode)) {
1173                 return gen_float_const(dbgi, block, tv);
1174         }
1175
1176         assert(get_mode_size_bits(get_tarval_mode(tv)) <= 32);
1177         val = (int32_t)get_tarval_long(tv);
1178         return create_int_const(block, val);
1179 }
1180
1181 static ir_node *gen_Switch(ir_node *node)
1182 {
1183         dbg_info              *dbgi         = get_irn_dbg_info(node);
1184         ir_node               *block        = get_nodes_block(node);
1185         ir_node               *new_block    = be_transform_node(block);
1186         ir_graph              *irg          = get_irn_irg(block);
1187         ir_node               *selector     = get_Switch_selector(node);
1188         ir_node               *new_selector = be_transform_node(selector);
1189         const ir_switch_table *table        = get_Switch_table(node);
1190         unsigned               n_outs       = get_Switch_n_outs(node);
1191         ir_entity             *entity;
1192         ir_node               *table_address;
1193         ir_node               *idx;
1194         ir_node               *load;
1195         ir_node               *address;
1196
1197         table = ir_switch_table_duplicate(irg, table);
1198
1199         /* switch with smaller mode not implemented yet */
1200         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1201
1202         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1203         set_entity_visibility(entity, ir_visibility_private);
1204         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1205
1206         /* construct base address */
1207         table_address = make_address(dbgi, new_block, entity, 0);
1208         /* scale index */
1209         idx = new_bd_sparc_Sll_imm(dbgi, new_block, new_selector, NULL, 2);
1210         /* load from jumptable */
1211         load = new_bd_sparc_Ld_reg(dbgi, new_block, table_address, idx,
1212                                    get_irg_no_mem(current_ir_graph),
1213                                    mode_gp);
1214         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1215
1216         return new_bd_sparc_SwitchJmp(dbgi, new_block, address, n_outs, table, entity);
1217 }
1218
1219 static ir_node *gen_Cond(ir_node *node)
1220 {
1221         ir_node    *selector = get_Cond_selector(node);
1222         ir_node    *cmp_left;
1223         ir_mode    *cmp_mode;
1224         ir_node    *block;
1225         ir_node    *flag_node;
1226         ir_relation relation;
1227         dbg_info   *dbgi;
1228
1229         /* note: after lower_mode_b we are guaranteed to have a Cmp input */
1230         block       = be_transform_node(get_nodes_block(node));
1231         dbgi        = get_irn_dbg_info(node);
1232         cmp_left    = get_Cmp_left(selector);
1233         cmp_mode    = get_irn_mode(cmp_left);
1234         flag_node   = be_transform_node(selector);
1235         relation    = get_Cmp_relation(selector);
1236         if (mode_is_float(cmp_mode)) {
1237                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1238         } else {
1239                 bool is_unsigned = !mode_is_signed(cmp_mode);
1240                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1241         }
1242 }
1243
1244 /**
1245  * transform Cmp
1246  */
1247 static ir_node *gen_Cmp(ir_node *node)
1248 {
1249         ir_node *op1      = get_Cmp_left(node);
1250         ir_node *op2      = get_Cmp_right(node);
1251         ir_mode *cmp_mode = get_irn_mode(op1);
1252         assert(get_irn_mode(op2) == cmp_mode);
1253
1254         if (mode_is_float(cmp_mode)) {
1255                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1256                 dbg_info *dbgi    = get_irn_dbg_info(node);
1257                 ir_node  *new_op1 = be_transform_node(op1);
1258                 ir_node  *new_op2 = be_transform_node(op2);
1259                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1260                 if (bits == 32) {
1261                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1262                 } else if (bits == 64) {
1263                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1264                 } else {
1265                         assert(bits == 128);
1266                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1267                 }
1268         }
1269
1270         /* when we compare a bitop like and,or,... with 0 then we can directly use
1271          * the bitopcc variant.
1272          * Currently we only do this when we're the only user of the node...
1273          */
1274         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1275                 if (is_And(op1)) {
1276                         return gen_helper_bitop(op1,
1277                                                 new_bd_sparc_AndCCZero_reg,
1278                                                 new_bd_sparc_AndCCZero_imm,
1279                                                 new_bd_sparc_AndNCCZero_reg,
1280                                                 new_bd_sparc_AndNCCZero_imm,
1281                                                 MATCH_NONE);
1282                 } else if (is_Or(op1)) {
1283                         return gen_helper_bitop(op1,
1284                                                 new_bd_sparc_OrCCZero_reg,
1285                                                 new_bd_sparc_OrCCZero_imm,
1286                                                 new_bd_sparc_OrNCCZero_reg,
1287                                                 new_bd_sparc_OrNCCZero_imm,
1288                                                 MATCH_NONE);
1289                 } else if (is_Eor(op1)) {
1290                         return gen_helper_bitop(op1,
1291                                                 new_bd_sparc_XorCCZero_reg,
1292                                                 new_bd_sparc_XorCCZero_imm,
1293                                                 new_bd_sparc_XNorCCZero_reg,
1294                                                 new_bd_sparc_XNorCCZero_imm,
1295                                                 MATCH_NONE);
1296                 } else if (is_Add(op1)) {
1297                         return gen_helper_binop(op1, MATCH_COMMUTATIVE,
1298                                                 new_bd_sparc_AddCCZero_reg,
1299                                                 new_bd_sparc_AddCCZero_imm);
1300                 } else if (is_Sub(op1)) {
1301                         return gen_helper_binop(op1, MATCH_NONE,
1302                                                 new_bd_sparc_SubCCZero_reg,
1303                                                 new_bd_sparc_SubCCZero_imm);
1304                 } else if (is_Mul(op1)) {
1305                         return gen_helper_binop(op1, MATCH_COMMUTATIVE,
1306                                                 new_bd_sparc_MulCCZero_reg,
1307                                                 new_bd_sparc_MulCCZero_imm);
1308                 }
1309         }
1310
1311         /* integer compare */
1312         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1313                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1314 }
1315
1316 /**
1317  * Transforms a SymConst node.
1318  */
1319 static ir_node *gen_SymConst(ir_node *node)
1320 {
1321         ir_entity *entity    = get_SymConst_entity(node);
1322         dbg_info  *dbgi      = get_irn_dbg_info(node);
1323         ir_node   *block     = get_nodes_block(node);
1324         ir_node   *new_block = be_transform_node(block);
1325         return make_address(dbgi, new_block, entity, 0);
1326 }
1327
1328 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1329                              ir_mode *src_mode, ir_mode *dst_mode)
1330 {
1331         unsigned src_bits = get_mode_size_bits(src_mode);
1332         unsigned dst_bits = get_mode_size_bits(dst_mode);
1333         if (src_bits == 32) {
1334                 if (dst_bits == 64) {
1335                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1336                 } else {
1337                         assert(dst_bits == 128);
1338                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1339                 }
1340         } else if (src_bits == 64) {
1341                 if (dst_bits == 32) {
1342                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1343                 } else {
1344                         assert(dst_bits == 128);
1345                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1346                 }
1347         } else {
1348                 assert(src_bits == 128);
1349                 if (dst_bits == 32) {
1350                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1351                 } else {
1352                         assert(dst_bits == 64);
1353                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1354                 }
1355         }
1356 }
1357
1358 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1359                             ir_mode *src_mode)
1360 {
1361         ir_node  *ftoi;
1362         unsigned  bits = get_mode_size_bits(src_mode);
1363         if (bits == 32) {
1364                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1365         } else if (bits == 64) {
1366                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1367         } else {
1368                 assert(bits == 128);
1369                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1370         }
1371
1372         {
1373         ir_graph *irg   = get_irn_irg(block);
1374         ir_node  *sp    = get_irg_frame(irg);
1375         ir_node  *nomem = get_irg_no_mem(irg);
1376         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, mode_fp,
1377                                      NULL, 0, true);
1378         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1379                                               NULL, 0, true);
1380         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1381         set_irn_pinned(stf, op_pin_state_floats);
1382         set_irn_pinned(ld, op_pin_state_floats);
1383         return res;
1384         }
1385 }
1386
1387 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1388                             ir_mode *dst_mode)
1389 {
1390         ir_graph *irg   = get_irn_irg(block);
1391         ir_node  *sp    = get_irg_frame(irg);
1392         ir_node  *nomem = get_irg_no_mem(irg);
1393         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1394                                               mode_gp, NULL, 0, true);
1395         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1396                                              NULL, 0, true);
1397         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1398         unsigned  bits  = get_mode_size_bits(dst_mode);
1399         set_irn_pinned(st, op_pin_state_floats);
1400         set_irn_pinned(ldf, op_pin_state_floats);
1401
1402         if (bits == 32) {
1403                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1404         } else if (bits == 64) {
1405                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1406         } else {
1407                 assert(bits == 128);
1408                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1409         }
1410 }
1411
1412 static ir_node *gen_Conv(ir_node *node)
1413 {
1414         ir_node  *block    = be_transform_node(get_nodes_block(node));
1415         ir_node  *op       = get_Conv_op(node);
1416         ir_mode  *src_mode = get_irn_mode(op);
1417         ir_mode  *dst_mode = get_irn_mode(node);
1418         dbg_info *dbgi     = get_irn_dbg_info(node);
1419         ir_node  *new_op;
1420
1421         int src_bits = get_mode_size_bits(src_mode);
1422         int dst_bits = get_mode_size_bits(dst_mode);
1423
1424         if (src_mode == mode_b)
1425                 panic("ConvB not lowered %+F", node);
1426
1427         if (src_mode == dst_mode)
1428                 return be_transform_node(op);
1429
1430         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1431                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1432
1433                 new_op = be_transform_node(op);
1434                 if (mode_is_float(src_mode)) {
1435                         if (mode_is_float(dst_mode)) {
1436                                 /* float -> float conv */
1437                                 return create_fftof(dbgi, block, new_op, src_mode, dst_mode);
1438                         } else {
1439                                 /* float -> int conv */
1440                                 if (!mode_is_signed(dst_mode))
1441                                         panic("float to unsigned not lowered");
1442                                 return create_ftoi(dbgi, block, new_op, src_mode);
1443                         }
1444                 } else {
1445                         /* int -> float conv */
1446                         if (src_bits < 32) {
1447                                 new_op = gen_extension(dbgi, block, new_op, src_mode);
1448                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1449                                 panic("unsigned to float not lowered!");
1450                         }
1451                         return create_itof(dbgi, block, new_op, dst_mode);
1452                 }
1453         } else { /* complete in gp registers */
1454                 int min_bits;
1455                 ir_mode *min_mode;
1456
1457                 if (src_bits == dst_bits || dst_mode == mode_b) {
1458                         /* kill unnecessary conv */
1459                         return be_transform_node(op);
1460                 }
1461
1462                 if (src_bits < dst_bits) {
1463                         min_bits = src_bits;
1464                         min_mode = src_mode;
1465                 } else {
1466                         min_bits = dst_bits;
1467                         min_mode = dst_mode;
1468                 }
1469
1470                 if (upper_bits_clean(op, min_mode)) {
1471                         return be_transform_node(op);
1472                 }
1473                 new_op = be_transform_node(op);
1474
1475                 if (mode_is_signed(min_mode)) {
1476                         return gen_sign_extension(dbgi, block, new_op, min_bits);
1477                 } else {
1478                         return gen_zero_extension(dbgi, block, new_op, min_bits);
1479                 }
1480         }
1481 }
1482
1483 static ir_node *gen_Unknown(ir_node *node)
1484 {
1485         /* just produce a 0 */
1486         ir_mode *mode = get_irn_mode(node);
1487         if (mode_is_float(mode)) {
1488                 ir_node *block = be_transform_node(get_nodes_block(node));
1489                 return gen_float_const(NULL, block, get_mode_null(mode));
1490         } else if (mode_needs_gp_reg(mode)) {
1491                 ir_graph *irg = get_irn_irg(node);
1492                 return get_g0(irg);
1493         }
1494
1495         panic("Unexpected Unknown mode");
1496 }
1497
1498 static void make_start_out(reg_info_t *const info, struct obstack *const obst, ir_node *const start, size_t const offset, arch_register_t const *const reg, arch_register_req_type_t const flags)
1499 {
1500         info->offset = offset;
1501         info->irn    = NULL;
1502         arch_register_req_t const *const req = be_create_reg_req(obst, reg, arch_register_req_type_ignore | flags);
1503         arch_set_irn_register_req_out(start, offset, req);
1504         arch_set_irn_register_out(start, offset, reg);
1505 }
1506
1507 /**
1508  * transform the start node to the prolog code
1509  */
1510 static ir_node *gen_Start(ir_node *node)
1511 {
1512         ir_graph  *irg           = get_irn_irg(node);
1513         ir_entity *entity        = get_irg_entity(irg);
1514         ir_type   *function_type = get_entity_type(entity);
1515         ir_node   *block         = get_nodes_block(node);
1516         ir_node   *new_block     = be_transform_node(block);
1517         dbg_info  *dbgi          = get_irn_dbg_info(node);
1518         struct obstack *obst     = be_get_be_obst(irg);
1519         size_t     n_outs;
1520         ir_node   *start;
1521         size_t     i;
1522
1523         /* start building list of start constraints */
1524         assert(obstack_object_size(obst) == 0);
1525
1526         /* calculate number of outputs */
1527         n_outs = 4; /* memory, g0, g7, sp */
1528         if (!current_cconv->omit_fp)
1529                 ++n_outs; /* framepointer */
1530         /* function parameters */
1531         n_outs += current_cconv->n_param_regs;
1532         /* callee saves */
1533         if (current_cconv->omit_fp) {
1534                 n_outs += ARRAY_SIZE(omit_fp_callee_saves);
1535         }
1536
1537         start = new_bd_sparc_Start(dbgi, new_block, n_outs);
1538
1539         size_t o = 0;
1540
1541         /* first output is memory */
1542         start_mem.offset = o;
1543         start_mem.irn    = NULL;
1544         arch_set_irn_register_req_out(start, o, arch_no_register_req);
1545         ++o;
1546
1547         /* the zero register */
1548         make_start_out(&start_g0, obst, start, o++, &sparc_registers[REG_G0], arch_register_req_type_none);
1549
1550         /* g7 is used for TLS data */
1551         make_start_out(&start_g7, obst, start, o++, &sparc_registers[REG_G7], arch_register_req_type_none);
1552
1553         /* we need an output for the stackpointer */
1554         make_start_out(&start_sp, obst, start, o++, sp_reg, arch_register_req_type_produces_sp);
1555
1556         if (!current_cconv->omit_fp) {
1557                 make_start_out(&start_fp, obst, start, o++, fp_reg, arch_register_req_type_none);
1558         }
1559
1560         /* function parameters in registers */
1561         start_params_offset = o;
1562         for (i = 0; i < get_method_n_params(function_type); ++i) {
1563                 const reg_or_stackslot_t *param = &current_cconv->parameters[i];
1564                 const arch_register_t    *reg0  = param->reg0;
1565                 const arch_register_t    *reg1  = param->reg1;
1566                 if (reg0 != NULL) {
1567                         arch_set_irn_register_req_out(start, o, reg0->single_req);
1568                         arch_set_irn_register_out(start, o, reg0);
1569                         ++o;
1570                 }
1571                 if (reg1 != NULL) {
1572                         arch_set_irn_register_req_out(start, o, reg1->single_req);
1573                         arch_set_irn_register_out(start, o, reg1);
1574                         ++o;
1575                 }
1576         }
1577         /* we need the values of the callee saves (Note: non omit-fp mode has no
1578          * callee saves) */
1579         start_callee_saves_offset = o;
1580         if (current_cconv->omit_fp) {
1581                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1582                 size_t c;
1583                 for (c = 0; c < n_callee_saves; ++c) {
1584                         const arch_register_t *reg = omit_fp_callee_saves[c];
1585                         arch_set_irn_register_req_out(start, o, reg->single_req);
1586                         arch_set_irn_register_out(start, o, reg);
1587                         ++o;
1588                 }
1589         }
1590         assert(n_outs == o);
1591
1592         return start;
1593 }
1594
1595 static ir_node *get_initial_sp(ir_graph *irg)
1596 {
1597         return get_reg(irg, &start_sp);
1598 }
1599
1600 static ir_node *get_initial_fp(ir_graph *irg)
1601 {
1602         return get_reg(irg, &start_fp);
1603 }
1604
1605 static ir_node *get_initial_mem(ir_graph *irg)
1606 {
1607         return get_reg(irg, &start_mem);
1608 }
1609
1610 static ir_node *get_stack_pointer_for(ir_node *node)
1611 {
1612         /* get predecessor in stack_order list */
1613         ir_node *stack_pred = be_get_stack_pred(stackorder, node);
1614         ir_node *stack;
1615
1616         if (stack_pred == NULL) {
1617                 /* first stack user in the current block. We can simply use the
1618                  * initial sp_proj for it */
1619                 ir_graph *irg = get_irn_irg(node);
1620                 return get_initial_sp(irg);
1621         }
1622
1623         be_transform_node(stack_pred);
1624         stack = pmap_get(ir_node, node_to_stack, stack_pred);
1625         if (stack == NULL) {
1626                 return get_stack_pointer_for(stack_pred);
1627         }
1628
1629         return stack;
1630 }
1631
1632 /**
1633  * transform a Return node into epilogue code + return statement
1634  */
1635 static ir_node *gen_Return(ir_node *node)
1636 {
1637         ir_node  *block     = get_nodes_block(node);
1638         ir_graph *irg       = get_irn_irg(node);
1639         ir_node  *new_block = be_transform_node(block);
1640         dbg_info *dbgi      = get_irn_dbg_info(node);
1641         ir_node  *mem       = get_Return_mem(node);
1642         ir_node  *new_mem   = be_transform_node(mem);
1643         ir_node  *sp        = get_stack_pointer_for(node);
1644         size_t    n_res     = get_Return_n_ress(node);
1645         struct obstack *be_obst = be_get_be_obst(irg);
1646         ir_node  *bereturn;
1647         ir_node **in;
1648         const arch_register_req_t **reqs;
1649         size_t    i;
1650         size_t    p;
1651         size_t    n_ins;
1652
1653         /* estimate number of return values */
1654         n_ins = 2 + n_res; /* memory + stackpointer, return values */
1655         if (current_cconv->omit_fp)
1656                 n_ins += ARRAY_SIZE(omit_fp_callee_saves);
1657
1658         in   = ALLOCAN(ir_node*, n_ins);
1659         reqs = OALLOCN(be_obst, const arch_register_req_t*, n_ins);
1660         p    = 0;
1661
1662         in[p]   = new_mem;
1663         reqs[p] = arch_no_register_req;
1664         ++p;
1665
1666         in[p]   = sp;
1667         reqs[p] = sp_reg->single_req;
1668         ++p;
1669
1670         /* result values */
1671         for (i = 0; i < n_res; ++i) {
1672                 ir_node                  *res_value     = get_Return_res(node, i);
1673                 ir_node                  *new_res_value = be_transform_node(res_value);
1674                 const reg_or_stackslot_t *slot          = &current_cconv->results[i];
1675                 assert(slot->req1 == NULL);
1676                 in[p]   = new_res_value;
1677                 reqs[p] = slot->req0;
1678                 ++p;
1679         }
1680         /* callee saves */
1681         if (current_cconv->omit_fp) {
1682                 ir_node  *start          = get_irg_start(irg);
1683                 size_t    n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1684                 for (i = 0; i < n_callee_saves; ++i) {
1685                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1686                         ir_mode               *mode  = reg->reg_class->mode;
1687                         ir_node               *value
1688                                         = new_r_Proj(start, mode, i + start_callee_saves_offset);
1689                         in[p]   = value;
1690                         reqs[p] = reg->single_req;
1691                         ++p;
1692                 }
1693         }
1694         assert(p == n_ins);
1695
1696         bereturn = new_bd_sparc_Return_reg(dbgi, new_block, n_ins, in);
1697         arch_set_irn_register_reqs_in(bereturn, reqs);
1698
1699         return bereturn;
1700 }
1701
1702 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1703                                      ir_node *value0, ir_node *value1)
1704 {
1705         ir_graph *irg   = current_ir_graph;
1706         ir_node  *sp    = get_irg_frame(irg);
1707         ir_node  *nomem = get_irg_no_mem(irg);
1708         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1709                                               mode_gp, NULL, 0, true);
1710         ir_mode  *mode;
1711         ir_node  *ldf;
1712         ir_node  *mem;
1713         set_irn_pinned(st, op_pin_state_floats);
1714
1715         if (value1 != NULL) {
1716                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1717                                                    mode_gp, NULL, 4, true);
1718                 ir_node *in[2] = { st, st1 };
1719                 ir_node *sync  = new_r_Sync(block, 2, in);
1720                 set_irn_pinned(st1, op_pin_state_floats);
1721                 mem  = sync;
1722                 mode = mode_fp2;
1723         } else {
1724                 mem  = st;
1725                 mode = mode_fp;
1726         }
1727
1728         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1729         set_irn_pinned(ldf, op_pin_state_floats);
1730
1731         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1732 }
1733
1734 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1735                                  ir_node *value, ir_mode *float_mode,
1736                                  ir_node **result)
1737 {
1738         int bits = get_mode_size_bits(float_mode);
1739         if (is_Const(value)) {
1740                 ir_tarval *tv = get_Const_tarval(value);
1741                 int32_t val = get_tarval_sub_bits(tv, 0)         |
1742                               (get_tarval_sub_bits(tv, 1) << 8)  |
1743                               (get_tarval_sub_bits(tv, 2) << 16) |
1744                               (get_tarval_sub_bits(tv, 3) << 24);
1745                 ir_node *valc = create_int_const(block, val);
1746                 if (bits == 64) {
1747                         int32_t val2 = get_tarval_sub_bits(tv, 4)         |
1748                                                   (get_tarval_sub_bits(tv, 5) << 8)  |
1749                                                   (get_tarval_sub_bits(tv, 6) << 16) |
1750                                                   (get_tarval_sub_bits(tv, 7) << 24);
1751                         ir_node *valc2 = create_int_const(block, val2);
1752                         result[0] = valc2;
1753                         result[1] = valc;
1754                 } else {
1755                         assert(bits == 32);
1756                         result[0] = valc;
1757                         result[1] = NULL;
1758                 }
1759         } else {
1760                 ir_graph *irg   = current_ir_graph;
1761                 ir_node  *stack = get_irg_frame(irg);
1762                 ir_node  *nomem = get_irg_no_mem(irg);
1763                 ir_node  *new_value = be_transform_node(value);
1764                 ir_node  *stf   = create_stf(dbgi, block, new_value, stack, nomem,
1765                                              float_mode, NULL, 0, true);
1766                 ir_node  *ld;
1767                 set_irn_pinned(stf, op_pin_state_floats);
1768
1769                 ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1770                 set_irn_pinned(ld, op_pin_state_floats);
1771                 result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1772
1773                 if (bits == 64) {
1774                         ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1775                                                                                            NULL, 4, true);
1776                         set_irn_pinned(ld, op_pin_state_floats);
1777                         result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1778
1779                         arch_add_irn_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1780                         arch_add_irn_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1781                 } else {
1782                         assert(bits == 32);
1783                         result[1] = NULL;
1784                 }
1785         }
1786 }
1787
1788 static ir_node *gen_Call(ir_node *node)
1789 {
1790         ir_graph        *irg          = get_irn_irg(node);
1791         ir_node         *callee       = get_Call_ptr(node);
1792         ir_node         *block        = get_nodes_block(node);
1793         ir_node         *new_block    = be_transform_node(block);
1794         ir_node         *mem          = get_Call_mem(node);
1795         ir_node         *new_mem      = be_transform_node(mem);
1796         dbg_info        *dbgi         = get_irn_dbg_info(node);
1797         ir_type         *type         = get_Call_type(node);
1798         size_t           n_params     = get_Call_n_params(node);
1799         size_t           n_ress       = get_method_n_ress(type);
1800         /* max inputs: memory, callee, register arguments */
1801         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1802         struct obstack  *obst         = be_get_be_obst(irg);
1803         calling_convention_t *cconv
1804                 = sparc_decide_calling_convention(type, NULL);
1805         size_t           n_param_regs = cconv->n_param_regs;
1806         /* param-regs + mem + stackpointer + callee */
1807         unsigned         max_inputs   = 3 + n_param_regs;
1808         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1809         const arch_register_req_t **in_req
1810                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1811         int              in_arity     = 0;
1812         int              sync_arity   = 0;
1813         int              n_caller_saves
1814                 = rbitset_popcount(cconv->caller_saves, N_SPARC_REGISTERS);
1815         ir_entity       *entity       = NULL;
1816         ir_node         *new_frame    = get_stack_pointer_for(node);
1817         bool             aggregate_return
1818                 = get_method_calling_convention(type) & cc_compound_ret;
1819         ir_node         *incsp;
1820         int              mem_pos;
1821         ir_node         *res;
1822         size_t           p;
1823         size_t           r;
1824         int              i;
1825         int              o;
1826         int              out_arity;
1827
1828         assert(n_params == get_method_n_params(type));
1829
1830         /* construct arguments */
1831
1832         /* memory input */
1833         in_req[in_arity] = arch_no_register_req;
1834         mem_pos          = in_arity;
1835         ++in_arity;
1836
1837         /* stack pointer input */
1838         /* construct an IncSP -> we have to always be sure that the stack is
1839          * aligned even if we don't push arguments on it */
1840         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1841                              cconv->param_stack_size, 1);
1842         in_req[in_arity] = sp_reg->single_req;
1843         in[in_arity]     = incsp;
1844         ++in_arity;
1845
1846         /* parameters */
1847         for (p = 0; p < n_params; ++p) {
1848                 ir_node                  *value      = get_Call_param(node, p);
1849                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1850                 ir_type                  *param_type = get_method_param_type(type, p);
1851                 ir_mode                  *mode       = get_type_mode(param_type);
1852                 ir_node                  *partial_value;
1853                 ir_node                  *new_values[2];
1854                 ir_node                  *str;
1855                 int                       offset;
1856
1857                 if (mode_is_float(mode) && param->reg0 != NULL) {
1858                         unsigned size_bits = get_mode_size_bits(mode);
1859                         assert(size_bits <= 64);
1860                         bitcast_float_to_int(dbgi, new_block, value, mode, new_values);
1861                 } else {
1862                         ir_node *new_value = be_transform_node(value);
1863                         new_values[0] = new_value;
1864                         new_values[1] = NULL;
1865                 }
1866
1867                 /* put value into registers */
1868                 if (param->reg0 != NULL) {
1869                         in[in_arity]     = new_values[0];
1870                         in_req[in_arity] = param->reg0->single_req;
1871                         ++in_arity;
1872                         if (new_values[1] == NULL)
1873                                 continue;
1874                 }
1875                 if (param->reg1 != NULL) {
1876                         assert(new_values[1] != NULL);
1877                         in[in_arity]     = new_values[1];
1878                         in_req[in_arity] = param->reg1->single_req;
1879                         ++in_arity;
1880                         continue;
1881                 }
1882
1883                 /* we need a store if we're here */
1884                 if (new_values[1] != NULL) {
1885                         partial_value = new_values[1];
1886                         mode          = mode_gp;
1887                 } else {
1888                         partial_value = new_values[0];
1889                 }
1890
1891                 /* we need to skip over our save area when constructing the call
1892                  * arguments on stack */
1893                 offset = param->offset + SPARC_MIN_STACKSIZE;
1894
1895                 if (mode_is_float(mode)) {
1896                         str = create_stf(dbgi, new_block, partial_value, incsp, new_mem,
1897                                          mode, NULL, offset, true);
1898                 } else {
1899                         str = new_bd_sparc_St_imm(dbgi, new_block, partial_value, incsp,
1900                                                   new_mem, mode, NULL, offset, true);
1901                 }
1902                 set_irn_pinned(str, op_pin_state_floats);
1903                 sync_ins[sync_arity++] = str;
1904         }
1905
1906         /* construct memory input */
1907         if (sync_arity == 0) {
1908                 in[mem_pos] = new_mem;
1909         } else if (sync_arity == 1) {
1910                 in[mem_pos] = sync_ins[0];
1911         } else {
1912                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1913         }
1914
1915         if (is_SymConst(callee)) {
1916                 entity = get_SymConst_entity(callee);
1917         } else {
1918                 in[in_arity]     = be_transform_node(callee);
1919                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1920                 ++in_arity;
1921         }
1922         assert(in_arity <= (int)max_inputs);
1923
1924         /* outputs:
1925          *  - memory
1926          *  - results
1927          *  - caller saves
1928          */
1929         out_arity = 1 + cconv->n_reg_results + n_caller_saves;
1930
1931         /* create call node */
1932         if (entity != NULL) {
1933                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1934                                             entity, 0, aggregate_return);
1935         } else {
1936                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity,
1937                                             aggregate_return);
1938         }
1939         arch_set_irn_register_reqs_in(res, in_req);
1940
1941         /* create output register reqs */
1942         o = 0;
1943         arch_set_irn_register_req_out(res, o++, arch_no_register_req);
1944         /* add register requirements for the result regs */
1945         for (r = 0; r < n_ress; ++r) {
1946                 const reg_or_stackslot_t  *result_info = &cconv->results[r];
1947                 const arch_register_req_t *req         = result_info->req0;
1948                 if (req != NULL) {
1949                         arch_set_irn_register_req_out(res, o++, req);
1950                 }
1951                 assert(result_info->req1 == NULL);
1952         }
1953         for (i = 0; i < N_SPARC_REGISTERS; ++i) {
1954                 const arch_register_t *reg;
1955                 if (!rbitset_is_set(cconv->caller_saves, i))
1956                         continue;
1957                 reg = &sparc_registers[i];
1958                 arch_set_irn_register_req_out(res, o++, reg->single_req);
1959         }
1960         assert(o == out_arity);
1961
1962         /* copy pinned attribute */
1963         set_irn_pinned(res, get_irn_pinned(node));
1964
1965         /* IncSP to destroy the call stackframe */
1966         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1967         /* if we are the last IncSP producer in a block then we have to keep
1968          * the stack value.
1969          * Note: This here keeps all producers which is more than necessary */
1970         add_irn_dep(incsp, res);
1971         keep_alive(incsp);
1972
1973         pmap_insert(node_to_stack, node, incsp);
1974
1975         sparc_free_calling_convention(cconv);
1976         return res;
1977 }
1978
1979 static ir_node *gen_Sel(ir_node *node)
1980 {
1981         dbg_info  *dbgi      = get_irn_dbg_info(node);
1982         ir_node   *block     = get_nodes_block(node);
1983         ir_node   *new_block = be_transform_node(block);
1984         ir_node   *ptr       = get_Sel_ptr(node);
1985         ir_node   *new_ptr   = be_transform_node(ptr);
1986         ir_entity *entity    = get_Sel_entity(node);
1987
1988         /* must be the frame pointer all other sels must have been lowered
1989          * already */
1990         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1991
1992         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1993 }
1994
1995 static ir_node *gen_Alloc(ir_node *node)
1996 {
1997         dbg_info *dbgi       = get_irn_dbg_info(node);
1998         ir_node  *block      = get_nodes_block(node);
1999         ir_node  *new_block  = be_transform_node(block);
2000         ir_type  *type       = get_Alloc_type(node);
2001         ir_node  *size       = get_Alloc_count(node);
2002         ir_node  *stack_pred = get_stack_pointer_for(node);
2003         ir_node  *mem        = get_Alloc_mem(node);
2004         ir_node  *new_mem    = be_transform_node(mem);
2005         ir_node  *subsp;
2006
2007         if (get_Alloc_where(node) != stack_alloc)
2008                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
2009         /* lowerer should have transformed all allocas to byte size */
2010         if (!is_unknown_type(type) && get_type_size_bytes(type) != 1)
2011                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
2012
2013         if (is_Const(size)) {
2014                 ir_tarval *tv    = get_Const_tarval(size);
2015                 long       sizel = get_tarval_long(tv);
2016
2017                 assert((sizel & (SPARC_STACK_ALIGNMENT - 1)) == 0 && "Found Alloc with misaligned constant");
2018                 subsp = new_bd_sparc_SubSP_imm(dbgi, new_block, stack_pred, new_mem, NULL, sizel);
2019         } else {
2020                 ir_node *new_size = be_transform_node(size);
2021                 subsp = new_bd_sparc_SubSP_reg(dbgi, new_block, stack_pred, new_size, new_mem);
2022         }
2023
2024         ir_node *stack_proj = new_r_Proj(subsp, mode_gp, pn_sparc_SubSP_stack);
2025         arch_set_irn_register(stack_proj, sp_reg);
2026         /* If we are the last stack producer in a block, we have to keep the
2027          * stack value.  This keeps all producers, which is more than necessary. */
2028         keep_alive(stack_proj);
2029
2030         pmap_insert(node_to_stack, node, stack_proj);
2031
2032         return subsp;
2033 }
2034
2035 static ir_node *gen_Proj_Alloc(ir_node *node)
2036 {
2037         ir_node *alloc     = get_Proj_pred(node);
2038         ir_node *new_alloc = be_transform_node(alloc);
2039         long     pn        = get_Proj_proj(node);
2040
2041         switch ((pn_Alloc)pn) {
2042         case pn_Alloc_M:
2043                 return new_r_Proj(new_alloc, mode_M, pn_sparc_SubSP_M);
2044         case pn_Alloc_res: {
2045                 ir_node *addr_proj = new_r_Proj(new_alloc, mode_gp, pn_sparc_SubSP_addr);
2046                 arch_set_irn_register(addr_proj, arch_get_irn_register(node));
2047                 return addr_proj;
2048         }
2049         case pn_Alloc_X_regular:
2050         case pn_Alloc_X_except:
2051                 panic("exception output of alloc not supported (at %+F)",
2052                       node);
2053         }
2054         panic("invalid Proj->Alloc");
2055 }
2056
2057 static ir_node *gen_Free(ir_node *node)
2058 {
2059         dbg_info *dbgi       = get_irn_dbg_info(node);
2060         ir_node  *block      = get_nodes_block(node);
2061         ir_node  *new_block  = be_transform_node(block);
2062         ir_type  *type       = get_Free_type(node);
2063         ir_node  *size       = get_Free_count(node);
2064         ir_node  *mem        = get_Free_mem(node);
2065         ir_node  *new_mem    = be_transform_node(mem);
2066         ir_node  *stack_pred = get_stack_pointer_for(node);
2067         ir_node  *addsp;
2068         if (get_Alloc_where(node) != stack_alloc)
2069                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
2070         /* lowerer should have transformed all allocas to byte size */
2071         if (!is_unknown_type(type) && get_type_size_bytes(type) != 1)
2072                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
2073
2074         if (is_Const(size)) {
2075                 ir_tarval *tv    = get_Const_tarval(size);
2076                 long       sizel = get_tarval_long(tv);
2077                 addsp = be_new_IncSP(sp_reg, new_block, stack_pred, -sizel, 0);
2078                 set_irn_dbg_info(addsp, dbgi);
2079         } else {
2080                 ir_node *new_size = be_transform_node(size);
2081                 addsp = new_bd_sparc_AddSP(dbgi, new_block, stack_pred, new_size);
2082                 arch_set_irn_register(addsp, sp_reg);
2083         }
2084
2085         /* if we are the last IncSP producer in a block then we have to keep
2086          * the stack value.
2087          * Note: This here keeps all producers which is more than necessary */
2088         keep_alive(addsp);
2089
2090         pmap_insert(node_to_stack, node, addsp);
2091         /* the "result" is the unmodified sp value */
2092         return new_mem;
2093 }
2094
2095 static const arch_register_req_t float1_req = {
2096         arch_register_req_type_normal,
2097         &sparc_reg_classes[CLASS_sparc_fp],
2098         NULL,
2099         0,
2100         0,
2101         1
2102 };
2103 static const arch_register_req_t float2_req = {
2104         arch_register_req_type_normal | arch_register_req_type_aligned,
2105         &sparc_reg_classes[CLASS_sparc_fp],
2106         NULL,
2107         0,
2108         0,
2109         2
2110 };
2111 static const arch_register_req_t float4_req = {
2112         arch_register_req_type_normal | arch_register_req_type_aligned,
2113         &sparc_reg_classes[CLASS_sparc_fp],
2114         NULL,
2115         0,
2116         0,
2117         4
2118 };
2119
2120
2121 static const arch_register_req_t *get_float_req(ir_mode *mode)
2122 {
2123         assert(mode_is_float(mode));
2124         switch (get_mode_size_bits(mode)) {
2125                 case  32: return &float1_req;
2126                 case  64: return &float2_req;
2127                 case 128: return &float4_req;
2128                 default:  panic("invalid float mode");
2129         }
2130 }
2131
2132 /**
2133  * Transform some Phi nodes
2134  */
2135 static ir_node *gen_Phi(ir_node *node)
2136 {
2137         const arch_register_req_t *req;
2138         ir_node  *block = be_transform_node(get_nodes_block(node));
2139         ir_graph *irg   = current_ir_graph;
2140         dbg_info *dbgi  = get_irn_dbg_info(node);
2141         ir_mode  *mode  = get_irn_mode(node);
2142         ir_node  *phi;
2143
2144         if (mode_needs_gp_reg(mode)) {
2145                 /* we shouldn't have any 64bit stuff around anymore */
2146                 assert(get_mode_size_bits(mode) <= 32);
2147                 /* all integer operations are on 32bit registers now */
2148                 mode = mode_gp;
2149                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
2150         } else if (mode_is_float(mode)) {
2151                 req  = get_float_req(mode);
2152         } else {
2153                 req = arch_no_register_req;
2154         }
2155
2156         /* phi nodes allow loops, so we use the old arguments for now
2157          * and fix this later */
2158         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
2159         copy_node_attr(irg, node, phi);
2160         be_duplicate_deps(node, phi);
2161         arch_set_irn_register_req_out(phi, 0, req);
2162         be_enqueue_preds(node);
2163         return phi;
2164 }
2165
2166 /**
2167  * Transform a Proj from a Load.
2168  */
2169 static ir_node *gen_Proj_Load(ir_node *node)
2170 {
2171         ir_node  *load     = get_Proj_pred(node);
2172         ir_node  *new_load = be_transform_node(load);
2173         dbg_info *dbgi     = get_irn_dbg_info(node);
2174         long      pn       = get_Proj_proj(node);
2175
2176         /* renumber the proj */
2177         switch (get_sparc_irn_opcode(new_load)) {
2178         case iro_sparc_Ld:
2179                 /* handle all gp loads equal: they have the same proj numbers. */
2180                 if (pn == pn_Load_res) {
2181                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
2182                 } else if (pn == pn_Load_M) {
2183                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2184                 }
2185                 break;
2186         case iro_sparc_Ldf:
2187                 if (pn == pn_Load_res) {
2188                         const sparc_load_store_attr_t *attr
2189                                 = get_sparc_load_store_attr_const(new_load);
2190                         ir_mode *mode = attr->load_store_mode;
2191                         return new_rd_Proj(dbgi, new_load, mode, pn_sparc_Ldf_res);
2192                 } else if (pn == pn_Load_M) {
2193                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2194                 }
2195                 break;
2196         default:
2197                 break;
2198         }
2199         panic("Unsupported Proj from Load");
2200 }
2201
2202 static ir_node *gen_Proj_Store(ir_node *node)
2203 {
2204         ir_node  *store     = get_Proj_pred(node);
2205         ir_node  *new_store = be_transform_node(store);
2206         long      pn        = get_Proj_proj(node);
2207
2208         /* renumber the proj */
2209         switch (get_sparc_irn_opcode(new_store)) {
2210         case iro_sparc_St:
2211                 if (pn == pn_Store_M) {
2212                         return new_store;
2213                 }
2214                 break;
2215         case iro_sparc_Stf:
2216                 if (pn == pn_Store_M) {
2217                         return new_store;
2218                 }
2219                 break;
2220         default:
2221                 break;
2222         }
2223         panic("Unsupported Proj from Store");
2224 }
2225
2226 /**
2227  * Transform the Projs from a Cmp.
2228  */
2229 static ir_node *gen_Proj_Cmp(ir_node *node)
2230 {
2231         (void) node;
2232         panic("not implemented");
2233 }
2234
2235 /**
2236  * transform Projs from a Div
2237  */
2238 static ir_node *gen_Proj_Div(ir_node *node)
2239 {
2240         ir_node  *pred     = get_Proj_pred(node);
2241         ir_node  *new_pred = be_transform_node(pred);
2242         long      pn       = get_Proj_proj(node);
2243         ir_mode  *res_mode;
2244
2245         if (is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)) {
2246                 res_mode = mode_gp;
2247         } else if (is_sparc_fdiv(new_pred)) {
2248                 res_mode = get_Div_resmode(pred);
2249         } else {
2250                 panic("Div transformed to something unexpected: %+F",
2251                       new_pred);
2252         }
2253         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
2254         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
2255         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
2256         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
2257         switch (pn) {
2258         case pn_Div_res:
2259                 return new_r_Proj(new_pred, res_mode, pn_sparc_SDiv_res);
2260         case pn_Div_M:
2261                 return new_r_Proj(new_pred, mode_M, pn_sparc_SDiv_M);
2262         default:
2263                 break;
2264         }
2265         panic("Unsupported Proj from Div");
2266 }
2267
2268 static ir_node *get_frame_base(ir_graph *irg)
2269 {
2270         if (frame_base == NULL) {
2271                 if (current_cconv->omit_fp) {
2272                         frame_base = get_initial_sp(irg);
2273                 } else {
2274                         frame_base = get_initial_fp(irg);
2275                 }
2276         }
2277         return frame_base;
2278 }
2279
2280 static ir_node *gen_Proj_Start(ir_node *node)
2281 {
2282         ir_node *block     = get_nodes_block(node);
2283         ir_node *new_block = be_transform_node(block);
2284         long     pn        = get_Proj_proj(node);
2285         /* make sure prolog is constructed */
2286         be_transform_node(get_Proj_pred(node));
2287
2288         switch ((pn_Start) pn) {
2289         case pn_Start_X_initial_exec:
2290                 /* exchange ProjX with a jump */
2291                 return new_bd_sparc_Ba(NULL, new_block);
2292         case pn_Start_M: {
2293                 ir_graph *irg = get_irn_irg(node);
2294                 return get_initial_mem(irg);
2295         }
2296         case pn_Start_T_args:
2297                 return new_r_Bad(get_irn_irg(block), mode_T);
2298         case pn_Start_P_frame_base:
2299                 return get_frame_base(get_irn_irg(block));
2300         }
2301         panic("Unexpected start proj: %ld\n", pn);
2302 }
2303
2304 static ir_node *gen_Proj_Proj_Start(ir_node *node)
2305 {
2306         long      pn        = get_Proj_proj(node);
2307         ir_node  *block     = get_nodes_block(node);
2308         ir_graph *irg       = get_irn_irg(node);
2309         ir_node  *new_block = be_transform_node(block);
2310         ir_node  *args      = get_Proj_pred(node);
2311         ir_node  *start     = get_Proj_pred(args);
2312         ir_node  *new_start = be_transform_node(start);
2313         const reg_or_stackslot_t *param;
2314
2315         /* Proj->Proj->Start must be a method argument */
2316         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
2317
2318         param = &current_cconv->parameters[pn];
2319
2320         if (param->reg0 != NULL) {
2321                 /* argument transmitted in register */
2322                 const arch_register_t *reg      = param->reg0;
2323                 ir_mode               *reg_mode = reg->reg_class->mode;
2324                 long                   new_pn   = param->reg_offset + start_params_offset;
2325                 ir_node               *value    = new_r_Proj(new_start, reg_mode, new_pn);
2326                 bool                   is_float = false;
2327
2328                 {
2329                         ir_entity *entity      = get_irg_entity(irg);
2330                         ir_type   *method_type = get_entity_type(entity);
2331                         if (pn < (long)get_method_n_params(method_type)) {
2332                                 ir_type *param_type = get_method_param_type(method_type, pn);
2333                                 ir_mode *mode       = get_type_mode(param_type);
2334                                 is_float = mode_is_float(mode);
2335                         }
2336                 }
2337
2338                 if (is_float) {
2339                         const arch_register_t *reg1 = param->reg1;
2340                         ir_node *value1 = NULL;
2341
2342                         if (reg1 != NULL) {
2343                                 ir_mode *reg1_mode = reg1->reg_class->mode;
2344                                 value1 = new_r_Proj(new_start, reg1_mode, new_pn+1);
2345                         } else if (param->entity != NULL) {
2346                                 ir_node *fp  = get_initial_fp(irg);
2347                                 ir_node *mem = get_initial_mem(irg);
2348                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
2349                                                                    mode_gp, param->entity,
2350                                                                    0, true);
2351                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
2352                         }
2353
2354                         /* convert integer value to float */
2355                         value = bitcast_int_to_float(NULL, new_block, value, value1);
2356                 }
2357                 return value;
2358         } else {
2359                 /* argument transmitted on stack */
2360                 ir_node *mem  = get_initial_mem(irg);
2361                 ir_mode *mode = get_type_mode(param->type);
2362                 ir_node *base = get_frame_base(irg);
2363                 ir_node *load;
2364                 ir_node *value;
2365
2366                 if (mode_is_float(mode)) {
2367                         load  = create_ldf(NULL, new_block, base, mem, mode,
2368                                            param->entity, 0, true);
2369                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2370                 } else {
2371                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2372                                                     param->entity, 0, true);
2373                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2374                 }
2375                 set_irn_pinned(load, op_pin_state_floats);
2376
2377                 return value;
2378         }
2379 }
2380
2381 static ir_node *gen_Proj_Call(ir_node *node)
2382 {
2383         long     pn        = get_Proj_proj(node);
2384         ir_node *call      = get_Proj_pred(node);
2385         ir_node *new_call  = be_transform_node(call);
2386
2387         switch ((pn_Call) pn) {
2388         case pn_Call_M:
2389                 return new_r_Proj(new_call, mode_M, 0);
2390         case pn_Call_X_regular:
2391         case pn_Call_X_except:
2392         case pn_Call_T_result:
2393                 break;
2394         }
2395         panic("Unexpected Call proj %ld\n", pn);
2396 }
2397
2398 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2399 {
2400         long                  pn            = get_Proj_proj(node);
2401         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2402         ir_node              *new_call      = be_transform_node(call);
2403         ir_type              *function_type = get_Call_type(call);
2404         calling_convention_t *cconv
2405                 = sparc_decide_calling_convention(function_type, NULL);
2406         const reg_or_stackslot_t  *res  = &cconv->results[pn];
2407         ir_mode                   *mode = get_irn_mode(node);
2408         long                       new_pn = 1 + res->reg_offset;
2409
2410         assert(res->req0 != NULL && res->req1 == NULL);
2411         if (mode_needs_gp_reg(mode)) {
2412                 mode = mode_gp;
2413         }
2414         sparc_free_calling_convention(cconv);
2415
2416         return new_r_Proj(new_call, mode, new_pn);
2417 }
2418
2419 /**
2420  * Transform a Proj node.
2421  */
2422 static ir_node *gen_Proj(ir_node *node)
2423 {
2424         ir_node *pred = get_Proj_pred(node);
2425
2426         switch (get_irn_opcode(pred)) {
2427         case iro_Alloc:
2428                 return gen_Proj_Alloc(node);
2429         case iro_Store:
2430                 return gen_Proj_Store(node);
2431         case iro_Load:
2432                 return gen_Proj_Load(node);
2433         case iro_Call:
2434                 return gen_Proj_Call(node);
2435         case iro_Cmp:
2436                 return gen_Proj_Cmp(node);
2437         case iro_Switch:
2438         case iro_Cond:
2439                 return be_duplicate_node(node);
2440         case iro_Div:
2441                 return gen_Proj_Div(node);
2442         case iro_Start:
2443                 return gen_Proj_Start(node);
2444         case iro_Proj: {
2445                 ir_node *pred_pred = get_Proj_pred(pred);
2446                 if (is_Call(pred_pred)) {
2447                         return gen_Proj_Proj_Call(node);
2448                 } else if (is_Start(pred_pred)) {
2449                         return gen_Proj_Proj_Start(node);
2450                 }
2451                 /* FALLTHROUGH */
2452         }
2453         default:
2454                 if (is_sparc_AddCC_t(pred)) {
2455                         return gen_Proj_AddCC_t(node);
2456                 } else if (is_sparc_SubCC_t(pred)) {
2457                         return gen_Proj_SubCC_t(node);
2458                 }
2459                 panic("code selection didn't expect Proj after %+F\n", pred);
2460         }
2461 }
2462
2463 /**
2464  * transform a Jmp
2465  */
2466 static ir_node *gen_Jmp(ir_node *node)
2467 {
2468         ir_node  *block     = get_nodes_block(node);
2469         ir_node  *new_block = be_transform_node(block);
2470         dbg_info *dbgi      = get_irn_dbg_info(node);
2471
2472         return new_bd_sparc_Ba(dbgi, new_block);
2473 }
2474
2475 /**
2476  * configure transformation callbacks
2477  */
2478 static void sparc_register_transformers(void)
2479 {
2480         be_start_transform_setup();
2481
2482         be_set_transform_function(op_Add,          gen_Add);
2483         be_set_transform_function(op_Alloc,        gen_Alloc);
2484         be_set_transform_function(op_And,          gen_And);
2485         be_set_transform_function(op_Call,         gen_Call);
2486         be_set_transform_function(op_Cmp,          gen_Cmp);
2487         be_set_transform_function(op_Cond,         gen_Cond);
2488         be_set_transform_function(op_Const,        gen_Const);
2489         be_set_transform_function(op_Conv,         gen_Conv);
2490         be_set_transform_function(op_Div,          gen_Div);
2491         be_set_transform_function(op_Eor,          gen_Eor);
2492         be_set_transform_function(op_Free,         gen_Free);
2493         be_set_transform_function(op_Jmp,          gen_Jmp);
2494         be_set_transform_function(op_Load,         gen_Load);
2495         be_set_transform_function(op_Minus,        gen_Minus);
2496         be_set_transform_function(op_Mul,          gen_Mul);
2497         be_set_transform_function(op_Mulh,         gen_Mulh);
2498         be_set_transform_function(op_Not,          gen_Not);
2499         be_set_transform_function(op_Or,           gen_Or);
2500         be_set_transform_function(op_Phi,          gen_Phi);
2501         be_set_transform_function(op_Proj,         gen_Proj);
2502         be_set_transform_function(op_Return,       gen_Return);
2503         be_set_transform_function(op_Sel,          gen_Sel);
2504         be_set_transform_function(op_Shl,          gen_Shl);
2505         be_set_transform_function(op_Shr,          gen_Shr);
2506         be_set_transform_function(op_Shrs,         gen_Shrs);
2507         be_set_transform_function(op_Start,        gen_Start);
2508         be_set_transform_function(op_Store,        gen_Store);
2509         be_set_transform_function(op_Sub,          gen_Sub);
2510         be_set_transform_function(op_Switch,       gen_Switch);
2511         be_set_transform_function(op_SymConst,     gen_SymConst);
2512         be_set_transform_function(op_Unknown,      gen_Unknown);
2513
2514         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2515         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2516         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2517         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2518         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2519 }
2520
2521 /**
2522  * Transform a Firm graph into a SPARC graph.
2523  */
2524 void sparc_transform_graph(ir_graph *irg)
2525 {
2526         ir_entity *entity = get_irg_entity(irg);
2527         ir_type   *frame_type;
2528
2529         sparc_register_transformers();
2530
2531         node_to_stack = pmap_create();
2532
2533         mode_gp    = sparc_reg_classes[CLASS_sparc_gp].mode;
2534         mode_fp    = sparc_reg_classes[CLASS_sparc_fp].mode;
2535         mode_fp2   = mode_D;
2536         //mode_fp4 = ?
2537         mode_flags = sparc_reg_classes[CLASS_sparc_flags_class].mode;
2538         assert(sparc_reg_classes[CLASS_sparc_fpflags_class].mode == mode_flags);
2539
2540         frame_base = NULL;
2541
2542         stackorder = be_collect_stacknodes(irg);
2543         current_cconv
2544                 = sparc_decide_calling_convention(get_entity_type(entity), irg);
2545         if (sparc_variadic_fixups(irg, current_cconv)) {
2546                 sparc_free_calling_convention(current_cconv);
2547                 current_cconv
2548                         = sparc_decide_calling_convention(get_entity_type(entity), irg);
2549         }
2550         sparc_create_stacklayout(irg, current_cconv);
2551         be_add_parameter_entity_stores(irg);
2552
2553         be_transform_graph(irg, NULL);
2554
2555         be_free_stackorder(stackorder);
2556         sparc_free_calling_convention(current_cconv);
2557
2558         frame_type = get_irg_frame_type(irg);
2559         if (get_type_state(frame_type) == layout_undefined)
2560                 default_layout_compound_type(frame_type);
2561
2562         pmap_destroy(node_to_stack);
2563         node_to_stack = NULL;
2564
2565         be_add_missing_keeps(irg);
2566
2567         /* do code placement, to optimize the position of constants */
2568         place_code(irg);
2569         /* backend expects outedges to be always on */
2570         assure_edges(irg);
2571 }
2572
2573 void sparc_init_transform(void)
2574 {
2575         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2576 }