sparc: Add support for Conds where selector is not a Cmp.
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "../benode.h"
46 #include "../beirg.h"
47 #include "../beutil.h"
48 #include "../betranshlp.h"
49 #include "../beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
65 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
66 static calling_convention_t  *current_cconv = NULL;
67 static be_stackorder_t       *stackorder;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_flags;
70 static ir_mode               *mode_fp;
71 static ir_mode               *mode_fp2;
72 //static ir_mode               *mode_fp4;
73 static pmap                  *node_to_stack;
74 static size_t                 start_mem_offset;
75 static ir_node               *start_mem;
76 static size_t                 start_g0_offset;
77 static ir_node               *start_g0;
78 static size_t                 start_sp_offset;
79 static ir_node               *start_sp;
80 static size_t                 start_fp_offset;
81 static ir_node               *start_fp;
82 static ir_node               *frame_base;
83 static size_t                 start_params_offset;
84 static size_t                 start_callee_saves_offset;
85
86 static const arch_register_t *const omit_fp_callee_saves[] = {
87         &sparc_registers[REG_L0],
88         &sparc_registers[REG_L1],
89         &sparc_registers[REG_L2],
90         &sparc_registers[REG_L3],
91         &sparc_registers[REG_L4],
92         &sparc_registers[REG_L5],
93         &sparc_registers[REG_L6],
94         &sparc_registers[REG_L7],
95         &sparc_registers[REG_I0],
96         &sparc_registers[REG_I1],
97         &sparc_registers[REG_I2],
98         &sparc_registers[REG_I3],
99         &sparc_registers[REG_I4],
100         &sparc_registers[REG_I5],
101 };
102
103 static inline bool mode_needs_gp_reg(ir_mode *mode)
104 {
105         if (mode_is_int(mode) || mode_is_reference(mode)) {
106                 /* we should only see 32bit code */
107                 assert(get_mode_size_bits(mode) <= 32);
108                 return true;
109         }
110         return false;
111 }
112
113 /**
114  * Create an And that will zero out upper bits.
115  *
116  * @param dbgi      debug info
117  * @param block     the basic block
118  * @param op        the original node
119  * @param src_bits  number of lower bits that will remain
120  */
121 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
122                                    int src_bits)
123 {
124         if (src_bits == 8) {
125                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
126         } else if (src_bits == 16) {
127                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
128                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
129                 return rshift;
130         } else {
131                 panic("zero extension only supported for 8 and 16 bits");
132         }
133 }
134
135 /**
136  * Generate code for a sign extension.
137  *
138  * @param dbgi      debug info
139  * @param block     the basic block
140  * @param op        the original node
141  * @param src_bits  number of lower bits that will remain
142  */
143 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
144                                    int src_bits)
145 {
146         int shift_width = 32 - src_bits;
147         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
148         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
149         return rshift_node;
150 }
151
152 /**
153  * returns true if it is assured, that the upper bits of a node are "clean"
154  * which means for a 16 or 8 bit value, that the upper bits in the register
155  * are 0 for unsigned and a copy of the last significant bit for signed
156  * numbers.
157  */
158 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
159 {
160         (void) transformed_node;
161         (void) mode;
162         /* TODO */
163         return false;
164 }
165
166 /**
167  * Extend a value to 32 bit signed/unsigned depending on its mode.
168  *
169  * @param dbgi      debug info
170  * @param block     the basic block
171  * @param op        the original node
172  * @param orig_mode the original mode of op
173  */
174 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
175                               ir_mode *orig_mode)
176 {
177         int bits = get_mode_size_bits(orig_mode);
178         if (bits == 32)
179                 return op;
180
181         if (mode_is_signed(orig_mode)) {
182                 return gen_sign_extension(dbgi, block, op, bits);
183         } else {
184                 return gen_zero_extension(dbgi, block, op, bits);
185         }
186 }
187
188 typedef enum {
189         MATCH_NONE         = 0,
190         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
191         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
192                                            influence the significant lower bit at
193                                            all (for cases where mode < 32bit) */
194 } match_flags_t;
195 ENUM_BITSET(match_flags_t)
196
197 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
198 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
199 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
200 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
201
202 /**
203  * checks if a node's value can be encoded as a immediate
204  */
205 static bool is_imm_encodeable(const ir_node *node)
206 {
207         long value;
208         if (!is_Const(node))
209                 return false;
210
211         value = get_tarval_long(get_Const_tarval(node));
212         return sparc_is_value_imm_encodeable(value);
213 }
214
215 static bool needs_extension(ir_mode *mode)
216 {
217         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
218 }
219
220 /**
221  * Check, if a given node is a Down-Conv, ie. a integer Conv
222  * from a mode with a mode with more bits to a mode with lesser bits.
223  * Moreover, we return only true if the node has not more than 1 user.
224  *
225  * @param node   the node
226  * @return non-zero if node is a Down-Conv
227  */
228 static bool is_downconv(const ir_node *node)
229 {
230         ir_mode *src_mode;
231         ir_mode *dest_mode;
232
233         if (!is_Conv(node))
234                 return false;
235
236         src_mode  = get_irn_mode(get_Conv_op(node));
237         dest_mode = get_irn_mode(node);
238         return
239                 mode_needs_gp_reg(src_mode)  &&
240                 mode_needs_gp_reg(dest_mode) &&
241                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
242 }
243
244 static ir_node *sparc_skip_downconv(ir_node *node)
245 {
246         while (is_downconv(node)) {
247                 node = get_Conv_op(node);
248         }
249         return node;
250 }
251
252 /**
253  * helper function for binop operations
254  *
255  * @param new_reg  register generation function ptr
256  * @param new_imm  immediate generation function ptr
257  */
258 static ir_node *gen_helper_binop_args(ir_node *node,
259                                       ir_node *op1, ir_node *op2,
260                                       match_flags_t flags,
261                                       new_binop_reg_func new_reg,
262                                       new_binop_imm_func new_imm)
263 {
264         dbg_info *dbgi  = get_irn_dbg_info(node);
265         ir_node  *block = be_transform_node(get_nodes_block(node));
266         ir_node  *new_op1;
267         ir_node  *new_op2;
268         ir_mode  *mode1;
269         ir_mode  *mode2;
270
271         if (flags & MATCH_MODE_NEUTRAL) {
272                 op1 = sparc_skip_downconv(op1);
273                 op2 = sparc_skip_downconv(op2);
274         }
275         mode1 = get_irn_mode(op1);
276         mode2 = get_irn_mode(op2);
277         /* we shouldn't see 64bit code */
278         assert(get_mode_size_bits(mode1) <= 32);
279         assert(get_mode_size_bits(mode2) <= 32);
280
281         if (is_imm_encodeable(op2)) {
282                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
283                 new_op1 = be_transform_node(op1);
284                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
285                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
286                 }
287                 return new_imm(dbgi, block, new_op1, NULL, immediate);
288         }
289         new_op2 = be_transform_node(op2);
290         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
291                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
292         }
293
294         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
295                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
296                 return new_imm(dbgi, block, new_op2, NULL, immediate);
297         }
298
299         new_op1 = be_transform_node(op1);
300         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
301                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
302         }
303         return new_reg(dbgi, block, new_op1, new_op2);
304 }
305
306 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
307                                  new_binop_reg_func new_reg,
308                                  new_binop_imm_func new_imm)
309 {
310         ir_node *op1 = get_binop_left(node);
311         ir_node *op2 = get_binop_right(node);
312         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
313 }
314
315 /**
316  * helper function for FP binop operations
317  */
318 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
319                                    new_binop_fp_func new_func_single,
320                                    new_binop_fp_func new_func_double,
321                                    new_binop_fp_func new_func_quad)
322 {
323         ir_node  *block   = be_transform_node(get_nodes_block(node));
324         ir_node  *op1     = get_binop_left(node);
325         ir_node  *new_op1 = be_transform_node(op1);
326         ir_node  *op2     = get_binop_right(node);
327         ir_node  *new_op2 = be_transform_node(op2);
328         dbg_info *dbgi    = get_irn_dbg_info(node);
329         unsigned  bits    = get_mode_size_bits(mode);
330
331         switch (bits) {
332         case 32:
333                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
334         case 64:
335                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
336         case 128:
337                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
338         default:
339                 break;
340         }
341         panic("unsupported mode %+F for float op", mode);
342 }
343
344 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
345                                   new_unop_fp_func new_func_single,
346                                   new_unop_fp_func new_func_double,
347                                   new_unop_fp_func new_func_quad)
348 {
349         ir_node  *block  = be_transform_node(get_nodes_block(node));
350         ir_node  *op     = get_unop_op(node);
351         ir_node  *new_op = be_transform_node(op);
352         dbg_info *dbgi   = get_irn_dbg_info(node);
353         unsigned  bits   = get_mode_size_bits(mode);
354
355         switch (bits) {
356         case 32:
357                 return new_func_single(dbgi, block, new_op, mode);
358         case 64:
359                 return new_func_double(dbgi, block, new_op, mode);
360         case 128:
361                 return new_func_quad(dbgi, block, new_op, mode);
362         default:
363                 break;
364         }
365         panic("unsupported mode %+F for float op", mode);
366 }
367
368 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
369                                         ir_node *op1, ir_node *flags,
370                                         ir_entity *imm_entity, int32_t imm);
371
372 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
373                                         ir_node *op1, ir_node *op2,
374                                         ir_node *flags);
375
376 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
377                                   new_binopx_reg_func new_binopx_reg,
378                                   new_binopx_imm_func new_binopx_imm)
379 {
380         dbg_info *dbgi      = get_irn_dbg_info(node);
381         ir_node  *block     = be_transform_node(get_nodes_block(node));
382         ir_node  *op1       = get_irn_n(node, 0);
383         ir_node  *op2       = get_irn_n(node, 1);
384         ir_node  *flags     = get_irn_n(node, 2);
385         ir_node  *new_flags = be_transform_node(flags);
386         ir_node  *new_op1;
387         ir_node  *new_op2;
388
389         /* only support for mode-neutral implemented so far */
390         assert(match_flags & MATCH_MODE_NEUTRAL);
391
392         if (is_imm_encodeable(op2)) {
393                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
394                 new_op1 = be_transform_node(op1);
395                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
396         }
397         new_op2 = be_transform_node(op2);
398         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
399                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
400                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
401         }
402         new_op1 = be_transform_node(op1);
403         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
404
405 }
406
407 static ir_node *get_g0(ir_graph *irg)
408 {
409         if (start_g0 == NULL) {
410                 /* this is already the transformed start node */
411                 ir_node *start = get_irg_start(irg);
412                 assert(is_sparc_Start(start));
413                 start_g0 = new_r_Proj(start, mode_gp, start_g0_offset);
414         }
415         return start_g0;
416 }
417
418 typedef struct address_t {
419         ir_node   *ptr;
420         ir_node   *ptr2;
421         ir_entity *entity;
422         int32_t    offset;
423 } address_t;
424
425 /**
426  * Match a load/store address
427  */
428 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
429 {
430         ir_node   *base   = ptr;
431         ir_node   *ptr2   = NULL;
432         int32_t    offset = 0;
433         ir_entity *entity = NULL;
434
435         if (is_Add(base)) {
436                 ir_node *add_right = get_Add_right(base);
437                 if (is_Const(add_right)) {
438                         base    = get_Add_left(base);
439                         offset += get_tarval_long(get_Const_tarval(add_right));
440                 }
441         }
442         /* Note that we don't match sub(x, Const) or chains of adds/subs
443          * because this should all be normalized by now */
444
445         /* we only use the symconst if we're the only user otherwise we probably
446          * won't save anything but produce multiple sethi+or combinations with
447          * just different offsets */
448         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
449                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
450                 ir_node  *block     = get_nodes_block(ptr);
451                 ir_node  *new_block = be_transform_node(block);
452                 entity = get_SymConst_entity(base);
453                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
454         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
455                 ptr2 = be_transform_node(get_Add_right(base));
456                 base = be_transform_node(get_Add_left(base));
457         } else {
458                 if (sparc_is_value_imm_encodeable(offset)) {
459                         base = be_transform_node(base);
460                 } else {
461                         base   = be_transform_node(ptr);
462                         offset = 0;
463                 }
464         }
465
466         address->ptr    = base;
467         address->ptr2   = ptr2;
468         address->entity = entity;
469         address->offset = offset;
470 }
471
472 /**
473  * Creates an sparc Add.
474  *
475  * @param node   FIRM node
476  * @return the created sparc Add node
477  */
478 static ir_node *gen_Add(ir_node *node)
479 {
480         ir_mode *mode = get_irn_mode(node);
481         ir_node *right;
482
483         if (mode_is_float(mode)) {
484                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
485                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
486         }
487
488         /* special case: + 0x1000 can be represented as - 0x1000 */
489         right = get_Add_right(node);
490         if (is_Const(right)) {
491                 ir_node   *left = get_Add_left(node);
492                 ir_tarval *tv;
493                 uint32_t   val;
494                 /* is this simple address arithmetic? then we can let the linker do
495                  * the calculation. */
496                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
497                         dbg_info *dbgi  = get_irn_dbg_info(node);
498                         ir_node  *block = be_transform_node(get_nodes_block(node));
499                         address_t address;
500
501                         /* the value of use_ptr2 shouldn't matter here */
502                         match_address(node, &address, false);
503                         assert(is_sparc_SetHi(address.ptr));
504                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
505                                                    address.entity, address.offset);
506                 }
507
508                 tv  = get_Const_tarval(right);
509                 val = get_tarval_long(tv);
510                 if (val == 0x1000) {
511                         dbg_info *dbgi   = get_irn_dbg_info(node);
512                         ir_node  *block  = be_transform_node(get_nodes_block(node));
513                         ir_node  *op     = get_Add_left(node);
514                         ir_node  *new_op = be_transform_node(op);
515                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
516                 }
517         }
518
519         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
520                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
521 }
522
523 static ir_node *gen_AddCC_t(ir_node *node)
524 {
525         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
526                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
527 }
528
529 static ir_node *gen_Proj_AddCC_t(ir_node *node)
530 {
531         long     pn       = get_Proj_proj(node);
532         ir_node *pred     = get_Proj_pred(node);
533         ir_node *new_pred = be_transform_node(pred);
534
535         switch (pn) {
536         case pn_sparc_AddCC_t_res:
537                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
538         case pn_sparc_AddCC_t_flags:
539                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
540         default:
541                 panic("Invalid AddCC_t proj found");
542         }
543 }
544
545 static ir_node *gen_AddX_t(ir_node *node)
546 {
547         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
548                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
549 }
550
551 /**
552  * Creates an sparc Sub.
553  *
554  * @param node       FIRM node
555  * @return the created sparc Sub node
556  */
557 static ir_node *gen_Sub(ir_node *node)
558 {
559         ir_mode *mode = get_irn_mode(node);
560
561         if (mode_is_float(mode)) {
562                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
563                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
564         }
565
566         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
567                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
568 }
569
570 static ir_node *gen_SubCC_t(ir_node *node)
571 {
572         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
573                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
574 }
575
576 static ir_node *gen_Proj_SubCC_t(ir_node *node)
577 {
578         long     pn       = get_Proj_proj(node);
579         ir_node *pred     = get_Proj_pred(node);
580         ir_node *new_pred = be_transform_node(pred);
581
582         switch (pn) {
583         case pn_sparc_SubCC_t_res:
584                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
585         case pn_sparc_SubCC_t_flags:
586                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
587         default:
588                 panic("Invalid SubCC_t proj found");
589         }
590 }
591
592 static ir_node *gen_SubX_t(ir_node *node)
593 {
594         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
595                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
596 }
597
598 ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
599                     ir_node *mem, ir_mode *mode, ir_entity *entity,
600                     long offset, bool is_frame_entity)
601 {
602         unsigned bits = get_mode_size_bits(mode);
603         assert(mode_is_float(mode));
604         if (bits == 32) {
605                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
606                                           offset, is_frame_entity);
607         } else if (bits == 64) {
608                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
609                                           offset, is_frame_entity);
610         } else {
611                 assert(bits == 128);
612                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
613                                           offset, is_frame_entity);
614         }
615 }
616
617 ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
618                     ir_node *ptr, ir_node *mem, ir_mode *mode,
619                     ir_entity *entity, long offset,
620                     bool is_frame_entity)
621 {
622         unsigned bits = get_mode_size_bits(mode);
623         assert(mode_is_float(mode));
624         if (bits == 32) {
625                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
626                                           offset, is_frame_entity);
627         } else if (bits == 64) {
628                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
629                                           offset, is_frame_entity);
630         } else {
631                 assert(bits == 128);
632                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
633                                           offset, is_frame_entity);
634         }
635 }
636
637 /**
638  * Transforms a Load.
639  *
640  * @param node    the ir Load node
641  * @return the created sparc Load node
642  */
643 static ir_node *gen_Load(ir_node *node)
644 {
645         dbg_info *dbgi     = get_irn_dbg_info(node);
646         ir_mode  *mode     = get_Load_mode(node);
647         ir_node  *block    = be_transform_node(get_nodes_block(node));
648         ir_node  *ptr      = get_Load_ptr(node);
649         ir_node  *mem      = get_Load_mem(node);
650         ir_node  *new_mem  = be_transform_node(mem);
651         ir_node  *new_load = NULL;
652         address_t address;
653
654         if (get_Load_unaligned(node) == align_non_aligned) {
655                 panic("sparc: transformation of unaligned Loads not implemented yet");
656         }
657
658         if (mode_is_float(mode)) {
659                 match_address(ptr, &address, false);
660                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
661                                       address.entity, address.offset, false);
662         } else {
663                 match_address(ptr, &address, true);
664                 if (address.ptr2 != NULL) {
665                         assert(address.entity == NULL && address.offset == 0);
666                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
667                                                        address.ptr2, new_mem, mode);
668                 } else {
669                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
670                                                        mode, address.entity, address.offset,
671                                                        false);
672                 }
673         }
674         set_irn_pinned(new_load, get_irn_pinned(node));
675
676         return new_load;
677 }
678
679 /**
680  * Transforms a Store.
681  *
682  * @param node    the ir Store node
683  * @return the created sparc Store node
684  */
685 static ir_node *gen_Store(ir_node *node)
686 {
687         ir_node  *block    = be_transform_node(get_nodes_block(node));
688         ir_node  *ptr      = get_Store_ptr(node);
689         ir_node  *mem      = get_Store_mem(node);
690         ir_node  *new_mem  = be_transform_node(mem);
691         ir_node  *val      = get_Store_value(node);
692         ir_node  *new_val  = be_transform_node(val);
693         ir_mode  *mode     = get_irn_mode(val);
694         dbg_info *dbgi     = get_irn_dbg_info(node);
695         ir_node  *new_store = NULL;
696         address_t address;
697
698         if (get_Store_unaligned(node) == align_non_aligned) {
699                 panic("sparc: transformation of unaligned Stores not implemented yet");
700         }
701
702         if (mode_is_float(mode)) {
703                 /* TODO: variants with reg+reg address mode */
704                 match_address(ptr, &address, false);
705                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
706                                        mode, address.entity, address.offset, false);
707         } else {
708                 assert(get_mode_size_bits(mode) <= 32);
709                 match_address(ptr, &address, true);
710                 if (address.ptr2 != NULL) {
711                         assert(address.entity == NULL && address.offset == 0);
712                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
713                                                         address.ptr2, new_mem, mode);
714                 } else {
715                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
716                                                         new_mem, mode, address.entity,
717                                                         address.offset, false);
718                 }
719         }
720         set_irn_pinned(new_store, get_irn_pinned(node));
721
722         return new_store;
723 }
724
725 /**
726  * Creates an sparc Mul.
727  * returns the lower 32bits of the 64bit multiply result
728  *
729  * @return the created sparc Mul node
730  */
731 static ir_node *gen_Mul(ir_node *node)
732 {
733         ir_mode *mode = get_irn_mode(node);
734         if (mode_is_float(mode)) {
735                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
736                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
737         }
738
739         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
740                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
741 }
742
743 /**
744  * Creates an sparc Mulh.
745  * Mulh returns the upper 32bits of a mul instruction
746  *
747  * @return the created sparc Mulh node
748  */
749 static ir_node *gen_Mulh(ir_node *node)
750 {
751         ir_mode *mode = get_irn_mode(node);
752         ir_node *mul;
753
754         if (mode_is_float(mode))
755                 panic("FP not supported yet");
756
757         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
758         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
759 }
760
761 static ir_node *gen_sign_extension_value(ir_node *node)
762 {
763         ir_node *block     = get_nodes_block(node);
764         ir_node *new_block = be_transform_node(block);
765         ir_node *new_node  = be_transform_node(node);
766         /* TODO: we could do some shortcuts for some value types probably.
767          * (For constants or other cases where we know the sign bit in
768          *  advance) */
769         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
770 }
771
772 /**
773  * Creates an sparc Div.
774  *
775  * @return the created sparc Div node
776  */
777 static ir_node *gen_Div(ir_node *node)
778 {
779         dbg_info *dbgi      = get_irn_dbg_info(node);
780         ir_node  *block     = get_nodes_block(node);
781         ir_node  *new_block = be_transform_node(block);
782         ir_mode  *mode      = get_Div_resmode(node);
783         ir_node  *left      = get_Div_left(node);
784         ir_node  *left_low  = be_transform_node(left);
785         ir_node  *right     = get_Div_right(node);
786         ir_node  *res;
787
788         if (mode_is_float(mode)) {
789                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
790                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
791         }
792
793         if (mode_is_signed(mode)) {
794                 ir_node *left_high = gen_sign_extension_value(left);
795
796                 if (is_imm_encodeable(right)) {
797                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
798                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
799                                                     NULL, immediate);
800                 } else {
801                         ir_node *new_right = be_transform_node(right);
802                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
803                                                     new_right);
804                 }
805         } else {
806                 ir_graph *irg       = get_irn_irg(node);
807                 ir_node  *left_high = get_g0(irg);
808                 if (is_imm_encodeable(right)) {
809                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
810                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
811                                                     NULL, immediate);
812                 } else {
813                         ir_node *new_right = be_transform_node(right);
814                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
815                                                     new_right);
816                 }
817         }
818
819         return res;
820 }
821
822 /**
823  * Transforms a Not node.
824  *
825  * @return the created sparc Not node
826  */
827 static ir_node *gen_Not(ir_node *node)
828 {
829         ir_node  *op     = get_Not_op(node);
830         ir_graph *irg    = get_irn_irg(node);
831         ir_node  *zero   = get_g0(irg);
832         dbg_info *dbgi   = get_irn_dbg_info(node);
833         ir_node  *block  = be_transform_node(get_nodes_block(node));
834         ir_node  *new_op = be_transform_node(op);
835
836         /* Note: Not(Eor()) is normalize in firm localopts already so
837          * we don't match it for xnor here */
838
839         /* Not can be represented with xnor 0, n */
840         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
841 }
842
843 static ir_node *gen_helper_bitop(ir_node *node,
844                                  new_binop_reg_func new_reg,
845                                  new_binop_imm_func new_imm,
846                                  new_binop_reg_func new_not_reg,
847                                  new_binop_imm_func new_not_imm)
848 {
849         ir_node *op1 = get_binop_left(node);
850         ir_node *op2 = get_binop_right(node);
851         if (is_Not(op1)) {
852                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
853                                              MATCH_MODE_NEUTRAL,
854                                              new_not_reg, new_not_imm);
855         }
856         if (is_Not(op2)) {
857                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
858                                              MATCH_MODE_NEUTRAL,
859                                              new_not_reg, new_not_imm);
860         }
861         return gen_helper_binop_args(node, op1, op2,
862                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
863                                                                  new_reg, new_imm);
864 }
865
866 static ir_node *gen_And(ir_node *node)
867 {
868         return gen_helper_bitop(node,
869                                 new_bd_sparc_And_reg,
870                                 new_bd_sparc_And_imm,
871                                 new_bd_sparc_AndN_reg,
872                                 new_bd_sparc_AndN_imm);
873 }
874
875 static ir_node *gen_Or(ir_node *node)
876 {
877         return gen_helper_bitop(node,
878                                 new_bd_sparc_Or_reg,
879                                 new_bd_sparc_Or_imm,
880                                 new_bd_sparc_OrN_reg,
881                                 new_bd_sparc_OrN_imm);
882 }
883
884 static ir_node *gen_Eor(ir_node *node)
885 {
886         return gen_helper_bitop(node,
887                                 new_bd_sparc_Xor_reg,
888                                 new_bd_sparc_Xor_imm,
889                                 new_bd_sparc_XNor_reg,
890                                 new_bd_sparc_XNor_imm);
891 }
892
893 static ir_node *gen_Shl(ir_node *node)
894 {
895         ir_mode *mode = get_irn_mode(node);
896         if (get_mode_modulo_shift(mode) != 32)
897                 panic("modulo_shift!=32 not supported by sparc backend");
898         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
899 }
900
901 static ir_node *gen_Shr(ir_node *node)
902 {
903         ir_mode *mode = get_irn_mode(node);
904         if (get_mode_modulo_shift(mode) != 32)
905                 panic("modulo_shift!=32 not supported by sparc backend");
906         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
907 }
908
909 static ir_node *gen_Shrs(ir_node *node)
910 {
911         ir_mode *mode = get_irn_mode(node);
912         if (get_mode_modulo_shift(mode) != 32)
913                 panic("modulo_shift!=32 not supported by sparc backend");
914         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
915 }
916
917 /**
918  * Transforms a Minus node.
919  */
920 static ir_node *gen_Minus(ir_node *node)
921 {
922         ir_mode  *mode = get_irn_mode(node);
923         ir_node  *op;
924         ir_node  *block;
925         ir_node  *new_op;
926         ir_node  *zero;
927         dbg_info *dbgi;
928
929         if (mode_is_float(mode)) {
930                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
931                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
932         }
933         block  = be_transform_node(get_nodes_block(node));
934         dbgi   = get_irn_dbg_info(node);
935         op     = get_Minus_op(node);
936         new_op = be_transform_node(op);
937         zero   = get_g0(get_irn_irg(node));
938         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
939 }
940
941 /**
942  * Create an entity for a given (floating point) tarval
943  */
944 static ir_entity *create_float_const_entity(ir_tarval *tv)
945 {
946         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
947         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
948         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
949         ir_initializer_t *initializer;
950         ir_mode          *mode;
951         ir_type          *type;
952         ir_type          *glob;
953
954         if (entity != NULL)
955                 return entity;
956
957         mode   = get_tarval_mode(tv);
958         type   = get_type_for_mode(mode);
959         glob   = get_glob_type();
960         entity = new_entity(glob, id_unique("C%u"), type);
961         set_entity_visibility(entity, ir_visibility_private);
962         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
963
964         initializer = create_initializer_tarval(tv);
965         set_entity_initializer(entity, initializer);
966
967         pmap_insert(isa->constants, tv, entity);
968         return entity;
969 }
970
971 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
972 {
973         ir_entity *entity = create_float_const_entity(tv);
974         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
975         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
976         ir_mode   *mode   = get_tarval_mode(tv);
977         ir_node   *new_op
978                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
979         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
980
981         set_irn_pinned(new_op, op_pin_state_floats);
982         return proj;
983 }
984
985 static ir_node *gen_Const(ir_node *node)
986 {
987         ir_node   *block = be_transform_node(get_nodes_block(node));
988         ir_mode   *mode  = get_irn_mode(node);
989         dbg_info  *dbgi  = get_irn_dbg_info(node);
990         ir_tarval *tv    = get_Const_tarval(node);
991         long       value;
992
993         if (mode_is_float(mode)) {
994                 return gen_float_const(dbgi, block, tv);
995         }
996
997         value = get_tarval_long(tv);
998         if (value == 0) {
999                 return get_g0(get_irn_irg(node));
1000         } else if (sparc_is_value_imm_encodeable(value)) {
1001                 ir_graph *irg = get_irn_irg(node);
1002                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(irg), NULL, value);
1003         } else {
1004                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
1005                 if ((value & 0x3ff) != 0) {
1006                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
1007                 } else {
1008                         return hi;
1009                 }
1010         }
1011 }
1012
1013 static ir_mode *get_cmp_mode(ir_node *b_value)
1014 {
1015         ir_node *op;
1016
1017         if (!is_Cmp(b_value))
1018                 panic("can't determine cond signednes (no cmp)");
1019         op = get_Cmp_left(b_value);
1020         return get_irn_mode(op);
1021 }
1022
1023 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
1024                              int32_t offset)
1025 {
1026         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
1027         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
1028
1029         if (get_entity_owner(entity) == get_tls_type())
1030                 panic("thread local storage not supported yet in sparc backend");
1031         return low;
1032 }
1033
1034 static ir_node *gen_SwitchJmp(ir_node *node)
1035 {
1036         dbg_info        *dbgi         = get_irn_dbg_info(node);
1037         ir_node         *block        = be_transform_node(get_nodes_block(node));
1038         ir_node         *selector     = get_Cond_selector(node);
1039         ir_node         *new_selector = be_transform_node(selector);
1040         long             default_pn   = get_Cond_default_proj(node);
1041         ir_entity       *entity;
1042         ir_node         *table_address;
1043         ir_node         *idx;
1044         ir_node         *load;
1045         ir_node         *address;
1046
1047         /* switch with smaller mode not implemented yet */
1048         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1049
1050         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1051         set_entity_visibility(entity, ir_visibility_private);
1052         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1053
1054         /* construct base address */
1055         table_address = make_address(dbgi, block, entity, 0);
1056         /* scale index */
1057         idx = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
1058         /* load from jumptable */
1059         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, idx,
1060                                    get_irg_no_mem(current_ir_graph),
1061                                    mode_gp);
1062         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1063
1064         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
1065 }
1066
1067 static ir_node *gen_Cond(ir_node *node)
1068 {
1069         ir_node    *selector = get_Cond_selector(node);
1070         ir_mode    *mode     = get_irn_mode(selector);
1071         ir_node    *block;
1072         ir_node    *flag_node;
1073         bool        is_unsigned;
1074         ir_relation relation;
1075         dbg_info   *dbgi;
1076
1077         // switch/case jumps
1078         if (mode != mode_b) {
1079                 return gen_SwitchJmp(node);
1080         }
1081
1082         block = be_transform_node(get_nodes_block(node));
1083         dbgi  = get_irn_dbg_info(node);
1084
1085         // regular if/else jumps
1086         if (is_Cmp(selector)) {
1087                 ir_mode *cmp_mode;
1088
1089                 cmp_mode    = get_cmp_mode(selector);
1090                 flag_node   = be_transform_node(selector);
1091                 relation    = get_Cmp_relation(selector);
1092                 is_unsigned = !mode_is_signed(cmp_mode);
1093                 if (mode_is_float(cmp_mode)) {
1094                         assert(!is_unsigned);
1095                         return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1096                 } else {
1097                         return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1098                 }
1099         } else {
1100                 ir_node  *new_op;
1101                 ir_graph *irg;
1102                 assert(mode == mode_b);
1103
1104                 block     = be_transform_node(get_nodes_block(node));
1105                 irg       = get_irn_irg(block);
1106                 dbgi      = get_irn_dbg_info(node);
1107                 new_op    = be_transform_node(selector);
1108                 flag_node = new_bd_sparc_OrCCZero_reg(dbgi, block, new_op, get_g0(irg));
1109                 return new_bd_sparc_Bicc(dbgi, block, flag_node, ir_relation_less_greater, true);
1110         }
1111 }
1112
1113 /**
1114  * transform Cmp
1115  */
1116 static ir_node *gen_Cmp(ir_node *node)
1117 {
1118         ir_node *op1      = get_Cmp_left(node);
1119         ir_node *op2      = get_Cmp_right(node);
1120         ir_mode *cmp_mode = get_irn_mode(op1);
1121         assert(get_irn_mode(op2) == cmp_mode);
1122
1123         if (mode_is_float(cmp_mode)) {
1124                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1125                 dbg_info *dbgi    = get_irn_dbg_info(node);
1126                 ir_node  *new_op1 = be_transform_node(op1);
1127                 ir_node  *new_op2 = be_transform_node(op2);
1128                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1129                 if (bits == 32) {
1130                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1131                 } else if (bits == 64) {
1132                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1133                 } else {
1134                         assert(bits == 128);
1135                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1136                 }
1137         }
1138
1139         /* when we compare a bitop like and,or,... with 0 then we can directly use
1140          * the bitopcc variant.
1141          * Currently we only do this when we're the only user of the node...
1142          */
1143         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1144                 if (is_And(op1)) {
1145                         return gen_helper_bitop(op1,
1146                                                 new_bd_sparc_AndCCZero_reg,
1147                                                 new_bd_sparc_AndCCZero_imm,
1148                                                 new_bd_sparc_AndNCCZero_reg,
1149                                                 new_bd_sparc_AndNCCZero_imm);
1150                 } else if (is_Or(op1)) {
1151                         return gen_helper_bitop(op1,
1152                                                 new_bd_sparc_OrCCZero_reg,
1153                                                 new_bd_sparc_OrCCZero_imm,
1154                                                 new_bd_sparc_OrNCCZero_reg,
1155                                                 new_bd_sparc_OrNCCZero_imm);
1156                 } else if (is_Eor(op1)) {
1157                         return gen_helper_bitop(op1,
1158                                                 new_bd_sparc_XorCCZero_reg,
1159                                                 new_bd_sparc_XorCCZero_imm,
1160                                                 new_bd_sparc_XNorCCZero_reg,
1161                                                 new_bd_sparc_XNorCCZero_imm);
1162                 }
1163         }
1164
1165         /* integer compare */
1166         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1167                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1168 }
1169
1170 /**
1171  * Transforms a SymConst node.
1172  */
1173 static ir_node *gen_SymConst(ir_node *node)
1174 {
1175         ir_entity *entity    = get_SymConst_entity(node);
1176         dbg_info  *dbgi      = get_irn_dbg_info(node);
1177         ir_node   *block     = get_nodes_block(node);
1178         ir_node   *new_block = be_transform_node(block);
1179         return make_address(dbgi, new_block, entity, 0);
1180 }
1181
1182 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1183                              ir_mode *src_mode, ir_mode *dst_mode)
1184 {
1185         unsigned src_bits = get_mode_size_bits(src_mode);
1186         unsigned dst_bits = get_mode_size_bits(dst_mode);
1187         if (src_bits == 32) {
1188                 if (dst_bits == 64) {
1189                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1190                 } else {
1191                         assert(dst_bits == 128);
1192                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1193                 }
1194         } else if (src_bits == 64) {
1195                 if (dst_bits == 32) {
1196                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1197                 } else {
1198                         assert(dst_bits == 128);
1199                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1200                 }
1201         } else {
1202                 assert(src_bits == 128);
1203                 if (dst_bits == 32) {
1204                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1205                 } else {
1206                         assert(dst_bits == 64);
1207                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1208                 }
1209         }
1210 }
1211
1212 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1213                             ir_mode *src_mode)
1214 {
1215         ir_node  *ftoi;
1216         unsigned  bits = get_mode_size_bits(src_mode);
1217         if (bits == 32) {
1218                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1219         } else if (bits == 64) {
1220                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1221         } else {
1222                 assert(bits == 128);
1223                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1224         }
1225
1226         {
1227         ir_graph *irg   = get_irn_irg(block);
1228         ir_node  *sp    = get_irg_frame(irg);
1229         ir_node  *nomem = get_irg_no_mem(irg);
1230         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1231                                      NULL, 0, true);
1232         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1233                                               NULL, 0, true);
1234         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1235         set_irn_pinned(stf, op_pin_state_floats);
1236         set_irn_pinned(ld, op_pin_state_floats);
1237         return res;
1238         }
1239 }
1240
1241 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1242                             ir_mode *dst_mode)
1243 {
1244         ir_graph *irg   = get_irn_irg(block);
1245         ir_node  *sp    = get_irg_frame(irg);
1246         ir_node  *nomem = get_irg_no_mem(irg);
1247         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1248                                               mode_gp, NULL, 0, true);
1249         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1250                                              NULL, 0, true);
1251         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1252         unsigned  bits  = get_mode_size_bits(dst_mode);
1253         set_irn_pinned(st, op_pin_state_floats);
1254         set_irn_pinned(ldf, op_pin_state_floats);
1255
1256         if (bits == 32) {
1257                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1258         } else if (bits == 64) {
1259                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1260         } else {
1261                 assert(bits == 128);
1262                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1263         }
1264 }
1265
1266 static ir_node *gen_Conv(ir_node *node)
1267 {
1268         ir_node  *block    = be_transform_node(get_nodes_block(node));
1269         ir_node  *op       = get_Conv_op(node);
1270         ir_mode  *src_mode = get_irn_mode(op);
1271         ir_mode  *dst_mode = get_irn_mode(node);
1272         dbg_info *dbgi     = get_irn_dbg_info(node);
1273         ir_node  *new_op;
1274
1275         int src_bits = get_mode_size_bits(src_mode);
1276         int dst_bits = get_mode_size_bits(dst_mode);
1277
1278         if (src_mode == mode_b)
1279                 panic("ConvB not lowered %+F", node);
1280
1281         new_op = be_transform_node(op);
1282         if (src_mode == dst_mode)
1283                 return new_op;
1284
1285         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1286                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1287
1288                 if (mode_is_float(src_mode)) {
1289                         if (mode_is_float(dst_mode)) {
1290                                 /* float -> float conv */
1291                                 return create_fftof(dbgi, block, new_op, src_mode, dst_mode);
1292                         } else {
1293                                 /* float -> int conv */
1294                                 if (!mode_is_signed(dst_mode))
1295                                         panic("float to unsigned not implemented yet");
1296                                 return create_ftoi(dbgi, block, new_op, src_mode);
1297                         }
1298                 } else {
1299                         /* int -> float conv */
1300                         if (src_bits < 32) {
1301                                 new_op = gen_extension(dbgi, block, new_op, src_mode);
1302                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1303                                 panic("unsigned to float not lowered!");
1304                         }
1305                         return create_itof(dbgi, block, new_op, dst_mode);
1306                 }
1307         } else if (src_mode == mode_b) {
1308                 panic("ConvB not lowered %+F", node);
1309         } else { /* complete in gp registers */
1310                 int min_bits;
1311                 ir_mode *min_mode;
1312
1313                 if (src_bits == dst_bits) {
1314                         /* kill unnecessary conv */
1315                         return new_op;
1316                 }
1317
1318                 if (dst_mode == mode_b) {
1319                         /* mode_b lowering already took care that we only have 0/1 values */
1320                         return new_op;
1321                 }
1322
1323                 if (src_bits < dst_bits) {
1324                         min_bits = src_bits;
1325                         min_mode = src_mode;
1326                 } else {
1327                         min_bits = dst_bits;
1328                         min_mode = dst_mode;
1329                 }
1330
1331                 if (upper_bits_clean(new_op, min_mode)) {
1332                         return new_op;
1333                 }
1334
1335                 if (mode_is_signed(min_mode)) {
1336                         return gen_sign_extension(dbgi, block, new_op, min_bits);
1337                 } else {
1338                         return gen_zero_extension(dbgi, block, new_op, min_bits);
1339                 }
1340         }
1341 }
1342
1343 static ir_node *gen_Unknown(ir_node *node)
1344 {
1345         /* just produce a 0 */
1346         ir_mode *mode = get_irn_mode(node);
1347         if (mode_is_float(mode)) {
1348                 ir_node *block = be_transform_node(get_nodes_block(node));
1349                 return gen_float_const(NULL, block, get_mode_null(mode));
1350         } else if (mode_needs_gp_reg(mode)) {
1351                 ir_graph *irg = get_irn_irg(node);
1352                 return get_g0(irg);
1353         }
1354
1355         panic("Unexpected Unknown mode");
1356 }
1357
1358 /**
1359  * transform the start node to the prolog code
1360  */
1361 static ir_node *gen_Start(ir_node *node)
1362 {
1363         ir_graph  *irg           = get_irn_irg(node);
1364         ir_entity *entity        = get_irg_entity(irg);
1365         ir_type   *function_type = get_entity_type(entity);
1366         ir_node   *block         = get_nodes_block(node);
1367         ir_node   *new_block     = be_transform_node(block);
1368         dbg_info  *dbgi          = get_irn_dbg_info(node);
1369         struct obstack *obst     = be_get_be_obst(irg);
1370         const arch_register_req_t *req;
1371         size_t     n_outs;
1372         ir_node   *start;
1373         size_t     i;
1374         size_t     o;
1375
1376         /* start building list of start constraints */
1377         assert(obstack_object_size(obst) == 0);
1378
1379         /* calculate number of outputs */
1380         n_outs = 3; /* memory, zero, sp */
1381         if (!current_cconv->omit_fp)
1382                 ++n_outs; /* framepointer */
1383         /* function parameters */
1384         n_outs += current_cconv->n_param_regs;
1385         /* callee saves */
1386         if (current_cconv->omit_fp) {
1387                 n_outs += ARRAY_SIZE(omit_fp_callee_saves);
1388         }
1389
1390         start = new_bd_sparc_Start(dbgi, new_block, n_outs);
1391
1392         o = 0;
1393
1394         /* first output is memory */
1395         start_mem_offset = o;
1396         arch_set_irn_register_req_out(start, o, arch_no_register_req);
1397         ++o;
1398
1399         /* the zero register */
1400         start_g0_offset = o;
1401         req = be_create_reg_req(obst, &sparc_registers[REG_G0],
1402                                 arch_register_req_type_ignore);
1403         arch_set_irn_register_req_out(start, o, req);
1404         arch_set_irn_register_out(start, o, &sparc_registers[REG_G0]);
1405         ++o;
1406
1407         /* we need an output for the stackpointer */
1408         start_sp_offset = o;
1409         req = be_create_reg_req(obst, sp_reg,
1410                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1411         arch_set_irn_register_req_out(start, o, req);
1412         arch_set_irn_register_out(start, o, sp_reg);
1413         ++o;
1414
1415         if (!current_cconv->omit_fp) {
1416                 start_fp_offset = o;
1417                 req = be_create_reg_req(obst, fp_reg, arch_register_req_type_ignore);
1418                 arch_set_irn_register_req_out(start, o, req);
1419                 arch_set_irn_register_out(start, o, fp_reg);
1420                 ++o;
1421         }
1422
1423         /* function parameters in registers */
1424         start_params_offset = o;
1425         for (i = 0; i < get_method_n_params(function_type); ++i) {
1426                 const reg_or_stackslot_t *param = &current_cconv->parameters[i];
1427                 const arch_register_t    *reg0  = param->reg0;
1428                 const arch_register_t    *reg1  = param->reg1;
1429                 if (reg0 != NULL) {
1430                         arch_set_irn_register_req_out(start, o, reg0->single_req);
1431                         arch_set_irn_register_out(start, o, reg0);
1432                         ++o;
1433                 }
1434                 if (reg1 != NULL) {
1435                         arch_set_irn_register_req_out(start, o, reg1->single_req);
1436                         arch_set_irn_register_out(start, o, reg1);
1437                         ++o;
1438                 }
1439         }
1440         /* we need the values of the callee saves (Note: non omit-fp mode has no
1441          * callee saves) */
1442         start_callee_saves_offset = o;
1443         if (current_cconv->omit_fp) {
1444                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1445                 size_t c;
1446                 for (c = 0; c < n_callee_saves; ++c) {
1447                         const arch_register_t *reg = omit_fp_callee_saves[c];
1448                         arch_set_irn_register_req_out(start, o, reg->single_req);
1449                         arch_set_irn_register_out(start, o, reg);
1450                         ++o;
1451                 }
1452         }
1453         assert(n_outs == o);
1454
1455         return start;
1456 }
1457
1458 static ir_node *get_initial_sp(ir_graph *irg)
1459 {
1460         if (start_sp == NULL) {
1461                 ir_node *start = get_irg_start(irg);
1462                 start_sp = new_r_Proj(start, mode_gp, start_sp_offset);
1463         }
1464         return start_sp;
1465 }
1466
1467 static ir_node *get_initial_fp(ir_graph *irg)
1468 {
1469         if (start_fp == NULL) {
1470                 ir_node *start = get_irg_start(irg);
1471                 start_fp = new_r_Proj(start, mode_gp, start_fp_offset);
1472         }
1473         return start_fp;
1474 }
1475
1476 static ir_node *get_initial_mem(ir_graph *irg)
1477 {
1478         if (start_mem == NULL) {
1479                 ir_node *start = get_irg_start(irg);
1480                 start_mem = new_r_Proj(start, mode_M, start_mem_offset);
1481         }
1482         return start_mem;
1483 }
1484
1485 static ir_node *get_stack_pointer_for(ir_node *node)
1486 {
1487         /* get predecessor in stack_order list */
1488         ir_node *stack_pred = be_get_stack_pred(stackorder, node);
1489         ir_node *stack;
1490
1491         if (stack_pred == NULL) {
1492                 /* first stack user in the current block. We can simply use the
1493                  * initial sp_proj for it */
1494                 ir_graph *irg = get_irn_irg(node);
1495                 return get_initial_sp(irg);
1496         }
1497
1498         be_transform_node(stack_pred);
1499         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1500         if (stack == NULL) {
1501                 return get_stack_pointer_for(stack_pred);
1502         }
1503
1504         return stack;
1505 }
1506
1507 /**
1508  * transform a Return node into epilogue code + return statement
1509  */
1510 static ir_node *gen_Return(ir_node *node)
1511 {
1512         ir_node  *block     = get_nodes_block(node);
1513         ir_graph *irg       = get_irn_irg(node);
1514         ir_node  *new_block = be_transform_node(block);
1515         dbg_info *dbgi      = get_irn_dbg_info(node);
1516         ir_node  *mem       = get_Return_mem(node);
1517         ir_node  *new_mem   = be_transform_node(mem);
1518         ir_node  *sp        = get_stack_pointer_for(node);
1519         size_t    n_res     = get_Return_n_ress(node);
1520         struct obstack *be_obst = be_get_be_obst(irg);
1521         ir_node  *bereturn;
1522         ir_node **in;
1523         const arch_register_req_t **reqs;
1524         size_t    i;
1525         size_t    p;
1526         size_t    n_ins;
1527
1528         /* estimate number of return values */
1529         n_ins = 2 + n_res; /* memory + stackpointer, return values */
1530         if (current_cconv->omit_fp)
1531                 n_ins += ARRAY_SIZE(omit_fp_callee_saves);
1532
1533         in   = ALLOCAN(ir_node*, n_ins);
1534         reqs = OALLOCN(be_obst, const arch_register_req_t*, n_ins);
1535         p    = 0;
1536
1537         in[p]   = new_mem;
1538         reqs[p] = arch_no_register_req;
1539         ++p;
1540
1541         in[p]   = sp;
1542         reqs[p] = sp_reg->single_req;
1543         ++p;
1544
1545         /* result values */
1546         for (i = 0; i < n_res; ++i) {
1547                 ir_node                  *res_value     = get_Return_res(node, i);
1548                 ir_node                  *new_res_value = be_transform_node(res_value);
1549                 const reg_or_stackslot_t *slot          = &current_cconv->results[i];
1550                 assert(slot->req1 == NULL);
1551                 in[p]   = new_res_value;
1552                 reqs[p] = slot->req0;
1553                 ++p;
1554         }
1555         /* callee saves */
1556         if (current_cconv->omit_fp) {
1557                 ir_node  *start          = get_irg_start(irg);
1558                 size_t    n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1559                 for (i = 0; i < n_callee_saves; ++i) {
1560                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1561                         ir_mode               *mode  = reg->reg_class->mode;
1562                         ir_node               *value
1563                                         = new_r_Proj(start, mode, i + start_callee_saves_offset);
1564                         in[p]   = value;
1565                         reqs[p] = reg->single_req;
1566                         ++p;
1567                 }
1568         }
1569         assert(p == n_ins);
1570
1571         bereturn = new_bd_sparc_Return_reg(dbgi, new_block, n_ins, in);
1572         arch_set_irn_register_reqs_in(bereturn, reqs);
1573
1574         return bereturn;
1575 }
1576
1577 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1578                                      ir_node *value0, ir_node *value1)
1579 {
1580         ir_graph *irg   = current_ir_graph;
1581         ir_node  *sp    = get_irg_frame(irg);
1582         ir_node  *nomem = get_irg_no_mem(irg);
1583         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1584                                               mode_gp, NULL, 0, true);
1585         ir_mode  *mode;
1586         ir_node  *ldf;
1587         ir_node  *mem;
1588         set_irn_pinned(st, op_pin_state_floats);
1589
1590         if (value1 != NULL) {
1591                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1592                                                    mode_gp, NULL, 4, true);
1593                 ir_node *in[2] = { st, st1 };
1594                 ir_node *sync  = new_r_Sync(block, 2, in);
1595                 set_irn_pinned(st1, op_pin_state_floats);
1596                 mem  = sync;
1597                 mode = mode_fp2;
1598         } else {
1599                 mem  = st;
1600                 mode = mode_fp;
1601         }
1602
1603         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1604         set_irn_pinned(ldf, op_pin_state_floats);
1605
1606         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1607 }
1608
1609 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1610                                  ir_node *node, ir_mode *float_mode,
1611                                  ir_node **result)
1612 {
1613         ir_graph *irg   = current_ir_graph;
1614         ir_node  *stack = get_irg_frame(irg);
1615         ir_node  *nomem = get_irg_no_mem(irg);
1616         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1617                                      NULL, 0, true);
1618         int       bits  = get_mode_size_bits(float_mode);
1619         ir_node  *ld;
1620         set_irn_pinned(stf, op_pin_state_floats);
1621
1622         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1623         set_irn_pinned(ld, op_pin_state_floats);
1624         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1625
1626         if (bits == 64) {
1627                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1628                                                    NULL, 4, true);
1629                 set_irn_pinned(ld, op_pin_state_floats);
1630                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1631
1632                 arch_add_irn_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1633                 arch_add_irn_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1634         } else {
1635                 assert(bits == 32);
1636                 result[1] = NULL;
1637         }
1638 }
1639
1640 static ir_node *gen_Call(ir_node *node)
1641 {
1642         ir_graph        *irg          = get_irn_irg(node);
1643         ir_node         *callee       = get_Call_ptr(node);
1644         ir_node         *block        = get_nodes_block(node);
1645         ir_node         *new_block    = be_transform_node(block);
1646         ir_node         *mem          = get_Call_mem(node);
1647         ir_node         *new_mem      = be_transform_node(mem);
1648         dbg_info        *dbgi         = get_irn_dbg_info(node);
1649         ir_type         *type         = get_Call_type(node);
1650         size_t           n_params     = get_Call_n_params(node);
1651         size_t           n_ress       = get_method_n_ress(type);
1652         /* max inputs: memory, callee, register arguments */
1653         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1654         struct obstack  *obst         = be_get_be_obst(irg);
1655         calling_convention_t *cconv
1656                 = sparc_decide_calling_convention(type, NULL);
1657         size_t           n_param_regs = cconv->n_param_regs;
1658         /* param-regs + mem + stackpointer + callee */
1659         unsigned         max_inputs   = 3 + n_param_regs;
1660         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1661         const arch_register_req_t **in_req
1662                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1663         int              in_arity     = 0;
1664         int              sync_arity   = 0;
1665         int              n_caller_saves
1666                 = rbitset_popcount(cconv->caller_saves, N_SPARC_REGISTERS);
1667         ir_entity       *entity       = NULL;
1668         ir_node         *new_frame    = get_stack_pointer_for(node);
1669         bool             aggregate_return
1670                 = type->attr.ma.has_compound_ret_parameter;
1671         ir_node         *incsp;
1672         int              mem_pos;
1673         ir_node         *res;
1674         size_t           p;
1675         size_t           r;
1676         int              i;
1677         int              o;
1678         int              out_arity;
1679
1680         assert(n_params == get_method_n_params(type));
1681
1682         /* construct arguments */
1683
1684         /* memory input */
1685         in_req[in_arity] = arch_no_register_req;
1686         mem_pos          = in_arity;
1687         ++in_arity;
1688
1689         /* stack pointer input */
1690         /* construct an IncSP -> we have to always be sure that the stack is
1691          * aligned even if we don't push arguments on it */
1692         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1693                              cconv->param_stack_size, 1);
1694         in_req[in_arity] = sp_reg->single_req;
1695         in[in_arity]     = incsp;
1696         ++in_arity;
1697
1698         /* parameters */
1699         for (p = 0; p < n_params; ++p) {
1700                 ir_node                  *value      = get_Call_param(node, p);
1701                 ir_node                  *new_value  = be_transform_node(value);
1702                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1703                 ir_type                  *param_type = get_method_param_type(type, p);
1704                 ir_mode                  *mode       = get_type_mode(param_type);
1705                 ir_node                  *new_values[2];
1706                 ir_node                  *str;
1707                 int                       offset;
1708
1709                 if (mode_is_float(mode) && param->reg0 != NULL) {
1710                         unsigned size_bits = get_mode_size_bits(mode);
1711                         assert(size_bits <= 64);
1712                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1713                 } else {
1714                         new_values[0] = new_value;
1715                         new_values[1] = NULL;
1716                 }
1717
1718                 /* put value into registers */
1719                 if (param->reg0 != NULL) {
1720                         in[in_arity]     = new_values[0];
1721                         in_req[in_arity] = param->reg0->single_req;
1722                         ++in_arity;
1723                         if (new_values[1] == NULL)
1724                                 continue;
1725                 }
1726                 if (param->reg1 != NULL) {
1727                         assert(new_values[1] != NULL);
1728                         in[in_arity]     = new_values[1];
1729                         in_req[in_arity] = param->reg1->single_req;
1730                         ++in_arity;
1731                         continue;
1732                 }
1733
1734                 /* we need a store if we're here */
1735                 if (new_values[1] != NULL) {
1736                         new_value = new_values[1];
1737                         mode      = mode_gp;
1738                 }
1739
1740                 /* we need to skip over our save area when constructing the call
1741                  * arguments on stack */
1742                 offset = param->offset + SPARC_MIN_STACKSIZE;
1743
1744                 if (mode_is_float(mode)) {
1745                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1746                                          mode, NULL, offset, true);
1747                 } else {
1748                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1749                                                   new_mem, mode, NULL, offset, true);
1750                 }
1751                 set_irn_pinned(str, op_pin_state_floats);
1752                 sync_ins[sync_arity++] = str;
1753         }
1754
1755         /* construct memory input */
1756         if (sync_arity == 0) {
1757                 in[mem_pos] = new_mem;
1758         } else if (sync_arity == 1) {
1759                 in[mem_pos] = sync_ins[0];
1760         } else {
1761                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1762         }
1763
1764         if (is_SymConst(callee)) {
1765                 entity = get_SymConst_entity(callee);
1766         } else {
1767                 in[in_arity]     = be_transform_node(callee);
1768                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1769                 ++in_arity;
1770         }
1771         assert(in_arity <= (int)max_inputs);
1772
1773         /* outputs:
1774          *  - memory
1775          *  - results
1776          *  - caller saves
1777          */
1778         out_arity = 1 + cconv->n_reg_results + n_caller_saves;
1779
1780         /* create call node */
1781         if (entity != NULL) {
1782                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1783                                             entity, 0, aggregate_return);
1784         } else {
1785                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity,
1786                                             aggregate_return);
1787         }
1788         arch_set_irn_register_reqs_in(res, in_req);
1789
1790         /* create output register reqs */
1791         o = 0;
1792         arch_set_irn_register_req_out(res, o++, arch_no_register_req);
1793         /* add register requirements for the result regs */
1794         for (r = 0; r < n_ress; ++r) {
1795                 const reg_or_stackslot_t  *result_info = &cconv->results[r];
1796                 const arch_register_req_t *req         = result_info->req0;
1797                 if (req != NULL) {
1798                         arch_set_irn_register_req_out(res, o++, req);
1799                 }
1800                 assert(result_info->req1 == NULL);
1801         }
1802         for (i = 0; i < N_SPARC_REGISTERS; ++i) {
1803                 const arch_register_t *reg;
1804                 if (!rbitset_is_set(cconv->caller_saves, i))
1805                         continue;
1806                 reg = &sparc_registers[i];
1807                 arch_set_irn_register_req_out(res, o++, reg->single_req);
1808         }
1809         assert(o == out_arity);
1810
1811         /* copy pinned attribute */
1812         set_irn_pinned(res, get_irn_pinned(node));
1813
1814         /* IncSP to destroy the call stackframe */
1815         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1816         /* if we are the last IncSP producer in a block then we have to keep
1817          * the stack value.
1818          * Note: This here keeps all producers which is more than necessary */
1819         add_irn_dep(incsp, res);
1820         keep_alive(incsp);
1821
1822         pmap_insert(node_to_stack, node, incsp);
1823
1824         sparc_free_calling_convention(cconv);
1825         return res;
1826 }
1827
1828 static ir_node *gen_Sel(ir_node *node)
1829 {
1830         dbg_info  *dbgi      = get_irn_dbg_info(node);
1831         ir_node   *block     = get_nodes_block(node);
1832         ir_node   *new_block = be_transform_node(block);
1833         ir_node   *ptr       = get_Sel_ptr(node);
1834         ir_node   *new_ptr   = be_transform_node(ptr);
1835         ir_entity *entity    = get_Sel_entity(node);
1836
1837         /* must be the frame pointer all other sels must have been lowered
1838          * already */
1839         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1840
1841         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1842 }
1843
1844 static const arch_register_req_t float1_req = {
1845         arch_register_req_type_normal,
1846         &sparc_reg_classes[CLASS_sparc_fp],
1847         NULL,
1848         0,
1849         0,
1850         1
1851 };
1852 static const arch_register_req_t float2_req = {
1853         arch_register_req_type_normal | arch_register_req_type_aligned,
1854         &sparc_reg_classes[CLASS_sparc_fp],
1855         NULL,
1856         0,
1857         0,
1858         2
1859 };
1860 static const arch_register_req_t float4_req = {
1861         arch_register_req_type_normal | arch_register_req_type_aligned,
1862         &sparc_reg_classes[CLASS_sparc_fp],
1863         NULL,
1864         0,
1865         0,
1866         4
1867 };
1868
1869
1870 static const arch_register_req_t *get_float_req(ir_mode *mode)
1871 {
1872         unsigned bits = get_mode_size_bits(mode);
1873
1874         assert(mode_is_float(mode));
1875         if (bits == 32) {
1876                 return &float1_req;
1877         } else if (bits == 64) {
1878                 return &float2_req;
1879         } else {
1880                 assert(bits == 128);
1881                 return &float4_req;
1882         }
1883 }
1884
1885 /**
1886  * Transform some Phi nodes
1887  */
1888 static ir_node *gen_Phi(ir_node *node)
1889 {
1890         const arch_register_req_t *req;
1891         ir_node  *block = be_transform_node(get_nodes_block(node));
1892         ir_graph *irg   = current_ir_graph;
1893         dbg_info *dbgi  = get_irn_dbg_info(node);
1894         ir_mode  *mode  = get_irn_mode(node);
1895         ir_node  *phi;
1896
1897         if (mode_needs_gp_reg(mode)) {
1898                 /* we shouldn't have any 64bit stuff around anymore */
1899                 assert(get_mode_size_bits(mode) <= 32);
1900                 /* all integer operations are on 32bit registers now */
1901                 mode = mode_gp;
1902                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1903         } else if (mode_is_float(mode)) {
1904                 mode = mode;
1905                 req  = get_float_req(mode);
1906         } else {
1907                 req = arch_no_register_req;
1908         }
1909
1910         /* phi nodes allow loops, so we use the old arguments for now
1911          * and fix this later */
1912         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1913         copy_node_attr(irg, node, phi);
1914         be_duplicate_deps(node, phi);
1915         arch_set_irn_register_req_out(phi, 0, req);
1916         be_enqueue_preds(node);
1917         return phi;
1918 }
1919
1920 /**
1921  * Transform a Proj from a Load.
1922  */
1923 static ir_node *gen_Proj_Load(ir_node *node)
1924 {
1925         ir_node  *load     = get_Proj_pred(node);
1926         ir_node  *new_load = be_transform_node(load);
1927         dbg_info *dbgi     = get_irn_dbg_info(node);
1928         long      pn       = get_Proj_proj(node);
1929
1930         /* renumber the proj */
1931         switch (get_sparc_irn_opcode(new_load)) {
1932         case iro_sparc_Ld:
1933                 /* handle all gp loads equal: they have the same proj numbers. */
1934                 if (pn == pn_Load_res) {
1935                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1936                 } else if (pn == pn_Load_M) {
1937                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1938                 }
1939                 break;
1940         case iro_sparc_Ldf:
1941                 if (pn == pn_Load_res) {
1942                         const sparc_load_store_attr_t *attr
1943                                 = get_sparc_load_store_attr_const(new_load);
1944                         ir_mode *mode = attr->load_store_mode;
1945                         return new_rd_Proj(dbgi, new_load, mode, pn_sparc_Ldf_res);
1946                 } else if (pn == pn_Load_M) {
1947                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1948                 }
1949                 break;
1950         default:
1951                 break;
1952         }
1953         panic("Unsupported Proj from Load");
1954 }
1955
1956 static ir_node *gen_Proj_Store(ir_node *node)
1957 {
1958         ir_node  *store     = get_Proj_pred(node);
1959         ir_node  *new_store = be_transform_node(store);
1960         long      pn        = get_Proj_proj(node);
1961
1962         /* renumber the proj */
1963         switch (get_sparc_irn_opcode(new_store)) {
1964         case iro_sparc_St:
1965                 if (pn == pn_Store_M) {
1966                         return new_store;
1967                 }
1968                 break;
1969         case iro_sparc_Stf:
1970                 if (pn == pn_Store_M) {
1971                         return new_store;
1972                 }
1973                 break;
1974         default:
1975                 break;
1976         }
1977         panic("Unsupported Proj from Store");
1978 }
1979
1980 /**
1981  * Transform the Projs from a Cmp.
1982  */
1983 static ir_node *gen_Proj_Cmp(ir_node *node)
1984 {
1985         (void) node;
1986         panic("not implemented");
1987 }
1988
1989 /**
1990  * transform Projs from a Div
1991  */
1992 static ir_node *gen_Proj_Div(ir_node *node)
1993 {
1994         ir_node  *pred     = get_Proj_pred(node);
1995         ir_node  *new_pred = be_transform_node(pred);
1996         long      pn       = get_Proj_proj(node);
1997         ir_mode  *res_mode;
1998
1999         if (is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)) {
2000                 res_mode = mode_gp;
2001         } else if (is_sparc_fdiv(new_pred)) {
2002                 res_mode = get_Div_resmode(pred);
2003         } else {
2004                 panic("sparc backend: Div transformed to something unexpected: %+F",
2005                       new_pred);
2006         }
2007         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
2008         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
2009         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
2010         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
2011         switch (pn) {
2012         case pn_Div_res:
2013                 return new_r_Proj(new_pred, res_mode, pn_sparc_SDiv_res);
2014         case pn_Div_M:
2015                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
2016         default:
2017                 break;
2018         }
2019         panic("Unsupported Proj from Div");
2020 }
2021
2022 static ir_node *get_frame_base(ir_graph *irg)
2023 {
2024         if (frame_base == NULL) {
2025                 if (current_cconv->omit_fp) {
2026                         frame_base = get_initial_sp(irg);
2027                 } else {
2028                         frame_base = get_initial_fp(irg);
2029                 }
2030         }
2031         return frame_base;
2032 }
2033
2034 static ir_node *gen_Proj_Start(ir_node *node)
2035 {
2036         ir_node *block     = get_nodes_block(node);
2037         ir_node *new_block = be_transform_node(block);
2038         long     pn        = get_Proj_proj(node);
2039         /* make sure prolog is constructed */
2040         be_transform_node(get_Proj_pred(node));
2041
2042         switch ((pn_Start) pn) {
2043         case pn_Start_X_initial_exec:
2044                 /* exchange ProjX with a jump */
2045                 return new_bd_sparc_Ba(NULL, new_block);
2046         case pn_Start_M: {
2047                 ir_graph *irg = get_irn_irg(node);
2048                 return get_initial_mem(irg);
2049         }
2050         case pn_Start_T_args:
2051                 return new_r_Bad(get_irn_irg(block), mode_T);
2052         case pn_Start_P_frame_base:
2053                 return get_frame_base(get_irn_irg(block));
2054         }
2055         panic("Unexpected start proj: %ld\n", pn);
2056 }
2057
2058 static ir_node *gen_Proj_Proj_Start(ir_node *node)
2059 {
2060         long       pn          = get_Proj_proj(node);
2061         ir_node   *block       = get_nodes_block(node);
2062         ir_graph  *irg         = get_irn_irg(node);
2063         ir_node   *new_block   = be_transform_node(block);
2064         ir_entity *entity      = get_irg_entity(irg);
2065         ir_type   *method_type = get_entity_type(entity);
2066         ir_type   *param_type  = get_method_param_type(method_type, pn);
2067         ir_node   *args        = get_Proj_pred(node);
2068         ir_node   *start       = get_Proj_pred(args);
2069         ir_node   *new_start   = be_transform_node(start);
2070         const reg_or_stackslot_t *param;
2071
2072         /* Proj->Proj->Start must be a method argument */
2073         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
2074
2075         param = &current_cconv->parameters[pn];
2076
2077         if (param->reg0 != NULL) {
2078                 /* argument transmitted in register */
2079                 ir_mode               *mode     = get_type_mode(param_type);
2080                 const arch_register_t *reg      = param->reg0;
2081                 ir_mode               *reg_mode = reg->reg_class->mode;
2082                 long                   pn       = param->reg_offset + start_params_offset;
2083                 ir_node               *value    = new_r_Proj(new_start, reg_mode, pn);
2084
2085                 if (mode_is_float(mode)) {
2086                         const arch_register_t *reg1 = param->reg1;
2087                         ir_node *value1 = NULL;
2088
2089                         if (reg1 != NULL) {
2090                                 ir_mode *reg1_mode = reg1->reg_class->mode;
2091                                 value1 = new_r_Proj(new_start, reg1_mode, pn+1);
2092                         } else if (param->entity != NULL) {
2093                                 ir_node *fp      = get_initial_fp(irg);
2094                                 ir_node *mem     = get_initial_mem(irg);
2095                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
2096                                                                    mode_gp, param->entity,
2097                                                                    0, true);
2098                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
2099                         }
2100
2101                         /* convert integer value to float */
2102                         value = bitcast_int_to_float(NULL, new_block, value, value1);
2103                 }
2104                 return value;
2105         } else {
2106                 /* argument transmitted on stack */
2107                 ir_node  *mem     = get_initial_mem(irg);
2108                 ir_mode  *mode    = get_type_mode(param->type);
2109                 ir_node  *base    = get_frame_base(irg);
2110                 ir_node  *load;
2111                 ir_node  *value;
2112
2113                 if (mode_is_float(mode)) {
2114                         load  = create_ldf(NULL, new_block, base, mem, mode,
2115                                            param->entity, 0, true);
2116                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2117                 } else {
2118                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2119                                                     param->entity, 0, true);
2120                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2121                 }
2122                 set_irn_pinned(load, op_pin_state_floats);
2123
2124                 return value;
2125         }
2126 }
2127
2128 static ir_node *gen_Proj_Call(ir_node *node)
2129 {
2130         long     pn        = get_Proj_proj(node);
2131         ir_node *call      = get_Proj_pred(node);
2132         ir_node *new_call  = be_transform_node(call);
2133
2134         switch ((pn_Call) pn) {
2135         case pn_Call_M:
2136                 return new_r_Proj(new_call, mode_M, 0);
2137         case pn_Call_X_regular:
2138         case pn_Call_X_except:
2139         case pn_Call_T_result:
2140                 break;
2141         }
2142         panic("Unexpected Call proj %ld\n", pn);
2143 }
2144
2145 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2146 {
2147         long                  pn            = get_Proj_proj(node);
2148         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2149         ir_node              *new_call      = be_transform_node(call);
2150         ir_type              *function_type = get_Call_type(call);
2151         calling_convention_t *cconv
2152                 = sparc_decide_calling_convention(function_type, NULL);
2153         const reg_or_stackslot_t  *res = &cconv->results[pn];
2154         ir_mode                   *mode;
2155         long                       new_pn = 1 + res->reg_offset;
2156
2157         assert(res->req0 != NULL && res->req1 == NULL);
2158         mode = res->req0->cls->mode;
2159         sparc_free_calling_convention(cconv);
2160
2161         return new_r_Proj(new_call, mode, new_pn);
2162 }
2163
2164 /**
2165  * Transform a Proj node.
2166  */
2167 static ir_node *gen_Proj(ir_node *node)
2168 {
2169         ir_node *pred = get_Proj_pred(node);
2170
2171         switch (get_irn_opcode(pred)) {
2172         case iro_Store:
2173                 return gen_Proj_Store(node);
2174         case iro_Load:
2175                 return gen_Proj_Load(node);
2176         case iro_Call:
2177                 return gen_Proj_Call(node);
2178         case iro_Cmp:
2179                 return gen_Proj_Cmp(node);
2180         case iro_Cond:
2181                 return be_duplicate_node(node);
2182         case iro_Div:
2183                 return gen_Proj_Div(node);
2184         case iro_Start:
2185                 return gen_Proj_Start(node);
2186         case iro_Proj: {
2187                 ir_node *pred_pred = get_Proj_pred(pred);
2188                 if (is_Call(pred_pred)) {
2189                         return gen_Proj_Proj_Call(node);
2190                 } else if (is_Start(pred_pred)) {
2191                         return gen_Proj_Proj_Start(node);
2192                 }
2193                 /* FALLTHROUGH */
2194         }
2195         default:
2196                 if (is_sparc_AddCC_t(pred)) {
2197                         return gen_Proj_AddCC_t(node);
2198                 } else if (is_sparc_SubCC_t(pred)) {
2199                         return gen_Proj_SubCC_t(node);
2200                 }
2201                 panic("code selection didn't expect Proj after %+F\n", pred);
2202         }
2203 }
2204
2205 /**
2206  * transform a Jmp
2207  */
2208 static ir_node *gen_Jmp(ir_node *node)
2209 {
2210         ir_node  *block     = get_nodes_block(node);
2211         ir_node  *new_block = be_transform_node(block);
2212         dbg_info *dbgi      = get_irn_dbg_info(node);
2213
2214         return new_bd_sparc_Ba(dbgi, new_block);
2215 }
2216
2217 /**
2218  * configure transformation callbacks
2219  */
2220 static void sparc_register_transformers(void)
2221 {
2222         be_start_transform_setup();
2223
2224         be_set_transform_function(op_Add,          gen_Add);
2225         be_set_transform_function(op_And,          gen_And);
2226         be_set_transform_function(op_Call,         gen_Call);
2227         be_set_transform_function(op_Cmp,          gen_Cmp);
2228         be_set_transform_function(op_Cond,         gen_Cond);
2229         be_set_transform_function(op_Const,        gen_Const);
2230         be_set_transform_function(op_Conv,         gen_Conv);
2231         be_set_transform_function(op_Div,          gen_Div);
2232         be_set_transform_function(op_Eor,          gen_Eor);
2233         be_set_transform_function(op_Jmp,          gen_Jmp);
2234         be_set_transform_function(op_Load,         gen_Load);
2235         be_set_transform_function(op_Minus,        gen_Minus);
2236         be_set_transform_function(op_Mul,          gen_Mul);
2237         be_set_transform_function(op_Mulh,         gen_Mulh);
2238         be_set_transform_function(op_Not,          gen_Not);
2239         be_set_transform_function(op_Or,           gen_Or);
2240         be_set_transform_function(op_Phi,          gen_Phi);
2241         be_set_transform_function(op_Proj,         gen_Proj);
2242         be_set_transform_function(op_Return,       gen_Return);
2243         be_set_transform_function(op_Sel,          gen_Sel);
2244         be_set_transform_function(op_Shl,          gen_Shl);
2245         be_set_transform_function(op_Shr,          gen_Shr);
2246         be_set_transform_function(op_Shrs,         gen_Shrs);
2247         be_set_transform_function(op_Start,        gen_Start);
2248         be_set_transform_function(op_Store,        gen_Store);
2249         be_set_transform_function(op_Sub,          gen_Sub);
2250         be_set_transform_function(op_SymConst,     gen_SymConst);
2251         be_set_transform_function(op_Unknown,      gen_Unknown);
2252
2253         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2254         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2255         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2256         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2257         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2258 }
2259
2260 /**
2261  * Transform a Firm graph into a SPARC graph.
2262  */
2263 void sparc_transform_graph(ir_graph *irg)
2264 {
2265         ir_entity *entity = get_irg_entity(irg);
2266         ir_type   *frame_type;
2267
2268         sparc_register_transformers();
2269
2270         node_to_stack = pmap_create();
2271
2272         mode_gp    = mode_Iu;
2273         mode_fp    = mode_F;
2274         mode_fp2   = mode_D;
2275         mode_flags = mode_Bu;
2276         //mode_fp4 = ?
2277
2278         start_mem  = NULL;
2279         start_g0   = NULL;
2280         start_sp   = NULL;
2281         start_fp   = NULL;
2282         frame_base = NULL;
2283
2284         stackorder = be_collect_stacknodes(irg);
2285         current_cconv
2286                 = sparc_decide_calling_convention(get_entity_type(entity), irg);
2287         sparc_create_stacklayout(irg, current_cconv);
2288         be_add_parameter_entity_stores(irg);
2289
2290         be_transform_graph(irg, NULL);
2291
2292         be_free_stackorder(stackorder);
2293         sparc_free_calling_convention(current_cconv);
2294
2295         frame_type = get_irg_frame_type(irg);
2296         if (get_type_state(frame_type) == layout_undefined)
2297                 default_layout_compound_type(frame_type);
2298
2299         pmap_destroy(node_to_stack);
2300         node_to_stack = NULL;
2301
2302         be_add_missing_keeps(irg);
2303
2304         /* do code placement, to optimize the position of constants */
2305         place_code(irg);
2306 }
2307
2308 void sparc_init_transform(void)
2309 {
2310         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2311 }