669c05be2a005eacb7eb84953e1614e9f8212808
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "../benode.h"
46 #include "../beirg.h"
47 #include "../beutil.h"
48 #include "../betranshlp.h"
49 #include "../beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static beabi_helper_env_t    *abihelper;
65 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
66 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
67 static calling_convention_t  *cconv  = NULL;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_flags;
70 static ir_mode               *mode_fp;
71 static ir_mode               *mode_fp2;
72 //static ir_mode               *mode_fp4;
73 static pmap                  *node_to_stack;
74
75 static inline bool mode_needs_gp_reg(ir_mode *mode)
76 {
77         if (mode_is_int(mode) || mode_is_reference(mode)) {
78                 /* we should only see 32bit code */
79                 assert(get_mode_size_bits(mode) <= 32);
80                 return true;
81         }
82         return false;
83 }
84
85 /**
86  * Create an And that will zero out upper bits.
87  *
88  * @param dbgi      debug info
89  * @param block     the basic block
90  * @param op        the original node
91  * @param src_bits  number of lower bits that will remain
92  */
93 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
94                                    int src_bits)
95 {
96         if (src_bits == 8) {
97                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
98         } else if (src_bits == 16) {
99                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
100                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
101                 return rshift;
102         } else {
103                 panic("zero extension only supported for 8 and 16 bits");
104         }
105 }
106
107 /**
108  * Generate code for a sign extension.
109  *
110  * @param dbgi      debug info
111  * @param block     the basic block
112  * @param op        the original node
113  * @param src_bits  number of lower bits that will remain
114  */
115 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
116                                    int src_bits)
117 {
118         int shift_width = 32 - src_bits;
119         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
120         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
121         return rshift_node;
122 }
123
124 /**
125  * returns true if it is assured, that the upper bits of a node are "clean"
126  * which means for a 16 or 8 bit value, that the upper bits in the register
127  * are 0 for unsigned and a copy of the last significant bit for signed
128  * numbers.
129  */
130 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
131 {
132         (void) transformed_node;
133         (void) mode;
134         /* TODO */
135         return false;
136 }
137
138 /**
139  * Extend a value to 32 bit signed/unsigned depending on its mode.
140  *
141  * @param dbgi      debug info
142  * @param block     the basic block
143  * @param op        the original node
144  * @param orig_mode the original mode of op
145  */
146 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
147                               ir_mode *orig_mode)
148 {
149         int bits = get_mode_size_bits(orig_mode);
150         if (bits == 32)
151                 return op;
152
153         if (mode_is_signed(orig_mode)) {
154                 return gen_sign_extension(dbgi, block, op, bits);
155         } else {
156                 return gen_zero_extension(dbgi, block, op, bits);
157         }
158 }
159
160 typedef enum {
161         MATCH_NONE         = 0,
162         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
163         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
164                                            influence the significant lower bit at
165                                            all (for cases where mode < 32bit) */
166 } match_flags_t;
167 ENUM_BITSET(match_flags_t)
168
169 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
170 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
171 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
172 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
173
174 /**
175  * checks if a node's value can be encoded as a immediate
176  */
177 static bool is_imm_encodeable(const ir_node *node)
178 {
179         long value;
180         if (!is_Const(node))
181                 return false;
182
183         value = get_tarval_long(get_Const_tarval(node));
184         return sparc_is_value_imm_encodeable(value);
185 }
186
187 static bool needs_extension(ir_mode *mode)
188 {
189         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
190 }
191
192 /**
193  * Check, if a given node is a Down-Conv, ie. a integer Conv
194  * from a mode with a mode with more bits to a mode with lesser bits.
195  * Moreover, we return only true if the node has not more than 1 user.
196  *
197  * @param node   the node
198  * @return non-zero if node is a Down-Conv
199  */
200 static bool is_downconv(const ir_node *node)
201 {
202         ir_mode *src_mode;
203         ir_mode *dest_mode;
204
205         if (!is_Conv(node))
206                 return false;
207
208         src_mode  = get_irn_mode(get_Conv_op(node));
209         dest_mode = get_irn_mode(node);
210         return
211                 mode_needs_gp_reg(src_mode)  &&
212                 mode_needs_gp_reg(dest_mode) &&
213                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
214 }
215
216 static ir_node *sparc_skip_downconv(ir_node *node)
217 {
218         while (is_downconv(node)) {
219                 node = get_Conv_op(node);
220         }
221         return node;
222 }
223
224 /**
225  * helper function for binop operations
226  *
227  * @param new_reg  register generation function ptr
228  * @param new_imm  immediate generation function ptr
229  */
230 static ir_node *gen_helper_binop_args(ir_node *node,
231                                       ir_node *op1, ir_node *op2,
232                                       match_flags_t flags,
233                                       new_binop_reg_func new_reg,
234                                       new_binop_imm_func new_imm)
235 {
236         dbg_info *dbgi  = get_irn_dbg_info(node);
237         ir_node  *block = be_transform_node(get_nodes_block(node));
238         ir_node  *new_op1;
239         ir_node  *new_op2;
240         ir_mode  *mode1;
241         ir_mode  *mode2;
242
243         if (flags & MATCH_MODE_NEUTRAL) {
244                 op1 = sparc_skip_downconv(op1);
245                 op2 = sparc_skip_downconv(op2);
246         }
247         mode1 = get_irn_mode(op1);
248         mode2 = get_irn_mode(op2);
249         /* we shouldn't see 64bit code */
250         assert(get_mode_size_bits(mode1) <= 32);
251         assert(get_mode_size_bits(mode2) <= 32);
252
253         if (is_imm_encodeable(op2)) {
254                 ir_node *new_op1   = be_transform_node(op1);
255                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
256                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
257                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
258                 }
259                 return new_imm(dbgi, block, new_op1, NULL, immediate);
260         }
261         new_op2 = be_transform_node(op2);
262         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
263                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
264         }
265
266         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
267                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
268                 return new_imm(dbgi, block, new_op2, NULL, immediate);
269         }
270
271         new_op1 = be_transform_node(op1);
272         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
273                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
274         }
275         return new_reg(dbgi, block, new_op1, new_op2);
276 }
277
278 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
279                                  new_binop_reg_func new_reg,
280                                  new_binop_imm_func new_imm)
281 {
282         ir_node *op1 = get_binop_left(node);
283         ir_node *op2 = get_binop_right(node);
284         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
285 }
286
287 /**
288  * helper function for FP binop operations
289  */
290 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
291                                    new_binop_fp_func new_func_single,
292                                    new_binop_fp_func new_func_double,
293                                    new_binop_fp_func new_func_quad)
294 {
295         ir_node  *block   = be_transform_node(get_nodes_block(node));
296         ir_node  *op1     = get_binop_left(node);
297         ir_node  *new_op1 = be_transform_node(op1);
298         ir_node  *op2     = get_binop_right(node);
299         ir_node  *new_op2 = be_transform_node(op2);
300         dbg_info *dbgi    = get_irn_dbg_info(node);
301         unsigned  bits    = get_mode_size_bits(mode);
302
303         switch (bits) {
304         case 32:
305                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
306         case 64:
307                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
308         case 128:
309                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
310         default:
311                 break;
312         }
313         panic("unsupported mode %+F for float op", mode);
314 }
315
316 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
317                                   new_unop_fp_func new_func_single,
318                                   new_unop_fp_func new_func_double,
319                                   new_unop_fp_func new_func_quad)
320 {
321         ir_node  *block   = be_transform_node(get_nodes_block(node));
322         ir_node  *op1     = get_binop_left(node);
323         ir_node  *new_op1 = be_transform_node(op1);
324         dbg_info *dbgi    = get_irn_dbg_info(node);
325         unsigned  bits    = get_mode_size_bits(mode);
326
327         switch (bits) {
328         case 32:
329                 return new_func_single(dbgi, block, new_op1, mode);
330         case 64:
331                 return new_func_double(dbgi, block, new_op1, mode);
332         case 128:
333                 return new_func_quad(dbgi, block, new_op1, mode);
334         default:
335                 break;
336         }
337         panic("unsupported mode %+F for float op", mode);
338 }
339
340 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
341                                         ir_node *op1, ir_node *flags,
342                                         ir_entity *imm_entity, int32_t imm);
343
344 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
345                                         ir_node *op1, ir_node *op2,
346                                         ir_node *flags);
347
348 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
349                                   new_binopx_reg_func new_binopx_reg,
350                                   new_binopx_imm_func new_binopx_imm)
351 {
352         dbg_info *dbgi      = get_irn_dbg_info(node);
353         ir_node  *block     = be_transform_node(get_nodes_block(node));
354         ir_node  *op1       = get_irn_n(node, 0);
355         ir_node  *op2       = get_irn_n(node, 1);
356         ir_node  *flags     = get_irn_n(node, 2);
357         ir_node  *new_flags = be_transform_node(flags);
358         ir_node  *new_op1;
359         ir_node  *new_op2;
360
361         /* only support for mode-neutral implemented so far */
362         assert(match_flags & MATCH_MODE_NEUTRAL);
363
364         if (is_imm_encodeable(op2)) {
365                 ir_node *new_op1   = be_transform_node(op1);
366                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
367                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
368         }
369         new_op2 = be_transform_node(op2);
370         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
371                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
372                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
373         }
374         new_op1 = be_transform_node(op1);
375         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
376
377 }
378
379 static ir_node *get_g0(void)
380 {
381         return be_prolog_get_reg_value(abihelper, &sparc_registers[REG_G0]);
382 }
383
384 typedef struct address_t {
385         ir_node   *ptr;
386         ir_node   *ptr2;
387         ir_entity *entity;
388         int32_t    offset;
389 } address_t;
390
391 /**
392  * Match a load/store address
393  */
394 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
395 {
396         ir_node   *base   = ptr;
397         ir_node   *ptr2   = NULL;
398         int32_t    offset = 0;
399         ir_entity *entity = NULL;
400
401         if (is_Add(base)) {
402                 ir_node *add_right = get_Add_right(base);
403                 if (is_Const(add_right)) {
404                         base    = get_Add_left(base);
405                         offset += get_tarval_long(get_Const_tarval(add_right));
406                 }
407         }
408         /* Note that we don't match sub(x, Const) or chains of adds/subs
409          * because this should all be normalized by now */
410
411         /* we only use the symconst if we're the only user otherwise we probably
412          * won't save anything but produce multiple sethi+or combinations with
413          * just different offsets */
414         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
415                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
416                 ir_node  *block     = get_nodes_block(ptr);
417                 ir_node  *new_block = be_transform_node(block);
418                 entity = get_SymConst_entity(base);
419                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
420         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
421                 ptr2 = be_transform_node(get_Add_right(base));
422                 base = be_transform_node(get_Add_left(base));
423         } else {
424                 if (sparc_is_value_imm_encodeable(offset)) {
425                         base = be_transform_node(base);
426                 } else {
427                         base   = be_transform_node(ptr);
428                         offset = 0;
429                 }
430         }
431
432         address->ptr    = base;
433         address->ptr2   = ptr2;
434         address->entity = entity;
435         address->offset = offset;
436 }
437
438 /**
439  * Creates an sparc Add.
440  *
441  * @param node   FIRM node
442  * @return the created sparc Add node
443  */
444 static ir_node *gen_Add(ir_node *node)
445 {
446         ir_mode *mode = get_irn_mode(node);
447         ir_node *right;
448
449         if (mode_is_float(mode)) {
450                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
451                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
452         }
453
454         /* special case: + 0x1000 can be represented as - 0x1000 */
455         right = get_Add_right(node);
456         if (is_Const(right)) {
457                 ir_node   *left = get_Add_left(node);
458                 ir_tarval *tv;
459                 uint32_t   val;
460                 /* is this simple address arithmetic? then we can let the linker do
461                  * the calculation. */
462                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
463                         dbg_info *dbgi  = get_irn_dbg_info(node);
464                         ir_node  *block = be_transform_node(get_nodes_block(node));
465                         address_t address;
466
467                         /* the value of use_ptr2 shouldn't matter here */
468                         match_address(node, &address, false);
469                         assert(is_sparc_SetHi(address.ptr));
470                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
471                                                    address.entity, address.offset);
472                 }
473
474                 tv  = get_Const_tarval(right);
475                 val = get_tarval_long(tv);
476                 if (val == 0x1000) {
477                         dbg_info *dbgi   = get_irn_dbg_info(node);
478                         ir_node  *block  = be_transform_node(get_nodes_block(node));
479                         ir_node  *op     = get_Add_left(node);
480                         ir_node  *new_op = be_transform_node(op);
481                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
482                 }
483         }
484
485         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
486                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
487 }
488
489 static ir_node *gen_AddCC_t(ir_node *node)
490 {
491         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
492                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
493 }
494
495 static ir_node *gen_Proj_AddCC_t(ir_node *node)
496 {
497         long     pn       = get_Proj_proj(node);
498         ir_node *pred     = get_Proj_pred(node);
499         ir_node *new_pred = be_transform_node(pred);
500
501         switch (pn) {
502         case pn_sparc_AddCC_t_res:
503                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
504         case pn_sparc_AddCC_t_flags:
505                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
506         default:
507                 panic("Invalid AddCC_t proj found");
508         }
509 }
510
511 static ir_node *gen_AddX_t(ir_node *node)
512 {
513         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
514                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
515 }
516
517 /**
518  * Creates an sparc Sub.
519  *
520  * @param node       FIRM node
521  * @return the created sparc Sub node
522  */
523 static ir_node *gen_Sub(ir_node *node)
524 {
525         ir_mode *mode = get_irn_mode(node);
526
527         if (mode_is_float(mode)) {
528                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
529                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
530         }
531
532         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
533                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
534 }
535
536 static ir_node *gen_SubCC_t(ir_node *node)
537 {
538         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
539                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
540 }
541
542 static ir_node *gen_Proj_SubCC_t(ir_node *node)
543 {
544         long     pn       = get_Proj_proj(node);
545         ir_node *pred     = get_Proj_pred(node);
546         ir_node *new_pred = be_transform_node(pred);
547
548         switch (pn) {
549         case pn_sparc_SubCC_t_res:
550                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
551         case pn_sparc_SubCC_t_flags:
552                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
553         default:
554                 panic("Invalid SubCC_t proj found");
555         }
556 }
557
558 static ir_node *gen_SubX_t(ir_node *node)
559 {
560         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
561                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
562 }
563
564 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
565                            ir_node *mem, ir_mode *mode, ir_entity *entity,
566                            long offset, bool is_frame_entity)
567 {
568         unsigned bits = get_mode_size_bits(mode);
569         assert(mode_is_float(mode));
570         if (bits == 32) {
571                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
572                                           offset, is_frame_entity);
573         } else if (bits == 64) {
574                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
575                                           offset, is_frame_entity);
576         } else {
577                 assert(bits == 128);
578                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
579                                           offset, is_frame_entity);
580         }
581 }
582
583 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
584                            ir_node *ptr, ir_node *mem, ir_mode *mode,
585                            ir_entity *entity, long offset,
586                            bool is_frame_entity)
587 {
588         unsigned bits = get_mode_size_bits(mode);
589         assert(mode_is_float(mode));
590         if (bits == 32) {
591                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
592                                           offset, is_frame_entity);
593         } else if (bits == 64) {
594                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
595                                           offset, is_frame_entity);
596         } else {
597                 assert(bits == 128);
598                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
599                                           offset, is_frame_entity);
600         }
601 }
602
603 /**
604  * Transforms a Load.
605  *
606  * @param node    the ir Load node
607  * @return the created sparc Load node
608  */
609 static ir_node *gen_Load(ir_node *node)
610 {
611         dbg_info *dbgi     = get_irn_dbg_info(node);
612         ir_mode  *mode     = get_Load_mode(node);
613         ir_node  *block    = be_transform_node(get_nodes_block(node));
614         ir_node  *ptr      = get_Load_ptr(node);
615         ir_node  *mem      = get_Load_mem(node);
616         ir_node  *new_mem  = be_transform_node(mem);
617         ir_node  *new_load = NULL;
618         address_t address;
619
620         if (get_Load_unaligned(node) == align_non_aligned) {
621                 panic("sparc: transformation of unaligned Loads not implemented yet");
622         }
623
624         if (mode_is_float(mode)) {
625                 match_address(ptr, &address, false);
626                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
627                                       address.entity, address.offset, false);
628         } else {
629                 match_address(ptr, &address, true);
630                 if (address.ptr2 != NULL) {
631                         assert(address.entity == NULL && address.offset == 0);
632                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
633                                                        address.ptr2, new_mem, mode);
634                 } else {
635                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
636                                                        mode, address.entity, address.offset,
637                                                        false);
638                 }
639         }
640         set_irn_pinned(new_load, get_irn_pinned(node));
641
642         return new_load;
643 }
644
645 /**
646  * Transforms a Store.
647  *
648  * @param node    the ir Store node
649  * @return the created sparc Store node
650  */
651 static ir_node *gen_Store(ir_node *node)
652 {
653         ir_node  *block    = be_transform_node(get_nodes_block(node));
654         ir_node  *ptr      = get_Store_ptr(node);
655         ir_node  *mem      = get_Store_mem(node);
656         ir_node  *new_mem  = be_transform_node(mem);
657         ir_node  *val      = get_Store_value(node);
658         ir_node  *new_val  = be_transform_node(val);
659         ir_mode  *mode     = get_irn_mode(val);
660         dbg_info *dbgi     = get_irn_dbg_info(node);
661         ir_node  *new_store = NULL;
662         address_t address;
663
664         if (get_Store_unaligned(node) == align_non_aligned) {
665                 panic("sparc: transformation of unaligned Stores not implemented yet");
666         }
667
668         if (mode_is_float(mode)) {
669                 /* TODO: variants with reg+reg address mode */
670                 match_address(ptr, &address, false);
671                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
672                                        mode, address.entity, address.offset, false);
673         } else {
674                 assert(get_mode_size_bits(mode) <= 32);
675                 match_address(ptr, &address, true);
676                 if (address.ptr2 != NULL) {
677                         assert(address.entity == NULL && address.offset == 0);
678                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
679                                                         address.ptr2, new_mem, mode);
680                 } else {
681                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
682                                                         new_mem, mode, address.entity,
683                                                         address.offset, false);
684                 }
685         }
686         set_irn_pinned(new_store, get_irn_pinned(node));
687
688         return new_store;
689 }
690
691 /**
692  * Creates an sparc Mul.
693  * returns the lower 32bits of the 64bit multiply result
694  *
695  * @return the created sparc Mul node
696  */
697 static ir_node *gen_Mul(ir_node *node)
698 {
699         ir_mode *mode = get_irn_mode(node);
700         if (mode_is_float(mode)) {
701                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
702                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
703         }
704
705         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
706                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
707 }
708
709 /**
710  * Creates an sparc Mulh.
711  * Mulh returns the upper 32bits of a mul instruction
712  *
713  * @return the created sparc Mulh node
714  */
715 static ir_node *gen_Mulh(ir_node *node)
716 {
717         ir_mode *mode = get_irn_mode(node);
718         ir_node *mul;
719
720         if (mode_is_float(mode))
721                 panic("FP not supported yet");
722
723         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
724         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
725 }
726
727 static ir_node *gen_sign_extension_value(ir_node *node)
728 {
729         ir_node *block     = get_nodes_block(node);
730         ir_node *new_block = be_transform_node(block);
731         ir_node *new_node  = be_transform_node(node);
732         /* TODO: we could do some shortcuts for some value types probably.
733          * (For constants or other cases where we know the sign bit in
734          *  advance) */
735         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
736 }
737
738 /**
739  * Creates an sparc Div.
740  *
741  * @return the created sparc Div node
742  */
743 static ir_node *gen_Div(ir_node *node)
744 {
745         dbg_info *dbgi      = get_irn_dbg_info(node);
746         ir_node  *block     = get_nodes_block(node);
747         ir_node  *new_block = be_transform_node(block);
748         ir_mode  *mode      = get_Div_resmode(node);
749         ir_node  *left      = get_Div_left(node);
750         ir_node  *left_low  = be_transform_node(left);
751         ir_node  *right     = get_Div_right(node);
752         ir_node  *res;
753
754         if (mode_is_float(mode)) {
755                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
756                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
757         }
758
759         if (mode_is_signed(mode)) {
760                 ir_node *left_high = gen_sign_extension_value(left);
761
762                 if (is_imm_encodeable(right)) {
763                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
764                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
765                                                     NULL, immediate);
766                 } else {
767                         ir_node *new_right = be_transform_node(right);
768                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
769                                                     new_right);
770                 }
771         } else {
772                 ir_node *left_high = get_g0();
773                 if (is_imm_encodeable(right)) {
774                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
775                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
776                                                     NULL, immediate);
777                 } else {
778                         ir_node *new_right = be_transform_node(right);
779                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
780                                                     new_right);
781                 }
782         }
783
784         return res;
785 }
786
787 /**
788  * Transforms a Not node.
789  *
790  * @return the created sparc Not node
791  */
792 static ir_node *gen_Not(ir_node *node)
793 {
794         ir_node  *op     = get_Not_op(node);
795         ir_node  *zero   = get_g0();
796         dbg_info *dbgi   = get_irn_dbg_info(node);
797         ir_node  *block  = be_transform_node(get_nodes_block(node));
798         ir_node  *new_op = be_transform_node(op);
799
800         /* Note: Not(Eor()) is normalize in firm localopts already so
801          * we don't match it for xnor here */
802
803         /* Not can be represented with xnor 0, n */
804         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
805 }
806
807 static ir_node *gen_helper_bitop(ir_node *node,
808                                  new_binop_reg_func new_reg,
809                                  new_binop_imm_func new_imm,
810                                  new_binop_reg_func new_not_reg,
811                                  new_binop_imm_func new_not_imm)
812 {
813         ir_node *op1 = get_binop_left(node);
814         ir_node *op2 = get_binop_right(node);
815         if (is_Not(op1)) {
816                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
817                                              MATCH_MODE_NEUTRAL,
818                                              new_not_reg, new_not_imm);
819         }
820         if (is_Not(op2)) {
821                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
822                                              MATCH_MODE_NEUTRAL,
823                                              new_not_reg, new_not_imm);
824         }
825         return gen_helper_binop_args(node, op1, op2,
826                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
827                                                                  new_reg, new_imm);
828 }
829
830 static ir_node *gen_And(ir_node *node)
831 {
832         return gen_helper_bitop(node,
833                                 new_bd_sparc_And_reg,
834                                 new_bd_sparc_And_imm,
835                                 new_bd_sparc_AndN_reg,
836                                 new_bd_sparc_AndN_imm);
837 }
838
839 static ir_node *gen_Or(ir_node *node)
840 {
841         return gen_helper_bitop(node,
842                                 new_bd_sparc_Or_reg,
843                                 new_bd_sparc_Or_imm,
844                                 new_bd_sparc_OrN_reg,
845                                 new_bd_sparc_OrN_imm);
846 }
847
848 static ir_node *gen_Eor(ir_node *node)
849 {
850         return gen_helper_bitop(node,
851                                 new_bd_sparc_Xor_reg,
852                                 new_bd_sparc_Xor_imm,
853                                 new_bd_sparc_XNor_reg,
854                                 new_bd_sparc_XNor_imm);
855 }
856
857 static ir_node *gen_Shl(ir_node *node)
858 {
859         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
860 }
861
862 static ir_node *gen_Shr(ir_node *node)
863 {
864         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
865 }
866
867 static ir_node *gen_Shrs(ir_node *node)
868 {
869         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
870 }
871
872 /**
873  * Transforms a Minus node.
874  */
875 static ir_node *gen_Minus(ir_node *node)
876 {
877         ir_mode  *mode = get_irn_mode(node);
878         ir_node  *op;
879         ir_node  *block;
880         ir_node  *new_op;
881         ir_node  *zero;
882         dbg_info *dbgi;
883
884         if (mode_is_float(mode)) {
885                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
886                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
887         }
888         block  = be_transform_node(get_nodes_block(node));
889         dbgi   = get_irn_dbg_info(node);
890         op     = get_Minus_op(node);
891         new_op = be_transform_node(op);
892         zero   = get_g0();
893         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
894 }
895
896 /**
897  * Create an entity for a given (floating point) tarval
898  */
899 static ir_entity *create_float_const_entity(ir_tarval *tv)
900 {
901         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
902         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
903         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
904         ir_initializer_t *initializer;
905         ir_mode          *mode;
906         ir_type          *type;
907         ir_type          *glob;
908
909         if (entity != NULL)
910                 return entity;
911
912         mode   = get_tarval_mode(tv);
913         type   = get_type_for_mode(mode);
914         glob   = get_glob_type();
915         entity = new_entity(glob, id_unique("C%u"), type);
916         set_entity_visibility(entity, ir_visibility_private);
917         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
918
919         initializer = create_initializer_tarval(tv);
920         set_entity_initializer(entity, initializer);
921
922         pmap_insert(isa->constants, tv, entity);
923         return entity;
924 }
925
926 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
927 {
928         ir_entity *entity = create_float_const_entity(tv);
929         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
930         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
931         ir_mode   *mode   = get_tarval_mode(tv);
932         ir_node   *new_op
933                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
934         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
935
936         set_irn_pinned(new_op, op_pin_state_floats);
937         return proj;
938 }
939
940 static ir_node *gen_Const(ir_node *node)
941 {
942         ir_node   *block = be_transform_node(get_nodes_block(node));
943         ir_mode   *mode  = get_irn_mode(node);
944         dbg_info  *dbgi  = get_irn_dbg_info(node);
945         ir_tarval *tv    = get_Const_tarval(node);
946         long       value;
947
948         if (mode_is_float(mode)) {
949                 return gen_float_const(dbgi, block, tv);
950         }
951
952         value = get_tarval_long(tv);
953         if (value == 0) {
954                 return get_g0();
955         } else if (sparc_is_value_imm_encodeable(value)) {
956                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
957         } else {
958                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
959                 if ((value & 0x3ff) != 0) {
960                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
961                 } else {
962                         return hi;
963                 }
964         }
965 }
966
967 static ir_mode *get_cmp_mode(ir_node *b_value)
968 {
969         ir_node *op;
970
971         if (!is_Cmp(b_value))
972                 panic("can't determine cond signednes (no cmp)");
973         op = get_Cmp_left(b_value);
974         return get_irn_mode(op);
975 }
976
977 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
978                              int32_t offset)
979 {
980         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
981         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
982
983         if (get_entity_owner(entity) == get_tls_type())
984                 panic("thread local storage not supported yet in sparc backend");
985         return low;
986 }
987
988 static ir_node *gen_SwitchJmp(ir_node *node)
989 {
990         dbg_info        *dbgi         = get_irn_dbg_info(node);
991         ir_node         *block        = be_transform_node(get_nodes_block(node));
992         ir_node         *selector     = get_Cond_selector(node);
993         ir_node         *new_selector = be_transform_node(selector);
994         long             default_pn   = get_Cond_default_proj(node);
995         ir_entity       *entity;
996         ir_node         *table_address;
997         ir_node         *index;
998         ir_node         *load;
999         ir_node         *address;
1000
1001         /* switch with smaller mode not implemented yet */
1002         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1003
1004         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1005         set_entity_visibility(entity, ir_visibility_private);
1006         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1007
1008         /* TODO: this code does not construct code to check for access
1009          * out-of bounds of the jumptable yet. I think we should put this stuff
1010          * into the switch_lowering phase to get some additional optimisations
1011          * done. */
1012
1013         /* construct base address */
1014         table_address = make_address(dbgi, block, entity, 0);
1015         /* scale index */
1016         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
1017         /* load from jumptable */
1018         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index,
1019                                    get_irg_no_mem(current_ir_graph),
1020                                    mode_gp);
1021         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1022
1023         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
1024 }
1025
1026 static ir_node *gen_Cond(ir_node *node)
1027 {
1028         ir_node    *selector = get_Cond_selector(node);
1029         ir_mode    *mode     = get_irn_mode(selector);
1030         ir_mode    *cmp_mode;
1031         ir_node    *block;
1032         ir_node    *flag_node;
1033         bool        is_unsigned;
1034         ir_relation relation;
1035         dbg_info   *dbgi;
1036
1037         // switch/case jumps
1038         if (mode != mode_b) {
1039                 return gen_SwitchJmp(node);
1040         }
1041
1042         // regular if/else jumps
1043         assert(is_Cmp(selector));
1044
1045         cmp_mode = get_cmp_mode(selector);
1046
1047         block       = be_transform_node(get_nodes_block(node));
1048         dbgi        = get_irn_dbg_info(node);
1049         flag_node   = be_transform_node(selector);
1050         relation    = get_Cmp_relation(selector);
1051         is_unsigned = !mode_is_signed(cmp_mode);
1052         if (mode_is_float(cmp_mode)) {
1053                 assert(!is_unsigned);
1054                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1055         } else {
1056                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1057         }
1058 }
1059
1060 /**
1061  * transform Cmp
1062  */
1063 static ir_node *gen_Cmp(ir_node *node)
1064 {
1065         ir_node *op1      = get_Cmp_left(node);
1066         ir_node *op2      = get_Cmp_right(node);
1067         ir_mode *cmp_mode = get_irn_mode(op1);
1068         assert(get_irn_mode(op2) == cmp_mode);
1069
1070         if (mode_is_float(cmp_mode)) {
1071                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1072                 dbg_info *dbgi    = get_irn_dbg_info(node);
1073                 ir_node  *new_op1 = be_transform_node(op1);
1074                 ir_node  *new_op2 = be_transform_node(op2);
1075                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1076                 if (bits == 32) {
1077                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1078                 } else if (bits == 64) {
1079                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1080                 } else {
1081                         assert(bits == 128);
1082                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1083                 }
1084         }
1085
1086         /* when we compare a bitop like and,or,... with 0 then we can directly use
1087          * the bitopcc variant.
1088          * Currently we only do this when we're the only user of the node...
1089          */
1090         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1091                 if (is_And(op1)) {
1092                         return gen_helper_bitop(op1,
1093                                                 new_bd_sparc_AndCCZero_reg,
1094                                                 new_bd_sparc_AndCCZero_imm,
1095                                                 new_bd_sparc_AndNCCZero_reg,
1096                                                 new_bd_sparc_AndNCCZero_imm);
1097                 } else if (is_Or(op1)) {
1098                         return gen_helper_bitop(op1,
1099                                                 new_bd_sparc_OrCCZero_reg,
1100                                                 new_bd_sparc_OrCCZero_imm,
1101                                                 new_bd_sparc_OrNCCZero_reg,
1102                                                 new_bd_sparc_OrNCCZero_imm);
1103                 } else if (is_Eor(op1)) {
1104                         return gen_helper_bitop(op1,
1105                                                 new_bd_sparc_XorCCZero_reg,
1106                                                 new_bd_sparc_XorCCZero_imm,
1107                                                 new_bd_sparc_XNorCCZero_reg,
1108                                                 new_bd_sparc_XNorCCZero_imm);
1109                 }
1110         }
1111
1112         /* integer compare */
1113         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1114                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1115 }
1116
1117 /**
1118  * Transforms a SymConst node.
1119  */
1120 static ir_node *gen_SymConst(ir_node *node)
1121 {
1122         ir_entity *entity    = get_SymConst_entity(node);
1123         dbg_info  *dbgi      = get_irn_dbg_info(node);
1124         ir_node   *block     = get_nodes_block(node);
1125         ir_node   *new_block = be_transform_node(block);
1126         return make_address(dbgi, new_block, entity, 0);
1127 }
1128
1129 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1130                              ir_mode *src_mode, ir_mode *dst_mode)
1131 {
1132         unsigned src_bits = get_mode_size_bits(src_mode);
1133         unsigned dst_bits = get_mode_size_bits(dst_mode);
1134         if (src_bits == 32) {
1135                 if (dst_bits == 64) {
1136                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1137                 } else {
1138                         assert(dst_bits == 128);
1139                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1140                 }
1141         } else if (src_bits == 64) {
1142                 if (dst_bits == 32) {
1143                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1144                 } else {
1145                         assert(dst_bits == 128);
1146                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1147                 }
1148         } else {
1149                 assert(src_bits == 128);
1150                 if (dst_bits == 32) {
1151                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1152                 } else {
1153                         assert(dst_bits == 64);
1154                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1155                 }
1156         }
1157 }
1158
1159 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1160                             ir_mode *src_mode)
1161 {
1162         ir_node  *ftoi;
1163         unsigned  bits = get_mode_size_bits(src_mode);
1164         if (bits == 32) {
1165                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1166         } else if (bits == 64) {
1167                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1168         } else {
1169                 assert(bits == 128);
1170                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1171         }
1172
1173         {
1174         ir_graph *irg   = get_irn_irg(block);
1175         ir_node  *sp    = get_irg_frame(irg);
1176         ir_node  *nomem = get_irg_no_mem(irg);
1177         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1178                                      NULL, 0, true);
1179         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1180                                               NULL, 0, true);
1181         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1182         set_irn_pinned(stf, op_pin_state_floats);
1183         set_irn_pinned(ld, op_pin_state_floats);
1184         return res;
1185         }
1186 }
1187
1188 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1189                             ir_mode *dst_mode)
1190 {
1191         ir_graph *irg   = get_irn_irg(block);
1192         ir_node  *sp    = get_irg_frame(irg);
1193         ir_node  *nomem = get_irg_no_mem(irg);
1194         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1195                                               mode_gp, NULL, 0, true);
1196         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1197                                              NULL, 0, true);
1198         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1199         unsigned  bits  = get_mode_size_bits(dst_mode);
1200         set_irn_pinned(st, op_pin_state_floats);
1201         set_irn_pinned(ldf, op_pin_state_floats);
1202
1203         if (bits == 32) {
1204                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1205         } else if (bits == 64) {
1206                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1207         } else {
1208                 assert(bits == 128);
1209                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1210         }
1211 }
1212
1213 static ir_node *gen_Conv(ir_node *node)
1214 {
1215         ir_node  *block    = be_transform_node(get_nodes_block(node));
1216         ir_node  *op       = get_Conv_op(node);
1217         ir_mode  *src_mode = get_irn_mode(op);
1218         ir_mode  *dst_mode = get_irn_mode(node);
1219         dbg_info *dbg      = get_irn_dbg_info(node);
1220         ir_node  *new_op;
1221
1222         int src_bits = get_mode_size_bits(src_mode);
1223         int dst_bits = get_mode_size_bits(dst_mode);
1224
1225         if (src_mode == mode_b)
1226                 panic("ConvB not lowered %+F", node);
1227
1228         new_op = be_transform_node(op);
1229         if (src_mode == dst_mode)
1230                 return new_op;
1231
1232         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1233                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1234
1235                 if (mode_is_float(src_mode)) {
1236                         if (mode_is_float(dst_mode)) {
1237                                 /* float -> float conv */
1238                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1239                         } else {
1240                                 /* float -> int conv */
1241                                 if (!mode_is_signed(dst_mode))
1242                                         panic("float to unsigned not implemented yet");
1243                                 return create_ftoi(dbg, block, new_op, src_mode);
1244                         }
1245                 } else {
1246                         /* int -> float conv */
1247                         if (src_bits < 32) {
1248                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1249                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1250                                 panic("unsigned to float not lowered!");
1251                         }
1252                         return create_itof(dbg, block, new_op, dst_mode);
1253                 }
1254         } else if (src_mode == mode_b) {
1255                 panic("ConvB not lowered %+F", node);
1256         } else { /* complete in gp registers */
1257                 int min_bits;
1258                 ir_mode *min_mode;
1259
1260                 if (src_bits == dst_bits) {
1261                         /* kill unnecessary conv */
1262                         return new_op;
1263                 }
1264
1265                 if (src_bits < dst_bits) {
1266                         min_bits = src_bits;
1267                         min_mode = src_mode;
1268                 } else {
1269                         min_bits = dst_bits;
1270                         min_mode = dst_mode;
1271                 }
1272
1273                 if (upper_bits_clean(new_op, min_mode)) {
1274                         return new_op;
1275                 }
1276
1277                 if (mode_is_signed(min_mode)) {
1278                         return gen_sign_extension(dbg, block, new_op, min_bits);
1279                 } else {
1280                         return gen_zero_extension(dbg, block, new_op, min_bits);
1281                 }
1282         }
1283 }
1284
1285 static ir_node *gen_Unknown(ir_node *node)
1286 {
1287         /* just produce a 0 */
1288         ir_mode *mode = get_irn_mode(node);
1289         if (mode_is_float(mode)) {
1290                 ir_node *block = be_transform_node(get_nodes_block(node));
1291                 return gen_float_const(NULL, block, get_mode_null(mode));
1292         } else if (mode_needs_gp_reg(mode)) {
1293                 return get_g0();
1294         }
1295
1296         panic("Unexpected Unknown mode");
1297 }
1298
1299 /**
1300  * Produces the type which sits between the stack args and the locals on the
1301  * stack.
1302  */
1303 static ir_type *sparc_get_between_type(void)
1304 {
1305         static ir_type *between_type  = NULL;
1306         static ir_type *between_type0 = NULL;
1307
1308         if (cconv->omit_fp) {
1309                 if (between_type0 == NULL) {
1310                         between_type0
1311                                 = new_type_class(new_id_from_str("sparc_between_type"));
1312                         set_type_size_bytes(between_type0, 0);
1313                 }
1314                 return between_type0;
1315         }
1316
1317         if (between_type == NULL) {
1318                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1319                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1320         }
1321
1322         return between_type;
1323 }
1324
1325 static void create_stacklayout(ir_graph *irg)
1326 {
1327         ir_entity         *entity        = get_irg_entity(irg);
1328         ir_type           *function_type = get_entity_type(entity);
1329         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1330         ir_type           *arg_type;
1331         int                p;
1332         int                n_params;
1333
1334         /* calling conventions must be decided by now */
1335         assert(cconv != NULL);
1336
1337         /* construct argument type */
1338         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1339         n_params = get_method_n_params(function_type);
1340         for (p = 0; p < n_params; ++p) {
1341                 reg_or_stackslot_t *param = &cconv->parameters[p];
1342                 char                buf[128];
1343                 ident              *id;
1344
1345                 if (param->type == NULL)
1346                         continue;
1347
1348                 snprintf(buf, sizeof(buf), "param_%d", p);
1349                 id            = new_id_from_str(buf);
1350                 param->entity = new_entity(arg_type, id, param->type);
1351                 set_entity_offset(param->entity, param->offset);
1352         }
1353
1354         memset(layout, 0, sizeof(*layout));
1355
1356         layout->frame_type     = get_irg_frame_type(irg);
1357         layout->between_type   = sparc_get_between_type();
1358         layout->arg_type       = arg_type;
1359         layout->initial_offset = 0;
1360         layout->initial_bias   = 0;
1361         layout->sp_relative    = cconv->omit_fp;
1362
1363         assert(N_FRAME_TYPES == 3);
1364         layout->order[0] = layout->frame_type;
1365         layout->order[1] = layout->between_type;
1366         layout->order[2] = layout->arg_type;
1367 }
1368
1369 /**
1370  * transform the start node to the prolog code
1371  */
1372 static ir_node *gen_Start(ir_node *node)
1373 {
1374         ir_graph  *irg           = get_irn_irg(node);
1375         ir_entity *entity        = get_irg_entity(irg);
1376         ir_type   *function_type = get_entity_type(entity);
1377         ir_node   *block         = get_nodes_block(node);
1378         ir_node   *new_block     = be_transform_node(block);
1379         dbg_info  *dbgi          = get_irn_dbg_info(node);
1380         ir_node   *start;
1381         size_t     i;
1382
1383         /* stackpointer is important at function prolog */
1384         be_prolog_add_reg(abihelper, sp_reg,
1385                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1386         be_prolog_add_reg(abihelper, &sparc_registers[REG_G0],
1387                 arch_register_req_type_ignore);
1388         /* function parameters in registers */
1389         for (i = 0; i < get_method_n_params(function_type); ++i) {
1390                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1391                 if (param->reg0 != NULL) {
1392                         be_prolog_add_reg(abihelper, param->reg0,
1393                                           arch_register_req_type_none);
1394                 }
1395                 if (param->reg1 != NULL) {
1396                         be_prolog_add_reg(abihelper, param->reg1,
1397                                           arch_register_req_type_none);
1398                 }
1399         }
1400         /* we need the values of the callee saves (Note: non omit-fp mode has no
1401          * callee saves) */
1402         if (cconv->omit_fp) {
1403                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1404                 size_t c;
1405                 for (c = 0; c < n_callee_saves; ++c) {
1406                         be_prolog_add_reg(abihelper, omit_fp_callee_saves[c],
1407                                           arch_register_req_type_none);
1408                 }
1409         } else {
1410                 be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1411         }
1412
1413         start = be_prolog_create_start(abihelper, dbgi, new_block);
1414         return start;
1415 }
1416
1417 static ir_node *get_stack_pointer_for(ir_node *node)
1418 {
1419         /* get predecessor in stack_order list */
1420         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1421         ir_node *stack;
1422
1423         if (stack_pred == NULL) {
1424                 /* first stack user in the current block. We can simply use the
1425                  * initial sp_proj for it */
1426                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1427                 return sp_proj;
1428         }
1429
1430         be_transform_node(stack_pred);
1431         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1432         if (stack == NULL) {
1433                 return get_stack_pointer_for(stack_pred);
1434         }
1435
1436         return stack;
1437 }
1438
1439 /**
1440  * transform a Return node into epilogue code + return statement
1441  */
1442 static ir_node *gen_Return(ir_node *node)
1443 {
1444         ir_node  *block     = get_nodes_block(node);
1445         ir_node  *new_block = be_transform_node(block);
1446         dbg_info *dbgi      = get_irn_dbg_info(node);
1447         ir_node  *mem       = get_Return_mem(node);
1448         ir_node  *new_mem   = be_transform_node(mem);
1449         ir_node  *sp        = get_stack_pointer_for(node);
1450         size_t    n_res     = get_Return_n_ress(node);
1451         ir_node  *bereturn;
1452         size_t    i;
1453
1454         be_epilog_begin(abihelper);
1455         be_epilog_set_memory(abihelper, new_mem);
1456         /* connect stack pointer with initial stack pointer. fix_stack phase
1457            will later serialize all stack pointer adjusting nodes */
1458         be_epilog_add_reg(abihelper, sp_reg,
1459                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1460                         sp);
1461
1462         /* result values */
1463         for (i = 0; i < n_res; ++i) {
1464                 ir_node                  *res_value     = get_Return_res(node, i);
1465                 ir_node                  *new_res_value = be_transform_node(res_value);
1466                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1467                 const arch_register_t    *reg           = slot->reg0;
1468                 assert(slot->reg1 == NULL);
1469                 be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1470                                   new_res_value);
1471         }
1472         /* callee saves */
1473         if (cconv->omit_fp) {
1474                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1475                 size_t i;
1476                 for (i = 0; i < n_callee_saves; ++i) {
1477                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1478                         ir_node               *value
1479                                 = be_prolog_get_reg_value(abihelper, reg);
1480                         be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1481                                           value);
1482                 }
1483         }
1484
1485         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1486         return bereturn;
1487 }
1488
1489 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1490                                      ir_node *value0, ir_node *value1)
1491 {
1492         ir_graph *irg   = current_ir_graph;
1493         ir_node  *sp    = get_irg_frame(irg);
1494         ir_node  *nomem = get_irg_no_mem(irg);
1495         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1496                                               mode_gp, NULL, 0, true);
1497         ir_mode  *mode;
1498         ir_node  *ldf;
1499         ir_node  *mem;
1500         set_irn_pinned(st, op_pin_state_floats);
1501
1502         if (value1 != NULL) {
1503                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1504                                                    mode_gp, NULL, 4, true);
1505                 ir_node *in[2] = { st, st1 };
1506                 ir_node *sync  = new_r_Sync(block, 2, in);
1507                 set_irn_pinned(st1, op_pin_state_floats);
1508                 mem  = sync;
1509                 mode = mode_fp2;
1510         } else {
1511                 mem  = st;
1512                 mode = mode_fp;
1513         }
1514
1515         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1516         set_irn_pinned(ldf, op_pin_state_floats);
1517
1518         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1519 }
1520
1521 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1522                                  ir_node *node, ir_mode *float_mode,
1523                                  ir_node **result)
1524 {
1525         ir_graph *irg   = current_ir_graph;
1526         ir_node  *stack = get_irg_frame(irg);
1527         ir_node  *nomem = get_irg_no_mem(irg);
1528         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1529                                      NULL, 0, true);
1530         int       bits  = get_mode_size_bits(float_mode);
1531         ir_node  *ld;
1532         set_irn_pinned(stf, op_pin_state_floats);
1533
1534         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1535         set_irn_pinned(ld, op_pin_state_floats);
1536         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1537
1538         if (bits == 64) {
1539                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1540                                                    NULL, 4, true);
1541                 set_irn_pinned(ld, op_pin_state_floats);
1542                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1543
1544                 arch_irn_add_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1545                 arch_irn_add_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1546         } else {
1547                 assert(bits == 32);
1548                 result[1] = NULL;
1549         }
1550 }
1551
1552 static ir_node *gen_Call(ir_node *node)
1553 {
1554         ir_graph        *irg          = get_irn_irg(node);
1555         ir_node         *callee       = get_Call_ptr(node);
1556         ir_node         *block        = get_nodes_block(node);
1557         ir_node         *new_block    = be_transform_node(block);
1558         ir_node         *mem          = get_Call_mem(node);
1559         ir_node         *new_mem      = be_transform_node(mem);
1560         dbg_info        *dbgi         = get_irn_dbg_info(node);
1561         ir_type         *type         = get_Call_type(node);
1562         size_t           n_params     = get_Call_n_params(node);
1563         size_t           n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1564         /* max inputs: memory, callee, register arguments */
1565         int              max_inputs   = 2 + n_param_regs;
1566         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1567         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1568         struct obstack  *obst         = be_get_be_obst(irg);
1569         const arch_register_req_t **in_req
1570                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1571         calling_convention_t *cconv
1572                 = sparc_decide_calling_convention(type, NULL);
1573         int              in_arity     = 0;
1574         int              sync_arity   = 0;
1575         int              n_caller_saves
1576                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1577         ir_entity       *entity       = NULL;
1578         ir_node         *new_frame    = get_stack_pointer_for(node);
1579         ir_node         *incsp;
1580         int              mem_pos;
1581         ir_node         *res;
1582         size_t           p;
1583         int              i;
1584         int              o;
1585         int              out_arity;
1586
1587         assert(n_params == get_method_n_params(type));
1588
1589         /* construct arguments */
1590
1591         /* memory input */
1592         in_req[in_arity] = arch_no_register_req;
1593         mem_pos          = in_arity;
1594         ++in_arity;
1595
1596         /* stack pointer input */
1597         /* construct an IncSP -> we have to always be sure that the stack is
1598          * aligned even if we don't push arguments on it */
1599         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1600                              cconv->param_stack_size, 1);
1601         in_req[in_arity] = sp_reg->single_req;
1602         in[in_arity]     = incsp;
1603         ++in_arity;
1604
1605         /* parameters */
1606         for (p = 0; p < n_params; ++p) {
1607                 ir_node                  *value      = get_Call_param(node, p);
1608                 ir_node                  *new_value  = be_transform_node(value);
1609                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1610                 ir_type                  *param_type = get_method_param_type(type, p);
1611                 ir_mode                  *mode       = get_type_mode(param_type);
1612                 ir_node                  *new_values[2];
1613                 ir_node                  *str;
1614
1615                 if (mode_is_float(mode) && param->reg0 != NULL) {
1616                         unsigned size_bits = get_mode_size_bits(mode);
1617                         assert(size_bits <= 64);
1618                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1619                 } else {
1620                         new_values[0] = new_value;
1621                         new_values[1] = NULL;
1622                 }
1623
1624                 /* put value into registers */
1625                 if (param->reg0 != NULL) {
1626                         in[in_arity]     = new_values[0];
1627                         in_req[in_arity] = param->reg0->single_req;
1628                         ++in_arity;
1629                         if (new_values[1] == NULL)
1630                                 continue;
1631                 }
1632                 if (param->reg1 != NULL) {
1633                         assert(new_values[1] != NULL);
1634                         in[in_arity]     = new_values[1];
1635                         in_req[in_arity] = param->reg1->single_req;
1636                         ++in_arity;
1637                         continue;
1638                 }
1639
1640                 /* we need a store if we're here */
1641                 if (new_values[1] != NULL) {
1642                         new_value = new_values[1];
1643                         mode      = mode_gp;
1644                 }
1645
1646                 /* create a parameter frame if necessary */
1647                 if (mode_is_float(mode)) {
1648                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1649                                          mode, NULL, param->offset, true);
1650                 } else {
1651                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1652                                                   new_mem, mode, NULL, param->offset, true);
1653                 }
1654                 set_irn_pinned(str, op_pin_state_floats);
1655                 sync_ins[sync_arity++] = str;
1656         }
1657         assert(in_arity <= max_inputs);
1658
1659         /* construct memory input */
1660         if (sync_arity == 0) {
1661                 in[mem_pos] = new_mem;
1662         } else if (sync_arity == 1) {
1663                 in[mem_pos] = sync_ins[0];
1664         } else {
1665                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1666         }
1667
1668         if (is_SymConst(callee)) {
1669                 entity = get_SymConst_entity(callee);
1670         } else {
1671                 in[in_arity]     = be_transform_node(callee);
1672                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1673                 ++in_arity;
1674         }
1675
1676         /* outputs:
1677          *  - memory
1678          *  - caller saves
1679          */
1680         out_arity = 1 + n_caller_saves;
1681
1682         /* create call node */
1683         if (entity != NULL) {
1684                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1685                                             entity, 0);
1686         } else {
1687                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1688         }
1689         arch_set_in_register_reqs(res, in_req);
1690
1691         /* create output register reqs */
1692         o = 0;
1693         arch_set_out_register_req(res, o++, arch_no_register_req);
1694         for (i = 0; i < n_caller_saves; ++i) {
1695                 const arch_register_t *reg = caller_saves[i];
1696                 arch_set_out_register_req(res, o++, reg->single_req);
1697         }
1698         assert(o == out_arity);
1699
1700         /* copy pinned attribute */
1701         set_irn_pinned(res, get_irn_pinned(node));
1702
1703         /* IncSP to destroy the call stackframe */
1704         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1705         /* if we are the last IncSP producer in a block then we have to keep
1706          * the stack value.
1707          * Note: This here keeps all producers which is more than necessary */
1708         add_irn_dep(incsp, res);
1709         keep_alive(incsp);
1710
1711         pmap_insert(node_to_stack, node, incsp);
1712
1713         sparc_free_calling_convention(cconv);
1714         return res;
1715 }
1716
1717 static ir_node *gen_Sel(ir_node *node)
1718 {
1719         dbg_info  *dbgi      = get_irn_dbg_info(node);
1720         ir_node   *block     = get_nodes_block(node);
1721         ir_node   *new_block = be_transform_node(block);
1722         ir_node   *ptr       = get_Sel_ptr(node);
1723         ir_node   *new_ptr   = be_transform_node(ptr);
1724         ir_entity *entity    = get_Sel_entity(node);
1725
1726         /* must be the frame pointer all other sels must have been lowered
1727          * already */
1728         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1729         /* we should not have value types from parameters anymore - they should be
1730            lowered */
1731         assert(get_entity_owner(entity) !=
1732                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1733
1734         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1735 }
1736
1737 static const arch_register_req_t float1_req = {
1738         arch_register_req_type_normal,
1739         &sparc_reg_classes[CLASS_sparc_fp],
1740         NULL,
1741         0,
1742         0,
1743         1
1744 };
1745 static const arch_register_req_t float2_req = {
1746         arch_register_req_type_normal | arch_register_req_type_aligned,
1747         &sparc_reg_classes[CLASS_sparc_fp],
1748         NULL,
1749         0,
1750         0,
1751         2
1752 };
1753 static const arch_register_req_t float4_req = {
1754         arch_register_req_type_normal | arch_register_req_type_aligned,
1755         &sparc_reg_classes[CLASS_sparc_fp],
1756         NULL,
1757         0,
1758         0,
1759         4
1760 };
1761
1762
1763 static const arch_register_req_t *get_float_req(ir_mode *mode)
1764 {
1765         unsigned bits = get_mode_size_bits(mode);
1766
1767         assert(mode_is_float(mode));
1768         if (bits == 32) {
1769                 return &float1_req;
1770         } else if (bits == 64) {
1771                 return &float2_req;
1772         } else {
1773                 assert(bits == 128);
1774                 return &float4_req;
1775         }
1776 }
1777
1778 /**
1779  * Transform some Phi nodes
1780  */
1781 static ir_node *gen_Phi(ir_node *node)
1782 {
1783         const arch_register_req_t *req;
1784         ir_node  *block = be_transform_node(get_nodes_block(node));
1785         ir_graph *irg   = current_ir_graph;
1786         dbg_info *dbgi  = get_irn_dbg_info(node);
1787         ir_mode  *mode  = get_irn_mode(node);
1788         ir_node  *phi;
1789
1790         if (mode_needs_gp_reg(mode)) {
1791                 /* we shouldn't have any 64bit stuff around anymore */
1792                 assert(get_mode_size_bits(mode) <= 32);
1793                 /* all integer operations are on 32bit registers now */
1794                 mode = mode_gp;
1795                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1796         } else if (mode_is_float(mode)) {
1797                 mode = mode;
1798                 req  = get_float_req(mode);
1799         } else {
1800                 req = arch_no_register_req;
1801         }
1802
1803         /* phi nodes allow loops, so we use the old arguments for now
1804          * and fix this later */
1805         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1806         copy_node_attr(irg, node, phi);
1807         be_duplicate_deps(node, phi);
1808         arch_set_out_register_req(phi, 0, req);
1809         be_enqueue_preds(node);
1810         return phi;
1811 }
1812
1813 /**
1814  * Transform a Proj from a Load.
1815  */
1816 static ir_node *gen_Proj_Load(ir_node *node)
1817 {
1818         ir_node  *load     = get_Proj_pred(node);
1819         ir_node  *new_load = be_transform_node(load);
1820         dbg_info *dbgi     = get_irn_dbg_info(node);
1821         long      pn       = get_Proj_proj(node);
1822
1823         /* renumber the proj */
1824         switch (get_sparc_irn_opcode(new_load)) {
1825         case iro_sparc_Ld:
1826                 /* handle all gp loads equal: they have the same proj numbers. */
1827                 if (pn == pn_Load_res) {
1828                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1829                 } else if (pn == pn_Load_M) {
1830                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1831                 }
1832                 break;
1833         case iro_sparc_Ldf:
1834                 if (pn == pn_Load_res) {
1835                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1836                 } else if (pn == pn_Load_M) {
1837                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1838                 }
1839                 break;
1840         default:
1841                 break;
1842         }
1843         panic("Unsupported Proj from Load");
1844 }
1845
1846 static ir_node *gen_Proj_Store(ir_node *node)
1847 {
1848         ir_node  *store     = get_Proj_pred(node);
1849         ir_node  *new_store = be_transform_node(store);
1850         long      pn        = get_Proj_proj(node);
1851
1852         /* renumber the proj */
1853         switch (get_sparc_irn_opcode(new_store)) {
1854         case iro_sparc_St:
1855                 if (pn == pn_Store_M) {
1856                         return new_store;
1857                 }
1858                 break;
1859         case iro_sparc_Stf:
1860                 if (pn == pn_Store_M) {
1861                         return new_store;
1862                 }
1863                 break;
1864         default:
1865                 break;
1866         }
1867         panic("Unsupported Proj from Store");
1868 }
1869
1870 /**
1871  * Transform the Projs from a Cmp.
1872  */
1873 static ir_node *gen_Proj_Cmp(ir_node *node)
1874 {
1875         (void) node;
1876         panic("not implemented");
1877 }
1878
1879 /**
1880  * transform Projs from a Div
1881  */
1882 static ir_node *gen_Proj_Div(ir_node *node)
1883 {
1884         ir_node  *pred     = get_Proj_pred(node);
1885         ir_node  *new_pred = be_transform_node(pred);
1886         long      pn       = get_Proj_proj(node);
1887
1888         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)
1889                || is_sparc_fdiv(new_pred));
1890         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
1891         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
1892         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
1893         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
1894         switch (pn) {
1895         case pn_Div_res:
1896                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1897         case pn_Div_M:
1898                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1899         default:
1900                 break;
1901         }
1902         panic("Unsupported Proj from Div");
1903 }
1904
1905 static ir_node *get_frame_base(void)
1906 {
1907         const arch_register_t *reg = cconv->omit_fp ? sp_reg : fp_reg;
1908         return be_prolog_get_reg_value(abihelper, reg);
1909 }
1910
1911 static ir_node *gen_Proj_Start(ir_node *node)
1912 {
1913         ir_node *block     = get_nodes_block(node);
1914         ir_node *new_block = be_transform_node(block);
1915         long     pn        = get_Proj_proj(node);
1916         /* make sure prolog is constructed */
1917         be_transform_node(get_Proj_pred(node));
1918
1919         switch ((pn_Start) pn) {
1920         case pn_Start_X_initial_exec:
1921                 /* exchange ProjX with a jump */
1922                 return new_bd_sparc_Ba(NULL, new_block);
1923         case pn_Start_M:
1924                 return be_prolog_get_memory(abihelper);
1925         case pn_Start_T_args:
1926                 return new_r_Bad(get_irn_irg(block), mode_T);
1927         case pn_Start_P_frame_base:
1928                 return get_frame_base();
1929         case pn_Start_max:
1930                 break;
1931         }
1932         panic("Unexpected start proj: %ld\n", pn);
1933 }
1934
1935 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1936 {
1937         long       pn          = get_Proj_proj(node);
1938         ir_node   *block       = get_nodes_block(node);
1939         ir_node   *new_block   = be_transform_node(block);
1940         ir_entity *entity      = get_irg_entity(current_ir_graph);
1941         ir_type   *method_type = get_entity_type(entity);
1942         ir_type   *param_type  = get_method_param_type(method_type, pn);
1943         const reg_or_stackslot_t *param;
1944
1945         /* Proj->Proj->Start must be a method argument */
1946         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1947
1948         param = &cconv->parameters[pn];
1949
1950         if (param->reg0 != NULL) {
1951                 /* argument transmitted in register */
1952                 ir_mode               *mode  = get_type_mode(param_type);
1953                 const arch_register_t *reg   = param->reg0;
1954                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1955
1956                 if (mode_is_float(mode)) {
1957                         ir_node *value1 = NULL;
1958
1959                         if (param->reg1 != NULL) {
1960                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1961                         } else if (param->entity != NULL) {
1962                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1963                                 ir_node *mem = be_prolog_get_memory(abihelper);
1964                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1965                                                                    mode_gp, param->entity,
1966                                                                    0, true);
1967                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1968                         }
1969
1970                         /* convert integer value to float */
1971                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1972                 }
1973                 return value;
1974         } else {
1975                 /* argument transmitted on stack */
1976                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1977                 ir_mode  *mode = get_type_mode(param->type);
1978                 ir_node  *base = get_frame_base();
1979                 ir_node  *load;
1980                 ir_node  *value;
1981
1982                 if (mode_is_float(mode)) {
1983                         load  = create_ldf(NULL, new_block, base, mem, mode,
1984                                            param->entity, 0, true);
1985                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
1986                 } else {
1987                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
1988                                                     param->entity, 0, true);
1989                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1990                 }
1991                 set_irn_pinned(load, op_pin_state_floats);
1992
1993                 return value;
1994         }
1995 }
1996
1997 static ir_node *gen_Proj_Call(ir_node *node)
1998 {
1999         long     pn        = get_Proj_proj(node);
2000         ir_node *call      = get_Proj_pred(node);
2001         ir_node *new_call  = be_transform_node(call);
2002
2003         switch ((pn_Call) pn) {
2004         case pn_Call_M:
2005                 return new_r_Proj(new_call, mode_M, 0);
2006         case pn_Call_X_regular:
2007         case pn_Call_X_except:
2008         case pn_Call_T_result:
2009         case pn_Call_max:
2010                 break;
2011         }
2012         panic("Unexpected Call proj %ld\n", pn);
2013 }
2014
2015 /**
2016  * Finds number of output value of a mode_T node which is constrained to
2017  * a single specific register.
2018  */
2019 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
2020 {
2021         int n_outs = arch_irn_get_n_outs(node);
2022         int o;
2023
2024         for (o = 0; o < n_outs; ++o) {
2025                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
2026                 if (req == reg->single_req)
2027                         return o;
2028         }
2029         return -1;
2030 }
2031
2032 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2033 {
2034         long                  pn            = get_Proj_proj(node);
2035         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2036         ir_node              *new_call      = be_transform_node(call);
2037         ir_type              *function_type = get_Call_type(call);
2038         calling_convention_t *cconv
2039                 = sparc_decide_calling_convention(function_type, NULL);
2040         const reg_or_stackslot_t *res = &cconv->results[pn];
2041         const arch_register_t    *reg = res->reg0;
2042         ir_mode                  *mode;
2043         int                       regn;
2044
2045         assert(res->reg0 != NULL && res->reg1 == NULL);
2046         regn = find_out_for_reg(new_call, reg);
2047         if (regn < 0) {
2048                 panic("Internal error in calling convention for return %+F", node);
2049         }
2050         mode = res->reg0->reg_class->mode;
2051
2052         sparc_free_calling_convention(cconv);
2053
2054         return new_r_Proj(new_call, mode, regn);
2055 }
2056
2057 /**
2058  * Transform a Proj node.
2059  */
2060 static ir_node *gen_Proj(ir_node *node)
2061 {
2062         ir_node *pred = get_Proj_pred(node);
2063
2064         switch (get_irn_opcode(pred)) {
2065         case iro_Store:
2066                 return gen_Proj_Store(node);
2067         case iro_Load:
2068                 return gen_Proj_Load(node);
2069         case iro_Call:
2070                 return gen_Proj_Call(node);
2071         case iro_Cmp:
2072                 return gen_Proj_Cmp(node);
2073         case iro_Cond:
2074                 return be_duplicate_node(node);
2075         case iro_Div:
2076                 return gen_Proj_Div(node);
2077         case iro_Start:
2078                 return gen_Proj_Start(node);
2079         case iro_Proj: {
2080                 ir_node *pred_pred = get_Proj_pred(pred);
2081                 if (is_Call(pred_pred)) {
2082                         return gen_Proj_Proj_Call(node);
2083                 } else if (is_Start(pred_pred)) {
2084                         return gen_Proj_Proj_Start(node);
2085                 }
2086                 /* FALLTHROUGH */
2087         }
2088         default:
2089                 if (is_sparc_AddCC_t(pred)) {
2090                         return gen_Proj_AddCC_t(node);
2091                 } else if (is_sparc_SubCC_t(pred)) {
2092                         return gen_Proj_SubCC_t(node);
2093                 }
2094                 panic("code selection didn't expect Proj after %+F\n", pred);
2095         }
2096 }
2097
2098 /**
2099  * transform a Jmp
2100  */
2101 static ir_node *gen_Jmp(ir_node *node)
2102 {
2103         ir_node  *block     = get_nodes_block(node);
2104         ir_node  *new_block = be_transform_node(block);
2105         dbg_info *dbgi      = get_irn_dbg_info(node);
2106
2107         return new_bd_sparc_Ba(dbgi, new_block);
2108 }
2109
2110 /**
2111  * configure transformation callbacks
2112  */
2113 static void sparc_register_transformers(void)
2114 {
2115         be_start_transform_setup();
2116
2117         be_set_transform_function(op_Add,          gen_Add);
2118         be_set_transform_function(op_And,          gen_And);
2119         be_set_transform_function(op_Call,         gen_Call);
2120         be_set_transform_function(op_Cmp,          gen_Cmp);
2121         be_set_transform_function(op_Cond,         gen_Cond);
2122         be_set_transform_function(op_Const,        gen_Const);
2123         be_set_transform_function(op_Conv,         gen_Conv);
2124         be_set_transform_function(op_Div,          gen_Div);
2125         be_set_transform_function(op_Eor,          gen_Eor);
2126         be_set_transform_function(op_Jmp,          gen_Jmp);
2127         be_set_transform_function(op_Load,         gen_Load);
2128         be_set_transform_function(op_Minus,        gen_Minus);
2129         be_set_transform_function(op_Mul,          gen_Mul);
2130         be_set_transform_function(op_Mulh,         gen_Mulh);
2131         be_set_transform_function(op_Not,          gen_Not);
2132         be_set_transform_function(op_Or,           gen_Or);
2133         be_set_transform_function(op_Phi,          gen_Phi);
2134         be_set_transform_function(op_Proj,         gen_Proj);
2135         be_set_transform_function(op_Return,       gen_Return);
2136         be_set_transform_function(op_Sel,          gen_Sel);
2137         be_set_transform_function(op_Shl,          gen_Shl);
2138         be_set_transform_function(op_Shr,          gen_Shr);
2139         be_set_transform_function(op_Shrs,         gen_Shrs);
2140         be_set_transform_function(op_Start,        gen_Start);
2141         be_set_transform_function(op_Store,        gen_Store);
2142         be_set_transform_function(op_Sub,          gen_Sub);
2143         be_set_transform_function(op_SymConst,     gen_SymConst);
2144         be_set_transform_function(op_Unknown,      gen_Unknown);
2145
2146         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2147         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2148         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2149         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2150         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2151 }
2152
2153 /**
2154  * Transform a Firm graph into a SPARC graph.
2155  */
2156 void sparc_transform_graph(ir_graph *irg)
2157 {
2158         ir_entity *entity = get_irg_entity(irg);
2159         ir_type   *frame_type;
2160
2161         sparc_register_transformers();
2162
2163         node_to_stack = pmap_create();
2164
2165         mode_gp    = mode_Iu;
2166         mode_fp    = mode_F;
2167         mode_fp2   = mode_D;
2168         mode_flags = mode_Bu;
2169         //mode_fp4 = ?
2170
2171         abihelper = be_abihelper_prepare(irg);
2172         be_collect_stacknodes(abihelper);
2173         cconv = sparc_decide_calling_convention(get_entity_type(entity), irg);
2174         create_stacklayout(irg);
2175
2176         be_transform_graph(irg, NULL);
2177
2178         be_abihelper_finish(abihelper);
2179         sparc_free_calling_convention(cconv);
2180
2181         frame_type = get_irg_frame_type(irg);
2182         if (get_type_state(frame_type) == layout_undefined)
2183                 default_layout_compound_type(frame_type);
2184
2185         pmap_destroy(node_to_stack);
2186         node_to_stack = NULL;
2187
2188         be_add_missing_keeps(irg);
2189
2190         /* do code placement, to optimize the position of constants */
2191         place_code(irg);
2192 }
2193
2194 void sparc_init_transform(void)
2195 {
2196         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2197 }