remove has_compound_ret_parameter, we already had cc_compound_ret
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "../benode.h"
46 #include "../beirg.h"
47 #include "../beutil.h"
48 #include "../betranshlp.h"
49 #include "../beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
65 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
66 static calling_convention_t  *current_cconv = NULL;
67 static be_stackorder_t       *stackorder;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_flags;
70 static ir_mode               *mode_fp;
71 static ir_mode               *mode_fp2;
72 //static ir_mode               *mode_fp4;
73 static pmap                  *node_to_stack;
74 static size_t                 start_mem_offset;
75 static ir_node               *start_mem;
76 static size_t                 start_g0_offset;
77 static ir_node               *start_g0;
78 static size_t                 start_g7_offset;
79 static ir_node               *start_g7;
80 static size_t                 start_sp_offset;
81 static ir_node               *start_sp;
82 static size_t                 start_fp_offset;
83 static ir_node               *start_fp;
84 static ir_node               *frame_base;
85 static size_t                 start_params_offset;
86 static size_t                 start_callee_saves_offset;
87
88 static const arch_register_t *const omit_fp_callee_saves[] = {
89         &sparc_registers[REG_L0],
90         &sparc_registers[REG_L1],
91         &sparc_registers[REG_L2],
92         &sparc_registers[REG_L3],
93         &sparc_registers[REG_L4],
94         &sparc_registers[REG_L5],
95         &sparc_registers[REG_L6],
96         &sparc_registers[REG_L7],
97         &sparc_registers[REG_I0],
98         &sparc_registers[REG_I1],
99         &sparc_registers[REG_I2],
100         &sparc_registers[REG_I3],
101         &sparc_registers[REG_I4],
102         &sparc_registers[REG_I5],
103 };
104
105 static inline bool mode_needs_gp_reg(ir_mode *mode)
106 {
107         if (mode_is_int(mode) || mode_is_reference(mode)) {
108                 /* we should only see 32bit code */
109                 assert(get_mode_size_bits(mode) <= 32);
110                 return true;
111         }
112         return false;
113 }
114
115 /**
116  * Create an And that will zero out upper bits.
117  *
118  * @param dbgi      debug info
119  * @param block     the basic block
120  * @param op        the original node
121  * @param src_bits  number of lower bits that will remain
122  */
123 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
124                                    int src_bits)
125 {
126         if (src_bits == 8) {
127                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
128         } else if (src_bits == 16) {
129                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
130                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
131                 return rshift;
132         } else {
133                 panic("zero extension only supported for 8 and 16 bits");
134         }
135 }
136
137 /**
138  * Generate code for a sign extension.
139  *
140  * @param dbgi      debug info
141  * @param block     the basic block
142  * @param op        the original node
143  * @param src_bits  number of lower bits that will remain
144  */
145 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
146                                    int src_bits)
147 {
148         int shift_width = 32 - src_bits;
149         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
150         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
151         return rshift_node;
152 }
153
154 /**
155  * returns true if it is assured, that the upper bits of a node are "clean"
156  * which means for a 16 or 8 bit value, that the upper bits in the register
157  * are 0 for unsigned and a copy of the last significant bit for signed
158  * numbers.
159  */
160 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
161 {
162         (void) transformed_node;
163         (void) mode;
164         /* TODO */
165         return false;
166 }
167
168 /**
169  * Extend a value to 32 bit signed/unsigned depending on its mode.
170  *
171  * @param dbgi      debug info
172  * @param block     the basic block
173  * @param op        the original node
174  * @param orig_mode the original mode of op
175  */
176 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
177                               ir_mode *orig_mode)
178 {
179         int bits = get_mode_size_bits(orig_mode);
180         if (bits == 32)
181                 return op;
182
183         if (mode_is_signed(orig_mode)) {
184                 return gen_sign_extension(dbgi, block, op, bits);
185         } else {
186                 return gen_zero_extension(dbgi, block, op, bits);
187         }
188 }
189
190 typedef enum {
191         MATCH_NONE         = 0,
192         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
193         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
194                                            influence the significant lower bit at
195                                            all (for cases where mode < 32bit) */
196 } match_flags_t;
197 ENUM_BITSET(match_flags_t)
198
199 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
200 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
201 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
202 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
203
204 /**
205  * checks if a node's value can be encoded as a immediate
206  */
207 static bool is_imm_encodeable(const ir_node *node)
208 {
209         long value;
210         if (!is_Const(node))
211                 return false;
212
213         value = get_tarval_long(get_Const_tarval(node));
214         return sparc_is_value_imm_encodeable(value);
215 }
216
217 static bool needs_extension(ir_mode *mode)
218 {
219         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
220 }
221
222 /**
223  * Check, if a given node is a Down-Conv, ie. a integer Conv
224  * from a mode with a mode with more bits to a mode with lesser bits.
225  * Moreover, we return only true if the node has not more than 1 user.
226  *
227  * @param node   the node
228  * @return non-zero if node is a Down-Conv
229  */
230 static bool is_downconv(const ir_node *node)
231 {
232         ir_mode *src_mode;
233         ir_mode *dest_mode;
234
235         if (!is_Conv(node))
236                 return false;
237
238         src_mode  = get_irn_mode(get_Conv_op(node));
239         dest_mode = get_irn_mode(node);
240         return
241                 mode_needs_gp_reg(src_mode)  &&
242                 mode_needs_gp_reg(dest_mode) &&
243                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
244 }
245
246 static ir_node *sparc_skip_downconv(ir_node *node)
247 {
248         while (is_downconv(node)) {
249                 node = get_Conv_op(node);
250         }
251         return node;
252 }
253
254 /**
255  * helper function for binop operations
256  *
257  * @param new_reg  register generation function ptr
258  * @param new_imm  immediate generation function ptr
259  */
260 static ir_node *gen_helper_binop_args(ir_node *node,
261                                       ir_node *op1, ir_node *op2,
262                                       match_flags_t flags,
263                                       new_binop_reg_func new_reg,
264                                       new_binop_imm_func new_imm)
265 {
266         dbg_info *dbgi  = get_irn_dbg_info(node);
267         ir_node  *block = be_transform_node(get_nodes_block(node));
268         ir_node  *new_op1;
269         ir_node  *new_op2;
270         ir_mode  *mode1;
271         ir_mode  *mode2;
272
273         if (flags & MATCH_MODE_NEUTRAL) {
274                 op1 = sparc_skip_downconv(op1);
275                 op2 = sparc_skip_downconv(op2);
276         }
277         mode1 = get_irn_mode(op1);
278         mode2 = get_irn_mode(op2);
279         /* we shouldn't see 64bit code */
280         assert(get_mode_size_bits(mode1) <= 32);
281         assert(get_mode_size_bits(mode2) <= 32);
282
283         if (is_imm_encodeable(op2)) {
284                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
285                 new_op1 = be_transform_node(op1);
286                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
287                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
288                 }
289                 return new_imm(dbgi, block, new_op1, NULL, immediate);
290         }
291         new_op2 = be_transform_node(op2);
292         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
293                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
294         }
295
296         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
297                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
298                 return new_imm(dbgi, block, new_op2, NULL, immediate);
299         }
300
301         new_op1 = be_transform_node(op1);
302         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
303                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
304         }
305         return new_reg(dbgi, block, new_op1, new_op2);
306 }
307
308 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
309                                  new_binop_reg_func new_reg,
310                                  new_binop_imm_func new_imm)
311 {
312         ir_node *op1 = get_binop_left(node);
313         ir_node *op2 = get_binop_right(node);
314         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
315 }
316
317 /**
318  * helper function for FP binop operations
319  */
320 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
321                                    new_binop_fp_func new_func_single,
322                                    new_binop_fp_func new_func_double,
323                                    new_binop_fp_func new_func_quad)
324 {
325         ir_node  *block   = be_transform_node(get_nodes_block(node));
326         ir_node  *op1     = get_binop_left(node);
327         ir_node  *new_op1 = be_transform_node(op1);
328         ir_node  *op2     = get_binop_right(node);
329         ir_node  *new_op2 = be_transform_node(op2);
330         dbg_info *dbgi    = get_irn_dbg_info(node);
331         unsigned  bits    = get_mode_size_bits(mode);
332
333         switch (bits) {
334         case 32:
335                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
336         case 64:
337                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
338         case 128:
339                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
340         default:
341                 break;
342         }
343         panic("unsupported mode %+F for float op", mode);
344 }
345
346 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
347                                   new_unop_fp_func new_func_single,
348                                   new_unop_fp_func new_func_double,
349                                   new_unop_fp_func new_func_quad)
350 {
351         ir_node  *block  = be_transform_node(get_nodes_block(node));
352         ir_node  *op     = get_unop_op(node);
353         ir_node  *new_op = be_transform_node(op);
354         dbg_info *dbgi   = get_irn_dbg_info(node);
355         unsigned  bits   = get_mode_size_bits(mode);
356
357         switch (bits) {
358         case 32:
359                 return new_func_single(dbgi, block, new_op, mode);
360         case 64:
361                 return new_func_double(dbgi, block, new_op, mode);
362         case 128:
363                 return new_func_quad(dbgi, block, new_op, mode);
364         default:
365                 break;
366         }
367         panic("unsupported mode %+F for float op", mode);
368 }
369
370 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
371                                         ir_node *op1, ir_node *flags,
372                                         ir_entity *imm_entity, int32_t imm);
373
374 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
375                                         ir_node *op1, ir_node *op2,
376                                         ir_node *flags);
377
378 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
379                                   new_binopx_reg_func new_binopx_reg,
380                                   new_binopx_imm_func new_binopx_imm)
381 {
382         dbg_info *dbgi      = get_irn_dbg_info(node);
383         ir_node  *block     = be_transform_node(get_nodes_block(node));
384         ir_node  *op1       = get_irn_n(node, 0);
385         ir_node  *op2       = get_irn_n(node, 1);
386         ir_node  *flags     = get_irn_n(node, 2);
387         ir_node  *new_flags = be_transform_node(flags);
388         ir_node  *new_op1;
389         ir_node  *new_op2;
390
391         /* only support for mode-neutral implemented so far */
392         assert(match_flags & MATCH_MODE_NEUTRAL);
393
394         if (is_imm_encodeable(op2)) {
395                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
396                 new_op1 = be_transform_node(op1);
397                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
398         }
399         new_op2 = be_transform_node(op2);
400         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
401                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
402                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
403         }
404         new_op1 = be_transform_node(op1);
405         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
406
407 }
408
409 static ir_node *get_g0(ir_graph *irg)
410 {
411         if (start_g0 == NULL) {
412                 /* this is already the transformed start node */
413                 ir_node *start = get_irg_start(irg);
414                 assert(is_sparc_Start(start));
415                 start_g0 = new_r_Proj(start, mode_gp, start_g0_offset);
416         }
417         return start_g0;
418 }
419
420 static ir_node *get_g7(ir_graph *irg)
421 {
422         if (start_g7 == NULL) {
423                 ir_node *start = get_irg_start(irg);
424                 assert(is_sparc_Start(start));
425                 start_g7 = new_r_Proj(start, mode_gp, start_g7_offset);
426         }
427         return start_g7;
428 }
429
430 static ir_node *make_tls_offset(dbg_info *dbgi, ir_node *block,
431                                 ir_entity *entity, int32_t offset)
432 {
433         ir_node  *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
434         ir_node  *low = new_bd_sparc_Xor_imm(dbgi, block, hi, entity, offset);
435         return low;
436 }
437
438 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
439                              int32_t offset)
440 {
441         if (get_entity_owner(entity) == get_tls_type()) {
442                 ir_graph *irg     = get_irn_irg(block);
443                 ir_node  *g7      = get_g7(irg);
444                 ir_node  *offsetn = make_tls_offset(dbgi, block, entity, offset);
445                 ir_node  *add     = new_bd_sparc_Add_reg(dbgi, block, g7, offsetn);
446                 return add;
447         } else {
448                 ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
449                 ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
450                 return low;
451         }
452 }
453
454 typedef struct address_t {
455         ir_node   *ptr;
456         ir_node   *ptr2;
457         ir_entity *entity;
458         int32_t    offset;
459 } address_t;
460
461 /**
462  * Match a load/store address
463  */
464 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
465 {
466         ir_node   *base   = ptr;
467         ir_node   *ptr2   = NULL;
468         int32_t    offset = 0;
469         ir_entity *entity = NULL;
470
471         if (is_Add(base)) {
472                 ir_node *add_right = get_Add_right(base);
473                 if (is_Const(add_right)) {
474                         base    = get_Add_left(base);
475                         offset += get_tarval_long(get_Const_tarval(add_right));
476                 }
477         }
478         /* Note that we don't match sub(x, Const) or chains of adds/subs
479          * because this should all be normalized by now */
480
481         /* we only use the symconst if we're the only user otherwise we probably
482          * won't save anything but produce multiple sethi+or combinations with
483          * just different offsets */
484         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
485                 ir_entity *sc_entity = get_SymConst_entity(base);
486                 dbg_info  *dbgi      = get_irn_dbg_info(ptr);
487                 ir_node   *block     = get_nodes_block(ptr);
488                 ir_node   *new_block = be_transform_node(block);
489
490                 if (get_entity_owner(sc_entity) == get_tls_type()) {
491                         if (!use_ptr2) {
492                                 goto only_offset;
493                         } else {
494                                 ptr2   = make_tls_offset(dbgi, new_block, sc_entity, offset);
495                                 offset = 0;
496                                 base   = get_g7(get_irn_irg(base));
497                         }
498                 } else {
499                         entity = sc_entity;
500                         base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
501                 }
502         } else if (use_ptr2 && is_Add(base) && offset == 0) {
503                 ptr2 = be_transform_node(get_Add_right(base));
504                 base = be_transform_node(get_Add_left(base));
505         } else {
506 only_offset:
507                 if (sparc_is_value_imm_encodeable(offset)) {
508                         base = be_transform_node(base);
509                 } else {
510                         base   = be_transform_node(ptr);
511                         offset = 0;
512                 }
513         }
514
515         address->ptr    = base;
516         address->ptr2   = ptr2;
517         address->entity = entity;
518         address->offset = offset;
519 }
520
521 /**
522  * Creates an sparc Add.
523  *
524  * @param node   FIRM node
525  * @return the created sparc Add node
526  */
527 static ir_node *gen_Add(ir_node *node)
528 {
529         ir_mode *mode = get_irn_mode(node);
530         ir_node *right;
531
532         if (mode_is_float(mode)) {
533                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
534                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
535         }
536
537         /* special case: + 0x1000 can be represented as - 0x1000 */
538         right = get_Add_right(node);
539         if (is_Const(right)) {
540                 ir_node   *left = get_Add_left(node);
541                 ir_tarval *tv;
542                 uint32_t   val;
543                 /* is this simple address arithmetic? then we can let the linker do
544                  * the calculation. */
545                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
546                         dbg_info *dbgi  = get_irn_dbg_info(node);
547                         ir_node  *block = be_transform_node(get_nodes_block(node));
548                         address_t address;
549
550                         /* the value of use_ptr2 shouldn't matter here */
551                         match_address(node, &address, false);
552                         assert(is_sparc_SetHi(address.ptr));
553                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
554                                                    address.entity, address.offset);
555                 }
556
557                 tv  = get_Const_tarval(right);
558                 val = get_tarval_long(tv);
559                 if (val == 0x1000) {
560                         dbg_info *dbgi   = get_irn_dbg_info(node);
561                         ir_node  *block  = be_transform_node(get_nodes_block(node));
562                         ir_node  *op     = get_Add_left(node);
563                         ir_node  *new_op = be_transform_node(op);
564                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
565                 }
566         }
567
568         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
569                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
570 }
571
572 static ir_node *gen_AddCC_t(ir_node *node)
573 {
574         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
575                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
576 }
577
578 static ir_node *gen_Proj_AddCC_t(ir_node *node)
579 {
580         long     pn       = get_Proj_proj(node);
581         ir_node *pred     = get_Proj_pred(node);
582         ir_node *new_pred = be_transform_node(pred);
583
584         switch (pn) {
585         case pn_sparc_AddCC_t_res:
586                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
587         case pn_sparc_AddCC_t_flags:
588                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
589         default:
590                 panic("Invalid AddCC_t proj found");
591         }
592 }
593
594 static ir_node *gen_AddX_t(ir_node *node)
595 {
596         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
597                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
598 }
599
600 /**
601  * Creates an sparc Sub.
602  *
603  * @param node       FIRM node
604  * @return the created sparc Sub node
605  */
606 static ir_node *gen_Sub(ir_node *node)
607 {
608         ir_mode *mode = get_irn_mode(node);
609
610         if (mode_is_float(mode)) {
611                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
612                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
613         }
614
615         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
616                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
617 }
618
619 static ir_node *gen_SubCC_t(ir_node *node)
620 {
621         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
622                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
623 }
624
625 static ir_node *gen_Proj_SubCC_t(ir_node *node)
626 {
627         long     pn       = get_Proj_proj(node);
628         ir_node *pred     = get_Proj_pred(node);
629         ir_node *new_pred = be_transform_node(pred);
630
631         switch (pn) {
632         case pn_sparc_SubCC_t_res:
633                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
634         case pn_sparc_SubCC_t_flags:
635                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
636         default:
637                 panic("Invalid SubCC_t proj found");
638         }
639 }
640
641 static ir_node *gen_SubX_t(ir_node *node)
642 {
643         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
644                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
645 }
646
647 ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
648                     ir_node *mem, ir_mode *mode, ir_entity *entity,
649                     long offset, bool is_frame_entity)
650 {
651         unsigned bits = get_mode_size_bits(mode);
652         assert(mode_is_float(mode));
653         if (bits == 32) {
654                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
655                                           offset, is_frame_entity);
656         } else if (bits == 64) {
657                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
658                                           offset, is_frame_entity);
659         } else {
660                 assert(bits == 128);
661                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
662                                           offset, is_frame_entity);
663         }
664 }
665
666 ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
667                     ir_node *ptr, ir_node *mem, ir_mode *mode,
668                     ir_entity *entity, long offset,
669                     bool is_frame_entity)
670 {
671         unsigned bits = get_mode_size_bits(mode);
672         assert(mode_is_float(mode));
673         if (bits == 32) {
674                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
675                                           offset, is_frame_entity);
676         } else if (bits == 64) {
677                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
678                                           offset, is_frame_entity);
679         } else {
680                 assert(bits == 128);
681                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
682                                           offset, is_frame_entity);
683         }
684 }
685
686 /**
687  * Transforms a Load.
688  *
689  * @param node    the ir Load node
690  * @return the created sparc Load node
691  */
692 static ir_node *gen_Load(ir_node *node)
693 {
694         dbg_info *dbgi     = get_irn_dbg_info(node);
695         ir_mode  *mode     = get_Load_mode(node);
696         ir_node  *block    = be_transform_node(get_nodes_block(node));
697         ir_node  *ptr      = get_Load_ptr(node);
698         ir_node  *mem      = get_Load_mem(node);
699         ir_node  *new_mem  = be_transform_node(mem);
700         ir_node  *new_load = NULL;
701         address_t address;
702
703         if (get_Load_unaligned(node) == align_non_aligned) {
704                 panic("sparc: transformation of unaligned Loads not implemented yet");
705         }
706
707         if (mode_is_float(mode)) {
708                 match_address(ptr, &address, false);
709                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
710                                       address.entity, address.offset, false);
711         } else {
712                 match_address(ptr, &address, true);
713                 if (address.ptr2 != NULL) {
714                         assert(address.entity == NULL && address.offset == 0);
715                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
716                                                        address.ptr2, new_mem, mode);
717                 } else {
718                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
719                                                        mode, address.entity, address.offset,
720                                                        false);
721                 }
722         }
723         set_irn_pinned(new_load, get_irn_pinned(node));
724
725         return new_load;
726 }
727
728 /**
729  * Transforms a Store.
730  *
731  * @param node    the ir Store node
732  * @return the created sparc Store node
733  */
734 static ir_node *gen_Store(ir_node *node)
735 {
736         ir_node  *block    = be_transform_node(get_nodes_block(node));
737         ir_node  *ptr      = get_Store_ptr(node);
738         ir_node  *mem      = get_Store_mem(node);
739         ir_node  *new_mem  = be_transform_node(mem);
740         ir_node  *val      = get_Store_value(node);
741         ir_node  *new_val  = be_transform_node(val);
742         ir_mode  *mode     = get_irn_mode(val);
743         dbg_info *dbgi     = get_irn_dbg_info(node);
744         ir_node  *new_store = NULL;
745         address_t address;
746
747         if (get_Store_unaligned(node) == align_non_aligned) {
748                 panic("sparc: transformation of unaligned Stores not implemented yet");
749         }
750
751         if (mode_is_float(mode)) {
752                 /* TODO: variants with reg+reg address mode */
753                 match_address(ptr, &address, false);
754                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
755                                        mode, address.entity, address.offset, false);
756         } else {
757                 assert(get_mode_size_bits(mode) <= 32);
758                 match_address(ptr, &address, true);
759                 if (address.ptr2 != NULL) {
760                         assert(address.entity == NULL && address.offset == 0);
761                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
762                                                         address.ptr2, new_mem, mode);
763                 } else {
764                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
765                                                         new_mem, mode, address.entity,
766                                                         address.offset, false);
767                 }
768         }
769         set_irn_pinned(new_store, get_irn_pinned(node));
770
771         return new_store;
772 }
773
774 /**
775  * Creates an sparc Mul.
776  * returns the lower 32bits of the 64bit multiply result
777  *
778  * @return the created sparc Mul node
779  */
780 static ir_node *gen_Mul(ir_node *node)
781 {
782         ir_mode *mode = get_irn_mode(node);
783         if (mode_is_float(mode)) {
784                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
785                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
786         }
787
788         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
789                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
790 }
791
792 /**
793  * Creates an sparc Mulh.
794  * Mulh returns the upper 32bits of a mul instruction
795  *
796  * @return the created sparc Mulh node
797  */
798 static ir_node *gen_Mulh(ir_node *node)
799 {
800         ir_mode *mode = get_irn_mode(node);
801         ir_node *mul;
802
803         if (mode_is_float(mode))
804                 panic("FP not supported yet");
805
806         if (mode_is_signed(mode)) {
807                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_SMulh_reg, new_bd_sparc_SMulh_imm);
808                 return new_r_Proj(mul, mode_gp, pn_sparc_SMulh_low);
809         } else {
810                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_UMulh_reg, new_bd_sparc_UMulh_imm);
811                 return new_r_Proj(mul, mode_gp, pn_sparc_UMulh_low);
812         }
813 }
814
815 static ir_node *gen_sign_extension_value(ir_node *node)
816 {
817         ir_node *block     = get_nodes_block(node);
818         ir_node *new_block = be_transform_node(block);
819         ir_node *new_node  = be_transform_node(node);
820         /* TODO: we could do some shortcuts for some value types probably.
821          * (For constants or other cases where we know the sign bit in
822          *  advance) */
823         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
824 }
825
826 /**
827  * Creates an sparc Div.
828  *
829  * @return the created sparc Div node
830  */
831 static ir_node *gen_Div(ir_node *node)
832 {
833         dbg_info *dbgi      = get_irn_dbg_info(node);
834         ir_node  *block     = get_nodes_block(node);
835         ir_node  *new_block = be_transform_node(block);
836         ir_mode  *mode      = get_Div_resmode(node);
837         ir_node  *left      = get_Div_left(node);
838         ir_node  *left_low  = be_transform_node(left);
839         ir_node  *right     = get_Div_right(node);
840         ir_node  *res;
841
842         if (mode_is_float(mode)) {
843                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
844                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
845         }
846
847         if (mode_is_signed(mode)) {
848                 ir_node *left_high = gen_sign_extension_value(left);
849
850                 if (is_imm_encodeable(right)) {
851                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
852                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
853                                                     NULL, immediate);
854                 } else {
855                         ir_node *new_right = be_transform_node(right);
856                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
857                                                     new_right);
858                 }
859         } else {
860                 ir_graph *irg       = get_irn_irg(node);
861                 ir_node  *left_high = get_g0(irg);
862                 if (is_imm_encodeable(right)) {
863                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
864                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
865                                                     NULL, immediate);
866                 } else {
867                         ir_node *new_right = be_transform_node(right);
868                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
869                                                     new_right);
870                 }
871         }
872
873         return res;
874 }
875
876 /**
877  * Transforms a Not node.
878  *
879  * @return the created sparc Not node
880  */
881 static ir_node *gen_Not(ir_node *node)
882 {
883         ir_node  *op     = get_Not_op(node);
884         ir_graph *irg    = get_irn_irg(node);
885         ir_node  *zero   = get_g0(irg);
886         dbg_info *dbgi   = get_irn_dbg_info(node);
887         ir_node  *block  = be_transform_node(get_nodes_block(node));
888         ir_node  *new_op = be_transform_node(op);
889
890         /* Note: Not(Eor()) is normalize in firm localopts already so
891          * we don't match it for xnor here */
892
893         /* Not can be represented with xnor 0, n */
894         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
895 }
896
897 static ir_node *gen_helper_bitop(ir_node *node,
898                                  new_binop_reg_func new_reg,
899                                  new_binop_imm_func new_imm,
900                                  new_binop_reg_func new_not_reg,
901                                  new_binop_imm_func new_not_imm,
902                                  match_flags_t flags)
903 {
904         ir_node *op1 = get_binop_left(node);
905         ir_node *op2 = get_binop_right(node);
906         if (is_Not(op1)) {
907                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
908                                              flags,
909                                              new_not_reg, new_not_imm);
910         }
911         if (is_Not(op2)) {
912                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
913                                              flags,
914                                              new_not_reg, new_not_imm);
915         }
916         return gen_helper_binop_args(node, op1, op2,
917                                                                  flags | MATCH_COMMUTATIVE,
918                                                                  new_reg, new_imm);
919 }
920
921 static ir_node *gen_And(ir_node *node)
922 {
923         return gen_helper_bitop(node,
924                                 new_bd_sparc_And_reg,
925                                 new_bd_sparc_And_imm,
926                                 new_bd_sparc_AndN_reg,
927                                 new_bd_sparc_AndN_imm,
928                                 MATCH_MODE_NEUTRAL);
929 }
930
931 static ir_node *gen_Or(ir_node *node)
932 {
933         return gen_helper_bitop(node,
934                                 new_bd_sparc_Or_reg,
935                                 new_bd_sparc_Or_imm,
936                                 new_bd_sparc_OrN_reg,
937                                 new_bd_sparc_OrN_imm,
938                                 MATCH_MODE_NEUTRAL);
939 }
940
941 static ir_node *gen_Eor(ir_node *node)
942 {
943         return gen_helper_bitop(node,
944                                 new_bd_sparc_Xor_reg,
945                                 new_bd_sparc_Xor_imm,
946                                 new_bd_sparc_XNor_reg,
947                                 new_bd_sparc_XNor_imm,
948                                 MATCH_MODE_NEUTRAL);
949 }
950
951 static ir_node *gen_Shl(ir_node *node)
952 {
953         ir_mode *mode = get_irn_mode(node);
954         if (get_mode_modulo_shift(mode) != 32)
955                 panic("modulo_shift!=32 not supported by sparc backend");
956         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
957 }
958
959 static ir_node *gen_Shr(ir_node *node)
960 {
961         ir_mode *mode = get_irn_mode(node);
962         if (get_mode_modulo_shift(mode) != 32)
963                 panic("modulo_shift!=32 not supported by sparc backend");
964         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
965 }
966
967 static ir_node *gen_Shrs(ir_node *node)
968 {
969         ir_mode *mode = get_irn_mode(node);
970         if (get_mode_modulo_shift(mode) != 32)
971                 panic("modulo_shift!=32 not supported by sparc backend");
972         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
973 }
974
975 /**
976  * Transforms a Minus node.
977  */
978 static ir_node *gen_Minus(ir_node *node)
979 {
980         ir_mode  *mode = get_irn_mode(node);
981         ir_node  *op;
982         ir_node  *block;
983         ir_node  *new_op;
984         ir_node  *zero;
985         dbg_info *dbgi;
986
987         if (mode_is_float(mode)) {
988                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
989                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
990         }
991         block  = be_transform_node(get_nodes_block(node));
992         dbgi   = get_irn_dbg_info(node);
993         op     = get_Minus_op(node);
994         new_op = be_transform_node(op);
995         zero   = get_g0(get_irn_irg(node));
996         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
997 }
998
999 /**
1000  * Create an entity for a given (floating point) tarval
1001  */
1002 static ir_entity *create_float_const_entity(ir_tarval *tv)
1003 {
1004         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
1005         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
1006         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
1007         ir_initializer_t *initializer;
1008         ir_mode          *mode;
1009         ir_type          *type;
1010         ir_type          *glob;
1011
1012         if (entity != NULL)
1013                 return entity;
1014
1015         mode   = get_tarval_mode(tv);
1016         type   = get_type_for_mode(mode);
1017         glob   = get_glob_type();
1018         entity = new_entity(glob, id_unique("C%u"), type);
1019         set_entity_visibility(entity, ir_visibility_private);
1020         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1021
1022         initializer = create_initializer_tarval(tv);
1023         set_entity_initializer(entity, initializer);
1024
1025         pmap_insert(isa->constants, tv, entity);
1026         return entity;
1027 }
1028
1029 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
1030 {
1031         ir_entity *entity = create_float_const_entity(tv);
1032         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
1033         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
1034         ir_mode   *mode   = get_tarval_mode(tv);
1035         ir_node   *new_op
1036                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
1037         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
1038
1039         set_irn_pinned(new_op, op_pin_state_floats);
1040         return proj;
1041 }
1042
1043 static ir_node *gen_Const(ir_node *node)
1044 {
1045         ir_node   *block = be_transform_node(get_nodes_block(node));
1046         ir_mode   *mode  = get_irn_mode(node);
1047         dbg_info  *dbgi  = get_irn_dbg_info(node);
1048         ir_tarval *tv    = get_Const_tarval(node);
1049         long       value;
1050
1051         if (mode_is_float(mode)) {
1052                 return gen_float_const(dbgi, block, tv);
1053         }
1054
1055         value = get_tarval_long(tv);
1056         if (value == 0) {
1057                 return get_g0(get_irn_irg(node));
1058         } else if (sparc_is_value_imm_encodeable(value)) {
1059                 ir_graph *irg = get_irn_irg(node);
1060                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(irg), NULL, value);
1061         } else {
1062                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
1063                 if ((value & 0x3ff) != 0) {
1064                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
1065                 } else {
1066                         return hi;
1067                 }
1068         }
1069 }
1070
1071 static ir_mode *get_cmp_mode(ir_node *b_value)
1072 {
1073         ir_node *op;
1074
1075         if (!is_Cmp(b_value))
1076                 panic("can't determine cond signednes (no cmp)");
1077         op = get_Cmp_left(b_value);
1078         return get_irn_mode(op);
1079 }
1080
1081 static ir_node *gen_SwitchJmp(ir_node *node)
1082 {
1083         dbg_info        *dbgi         = get_irn_dbg_info(node);
1084         ir_node         *block        = be_transform_node(get_nodes_block(node));
1085         ir_node         *selector     = get_Cond_selector(node);
1086         ir_node         *new_selector = be_transform_node(selector);
1087         long             default_pn   = get_Cond_default_proj(node);
1088         ir_entity       *entity;
1089         ir_node         *table_address;
1090         ir_node         *idx;
1091         ir_node         *load;
1092         ir_node         *address;
1093
1094         /* switch with smaller mode not implemented yet */
1095         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1096
1097         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1098         set_entity_visibility(entity, ir_visibility_private);
1099         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1100
1101         /* construct base address */
1102         table_address = make_address(dbgi, block, entity, 0);
1103         /* scale index */
1104         idx = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
1105         /* load from jumptable */
1106         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, idx,
1107                                    get_irg_no_mem(current_ir_graph),
1108                                    mode_gp);
1109         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1110
1111         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
1112 }
1113
1114 static ir_node *gen_Cond(ir_node *node)
1115 {
1116         ir_node    *selector = get_Cond_selector(node);
1117         ir_mode    *mode     = get_irn_mode(selector);
1118         ir_node    *block;
1119         ir_node    *flag_node;
1120         bool        is_unsigned;
1121         ir_relation relation;
1122         dbg_info   *dbgi;
1123
1124         /* switch/case jumps */
1125         if (mode != mode_b) {
1126                 return gen_SwitchJmp(node);
1127         }
1128
1129         block = be_transform_node(get_nodes_block(node));
1130         dbgi  = get_irn_dbg_info(node);
1131
1132         /* regular if/else jumps */
1133         if (is_Cmp(selector)) {
1134                 ir_mode *cmp_mode;
1135
1136                 cmp_mode    = get_cmp_mode(selector);
1137                 flag_node   = be_transform_node(selector);
1138                 relation    = get_Cmp_relation(selector);
1139                 is_unsigned = !mode_is_signed(cmp_mode);
1140                 if (mode_is_float(cmp_mode)) {
1141                         assert(!is_unsigned);
1142                         return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1143                 } else {
1144                         return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1145                 }
1146         } else {
1147                 /* in this case, the selector must already deliver a mode_b value.
1148                  * this happens, for example, when the Cond is connected to a Conv
1149                  * which converts its argument to mode_b. */
1150                 ir_node  *new_op;
1151                 ir_graph *irg;
1152                 assert(mode == mode_b);
1153
1154                 block     = be_transform_node(get_nodes_block(node));
1155                 irg       = get_irn_irg(block);
1156                 dbgi      = get_irn_dbg_info(node);
1157                 new_op    = be_transform_node(selector);
1158                 /* follow the SPARC architecture manual and use orcc for tst */
1159                 flag_node = new_bd_sparc_OrCCZero_reg(dbgi, block, new_op, get_g0(irg));
1160                 return new_bd_sparc_Bicc(dbgi, block, flag_node, ir_relation_less_greater, true);
1161         }
1162 }
1163
1164 /**
1165  * transform Cmp
1166  */
1167 static ir_node *gen_Cmp(ir_node *node)
1168 {
1169         ir_node *op1      = get_Cmp_left(node);
1170         ir_node *op2      = get_Cmp_right(node);
1171         ir_mode *cmp_mode = get_irn_mode(op1);
1172         assert(get_irn_mode(op2) == cmp_mode);
1173
1174         if (mode_is_float(cmp_mode)) {
1175                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1176                 dbg_info *dbgi    = get_irn_dbg_info(node);
1177                 ir_node  *new_op1 = be_transform_node(op1);
1178                 ir_node  *new_op2 = be_transform_node(op2);
1179                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1180                 if (bits == 32) {
1181                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1182                 } else if (bits == 64) {
1183                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1184                 } else {
1185                         assert(bits == 128);
1186                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1187                 }
1188         }
1189
1190         /* when we compare a bitop like and,or,... with 0 then we can directly use
1191          * the bitopcc variant.
1192          * Currently we only do this when we're the only user of the node...
1193          */
1194         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1195                 if (is_And(op1)) {
1196                         return gen_helper_bitop(op1,
1197                                                 new_bd_sparc_AndCCZero_reg,
1198                                                 new_bd_sparc_AndCCZero_imm,
1199                                                 new_bd_sparc_AndNCCZero_reg,
1200                                                 new_bd_sparc_AndNCCZero_imm,
1201                                                 MATCH_NONE);
1202                 } else if (is_Or(op1)) {
1203                         return gen_helper_bitop(op1,
1204                                                 new_bd_sparc_OrCCZero_reg,
1205                                                 new_bd_sparc_OrCCZero_imm,
1206                                                 new_bd_sparc_OrNCCZero_reg,
1207                                                 new_bd_sparc_OrNCCZero_imm,
1208                                                 MATCH_NONE);
1209                 } else if (is_Eor(op1)) {
1210                         return gen_helper_bitop(op1,
1211                                                 new_bd_sparc_XorCCZero_reg,
1212                                                 new_bd_sparc_XorCCZero_imm,
1213                                                 new_bd_sparc_XNorCCZero_reg,
1214                                                 new_bd_sparc_XNorCCZero_imm,
1215                                                 MATCH_NONE);
1216                 }
1217         }
1218
1219         /* integer compare */
1220         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1221                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1222 }
1223
1224 /**
1225  * Transforms a SymConst node.
1226  */
1227 static ir_node *gen_SymConst(ir_node *node)
1228 {
1229         ir_entity *entity    = get_SymConst_entity(node);
1230         dbg_info  *dbgi      = get_irn_dbg_info(node);
1231         ir_node   *block     = get_nodes_block(node);
1232         ir_node   *new_block = be_transform_node(block);
1233         return make_address(dbgi, new_block, entity, 0);
1234 }
1235
1236 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1237                              ir_mode *src_mode, ir_mode *dst_mode)
1238 {
1239         unsigned src_bits = get_mode_size_bits(src_mode);
1240         unsigned dst_bits = get_mode_size_bits(dst_mode);
1241         if (src_bits == 32) {
1242                 if (dst_bits == 64) {
1243                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1244                 } else {
1245                         assert(dst_bits == 128);
1246                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1247                 }
1248         } else if (src_bits == 64) {
1249                 if (dst_bits == 32) {
1250                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1251                 } else {
1252                         assert(dst_bits == 128);
1253                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1254                 }
1255         } else {
1256                 assert(src_bits == 128);
1257                 if (dst_bits == 32) {
1258                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1259                 } else {
1260                         assert(dst_bits == 64);
1261                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1262                 }
1263         }
1264 }
1265
1266 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1267                             ir_mode *src_mode)
1268 {
1269         ir_node  *ftoi;
1270         unsigned  bits = get_mode_size_bits(src_mode);
1271         if (bits == 32) {
1272                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1273         } else if (bits == 64) {
1274                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1275         } else {
1276                 assert(bits == 128);
1277                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1278         }
1279
1280         {
1281         ir_graph *irg   = get_irn_irg(block);
1282         ir_node  *sp    = get_irg_frame(irg);
1283         ir_node  *nomem = get_irg_no_mem(irg);
1284         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1285                                      NULL, 0, true);
1286         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1287                                               NULL, 0, true);
1288         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1289         set_irn_pinned(stf, op_pin_state_floats);
1290         set_irn_pinned(ld, op_pin_state_floats);
1291         return res;
1292         }
1293 }
1294
1295 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1296                             ir_mode *dst_mode)
1297 {
1298         ir_graph *irg   = get_irn_irg(block);
1299         ir_node  *sp    = get_irg_frame(irg);
1300         ir_node  *nomem = get_irg_no_mem(irg);
1301         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1302                                               mode_gp, NULL, 0, true);
1303         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1304                                              NULL, 0, true);
1305         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1306         unsigned  bits  = get_mode_size_bits(dst_mode);
1307         set_irn_pinned(st, op_pin_state_floats);
1308         set_irn_pinned(ldf, op_pin_state_floats);
1309
1310         if (bits == 32) {
1311                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1312         } else if (bits == 64) {
1313                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1314         } else {
1315                 assert(bits == 128);
1316                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1317         }
1318 }
1319
1320 static ir_node *gen_Conv(ir_node *node)
1321 {
1322         ir_node  *block    = be_transform_node(get_nodes_block(node));
1323         ir_node  *op       = get_Conv_op(node);
1324         ir_mode  *src_mode = get_irn_mode(op);
1325         ir_mode  *dst_mode = get_irn_mode(node);
1326         dbg_info *dbgi     = get_irn_dbg_info(node);
1327         ir_node  *new_op;
1328
1329         int src_bits = get_mode_size_bits(src_mode);
1330         int dst_bits = get_mode_size_bits(dst_mode);
1331
1332         if (src_mode == mode_b)
1333                 panic("ConvB not lowered %+F", node);
1334
1335         new_op = be_transform_node(op);
1336         if (src_mode == dst_mode)
1337                 return new_op;
1338
1339         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1340                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1341
1342                 if (mode_is_float(src_mode)) {
1343                         if (mode_is_float(dst_mode)) {
1344                                 /* float -> float conv */
1345                                 return create_fftof(dbgi, block, new_op, src_mode, dst_mode);
1346                         } else {
1347                                 /* float -> int conv */
1348                                 if (!mode_is_signed(dst_mode))
1349                                         panic("float to unsigned not implemented yet");
1350                                 return create_ftoi(dbgi, block, new_op, src_mode);
1351                         }
1352                 } else {
1353                         /* int -> float conv */
1354                         if (src_bits < 32) {
1355                                 new_op = gen_extension(dbgi, block, new_op, src_mode);
1356                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1357                                 panic("unsigned to float not lowered!");
1358                         }
1359                         return create_itof(dbgi, block, new_op, dst_mode);
1360                 }
1361         } else if (src_mode == mode_b) {
1362                 panic("ConvB not lowered %+F", node);
1363         } else { /* complete in gp registers */
1364                 int min_bits;
1365                 ir_mode *min_mode;
1366
1367                 if (src_bits == dst_bits) {
1368                         /* kill unnecessary conv */
1369                         return new_op;
1370                 }
1371
1372                 if (dst_mode == mode_b) {
1373                         /* mode_b lowering already took care that we only have 0/1 values */
1374                         return new_op;
1375                 }
1376
1377                 if (src_bits < dst_bits) {
1378                         min_bits = src_bits;
1379                         min_mode = src_mode;
1380                 } else {
1381                         min_bits = dst_bits;
1382                         min_mode = dst_mode;
1383                 }
1384
1385                 if (upper_bits_clean(new_op, min_mode)) {
1386                         return new_op;
1387                 }
1388
1389                 if (mode_is_signed(min_mode)) {
1390                         return gen_sign_extension(dbgi, block, new_op, min_bits);
1391                 } else {
1392                         return gen_zero_extension(dbgi, block, new_op, min_bits);
1393                 }
1394         }
1395 }
1396
1397 static ir_node *gen_Unknown(ir_node *node)
1398 {
1399         /* just produce a 0 */
1400         ir_mode *mode = get_irn_mode(node);
1401         if (mode_is_float(mode)) {
1402                 ir_node *block = be_transform_node(get_nodes_block(node));
1403                 return gen_float_const(NULL, block, get_mode_null(mode));
1404         } else if (mode_needs_gp_reg(mode)) {
1405                 ir_graph *irg = get_irn_irg(node);
1406                 return get_g0(irg);
1407         }
1408
1409         panic("Unexpected Unknown mode");
1410 }
1411
1412 /**
1413  * transform the start node to the prolog code
1414  */
1415 static ir_node *gen_Start(ir_node *node)
1416 {
1417         ir_graph  *irg           = get_irn_irg(node);
1418         ir_entity *entity        = get_irg_entity(irg);
1419         ir_type   *function_type = get_entity_type(entity);
1420         ir_node   *block         = get_nodes_block(node);
1421         ir_node   *new_block     = be_transform_node(block);
1422         dbg_info  *dbgi          = get_irn_dbg_info(node);
1423         struct obstack *obst     = be_get_be_obst(irg);
1424         const arch_register_req_t *req;
1425         size_t     n_outs;
1426         ir_node   *start;
1427         size_t     i;
1428         size_t     o;
1429
1430         /* start building list of start constraints */
1431         assert(obstack_object_size(obst) == 0);
1432
1433         /* calculate number of outputs */
1434         n_outs = 4; /* memory, g0, g7, sp */
1435         if (!current_cconv->omit_fp)
1436                 ++n_outs; /* framepointer */
1437         /* function parameters */
1438         n_outs += current_cconv->n_param_regs;
1439         /* callee saves */
1440         if (current_cconv->omit_fp) {
1441                 n_outs += ARRAY_SIZE(omit_fp_callee_saves);
1442         }
1443
1444         start = new_bd_sparc_Start(dbgi, new_block, n_outs);
1445
1446         o = 0;
1447
1448         /* first output is memory */
1449         start_mem_offset = o;
1450         arch_set_irn_register_req_out(start, o, arch_no_register_req);
1451         ++o;
1452
1453         /* the zero register */
1454         start_g0_offset = o;
1455         req = be_create_reg_req(obst, &sparc_registers[REG_G0],
1456                                 arch_register_req_type_ignore);
1457         arch_set_irn_register_req_out(start, o, req);
1458         arch_set_irn_register_out(start, o, &sparc_registers[REG_G0]);
1459         ++o;
1460
1461         /* g7 is used for TLS data */
1462         start_g7_offset = o;
1463         req = be_create_reg_req(obst, &sparc_registers[REG_G7],
1464                                 arch_register_req_type_ignore);
1465         arch_set_irn_register_req_out(start, o, req);
1466         arch_set_irn_register_out(start, o, &sparc_registers[REG_G7]);
1467         ++o;
1468
1469         /* we need an output for the stackpointer */
1470         start_sp_offset = o;
1471         req = be_create_reg_req(obst, sp_reg,
1472                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1473         arch_set_irn_register_req_out(start, o, req);
1474         arch_set_irn_register_out(start, o, sp_reg);
1475         ++o;
1476
1477         if (!current_cconv->omit_fp) {
1478                 start_fp_offset = o;
1479                 req = be_create_reg_req(obst, fp_reg, arch_register_req_type_ignore);
1480                 arch_set_irn_register_req_out(start, o, req);
1481                 arch_set_irn_register_out(start, o, fp_reg);
1482                 ++o;
1483         }
1484
1485         /* function parameters in registers */
1486         start_params_offset = o;
1487         for (i = 0; i < get_method_n_params(function_type); ++i) {
1488                 const reg_or_stackslot_t *param = &current_cconv->parameters[i];
1489                 const arch_register_t    *reg0  = param->reg0;
1490                 const arch_register_t    *reg1  = param->reg1;
1491                 if (reg0 != NULL) {
1492                         arch_set_irn_register_req_out(start, o, reg0->single_req);
1493                         arch_set_irn_register_out(start, o, reg0);
1494                         ++o;
1495                 }
1496                 if (reg1 != NULL) {
1497                         arch_set_irn_register_req_out(start, o, reg1->single_req);
1498                         arch_set_irn_register_out(start, o, reg1);
1499                         ++o;
1500                 }
1501         }
1502         /* we need the values of the callee saves (Note: non omit-fp mode has no
1503          * callee saves) */
1504         start_callee_saves_offset = o;
1505         if (current_cconv->omit_fp) {
1506                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1507                 size_t c;
1508                 for (c = 0; c < n_callee_saves; ++c) {
1509                         const arch_register_t *reg = omit_fp_callee_saves[c];
1510                         arch_set_irn_register_req_out(start, o, reg->single_req);
1511                         arch_set_irn_register_out(start, o, reg);
1512                         ++o;
1513                 }
1514         }
1515         assert(n_outs == o);
1516
1517         return start;
1518 }
1519
1520 static ir_node *get_initial_sp(ir_graph *irg)
1521 {
1522         if (start_sp == NULL) {
1523                 ir_node *start = get_irg_start(irg);
1524                 start_sp = new_r_Proj(start, mode_gp, start_sp_offset);
1525         }
1526         return start_sp;
1527 }
1528
1529 static ir_node *get_initial_fp(ir_graph *irg)
1530 {
1531         if (start_fp == NULL) {
1532                 ir_node *start = get_irg_start(irg);
1533                 start_fp = new_r_Proj(start, mode_gp, start_fp_offset);
1534         }
1535         return start_fp;
1536 }
1537
1538 static ir_node *get_initial_mem(ir_graph *irg)
1539 {
1540         if (start_mem == NULL) {
1541                 ir_node *start = get_irg_start(irg);
1542                 start_mem = new_r_Proj(start, mode_M, start_mem_offset);
1543         }
1544         return start_mem;
1545 }
1546
1547 static ir_node *get_stack_pointer_for(ir_node *node)
1548 {
1549         /* get predecessor in stack_order list */
1550         ir_node *stack_pred = be_get_stack_pred(stackorder, node);
1551         ir_node *stack;
1552
1553         if (stack_pred == NULL) {
1554                 /* first stack user in the current block. We can simply use the
1555                  * initial sp_proj for it */
1556                 ir_graph *irg = get_irn_irg(node);
1557                 return get_initial_sp(irg);
1558         }
1559
1560         be_transform_node(stack_pred);
1561         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1562         if (stack == NULL) {
1563                 return get_stack_pointer_for(stack_pred);
1564         }
1565
1566         return stack;
1567 }
1568
1569 /**
1570  * transform a Return node into epilogue code + return statement
1571  */
1572 static ir_node *gen_Return(ir_node *node)
1573 {
1574         ir_node  *block     = get_nodes_block(node);
1575         ir_graph *irg       = get_irn_irg(node);
1576         ir_node  *new_block = be_transform_node(block);
1577         dbg_info *dbgi      = get_irn_dbg_info(node);
1578         ir_node  *mem       = get_Return_mem(node);
1579         ir_node  *new_mem   = be_transform_node(mem);
1580         ir_node  *sp        = get_stack_pointer_for(node);
1581         size_t    n_res     = get_Return_n_ress(node);
1582         struct obstack *be_obst = be_get_be_obst(irg);
1583         ir_node  *bereturn;
1584         ir_node **in;
1585         const arch_register_req_t **reqs;
1586         size_t    i;
1587         size_t    p;
1588         size_t    n_ins;
1589
1590         /* estimate number of return values */
1591         n_ins = 2 + n_res; /* memory + stackpointer, return values */
1592         if (current_cconv->omit_fp)
1593                 n_ins += ARRAY_SIZE(omit_fp_callee_saves);
1594
1595         in   = ALLOCAN(ir_node*, n_ins);
1596         reqs = OALLOCN(be_obst, const arch_register_req_t*, n_ins);
1597         p    = 0;
1598
1599         in[p]   = new_mem;
1600         reqs[p] = arch_no_register_req;
1601         ++p;
1602
1603         in[p]   = sp;
1604         reqs[p] = sp_reg->single_req;
1605         ++p;
1606
1607         /* result values */
1608         for (i = 0; i < n_res; ++i) {
1609                 ir_node                  *res_value     = get_Return_res(node, i);
1610                 ir_node                  *new_res_value = be_transform_node(res_value);
1611                 const reg_or_stackslot_t *slot          = &current_cconv->results[i];
1612                 assert(slot->req1 == NULL);
1613                 in[p]   = new_res_value;
1614                 reqs[p] = slot->req0;
1615                 ++p;
1616         }
1617         /* callee saves */
1618         if (current_cconv->omit_fp) {
1619                 ir_node  *start          = get_irg_start(irg);
1620                 size_t    n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1621                 for (i = 0; i < n_callee_saves; ++i) {
1622                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1623                         ir_mode               *mode  = reg->reg_class->mode;
1624                         ir_node               *value
1625                                         = new_r_Proj(start, mode, i + start_callee_saves_offset);
1626                         in[p]   = value;
1627                         reqs[p] = reg->single_req;
1628                         ++p;
1629                 }
1630         }
1631         assert(p == n_ins);
1632
1633         bereturn = new_bd_sparc_Return_reg(dbgi, new_block, n_ins, in);
1634         arch_set_irn_register_reqs_in(bereturn, reqs);
1635
1636         return bereturn;
1637 }
1638
1639 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1640                                      ir_node *value0, ir_node *value1)
1641 {
1642         ir_graph *irg   = current_ir_graph;
1643         ir_node  *sp    = get_irg_frame(irg);
1644         ir_node  *nomem = get_irg_no_mem(irg);
1645         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1646                                               mode_gp, NULL, 0, true);
1647         ir_mode  *mode;
1648         ir_node  *ldf;
1649         ir_node  *mem;
1650         set_irn_pinned(st, op_pin_state_floats);
1651
1652         if (value1 != NULL) {
1653                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1654                                                    mode_gp, NULL, 4, true);
1655                 ir_node *in[2] = { st, st1 };
1656                 ir_node *sync  = new_r_Sync(block, 2, in);
1657                 set_irn_pinned(st1, op_pin_state_floats);
1658                 mem  = sync;
1659                 mode = mode_fp2;
1660         } else {
1661                 mem  = st;
1662                 mode = mode_fp;
1663         }
1664
1665         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1666         set_irn_pinned(ldf, op_pin_state_floats);
1667
1668         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1669 }
1670
1671 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1672                                  ir_node *node, ir_mode *float_mode,
1673                                  ir_node **result)
1674 {
1675         ir_graph *irg   = current_ir_graph;
1676         ir_node  *stack = get_irg_frame(irg);
1677         ir_node  *nomem = get_irg_no_mem(irg);
1678         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1679                                      NULL, 0, true);
1680         int       bits  = get_mode_size_bits(float_mode);
1681         ir_node  *ld;
1682         set_irn_pinned(stf, op_pin_state_floats);
1683
1684         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1685         set_irn_pinned(ld, op_pin_state_floats);
1686         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1687
1688         if (bits == 64) {
1689                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1690                                                    NULL, 4, true);
1691                 set_irn_pinned(ld, op_pin_state_floats);
1692                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1693
1694                 arch_add_irn_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1695                 arch_add_irn_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1696         } else {
1697                 assert(bits == 32);
1698                 result[1] = NULL;
1699         }
1700 }
1701
1702 static ir_node *gen_Call(ir_node *node)
1703 {
1704         ir_graph        *irg          = get_irn_irg(node);
1705         ir_node         *callee       = get_Call_ptr(node);
1706         ir_node         *block        = get_nodes_block(node);
1707         ir_node         *new_block    = be_transform_node(block);
1708         ir_node         *mem          = get_Call_mem(node);
1709         ir_node         *new_mem      = be_transform_node(mem);
1710         dbg_info        *dbgi         = get_irn_dbg_info(node);
1711         ir_type         *type         = get_Call_type(node);
1712         size_t           n_params     = get_Call_n_params(node);
1713         size_t           n_ress       = get_method_n_ress(type);
1714         /* max inputs: memory, callee, register arguments */
1715         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1716         struct obstack  *obst         = be_get_be_obst(irg);
1717         calling_convention_t *cconv
1718                 = sparc_decide_calling_convention(type, NULL);
1719         size_t           n_param_regs = cconv->n_param_regs;
1720         /* param-regs + mem + stackpointer + callee */
1721         unsigned         max_inputs   = 3 + n_param_regs;
1722         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1723         const arch_register_req_t **in_req
1724                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1725         int              in_arity     = 0;
1726         int              sync_arity   = 0;
1727         int              n_caller_saves
1728                 = rbitset_popcount(cconv->caller_saves, N_SPARC_REGISTERS);
1729         ir_entity       *entity       = NULL;
1730         ir_node         *new_frame    = get_stack_pointer_for(node);
1731         bool             aggregate_return
1732                 = get_method_calling_convention(type) & cc_compound_ret;
1733         ir_node         *incsp;
1734         int              mem_pos;
1735         ir_node         *res;
1736         size_t           p;
1737         size_t           r;
1738         int              i;
1739         int              o;
1740         int              out_arity;
1741
1742         assert(n_params == get_method_n_params(type));
1743
1744         /* construct arguments */
1745
1746         /* memory input */
1747         in_req[in_arity] = arch_no_register_req;
1748         mem_pos          = in_arity;
1749         ++in_arity;
1750
1751         /* stack pointer input */
1752         /* construct an IncSP -> we have to always be sure that the stack is
1753          * aligned even if we don't push arguments on it */
1754         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1755                              cconv->param_stack_size, 1);
1756         in_req[in_arity] = sp_reg->single_req;
1757         in[in_arity]     = incsp;
1758         ++in_arity;
1759
1760         /* parameters */
1761         for (p = 0; p < n_params; ++p) {
1762                 ir_node                  *value      = get_Call_param(node, p);
1763                 ir_node                  *new_value  = be_transform_node(value);
1764                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1765                 ir_type                  *param_type = get_method_param_type(type, p);
1766                 ir_mode                  *mode       = get_type_mode(param_type);
1767                 ir_node                  *new_values[2];
1768                 ir_node                  *str;
1769                 int                       offset;
1770
1771                 if (mode_is_float(mode) && param->reg0 != NULL) {
1772                         unsigned size_bits = get_mode_size_bits(mode);
1773                         assert(size_bits <= 64);
1774                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1775                 } else {
1776                         new_values[0] = new_value;
1777                         new_values[1] = NULL;
1778                 }
1779
1780                 /* put value into registers */
1781                 if (param->reg0 != NULL) {
1782                         in[in_arity]     = new_values[0];
1783                         in_req[in_arity] = param->reg0->single_req;
1784                         ++in_arity;
1785                         if (new_values[1] == NULL)
1786                                 continue;
1787                 }
1788                 if (param->reg1 != NULL) {
1789                         assert(new_values[1] != NULL);
1790                         in[in_arity]     = new_values[1];
1791                         in_req[in_arity] = param->reg1->single_req;
1792                         ++in_arity;
1793                         continue;
1794                 }
1795
1796                 /* we need a store if we're here */
1797                 if (new_values[1] != NULL) {
1798                         new_value = new_values[1];
1799                         mode      = mode_gp;
1800                 }
1801
1802                 /* we need to skip over our save area when constructing the call
1803                  * arguments on stack */
1804                 offset = param->offset + SPARC_MIN_STACKSIZE;
1805
1806                 if (mode_is_float(mode)) {
1807                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1808                                          mode, NULL, offset, true);
1809                 } else {
1810                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1811                                                   new_mem, mode, NULL, offset, true);
1812                 }
1813                 set_irn_pinned(str, op_pin_state_floats);
1814                 sync_ins[sync_arity++] = str;
1815         }
1816
1817         /* construct memory input */
1818         if (sync_arity == 0) {
1819                 in[mem_pos] = new_mem;
1820         } else if (sync_arity == 1) {
1821                 in[mem_pos] = sync_ins[0];
1822         } else {
1823                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1824         }
1825
1826         if (is_SymConst(callee)) {
1827                 entity = get_SymConst_entity(callee);
1828         } else {
1829                 in[in_arity]     = be_transform_node(callee);
1830                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1831                 ++in_arity;
1832         }
1833         assert(in_arity <= (int)max_inputs);
1834
1835         /* outputs:
1836          *  - memory
1837          *  - results
1838          *  - caller saves
1839          */
1840         out_arity = 1 + cconv->n_reg_results + n_caller_saves;
1841
1842         /* create call node */
1843         if (entity != NULL) {
1844                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1845                                             entity, 0, aggregate_return);
1846         } else {
1847                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity,
1848                                             aggregate_return);
1849         }
1850         arch_set_irn_register_reqs_in(res, in_req);
1851
1852         /* create output register reqs */
1853         o = 0;
1854         arch_set_irn_register_req_out(res, o++, arch_no_register_req);
1855         /* add register requirements for the result regs */
1856         for (r = 0; r < n_ress; ++r) {
1857                 const reg_or_stackslot_t  *result_info = &cconv->results[r];
1858                 const arch_register_req_t *req         = result_info->req0;
1859                 if (req != NULL) {
1860                         arch_set_irn_register_req_out(res, o++, req);
1861                 }
1862                 assert(result_info->req1 == NULL);
1863         }
1864         for (i = 0; i < N_SPARC_REGISTERS; ++i) {
1865                 const arch_register_t *reg;
1866                 if (!rbitset_is_set(cconv->caller_saves, i))
1867                         continue;
1868                 reg = &sparc_registers[i];
1869                 arch_set_irn_register_req_out(res, o++, reg->single_req);
1870         }
1871         assert(o == out_arity);
1872
1873         /* copy pinned attribute */
1874         set_irn_pinned(res, get_irn_pinned(node));
1875
1876         /* IncSP to destroy the call stackframe */
1877         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1878         /* if we are the last IncSP producer in a block then we have to keep
1879          * the stack value.
1880          * Note: This here keeps all producers which is more than necessary */
1881         add_irn_dep(incsp, res);
1882         keep_alive(incsp);
1883
1884         pmap_insert(node_to_stack, node, incsp);
1885
1886         sparc_free_calling_convention(cconv);
1887         return res;
1888 }
1889
1890 static ir_node *gen_Sel(ir_node *node)
1891 {
1892         dbg_info  *dbgi      = get_irn_dbg_info(node);
1893         ir_node   *block     = get_nodes_block(node);
1894         ir_node   *new_block = be_transform_node(block);
1895         ir_node   *ptr       = get_Sel_ptr(node);
1896         ir_node   *new_ptr   = be_transform_node(ptr);
1897         ir_entity *entity    = get_Sel_entity(node);
1898
1899         /* must be the frame pointer all other sels must have been lowered
1900          * already */
1901         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1902
1903         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1904 }
1905
1906 static ir_node *gen_Alloc(ir_node *node)
1907 {
1908         dbg_info *dbgi       = get_irn_dbg_info(node);
1909         ir_node  *block      = get_nodes_block(node);
1910         ir_node  *new_block  = be_transform_node(block);
1911         ir_type  *type       = get_Alloc_type(node);
1912         ir_node  *size       = get_Alloc_count(node);
1913         ir_node  *stack_pred = get_stack_pointer_for(node);
1914         ir_node  *subsp;
1915         if (get_Alloc_where(node) != stack_alloc)
1916                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
1917         /* lowerer should have transformed all allocas to byte size */
1918         if (type != get_unknown_type() && get_type_size_bytes(type) != 1)
1919                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
1920
1921         if (is_Const(size)) {
1922                 ir_tarval *tv    = get_Const_tarval(size);
1923                 long       sizel = get_tarval_long(tv);
1924                 subsp = be_new_IncSP(sp_reg, new_block, stack_pred, sizel, 0);
1925                 set_irn_dbg_info(subsp, dbgi);
1926         } else {
1927                 ir_node *new_size = be_transform_node(size);
1928                 subsp = new_bd_sparc_SubSP(dbgi, new_block, stack_pred, new_size);
1929                 arch_set_irn_register(subsp, sp_reg);
1930         }
1931
1932         /* if we are the last IncSP producer in a block then we have to keep
1933          * the stack value.
1934          * Note: This here keeps all producers which is more than necessary */
1935         keep_alive(subsp);
1936
1937         pmap_insert(node_to_stack, node, subsp);
1938         /* the "result" is the unmodified sp value */
1939         return stack_pred;
1940 }
1941
1942 static ir_node *gen_Proj_Alloc(ir_node *node)
1943 {
1944         ir_node *alloc = get_Proj_pred(node);
1945         long     pn    = get_Proj_proj(node);
1946
1947         switch ((pn_Alloc)pn) {
1948         case pn_Alloc_M: {
1949                 ir_node *alloc_mem = get_Alloc_mem(alloc);
1950                 return be_transform_node(alloc_mem);
1951         }
1952         case pn_Alloc_res: {
1953                 ir_node *new_alloc = be_transform_node(alloc);
1954                 return new_alloc;
1955         }
1956         case pn_Alloc_X_regular:
1957         case pn_Alloc_X_except:
1958                 panic("sparc backend: exception output of alloc not supported (at %+F)",
1959                       node);
1960         }
1961         panic("sparc backend: invalid Proj->Alloc");
1962 }
1963
1964 static ir_node *gen_Free(ir_node *node)
1965 {
1966         dbg_info *dbgi       = get_irn_dbg_info(node);
1967         ir_node  *block      = get_nodes_block(node);
1968         ir_node  *new_block  = be_transform_node(block);
1969         ir_type  *type       = get_Free_type(node);
1970         ir_node  *size       = get_Free_count(node);
1971         ir_node  *mem        = get_Free_mem(node);
1972         ir_node  *new_mem    = be_transform_node(mem);
1973         ir_node  *stack_pred = get_stack_pointer_for(node);
1974         ir_node  *addsp;
1975         if (get_Alloc_where(node) != stack_alloc)
1976                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
1977         /* lowerer should have transformed all allocas to byte size */
1978         if (type != get_unknown_type() && get_type_size_bytes(type) != 1)
1979                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
1980
1981         if (is_Const(size)) {
1982                 ir_tarval *tv    = get_Const_tarval(size);
1983                 long       sizel = get_tarval_long(tv);
1984                 addsp = be_new_IncSP(sp_reg, new_block, stack_pred, -sizel, 0);
1985                 set_irn_dbg_info(addsp, dbgi);
1986         } else {
1987                 ir_node *new_size = be_transform_node(size);
1988                 addsp = new_bd_sparc_AddSP(dbgi, new_block, stack_pred, new_size);
1989                 arch_set_irn_register(addsp, sp_reg);
1990         }
1991
1992         /* if we are the last IncSP producer in a block then we have to keep
1993          * the stack value.
1994          * Note: This here keeps all producers which is more than necessary */
1995         keep_alive(addsp);
1996
1997         pmap_insert(node_to_stack, node, addsp);
1998         /* the "result" is the unmodified sp value */
1999         return new_mem;
2000 }
2001
2002 static const arch_register_req_t float1_req = {
2003         arch_register_req_type_normal,
2004         &sparc_reg_classes[CLASS_sparc_fp],
2005         NULL,
2006         0,
2007         0,
2008         1
2009 };
2010 static const arch_register_req_t float2_req = {
2011         arch_register_req_type_normal | arch_register_req_type_aligned,
2012         &sparc_reg_classes[CLASS_sparc_fp],
2013         NULL,
2014         0,
2015         0,
2016         2
2017 };
2018 static const arch_register_req_t float4_req = {
2019         arch_register_req_type_normal | arch_register_req_type_aligned,
2020         &sparc_reg_classes[CLASS_sparc_fp],
2021         NULL,
2022         0,
2023         0,
2024         4
2025 };
2026
2027
2028 static const arch_register_req_t *get_float_req(ir_mode *mode)
2029 {
2030         unsigned bits = get_mode_size_bits(mode);
2031
2032         assert(mode_is_float(mode));
2033         if (bits == 32) {
2034                 return &float1_req;
2035         } else if (bits == 64) {
2036                 return &float2_req;
2037         } else {
2038                 assert(bits == 128);
2039                 return &float4_req;
2040         }
2041 }
2042
2043 /**
2044  * Transform some Phi nodes
2045  */
2046 static ir_node *gen_Phi(ir_node *node)
2047 {
2048         const arch_register_req_t *req;
2049         ir_node  *block = be_transform_node(get_nodes_block(node));
2050         ir_graph *irg   = current_ir_graph;
2051         dbg_info *dbgi  = get_irn_dbg_info(node);
2052         ir_mode  *mode  = get_irn_mode(node);
2053         ir_node  *phi;
2054
2055         if (mode_needs_gp_reg(mode)) {
2056                 /* we shouldn't have any 64bit stuff around anymore */
2057                 assert(get_mode_size_bits(mode) <= 32);
2058                 /* all integer operations are on 32bit registers now */
2059                 mode = mode_gp;
2060                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
2061         } else if (mode_is_float(mode)) {
2062                 mode = mode;
2063                 req  = get_float_req(mode);
2064         } else {
2065                 req = arch_no_register_req;
2066         }
2067
2068         /* phi nodes allow loops, so we use the old arguments for now
2069          * and fix this later */
2070         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
2071         copy_node_attr(irg, node, phi);
2072         be_duplicate_deps(node, phi);
2073         arch_set_irn_register_req_out(phi, 0, req);
2074         be_enqueue_preds(node);
2075         return phi;
2076 }
2077
2078 /**
2079  * Transform a Proj from a Load.
2080  */
2081 static ir_node *gen_Proj_Load(ir_node *node)
2082 {
2083         ir_node  *load     = get_Proj_pred(node);
2084         ir_node  *new_load = be_transform_node(load);
2085         dbg_info *dbgi     = get_irn_dbg_info(node);
2086         long      pn       = get_Proj_proj(node);
2087
2088         /* renumber the proj */
2089         switch (get_sparc_irn_opcode(new_load)) {
2090         case iro_sparc_Ld:
2091                 /* handle all gp loads equal: they have the same proj numbers. */
2092                 if (pn == pn_Load_res) {
2093                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
2094                 } else if (pn == pn_Load_M) {
2095                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2096                 }
2097                 break;
2098         case iro_sparc_Ldf:
2099                 if (pn == pn_Load_res) {
2100                         const sparc_load_store_attr_t *attr
2101                                 = get_sparc_load_store_attr_const(new_load);
2102                         ir_mode *mode = attr->load_store_mode;
2103                         return new_rd_Proj(dbgi, new_load, mode, pn_sparc_Ldf_res);
2104                 } else if (pn == pn_Load_M) {
2105                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2106                 }
2107                 break;
2108         default:
2109                 break;
2110         }
2111         panic("Unsupported Proj from Load");
2112 }
2113
2114 static ir_node *gen_Proj_Store(ir_node *node)
2115 {
2116         ir_node  *store     = get_Proj_pred(node);
2117         ir_node  *new_store = be_transform_node(store);
2118         long      pn        = get_Proj_proj(node);
2119
2120         /* renumber the proj */
2121         switch (get_sparc_irn_opcode(new_store)) {
2122         case iro_sparc_St:
2123                 if (pn == pn_Store_M) {
2124                         return new_store;
2125                 }
2126                 break;
2127         case iro_sparc_Stf:
2128                 if (pn == pn_Store_M) {
2129                         return new_store;
2130                 }
2131                 break;
2132         default:
2133                 break;
2134         }
2135         panic("Unsupported Proj from Store");
2136 }
2137
2138 /**
2139  * Transform the Projs from a Cmp.
2140  */
2141 static ir_node *gen_Proj_Cmp(ir_node *node)
2142 {
2143         (void) node;
2144         panic("not implemented");
2145 }
2146
2147 /**
2148  * transform Projs from a Div
2149  */
2150 static ir_node *gen_Proj_Div(ir_node *node)
2151 {
2152         ir_node  *pred     = get_Proj_pred(node);
2153         ir_node  *new_pred = be_transform_node(pred);
2154         long      pn       = get_Proj_proj(node);
2155         ir_mode  *res_mode;
2156
2157         if (is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)) {
2158                 res_mode = mode_gp;
2159         } else if (is_sparc_fdiv(new_pred)) {
2160                 res_mode = get_Div_resmode(pred);
2161         } else {
2162                 panic("sparc backend: Div transformed to something unexpected: %+F",
2163                       new_pred);
2164         }
2165         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
2166         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
2167         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
2168         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
2169         switch (pn) {
2170         case pn_Div_res:
2171                 return new_r_Proj(new_pred, res_mode, pn_sparc_SDiv_res);
2172         case pn_Div_M:
2173                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
2174         default:
2175                 break;
2176         }
2177         panic("Unsupported Proj from Div");
2178 }
2179
2180 static ir_node *get_frame_base(ir_graph *irg)
2181 {
2182         if (frame_base == NULL) {
2183                 if (current_cconv->omit_fp) {
2184                         frame_base = get_initial_sp(irg);
2185                 } else {
2186                         frame_base = get_initial_fp(irg);
2187                 }
2188         }
2189         return frame_base;
2190 }
2191
2192 static ir_node *gen_Proj_Start(ir_node *node)
2193 {
2194         ir_node *block     = get_nodes_block(node);
2195         ir_node *new_block = be_transform_node(block);
2196         long     pn        = get_Proj_proj(node);
2197         /* make sure prolog is constructed */
2198         be_transform_node(get_Proj_pred(node));
2199
2200         switch ((pn_Start) pn) {
2201         case pn_Start_X_initial_exec:
2202                 /* exchange ProjX with a jump */
2203                 return new_bd_sparc_Ba(NULL, new_block);
2204         case pn_Start_M: {
2205                 ir_graph *irg = get_irn_irg(node);
2206                 return get_initial_mem(irg);
2207         }
2208         case pn_Start_T_args:
2209                 return new_r_Bad(get_irn_irg(block), mode_T);
2210         case pn_Start_P_frame_base:
2211                 return get_frame_base(get_irn_irg(block));
2212         }
2213         panic("Unexpected start proj: %ld\n", pn);
2214 }
2215
2216 static ir_node *gen_Proj_Proj_Start(ir_node *node)
2217 {
2218         long      pn        = get_Proj_proj(node);
2219         ir_node  *block     = get_nodes_block(node);
2220         ir_graph *irg       = get_irn_irg(node);
2221         ir_node  *new_block = be_transform_node(block);
2222         ir_node  *args      = get_Proj_pred(node);
2223         ir_node  *start     = get_Proj_pred(args);
2224         ir_node  *new_start = be_transform_node(start);
2225         const reg_or_stackslot_t *param;
2226
2227         /* Proj->Proj->Start must be a method argument */
2228         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
2229
2230         param = &current_cconv->parameters[pn];
2231
2232         if (param->reg0 != NULL) {
2233                 /* argument transmitted in register */
2234                 const arch_register_t *reg      = param->reg0;
2235                 ir_mode               *reg_mode = reg->reg_class->mode;
2236                 long                   new_pn   = param->reg_offset + start_params_offset;
2237                 ir_node               *value    = new_r_Proj(new_start, reg_mode, new_pn);
2238                 bool                   is_float = false;
2239
2240                 {
2241                         ir_entity *entity      = get_irg_entity(irg);
2242                         ir_type   *method_type = get_entity_type(entity);
2243                         if (pn < (long)get_method_n_params(method_type)) {
2244                                 ir_type *param_type = get_method_param_type(method_type, pn);
2245                                 ir_mode *mode       = get_type_mode(param_type);
2246                                 is_float = mode_is_float(mode);
2247                         }
2248                 }
2249
2250                 if (is_float) {
2251                         const arch_register_t *reg1 = param->reg1;
2252                         ir_node *value1 = NULL;
2253
2254                         if (reg1 != NULL) {
2255                                 ir_mode *reg1_mode = reg1->reg_class->mode;
2256                                 value1 = new_r_Proj(new_start, reg1_mode, new_pn+1);
2257                         } else if (param->entity != NULL) {
2258                                 ir_node *fp  = get_initial_fp(irg);
2259                                 ir_node *mem = get_initial_mem(irg);
2260                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
2261                                                                    mode_gp, param->entity,
2262                                                                    0, true);
2263                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
2264                         }
2265
2266                         /* convert integer value to float */
2267                         value = bitcast_int_to_float(NULL, new_block, value, value1);
2268                 }
2269                 return value;
2270         } else {
2271                 /* argument transmitted on stack */
2272                 ir_node *mem  = get_initial_mem(irg);
2273                 ir_mode *mode = get_type_mode(param->type);
2274                 ir_node *base = get_frame_base(irg);
2275                 ir_node *load;
2276                 ir_node *value;
2277
2278                 if (mode_is_float(mode)) {
2279                         load  = create_ldf(NULL, new_block, base, mem, mode,
2280                                            param->entity, 0, true);
2281                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2282                 } else {
2283                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2284                                                     param->entity, 0, true);
2285                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2286                 }
2287                 set_irn_pinned(load, op_pin_state_floats);
2288
2289                 return value;
2290         }
2291 }
2292
2293 static ir_node *gen_Proj_Call(ir_node *node)
2294 {
2295         long     pn        = get_Proj_proj(node);
2296         ir_node *call      = get_Proj_pred(node);
2297         ir_node *new_call  = be_transform_node(call);
2298
2299         switch ((pn_Call) pn) {
2300         case pn_Call_M:
2301                 return new_r_Proj(new_call, mode_M, 0);
2302         case pn_Call_X_regular:
2303         case pn_Call_X_except:
2304         case pn_Call_T_result:
2305                 break;
2306         }
2307         panic("Unexpected Call proj %ld\n", pn);
2308 }
2309
2310 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2311 {
2312         long                  pn            = get_Proj_proj(node);
2313         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2314         ir_node              *new_call      = be_transform_node(call);
2315         ir_type              *function_type = get_Call_type(call);
2316         calling_convention_t *cconv
2317                 = sparc_decide_calling_convention(function_type, NULL);
2318         const reg_or_stackslot_t  *res  = &cconv->results[pn];
2319         ir_mode                   *mode = get_irn_mode(node);
2320         long                       new_pn = 1 + res->reg_offset;
2321
2322         assert(res->req0 != NULL && res->req1 == NULL);
2323         if (mode_needs_gp_reg(mode)) {
2324                 mode = mode_gp;
2325         }
2326         sparc_free_calling_convention(cconv);
2327
2328         return new_r_Proj(new_call, mode, new_pn);
2329 }
2330
2331 /**
2332  * Transform a Proj node.
2333  */
2334 static ir_node *gen_Proj(ir_node *node)
2335 {
2336         ir_node *pred = get_Proj_pred(node);
2337
2338         switch (get_irn_opcode(pred)) {
2339         case iro_Alloc:
2340                 return gen_Proj_Alloc(node);
2341         case iro_Store:
2342                 return gen_Proj_Store(node);
2343         case iro_Load:
2344                 return gen_Proj_Load(node);
2345         case iro_Call:
2346                 return gen_Proj_Call(node);
2347         case iro_Cmp:
2348                 return gen_Proj_Cmp(node);
2349         case iro_Cond:
2350                 return be_duplicate_node(node);
2351         case iro_Div:
2352                 return gen_Proj_Div(node);
2353         case iro_Start:
2354                 return gen_Proj_Start(node);
2355         case iro_Proj: {
2356                 ir_node *pred_pred = get_Proj_pred(pred);
2357                 if (is_Call(pred_pred)) {
2358                         return gen_Proj_Proj_Call(node);
2359                 } else if (is_Start(pred_pred)) {
2360                         return gen_Proj_Proj_Start(node);
2361                 }
2362                 /* FALLTHROUGH */
2363         }
2364         default:
2365                 if (is_sparc_AddCC_t(pred)) {
2366                         return gen_Proj_AddCC_t(node);
2367                 } else if (is_sparc_SubCC_t(pred)) {
2368                         return gen_Proj_SubCC_t(node);
2369                 }
2370                 panic("code selection didn't expect Proj after %+F\n", pred);
2371         }
2372 }
2373
2374 /**
2375  * transform a Jmp
2376  */
2377 static ir_node *gen_Jmp(ir_node *node)
2378 {
2379         ir_node  *block     = get_nodes_block(node);
2380         ir_node  *new_block = be_transform_node(block);
2381         dbg_info *dbgi      = get_irn_dbg_info(node);
2382
2383         return new_bd_sparc_Ba(dbgi, new_block);
2384 }
2385
2386 /**
2387  * configure transformation callbacks
2388  */
2389 static void sparc_register_transformers(void)
2390 {
2391         be_start_transform_setup();
2392
2393         be_set_transform_function(op_Add,          gen_Add);
2394         be_set_transform_function(op_Alloc,        gen_Alloc);
2395         be_set_transform_function(op_And,          gen_And);
2396         be_set_transform_function(op_Call,         gen_Call);
2397         be_set_transform_function(op_Cmp,          gen_Cmp);
2398         be_set_transform_function(op_Cond,         gen_Cond);
2399         be_set_transform_function(op_Const,        gen_Const);
2400         be_set_transform_function(op_Conv,         gen_Conv);
2401         be_set_transform_function(op_Div,          gen_Div);
2402         be_set_transform_function(op_Eor,          gen_Eor);
2403         be_set_transform_function(op_Free,         gen_Free);
2404         be_set_transform_function(op_Jmp,          gen_Jmp);
2405         be_set_transform_function(op_Load,         gen_Load);
2406         be_set_transform_function(op_Minus,        gen_Minus);
2407         be_set_transform_function(op_Mul,          gen_Mul);
2408         be_set_transform_function(op_Mulh,         gen_Mulh);
2409         be_set_transform_function(op_Not,          gen_Not);
2410         be_set_transform_function(op_Or,           gen_Or);
2411         be_set_transform_function(op_Phi,          gen_Phi);
2412         be_set_transform_function(op_Proj,         gen_Proj);
2413         be_set_transform_function(op_Return,       gen_Return);
2414         be_set_transform_function(op_Sel,          gen_Sel);
2415         be_set_transform_function(op_Shl,          gen_Shl);
2416         be_set_transform_function(op_Shr,          gen_Shr);
2417         be_set_transform_function(op_Shrs,         gen_Shrs);
2418         be_set_transform_function(op_Start,        gen_Start);
2419         be_set_transform_function(op_Store,        gen_Store);
2420         be_set_transform_function(op_Sub,          gen_Sub);
2421         be_set_transform_function(op_SymConst,     gen_SymConst);
2422         be_set_transform_function(op_Unknown,      gen_Unknown);
2423
2424         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2425         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2426         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2427         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2428         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2429 }
2430
2431 /**
2432  * Transform a Firm graph into a SPARC graph.
2433  */
2434 void sparc_transform_graph(ir_graph *irg)
2435 {
2436         ir_entity *entity = get_irg_entity(irg);
2437         ir_type   *frame_type;
2438
2439         sparc_register_transformers();
2440
2441         node_to_stack = pmap_create();
2442
2443         mode_gp    = mode_Iu;
2444         mode_fp    = mode_F;
2445         mode_fp2   = mode_D;
2446         mode_flags = mode_Bu;
2447         //mode_fp4 = ?
2448
2449         start_mem  = NULL;
2450         start_g0   = NULL;
2451         start_g7   = NULL;
2452         start_sp   = NULL;
2453         start_fp   = NULL;
2454         frame_base = NULL;
2455
2456         stackorder = be_collect_stacknodes(irg);
2457         current_cconv
2458                 = sparc_decide_calling_convention(get_entity_type(entity), irg);
2459         if (sparc_variadic_fixups(irg, current_cconv)) {
2460                 sparc_free_calling_convention(current_cconv);
2461                 current_cconv
2462                         = sparc_decide_calling_convention(get_entity_type(entity), irg);
2463         }
2464         sparc_create_stacklayout(irg, current_cconv);
2465         be_add_parameter_entity_stores(irg);
2466
2467         be_transform_graph(irg, NULL);
2468
2469         be_free_stackorder(stackorder);
2470         sparc_free_calling_convention(current_cconv);
2471
2472         frame_type = get_irg_frame_type(irg);
2473         if (get_type_state(frame_type) == layout_undefined)
2474                 default_layout_compound_type(frame_type);
2475
2476         pmap_destroy(node_to_stack);
2477         node_to_stack = NULL;
2478
2479         be_add_missing_keeps(irg);
2480
2481         /* do code placement, to optimize the position of constants */
2482         place_code(irg);
2483 }
2484
2485 void sparc_init_transform(void)
2486 {
2487         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2488 }