36a98639f32485653fe905c5fe48aa5fe1070e22
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include <stdint.h>
29 #include <stdbool.h>
30
31 #include "irnode_t.h"
32 #include "irgraph_t.h"
33 #include "irmode_t.h"
34 #include "irgmod.h"
35 #include "iredges.h"
36 #include "ircons.h"
37 #include "irprintf.h"
38 #include "iroptimize.h"
39 #include "dbginfo.h"
40 #include "iropt_t.h"
41 #include "debug.h"
42 #include "error.h"
43 #include "util.h"
44
45 #include "../benode.h"
46 #include "../beirg.h"
47 #include "../beutil.h"
48 #include "../betranshlp.h"
49 #include "../beabihelper.h"
50 #include "bearch_sparc_t.h"
51
52 #include "sparc_nodes_attr.h"
53 #include "sparc_transform.h"
54 #include "sparc_new_nodes.h"
55 #include "gen_sparc_new_nodes.h"
56
57 #include "gen_sparc_regalloc_if.h"
58 #include "sparc_cconv.h"
59
60 #include <limits.h>
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 static beabi_helper_env_t    *abihelper;
65 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
66 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
67 static calling_convention_t  *cconv  = NULL;
68 static ir_mode               *mode_gp;
69 static ir_mode               *mode_flags;
70 static ir_mode               *mode_fp;
71 static ir_mode               *mode_fp2;
72 //static ir_mode               *mode_fp4;
73 static pmap                  *node_to_stack;
74
75 static inline bool mode_needs_gp_reg(ir_mode *mode)
76 {
77         if (mode_is_int(mode) || mode_is_reference(mode)) {
78                 /* we should only see 32bit code */
79                 assert(get_mode_size_bits(mode) <= 32);
80                 return true;
81         }
82         return false;
83 }
84
85 /**
86  * Create an And that will zero out upper bits.
87  *
88  * @param dbgi      debug info
89  * @param block     the basic block
90  * @param op        the original node
91  * @param src_bits  number of lower bits that will remain
92  */
93 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
94                                    int src_bits)
95 {
96         if (src_bits == 8) {
97                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
98         } else if (src_bits == 16) {
99                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
100                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
101                 return rshift;
102         } else {
103                 panic("zero extension only supported for 8 and 16 bits");
104         }
105 }
106
107 /**
108  * Generate code for a sign extension.
109  *
110  * @param dbgi      debug info
111  * @param block     the basic block
112  * @param op        the original node
113  * @param src_bits  number of lower bits that will remain
114  */
115 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
116                                    int src_bits)
117 {
118         int shift_width = 32 - src_bits;
119         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
120         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
121         return rshift_node;
122 }
123
124 /**
125  * returns true if it is assured, that the upper bits of a node are "clean"
126  * which means for a 16 or 8 bit value, that the upper bits in the register
127  * are 0 for unsigned and a copy of the last significant bit for signed
128  * numbers.
129  */
130 static bool upper_bits_clean(ir_node *transformed_node, ir_mode *mode)
131 {
132         (void) transformed_node;
133         (void) mode;
134         /* TODO */
135         return false;
136 }
137
138 /**
139  * Extend a value to 32 bit signed/unsigned depending on its mode.
140  *
141  * @param dbgi      debug info
142  * @param block     the basic block
143  * @param op        the original node
144  * @param orig_mode the original mode of op
145  */
146 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
147                               ir_mode *orig_mode)
148 {
149         int bits = get_mode_size_bits(orig_mode);
150         if (bits == 32)
151                 return op;
152
153         if (mode_is_signed(orig_mode)) {
154                 return gen_sign_extension(dbgi, block, op, bits);
155         } else {
156                 return gen_zero_extension(dbgi, block, op, bits);
157         }
158 }
159
160 typedef enum {
161         MATCH_NONE         = 0,
162         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
163         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
164                                            influence the significant lower bit at
165                                            all (for cases where mode < 32bit) */
166 } match_flags_t;
167 ENUM_BITSET(match_flags_t)
168
169 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
170 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
171 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
172 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
173
174 /**
175  * checks if a node's value can be encoded as a immediate
176  */
177 static bool is_imm_encodeable(const ir_node *node)
178 {
179         long value;
180         if (!is_Const(node))
181                 return false;
182
183         value = get_tarval_long(get_Const_tarval(node));
184         return sparc_is_value_imm_encodeable(value);
185 }
186
187 static bool needs_extension(ir_mode *mode)
188 {
189         return get_mode_size_bits(mode) < get_mode_size_bits(mode_gp);
190 }
191
192 /**
193  * Check, if a given node is a Down-Conv, ie. a integer Conv
194  * from a mode with a mode with more bits to a mode with lesser bits.
195  * Moreover, we return only true if the node has not more than 1 user.
196  *
197  * @param node   the node
198  * @return non-zero if node is a Down-Conv
199  */
200 static bool is_downconv(const ir_node *node)
201 {
202         ir_mode *src_mode;
203         ir_mode *dest_mode;
204
205         if (!is_Conv(node))
206                 return false;
207
208         src_mode  = get_irn_mode(get_Conv_op(node));
209         dest_mode = get_irn_mode(node);
210         return
211                 mode_needs_gp_reg(src_mode)  &&
212                 mode_needs_gp_reg(dest_mode) &&
213                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
214 }
215
216 static ir_node *sparc_skip_downconv(ir_node *node)
217 {
218         while (is_downconv(node)) {
219                 node = get_Conv_op(node);
220         }
221         return node;
222 }
223
224 /**
225  * helper function for binop operations
226  *
227  * @param new_reg  register generation function ptr
228  * @param new_imm  immediate generation function ptr
229  */
230 static ir_node *gen_helper_binop_args(ir_node *node,
231                                       ir_node *op1, ir_node *op2,
232                                       match_flags_t flags,
233                                       new_binop_reg_func new_reg,
234                                       new_binop_imm_func new_imm)
235 {
236         dbg_info *dbgi  = get_irn_dbg_info(node);
237         ir_node  *block = be_transform_node(get_nodes_block(node));
238         ir_node  *new_op1;
239         ir_node  *new_op2;
240         ir_mode  *mode1;
241         ir_mode  *mode2;
242
243         if (flags & MATCH_MODE_NEUTRAL) {
244                 op1 = sparc_skip_downconv(op1);
245                 op2 = sparc_skip_downconv(op2);
246         }
247         mode1 = get_irn_mode(op1);
248         mode2 = get_irn_mode(op2);
249         /* we shouldn't see 64bit code */
250         assert(get_mode_size_bits(mode1) <= 32);
251         assert(get_mode_size_bits(mode2) <= 32);
252
253         if (is_imm_encodeable(op2)) {
254                 ir_node *new_op1   = be_transform_node(op1);
255                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
256                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
257                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
258                 }
259                 return new_imm(dbgi, block, new_op1, NULL, immediate);
260         }
261         new_op2 = be_transform_node(op2);
262         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode2)) {
263                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
264         }
265
266         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
267                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
268                 return new_imm(dbgi, block, new_op2, NULL, immediate);
269         }
270
271         new_op1 = be_transform_node(op1);
272         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(mode1)) {
273                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
274         }
275         return new_reg(dbgi, block, new_op1, new_op2);
276 }
277
278 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
279                                  new_binop_reg_func new_reg,
280                                  new_binop_imm_func new_imm)
281 {
282         ir_node *op1 = get_binop_left(node);
283         ir_node *op2 = get_binop_right(node);
284         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
285 }
286
287 /**
288  * helper function for FP binop operations
289  */
290 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
291                                    new_binop_fp_func new_func_single,
292                                    new_binop_fp_func new_func_double,
293                                    new_binop_fp_func new_func_quad)
294 {
295         ir_node  *block   = be_transform_node(get_nodes_block(node));
296         ir_node  *op1     = get_binop_left(node);
297         ir_node  *new_op1 = be_transform_node(op1);
298         ir_node  *op2     = get_binop_right(node);
299         ir_node  *new_op2 = be_transform_node(op2);
300         dbg_info *dbgi    = get_irn_dbg_info(node);
301         unsigned  bits    = get_mode_size_bits(mode);
302
303         switch (bits) {
304         case 32:
305                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
306         case 64:
307                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
308         case 128:
309                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
310         default:
311                 break;
312         }
313         panic("unsupported mode %+F for float op", mode);
314 }
315
316 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
317                                   new_unop_fp_func new_func_single,
318                                   new_unop_fp_func new_func_double,
319                                   new_unop_fp_func new_func_quad)
320 {
321         ir_node  *block   = be_transform_node(get_nodes_block(node));
322         ir_node  *op1     = get_binop_left(node);
323         ir_node  *new_op1 = be_transform_node(op1);
324         dbg_info *dbgi    = get_irn_dbg_info(node);
325         unsigned  bits    = get_mode_size_bits(mode);
326
327         switch (bits) {
328         case 32:
329                 return new_func_single(dbgi, block, new_op1, mode);
330         case 64:
331                 return new_func_double(dbgi, block, new_op1, mode);
332         case 128:
333                 return new_func_quad(dbgi, block, new_op1, mode);
334         default:
335                 break;
336         }
337         panic("unsupported mode %+F for float op", mode);
338 }
339
340 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
341                                         ir_node *op1, ir_node *flags,
342                                         ir_entity *imm_entity, int32_t imm);
343
344 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
345                                         ir_node *op1, ir_node *op2,
346                                         ir_node *flags);
347
348 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
349                                   new_binopx_reg_func new_binopx_reg,
350                                   new_binopx_imm_func new_binopx_imm)
351 {
352         dbg_info *dbgi      = get_irn_dbg_info(node);
353         ir_node  *block     = be_transform_node(get_nodes_block(node));
354         ir_node  *op1       = get_irn_n(node, 0);
355         ir_node  *op2       = get_irn_n(node, 1);
356         ir_node  *flags     = get_irn_n(node, 2);
357         ir_node  *new_flags = be_transform_node(flags);
358         ir_node  *new_op1;
359         ir_node  *new_op2;
360
361         /* only support for mode-neutral implemented so far */
362         assert(match_flags & MATCH_MODE_NEUTRAL);
363
364         if (is_imm_encodeable(op2)) {
365                 ir_node *new_op1   = be_transform_node(op1);
366                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
367                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
368         }
369         new_op2 = be_transform_node(op2);
370         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
371                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
372                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
373         }
374         new_op1 = be_transform_node(op1);
375         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
376
377 }
378
379 static ir_node *get_g0(void)
380 {
381         return be_prolog_get_reg_value(abihelper, &sparc_registers[REG_G0]);
382 }
383
384 typedef struct address_t {
385         ir_node   *ptr;
386         ir_node   *ptr2;
387         ir_entity *entity;
388         int32_t    offset;
389 } address_t;
390
391 /**
392  * Match a load/store address
393  */
394 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
395 {
396         ir_node   *base   = ptr;
397         ir_node   *ptr2   = NULL;
398         int32_t    offset = 0;
399         ir_entity *entity = NULL;
400
401         if (is_Add(base)) {
402                 ir_node *add_right = get_Add_right(base);
403                 if (is_Const(add_right)) {
404                         base    = get_Add_left(base);
405                         offset += get_tarval_long(get_Const_tarval(add_right));
406                 }
407         }
408         /* Note that we don't match sub(x, Const) or chains of adds/subs
409          * because this should all be normalized by now */
410
411         /* we only use the symconst if we're the only user otherwise we probably
412          * won't save anything but produce multiple sethi+or combinations with
413          * just different offsets */
414         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
415                 dbg_info *dbgi      = get_irn_dbg_info(ptr);
416                 ir_node  *block     = get_nodes_block(ptr);
417                 ir_node  *new_block = be_transform_node(block);
418                 entity = get_SymConst_entity(base);
419                 base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
420         } else if (use_ptr2 && is_Add(base) && entity == NULL && offset == 0) {
421                 ptr2 = be_transform_node(get_Add_right(base));
422                 base = be_transform_node(get_Add_left(base));
423         } else {
424                 if (sparc_is_value_imm_encodeable(offset)) {
425                         base = be_transform_node(base);
426                 } else {
427                         base   = be_transform_node(ptr);
428                         offset = 0;
429                 }
430         }
431
432         address->ptr    = base;
433         address->ptr2   = ptr2;
434         address->entity = entity;
435         address->offset = offset;
436 }
437
438 /**
439  * Creates an sparc Add.
440  *
441  * @param node   FIRM node
442  * @return the created sparc Add node
443  */
444 static ir_node *gen_Add(ir_node *node)
445 {
446         ir_mode *mode = get_irn_mode(node);
447         ir_node *right;
448
449         if (mode_is_float(mode)) {
450                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
451                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
452         }
453
454         /* special case: + 0x1000 can be represented as - 0x1000 */
455         right = get_Add_right(node);
456         if (is_Const(right)) {
457                 ir_node   *left = get_Add_left(node);
458                 ir_tarval *tv;
459                 uint32_t   val;
460                 /* is this simple address arithmetic? then we can let the linker do
461                  * the calculation. */
462                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
463                         dbg_info *dbgi  = get_irn_dbg_info(node);
464                         ir_node  *block = be_transform_node(get_nodes_block(node));
465                         address_t address;
466
467                         /* the value of use_ptr2 shouldn't matter here */
468                         match_address(node, &address, false);
469                         assert(is_sparc_SetHi(address.ptr));
470                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
471                                                    address.entity, address.offset);
472                 }
473
474                 tv  = get_Const_tarval(right);
475                 val = get_tarval_long(tv);
476                 if (val == 0x1000) {
477                         dbg_info *dbgi   = get_irn_dbg_info(node);
478                         ir_node  *block  = be_transform_node(get_nodes_block(node));
479                         ir_node  *op     = get_Add_left(node);
480                         ir_node  *new_op = be_transform_node(op);
481                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
482                 }
483         }
484
485         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
486                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
487 }
488
489 static ir_node *gen_AddCC_t(ir_node *node)
490 {
491         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
492                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
493 }
494
495 static ir_node *gen_Proj_AddCC_t(ir_node *node)
496 {
497         long     pn       = get_Proj_proj(node);
498         ir_node *pred     = get_Proj_pred(node);
499         ir_node *new_pred = be_transform_node(pred);
500
501         switch (pn) {
502         case pn_sparc_AddCC_t_res:
503                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
504         case pn_sparc_AddCC_t_flags:
505                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
506         default:
507                 panic("Invalid AddCC_t proj found");
508         }
509 }
510
511 static ir_node *gen_AddX_t(ir_node *node)
512 {
513         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
514                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
515 }
516
517 /**
518  * Creates an sparc Sub.
519  *
520  * @param node       FIRM node
521  * @return the created sparc Sub node
522  */
523 static ir_node *gen_Sub(ir_node *node)
524 {
525         ir_mode *mode = get_irn_mode(node);
526
527         if (mode_is_float(mode)) {
528                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
529                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
530         }
531
532         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
533                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
534 }
535
536 static ir_node *gen_SubCC_t(ir_node *node)
537 {
538         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
539                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
540 }
541
542 static ir_node *gen_Proj_SubCC_t(ir_node *node)
543 {
544         long     pn       = get_Proj_proj(node);
545         ir_node *pred     = get_Proj_pred(node);
546         ir_node *new_pred = be_transform_node(pred);
547
548         switch (pn) {
549         case pn_sparc_SubCC_t_res:
550                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
551         case pn_sparc_SubCC_t_flags:
552                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
553         default:
554                 panic("Invalid SubCC_t proj found");
555         }
556 }
557
558 static ir_node *gen_SubX_t(ir_node *node)
559 {
560         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
561                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
562 }
563
564 static ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
565                            ir_node *mem, ir_mode *mode, ir_entity *entity,
566                            long offset, bool is_frame_entity)
567 {
568         unsigned bits = get_mode_size_bits(mode);
569         assert(mode_is_float(mode));
570         if (bits == 32) {
571                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
572                                           offset, is_frame_entity);
573         } else if (bits == 64) {
574                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
575                                           offset, is_frame_entity);
576         } else {
577                 assert(bits == 128);
578                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
579                                           offset, is_frame_entity);
580         }
581 }
582
583 static ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
584                            ir_node *ptr, ir_node *mem, ir_mode *mode,
585                            ir_entity *entity, long offset,
586                            bool is_frame_entity)
587 {
588         unsigned bits = get_mode_size_bits(mode);
589         assert(mode_is_float(mode));
590         if (bits == 32) {
591                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
592                                           offset, is_frame_entity);
593         } else if (bits == 64) {
594                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
595                                           offset, is_frame_entity);
596         } else {
597                 assert(bits == 128);
598                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
599                                           offset, is_frame_entity);
600         }
601 }
602
603 /**
604  * Transforms a Load.
605  *
606  * @param node    the ir Load node
607  * @return the created sparc Load node
608  */
609 static ir_node *gen_Load(ir_node *node)
610 {
611         dbg_info *dbgi     = get_irn_dbg_info(node);
612         ir_mode  *mode     = get_Load_mode(node);
613         ir_node  *block    = be_transform_node(get_nodes_block(node));
614         ir_node  *ptr      = get_Load_ptr(node);
615         ir_node  *mem      = get_Load_mem(node);
616         ir_node  *new_mem  = be_transform_node(mem);
617         ir_node  *new_load = NULL;
618         address_t address;
619
620         if (get_Load_unaligned(node) == align_non_aligned) {
621                 panic("sparc: transformation of unaligned Loads not implemented yet");
622         }
623
624         if (mode_is_float(mode)) {
625                 match_address(ptr, &address, false);
626                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
627                                       address.entity, address.offset, false);
628         } else {
629                 match_address(ptr, &address, true);
630                 if (address.ptr2 != NULL) {
631                         assert(address.entity == NULL && address.offset == 0);
632                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
633                                                        address.ptr2, new_mem, mode);
634                 } else {
635                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
636                                                        mode, address.entity, address.offset,
637                                                        false);
638                 }
639         }
640         set_irn_pinned(new_load, get_irn_pinned(node));
641
642         return new_load;
643 }
644
645 /**
646  * Transforms a Store.
647  *
648  * @param node    the ir Store node
649  * @return the created sparc Store node
650  */
651 static ir_node *gen_Store(ir_node *node)
652 {
653         ir_node  *block    = be_transform_node(get_nodes_block(node));
654         ir_node  *ptr      = get_Store_ptr(node);
655         ir_node  *mem      = get_Store_mem(node);
656         ir_node  *new_mem  = be_transform_node(mem);
657         ir_node  *val      = get_Store_value(node);
658         ir_node  *new_val  = be_transform_node(val);
659         ir_mode  *mode     = get_irn_mode(val);
660         dbg_info *dbgi     = get_irn_dbg_info(node);
661         ir_node  *new_store = NULL;
662         address_t address;
663
664         if (get_Store_unaligned(node) == align_non_aligned) {
665                 panic("sparc: transformation of unaligned Stores not implemented yet");
666         }
667
668         if (mode_is_float(mode)) {
669                 /* TODO: variants with reg+reg address mode */
670                 match_address(ptr, &address, false);
671                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
672                                        mode, address.entity, address.offset, false);
673         } else {
674                 assert(get_mode_size_bits(mode) <= 32);
675                 match_address(ptr, &address, true);
676                 if (address.ptr2 != NULL) {
677                         assert(address.entity == NULL && address.offset == 0);
678                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
679                                                         address.ptr2, new_mem, mode);
680                 } else {
681                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
682                                                         new_mem, mode, address.entity,
683                                                         address.offset, false);
684                 }
685         }
686         set_irn_pinned(new_store, get_irn_pinned(node));
687
688         return new_store;
689 }
690
691 /**
692  * Creates an sparc Mul.
693  * returns the lower 32bits of the 64bit multiply result
694  *
695  * @return the created sparc Mul node
696  */
697 static ir_node *gen_Mul(ir_node *node)
698 {
699         ir_mode *mode = get_irn_mode(node);
700         if (mode_is_float(mode)) {
701                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
702                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
703         }
704
705         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
706                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
707 }
708
709 /**
710  * Creates an sparc Mulh.
711  * Mulh returns the upper 32bits of a mul instruction
712  *
713  * @return the created sparc Mulh node
714  */
715 static ir_node *gen_Mulh(ir_node *node)
716 {
717         ir_mode *mode = get_irn_mode(node);
718         ir_node *mul;
719
720         if (mode_is_float(mode))
721                 panic("FP not supported yet");
722
723         mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_Mulh_reg, new_bd_sparc_Mulh_imm);
724         return new_r_Proj(mul, mode_gp, pn_sparc_Mulh_low);
725 }
726
727 static ir_node *gen_sign_extension_value(ir_node *node)
728 {
729         ir_node *block     = get_nodes_block(node);
730         ir_node *new_block = be_transform_node(block);
731         ir_node *new_node  = be_transform_node(node);
732         /* TODO: we could do some shortcuts for some value types probably.
733          * (For constants or other cases where we know the sign bit in
734          *  advance) */
735         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
736 }
737
738 /**
739  * Creates an sparc Div.
740  *
741  * @return the created sparc Div node
742  */
743 static ir_node *gen_Div(ir_node *node)
744 {
745         dbg_info *dbgi      = get_irn_dbg_info(node);
746         ir_node  *block     = get_nodes_block(node);
747         ir_node  *new_block = be_transform_node(block);
748         ir_mode  *mode      = get_Div_resmode(node);
749         ir_node  *left      = get_Div_left(node);
750         ir_node  *left_low  = be_transform_node(left);
751         ir_node  *right     = get_Div_right(node);
752         ir_node  *res;
753
754         if (mode_is_float(mode)) {
755                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
756                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
757         }
758
759         if (mode_is_signed(mode)) {
760                 ir_node *left_high = gen_sign_extension_value(left);
761
762                 if (is_imm_encodeable(right)) {
763                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
764                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
765                                                     NULL, immediate);
766                 } else {
767                         ir_node *new_right = be_transform_node(right);
768                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
769                                                     new_right);
770                 }
771         } else {
772                 ir_node *left_high = get_g0();
773                 if (is_imm_encodeable(right)) {
774                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
775                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
776                                                     NULL, immediate);
777                 } else {
778                         ir_node *new_right = be_transform_node(right);
779                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
780                                                     new_right);
781                 }
782         }
783
784         return res;
785 }
786
787 #if 0
788 static ir_node *gen_Abs(ir_node *node)
789 {
790         ir_mode *const mode = get_irn_mode(node);
791
792         if (mode_is_float(mode)) {
793                 return gen_helper_unfpop(node, mode, new_bd_sparc_fabs_s,
794                                          new_bd_sparc_fabs_d, new_bd_sparc_fabs_q);
795         } else {
796                 ir_node  *const block  = be_transform_node(get_nodes_block(node));
797                 dbg_info *const dbgi   = get_irn_dbg_info(node);
798                 ir_node  *const op     = get_Abs_op(node);
799                 ir_node  *const new_op = be_transform_node(op);
800                 ir_node  *const sra    = new_bd_sparc_Sra_imm(dbgi, block, new_op, NULL, 31);
801                 ir_node  *const xor    = new_bd_sparc_Xor_reg(dbgi, block, new_op, sra);
802                 ir_node  *const sub    = new_bd_sparc_Sub_reg(dbgi, block, xor,    sra);
803                 return sub;
804         }
805 }
806 #endif
807
808 /**
809  * Transforms a Not node.
810  *
811  * @return the created sparc Not node
812  */
813 static ir_node *gen_Not(ir_node *node)
814 {
815         ir_node  *op     = get_Not_op(node);
816         ir_node  *zero   = get_g0();
817         dbg_info *dbgi   = get_irn_dbg_info(node);
818         ir_node  *block  = be_transform_node(get_nodes_block(node));
819         ir_node  *new_op = be_transform_node(op);
820
821         /* Note: Not(Eor()) is normalize in firm localopts already so
822          * we don't match it for xnor here */
823
824         /* Not can be represented with xnor 0, n */
825         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
826 }
827
828 static ir_node *gen_helper_bitop(ir_node *node,
829                                  new_binop_reg_func new_reg,
830                                  new_binop_imm_func new_imm,
831                                  new_binop_reg_func new_not_reg,
832                                  new_binop_imm_func new_not_imm)
833 {
834         ir_node *op1 = get_binop_left(node);
835         ir_node *op2 = get_binop_right(node);
836         if (is_Not(op1)) {
837                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
838                                              MATCH_MODE_NEUTRAL,
839                                              new_not_reg, new_not_imm);
840         }
841         if (is_Not(op2)) {
842                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
843                                              MATCH_MODE_NEUTRAL,
844                                              new_not_reg, new_not_imm);
845         }
846         return gen_helper_binop_args(node, op1, op2,
847                                                                  MATCH_MODE_NEUTRAL | MATCH_COMMUTATIVE,
848                                                                  new_reg, new_imm);
849 }
850
851 static ir_node *gen_And(ir_node *node)
852 {
853         return gen_helper_bitop(node,
854                                 new_bd_sparc_And_reg,
855                                 new_bd_sparc_And_imm,
856                                 new_bd_sparc_AndN_reg,
857                                 new_bd_sparc_AndN_imm);
858 }
859
860 static ir_node *gen_Or(ir_node *node)
861 {
862         return gen_helper_bitop(node,
863                                 new_bd_sparc_Or_reg,
864                                 new_bd_sparc_Or_imm,
865                                 new_bd_sparc_OrN_reg,
866                                 new_bd_sparc_OrN_imm);
867 }
868
869 static ir_node *gen_Eor(ir_node *node)
870 {
871         return gen_helper_bitop(node,
872                                 new_bd_sparc_Xor_reg,
873                                 new_bd_sparc_Xor_imm,
874                                 new_bd_sparc_XNor_reg,
875                                 new_bd_sparc_XNor_imm);
876 }
877
878 static ir_node *gen_Shl(ir_node *node)
879 {
880         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
881 }
882
883 static ir_node *gen_Shr(ir_node *node)
884 {
885         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
886 }
887
888 static ir_node *gen_Shrs(ir_node *node)
889 {
890         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
891 }
892
893 /**
894  * Transforms a Minus node.
895  */
896 static ir_node *gen_Minus(ir_node *node)
897 {
898         ir_mode  *mode = get_irn_mode(node);
899         ir_node  *op;
900         ir_node  *block;
901         ir_node  *new_op;
902         ir_node  *zero;
903         dbg_info *dbgi;
904
905         if (mode_is_float(mode)) {
906                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
907                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
908         }
909         block  = be_transform_node(get_nodes_block(node));
910         dbgi   = get_irn_dbg_info(node);
911         op     = get_Minus_op(node);
912         new_op = be_transform_node(op);
913         zero   = get_g0();
914         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
915 }
916
917 /**
918  * Create an entity for a given (floating point) tarval
919  */
920 static ir_entity *create_float_const_entity(ir_tarval *tv)
921 {
922         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
923         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
924         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
925         ir_initializer_t *initializer;
926         ir_mode          *mode;
927         ir_type          *type;
928         ir_type          *glob;
929
930         if (entity != NULL)
931                 return entity;
932
933         mode   = get_tarval_mode(tv);
934         type   = get_type_for_mode(mode);
935         glob   = get_glob_type();
936         entity = new_entity(glob, id_unique("C%u"), type);
937         set_entity_visibility(entity, ir_visibility_private);
938         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
939
940         initializer = create_initializer_tarval(tv);
941         set_entity_initializer(entity, initializer);
942
943         pmap_insert(isa->constants, tv, entity);
944         return entity;
945 }
946
947 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
948 {
949         ir_entity *entity = create_float_const_entity(tv);
950         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
951         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
952         ir_mode   *mode   = get_tarval_mode(tv);
953         ir_node   *new_op
954                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
955         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
956
957         set_irn_pinned(new_op, op_pin_state_floats);
958         return proj;
959 }
960
961 static ir_node *gen_Const(ir_node *node)
962 {
963         ir_node   *block = be_transform_node(get_nodes_block(node));
964         ir_mode   *mode  = get_irn_mode(node);
965         dbg_info  *dbgi  = get_irn_dbg_info(node);
966         ir_tarval *tv    = get_Const_tarval(node);
967         long       value;
968
969         if (mode_is_float(mode)) {
970                 return gen_float_const(dbgi, block, tv);
971         }
972
973         value = get_tarval_long(tv);
974         if (value == 0) {
975                 return get_g0();
976         } else if (sparc_is_value_imm_encodeable(value)) {
977                 return new_bd_sparc_Or_imm(dbgi, block, get_g0(), NULL, value);
978         } else {
979                 ir_node *hi = new_bd_sparc_SetHi(dbgi, block, NULL, value);
980                 if ((value & 0x3ff) != 0) {
981                         return new_bd_sparc_Or_imm(dbgi, block, hi, NULL, value & 0x3ff);
982                 } else {
983                         return hi;
984                 }
985         }
986 }
987
988 static ir_mode *get_cmp_mode(ir_node *b_value)
989 {
990         ir_node *op;
991
992         if (!is_Cmp(b_value))
993                 panic("can't determine cond signednes (no cmp)");
994         op = get_Cmp_left(b_value);
995         return get_irn_mode(op);
996 }
997
998 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
999                              int32_t offset)
1000 {
1001         ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
1002         ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
1003
1004         if (get_entity_owner(entity) == get_tls_type())
1005                 panic("thread local storage not supported yet in sparc backend");
1006         return low;
1007 }
1008
1009 static ir_node *gen_SwitchJmp(ir_node *node)
1010 {
1011         dbg_info        *dbgi         = get_irn_dbg_info(node);
1012         ir_node         *block        = be_transform_node(get_nodes_block(node));
1013         ir_node         *selector     = get_Cond_selector(node);
1014         ir_node         *new_selector = be_transform_node(selector);
1015         long             default_pn   = get_Cond_default_proj(node);
1016         ir_entity       *entity;
1017         ir_node         *table_address;
1018         ir_node         *index;
1019         ir_node         *load;
1020         ir_node         *address;
1021
1022         /* switch with smaller mode not implemented yet */
1023         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1024
1025         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1026         set_entity_visibility(entity, ir_visibility_private);
1027         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1028
1029         /* TODO: this code does not construct code to check for access
1030          * out-of bounds of the jumptable yet. I think we should put this stuff
1031          * into the switch_lowering phase to get some additional optimisations
1032          * done. */
1033
1034         /* construct base address */
1035         table_address = make_address(dbgi, block, entity, 0);
1036         /* scale index */
1037         index = new_bd_sparc_Sll_imm(dbgi, block, new_selector, NULL, 2);
1038         /* load from jumptable */
1039         load = new_bd_sparc_Ld_reg(dbgi, block, table_address, index,
1040                                    get_irg_no_mem(current_ir_graph),
1041                                    mode_gp);
1042         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1043
1044         return new_bd_sparc_SwitchJmp(dbgi, block, address, default_pn, entity);
1045 }
1046
1047 static ir_node *gen_Cond(ir_node *node)
1048 {
1049         ir_node    *selector = get_Cond_selector(node);
1050         ir_mode    *mode     = get_irn_mode(selector);
1051         ir_mode    *cmp_mode;
1052         ir_node    *block;
1053         ir_node    *flag_node;
1054         bool        is_unsigned;
1055         ir_relation relation;
1056         dbg_info   *dbgi;
1057
1058         // switch/case jumps
1059         if (mode != mode_b) {
1060                 return gen_SwitchJmp(node);
1061         }
1062
1063         // regular if/else jumps
1064         assert(is_Cmp(selector));
1065
1066         cmp_mode = get_cmp_mode(selector);
1067
1068         block       = be_transform_node(get_nodes_block(node));
1069         dbgi        = get_irn_dbg_info(node);
1070         flag_node   = be_transform_node(selector);
1071         relation    = get_Cmp_relation(selector);
1072         is_unsigned = !mode_is_signed(cmp_mode);
1073         if (mode_is_float(cmp_mode)) {
1074                 assert(!is_unsigned);
1075                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1076         } else {
1077                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1078         }
1079 }
1080
1081 /**
1082  * transform Cmp
1083  */
1084 static ir_node *gen_Cmp(ir_node *node)
1085 {
1086         ir_node *op1      = get_Cmp_left(node);
1087         ir_node *op2      = get_Cmp_right(node);
1088         ir_mode *cmp_mode = get_irn_mode(op1);
1089         assert(get_irn_mode(op2) == cmp_mode);
1090
1091         if (mode_is_float(cmp_mode)) {
1092                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1093                 dbg_info *dbgi    = get_irn_dbg_info(node);
1094                 ir_node  *new_op1 = be_transform_node(op1);
1095                 ir_node  *new_op2 = be_transform_node(op2);
1096                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1097                 if (bits == 32) {
1098                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1099                 } else if (bits == 64) {
1100                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1101                 } else {
1102                         assert(bits == 128);
1103                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1104                 }
1105         }
1106
1107         /* when we compare a bitop like and,or,... with 0 then we can directly use
1108          * the bitopcc variant.
1109          * Currently we only do this when we're the only user of the node...
1110          */
1111         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1112                 if (is_And(op1)) {
1113                         return gen_helper_bitop(op1,
1114                                                 new_bd_sparc_AndCCZero_reg,
1115                                                 new_bd_sparc_AndCCZero_imm,
1116                                                 new_bd_sparc_AndNCCZero_reg,
1117                                                 new_bd_sparc_AndNCCZero_imm);
1118                 } else if (is_Or(op1)) {
1119                         return gen_helper_bitop(op1,
1120                                                 new_bd_sparc_OrCCZero_reg,
1121                                                 new_bd_sparc_OrCCZero_imm,
1122                                                 new_bd_sparc_OrNCCZero_reg,
1123                                                 new_bd_sparc_OrNCCZero_imm);
1124                 } else if (is_Eor(op1)) {
1125                         return gen_helper_bitop(op1,
1126                                                 new_bd_sparc_XorCCZero_reg,
1127                                                 new_bd_sparc_XorCCZero_imm,
1128                                                 new_bd_sparc_XNorCCZero_reg,
1129                                                 new_bd_sparc_XNorCCZero_imm);
1130                 }
1131         }
1132
1133         /* integer compare */
1134         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1135                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1136 }
1137
1138 /**
1139  * Transforms a SymConst node.
1140  */
1141 static ir_node *gen_SymConst(ir_node *node)
1142 {
1143         ir_entity *entity    = get_SymConst_entity(node);
1144         dbg_info  *dbgi      = get_irn_dbg_info(node);
1145         ir_node   *block     = get_nodes_block(node);
1146         ir_node   *new_block = be_transform_node(block);
1147         return make_address(dbgi, new_block, entity, 0);
1148 }
1149
1150 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1151                              ir_mode *src_mode, ir_mode *dst_mode)
1152 {
1153         unsigned src_bits = get_mode_size_bits(src_mode);
1154         unsigned dst_bits = get_mode_size_bits(dst_mode);
1155         if (src_bits == 32) {
1156                 if (dst_bits == 64) {
1157                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1158                 } else {
1159                         assert(dst_bits == 128);
1160                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1161                 }
1162         } else if (src_bits == 64) {
1163                 if (dst_bits == 32) {
1164                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1165                 } else {
1166                         assert(dst_bits == 128);
1167                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1168                 }
1169         } else {
1170                 assert(src_bits == 128);
1171                 if (dst_bits == 32) {
1172                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1173                 } else {
1174                         assert(dst_bits == 64);
1175                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1176                 }
1177         }
1178 }
1179
1180 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1181                             ir_mode *src_mode)
1182 {
1183         ir_node  *ftoi;
1184         unsigned  bits = get_mode_size_bits(src_mode);
1185         if (bits == 32) {
1186                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1187         } else if (bits == 64) {
1188                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1189         } else {
1190                 assert(bits == 128);
1191                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1192         }
1193
1194         {
1195         ir_graph *irg   = get_irn_irg(block);
1196         ir_node  *sp    = get_irg_frame(irg);
1197         ir_node  *nomem = get_irg_no_mem(irg);
1198         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, src_mode,
1199                                      NULL, 0, true);
1200         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1201                                               NULL, 0, true);
1202         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1203         set_irn_pinned(stf, op_pin_state_floats);
1204         set_irn_pinned(ld, op_pin_state_floats);
1205         return res;
1206         }
1207 }
1208
1209 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1210                             ir_mode *dst_mode)
1211 {
1212         ir_graph *irg   = get_irn_irg(block);
1213         ir_node  *sp    = get_irg_frame(irg);
1214         ir_node  *nomem = get_irg_no_mem(irg);
1215         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1216                                               mode_gp, NULL, 0, true);
1217         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1218                                              NULL, 0, true);
1219         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1220         unsigned  bits  = get_mode_size_bits(dst_mode);
1221         set_irn_pinned(st, op_pin_state_floats);
1222         set_irn_pinned(ldf, op_pin_state_floats);
1223
1224         if (bits == 32) {
1225                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1226         } else if (bits == 64) {
1227                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1228         } else {
1229                 assert(bits == 128);
1230                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1231         }
1232 }
1233
1234 static ir_node *gen_Conv(ir_node *node)
1235 {
1236         ir_node  *block    = be_transform_node(get_nodes_block(node));
1237         ir_node  *op       = get_Conv_op(node);
1238         ir_mode  *src_mode = get_irn_mode(op);
1239         ir_mode  *dst_mode = get_irn_mode(node);
1240         dbg_info *dbg      = get_irn_dbg_info(node);
1241         ir_node  *new_op;
1242
1243         int src_bits = get_mode_size_bits(src_mode);
1244         int dst_bits = get_mode_size_bits(dst_mode);
1245
1246         if (src_mode == mode_b)
1247                 panic("ConvB not lowered %+F", node);
1248
1249         new_op = be_transform_node(op);
1250         if (src_mode == dst_mode)
1251                 return new_op;
1252
1253         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1254                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1255
1256                 if (mode_is_float(src_mode)) {
1257                         if (mode_is_float(dst_mode)) {
1258                                 /* float -> float conv */
1259                                 return create_fftof(dbg, block, new_op, src_mode, dst_mode);
1260                         } else {
1261                                 /* float -> int conv */
1262                                 if (!mode_is_signed(dst_mode))
1263                                         panic("float to unsigned not implemented yet");
1264                                 return create_ftoi(dbg, block, new_op, src_mode);
1265                         }
1266                 } else {
1267                         /* int -> float conv */
1268                         if (src_bits < 32) {
1269                                 new_op = gen_extension(dbg, block, new_op, src_mode);
1270                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1271                                 panic("unsigned to float not lowered!");
1272                         }
1273                         return create_itof(dbg, block, new_op, dst_mode);
1274                 }
1275         } else if (src_mode == mode_b) {
1276                 panic("ConvB not lowered %+F", node);
1277         } else { /* complete in gp registers */
1278                 int min_bits;
1279                 ir_mode *min_mode;
1280
1281                 if (src_bits == dst_bits) {
1282                         /* kill unnecessary conv */
1283                         return new_op;
1284                 }
1285
1286                 if (src_bits < dst_bits) {
1287                         min_bits = src_bits;
1288                         min_mode = src_mode;
1289                 } else {
1290                         min_bits = dst_bits;
1291                         min_mode = dst_mode;
1292                 }
1293
1294                 if (upper_bits_clean(new_op, min_mode)) {
1295                         return new_op;
1296                 }
1297
1298                 if (mode_is_signed(min_mode)) {
1299                         return gen_sign_extension(dbg, block, new_op, min_bits);
1300                 } else {
1301                         return gen_zero_extension(dbg, block, new_op, min_bits);
1302                 }
1303         }
1304 }
1305
1306 static ir_node *gen_Unknown(ir_node *node)
1307 {
1308         /* just produce a 0 */
1309         ir_mode *mode = get_irn_mode(node);
1310         if (mode_is_float(mode)) {
1311                 ir_node *block = be_transform_node(get_nodes_block(node));
1312                 return gen_float_const(NULL, block, get_mode_null(mode));
1313         } else if (mode_needs_gp_reg(mode)) {
1314                 return get_g0();
1315         }
1316
1317         panic("Unexpected Unknown mode");
1318 }
1319
1320 /**
1321  * Produces the type which sits between the stack args and the locals on the
1322  * stack.
1323  */
1324 static ir_type *sparc_get_between_type(void)
1325 {
1326         static ir_type *between_type  = NULL;
1327         static ir_type *between_type0 = NULL;
1328
1329         if (cconv->omit_fp) {
1330                 if (between_type0 == NULL) {
1331                         between_type0
1332                                 = new_type_class(new_id_from_str("sparc_between_type"));
1333                         set_type_size_bytes(between_type0, 0);
1334                 }
1335                 return between_type0;
1336         }
1337
1338         if (between_type == NULL) {
1339                 between_type = new_type_class(new_id_from_str("sparc_between_type"));
1340                 set_type_size_bytes(between_type, SPARC_MIN_STACKSIZE);
1341         }
1342
1343         return between_type;
1344 }
1345
1346 static void create_stacklayout(ir_graph *irg)
1347 {
1348         ir_entity         *entity        = get_irg_entity(irg);
1349         ir_type           *function_type = get_entity_type(entity);
1350         be_stack_layout_t *layout        = be_get_irg_stack_layout(irg);
1351         ir_type           *arg_type;
1352         int                p;
1353         int                n_params;
1354
1355         /* calling conventions must be decided by now */
1356         assert(cconv != NULL);
1357
1358         /* construct argument type */
1359         arg_type = new_type_struct(id_mangle_u(get_entity_ident(entity), new_id_from_chars("arg_type", 8)));
1360         n_params = get_method_n_params(function_type);
1361         for (p = 0; p < n_params; ++p) {
1362                 reg_or_stackslot_t *param = &cconv->parameters[p];
1363                 char                buf[128];
1364                 ident              *id;
1365
1366                 if (param->type == NULL)
1367                         continue;
1368
1369                 snprintf(buf, sizeof(buf), "param_%d", p);
1370                 id            = new_id_from_str(buf);
1371                 param->entity = new_entity(arg_type, id, param->type);
1372                 set_entity_offset(param->entity, param->offset);
1373         }
1374
1375         memset(layout, 0, sizeof(*layout));
1376
1377         layout->frame_type     = get_irg_frame_type(irg);
1378         layout->between_type   = sparc_get_between_type();
1379         layout->arg_type       = arg_type;
1380         layout->initial_offset = 0;
1381         layout->initial_bias   = 0;
1382         layout->sp_relative    = cconv->omit_fp;
1383
1384         assert(N_FRAME_TYPES == 3);
1385         layout->order[0] = layout->frame_type;
1386         layout->order[1] = layout->between_type;
1387         layout->order[2] = layout->arg_type;
1388 }
1389
1390 /**
1391  * transform the start node to the prolog code
1392  */
1393 static ir_node *gen_Start(ir_node *node)
1394 {
1395         ir_graph  *irg           = get_irn_irg(node);
1396         ir_entity *entity        = get_irg_entity(irg);
1397         ir_type   *function_type = get_entity_type(entity);
1398         ir_node   *block         = get_nodes_block(node);
1399         ir_node   *new_block     = be_transform_node(block);
1400         dbg_info  *dbgi          = get_irn_dbg_info(node);
1401         ir_node   *start;
1402         size_t     i;
1403
1404         /* stackpointer is important at function prolog */
1405         be_prolog_add_reg(abihelper, sp_reg,
1406                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1407         be_prolog_add_reg(abihelper, &sparc_registers[REG_G0],
1408                 arch_register_req_type_ignore);
1409         /* function parameters in registers */
1410         for (i = 0; i < get_method_n_params(function_type); ++i) {
1411                 const reg_or_stackslot_t *param = &cconv->parameters[i];
1412                 if (param->reg0 != NULL) {
1413                         be_prolog_add_reg(abihelper, param->reg0,
1414                                           arch_register_req_type_none);
1415                 }
1416                 if (param->reg1 != NULL) {
1417                         be_prolog_add_reg(abihelper, param->reg1,
1418                                           arch_register_req_type_none);
1419                 }
1420         }
1421         /* we need the values of the callee saves (Note: non omit-fp mode has no
1422          * callee saves) */
1423         if (cconv->omit_fp) {
1424                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1425                 size_t c;
1426                 for (c = 0; c < n_callee_saves; ++c) {
1427                         be_prolog_add_reg(abihelper, omit_fp_callee_saves[c],
1428                                           arch_register_req_type_none);
1429                 }
1430         } else {
1431                 be_prolog_add_reg(abihelper, fp_reg, arch_register_req_type_ignore);
1432         }
1433
1434         start = be_prolog_create_start(abihelper, dbgi, new_block);
1435         return start;
1436 }
1437
1438 static ir_node *get_stack_pointer_for(ir_node *node)
1439 {
1440         /* get predecessor in stack_order list */
1441         ir_node *stack_pred = be_get_stack_pred(abihelper, node);
1442         ir_node *stack;
1443
1444         if (stack_pred == NULL) {
1445                 /* first stack user in the current block. We can simply use the
1446                  * initial sp_proj for it */
1447                 ir_node *sp_proj = be_prolog_get_reg_value(abihelper, sp_reg);
1448                 return sp_proj;
1449         }
1450
1451         be_transform_node(stack_pred);
1452         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1453         if (stack == NULL) {
1454                 return get_stack_pointer_for(stack_pred);
1455         }
1456
1457         return stack;
1458 }
1459
1460 /**
1461  * transform a Return node into epilogue code + return statement
1462  */
1463 static ir_node *gen_Return(ir_node *node)
1464 {
1465         ir_node  *block     = get_nodes_block(node);
1466         ir_node  *new_block = be_transform_node(block);
1467         dbg_info *dbgi      = get_irn_dbg_info(node);
1468         ir_node  *mem       = get_Return_mem(node);
1469         ir_node  *new_mem   = be_transform_node(mem);
1470         ir_node  *sp        = get_stack_pointer_for(node);
1471         size_t    n_res     = get_Return_n_ress(node);
1472         ir_node  *bereturn;
1473         size_t    i;
1474
1475         be_epilog_begin(abihelper);
1476         be_epilog_set_memory(abihelper, new_mem);
1477         /* connect stack pointer with initial stack pointer. fix_stack phase
1478            will later serialize all stack pointer adjusting nodes */
1479         be_epilog_add_reg(abihelper, sp_reg,
1480                         arch_register_req_type_produces_sp | arch_register_req_type_ignore,
1481                         sp);
1482
1483         /* result values */
1484         for (i = 0; i < n_res; ++i) {
1485                 ir_node                  *res_value     = get_Return_res(node, i);
1486                 ir_node                  *new_res_value = be_transform_node(res_value);
1487                 const reg_or_stackslot_t *slot          = &cconv->results[i];
1488                 const arch_register_t    *reg           = slot->reg0;
1489                 assert(slot->reg1 == NULL);
1490                 be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1491                                   new_res_value);
1492         }
1493         /* callee saves */
1494         if (cconv->omit_fp) {
1495                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1496                 size_t i;
1497                 for (i = 0; i < n_callee_saves; ++i) {
1498                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1499                         ir_node               *value
1500                                 = be_prolog_get_reg_value(abihelper, reg);
1501                         be_epilog_add_reg(abihelper, reg, arch_register_req_type_none,
1502                                           value);
1503                 }
1504         }
1505
1506         bereturn = be_epilog_create_return(abihelper, dbgi, new_block);
1507         return bereturn;
1508 }
1509
1510 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1511                                      ir_node *value0, ir_node *value1)
1512 {
1513         ir_graph *irg   = current_ir_graph;
1514         ir_node  *sp    = get_irg_frame(irg);
1515         ir_node  *nomem = get_irg_no_mem(irg);
1516         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1517                                               mode_gp, NULL, 0, true);
1518         ir_mode  *mode;
1519         ir_node  *ldf;
1520         ir_node  *mem;
1521         set_irn_pinned(st, op_pin_state_floats);
1522
1523         if (value1 != NULL) {
1524                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1525                                                    mode_gp, NULL, 4, true);
1526                 ir_node *in[2] = { st, st1 };
1527                 ir_node *sync  = new_r_Sync(block, 2, in);
1528                 set_irn_pinned(st1, op_pin_state_floats);
1529                 mem  = sync;
1530                 mode = mode_fp2;
1531         } else {
1532                 mem  = st;
1533                 mode = mode_fp;
1534         }
1535
1536         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1537         set_irn_pinned(ldf, op_pin_state_floats);
1538
1539         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1540 }
1541
1542 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1543                                  ir_node *node, ir_mode *float_mode,
1544                                  ir_node **result)
1545 {
1546         ir_graph *irg   = current_ir_graph;
1547         ir_node  *stack = get_irg_frame(irg);
1548         ir_node  *nomem = get_irg_no_mem(irg);
1549         ir_node  *stf   = create_stf(dbgi, block, node, stack, nomem, float_mode,
1550                                      NULL, 0, true);
1551         int       bits  = get_mode_size_bits(float_mode);
1552         ir_node  *ld;
1553         set_irn_pinned(stf, op_pin_state_floats);
1554
1555         ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1556         set_irn_pinned(ld, op_pin_state_floats);
1557         result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1558
1559         if (bits == 64) {
1560                 ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1561                                                    NULL, 4, true);
1562                 set_irn_pinned(ld, op_pin_state_floats);
1563                 result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1564
1565                 arch_irn_add_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1566                 arch_irn_add_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1567         } else {
1568                 assert(bits == 32);
1569                 result[1] = NULL;
1570         }
1571 }
1572
1573 static ir_node *gen_Call(ir_node *node)
1574 {
1575         ir_graph        *irg          = get_irn_irg(node);
1576         ir_node         *callee       = get_Call_ptr(node);
1577         ir_node         *block        = get_nodes_block(node);
1578         ir_node         *new_block    = be_transform_node(block);
1579         ir_node         *mem          = get_Call_mem(node);
1580         ir_node         *new_mem      = be_transform_node(mem);
1581         dbg_info        *dbgi         = get_irn_dbg_info(node);
1582         ir_type         *type         = get_Call_type(node);
1583         size_t           n_params     = get_Call_n_params(node);
1584         size_t           n_param_regs = sizeof(param_regs)/sizeof(param_regs[0]);
1585         /* max inputs: memory, callee, register arguments */
1586         int              max_inputs   = 2 + n_param_regs;
1587         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1588         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1589         struct obstack  *obst         = be_get_be_obst(irg);
1590         const arch_register_req_t **in_req
1591                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1592         calling_convention_t *cconv
1593                 = sparc_decide_calling_convention(type, NULL);
1594         int              in_arity     = 0;
1595         int              sync_arity   = 0;
1596         int              n_caller_saves
1597                 = sizeof(caller_saves)/sizeof(caller_saves[0]);
1598         ir_entity       *entity       = NULL;
1599         ir_node         *new_frame    = get_stack_pointer_for(node);
1600         ir_node         *incsp;
1601         int              mem_pos;
1602         ir_node         *res;
1603         size_t           p;
1604         int              i;
1605         int              o;
1606         int              out_arity;
1607
1608         assert(n_params == get_method_n_params(type));
1609
1610         /* construct arguments */
1611
1612         /* memory input */
1613         in_req[in_arity] = arch_no_register_req;
1614         mem_pos          = in_arity;
1615         ++in_arity;
1616
1617         /* stack pointer input */
1618         /* construct an IncSP -> we have to always be sure that the stack is
1619          * aligned even if we don't push arguments on it */
1620         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1621                              cconv->param_stack_size, 1);
1622         in_req[in_arity] = sp_reg->single_req;
1623         in[in_arity]     = incsp;
1624         ++in_arity;
1625
1626         /* parameters */
1627         for (p = 0; p < n_params; ++p) {
1628                 ir_node                  *value      = get_Call_param(node, p);
1629                 ir_node                  *new_value  = be_transform_node(value);
1630                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1631                 ir_type                  *param_type = get_method_param_type(type, p);
1632                 ir_mode                  *mode       = get_type_mode(param_type);
1633                 ir_node                  *new_values[2];
1634                 ir_node                  *str;
1635
1636                 if (mode_is_float(mode) && param->reg0 != NULL) {
1637                         unsigned size_bits = get_mode_size_bits(mode);
1638                         assert(size_bits <= 64);
1639                         bitcast_float_to_int(dbgi, new_block, new_value, mode, new_values);
1640                 } else {
1641                         new_values[0] = new_value;
1642                         new_values[1] = NULL;
1643                 }
1644
1645                 /* put value into registers */
1646                 if (param->reg0 != NULL) {
1647                         in[in_arity]     = new_values[0];
1648                         in_req[in_arity] = param->reg0->single_req;
1649                         ++in_arity;
1650                         if (new_values[1] == NULL)
1651                                 continue;
1652                 }
1653                 if (param->reg1 != NULL) {
1654                         assert(new_values[1] != NULL);
1655                         in[in_arity]     = new_values[1];
1656                         in_req[in_arity] = param->reg1->single_req;
1657                         ++in_arity;
1658                         continue;
1659                 }
1660
1661                 /* we need a store if we're here */
1662                 if (new_values[1] != NULL) {
1663                         new_value = new_values[1];
1664                         mode      = mode_gp;
1665                 }
1666
1667                 /* create a parameter frame if necessary */
1668                 if (mode_is_float(mode)) {
1669                         str = create_stf(dbgi, new_block, new_value, incsp, new_mem,
1670                                          mode, NULL, param->offset, true);
1671                 } else {
1672                         str = new_bd_sparc_St_imm(dbgi, new_block, new_value, incsp,
1673                                                   new_mem, mode, NULL, param->offset, true);
1674                 }
1675                 set_irn_pinned(str, op_pin_state_floats);
1676                 sync_ins[sync_arity++] = str;
1677         }
1678         assert(in_arity <= max_inputs);
1679
1680         /* construct memory input */
1681         if (sync_arity == 0) {
1682                 in[mem_pos] = new_mem;
1683         } else if (sync_arity == 1) {
1684                 in[mem_pos] = sync_ins[0];
1685         } else {
1686                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1687         }
1688
1689         if (is_SymConst(callee)) {
1690                 entity = get_SymConst_entity(callee);
1691         } else {
1692                 in[in_arity]     = be_transform_node(callee);
1693                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1694                 ++in_arity;
1695         }
1696
1697         /* outputs:
1698          *  - memory
1699          *  - caller saves
1700          */
1701         out_arity = 1 + n_caller_saves;
1702
1703         /* create call node */
1704         if (entity != NULL) {
1705                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1706                                             entity, 0);
1707         } else {
1708                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity);
1709         }
1710         arch_set_in_register_reqs(res, in_req);
1711
1712         /* create output register reqs */
1713         o = 0;
1714         arch_set_out_register_req(res, o++, arch_no_register_req);
1715         for (i = 0; i < n_caller_saves; ++i) {
1716                 const arch_register_t *reg = caller_saves[i];
1717                 arch_set_out_register_req(res, o++, reg->single_req);
1718         }
1719         assert(o == out_arity);
1720
1721         /* copy pinned attribute */
1722         set_irn_pinned(res, get_irn_pinned(node));
1723
1724         /* IncSP to destroy the call stackframe */
1725         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1726         /* if we are the last IncSP producer in a block then we have to keep
1727          * the stack value.
1728          * Note: This here keeps all producers which is more than necessary */
1729         add_irn_dep(incsp, res);
1730         keep_alive(incsp);
1731
1732         pmap_insert(node_to_stack, node, incsp);
1733
1734         sparc_free_calling_convention(cconv);
1735         return res;
1736 }
1737
1738 static ir_node *gen_Sel(ir_node *node)
1739 {
1740         dbg_info  *dbgi      = get_irn_dbg_info(node);
1741         ir_node   *block     = get_nodes_block(node);
1742         ir_node   *new_block = be_transform_node(block);
1743         ir_node   *ptr       = get_Sel_ptr(node);
1744         ir_node   *new_ptr   = be_transform_node(ptr);
1745         ir_entity *entity    = get_Sel_entity(node);
1746
1747         /* must be the frame pointer all other sels must have been lowered
1748          * already */
1749         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
1750         /* we should not have value types from parameters anymore - they should be
1751            lowered */
1752         assert(get_entity_owner(entity) !=
1753                         get_method_value_param_type(get_entity_type(get_irg_entity(get_irn_irg(node)))));
1754
1755         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
1756 }
1757
1758 static const arch_register_req_t float1_req = {
1759         arch_register_req_type_normal,
1760         &sparc_reg_classes[CLASS_sparc_fp],
1761         NULL,
1762         0,
1763         0,
1764         1
1765 };
1766 static const arch_register_req_t float2_req = {
1767         arch_register_req_type_normal | arch_register_req_type_aligned,
1768         &sparc_reg_classes[CLASS_sparc_fp],
1769         NULL,
1770         0,
1771         0,
1772         2
1773 };
1774 static const arch_register_req_t float4_req = {
1775         arch_register_req_type_normal | arch_register_req_type_aligned,
1776         &sparc_reg_classes[CLASS_sparc_fp],
1777         NULL,
1778         0,
1779         0,
1780         4
1781 };
1782
1783
1784 static const arch_register_req_t *get_float_req(ir_mode *mode)
1785 {
1786         unsigned bits = get_mode_size_bits(mode);
1787
1788         assert(mode_is_float(mode));
1789         if (bits == 32) {
1790                 return &float1_req;
1791         } else if (bits == 64) {
1792                 return &float2_req;
1793         } else {
1794                 assert(bits == 128);
1795                 return &float4_req;
1796         }
1797 }
1798
1799 /**
1800  * Transform some Phi nodes
1801  */
1802 static ir_node *gen_Phi(ir_node *node)
1803 {
1804         const arch_register_req_t *req;
1805         ir_node  *block = be_transform_node(get_nodes_block(node));
1806         ir_graph *irg   = current_ir_graph;
1807         dbg_info *dbgi  = get_irn_dbg_info(node);
1808         ir_mode  *mode  = get_irn_mode(node);
1809         ir_node  *phi;
1810
1811         if (mode_needs_gp_reg(mode)) {
1812                 /* we shouldn't have any 64bit stuff around anymore */
1813                 assert(get_mode_size_bits(mode) <= 32);
1814                 /* all integer operations are on 32bit registers now */
1815                 mode = mode_gp;
1816                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
1817         } else if (mode_is_float(mode)) {
1818                 mode = mode;
1819                 req  = get_float_req(mode);
1820         } else {
1821                 req = arch_no_register_req;
1822         }
1823
1824         /* phi nodes allow loops, so we use the old arguments for now
1825          * and fix this later */
1826         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
1827         copy_node_attr(irg, node, phi);
1828         be_duplicate_deps(node, phi);
1829         arch_set_out_register_req(phi, 0, req);
1830         be_enqueue_preds(node);
1831         return phi;
1832 }
1833
1834 /**
1835  * Transform a Proj from a Load.
1836  */
1837 static ir_node *gen_Proj_Load(ir_node *node)
1838 {
1839         ir_node  *load     = get_Proj_pred(node);
1840         ir_node  *new_load = be_transform_node(load);
1841         dbg_info *dbgi     = get_irn_dbg_info(node);
1842         long      pn       = get_Proj_proj(node);
1843
1844         /* renumber the proj */
1845         switch (get_sparc_irn_opcode(new_load)) {
1846         case iro_sparc_Ld:
1847                 /* handle all gp loads equal: they have the same proj numbers. */
1848                 if (pn == pn_Load_res) {
1849                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
1850                 } else if (pn == pn_Load_M) {
1851                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1852                 }
1853                 break;
1854         case iro_sparc_Ldf:
1855                 if (pn == pn_Load_res) {
1856                         return new_rd_Proj(dbgi, new_load, mode_fp, pn_sparc_Ldf_res);
1857                 } else if (pn == pn_Load_M) {
1858                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
1859                 }
1860                 break;
1861         default:
1862                 break;
1863         }
1864         panic("Unsupported Proj from Load");
1865 }
1866
1867 static ir_node *gen_Proj_Store(ir_node *node)
1868 {
1869         ir_node  *store     = get_Proj_pred(node);
1870         ir_node  *new_store = be_transform_node(store);
1871         long      pn        = get_Proj_proj(node);
1872
1873         /* renumber the proj */
1874         switch (get_sparc_irn_opcode(new_store)) {
1875         case iro_sparc_St:
1876                 if (pn == pn_Store_M) {
1877                         return new_store;
1878                 }
1879                 break;
1880         case iro_sparc_Stf:
1881                 if (pn == pn_Store_M) {
1882                         return new_store;
1883                 }
1884                 break;
1885         default:
1886                 break;
1887         }
1888         panic("Unsupported Proj from Store");
1889 }
1890
1891 /**
1892  * Transform the Projs from a Cmp.
1893  */
1894 static ir_node *gen_Proj_Cmp(ir_node *node)
1895 {
1896         (void) node;
1897         panic("not implemented");
1898 }
1899
1900 /**
1901  * transform Projs from a Div
1902  */
1903 static ir_node *gen_Proj_Div(ir_node *node)
1904 {
1905         ir_node  *pred     = get_Proj_pred(node);
1906         ir_node  *new_pred = be_transform_node(pred);
1907         long      pn       = get_Proj_proj(node);
1908
1909         assert(is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)
1910                || is_sparc_fdiv(new_pred));
1911         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
1912         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
1913         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
1914         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
1915         switch (pn) {
1916         case pn_Div_res:
1917                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_res);
1918         case pn_Div_M:
1919                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SDiv_M);
1920         default:
1921                 break;
1922         }
1923         panic("Unsupported Proj from Div");
1924 }
1925
1926 static ir_node *get_frame_base(void)
1927 {
1928         const arch_register_t *reg = cconv->omit_fp ? sp_reg : fp_reg;
1929         return be_prolog_get_reg_value(abihelper, reg);
1930 }
1931
1932 static ir_node *gen_Proj_Start(ir_node *node)
1933 {
1934         ir_node *block     = get_nodes_block(node);
1935         ir_node *new_block = be_transform_node(block);
1936         long     pn        = get_Proj_proj(node);
1937         /* make sure prolog is constructed */
1938         be_transform_node(get_Proj_pred(node));
1939
1940         switch ((pn_Start) pn) {
1941         case pn_Start_X_initial_exec:
1942                 /* exchange ProjX with a jump */
1943                 return new_bd_sparc_Ba(NULL, new_block);
1944         case pn_Start_M:
1945                 return be_prolog_get_memory(abihelper);
1946         case pn_Start_T_args:
1947                 return new_r_Bad(get_irn_irg(block), mode_T);
1948         case pn_Start_P_frame_base:
1949                 return get_frame_base();
1950         case pn_Start_max:
1951                 break;
1952         }
1953         panic("Unexpected start proj: %ld\n", pn);
1954 }
1955
1956 static ir_node *gen_Proj_Proj_Start(ir_node *node)
1957 {
1958         long       pn          = get_Proj_proj(node);
1959         ir_node   *block       = get_nodes_block(node);
1960         ir_node   *new_block   = be_transform_node(block);
1961         ir_entity *entity      = get_irg_entity(current_ir_graph);
1962         ir_type   *method_type = get_entity_type(entity);
1963         ir_type   *param_type  = get_method_param_type(method_type, pn);
1964         const reg_or_stackslot_t *param;
1965
1966         /* Proj->Proj->Start must be a method argument */
1967         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
1968
1969         param = &cconv->parameters[pn];
1970
1971         if (param->reg0 != NULL) {
1972                 /* argument transmitted in register */
1973                 ir_mode               *mode  = get_type_mode(param_type);
1974                 const arch_register_t *reg   = param->reg0;
1975                 ir_node               *value = be_prolog_get_reg_value(abihelper, reg);
1976
1977                 if (mode_is_float(mode)) {
1978                         ir_node *value1 = NULL;
1979
1980                         if (param->reg1 != NULL) {
1981                                 value1 = be_prolog_get_reg_value(abihelper, param->reg1);
1982                         } else if (param->entity != NULL) {
1983                                 ir_node *fp  = be_prolog_get_reg_value(abihelper, fp_reg);
1984                                 ir_node *mem = be_prolog_get_memory(abihelper);
1985                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
1986                                                                    mode_gp, param->entity,
1987                                                                    0, true);
1988                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1989                         }
1990
1991                         /* convert integer value to float */
1992                         value = bitcast_int_to_float(NULL, new_block, value, value1);
1993                 }
1994                 return value;
1995         } else {
1996                 /* argument transmitted on stack */
1997                 ir_node  *mem  = be_prolog_get_memory(abihelper);
1998                 ir_mode  *mode = get_type_mode(param->type);
1999                 ir_node  *base = get_frame_base();
2000                 ir_node  *load;
2001                 ir_node  *value;
2002
2003                 if (mode_is_float(mode)) {
2004                         load  = create_ldf(NULL, new_block, base, mem, mode,
2005                                            param->entity, 0, true);
2006                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2007                 } else {
2008                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2009                                                     param->entity, 0, true);
2010                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2011                 }
2012                 set_irn_pinned(load, op_pin_state_floats);
2013
2014                 return value;
2015         }
2016 }
2017
2018 static ir_node *gen_Proj_Call(ir_node *node)
2019 {
2020         long     pn        = get_Proj_proj(node);
2021         ir_node *call      = get_Proj_pred(node);
2022         ir_node *new_call  = be_transform_node(call);
2023
2024         switch ((pn_Call) pn) {
2025         case pn_Call_M:
2026                 return new_r_Proj(new_call, mode_M, 0);
2027         case pn_Call_X_regular:
2028         case pn_Call_X_except:
2029         case pn_Call_T_result:
2030         case pn_Call_max:
2031                 break;
2032         }
2033         panic("Unexpected Call proj %ld\n", pn);
2034 }
2035
2036 /**
2037  * Finds number of output value of a mode_T node which is constrained to
2038  * a single specific register.
2039  */
2040 static int find_out_for_reg(ir_node *node, const arch_register_t *reg)
2041 {
2042         int n_outs = arch_irn_get_n_outs(node);
2043         int o;
2044
2045         for (o = 0; o < n_outs; ++o) {
2046                 const arch_register_req_t *req = arch_get_out_register_req(node, o);
2047                 if (req == reg->single_req)
2048                         return o;
2049         }
2050         return -1;
2051 }
2052
2053 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2054 {
2055         long                  pn            = get_Proj_proj(node);
2056         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2057         ir_node              *new_call      = be_transform_node(call);
2058         ir_type              *function_type = get_Call_type(call);
2059         calling_convention_t *cconv
2060                 = sparc_decide_calling_convention(function_type, NULL);
2061         const reg_or_stackslot_t *res = &cconv->results[pn];
2062         const arch_register_t    *reg = res->reg0;
2063         ir_mode                  *mode;
2064         int                       regn;
2065
2066         assert(res->reg0 != NULL && res->reg1 == NULL);
2067         regn = find_out_for_reg(new_call, reg);
2068         if (regn < 0) {
2069                 panic("Internal error in calling convention for return %+F", node);
2070         }
2071         mode = res->reg0->reg_class->mode;
2072
2073         sparc_free_calling_convention(cconv);
2074
2075         return new_r_Proj(new_call, mode, regn);
2076 }
2077
2078 /**
2079  * Transform a Proj node.
2080  */
2081 static ir_node *gen_Proj(ir_node *node)
2082 {
2083         ir_node *pred = get_Proj_pred(node);
2084
2085         switch (get_irn_opcode(pred)) {
2086         case iro_Store:
2087                 return gen_Proj_Store(node);
2088         case iro_Load:
2089                 return gen_Proj_Load(node);
2090         case iro_Call:
2091                 return gen_Proj_Call(node);
2092         case iro_Cmp:
2093                 return gen_Proj_Cmp(node);
2094         case iro_Cond:
2095                 return be_duplicate_node(node);
2096         case iro_Div:
2097                 return gen_Proj_Div(node);
2098         case iro_Start:
2099                 return gen_Proj_Start(node);
2100         case iro_Proj: {
2101                 ir_node *pred_pred = get_Proj_pred(pred);
2102                 if (is_Call(pred_pred)) {
2103                         return gen_Proj_Proj_Call(node);
2104                 } else if (is_Start(pred_pred)) {
2105                         return gen_Proj_Proj_Start(node);
2106                 }
2107                 /* FALLTHROUGH */
2108         }
2109         default:
2110                 if (is_sparc_AddCC_t(pred)) {
2111                         return gen_Proj_AddCC_t(node);
2112                 } else if (is_sparc_SubCC_t(pred)) {
2113                         return gen_Proj_SubCC_t(node);
2114                 }
2115                 panic("code selection didn't expect Proj after %+F\n", pred);
2116         }
2117 }
2118
2119 /**
2120  * transform a Jmp
2121  */
2122 static ir_node *gen_Jmp(ir_node *node)
2123 {
2124         ir_node  *block     = get_nodes_block(node);
2125         ir_node  *new_block = be_transform_node(block);
2126         dbg_info *dbgi      = get_irn_dbg_info(node);
2127
2128         return new_bd_sparc_Ba(dbgi, new_block);
2129 }
2130
2131 /**
2132  * configure transformation callbacks
2133  */
2134 static void sparc_register_transformers(void)
2135 {
2136         be_start_transform_setup();
2137
2138         be_set_transform_function(op_Add,          gen_Add);
2139         be_set_transform_function(op_And,          gen_And);
2140         be_set_transform_function(op_Call,         gen_Call);
2141         be_set_transform_function(op_Cmp,          gen_Cmp);
2142         be_set_transform_function(op_Cond,         gen_Cond);
2143         be_set_transform_function(op_Const,        gen_Const);
2144         be_set_transform_function(op_Conv,         gen_Conv);
2145         be_set_transform_function(op_Div,          gen_Div);
2146         be_set_transform_function(op_Eor,          gen_Eor);
2147         be_set_transform_function(op_Jmp,          gen_Jmp);
2148         be_set_transform_function(op_Load,         gen_Load);
2149         be_set_transform_function(op_Minus,        gen_Minus);
2150         be_set_transform_function(op_Mul,          gen_Mul);
2151         be_set_transform_function(op_Mulh,         gen_Mulh);
2152         be_set_transform_function(op_Not,          gen_Not);
2153         be_set_transform_function(op_Or,           gen_Or);
2154         be_set_transform_function(op_Phi,          gen_Phi);
2155         be_set_transform_function(op_Proj,         gen_Proj);
2156         be_set_transform_function(op_Return,       gen_Return);
2157         be_set_transform_function(op_Sel,          gen_Sel);
2158         be_set_transform_function(op_Shl,          gen_Shl);
2159         be_set_transform_function(op_Shr,          gen_Shr);
2160         be_set_transform_function(op_Shrs,         gen_Shrs);
2161         be_set_transform_function(op_Start,        gen_Start);
2162         be_set_transform_function(op_Store,        gen_Store);
2163         be_set_transform_function(op_Sub,          gen_Sub);
2164         be_set_transform_function(op_SymConst,     gen_SymConst);
2165         be_set_transform_function(op_Unknown,      gen_Unknown);
2166
2167         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2168         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2169         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2170         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2171         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2172 }
2173
2174 /**
2175  * Transform a Firm graph into a SPARC graph.
2176  */
2177 void sparc_transform_graph(ir_graph *irg)
2178 {
2179         ir_entity *entity = get_irg_entity(irg);
2180         ir_type   *frame_type;
2181
2182         sparc_register_transformers();
2183
2184         node_to_stack = pmap_create();
2185
2186         mode_gp    = mode_Iu;
2187         mode_fp    = mode_F;
2188         mode_fp2   = mode_D;
2189         mode_flags = mode_Bu;
2190         //mode_fp4 = ?
2191
2192         abihelper = be_abihelper_prepare(irg);
2193         be_collect_stacknodes(abihelper);
2194         cconv = sparc_decide_calling_convention(get_entity_type(entity), irg);
2195         create_stacklayout(irg);
2196
2197         be_transform_graph(irg, NULL);
2198
2199         be_abihelper_finish(abihelper);
2200         sparc_free_calling_convention(cconv);
2201
2202         frame_type = get_irg_frame_type(irg);
2203         if (get_type_state(frame_type) == layout_undefined)
2204                 default_layout_compound_type(frame_type);
2205
2206         pmap_destroy(node_to_stack);
2207         node_to_stack = NULL;
2208
2209         be_add_missing_keeps(irg);
2210
2211         /* do code placement, to optimize the position of constants */
2212         place_code(irg);
2213 }
2214
2215 void sparc_init_transform(void)
2216 {
2217         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2218 }