sparc: fix float to short conversion
[libfirm] / ir / be / sparc / sparc_transform.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   code selection (transform FIRM into SPARC FIRM)
23  * @author  Hannes Rapp, Matthias Braun
24  */
25 #include "config.h"
26
27 #include <stdint.h>
28 #include <stdbool.h>
29
30 #include "irnode_t.h"
31 #include "irgraph_t.h"
32 #include "irmode_t.h"
33 #include "irgmod.h"
34 #include "iredges.h"
35 #include "ircons.h"
36 #include "irprintf.h"
37 #include "iroptimize.h"
38 #include "dbginfo.h"
39 #include "iropt_t.h"
40 #include "debug.h"
41 #include "error.h"
42 #include "util.h"
43
44 #include "benode.h"
45 #include "beirg.h"
46 #include "beutil.h"
47 #include "betranshlp.h"
48 #include "beabihelper.h"
49 #include "bearch_sparc_t.h"
50
51 #include "sparc_nodes_attr.h"
52 #include "sparc_transform.h"
53 #include "sparc_new_nodes.h"
54 #include "gen_sparc_new_nodes.h"
55
56 #include "gen_sparc_regalloc_if.h"
57 #include "sparc_cconv.h"
58
59 #include <limits.h>
60
61 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
62
63 static const arch_register_t *sp_reg = &sparc_registers[REG_SP];
64 static const arch_register_t *fp_reg = &sparc_registers[REG_FRAME_POINTER];
65 static calling_convention_t  *current_cconv = NULL;
66 static be_stackorder_t       *stackorder;
67 static ir_mode               *mode_gp;
68 static ir_mode               *mode_flags;
69 static ir_mode               *mode_fp;
70 static ir_mode               *mode_fp2;
71 //static ir_mode               *mode_fp4;
72 static pmap                  *node_to_stack;
73 static size_t                 start_mem_offset;
74 static ir_node               *start_mem;
75 static size_t                 start_g0_offset;
76 static ir_node               *start_g0;
77 static size_t                 start_g7_offset;
78 static ir_node               *start_g7;
79 static size_t                 start_sp_offset;
80 static ir_node               *start_sp;
81 static size_t                 start_fp_offset;
82 static ir_node               *start_fp;
83 static ir_node               *frame_base;
84 static size_t                 start_params_offset;
85 static size_t                 start_callee_saves_offset;
86
87 static const arch_register_t *const omit_fp_callee_saves[] = {
88         &sparc_registers[REG_L0],
89         &sparc_registers[REG_L1],
90         &sparc_registers[REG_L2],
91         &sparc_registers[REG_L3],
92         &sparc_registers[REG_L4],
93         &sparc_registers[REG_L5],
94         &sparc_registers[REG_L6],
95         &sparc_registers[REG_L7],
96         &sparc_registers[REG_I0],
97         &sparc_registers[REG_I1],
98         &sparc_registers[REG_I2],
99         &sparc_registers[REG_I3],
100         &sparc_registers[REG_I4],
101         &sparc_registers[REG_I5],
102 };
103
104 static inline bool mode_needs_gp_reg(ir_mode *mode)
105 {
106         if (mode_is_int(mode) || mode_is_reference(mode)) {
107                 /* we should only see 32bit code */
108                 assert(get_mode_size_bits(mode) <= 32);
109                 return true;
110         }
111         return false;
112 }
113
114 /**
115  * Create an And that will zero out upper bits.
116  *
117  * @param dbgi      debug info
118  * @param block     the basic block
119  * @param op        the original node
120  * @param src_bits  number of lower bits that will remain
121  */
122 static ir_node *gen_zero_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
123                                    int src_bits)
124 {
125         if (src_bits == 8) {
126                 return new_bd_sparc_And_imm(dbgi, block, op, NULL, 0xFF);
127         } else if (src_bits == 16) {
128                 ir_node *lshift = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, 16);
129                 ir_node *rshift = new_bd_sparc_Srl_imm(dbgi, block, lshift, NULL, 16);
130                 return rshift;
131         } else {
132                 panic("zero extension only supported for 8 and 16 bits");
133         }
134 }
135
136 /**
137  * Generate code for a sign extension.
138  *
139  * @param dbgi      debug info
140  * @param block     the basic block
141  * @param op        the original node
142  * @param src_bits  number of lower bits that will remain
143  */
144 static ir_node *gen_sign_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
145                                    int src_bits)
146 {
147         int shift_width = 32 - src_bits;
148         ir_node *lshift_node = new_bd_sparc_Sll_imm(dbgi, block, op, NULL, shift_width);
149         ir_node *rshift_node = new_bd_sparc_Sra_imm(dbgi, block, lshift_node, NULL, shift_width);
150         return rshift_node;
151 }
152
153 /**
154  * returns true if it is assured, that the upper bits of a node are "clean"
155  * which means for a 16 or 8 bit value, that the upper bits in the register
156  * are 0 for unsigned and a copy of the last significant bit for signed
157  * numbers.
158  */
159 static bool upper_bits_clean(ir_node *node, ir_mode *mode)
160 {
161         switch ((ir_opcode)get_irn_opcode(node)) {
162         case iro_And:
163                 if (!mode_is_signed(mode)) {
164                         return upper_bits_clean(get_And_left(node), mode)
165                             || upper_bits_clean(get_And_right(node), mode);
166                 }
167                 /* FALLTHROUGH */
168         case iro_Or:
169         case iro_Eor:
170                 return upper_bits_clean(get_binop_left(node), mode)
171                     && upper_bits_clean(get_binop_right(node), mode);
172
173         case iro_Shr:
174                 if (mode_is_signed(mode)) {
175                         return false; /* TODO */
176                 } else {
177                         ir_node *right = get_Shr_right(node);
178                         if (is_Const(right)) {
179                                 ir_tarval *tv  = get_Const_tarval(right);
180                                 long       val = get_tarval_long(tv);
181                                 if (val >= 32 - (long)get_mode_size_bits(mode))
182                                         return true;
183                         }
184                         return upper_bits_clean(get_Shr_left(node), mode);
185                 }
186
187         case iro_Shrs:
188                 return upper_bits_clean(get_Shrs_left(node), mode);
189
190         case iro_Const: {
191                 ir_tarval *tv  = get_Const_tarval(node);
192                 long       val = get_tarval_long(tv);
193                 if (mode_is_signed(mode)) {
194                         long    shifted = val >> (get_mode_size_bits(mode)-1);
195                         return shifted == 0 || shifted == -1;
196                 } else {
197                         unsigned long shifted = (unsigned long)val;
198                         shifted >>= get_mode_size_bits(mode)-1;
199                         shifted >>= 1;
200                         return shifted == 0;
201                 }
202         }
203
204         case iro_Conv: {
205                 ir_mode *dest_mode = get_irn_mode(node);
206                 ir_node *op        = get_Conv_op(node);
207                 ir_mode *src_mode  = get_irn_mode(op);
208                 unsigned src_bits  = get_mode_size_bits(src_mode);
209                 unsigned dest_bits = get_mode_size_bits(dest_mode);
210                 /* downconvs are a nop */
211                 if (src_bits <= dest_bits)
212                         return upper_bits_clean(op, mode);
213                 if (dest_bits <= get_mode_size_bits(mode)
214                     && mode_is_signed(dest_mode) == mode_is_signed(mode))
215                         return true;
216                 return false;
217         }
218
219         case iro_Proj: {
220                 ir_node *pred = get_Proj_pred(node);
221                 switch (get_irn_opcode(pred)) {
222                 case iro_Load: {
223                         ir_mode *load_mode = get_Load_mode(pred);
224                         unsigned load_bits = get_mode_size_bits(load_mode);
225                         unsigned bits      = get_mode_size_bits(mode);
226                         if (load_bits > bits)
227                                 return false;
228                         if (mode_is_signed(mode) != mode_is_signed(load_mode))
229                                 return false;
230                         return true;
231                 }
232                 default:
233                         break;
234                 }
235         }
236         default:
237                 break;
238         }
239         return false;
240 }
241
242 /**
243  * Extend a value to 32 bit signed/unsigned depending on its mode.
244  *
245  * @param dbgi      debug info
246  * @param block     the basic block
247  * @param op        the original node
248  * @param orig_mode the original mode of op
249  */
250 static ir_node *gen_extension(dbg_info *dbgi, ir_node *block, ir_node *op,
251                               ir_mode *orig_mode)
252 {
253         int bits = get_mode_size_bits(orig_mode);
254         assert(bits < 32);
255
256         if (mode_is_signed(orig_mode)) {
257                 return gen_sign_extension(dbgi, block, op, bits);
258         } else {
259                 return gen_zero_extension(dbgi, block, op, bits);
260         }
261 }
262
263 typedef enum {
264         MATCH_NONE         = 0,
265         MATCH_COMMUTATIVE  = 1U << 0, /**< commutative operation. */
266         MATCH_MODE_NEUTRAL = 1U << 1, /**< the higher bits of the inputs don't
267                                            influence the significant lower bit at
268                                            all (for cases where mode < 32bit) */
269 } match_flags_t;
270 ENUM_BITSET(match_flags_t)
271
272 typedef ir_node* (*new_binop_reg_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2);
273 typedef ir_node* (*new_binop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_node *op2, ir_mode *mode);
274 typedef ir_node* (*new_binop_imm_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_entity *entity, int32_t immediate);
275 typedef ir_node* (*new_unop_fp_func) (dbg_info *dbgi, ir_node *block, ir_node *op1, ir_mode *mode);
276
277 /**
278  * checks if a node's value can be encoded as a immediate
279  */
280 static bool is_imm_encodeable(const ir_node *node)
281 {
282         long value;
283         if (!is_Const(node))
284                 return false;
285
286         value = get_tarval_long(get_Const_tarval(node));
287         return sparc_is_value_imm_encodeable(value);
288 }
289
290 static bool needs_extension(ir_node *op)
291 {
292         ir_mode *mode = get_irn_mode(op);
293         if (get_mode_size_bits(mode) >= get_mode_size_bits(mode_gp))
294                 return false;
295         return !upper_bits_clean(op, mode);
296 }
297
298 /**
299  * Check, if a given node is a Down-Conv, ie. a integer Conv
300  * from a mode with a mode with more bits to a mode with lesser bits.
301  * Moreover, we return only true if the node has not more than 1 user.
302  *
303  * @param node   the node
304  * @return non-zero if node is a Down-Conv
305  */
306 static bool is_downconv(const ir_node *node)
307 {
308         ir_mode *src_mode;
309         ir_mode *dest_mode;
310
311         if (!is_Conv(node))
312                 return false;
313
314         src_mode  = get_irn_mode(get_Conv_op(node));
315         dest_mode = get_irn_mode(node);
316         return
317                 mode_needs_gp_reg(src_mode)  &&
318                 mode_needs_gp_reg(dest_mode) &&
319                 get_mode_size_bits(dest_mode) <= get_mode_size_bits(src_mode);
320 }
321
322 static ir_node *skip_downconv(ir_node *node)
323 {
324         while (is_downconv(node)) {
325                 node = get_Conv_op(node);
326         }
327         return node;
328 }
329
330 /**
331  * helper function for binop operations
332  *
333  * @param new_reg  register generation function ptr
334  * @param new_imm  immediate generation function ptr
335  */
336 static ir_node *gen_helper_binop_args(ir_node *node,
337                                       ir_node *op1, ir_node *op2,
338                                       match_flags_t flags,
339                                       new_binop_reg_func new_reg,
340                                       new_binop_imm_func new_imm)
341 {
342         dbg_info *dbgi  = get_irn_dbg_info(node);
343         ir_node  *block = be_transform_node(get_nodes_block(node));
344         ir_node  *new_op1;
345         ir_node  *new_op2;
346         ir_mode  *mode1;
347         ir_mode  *mode2;
348
349         if (flags & MATCH_MODE_NEUTRAL) {
350                 op1 = skip_downconv(op1);
351                 op2 = skip_downconv(op2);
352         }
353         mode1 = get_irn_mode(op1);
354         mode2 = get_irn_mode(op2);
355         /* we shouldn't see 64bit code */
356         assert(get_mode_size_bits(mode1) <= 32);
357         assert(get_mode_size_bits(mode2) <= 32);
358
359         if (is_imm_encodeable(op2)) {
360                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
361                 new_op1 = be_transform_node(op1);
362                 if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
363                         new_op1 = gen_extension(dbgi, block, new_op1, mode1);
364                 }
365                 return new_imm(dbgi, block, new_op1, NULL, immediate);
366         }
367         new_op2 = be_transform_node(op2);
368         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op2)) {
369                 new_op2 = gen_extension(dbgi, block, new_op2, mode2);
370         }
371
372         if ((flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
373                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
374                 return new_imm(dbgi, block, new_op2, NULL, immediate);
375         }
376
377         new_op1 = be_transform_node(op1);
378         if (! (flags & MATCH_MODE_NEUTRAL) && needs_extension(op1)) {
379                 new_op1 = gen_extension(dbgi, block, new_op1, mode1);
380         }
381         return new_reg(dbgi, block, new_op1, new_op2);
382 }
383
384 static ir_node *gen_helper_binop(ir_node *node, match_flags_t flags,
385                                  new_binop_reg_func new_reg,
386                                  new_binop_imm_func new_imm)
387 {
388         ir_node *op1 = get_binop_left(node);
389         ir_node *op2 = get_binop_right(node);
390         return gen_helper_binop_args(node, op1, op2, flags, new_reg, new_imm);
391 }
392
393 /**
394  * helper function for FP binop operations
395  */
396 static ir_node *gen_helper_binfpop(ir_node *node, ir_mode *mode,
397                                    new_binop_fp_func new_func_single,
398                                    new_binop_fp_func new_func_double,
399                                    new_binop_fp_func new_func_quad)
400 {
401         ir_node  *block   = be_transform_node(get_nodes_block(node));
402         ir_node  *op1     = get_binop_left(node);
403         ir_node  *new_op1 = be_transform_node(op1);
404         ir_node  *op2     = get_binop_right(node);
405         ir_node  *new_op2 = be_transform_node(op2);
406         dbg_info *dbgi    = get_irn_dbg_info(node);
407         unsigned  bits    = get_mode_size_bits(mode);
408
409         switch (bits) {
410         case 32:
411                 return new_func_single(dbgi, block, new_op1, new_op2, mode);
412         case 64:
413                 return new_func_double(dbgi, block, new_op1, new_op2, mode);
414         case 128:
415                 return new_func_quad(dbgi, block, new_op1, new_op2, mode);
416         default:
417                 break;
418         }
419         panic("unsupported mode %+F for float op", mode);
420 }
421
422 static ir_node *gen_helper_unfpop(ir_node *node, ir_mode *mode,
423                                   new_unop_fp_func new_func_single,
424                                   new_unop_fp_func new_func_double,
425                                   new_unop_fp_func new_func_quad)
426 {
427         ir_node  *block  = be_transform_node(get_nodes_block(node));
428         ir_node  *op     = get_unop_op(node);
429         ir_node  *new_op = be_transform_node(op);
430         dbg_info *dbgi   = get_irn_dbg_info(node);
431         unsigned  bits   = get_mode_size_bits(mode);
432
433         switch (bits) {
434         case 32:
435                 return new_func_single(dbgi, block, new_op, mode);
436         case 64:
437                 return new_func_double(dbgi, block, new_op, mode);
438         case 128:
439                 return new_func_quad(dbgi, block, new_op, mode);
440         default:
441                 break;
442         }
443         panic("unsupported mode %+F for float op", mode);
444 }
445
446 typedef ir_node* (*new_binopx_imm_func)(dbg_info *dbgi, ir_node *block,
447                                         ir_node *op1, ir_node *flags,
448                                         ir_entity *imm_entity, int32_t imm);
449
450 typedef ir_node* (*new_binopx_reg_func)(dbg_info *dbgi, ir_node *block,
451                                         ir_node *op1, ir_node *op2,
452                                         ir_node *flags);
453
454 static ir_node *gen_helper_binopx(ir_node *node, match_flags_t match_flags,
455                                   new_binopx_reg_func new_binopx_reg,
456                                   new_binopx_imm_func new_binopx_imm)
457 {
458         dbg_info *dbgi      = get_irn_dbg_info(node);
459         ir_node  *block     = be_transform_node(get_nodes_block(node));
460         ir_node  *op1       = get_irn_n(node, 0);
461         ir_node  *op2       = get_irn_n(node, 1);
462         ir_node  *flags     = get_irn_n(node, 2);
463         ir_node  *new_flags = be_transform_node(flags);
464         ir_node  *new_op1;
465         ir_node  *new_op2;
466
467         /* only support for mode-neutral implemented so far */
468         assert(match_flags & MATCH_MODE_NEUTRAL);
469
470         if (is_imm_encodeable(op2)) {
471                 int32_t  immediate = get_tarval_long(get_Const_tarval(op2));
472                 new_op1 = be_transform_node(op1);
473                 return new_binopx_imm(dbgi, block, new_op1, new_flags, NULL, immediate);
474         }
475         new_op2 = be_transform_node(op2);
476         if ((match_flags & MATCH_COMMUTATIVE) && is_imm_encodeable(op1)) {
477                 int32_t immediate = get_tarval_long(get_Const_tarval(op1));
478                 return new_binopx_imm(dbgi, block, new_op2, new_flags, NULL, immediate);
479         }
480         new_op1 = be_transform_node(op1);
481         return new_binopx_reg(dbgi, block, new_op1, new_op2, new_flags);
482
483 }
484
485 static ir_node *get_g0(ir_graph *irg)
486 {
487         if (start_g0 == NULL) {
488                 /* this is already the transformed start node */
489                 ir_node *start = get_irg_start(irg);
490                 assert(is_sparc_Start(start));
491                 start_g0 = new_r_Proj(start, mode_gp, start_g0_offset);
492         }
493         return start_g0;
494 }
495
496 static ir_node *get_g7(ir_graph *irg)
497 {
498         if (start_g7 == NULL) {
499                 ir_node *start = get_irg_start(irg);
500                 assert(is_sparc_Start(start));
501                 start_g7 = new_r_Proj(start, mode_gp, start_g7_offset);
502         }
503         return start_g7;
504 }
505
506 static ir_node *make_tls_offset(dbg_info *dbgi, ir_node *block,
507                                 ir_entity *entity, int32_t offset)
508 {
509         ir_node  *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
510         ir_node  *low = new_bd_sparc_Xor_imm(dbgi, block, hi, entity, offset);
511         return low;
512 }
513
514 static ir_node *make_address(dbg_info *dbgi, ir_node *block, ir_entity *entity,
515                              int32_t offset)
516 {
517         if (get_entity_owner(entity) == get_tls_type()) {
518                 ir_graph *irg     = get_irn_irg(block);
519                 ir_node  *g7      = get_g7(irg);
520                 ir_node  *offsetn = make_tls_offset(dbgi, block, entity, offset);
521                 ir_node  *add     = new_bd_sparc_Add_reg(dbgi, block, g7, offsetn);
522                 return add;
523         } else {
524                 ir_node *hi  = new_bd_sparc_SetHi(dbgi, block, entity, offset);
525                 ir_node *low = new_bd_sparc_Or_imm(dbgi, block, hi, entity, offset);
526                 return low;
527         }
528 }
529
530 typedef struct address_t {
531         ir_node   *ptr;
532         ir_node   *ptr2;
533         ir_entity *entity;
534         int32_t    offset;
535 } address_t;
536
537 /**
538  * Match a load/store address
539  */
540 static void match_address(ir_node *ptr, address_t *address, bool use_ptr2)
541 {
542         ir_node   *base   = ptr;
543         ir_node   *ptr2   = NULL;
544         int32_t    offset = 0;
545         ir_entity *entity = NULL;
546
547         if (is_Add(base)) {
548                 ir_node *add_right = get_Add_right(base);
549                 if (is_Const(add_right)) {
550                         base    = get_Add_left(base);
551                         offset += get_tarval_long(get_Const_tarval(add_right));
552                 }
553         }
554         /* Note that we don't match sub(x, Const) or chains of adds/subs
555          * because this should all be normalized by now */
556
557         /* we only use the symconst if we're the only user otherwise we probably
558          * won't save anything but produce multiple sethi+or combinations with
559          * just different offsets */
560         if (is_SymConst(base) && get_irn_n_edges(base) == 1) {
561                 ir_entity *sc_entity = get_SymConst_entity(base);
562                 dbg_info  *dbgi      = get_irn_dbg_info(ptr);
563                 ir_node   *block     = get_nodes_block(ptr);
564                 ir_node   *new_block = be_transform_node(block);
565
566                 if (get_entity_owner(sc_entity) == get_tls_type()) {
567                         if (!use_ptr2) {
568                                 goto only_offset;
569                         } else {
570                                 ptr2   = make_tls_offset(dbgi, new_block, sc_entity, offset);
571                                 offset = 0;
572                                 base   = get_g7(get_irn_irg(base));
573                         }
574                 } else {
575                         entity = sc_entity;
576                         base   = new_bd_sparc_SetHi(dbgi, new_block, entity, offset);
577                 }
578         } else if (use_ptr2 && is_Add(base) && offset == 0) {
579                 ptr2 = be_transform_node(get_Add_right(base));
580                 base = be_transform_node(get_Add_left(base));
581         } else {
582 only_offset:
583                 if (sparc_is_value_imm_encodeable(offset)) {
584                         base = be_transform_node(base);
585                 } else {
586                         base   = be_transform_node(ptr);
587                         offset = 0;
588                 }
589         }
590
591         address->ptr    = base;
592         address->ptr2   = ptr2;
593         address->entity = entity;
594         address->offset = offset;
595 }
596
597 /**
598  * Creates an sparc Add.
599  *
600  * @param node   FIRM node
601  * @return the created sparc Add node
602  */
603 static ir_node *gen_Add(ir_node *node)
604 {
605         ir_mode *mode = get_irn_mode(node);
606         ir_node *right;
607
608         if (mode_is_float(mode)) {
609                 return gen_helper_binfpop(node, mode, new_bd_sparc_fadd_s,
610                                           new_bd_sparc_fadd_d, new_bd_sparc_fadd_q);
611         }
612
613         /* special case: + 0x1000 can be represented as - 0x1000 */
614         right = get_Add_right(node);
615         if (is_Const(right)) {
616                 ir_node   *left = get_Add_left(node);
617                 ir_tarval *tv;
618                 uint32_t   val;
619                 /* is this simple address arithmetic? then we can let the linker do
620                  * the calculation. */
621                 if (is_SymConst(left) && get_irn_n_edges(left) == 1) {
622                         dbg_info *dbgi  = get_irn_dbg_info(node);
623                         ir_node  *block = be_transform_node(get_nodes_block(node));
624                         address_t address;
625
626                         /* the value of use_ptr2 shouldn't matter here */
627                         match_address(node, &address, false);
628                         assert(is_sparc_SetHi(address.ptr));
629                         return new_bd_sparc_Or_imm(dbgi, block, address.ptr,
630                                                    address.entity, address.offset);
631                 }
632
633                 tv  = get_Const_tarval(right);
634                 val = get_tarval_long(tv);
635                 if (val == 0x1000) {
636                         dbg_info *dbgi   = get_irn_dbg_info(node);
637                         ir_node  *block  = be_transform_node(get_nodes_block(node));
638                         ir_node  *op     = get_Add_left(node);
639                         ir_node  *new_op = be_transform_node(op);
640                         return new_bd_sparc_Sub_imm(dbgi, block, new_op, NULL, -0x1000);
641                 }
642         }
643
644         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
645                                 new_bd_sparc_Add_reg, new_bd_sparc_Add_imm);
646 }
647
648 static ir_node *gen_AddCC_t(ir_node *node)
649 {
650         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
651                                 new_bd_sparc_AddCC_reg, new_bd_sparc_AddCC_imm);
652 }
653
654 static ir_node *gen_Proj_AddCC_t(ir_node *node)
655 {
656         long     pn       = get_Proj_proj(node);
657         ir_node *pred     = get_Proj_pred(node);
658         ir_node *new_pred = be_transform_node(pred);
659
660         switch (pn) {
661         case pn_sparc_AddCC_t_res:
662                 return new_r_Proj(new_pred, mode_gp, pn_sparc_AddCC_res);
663         case pn_sparc_AddCC_t_flags:
664                 return new_r_Proj(new_pred, mode_flags, pn_sparc_AddCC_flags);
665         default:
666                 panic("Invalid AddCC_t proj found");
667         }
668 }
669
670 static ir_node *gen_AddX_t(ir_node *node)
671 {
672         return gen_helper_binopx(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
673                                  new_bd_sparc_AddX_reg, new_bd_sparc_AddX_imm);
674 }
675
676 /**
677  * Creates an sparc Sub.
678  *
679  * @param node       FIRM node
680  * @return the created sparc Sub node
681  */
682 static ir_node *gen_Sub(ir_node *node)
683 {
684         ir_mode *mode = get_irn_mode(node);
685
686         if (mode_is_float(mode)) {
687                 return gen_helper_binfpop(node, mode, new_bd_sparc_fsub_s,
688                                           new_bd_sparc_fsub_d, new_bd_sparc_fsub_q);
689         }
690
691         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
692                                 new_bd_sparc_Sub_reg, new_bd_sparc_Sub_imm);
693 }
694
695 static ir_node *gen_SubCC_t(ir_node *node)
696 {
697         return gen_helper_binop(node, MATCH_MODE_NEUTRAL,
698                                 new_bd_sparc_SubCC_reg, new_bd_sparc_SubCC_imm);
699 }
700
701 static ir_node *gen_Proj_SubCC_t(ir_node *node)
702 {
703         long     pn       = get_Proj_proj(node);
704         ir_node *pred     = get_Proj_pred(node);
705         ir_node *new_pred = be_transform_node(pred);
706
707         switch (pn) {
708         case pn_sparc_SubCC_t_res:
709                 return new_r_Proj(new_pred, mode_gp, pn_sparc_SubCC_res);
710         case pn_sparc_SubCC_t_flags:
711                 return new_r_Proj(new_pred, mode_flags, pn_sparc_SubCC_flags);
712         default:
713                 panic("Invalid SubCC_t proj found");
714         }
715 }
716
717 static ir_node *gen_SubX_t(ir_node *node)
718 {
719         return gen_helper_binopx(node, MATCH_MODE_NEUTRAL,
720                                  new_bd_sparc_SubX_reg, new_bd_sparc_SubX_imm);
721 }
722
723 ir_node *create_ldf(dbg_info *dbgi, ir_node *block, ir_node *ptr,
724                     ir_node *mem, ir_mode *mode, ir_entity *entity,
725                     long offset, bool is_frame_entity)
726 {
727         unsigned bits = get_mode_size_bits(mode);
728         assert(mode_is_float(mode));
729         if (bits == 32) {
730                 return new_bd_sparc_Ldf_s(dbgi, block, ptr, mem, mode, entity,
731                                           offset, is_frame_entity);
732         } else if (bits == 64) {
733                 return new_bd_sparc_Ldf_d(dbgi, block, ptr, mem, mode, entity,
734                                           offset, is_frame_entity);
735         } else {
736                 assert(bits == 128);
737                 return new_bd_sparc_Ldf_q(dbgi, block, ptr, mem, mode, entity,
738                                           offset, is_frame_entity);
739         }
740 }
741
742 ir_node *create_stf(dbg_info *dbgi, ir_node *block, ir_node *value,
743                     ir_node *ptr, ir_node *mem, ir_mode *mode,
744                     ir_entity *entity, long offset,
745                     bool is_frame_entity)
746 {
747         unsigned bits = get_mode_size_bits(mode);
748         assert(mode_is_float(mode));
749         if (bits == 32) {
750                 return new_bd_sparc_Stf_s(dbgi, block, value, ptr, mem, mode, entity,
751                                           offset, is_frame_entity);
752         } else if (bits == 64) {
753                 return new_bd_sparc_Stf_d(dbgi, block, value, ptr, mem, mode, entity,
754                                           offset, is_frame_entity);
755         } else {
756                 assert(bits == 128);
757                 return new_bd_sparc_Stf_q(dbgi, block, value, ptr, mem, mode, entity,
758                                           offset, is_frame_entity);
759         }
760 }
761
762 /**
763  * Transforms a Load.
764  *
765  * @param node    the ir Load node
766  * @return the created sparc Load node
767  */
768 static ir_node *gen_Load(ir_node *node)
769 {
770         dbg_info *dbgi     = get_irn_dbg_info(node);
771         ir_mode  *mode     = get_Load_mode(node);
772         ir_node  *block    = be_transform_node(get_nodes_block(node));
773         ir_node  *ptr      = get_Load_ptr(node);
774         ir_node  *mem      = get_Load_mem(node);
775         ir_node  *new_mem  = be_transform_node(mem);
776         ir_node  *new_load = NULL;
777         address_t address;
778
779         if (get_Load_unaligned(node) == align_non_aligned) {
780                 panic("sparc: transformation of unaligned Loads not implemented yet");
781         }
782
783         if (mode_is_float(mode)) {
784                 match_address(ptr, &address, false);
785                 new_load = create_ldf(dbgi, block, address.ptr, new_mem, mode,
786                                       address.entity, address.offset, false);
787         } else {
788                 match_address(ptr, &address, true);
789                 if (address.ptr2 != NULL) {
790                         assert(address.entity == NULL && address.offset == 0);
791                         new_load = new_bd_sparc_Ld_reg(dbgi, block, address.ptr,
792                                                        address.ptr2, new_mem, mode);
793                 } else {
794                         new_load = new_bd_sparc_Ld_imm(dbgi, block, address.ptr, new_mem,
795                                                        mode, address.entity, address.offset,
796                                                        false);
797                 }
798         }
799         set_irn_pinned(new_load, get_irn_pinned(node));
800
801         return new_load;
802 }
803
804 /**
805  * Transforms a Store.
806  *
807  * @param node    the ir Store node
808  * @return the created sparc Store node
809  */
810 static ir_node *gen_Store(ir_node *node)
811 {
812         ir_node  *block    = be_transform_node(get_nodes_block(node));
813         ir_node  *ptr      = get_Store_ptr(node);
814         ir_node  *mem      = get_Store_mem(node);
815         ir_node  *new_mem  = be_transform_node(mem);
816         ir_node  *val      = get_Store_value(node);
817         ir_mode  *mode     = get_irn_mode(val);
818         dbg_info *dbgi     = get_irn_dbg_info(node);
819         ir_node  *new_store = NULL;
820         address_t address;
821
822         if (get_Store_unaligned(node) == align_non_aligned) {
823                 panic("sparc: transformation of unaligned Stores not implemented yet");
824         }
825
826         if (mode_is_float(mode)) {
827                 ir_node *new_val = be_transform_node(val);
828                 /* TODO: variants with reg+reg address mode */
829                 match_address(ptr, &address, false);
830                 new_store = create_stf(dbgi, block, new_val, address.ptr, new_mem,
831                                        mode, address.entity, address.offset, false);
832         } else {
833                 ir_node *new_val;
834                 unsigned dest_bits = get_mode_size_bits(mode);
835                 while (is_downconv(node)
836                        && get_mode_size_bits(get_irn_mode(node)) >= dest_bits) {
837                     val = get_Conv_op(val);
838                 }
839                 new_val = be_transform_node(val);
840
841                 assert(dest_bits <= 32);
842                 match_address(ptr, &address, true);
843                 if (address.ptr2 != NULL) {
844                         assert(address.entity == NULL && address.offset == 0);
845                         new_store = new_bd_sparc_St_reg(dbgi, block, new_val, address.ptr,
846                                                         address.ptr2, new_mem, mode);
847                 } else {
848                         new_store = new_bd_sparc_St_imm(dbgi, block, new_val, address.ptr,
849                                                         new_mem, mode, address.entity,
850                                                         address.offset, false);
851                 }
852         }
853         set_irn_pinned(new_store, get_irn_pinned(node));
854
855         return new_store;
856 }
857
858 /**
859  * Creates an sparc Mul.
860  * returns the lower 32bits of the 64bit multiply result
861  *
862  * @return the created sparc Mul node
863  */
864 static ir_node *gen_Mul(ir_node *node)
865 {
866         ir_mode *mode = get_irn_mode(node);
867         if (mode_is_float(mode)) {
868                 return gen_helper_binfpop(node, mode, new_bd_sparc_fmul_s,
869                                           new_bd_sparc_fmul_d, new_bd_sparc_fmul_q);
870         }
871
872         return gen_helper_binop(node, MATCH_COMMUTATIVE | MATCH_MODE_NEUTRAL,
873                                 new_bd_sparc_Mul_reg, new_bd_sparc_Mul_imm);
874 }
875
876 /**
877  * Creates an sparc Mulh.
878  * Mulh returns the upper 32bits of a mul instruction
879  *
880  * @return the created sparc Mulh node
881  */
882 static ir_node *gen_Mulh(ir_node *node)
883 {
884         ir_mode *mode = get_irn_mode(node);
885         ir_node *mul;
886
887         if (mode_is_float(mode))
888                 panic("FP not supported yet");
889
890         if (mode_is_signed(mode)) {
891                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_SMulh_reg, new_bd_sparc_SMulh_imm);
892                 return new_r_Proj(mul, mode_gp, pn_sparc_SMulh_low);
893         } else {
894                 mul = gen_helper_binop(node, MATCH_COMMUTATIVE, new_bd_sparc_UMulh_reg, new_bd_sparc_UMulh_imm);
895                 return new_r_Proj(mul, mode_gp, pn_sparc_UMulh_low);
896         }
897 }
898
899 static ir_node *gen_sign_extension_value(ir_node *node)
900 {
901         ir_node *block     = get_nodes_block(node);
902         ir_node *new_block = be_transform_node(block);
903         ir_node *new_node  = be_transform_node(node);
904         /* TODO: we could do some shortcuts for some value types probably.
905          * (For constants or other cases where we know the sign bit in
906          *  advance) */
907         return new_bd_sparc_Sra_imm(NULL, new_block, new_node, NULL, 31);
908 }
909
910 /**
911  * Creates an sparc Div.
912  *
913  * @return the created sparc Div node
914  */
915 static ir_node *gen_Div(ir_node *node)
916 {
917         dbg_info *dbgi      = get_irn_dbg_info(node);
918         ir_node  *block     = get_nodes_block(node);
919         ir_node  *new_block = be_transform_node(block);
920         ir_mode  *mode      = get_Div_resmode(node);
921         ir_node  *left      = get_Div_left(node);
922         ir_node  *left_low  = be_transform_node(left);
923         ir_node  *right     = get_Div_right(node);
924         ir_node  *res;
925
926         if (mode_is_float(mode)) {
927                 return gen_helper_binfpop(node, mode, new_bd_sparc_fdiv_s,
928                                                                   new_bd_sparc_fdiv_d, new_bd_sparc_fdiv_q);
929         }
930
931         if (mode_is_signed(mode)) {
932                 ir_node *left_high = gen_sign_extension_value(left);
933
934                 if (is_imm_encodeable(right)) {
935                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
936                         res = new_bd_sparc_SDiv_imm(dbgi, new_block, left_high, left_low,
937                                                     NULL, immediate);
938                 } else {
939                         ir_node *new_right = be_transform_node(right);
940                         res = new_bd_sparc_SDiv_reg(dbgi, new_block, left_high, left_low,
941                                                     new_right);
942                 }
943         } else {
944                 ir_graph *irg       = get_irn_irg(node);
945                 ir_node  *left_high = get_g0(irg);
946                 if (is_imm_encodeable(right)) {
947                         int32_t immediate = get_tarval_long(get_Const_tarval(right));
948                         res = new_bd_sparc_UDiv_imm(dbgi, new_block, left_high, left_low,
949                                                     NULL, immediate);
950                 } else {
951                         ir_node *new_right = be_transform_node(right);
952                         res = new_bd_sparc_UDiv_reg(dbgi, new_block, left_high, left_low,
953                                                     new_right);
954                 }
955         }
956
957         return res;
958 }
959
960 /**
961  * Transforms a Not node.
962  *
963  * @return the created sparc Not node
964  */
965 static ir_node *gen_Not(ir_node *node)
966 {
967         ir_node  *op     = get_Not_op(node);
968         ir_graph *irg    = get_irn_irg(node);
969         ir_node  *zero   = get_g0(irg);
970         dbg_info *dbgi   = get_irn_dbg_info(node);
971         ir_node  *block  = be_transform_node(get_nodes_block(node));
972         ir_node  *new_op = be_transform_node(op);
973
974         /* Note: Not(Eor()) is normalize in firm localopts already so
975          * we don't match it for xnor here */
976
977         /* Not can be represented with xnor 0, n */
978         return new_bd_sparc_XNor_reg(dbgi, block, zero, new_op);
979 }
980
981 static ir_node *gen_helper_bitop(ir_node *node,
982                                  new_binop_reg_func new_reg,
983                                  new_binop_imm_func new_imm,
984                                  new_binop_reg_func new_not_reg,
985                                  new_binop_imm_func new_not_imm,
986                                  match_flags_t flags)
987 {
988         ir_node *op1 = get_binop_left(node);
989         ir_node *op2 = get_binop_right(node);
990         if (is_Not(op1)) {
991                 return gen_helper_binop_args(node, op2, get_Not_op(op1),
992                                              flags,
993                                              new_not_reg, new_not_imm);
994         }
995         if (is_Not(op2)) {
996                 return gen_helper_binop_args(node, op1, get_Not_op(op2),
997                                              flags,
998                                              new_not_reg, new_not_imm);
999         }
1000         if (is_Const(op2) && get_irn_n_edges(op2) == 1) {
1001                 ir_tarval *tv    = get_Const_tarval(op2);
1002                 long       value = get_tarval_long(tv);
1003                 if (!sparc_is_value_imm_encodeable(value)) {
1004                         long notvalue = ~value;
1005                         if ((notvalue & 0x3ff) == 0) {
1006                                 ir_node  *block     = get_nodes_block(node);
1007                                 ir_node  *new_block = be_transform_node(block);
1008                                 dbg_info *dbgi      = get_irn_dbg_info(node);
1009                                 ir_node  *new_op2
1010                                         = new_bd_sparc_SetHi(NULL, new_block, NULL, notvalue);
1011                                 ir_node  *new_op1   = be_transform_node(op1);
1012                                 ir_node  *result
1013                                         = new_not_reg(dbgi, new_block, new_op1, new_op2);
1014                                 return result;
1015                         }
1016                 }
1017         }
1018         return gen_helper_binop_args(node, op1, op2,
1019                                                                  flags | MATCH_COMMUTATIVE,
1020                                                                  new_reg, new_imm);
1021 }
1022
1023 static ir_node *gen_And(ir_node *node)
1024 {
1025         return gen_helper_bitop(node,
1026                                 new_bd_sparc_And_reg,
1027                                 new_bd_sparc_And_imm,
1028                                 new_bd_sparc_AndN_reg,
1029                                 new_bd_sparc_AndN_imm,
1030                                 MATCH_MODE_NEUTRAL);
1031 }
1032
1033 static ir_node *gen_Or(ir_node *node)
1034 {
1035         return gen_helper_bitop(node,
1036                                 new_bd_sparc_Or_reg,
1037                                 new_bd_sparc_Or_imm,
1038                                 new_bd_sparc_OrN_reg,
1039                                 new_bd_sparc_OrN_imm,
1040                                 MATCH_MODE_NEUTRAL);
1041 }
1042
1043 static ir_node *gen_Eor(ir_node *node)
1044 {
1045         return gen_helper_bitop(node,
1046                                 new_bd_sparc_Xor_reg,
1047                                 new_bd_sparc_Xor_imm,
1048                                 new_bd_sparc_XNor_reg,
1049                                 new_bd_sparc_XNor_imm,
1050                                 MATCH_MODE_NEUTRAL);
1051 }
1052
1053 static ir_node *gen_Shl(ir_node *node)
1054 {
1055         ir_mode *mode = get_irn_mode(node);
1056         if (get_mode_modulo_shift(mode) != 32)
1057                 panic("modulo_shift!=32 not supported by sparc backend");
1058         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sll_reg, new_bd_sparc_Sll_imm);
1059 }
1060
1061 static ir_node *gen_Shr(ir_node *node)
1062 {
1063         ir_mode *mode = get_irn_mode(node);
1064         if (get_mode_modulo_shift(mode) != 32)
1065                 panic("modulo_shift!=32 not supported by sparc backend");
1066         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Srl_reg, new_bd_sparc_Srl_imm);
1067 }
1068
1069 static ir_node *gen_Shrs(ir_node *node)
1070 {
1071         ir_mode *mode = get_irn_mode(node);
1072         if (get_mode_modulo_shift(mode) != 32)
1073                 panic("modulo_shift!=32 not supported by sparc backend");
1074         return gen_helper_binop(node, MATCH_NONE, new_bd_sparc_Sra_reg, new_bd_sparc_Sra_imm);
1075 }
1076
1077 /**
1078  * Transforms a Minus node.
1079  */
1080 static ir_node *gen_Minus(ir_node *node)
1081 {
1082         ir_mode  *mode = get_irn_mode(node);
1083         ir_node  *op;
1084         ir_node  *block;
1085         ir_node  *new_op;
1086         ir_node  *zero;
1087         dbg_info *dbgi;
1088
1089         if (mode_is_float(mode)) {
1090                 return gen_helper_unfpop(node, mode, new_bd_sparc_fneg_s,
1091                                          new_bd_sparc_fneg_d, new_bd_sparc_fneg_q);
1092         }
1093         block  = be_transform_node(get_nodes_block(node));
1094         dbgi   = get_irn_dbg_info(node);
1095         op     = get_Minus_op(node);
1096         new_op = be_transform_node(op);
1097         zero   = get_g0(get_irn_irg(node));
1098         return new_bd_sparc_Sub_reg(dbgi, block, zero, new_op);
1099 }
1100
1101 /**
1102  * Create an entity for a given (floating point) tarval
1103  */
1104 static ir_entity *create_float_const_entity(ir_tarval *tv)
1105 {
1106         const arch_env_t *arch_env = be_get_irg_arch_env(current_ir_graph);
1107         sparc_isa_t      *isa      = (sparc_isa_t*) arch_env;
1108         ir_entity        *entity   = (ir_entity*) pmap_get(isa->constants, tv);
1109         ir_initializer_t *initializer;
1110         ir_mode          *mode;
1111         ir_type          *type;
1112         ir_type          *glob;
1113
1114         if (entity != NULL)
1115                 return entity;
1116
1117         mode   = get_tarval_mode(tv);
1118         type   = get_type_for_mode(mode);
1119         glob   = get_glob_type();
1120         entity = new_entity(glob, id_unique("C%u"), type);
1121         set_entity_visibility(entity, ir_visibility_private);
1122         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1123
1124         initializer = create_initializer_tarval(tv);
1125         set_entity_initializer(entity, initializer);
1126
1127         pmap_insert(isa->constants, tv, entity);
1128         return entity;
1129 }
1130
1131 static ir_node *gen_float_const(dbg_info *dbgi, ir_node *block, ir_tarval *tv)
1132 {
1133         ir_entity *entity = create_float_const_entity(tv);
1134         ir_node   *hi     = new_bd_sparc_SetHi(dbgi, block, entity, 0);
1135         ir_node   *mem    = get_irg_no_mem(current_ir_graph);
1136         ir_mode   *mode   = get_tarval_mode(tv);
1137         ir_node   *new_op
1138                 = create_ldf(dbgi, block, hi, mem, mode, entity, 0, false);
1139         ir_node   *proj   = new_r_Proj(new_op, mode, pn_sparc_Ldf_res);
1140
1141         set_irn_pinned(new_op, op_pin_state_floats);
1142         return proj;
1143 }
1144
1145 static ir_node *create_int_const(ir_node *block, int32_t value)
1146 {
1147         if (value == 0) {
1148                 ir_graph *irg = get_irn_irg(block);
1149                 return get_g0(irg);
1150         } else if (sparc_is_value_imm_encodeable(value)) {
1151                 ir_graph *irg = get_irn_irg(block);
1152                 return new_bd_sparc_Or_imm(NULL, block, get_g0(irg), NULL, value);
1153         } else {
1154                 ir_node *hi = new_bd_sparc_SetHi(NULL, block, NULL, value);
1155                 if ((value & 0x3ff) != 0) {
1156                         return new_bd_sparc_Or_imm(NULL, block, hi, NULL, value & 0x3ff);
1157                 } else {
1158                         return hi;
1159                 }
1160         }
1161 }
1162
1163 static ir_node *gen_Const(ir_node *node)
1164 {
1165         ir_node   *block = be_transform_node(get_nodes_block(node));
1166         ir_mode   *mode  = get_irn_mode(node);
1167         dbg_info  *dbgi  = get_irn_dbg_info(node);
1168         ir_tarval *tv    = get_Const_tarval(node);
1169         int32_t    val;
1170
1171         if (mode_is_float(mode)) {
1172                 return gen_float_const(dbgi, block, tv);
1173         }
1174         val = (int32_t)get_tarval_long(tv);
1175         assert((long)val == get_tarval_long(tv));
1176         return create_int_const(block, val);
1177 }
1178
1179 static ir_node *gen_Switch(ir_node *node)
1180 {
1181         dbg_info              *dbgi         = get_irn_dbg_info(node);
1182         ir_node               *block        = get_nodes_block(node);
1183         ir_node               *new_block    = be_transform_node(block);
1184         ir_graph              *irg          = get_irn_irg(block);
1185         ir_node               *selector     = get_Switch_selector(node);
1186         ir_node               *new_selector = be_transform_node(selector);
1187         const ir_switch_table *table        = get_Switch_table(node);
1188         unsigned               n_outs       = get_Switch_n_outs(node);
1189         ir_entity             *entity;
1190         ir_node               *table_address;
1191         ir_node               *idx;
1192         ir_node               *load;
1193         ir_node               *address;
1194
1195         table = ir_switch_table_duplicate(irg, table);
1196
1197         /* switch with smaller mode not implemented yet */
1198         assert(get_mode_size_bits(get_irn_mode(selector)) == 32);
1199
1200         entity = new_entity(NULL, id_unique("TBL%u"), get_unknown_type());
1201         set_entity_visibility(entity, ir_visibility_private);
1202         add_entity_linkage(entity, IR_LINKAGE_CONSTANT);
1203
1204         /* construct base address */
1205         table_address = make_address(dbgi, new_block, entity, 0);
1206         /* scale index */
1207         idx = new_bd_sparc_Sll_imm(dbgi, new_block, new_selector, NULL, 2);
1208         /* load from jumptable */
1209         load = new_bd_sparc_Ld_reg(dbgi, new_block, table_address, idx,
1210                                    get_irg_no_mem(current_ir_graph),
1211                                    mode_gp);
1212         address = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
1213
1214         return new_bd_sparc_SwitchJmp(dbgi, new_block, address, n_outs, table, entity);
1215 }
1216
1217 static ir_node *gen_Cond(ir_node *node)
1218 {
1219         ir_node    *selector = get_Cond_selector(node);
1220         ir_node    *cmp_left;
1221         ir_mode    *cmp_mode;
1222         ir_node    *block;
1223         ir_node    *flag_node;
1224         ir_relation relation;
1225         dbg_info   *dbgi;
1226
1227         /* note: after lower_mode_b we are guaranteed to have a Cmp input */
1228         block       = be_transform_node(get_nodes_block(node));
1229         dbgi        = get_irn_dbg_info(node);
1230         cmp_left    = get_Cmp_left(selector);
1231         cmp_mode    = get_irn_mode(cmp_left);
1232         flag_node   = be_transform_node(selector);
1233         relation    = get_Cmp_relation(selector);
1234         if (mode_is_float(cmp_mode)) {
1235                 return new_bd_sparc_fbfcc(dbgi, block, flag_node, relation);
1236         } else {
1237                 bool is_unsigned = !mode_is_signed(cmp_mode);
1238                 return new_bd_sparc_Bicc(dbgi, block, flag_node, relation, is_unsigned);
1239         }
1240 }
1241
1242 /**
1243  * transform Cmp
1244  */
1245 static ir_node *gen_Cmp(ir_node *node)
1246 {
1247         ir_node *op1      = get_Cmp_left(node);
1248         ir_node *op2      = get_Cmp_right(node);
1249         ir_mode *cmp_mode = get_irn_mode(op1);
1250         assert(get_irn_mode(op2) == cmp_mode);
1251
1252         if (mode_is_float(cmp_mode)) {
1253                 ir_node  *block   = be_transform_node(get_nodes_block(node));
1254                 dbg_info *dbgi    = get_irn_dbg_info(node);
1255                 ir_node  *new_op1 = be_transform_node(op1);
1256                 ir_node  *new_op2 = be_transform_node(op2);
1257                 unsigned  bits    = get_mode_size_bits(cmp_mode);
1258                 if (bits == 32) {
1259                         return new_bd_sparc_fcmp_s(dbgi, block, new_op1, new_op2, cmp_mode);
1260                 } else if (bits == 64) {
1261                         return new_bd_sparc_fcmp_d(dbgi, block, new_op1, new_op2, cmp_mode);
1262                 } else {
1263                         assert(bits == 128);
1264                         return new_bd_sparc_fcmp_q(dbgi, block, new_op1, new_op2, cmp_mode);
1265                 }
1266         }
1267
1268         /* when we compare a bitop like and,or,... with 0 then we can directly use
1269          * the bitopcc variant.
1270          * Currently we only do this when we're the only user of the node...
1271          */
1272         if (is_Const(op2) && is_Const_null(op2) && get_irn_n_edges(op1) == 1) {
1273                 if (is_And(op1)) {
1274                         return gen_helper_bitop(op1,
1275                                                 new_bd_sparc_AndCCZero_reg,
1276                                                 new_bd_sparc_AndCCZero_imm,
1277                                                 new_bd_sparc_AndNCCZero_reg,
1278                                                 new_bd_sparc_AndNCCZero_imm,
1279                                                 MATCH_NONE);
1280                 } else if (is_Or(op1)) {
1281                         return gen_helper_bitop(op1,
1282                                                 new_bd_sparc_OrCCZero_reg,
1283                                                 new_bd_sparc_OrCCZero_imm,
1284                                                 new_bd_sparc_OrNCCZero_reg,
1285                                                 new_bd_sparc_OrNCCZero_imm,
1286                                                 MATCH_NONE);
1287                 } else if (is_Eor(op1)) {
1288                         return gen_helper_bitop(op1,
1289                                                 new_bd_sparc_XorCCZero_reg,
1290                                                 new_bd_sparc_XorCCZero_imm,
1291                                                 new_bd_sparc_XNorCCZero_reg,
1292                                                 new_bd_sparc_XNorCCZero_imm,
1293                                                 MATCH_NONE);
1294                 } else if (is_Add(op1)) {
1295                         return gen_helper_binop(op1, MATCH_COMMUTATIVE,
1296                                                 new_bd_sparc_AddCCZero_reg,
1297                                                 new_bd_sparc_AddCCZero_imm);
1298                 } else if (is_Sub(op1)) {
1299                         return gen_helper_binop(op1, MATCH_NONE,
1300                                                 new_bd_sparc_SubCCZero_reg,
1301                                                 new_bd_sparc_SubCCZero_imm);
1302                 } else if (is_Mul(op1)) {
1303                         return gen_helper_binop(op1, MATCH_COMMUTATIVE,
1304                                                 new_bd_sparc_MulCCZero_reg,
1305                                                 new_bd_sparc_MulCCZero_imm);
1306                 }
1307         }
1308
1309         /* integer compare */
1310         return gen_helper_binop_args(node, op1, op2, MATCH_NONE,
1311                                      new_bd_sparc_Cmp_reg, new_bd_sparc_Cmp_imm);
1312 }
1313
1314 /**
1315  * Transforms a SymConst node.
1316  */
1317 static ir_node *gen_SymConst(ir_node *node)
1318 {
1319         ir_entity *entity    = get_SymConst_entity(node);
1320         dbg_info  *dbgi      = get_irn_dbg_info(node);
1321         ir_node   *block     = get_nodes_block(node);
1322         ir_node   *new_block = be_transform_node(block);
1323         return make_address(dbgi, new_block, entity, 0);
1324 }
1325
1326 static ir_node *create_fftof(dbg_info *dbgi, ir_node *block, ir_node *op,
1327                              ir_mode *src_mode, ir_mode *dst_mode)
1328 {
1329         unsigned src_bits = get_mode_size_bits(src_mode);
1330         unsigned dst_bits = get_mode_size_bits(dst_mode);
1331         if (src_bits == 32) {
1332                 if (dst_bits == 64) {
1333                         return new_bd_sparc_fftof_s_d(dbgi, block, op, src_mode, dst_mode);
1334                 } else {
1335                         assert(dst_bits == 128);
1336                         return new_bd_sparc_fftof_s_q(dbgi, block, op, src_mode, dst_mode);
1337                 }
1338         } else if (src_bits == 64) {
1339                 if (dst_bits == 32) {
1340                         return new_bd_sparc_fftof_d_s(dbgi, block, op, src_mode, dst_mode);
1341                 } else {
1342                         assert(dst_bits == 128);
1343                         return new_bd_sparc_fftof_d_q(dbgi, block, op, src_mode, dst_mode);
1344                 }
1345         } else {
1346                 assert(src_bits == 128);
1347                 if (dst_bits == 32) {
1348                         return new_bd_sparc_fftof_q_s(dbgi, block, op, src_mode, dst_mode);
1349                 } else {
1350                         assert(dst_bits == 64);
1351                         return new_bd_sparc_fftof_q_d(dbgi, block, op, src_mode, dst_mode);
1352                 }
1353         }
1354 }
1355
1356 static ir_node *create_ftoi(dbg_info *dbgi, ir_node *block, ir_node *op,
1357                             ir_mode *src_mode)
1358 {
1359         ir_node  *ftoi;
1360         unsigned  bits = get_mode_size_bits(src_mode);
1361         if (bits == 32) {
1362                 ftoi = new_bd_sparc_fftoi_s(dbgi, block, op, src_mode);
1363         } else if (bits == 64) {
1364                 ftoi = new_bd_sparc_fftoi_d(dbgi, block, op, src_mode);
1365         } else {
1366                 assert(bits == 128);
1367                 ftoi = new_bd_sparc_fftoi_q(dbgi, block, op, src_mode);
1368         }
1369
1370         {
1371         ir_graph *irg   = get_irn_irg(block);
1372         ir_node  *sp    = get_irg_frame(irg);
1373         ir_node  *nomem = get_irg_no_mem(irg);
1374         ir_node  *stf   = create_stf(dbgi, block, ftoi, sp, nomem, mode_fp,
1375                                      NULL, 0, true);
1376         ir_node  *ld    = new_bd_sparc_Ld_imm(dbgi, block, sp, stf, mode_gp,
1377                                               NULL, 0, true);
1378         ir_node  *res   = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1379         set_irn_pinned(stf, op_pin_state_floats);
1380         set_irn_pinned(ld, op_pin_state_floats);
1381         return res;
1382         }
1383 }
1384
1385 static ir_node *create_itof(dbg_info *dbgi, ir_node *block, ir_node *op,
1386                             ir_mode *dst_mode)
1387 {
1388         ir_graph *irg   = get_irn_irg(block);
1389         ir_node  *sp    = get_irg_frame(irg);
1390         ir_node  *nomem = get_irg_no_mem(irg);
1391         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, op, sp, nomem,
1392                                               mode_gp, NULL, 0, true);
1393         ir_node  *ldf   = new_bd_sparc_Ldf_s(dbgi, block, sp, st, mode_fp,
1394                                              NULL, 0, true);
1395         ir_node  *res   = new_r_Proj(ldf, mode_fp, pn_sparc_Ldf_res);
1396         unsigned  bits  = get_mode_size_bits(dst_mode);
1397         set_irn_pinned(st, op_pin_state_floats);
1398         set_irn_pinned(ldf, op_pin_state_floats);
1399
1400         if (bits == 32) {
1401                 return new_bd_sparc_fitof_s(dbgi, block, res, dst_mode);
1402         } else if (bits == 64) {
1403                 return new_bd_sparc_fitof_d(dbgi, block, res, dst_mode);
1404         } else {
1405                 assert(bits == 128);
1406                 return new_bd_sparc_fitof_q(dbgi, block, res, dst_mode);
1407         }
1408 }
1409
1410 static ir_node *gen_Conv(ir_node *node)
1411 {
1412         ir_node  *block    = be_transform_node(get_nodes_block(node));
1413         ir_node  *op       = get_Conv_op(node);
1414         ir_mode  *src_mode = get_irn_mode(op);
1415         ir_mode  *dst_mode = get_irn_mode(node);
1416         dbg_info *dbgi     = get_irn_dbg_info(node);
1417         ir_node  *new_op;
1418
1419         int src_bits = get_mode_size_bits(src_mode);
1420         int dst_bits = get_mode_size_bits(dst_mode);
1421
1422         if (src_mode == mode_b)
1423                 panic("ConvB not lowered %+F", node);
1424
1425         if (src_mode == dst_mode)
1426                 return be_transform_node(op);
1427
1428         if (mode_is_float(src_mode) || mode_is_float(dst_mode)) {
1429                 assert((src_bits <= 64 && dst_bits <= 64) && "quad FP not implemented");
1430
1431                 new_op = be_transform_node(op);
1432                 if (mode_is_float(src_mode)) {
1433                         if (mode_is_float(dst_mode)) {
1434                                 /* float -> float conv */
1435                                 return create_fftof(dbgi, block, new_op, src_mode, dst_mode);
1436                         } else {
1437                                 /* float -> int conv */
1438                                 if (!mode_is_signed(dst_mode))
1439                                         panic("float to unsigned not lowered");
1440                                 return create_ftoi(dbgi, block, new_op, src_mode);
1441                         }
1442                 } else {
1443                         /* int -> float conv */
1444                         if (src_bits < 32) {
1445                                 new_op = gen_extension(dbgi, block, new_op, src_mode);
1446                         } else if (src_bits == 32 && !mode_is_signed(src_mode)) {
1447                                 panic("unsigned to float not lowered!");
1448                         }
1449                         return create_itof(dbgi, block, new_op, dst_mode);
1450                 }
1451         } else { /* complete in gp registers */
1452                 int min_bits;
1453                 ir_mode *min_mode;
1454
1455                 if (src_bits == dst_bits || dst_mode == mode_b) {
1456                         /* kill unnecessary conv */
1457                         return be_transform_node(op);
1458                 }
1459
1460                 if (src_bits < dst_bits) {
1461                         min_bits = src_bits;
1462                         min_mode = src_mode;
1463                 } else {
1464                         min_bits = dst_bits;
1465                         min_mode = dst_mode;
1466                 }
1467
1468                 if (upper_bits_clean(op, min_mode)) {
1469                         return be_transform_node(op);
1470                 }
1471                 new_op = be_transform_node(op);
1472
1473                 if (mode_is_signed(min_mode)) {
1474                         return gen_sign_extension(dbgi, block, new_op, min_bits);
1475                 } else {
1476                         return gen_zero_extension(dbgi, block, new_op, min_bits);
1477                 }
1478         }
1479 }
1480
1481 static ir_node *gen_Unknown(ir_node *node)
1482 {
1483         /* just produce a 0 */
1484         ir_mode *mode = get_irn_mode(node);
1485         if (mode_is_float(mode)) {
1486                 ir_node *block = be_transform_node(get_nodes_block(node));
1487                 return gen_float_const(NULL, block, get_mode_null(mode));
1488         } else if (mode_needs_gp_reg(mode)) {
1489                 ir_graph *irg = get_irn_irg(node);
1490                 return get_g0(irg);
1491         }
1492
1493         panic("Unexpected Unknown mode");
1494 }
1495
1496 /**
1497  * transform the start node to the prolog code
1498  */
1499 static ir_node *gen_Start(ir_node *node)
1500 {
1501         ir_graph  *irg           = get_irn_irg(node);
1502         ir_entity *entity        = get_irg_entity(irg);
1503         ir_type   *function_type = get_entity_type(entity);
1504         ir_node   *block         = get_nodes_block(node);
1505         ir_node   *new_block     = be_transform_node(block);
1506         dbg_info  *dbgi          = get_irn_dbg_info(node);
1507         struct obstack *obst     = be_get_be_obst(irg);
1508         const arch_register_req_t *req;
1509         size_t     n_outs;
1510         ir_node   *start;
1511         size_t     i;
1512         size_t     o;
1513
1514         /* start building list of start constraints */
1515         assert(obstack_object_size(obst) == 0);
1516
1517         /* calculate number of outputs */
1518         n_outs = 4; /* memory, g0, g7, sp */
1519         if (!current_cconv->omit_fp)
1520                 ++n_outs; /* framepointer */
1521         /* function parameters */
1522         n_outs += current_cconv->n_param_regs;
1523         /* callee saves */
1524         if (current_cconv->omit_fp) {
1525                 n_outs += ARRAY_SIZE(omit_fp_callee_saves);
1526         }
1527
1528         start = new_bd_sparc_Start(dbgi, new_block, n_outs);
1529
1530         o = 0;
1531
1532         /* first output is memory */
1533         start_mem_offset = o;
1534         arch_set_irn_register_req_out(start, o, arch_no_register_req);
1535         ++o;
1536
1537         /* the zero register */
1538         start_g0_offset = o;
1539         req = be_create_reg_req(obst, &sparc_registers[REG_G0],
1540                                 arch_register_req_type_ignore);
1541         arch_set_irn_register_req_out(start, o, req);
1542         arch_set_irn_register_out(start, o, &sparc_registers[REG_G0]);
1543         ++o;
1544
1545         /* g7 is used for TLS data */
1546         start_g7_offset = o;
1547         req = be_create_reg_req(obst, &sparc_registers[REG_G7],
1548                                 arch_register_req_type_ignore);
1549         arch_set_irn_register_req_out(start, o, req);
1550         arch_set_irn_register_out(start, o, &sparc_registers[REG_G7]);
1551         ++o;
1552
1553         /* we need an output for the stackpointer */
1554         start_sp_offset = o;
1555         req = be_create_reg_req(obst, sp_reg,
1556                         arch_register_req_type_produces_sp | arch_register_req_type_ignore);
1557         arch_set_irn_register_req_out(start, o, req);
1558         arch_set_irn_register_out(start, o, sp_reg);
1559         ++o;
1560
1561         if (!current_cconv->omit_fp) {
1562                 start_fp_offset = o;
1563                 req = be_create_reg_req(obst, fp_reg, arch_register_req_type_ignore);
1564                 arch_set_irn_register_req_out(start, o, req);
1565                 arch_set_irn_register_out(start, o, fp_reg);
1566                 ++o;
1567         }
1568
1569         /* function parameters in registers */
1570         start_params_offset = o;
1571         for (i = 0; i < get_method_n_params(function_type); ++i) {
1572                 const reg_or_stackslot_t *param = &current_cconv->parameters[i];
1573                 const arch_register_t    *reg0  = param->reg0;
1574                 const arch_register_t    *reg1  = param->reg1;
1575                 if (reg0 != NULL) {
1576                         arch_set_irn_register_req_out(start, o, reg0->single_req);
1577                         arch_set_irn_register_out(start, o, reg0);
1578                         ++o;
1579                 }
1580                 if (reg1 != NULL) {
1581                         arch_set_irn_register_req_out(start, o, reg1->single_req);
1582                         arch_set_irn_register_out(start, o, reg1);
1583                         ++o;
1584                 }
1585         }
1586         /* we need the values of the callee saves (Note: non omit-fp mode has no
1587          * callee saves) */
1588         start_callee_saves_offset = o;
1589         if (current_cconv->omit_fp) {
1590                 size_t n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1591                 size_t c;
1592                 for (c = 0; c < n_callee_saves; ++c) {
1593                         const arch_register_t *reg = omit_fp_callee_saves[c];
1594                         arch_set_irn_register_req_out(start, o, reg->single_req);
1595                         arch_set_irn_register_out(start, o, reg);
1596                         ++o;
1597                 }
1598         }
1599         assert(n_outs == o);
1600
1601         return start;
1602 }
1603
1604 static ir_node *get_initial_sp(ir_graph *irg)
1605 {
1606         if (start_sp == NULL) {
1607                 ir_node *start = get_irg_start(irg);
1608                 start_sp = new_r_Proj(start, mode_gp, start_sp_offset);
1609         }
1610         return start_sp;
1611 }
1612
1613 static ir_node *get_initial_fp(ir_graph *irg)
1614 {
1615         if (start_fp == NULL) {
1616                 ir_node *start = get_irg_start(irg);
1617                 start_fp = new_r_Proj(start, mode_gp, start_fp_offset);
1618         }
1619         return start_fp;
1620 }
1621
1622 static ir_node *get_initial_mem(ir_graph *irg)
1623 {
1624         if (start_mem == NULL) {
1625                 ir_node *start = get_irg_start(irg);
1626                 start_mem = new_r_Proj(start, mode_M, start_mem_offset);
1627         }
1628         return start_mem;
1629 }
1630
1631 static ir_node *get_stack_pointer_for(ir_node *node)
1632 {
1633         /* get predecessor in stack_order list */
1634         ir_node *stack_pred = be_get_stack_pred(stackorder, node);
1635         ir_node *stack;
1636
1637         if (stack_pred == NULL) {
1638                 /* first stack user in the current block. We can simply use the
1639                  * initial sp_proj for it */
1640                 ir_graph *irg = get_irn_irg(node);
1641                 return get_initial_sp(irg);
1642         }
1643
1644         be_transform_node(stack_pred);
1645         stack = (ir_node*)pmap_get(node_to_stack, stack_pred);
1646         if (stack == NULL) {
1647                 return get_stack_pointer_for(stack_pred);
1648         }
1649
1650         return stack;
1651 }
1652
1653 /**
1654  * transform a Return node into epilogue code + return statement
1655  */
1656 static ir_node *gen_Return(ir_node *node)
1657 {
1658         ir_node  *block     = get_nodes_block(node);
1659         ir_graph *irg       = get_irn_irg(node);
1660         ir_node  *new_block = be_transform_node(block);
1661         dbg_info *dbgi      = get_irn_dbg_info(node);
1662         ir_node  *mem       = get_Return_mem(node);
1663         ir_node  *new_mem   = be_transform_node(mem);
1664         ir_node  *sp        = get_stack_pointer_for(node);
1665         size_t    n_res     = get_Return_n_ress(node);
1666         struct obstack *be_obst = be_get_be_obst(irg);
1667         ir_node  *bereturn;
1668         ir_node **in;
1669         const arch_register_req_t **reqs;
1670         size_t    i;
1671         size_t    p;
1672         size_t    n_ins;
1673
1674         /* estimate number of return values */
1675         n_ins = 2 + n_res; /* memory + stackpointer, return values */
1676         if (current_cconv->omit_fp)
1677                 n_ins += ARRAY_SIZE(omit_fp_callee_saves);
1678
1679         in   = ALLOCAN(ir_node*, n_ins);
1680         reqs = OALLOCN(be_obst, const arch_register_req_t*, n_ins);
1681         p    = 0;
1682
1683         in[p]   = new_mem;
1684         reqs[p] = arch_no_register_req;
1685         ++p;
1686
1687         in[p]   = sp;
1688         reqs[p] = sp_reg->single_req;
1689         ++p;
1690
1691         /* result values */
1692         for (i = 0; i < n_res; ++i) {
1693                 ir_node                  *res_value     = get_Return_res(node, i);
1694                 ir_node                  *new_res_value = be_transform_node(res_value);
1695                 const reg_or_stackslot_t *slot          = &current_cconv->results[i];
1696                 assert(slot->req1 == NULL);
1697                 in[p]   = new_res_value;
1698                 reqs[p] = slot->req0;
1699                 ++p;
1700         }
1701         /* callee saves */
1702         if (current_cconv->omit_fp) {
1703                 ir_node  *start          = get_irg_start(irg);
1704                 size_t    n_callee_saves = ARRAY_SIZE(omit_fp_callee_saves);
1705                 for (i = 0; i < n_callee_saves; ++i) {
1706                         const arch_register_t *reg   = omit_fp_callee_saves[i];
1707                         ir_mode               *mode  = reg->reg_class->mode;
1708                         ir_node               *value
1709                                         = new_r_Proj(start, mode, i + start_callee_saves_offset);
1710                         in[p]   = value;
1711                         reqs[p] = reg->single_req;
1712                         ++p;
1713                 }
1714         }
1715         assert(p == n_ins);
1716
1717         bereturn = new_bd_sparc_Return_reg(dbgi, new_block, n_ins, in);
1718         arch_set_irn_register_reqs_in(bereturn, reqs);
1719
1720         return bereturn;
1721 }
1722
1723 static ir_node *bitcast_int_to_float(dbg_info *dbgi, ir_node *block,
1724                                      ir_node *value0, ir_node *value1)
1725 {
1726         ir_graph *irg   = current_ir_graph;
1727         ir_node  *sp    = get_irg_frame(irg);
1728         ir_node  *nomem = get_irg_no_mem(irg);
1729         ir_node  *st    = new_bd_sparc_St_imm(dbgi, block, value0, sp, nomem,
1730                                               mode_gp, NULL, 0, true);
1731         ir_mode  *mode;
1732         ir_node  *ldf;
1733         ir_node  *mem;
1734         set_irn_pinned(st, op_pin_state_floats);
1735
1736         if (value1 != NULL) {
1737                 ir_node *st1 = new_bd_sparc_St_imm(dbgi, block, value1, sp, nomem,
1738                                                    mode_gp, NULL, 4, true);
1739                 ir_node *in[2] = { st, st1 };
1740                 ir_node *sync  = new_r_Sync(block, 2, in);
1741                 set_irn_pinned(st1, op_pin_state_floats);
1742                 mem  = sync;
1743                 mode = mode_fp2;
1744         } else {
1745                 mem  = st;
1746                 mode = mode_fp;
1747         }
1748
1749         ldf = create_ldf(dbgi, block, sp, mem, mode, NULL, 0, true);
1750         set_irn_pinned(ldf, op_pin_state_floats);
1751
1752         return new_r_Proj(ldf, mode, pn_sparc_Ldf_res);
1753 }
1754
1755 static void bitcast_float_to_int(dbg_info *dbgi, ir_node *block,
1756                                  ir_node *value, ir_mode *float_mode,
1757                                  ir_node **result)
1758 {
1759         int bits = get_mode_size_bits(float_mode);
1760         if (is_Const(value)) {
1761                 ir_tarval *tv = get_Const_tarval(value);
1762                 int32_t val = get_tarval_sub_bits(tv, 0)         |
1763                               (get_tarval_sub_bits(tv, 1) << 8)  |
1764                               (get_tarval_sub_bits(tv, 2) << 16) |
1765                               (get_tarval_sub_bits(tv, 3) << 24);
1766                 ir_node *valc = create_int_const(block, val);
1767                 if (bits == 64) {
1768                         int32_t val2 = get_tarval_sub_bits(tv, 4)         |
1769                                                   (get_tarval_sub_bits(tv, 5) << 8)  |
1770                                                   (get_tarval_sub_bits(tv, 6) << 16) |
1771                                                   (get_tarval_sub_bits(tv, 7) << 24);
1772                         ir_node *valc2 = create_int_const(block, val2);
1773                         result[0] = valc2;
1774                         result[1] = valc;
1775                 } else {
1776                         assert(bits == 32);
1777                         result[0] = valc;
1778                         result[1] = NULL;
1779                 }
1780         } else {
1781                 ir_graph *irg   = current_ir_graph;
1782                 ir_node  *stack = get_irg_frame(irg);
1783                 ir_node  *nomem = get_irg_no_mem(irg);
1784                 ir_node  *new_value = be_transform_node(value);
1785                 ir_node  *stf   = create_stf(dbgi, block, new_value, stack, nomem,
1786                                              float_mode, NULL, 0, true);
1787                 ir_node  *ld;
1788                 set_irn_pinned(stf, op_pin_state_floats);
1789
1790                 ld = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp, NULL, 0, true);
1791                 set_irn_pinned(ld, op_pin_state_floats);
1792                 result[0] = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
1793
1794                 if (bits == 64) {
1795                         ir_node *ld2 = new_bd_sparc_Ld_imm(dbgi, block, stack, stf, mode_gp,
1796                                                                                            NULL, 4, true);
1797                         set_irn_pinned(ld, op_pin_state_floats);
1798                         result[1] = new_r_Proj(ld2, mode_gp, pn_sparc_Ld_res);
1799
1800                         arch_add_irn_flags(ld, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1801                         arch_add_irn_flags(ld2, (arch_irn_flags_t)sparc_arch_irn_flag_needs_64bit_spillslot);
1802                 } else {
1803                         assert(bits == 32);
1804                         result[1] = NULL;
1805                 }
1806         }
1807 }
1808
1809 static ir_node *gen_Call(ir_node *node)
1810 {
1811         ir_graph        *irg          = get_irn_irg(node);
1812         ir_node         *callee       = get_Call_ptr(node);
1813         ir_node         *block        = get_nodes_block(node);
1814         ir_node         *new_block    = be_transform_node(block);
1815         ir_node         *mem          = get_Call_mem(node);
1816         ir_node         *new_mem      = be_transform_node(mem);
1817         dbg_info        *dbgi         = get_irn_dbg_info(node);
1818         ir_type         *type         = get_Call_type(node);
1819         size_t           n_params     = get_Call_n_params(node);
1820         size_t           n_ress       = get_method_n_ress(type);
1821         /* max inputs: memory, callee, register arguments */
1822         ir_node        **sync_ins     = ALLOCAN(ir_node*, n_params);
1823         struct obstack  *obst         = be_get_be_obst(irg);
1824         calling_convention_t *cconv
1825                 = sparc_decide_calling_convention(type, NULL);
1826         size_t           n_param_regs = cconv->n_param_regs;
1827         /* param-regs + mem + stackpointer + callee */
1828         unsigned         max_inputs   = 3 + n_param_regs;
1829         ir_node        **in           = ALLOCAN(ir_node*, max_inputs);
1830         const arch_register_req_t **in_req
1831                 = OALLOCNZ(obst, const arch_register_req_t*, max_inputs);
1832         int              in_arity     = 0;
1833         int              sync_arity   = 0;
1834         int              n_caller_saves
1835                 = rbitset_popcount(cconv->caller_saves, N_SPARC_REGISTERS);
1836         ir_entity       *entity       = NULL;
1837         ir_node         *new_frame    = get_stack_pointer_for(node);
1838         bool             aggregate_return
1839                 = get_method_calling_convention(type) & cc_compound_ret;
1840         ir_node         *incsp;
1841         int              mem_pos;
1842         ir_node         *res;
1843         size_t           p;
1844         size_t           r;
1845         int              i;
1846         int              o;
1847         int              out_arity;
1848
1849         assert(n_params == get_method_n_params(type));
1850
1851         /* construct arguments */
1852
1853         /* memory input */
1854         in_req[in_arity] = arch_no_register_req;
1855         mem_pos          = in_arity;
1856         ++in_arity;
1857
1858         /* stack pointer input */
1859         /* construct an IncSP -> we have to always be sure that the stack is
1860          * aligned even if we don't push arguments on it */
1861         incsp = be_new_IncSP(sp_reg, new_block, new_frame,
1862                              cconv->param_stack_size, 1);
1863         in_req[in_arity] = sp_reg->single_req;
1864         in[in_arity]     = incsp;
1865         ++in_arity;
1866
1867         /* parameters */
1868         for (p = 0; p < n_params; ++p) {
1869                 ir_node                  *value      = get_Call_param(node, p);
1870                 const reg_or_stackslot_t *param      = &cconv->parameters[p];
1871                 ir_type                  *param_type = get_method_param_type(type, p);
1872                 ir_mode                  *mode       = get_type_mode(param_type);
1873                 ir_node                  *partial_value;
1874                 ir_node                  *new_values[2];
1875                 ir_node                  *str;
1876                 int                       offset;
1877
1878                 if (mode_is_float(mode) && param->reg0 != NULL) {
1879                         unsigned size_bits = get_mode_size_bits(mode);
1880                         assert(size_bits <= 64);
1881                         bitcast_float_to_int(dbgi, new_block, value, mode, new_values);
1882                 } else {
1883                         ir_node *new_value = be_transform_node(value);
1884                         new_values[0] = new_value;
1885                         new_values[1] = NULL;
1886                 }
1887
1888                 /* put value into registers */
1889                 if (param->reg0 != NULL) {
1890                         in[in_arity]     = new_values[0];
1891                         in_req[in_arity] = param->reg0->single_req;
1892                         ++in_arity;
1893                         if (new_values[1] == NULL)
1894                                 continue;
1895                 }
1896                 if (param->reg1 != NULL) {
1897                         assert(new_values[1] != NULL);
1898                         in[in_arity]     = new_values[1];
1899                         in_req[in_arity] = param->reg1->single_req;
1900                         ++in_arity;
1901                         continue;
1902                 }
1903
1904                 /* we need a store if we're here */
1905                 if (new_values[1] != NULL) {
1906                         partial_value = new_values[1];
1907                         mode          = mode_gp;
1908                 } else {
1909                         partial_value = new_values[0];
1910                 }
1911
1912                 /* we need to skip over our save area when constructing the call
1913                  * arguments on stack */
1914                 offset = param->offset + SPARC_MIN_STACKSIZE;
1915
1916                 if (mode_is_float(mode)) {
1917                         str = create_stf(dbgi, new_block, partial_value, incsp, new_mem,
1918                                          mode, NULL, offset, true);
1919                 } else {
1920                         str = new_bd_sparc_St_imm(dbgi, new_block, partial_value, incsp,
1921                                                   new_mem, mode, NULL, offset, true);
1922                 }
1923                 set_irn_pinned(str, op_pin_state_floats);
1924                 sync_ins[sync_arity++] = str;
1925         }
1926
1927         /* construct memory input */
1928         if (sync_arity == 0) {
1929                 in[mem_pos] = new_mem;
1930         } else if (sync_arity == 1) {
1931                 in[mem_pos] = sync_ins[0];
1932         } else {
1933                 in[mem_pos] = new_rd_Sync(NULL, new_block, sync_arity, sync_ins);
1934         }
1935
1936         if (is_SymConst(callee)) {
1937                 entity = get_SymConst_entity(callee);
1938         } else {
1939                 in[in_arity]     = be_transform_node(callee);
1940                 in_req[in_arity] = sparc_reg_classes[CLASS_sparc_gp].class_req;
1941                 ++in_arity;
1942         }
1943         assert(in_arity <= (int)max_inputs);
1944
1945         /* outputs:
1946          *  - memory
1947          *  - results
1948          *  - caller saves
1949          */
1950         out_arity = 1 + cconv->n_reg_results + n_caller_saves;
1951
1952         /* create call node */
1953         if (entity != NULL) {
1954                 res = new_bd_sparc_Call_imm(dbgi, new_block, in_arity, in, out_arity,
1955                                             entity, 0, aggregate_return);
1956         } else {
1957                 res = new_bd_sparc_Call_reg(dbgi, new_block, in_arity, in, out_arity,
1958                                             aggregate_return);
1959         }
1960         arch_set_irn_register_reqs_in(res, in_req);
1961
1962         /* create output register reqs */
1963         o = 0;
1964         arch_set_irn_register_req_out(res, o++, arch_no_register_req);
1965         /* add register requirements for the result regs */
1966         for (r = 0; r < n_ress; ++r) {
1967                 const reg_or_stackslot_t  *result_info = &cconv->results[r];
1968                 const arch_register_req_t *req         = result_info->req0;
1969                 if (req != NULL) {
1970                         arch_set_irn_register_req_out(res, o++, req);
1971                 }
1972                 assert(result_info->req1 == NULL);
1973         }
1974         for (i = 0; i < N_SPARC_REGISTERS; ++i) {
1975                 const arch_register_t *reg;
1976                 if (!rbitset_is_set(cconv->caller_saves, i))
1977                         continue;
1978                 reg = &sparc_registers[i];
1979                 arch_set_irn_register_req_out(res, o++, reg->single_req);
1980         }
1981         assert(o == out_arity);
1982
1983         /* copy pinned attribute */
1984         set_irn_pinned(res, get_irn_pinned(node));
1985
1986         /* IncSP to destroy the call stackframe */
1987         incsp = be_new_IncSP(sp_reg, new_block, incsp, -cconv->param_stack_size, 0);
1988         /* if we are the last IncSP producer in a block then we have to keep
1989          * the stack value.
1990          * Note: This here keeps all producers which is more than necessary */
1991         add_irn_dep(incsp, res);
1992         keep_alive(incsp);
1993
1994         pmap_insert(node_to_stack, node, incsp);
1995
1996         sparc_free_calling_convention(cconv);
1997         return res;
1998 }
1999
2000 static ir_node *gen_Sel(ir_node *node)
2001 {
2002         dbg_info  *dbgi      = get_irn_dbg_info(node);
2003         ir_node   *block     = get_nodes_block(node);
2004         ir_node   *new_block = be_transform_node(block);
2005         ir_node   *ptr       = get_Sel_ptr(node);
2006         ir_node   *new_ptr   = be_transform_node(ptr);
2007         ir_entity *entity    = get_Sel_entity(node);
2008
2009         /* must be the frame pointer all other sels must have been lowered
2010          * already */
2011         assert(is_Proj(ptr) && is_Start(get_Proj_pred(ptr)));
2012
2013         return new_bd_sparc_FrameAddr(dbgi, new_block, new_ptr, entity, 0);
2014 }
2015
2016 static ir_node *gen_Alloc(ir_node *node)
2017 {
2018         dbg_info *dbgi       = get_irn_dbg_info(node);
2019         ir_node  *block      = get_nodes_block(node);
2020         ir_node  *new_block  = be_transform_node(block);
2021         ir_type  *type       = get_Alloc_type(node);
2022         ir_node  *size       = get_Alloc_count(node);
2023         ir_node  *stack_pred = get_stack_pointer_for(node);
2024         ir_node  *subsp;
2025         if (get_Alloc_where(node) != stack_alloc)
2026                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
2027         /* lowerer should have transformed all allocas to byte size */
2028         if (!is_unknown_type(type) && get_type_size_bytes(type) != 1)
2029                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
2030
2031         if (is_Const(size)) {
2032                 ir_tarval *tv    = get_Const_tarval(size);
2033                 long       sizel = get_tarval_long(tv);
2034                 subsp = be_new_IncSP(sp_reg, new_block, stack_pred, sizel, 0);
2035                 set_irn_dbg_info(subsp, dbgi);
2036         } else {
2037                 ir_node *new_size = be_transform_node(size);
2038                 subsp = new_bd_sparc_SubSP(dbgi, new_block, stack_pred, new_size);
2039                 arch_set_irn_register(subsp, sp_reg);
2040         }
2041
2042         /* if we are the last IncSP producer in a block then we have to keep
2043          * the stack value.
2044          * Note: This here keeps all producers which is more than necessary */
2045         keep_alive(subsp);
2046
2047         pmap_insert(node_to_stack, node, subsp);
2048         /* the "result" is the unmodified sp value */
2049         return stack_pred;
2050 }
2051
2052 static ir_node *gen_Proj_Alloc(ir_node *node)
2053 {
2054         ir_node *alloc = get_Proj_pred(node);
2055         long     pn    = get_Proj_proj(node);
2056
2057         switch ((pn_Alloc)pn) {
2058         case pn_Alloc_M: {
2059                 ir_node *alloc_mem = get_Alloc_mem(alloc);
2060                 return be_transform_node(alloc_mem);
2061         }
2062         case pn_Alloc_res: {
2063                 ir_node *new_alloc = be_transform_node(alloc);
2064                 return new_alloc;
2065         }
2066         case pn_Alloc_X_regular:
2067         case pn_Alloc_X_except:
2068                 panic("sparc backend: exception output of alloc not supported (at %+F)",
2069                       node);
2070         }
2071         panic("sparc backend: invalid Proj->Alloc");
2072 }
2073
2074 static ir_node *gen_Free(ir_node *node)
2075 {
2076         dbg_info *dbgi       = get_irn_dbg_info(node);
2077         ir_node  *block      = get_nodes_block(node);
2078         ir_node  *new_block  = be_transform_node(block);
2079         ir_type  *type       = get_Free_type(node);
2080         ir_node  *size       = get_Free_count(node);
2081         ir_node  *mem        = get_Free_mem(node);
2082         ir_node  *new_mem    = be_transform_node(mem);
2083         ir_node  *stack_pred = get_stack_pointer_for(node);
2084         ir_node  *addsp;
2085         if (get_Alloc_where(node) != stack_alloc)
2086                 panic("only stack-alloc supported in sparc backend (at %+F)", node);
2087         /* lowerer should have transformed all allocas to byte size */
2088         if (!is_unknown_type(type) && get_type_size_bytes(type) != 1)
2089                 panic("Found non-byte alloc in sparc backend (at %+F)", node);
2090
2091         if (is_Const(size)) {
2092                 ir_tarval *tv    = get_Const_tarval(size);
2093                 long       sizel = get_tarval_long(tv);
2094                 addsp = be_new_IncSP(sp_reg, new_block, stack_pred, -sizel, 0);
2095                 set_irn_dbg_info(addsp, dbgi);
2096         } else {
2097                 ir_node *new_size = be_transform_node(size);
2098                 addsp = new_bd_sparc_AddSP(dbgi, new_block, stack_pred, new_size);
2099                 arch_set_irn_register(addsp, sp_reg);
2100         }
2101
2102         /* if we are the last IncSP producer in a block then we have to keep
2103          * the stack value.
2104          * Note: This here keeps all producers which is more than necessary */
2105         keep_alive(addsp);
2106
2107         pmap_insert(node_to_stack, node, addsp);
2108         /* the "result" is the unmodified sp value */
2109         return new_mem;
2110 }
2111
2112 static const arch_register_req_t float1_req = {
2113         arch_register_req_type_normal,
2114         &sparc_reg_classes[CLASS_sparc_fp],
2115         NULL,
2116         0,
2117         0,
2118         1
2119 };
2120 static const arch_register_req_t float2_req = {
2121         arch_register_req_type_normal | arch_register_req_type_aligned,
2122         &sparc_reg_classes[CLASS_sparc_fp],
2123         NULL,
2124         0,
2125         0,
2126         2
2127 };
2128 static const arch_register_req_t float4_req = {
2129         arch_register_req_type_normal | arch_register_req_type_aligned,
2130         &sparc_reg_classes[CLASS_sparc_fp],
2131         NULL,
2132         0,
2133         0,
2134         4
2135 };
2136
2137
2138 static const arch_register_req_t *get_float_req(ir_mode *mode)
2139 {
2140         assert(mode_is_float(mode));
2141         switch (get_mode_size_bits(mode)) {
2142                 case  32: return &float1_req;
2143                 case  64: return &float2_req;
2144                 case 128: return &float4_req;
2145                 default:  panic("invalid float mode");
2146         }
2147 }
2148
2149 /**
2150  * Transform some Phi nodes
2151  */
2152 static ir_node *gen_Phi(ir_node *node)
2153 {
2154         const arch_register_req_t *req;
2155         ir_node  *block = be_transform_node(get_nodes_block(node));
2156         ir_graph *irg   = current_ir_graph;
2157         dbg_info *dbgi  = get_irn_dbg_info(node);
2158         ir_mode  *mode  = get_irn_mode(node);
2159         ir_node  *phi;
2160
2161         if (mode_needs_gp_reg(mode)) {
2162                 /* we shouldn't have any 64bit stuff around anymore */
2163                 assert(get_mode_size_bits(mode) <= 32);
2164                 /* all integer operations are on 32bit registers now */
2165                 mode = mode_gp;
2166                 req  = sparc_reg_classes[CLASS_sparc_gp].class_req;
2167         } else if (mode_is_float(mode)) {
2168                 req  = get_float_req(mode);
2169         } else {
2170                 req = arch_no_register_req;
2171         }
2172
2173         /* phi nodes allow loops, so we use the old arguments for now
2174          * and fix this later */
2175         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
2176         copy_node_attr(irg, node, phi);
2177         be_duplicate_deps(node, phi);
2178         arch_set_irn_register_req_out(phi, 0, req);
2179         be_enqueue_preds(node);
2180         return phi;
2181 }
2182
2183 /**
2184  * Transform a Proj from a Load.
2185  */
2186 static ir_node *gen_Proj_Load(ir_node *node)
2187 {
2188         ir_node  *load     = get_Proj_pred(node);
2189         ir_node  *new_load = be_transform_node(load);
2190         dbg_info *dbgi     = get_irn_dbg_info(node);
2191         long      pn       = get_Proj_proj(node);
2192
2193         /* renumber the proj */
2194         switch (get_sparc_irn_opcode(new_load)) {
2195         case iro_sparc_Ld:
2196                 /* handle all gp loads equal: they have the same proj numbers. */
2197                 if (pn == pn_Load_res) {
2198                         return new_rd_Proj(dbgi, new_load, mode_gp, pn_sparc_Ld_res);
2199                 } else if (pn == pn_Load_M) {
2200                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2201                 }
2202                 break;
2203         case iro_sparc_Ldf:
2204                 if (pn == pn_Load_res) {
2205                         const sparc_load_store_attr_t *attr
2206                                 = get_sparc_load_store_attr_const(new_load);
2207                         ir_mode *mode = attr->load_store_mode;
2208                         return new_rd_Proj(dbgi, new_load, mode, pn_sparc_Ldf_res);
2209                 } else if (pn == pn_Load_M) {
2210                         return new_rd_Proj(dbgi, new_load, mode_M, pn_sparc_Ld_M);
2211                 }
2212                 break;
2213         default:
2214                 break;
2215         }
2216         panic("Unsupported Proj from Load");
2217 }
2218
2219 static ir_node *gen_Proj_Store(ir_node *node)
2220 {
2221         ir_node  *store     = get_Proj_pred(node);
2222         ir_node  *new_store = be_transform_node(store);
2223         long      pn        = get_Proj_proj(node);
2224
2225         /* renumber the proj */
2226         switch (get_sparc_irn_opcode(new_store)) {
2227         case iro_sparc_St:
2228                 if (pn == pn_Store_M) {
2229                         return new_store;
2230                 }
2231                 break;
2232         case iro_sparc_Stf:
2233                 if (pn == pn_Store_M) {
2234                         return new_store;
2235                 }
2236                 break;
2237         default:
2238                 break;
2239         }
2240         panic("Unsupported Proj from Store");
2241 }
2242
2243 /**
2244  * Transform the Projs from a Cmp.
2245  */
2246 static ir_node *gen_Proj_Cmp(ir_node *node)
2247 {
2248         (void) node;
2249         panic("not implemented");
2250 }
2251
2252 /**
2253  * transform Projs from a Div
2254  */
2255 static ir_node *gen_Proj_Div(ir_node *node)
2256 {
2257         ir_node  *pred     = get_Proj_pred(node);
2258         ir_node  *new_pred = be_transform_node(pred);
2259         long      pn       = get_Proj_proj(node);
2260         ir_mode  *res_mode;
2261
2262         if (is_sparc_SDiv(new_pred) || is_sparc_UDiv(new_pred)) {
2263                 res_mode = mode_gp;
2264         } else if (is_sparc_fdiv(new_pred)) {
2265                 res_mode = get_Div_resmode(pred);
2266         } else {
2267                 panic("sparc backend: Div transformed to something unexpected: %+F",
2268                       new_pred);
2269         }
2270         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_UDiv_res);
2271         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_UDiv_M);
2272         assert((int)pn_sparc_SDiv_res == (int)pn_sparc_fdiv_res);
2273         assert((int)pn_sparc_SDiv_M   == (int)pn_sparc_fdiv_M);
2274         switch (pn) {
2275         case pn_Div_res:
2276                 return new_r_Proj(new_pred, res_mode, pn_sparc_SDiv_res);
2277         case pn_Div_M:
2278                 return new_r_Proj(new_pred, mode_M, pn_sparc_SDiv_M);
2279         default:
2280                 break;
2281         }
2282         panic("Unsupported Proj from Div");
2283 }
2284
2285 static ir_node *get_frame_base(ir_graph *irg)
2286 {
2287         if (frame_base == NULL) {
2288                 if (current_cconv->omit_fp) {
2289                         frame_base = get_initial_sp(irg);
2290                 } else {
2291                         frame_base = get_initial_fp(irg);
2292                 }
2293         }
2294         return frame_base;
2295 }
2296
2297 static ir_node *gen_Proj_Start(ir_node *node)
2298 {
2299         ir_node *block     = get_nodes_block(node);
2300         ir_node *new_block = be_transform_node(block);
2301         long     pn        = get_Proj_proj(node);
2302         /* make sure prolog is constructed */
2303         be_transform_node(get_Proj_pred(node));
2304
2305         switch ((pn_Start) pn) {
2306         case pn_Start_X_initial_exec:
2307                 /* exchange ProjX with a jump */
2308                 return new_bd_sparc_Ba(NULL, new_block);
2309         case pn_Start_M: {
2310                 ir_graph *irg = get_irn_irg(node);
2311                 return get_initial_mem(irg);
2312         }
2313         case pn_Start_T_args:
2314                 return new_r_Bad(get_irn_irg(block), mode_T);
2315         case pn_Start_P_frame_base:
2316                 return get_frame_base(get_irn_irg(block));
2317         }
2318         panic("Unexpected start proj: %ld\n", pn);
2319 }
2320
2321 static ir_node *gen_Proj_Proj_Start(ir_node *node)
2322 {
2323         long      pn        = get_Proj_proj(node);
2324         ir_node  *block     = get_nodes_block(node);
2325         ir_graph *irg       = get_irn_irg(node);
2326         ir_node  *new_block = be_transform_node(block);
2327         ir_node  *args      = get_Proj_pred(node);
2328         ir_node  *start     = get_Proj_pred(args);
2329         ir_node  *new_start = be_transform_node(start);
2330         const reg_or_stackslot_t *param;
2331
2332         /* Proj->Proj->Start must be a method argument */
2333         assert(get_Proj_proj(get_Proj_pred(node)) == pn_Start_T_args);
2334
2335         param = &current_cconv->parameters[pn];
2336
2337         if (param->reg0 != NULL) {
2338                 /* argument transmitted in register */
2339                 const arch_register_t *reg      = param->reg0;
2340                 ir_mode               *reg_mode = reg->reg_class->mode;
2341                 long                   new_pn   = param->reg_offset + start_params_offset;
2342                 ir_node               *value    = new_r_Proj(new_start, reg_mode, new_pn);
2343                 bool                   is_float = false;
2344
2345                 {
2346                         ir_entity *entity      = get_irg_entity(irg);
2347                         ir_type   *method_type = get_entity_type(entity);
2348                         if (pn < (long)get_method_n_params(method_type)) {
2349                                 ir_type *param_type = get_method_param_type(method_type, pn);
2350                                 ir_mode *mode       = get_type_mode(param_type);
2351                                 is_float = mode_is_float(mode);
2352                         }
2353                 }
2354
2355                 if (is_float) {
2356                         const arch_register_t *reg1 = param->reg1;
2357                         ir_node *value1 = NULL;
2358
2359                         if (reg1 != NULL) {
2360                                 ir_mode *reg1_mode = reg1->reg_class->mode;
2361                                 value1 = new_r_Proj(new_start, reg1_mode, new_pn+1);
2362                         } else if (param->entity != NULL) {
2363                                 ir_node *fp  = get_initial_fp(irg);
2364                                 ir_node *mem = get_initial_mem(irg);
2365                                 ir_node *ld  = new_bd_sparc_Ld_imm(NULL, new_block, fp, mem,
2366                                                                    mode_gp, param->entity,
2367                                                                    0, true);
2368                                 value1 = new_r_Proj(ld, mode_gp, pn_sparc_Ld_res);
2369                         }
2370
2371                         /* convert integer value to float */
2372                         value = bitcast_int_to_float(NULL, new_block, value, value1);
2373                 }
2374                 return value;
2375         } else {
2376                 /* argument transmitted on stack */
2377                 ir_node *mem  = get_initial_mem(irg);
2378                 ir_mode *mode = get_type_mode(param->type);
2379                 ir_node *base = get_frame_base(irg);
2380                 ir_node *load;
2381                 ir_node *value;
2382
2383                 if (mode_is_float(mode)) {
2384                         load  = create_ldf(NULL, new_block, base, mem, mode,
2385                                            param->entity, 0, true);
2386                         value = new_r_Proj(load, mode_fp, pn_sparc_Ldf_res);
2387                 } else {
2388                         load  = new_bd_sparc_Ld_imm(NULL, new_block, base, mem, mode,
2389                                                     param->entity, 0, true);
2390                         value = new_r_Proj(load, mode_gp, pn_sparc_Ld_res);
2391                 }
2392                 set_irn_pinned(load, op_pin_state_floats);
2393
2394                 return value;
2395         }
2396 }
2397
2398 static ir_node *gen_Proj_Call(ir_node *node)
2399 {
2400         long     pn        = get_Proj_proj(node);
2401         ir_node *call      = get_Proj_pred(node);
2402         ir_node *new_call  = be_transform_node(call);
2403
2404         switch ((pn_Call) pn) {
2405         case pn_Call_M:
2406                 return new_r_Proj(new_call, mode_M, 0);
2407         case pn_Call_X_regular:
2408         case pn_Call_X_except:
2409         case pn_Call_T_result:
2410                 break;
2411         }
2412         panic("Unexpected Call proj %ld\n", pn);
2413 }
2414
2415 static ir_node *gen_Proj_Proj_Call(ir_node *node)
2416 {
2417         long                  pn            = get_Proj_proj(node);
2418         ir_node              *call          = get_Proj_pred(get_Proj_pred(node));
2419         ir_node              *new_call      = be_transform_node(call);
2420         ir_type              *function_type = get_Call_type(call);
2421         calling_convention_t *cconv
2422                 = sparc_decide_calling_convention(function_type, NULL);
2423         const reg_or_stackslot_t  *res  = &cconv->results[pn];
2424         ir_mode                   *mode = get_irn_mode(node);
2425         long                       new_pn = 1 + res->reg_offset;
2426
2427         assert(res->req0 != NULL && res->req1 == NULL);
2428         if (mode_needs_gp_reg(mode)) {
2429                 mode = mode_gp;
2430         }
2431         sparc_free_calling_convention(cconv);
2432
2433         return new_r_Proj(new_call, mode, new_pn);
2434 }
2435
2436 /**
2437  * Transform a Proj node.
2438  */
2439 static ir_node *gen_Proj(ir_node *node)
2440 {
2441         ir_node *pred = get_Proj_pred(node);
2442
2443         switch (get_irn_opcode(pred)) {
2444         case iro_Alloc:
2445                 return gen_Proj_Alloc(node);
2446         case iro_Store:
2447                 return gen_Proj_Store(node);
2448         case iro_Load:
2449                 return gen_Proj_Load(node);
2450         case iro_Call:
2451                 return gen_Proj_Call(node);
2452         case iro_Cmp:
2453                 return gen_Proj_Cmp(node);
2454         case iro_Switch:
2455         case iro_Cond:
2456                 return be_duplicate_node(node);
2457         case iro_Div:
2458                 return gen_Proj_Div(node);
2459         case iro_Start:
2460                 return gen_Proj_Start(node);
2461         case iro_Proj: {
2462                 ir_node *pred_pred = get_Proj_pred(pred);
2463                 if (is_Call(pred_pred)) {
2464                         return gen_Proj_Proj_Call(node);
2465                 } else if (is_Start(pred_pred)) {
2466                         return gen_Proj_Proj_Start(node);
2467                 }
2468                 /* FALLTHROUGH */
2469         }
2470         default:
2471                 if (is_sparc_AddCC_t(pred)) {
2472                         return gen_Proj_AddCC_t(node);
2473                 } else if (is_sparc_SubCC_t(pred)) {
2474                         return gen_Proj_SubCC_t(node);
2475                 }
2476                 panic("code selection didn't expect Proj after %+F\n", pred);
2477         }
2478 }
2479
2480 /**
2481  * transform a Jmp
2482  */
2483 static ir_node *gen_Jmp(ir_node *node)
2484 {
2485         ir_node  *block     = get_nodes_block(node);
2486         ir_node  *new_block = be_transform_node(block);
2487         dbg_info *dbgi      = get_irn_dbg_info(node);
2488
2489         return new_bd_sparc_Ba(dbgi, new_block);
2490 }
2491
2492 /**
2493  * configure transformation callbacks
2494  */
2495 static void sparc_register_transformers(void)
2496 {
2497         be_start_transform_setup();
2498
2499         be_set_transform_function(op_Add,          gen_Add);
2500         be_set_transform_function(op_Alloc,        gen_Alloc);
2501         be_set_transform_function(op_And,          gen_And);
2502         be_set_transform_function(op_Call,         gen_Call);
2503         be_set_transform_function(op_Cmp,          gen_Cmp);
2504         be_set_transform_function(op_Cond,         gen_Cond);
2505         be_set_transform_function(op_Const,        gen_Const);
2506         be_set_transform_function(op_Conv,         gen_Conv);
2507         be_set_transform_function(op_Div,          gen_Div);
2508         be_set_transform_function(op_Eor,          gen_Eor);
2509         be_set_transform_function(op_Free,         gen_Free);
2510         be_set_transform_function(op_Jmp,          gen_Jmp);
2511         be_set_transform_function(op_Load,         gen_Load);
2512         be_set_transform_function(op_Minus,        gen_Minus);
2513         be_set_transform_function(op_Mul,          gen_Mul);
2514         be_set_transform_function(op_Mulh,         gen_Mulh);
2515         be_set_transform_function(op_Not,          gen_Not);
2516         be_set_transform_function(op_Or,           gen_Or);
2517         be_set_transform_function(op_Phi,          gen_Phi);
2518         be_set_transform_function(op_Proj,         gen_Proj);
2519         be_set_transform_function(op_Return,       gen_Return);
2520         be_set_transform_function(op_Sel,          gen_Sel);
2521         be_set_transform_function(op_Shl,          gen_Shl);
2522         be_set_transform_function(op_Shr,          gen_Shr);
2523         be_set_transform_function(op_Shrs,         gen_Shrs);
2524         be_set_transform_function(op_Start,        gen_Start);
2525         be_set_transform_function(op_Store,        gen_Store);
2526         be_set_transform_function(op_Sub,          gen_Sub);
2527         be_set_transform_function(op_Switch,       gen_Switch);
2528         be_set_transform_function(op_SymConst,     gen_SymConst);
2529         be_set_transform_function(op_Unknown,      gen_Unknown);
2530
2531         be_set_transform_function(op_sparc_AddX_t, gen_AddX_t);
2532         be_set_transform_function(op_sparc_AddCC_t,gen_AddCC_t);
2533         be_set_transform_function(op_sparc_Save,   be_duplicate_node);
2534         be_set_transform_function(op_sparc_SubX_t, gen_SubX_t);
2535         be_set_transform_function(op_sparc_SubCC_t,gen_SubCC_t);
2536 }
2537
2538 /**
2539  * Transform a Firm graph into a SPARC graph.
2540  */
2541 void sparc_transform_graph(ir_graph *irg)
2542 {
2543         ir_entity *entity = get_irg_entity(irg);
2544         ir_type   *frame_type;
2545
2546         sparc_register_transformers();
2547
2548         node_to_stack = pmap_create();
2549
2550         mode_gp    = sparc_reg_classes[CLASS_sparc_gp].mode;
2551         mode_fp    = sparc_reg_classes[CLASS_sparc_fp].mode;
2552         mode_fp2   = mode_D;
2553         //mode_fp4 = ?
2554         mode_flags = sparc_reg_classes[CLASS_sparc_flags_class].mode;
2555         assert(sparc_reg_classes[CLASS_sparc_fpflags_class].mode == mode_flags);
2556
2557         start_mem  = NULL;
2558         start_g0   = NULL;
2559         start_g7   = NULL;
2560         start_sp   = NULL;
2561         start_fp   = NULL;
2562         frame_base = NULL;
2563
2564         stackorder = be_collect_stacknodes(irg);
2565         current_cconv
2566                 = sparc_decide_calling_convention(get_entity_type(entity), irg);
2567         if (sparc_variadic_fixups(irg, current_cconv)) {
2568                 sparc_free_calling_convention(current_cconv);
2569                 current_cconv
2570                         = sparc_decide_calling_convention(get_entity_type(entity), irg);
2571         }
2572         sparc_create_stacklayout(irg, current_cconv);
2573         be_add_parameter_entity_stores(irg);
2574
2575         be_transform_graph(irg, NULL);
2576
2577         be_free_stackorder(stackorder);
2578         sparc_free_calling_convention(current_cconv);
2579
2580         frame_type = get_irg_frame_type(irg);
2581         if (get_type_state(frame_type) == layout_undefined)
2582                 default_layout_compound_type(frame_type);
2583
2584         pmap_destroy(node_to_stack);
2585         node_to_stack = NULL;
2586
2587         be_add_missing_keeps(irg);
2588
2589         /* do code placement, to optimize the position of constants */
2590         place_code(irg);
2591         /* backend expects outedges to be always on */
2592         edges_assure(irg);
2593 }
2594
2595 void sparc_init_transform(void)
2596 {
2597         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.transform");
2598 }