4b751aef3c9e39eaad84d0abfa4dfd79252f765e
[libfirm] / ir / be / sparc / sparc_emitter.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   emit assembler for a backend graph
23  * @version $Id$
24  */
25 #include "config.h"
26
27 #include <limits.h>
28
29 #include "xmalloc.h"
30 #include "tv.h"
31 #include "iredges.h"
32 #include "debug.h"
33 #include "irgwalk.h"
34 #include "irprintf.h"
35 #include "irop_t.h"
36 #include "irargs_t.h"
37 #include "irprog.h"
38 #include "irargs_t.h"
39 #include "error.h"
40 #include "raw_bitset.h"
41 #include "dbginfo.h"
42
43 #include "../besched.h"
44 #include "../beblocksched.h"
45 #include "../beirg.h"
46 #include "../begnuas.h"
47 #include "../be_dbgout.h"
48 #include "../benode.h"
49
50 #include "sparc_emitter.h"
51 #include "gen_sparc_emitter.h"
52 #include "sparc_nodes_attr.h"
53 #include "sparc_new_nodes.h"
54 #include "gen_sparc_regalloc_if.h"
55
56 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
57
58 /**
59  * Returns the register at in position pos.
60  */
61 static const arch_register_t *get_in_reg(const ir_node *node, int pos)
62 {
63         ir_node                *op;
64         const arch_register_t  *reg = NULL;
65
66         assert(get_irn_arity(node) > pos && "Invalid IN position");
67
68         /* The out register of the operator at position pos is the
69            in register we need. */
70         op = get_irn_n(node, pos);
71
72         reg = arch_get_irn_register(op);
73
74         assert(reg && "no in register found");
75         return reg;
76 }
77
78 /**
79  * Returns the register at out position pos.
80  */
81 static const arch_register_t *get_out_reg(const ir_node *node, int pos)
82 {
83         ir_node                *proj;
84         const arch_register_t  *reg = NULL;
85
86         /* 1st case: irn is not of mode_T, so it has only                 */
87         /*           one OUT register -> good                             */
88         /* 2nd case: irn is of mode_T -> collect all Projs and ask the    */
89         /*           Proj with the corresponding projnum for the register */
90
91         if (get_irn_mode(node) != mode_T) {
92                 reg = arch_get_irn_register(node);
93         } else if (is_sparc_irn(node)) {
94                 reg = arch_irn_get_register(node, pos);
95         } else {
96                 const ir_edge_t *edge;
97
98                 foreach_out_edge(node, edge) {
99                         proj = get_edge_src_irn(edge);
100                         assert(is_Proj(proj) && "non-Proj from mode_T node");
101                         if (get_Proj_proj(proj) == pos) {
102                                 reg = arch_get_irn_register(proj);
103                                 break;
104                         }
105                 }
106         }
107
108         assert(reg && "no out register found");
109         return reg;
110 }
111
112 void sparc_emit_immediate(const ir_node *node)
113 {
114         int const val = get_sparc_attr_const(node)->immediate_value;
115         assert(-4096 <= val && val < 4096);
116         be_emit_irprintf("%d", val);
117 }
118
119 void sparc_emit_source_register(const ir_node *node, int pos)
120 {
121         const arch_register_t *reg = get_in_reg(node, pos);
122         be_emit_char('%');
123         be_emit_string(arch_register_get_name(reg));
124 }
125
126 void sparc_emit_dest_register(const ir_node *node, int pos)
127 {
128         const arch_register_t *reg = get_out_reg(node, pos);
129         be_emit_char('%');
130         be_emit_string(arch_register_get_name(reg));
131 }
132
133 /**
134  * Emits either a imm or register depending on arity of node
135  * @param node
136  * @param register no (-1 if no register)
137  */
138 void sparc_emit_reg_or_imm(const ir_node *node, int pos)
139 {
140         if (get_irn_arity(node) > pos) {
141                 // we have reg input
142                 sparc_emit_source_register(node, pos);
143         } else {
144                 // we have a imm input
145                 sparc_emit_immediate(node);
146         }
147 }
148
149 static bool is_stack_pointer_relative(const ir_node *node)
150 {
151         const arch_register_t *sp = &sparc_gp_regs[REG_SP];
152         return (is_sparc_St(node) && get_in_reg(node, n_sparc_St_ptr) == sp)
153             || (is_sparc_Ld(node) && get_in_reg(node, n_sparc_Ld_ptr) == sp);
154 }
155
156 /**
157  * emit SP offset
158  */
159 void sparc_emit_offset(const ir_node *node)
160 {
161         const sparc_load_store_attr_t *attr = get_sparc_load_store_attr_const(node);
162         long                           offset = attr->offset;
163
164         /* bad hack: the real stack stuff is behind the always-there spill
165          * space for the register window and stack */
166         if (is_stack_pointer_relative(node))
167                 offset += SPARC_MIN_STACKSIZE;
168         if (offset != 0) {
169                 be_emit_irprintf("%+ld", offset);
170         }
171 }
172
173
174 /**
175  *  Emit load mode char
176  */
177 void sparc_emit_load_mode(const ir_node *node)
178 {
179         const sparc_load_store_attr_t *attr = get_sparc_load_store_attr_const(node);
180         ir_mode *mode      = attr->load_store_mode;
181         int      bits      = get_mode_size_bits(mode);
182         bool     is_signed = mode_is_signed(mode);
183
184         if (bits == 16) {
185                 be_emit_string(is_signed ? "sh" : "uh");
186         } else if (bits == 8) {
187                 be_emit_string(is_signed ? "sb" : "ub");
188         } else if (bits == 64) {
189                 be_emit_string("d");
190         } else {
191                 assert(bits == 32);
192         }
193 }
194
195 /**
196  * Emit store mode char
197  */
198 void sparc_emit_store_mode(const ir_node *node)
199 {
200         const sparc_load_store_attr_t *attr = get_sparc_load_store_attr_const(node);
201         ir_mode *mode      = attr->load_store_mode;
202         int      bits      = get_mode_size_bits(mode);
203
204         if (bits == 16) {
205                 be_emit_string("h");
206         } else if (bits == 8) {
207                 be_emit_string("b");
208         } else if (bits == 64) {
209                 be_emit_string("d");
210         } else {
211                 assert(bits == 32);
212         }
213 }
214
215 /**
216  * emit integer signed/unsigned prefix char
217  */
218 void sparc_emit_mode_sign_prefix(const ir_node *node)
219 {
220         ir_mode *mode      = get_irn_mode(node);
221         bool     is_signed = mode_is_signed(mode);
222         be_emit_string(is_signed ? "s" : "u");
223 }
224
225 static void emit_fp_suffix(const ir_mode *mode)
226 {
227         unsigned bits = get_mode_size_bits(mode);
228         assert(mode_is_float(mode));
229
230         if (bits == 32) {
231                 be_emit_char('s');
232         } else if (bits == 64) {
233                 be_emit_char('d');
234         } else if (bits == 128) {
235                 be_emit_char('q');
236         } else {
237                 panic("invalid FP mode");
238         }
239 }
240
241 void sparc_emit_fp_conv_source(const ir_node *node)
242 {
243         const sparc_fp_conv_attr_t *attr = get_sparc_fp_conv_attr_const(node);
244         emit_fp_suffix(attr->src_mode);
245 }
246
247 void sparc_emit_fp_conv_destination(const ir_node *node)
248 {
249         const sparc_fp_conv_attr_t *attr = get_sparc_fp_conv_attr_const(node);
250         emit_fp_suffix(attr->dest_mode);
251 }
252
253 /**
254  * emits the FP mode suffix char
255  */
256 void sparc_emit_fp_mode_suffix(const ir_node *node)
257 {
258         const sparc_fp_attr_t *attr = get_sparc_fp_attr_const(node);
259         emit_fp_suffix(attr->fp_mode);
260 }
261
262 /**
263  * Returns the target label for a control flow node.
264  */
265 static void sparc_emit_cfop_target(const ir_node *node)
266 {
267         ir_node *block = get_irn_link(node);
268         be_gas_emit_block_name(block);
269 }
270
271 /**
272  * Emit single entity
273  */
274 static void sparc_emit_entity(ir_entity *entity)
275 {
276         be_gas_emit_entity(entity);
277 }
278
279 /**
280  * Emits code for stack space management
281  */
282 static void emit_be_IncSP(const ir_node *irn)
283 {
284         int offs = -be_get_IncSP_offset(irn);
285
286         if (offs == 0)
287                         return;
288
289         /* SPARC stack grows downwards */
290         if (offs < 0) {
291                 be_emit_cstring("\tsub ");
292                 offs = -offs;
293         } else {
294                 be_emit_cstring("\tadd ");
295         }
296
297         sparc_emit_source_register(irn, 0);
298         be_emit_irprintf(", %d", offs);
299         be_emit_cstring(", ");
300         sparc_emit_dest_register(irn, 0);
301         be_emit_finish_line_gas(irn);
302 }
303
304 /**
305  * emits code for save instruction with min. required stack space
306  */
307 static void emit_sparc_Save(const ir_node *irn)
308 {
309         const sparc_save_attr_t *save_attr = get_sparc_save_attr_const(irn);
310         be_emit_cstring("\tsave ");
311         sparc_emit_source_register(irn, 0);
312         be_emit_irprintf(", %d, ", -save_attr->initial_stacksize);
313         sparc_emit_dest_register(irn, 0);
314         be_emit_finish_line_gas(irn);
315 }
316
317 /**
318  * emits code to load hi 22 bit of a constant
319  */
320 static void emit_sparc_HiImm(const ir_node *irn)
321 {
322         const sparc_attr_t *attr = get_sparc_attr_const(irn);
323         be_emit_cstring("\tsethi ");
324         be_emit_irprintf("%%hi(%d), ", attr->immediate_value);
325         sparc_emit_dest_register(irn, 0);
326         be_emit_finish_line_gas(irn);
327 }
328
329 /**
330  * emits code to load lo 10bits of a constant
331  */
332 static void emit_sparc_LoImm(const ir_node *irn)
333 {
334         const sparc_attr_t *attr = get_sparc_attr_const(irn);
335         be_emit_cstring("\tor ");
336         sparc_emit_source_register(irn, 0);
337         be_emit_irprintf(", %%lo(%d), ", attr->immediate_value);
338         sparc_emit_dest_register(irn, 0);
339         be_emit_finish_line_gas(irn);
340 }
341
342 /**
343  * emits code for mulh
344  */
345 static void emit_sparc_Mulh(const ir_node *irn)
346 {
347         be_emit_cstring("\t");
348         sparc_emit_mode_sign_prefix(irn);
349         be_emit_cstring("mul ");
350
351         sparc_emit_source_register(irn, 0);
352         be_emit_cstring(", ");
353         sparc_emit_reg_or_imm(irn, 1);
354         be_emit_cstring(", ");
355         sparc_emit_dest_register(irn, 0);
356         be_emit_finish_line_gas(irn);
357
358         // our result is in the y register now
359         // we just copy it to the assigned target reg
360         be_emit_cstring("\tmov %y, ");
361         sparc_emit_dest_register(irn, 0);
362         be_emit_finish_line_gas(irn);
363 }
364
365 static void emit_sparc_Div(const ir_node *node, bool is_signed)
366 {
367         /* can we get the delay count of the wr instruction somewhere? */
368         unsigned wry_delay_count = 3;
369         unsigned i;
370
371         be_emit_cstring("\twr ");
372         sparc_emit_source_register(node, 0);
373         be_emit_cstring(", 0, %y");
374         be_emit_finish_line_gas(node);
375
376         for (i = 0; i < wry_delay_count; ++i) {
377                 be_emit_cstring("\tnop");
378                 be_emit_finish_line_gas(node);
379         }
380
381         be_emit_irprintf("\t%s ", is_signed ? "sdiv" : "udiv");
382         sparc_emit_source_register(node, 1);
383         be_emit_cstring(", ");
384         sparc_emit_source_register(node, 2);
385         be_emit_cstring(", ");
386         sparc_emit_dest_register(node, 0);
387         be_emit_finish_line_gas(node);
388 }
389
390 static void emit_sparc_SDiv(const ir_node *node)
391 {
392         (void) node;
393         /* aehm we would need an aditional register for an sra instruction to
394          * compute the upper bits... Just panic for now */
395         //emit_sparc_Div(node, true);
396         panic("signed div is wrong");
397 }
398
399 static void emit_sparc_UDiv(const ir_node *node)
400 {
401         emit_sparc_Div(node, false);
402 }
403
404 /**
405  * Emits code for return node
406  */
407 static void emit_be_Return(const ir_node *irn)
408 {
409         be_emit_cstring("\tret");
410         //be_emit_cstring("\tjmp %i7+8");
411         be_emit_finish_line_gas(irn);
412         be_emit_cstring("\trestore");
413         be_emit_finish_line_gas(irn);
414 }
415
416 /**
417  * Emits code for Call node
418  */
419 static void emit_sparc_Call(const ir_node *node)
420 {
421         const sparc_attr_t *attr   = get_sparc_attr_const(node);
422         ir_entity          *entity = attr->immediate_value_entity;
423
424         be_emit_cstring("\tcall ");
425         if (entity != NULL) {
426             sparc_emit_entity(entity);
427                 be_emit_cstring(", 0");
428         } else {
429                 int last = get_irn_arity(node);
430                 sparc_emit_source_register(node, last-1);
431         }
432         be_emit_finish_line_gas(node);
433
434         /* fill delay slot */
435         be_emit_cstring("\tnop");
436         be_emit_finish_line_gas(node);
437 }
438
439 /**
440  * Emit code for Perm node
441  */
442 static void emit_be_Perm(const ir_node *irn)
443 {
444         be_emit_cstring("\txor ");
445         sparc_emit_source_register(irn, 1);
446         be_emit_cstring(", ");
447         sparc_emit_source_register(irn, 0);
448         be_emit_cstring(", ");
449         sparc_emit_source_register(irn, 0);
450         be_emit_finish_line_gas(NULL);
451
452         be_emit_cstring("\txor ");
453         sparc_emit_source_register(irn, 1);
454         be_emit_cstring(", ");
455         sparc_emit_source_register(irn, 0);
456         be_emit_cstring(", ");
457         sparc_emit_source_register(irn, 1);
458         be_emit_finish_line_gas(NULL);
459
460         be_emit_cstring("\txor ");
461         sparc_emit_source_register(irn, 1);
462         be_emit_cstring(", ");
463         sparc_emit_source_register(irn, 0);
464         be_emit_cstring(", ");
465         sparc_emit_source_register(irn, 0);
466         be_emit_finish_line_gas(irn);
467 }
468
469 /**
470  * TODO: not really tested but seems to work with memperm_arity == 1
471  */
472 static void emit_be_MemPerm(const ir_node *node)
473 {
474         int i;
475         int memperm_arity;
476         int sp_change = 0;
477         ir_graph          *irg    = get_irn_irg(node);
478         be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
479
480         /* this implementation only works with frame pointers currently */
481         assert(layout->sp_relative == false);
482
483         /* TODO: this implementation is slower than necessary.
484            The longterm goal is however to avoid the memperm node completely */
485
486         memperm_arity = be_get_MemPerm_entity_arity(node);
487         // we use our local registers - so this is limited to 8 inputs !
488         if (memperm_arity > 8)
489                 panic("memperm with more than 8 inputs not supported yet");
490
491         be_emit_irprintf("\tsub %%sp, %d, %%sp", memperm_arity*4);
492         be_emit_finish_line_gas(node);
493
494         for (i = 0; i < memperm_arity; ++i) {
495                 ir_entity *entity = be_get_MemPerm_in_entity(node, i);
496                 int        offset = be_get_stack_entity_offset(layout, entity, 0);
497
498                 /* spill register */
499                 be_emit_irprintf("\tst %%l%d, [%%sp%+d]", i, sp_change + SPARC_MIN_STACKSIZE);
500                 be_emit_finish_line_gas(node);
501
502                 /* load from entity */
503                 be_emit_irprintf("\tld [%%fp%+d], %%l%d", offset, i);
504                 be_emit_finish_line_gas(node);
505                 sp_change += 4;
506         }
507
508         for (i = memperm_arity-1; i >= 0; --i) {
509                 ir_entity *entity = be_get_MemPerm_out_entity(node, i);
510                 int        offset = be_get_stack_entity_offset(layout, entity, 0);
511
512                 sp_change -= 4;
513
514                 /* store to new entity */
515                 be_emit_irprintf("\tst %%l%d, [%%fp%+d]", i, offset);
516                 be_emit_finish_line_gas(node);
517                 /* restore register */
518                 be_emit_irprintf("\tld [%%sp%+d], %%l%d", sp_change + SPARC_MIN_STACKSIZE, i);
519                 be_emit_finish_line_gas(node);
520         }
521
522         be_emit_irprintf("\tadd %%sp, %d, %%sp", memperm_arity*4);
523         be_emit_finish_line_gas(node);
524
525         assert(sp_change == 0);
526 }
527
528 /**
529  * Emit a SymConst.
530  */
531 static void emit_sparc_SymConst(const ir_node *irn)
532 {
533         const sparc_symconst_attr_t *attr = get_sparc_symconst_attr_const(irn);
534
535         //sethi %hi(const32),%reg
536         //or    %reg,%lo(const32),%reg
537
538         be_emit_cstring("\tsethi %hi(");
539         be_gas_emit_entity(attr->entity);
540         be_emit_cstring("), ");
541         sparc_emit_dest_register(irn, 0);
542         be_emit_cstring("\n ");
543
544         // TODO: could be combined with the following load/store instruction
545         be_emit_cstring("\tor ");
546         sparc_emit_dest_register(irn, 0);
547         be_emit_cstring(", %lo(");
548         be_gas_emit_entity(attr->entity);
549         be_emit_cstring("), ");
550         sparc_emit_dest_register(irn, 0);
551         be_emit_finish_line_gas(irn);
552 }
553
554 /**
555  * Emits code for FrameAddr fix
556  */
557 static void emit_sparc_FrameAddr(const ir_node *irn)
558 {
559         const sparc_symconst_attr_t *attr = get_irn_generic_attr_const(irn);
560
561         // no need to fix offset as we are adressing via the framepointer
562         if (attr->fp_offset >= 0) {
563                 be_emit_cstring("\tadd ");
564                 sparc_emit_source_register(irn, 0);
565                 be_emit_cstring(", ");
566                 be_emit_irprintf("%ld", attr->fp_offset);
567         } else {
568                 be_emit_cstring("\tsub ");
569                 sparc_emit_source_register(irn, 0);
570                 be_emit_cstring(", ");
571                 be_emit_irprintf("%ld", -attr->fp_offset);
572         }
573
574         be_emit_cstring(", ");
575         sparc_emit_dest_register(irn, 0);
576         be_emit_finish_line_gas(irn);
577 }
578
579 static const char *get_icc_unsigned(pn_Cmp pnc)
580 {
581         switch (pnc) {
582         case pn_Cmp_False: return "bn";
583         case pn_Cmp_Eq:    return "be";
584         case pn_Cmp_Lt:    return "blu";
585         case pn_Cmp_Le:    return "bleu";
586         case pn_Cmp_Gt:    return "bgu";
587         case pn_Cmp_Ge:    return "bgeu";
588         case pn_Cmp_Lg:    return "bne";
589         case pn_Cmp_Leg:   return "ba";
590         default: panic("Cmp has unsupported pnc");
591         }
592 }
593
594 static const char *get_icc_signed(pn_Cmp pnc)
595 {
596         switch (pnc) {
597         case pn_Cmp_False: return "bn";
598         case pn_Cmp_Eq:    return "be";
599         case pn_Cmp_Lt:    return "bl";
600         case pn_Cmp_Le:    return "ble";
601         case pn_Cmp_Gt:    return "bg";
602         case pn_Cmp_Ge:    return "bge";
603         case pn_Cmp_Lg:    return "bne";
604         case pn_Cmp_Leg:   return "ba";
605         default: panic("Cmp has unsupported pnc");
606         }
607 }
608
609 static const char *get_fcc(pn_Cmp pnc)
610 {
611         switch (pnc) {
612         case pn_Cmp_False: return "fbn";
613         case pn_Cmp_Eq:    return "fbe";
614         case pn_Cmp_Lt:    return "fbl";
615         case pn_Cmp_Le:    return "fble";
616         case pn_Cmp_Gt:    return "fbg";
617         case pn_Cmp_Ge:    return "fbge";
618         case pn_Cmp_Lg:    return "fblg";
619         case pn_Cmp_Leg:   return "fbo";
620         case pn_Cmp_Uo:    return "fbu";
621         case pn_Cmp_Ue:    return "fbue";
622         case pn_Cmp_Ul:    return "fbul";
623         case pn_Cmp_Ule:   return "fbule";
624         case pn_Cmp_Ug:    return "fbug";
625         case pn_Cmp_Uge:   return "fbuge";
626         case pn_Cmp_Ne:    return "fbne";
627         case pn_Cmp_True:  return "fba";
628         case pn_Cmp_max:
629                 break;
630         }
631         panic("invalid pnc");
632 }
633
634 typedef const char* (*get_cc_func)(pn_Cmp pnc);
635
636 /**
637  * Emits code for Branch
638  */
639 static void emit_sparc_branch(const ir_node *node, get_cc_func get_cc)
640 {
641         const sparc_jmp_cond_attr_t *attr = get_sparc_jmp_cond_attr_const(node);
642         pn_Cmp           pnc         = attr->pnc;
643         const ir_node   *proj_true   = NULL;
644         const ir_node   *proj_false  = NULL;
645         const ir_edge_t *edge;
646         const ir_node   *block;
647         const ir_node   *next_block;
648
649         foreach_out_edge(node, edge) {
650                 ir_node *proj = get_edge_src_irn(edge);
651                 long nr = get_Proj_proj(proj);
652                 if (nr == pn_Cond_true) {
653                         proj_true = proj;
654                 } else {
655                         proj_false = proj;
656                 }
657         }
658
659         /* for now, the code works for scheduled and non-schedules blocks */
660         block = get_nodes_block(node);
661
662         /* we have a block schedule */
663         next_block = get_irn_link(block);
664
665         if (get_irn_link(proj_true) == next_block) {
666                 /* exchange both proj's so the second one can be omitted */
667                 const ir_node *t = proj_true;
668
669                 proj_true  = proj_false;
670                 proj_false = t;
671                 if (is_sparc_fbfcc(node)) {
672                         pnc = get_negated_pnc(pnc, mode_F);
673                 } else {
674                         pnc = get_negated_pnc(pnc, mode_Iu);
675                 }
676         }
677
678         /* emit the true proj */
679         be_emit_cstring("\t");
680         be_emit_string(get_cc(pnc));
681         be_emit_char(' ');
682         sparc_emit_cfop_target(proj_true);
683         be_emit_finish_line_gas(proj_true);
684
685         be_emit_cstring("\tnop");
686         be_emit_pad_comment();
687         be_emit_cstring("/* TODO: use delay slot */\n");
688
689         if (get_irn_link(proj_false) == next_block) {
690                 be_emit_cstring("\t/* fallthrough to ");
691                 sparc_emit_cfop_target(proj_false);
692                 be_emit_cstring(" */");
693                 be_emit_finish_line_gas(proj_false);
694         } else {
695                 be_emit_cstring("\tba ");
696                 sparc_emit_cfop_target(proj_false);
697                 be_emit_finish_line_gas(proj_false);
698                 be_emit_cstring("\tnop\t\t/* TODO: use delay slot */\n");
699                 be_emit_finish_line_gas(proj_false);
700         }
701 }
702
703 static void emit_sparc_Bicc(const ir_node *node)
704 {
705         const sparc_jmp_cond_attr_t *attr = get_sparc_jmp_cond_attr_const(node);
706         bool             is_unsigned = attr->is_unsigned;
707         emit_sparc_branch(node, is_unsigned ? get_icc_unsigned : get_icc_signed);
708 }
709
710 static void emit_sparc_fbfcc(const ir_node *node)
711 {
712         emit_sparc_branch(node, get_fcc);
713 }
714
715 /**
716  * emit Jmp (which actually is a branch always (ba) instruction)
717  */
718 static void emit_sparc_Ba(const ir_node *node)
719 {
720         ir_node *block, *next_block;
721
722         /* for now, the code works for scheduled and non-schedules blocks */
723         block = get_nodes_block(node);
724
725         /* we have a block schedule */
726         next_block = get_irn_link(block);
727         if (get_irn_link(node) != next_block) {
728                 be_emit_cstring("\tba ");
729                 sparc_emit_cfop_target(node);
730                 be_emit_finish_line_gas(node);
731                 be_emit_cstring("\tnop\t\t/* TODO: use delay slot */\n");
732         } else {
733                 be_emit_cstring("\t/* fallthrough to ");
734                 sparc_emit_cfop_target(node);
735                 be_emit_cstring(" */");
736         }
737         be_emit_finish_line_gas(node);
738 }
739
740 /**
741  * emit copy node
742  */
743 static void emit_be_Copy(const ir_node *irn)
744 {
745         ir_mode *mode = get_irn_mode(irn);
746
747         if (get_in_reg(irn, 0) == get_out_reg(irn, 0)) {
748                 /* omitted Copy */
749                 return;
750         }
751
752         if (mode_is_float(mode)) {
753                 panic("emit_be_Copy: move not supported for FP");
754         } else if (mode_is_data(mode)) {
755                 be_emit_cstring("\tmov ");
756                 sparc_emit_source_register(irn, 0);
757                 be_emit_cstring(", ");
758                 sparc_emit_dest_register(irn, 0);
759                 be_emit_finish_line_gas(irn);
760         } else {
761                 panic("emit_be_Copy: move not supported for this mode");
762         }
763 }
764
765
766 /**
767  * dummy emitter for ignored nodes
768  */
769 static void emit_nothing(const ir_node *irn)
770 {
771         (void) irn;
772 }
773
774
775
776 /**
777  * type of emitter function
778  */
779 typedef void (*emit_func) (const ir_node *);
780
781 /**
782  * Set a node emitter. Make it a bit more type safe.
783  */
784 static inline void set_emitter(ir_op *op, emit_func sparc_emit_node)
785 {
786         op->ops.generic = (op_func)sparc_emit_node;
787 }
788
789 /**
790  * Enters the emitter functions for handled nodes into the generic
791  * pointer of an opcode.
792  */
793 static void sparc_register_emitters(void)
794 {
795         /* first clear the generic function pointer for all ops */
796         clear_irp_opcodes_generic_func();
797         /* register all emitter functions defined in spec */
798         sparc_register_spec_emitters();
799
800         /* custom emitter */
801         set_emitter(op_be_Copy,         emit_be_Copy);
802         set_emitter(op_be_CopyKeep,     emit_be_Copy);
803         set_emitter(op_be_IncSP,        emit_be_IncSP);
804         set_emitter(op_be_MemPerm,      emit_be_MemPerm);
805         set_emitter(op_be_Perm,         emit_be_Perm);
806         set_emitter(op_be_Return,       emit_be_Return);
807         set_emitter(op_sparc_Ba,        emit_sparc_Ba);
808         set_emitter(op_sparc_Bicc,      emit_sparc_Bicc);
809         set_emitter(op_sparc_Call,      emit_sparc_Call);
810         set_emitter(op_sparc_fbfcc,     emit_sparc_fbfcc);
811         set_emitter(op_sparc_FrameAddr, emit_sparc_FrameAddr);
812         set_emitter(op_sparc_HiImm,     emit_sparc_HiImm);
813         set_emitter(op_sparc_LoImm,     emit_sparc_LoImm);
814         set_emitter(op_sparc_Mulh,      emit_sparc_Mulh);
815         set_emitter(op_sparc_Save,      emit_sparc_Save);
816         set_emitter(op_sparc_SDiv,      emit_sparc_SDiv);
817         set_emitter(op_sparc_SymConst,  emit_sparc_SymConst);
818         set_emitter(op_sparc_UDiv,      emit_sparc_UDiv);
819
820         /* no need to emit anything for the following nodes */
821         set_emitter(op_be_Barrier, emit_nothing);
822         set_emitter(op_be_Keep,    emit_nothing);
823         set_emitter(op_be_Start,   emit_nothing);
824         set_emitter(op_Phi,        emit_nothing);
825 }
826
827 /**
828  * Emits code for a node.
829  */
830 static void sparc_emit_node(const ir_node *node)
831 {
832         ir_op               *op       = get_irn_op(node);
833
834         if (op->ops.generic) {
835                 emit_func func = (emit_func) op->ops.generic;
836                 be_dbg_set_dbg_info(get_irn_dbg_info(node));
837                 (*func) (node);
838         } else {
839                 panic("Error: No emit handler for node %+F (graph %+F)\n",
840                         node, current_ir_graph);
841         }
842 }
843
844 /**
845  * Walks over the nodes in a block connected by scheduling edges
846  * and emits code for each node.
847  */
848 static void sparc_gen_block(ir_node *block, void *data)
849 {
850         ir_node *node;
851         (void) data;
852
853         if (! is_Block(block))
854                 return;
855
856         be_gas_emit_block_name(block);
857         be_emit_cstring(":\n");
858         be_emit_write_line();
859
860         sched_foreach(block, node) {
861                 sparc_emit_node(node);
862         }
863 }
864
865
866 /**
867  * Emits code for function start.
868  */
869 static void sparc_emit_func_prolog(ir_graph *irg)
870 {
871         ir_entity *ent = get_irg_entity(irg);
872         be_gas_emit_function_prolog(ent, 4);
873         be_emit_write_line();
874 }
875
876 /**
877  * Emits code for function end
878  */
879 static void sparc_emit_func_epilog(ir_graph *irg)
880 {
881         ir_entity *ent = get_irg_entity(irg);
882         const char *irg_name = get_entity_ld_name(ent);
883         be_emit_write_line();
884         be_emit_irprintf("\t.size  %s, .-%s\n", irg_name, irg_name);
885         be_emit_cstring("# -- End ");
886         be_emit_string(irg_name);
887         be_emit_cstring("\n");
888         be_emit_write_line();
889 }
890
891 /**
892  * Block-walker:
893  * TODO: Sets labels for control flow nodes (jump target).
894  * Links control predecessors to there destination blocks.
895  */
896 static void sparc_gen_labels(ir_node *block, void *env)
897 {
898         ir_node *pred;
899         int n = get_Block_n_cfgpreds(block);
900         (void) env;
901
902         for (n--; n >= 0; n--) {
903                 pred = get_Block_cfgpred(block, n);
904                 set_irn_link(pred, block); // link the pred of a block (which is a jmp)
905         }
906 }
907
908
909 /**
910  * Main driver
911  */
912 void sparc_gen_routine(const sparc_code_gen_t *cg, ir_graph *irg)
913 {
914         ir_node **blk_sched;
915         ir_node *last_block = NULL;
916         ir_entity *entity     = get_irg_entity(irg);
917         int i, n;
918         (void) cg;
919
920         be_gas_elf_type_char = '#';
921         be_gas_object_file_format = OBJECT_FILE_FORMAT_ELF_SPARC;
922
923         /* register all emitter functions */
924         sparc_register_emitters();
925         be_dbg_method_begin(entity);
926
927         /* create the block schedule. For now, we don't need it earlier. */
928         blk_sched = be_create_block_schedule(irg);
929
930         // emit function prolog
931         sparc_emit_func_prolog(irg);
932
933         // generate BLOCK labels
934         irg_block_walk_graph(irg, sparc_gen_labels, NULL, NULL);
935
936         // inject block scheduling links & emit code of each block
937         n = ARR_LEN(blk_sched);
938         for (i = 0; i < n;) {
939                 ir_node *block, *next_bl;
940
941                 block = blk_sched[i];
942                 ++i;
943                 next_bl = i < n ? blk_sched[i] : NULL;
944
945                 /* set here the link. the emitter expects to find the next block here */
946                 set_irn_link(block, next_bl);
947                 sparc_gen_block(block, last_block);
948                 last_block = block;
949         }
950
951         // emit function epilog
952         sparc_emit_func_epilog(irg);
953 }
954
955 void sparc_init_emitter(void)
956 {
957         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.emit");
958 }