tv: Remove mul_table[][][] and simply use * and <<.
[libfirm] / ir / be / sparc / bearch_sparc.c
1 /*
2  * Copyright (C) 1995-2010 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief    The main sparc backend driver file.
23  * @author   Hannes Rapp, Matthias Braun
24  */
25 #include "config.h"
26
27 #include "lc_opts.h"
28 #include "lc_opts_enum.h"
29
30 #include "irgwalk.h"
31 #include "irprog.h"
32 #include "irprintf.h"
33 #include "ircons.h"
34 #include "irgmod.h"
35 #include "irgopt.h"
36 #include "iroptimize.h"
37 #include "irtools.h"
38 #include "irdump.h"
39 #include "iropt_t.h"
40 #include "lowering.h"
41 #include "lower_dw.h"
42 #include "lower_alloc.h"
43 #include "lower_builtins.h"
44 #include "lower_calls.h"
45 #include "lower_mode_b.h"
46 #include "lower_softfloat.h"
47
48 #include "bitset.h"
49 #include "debug.h"
50 #include "array_t.h"
51 #include "error.h"
52 #include "util.h"
53 #include "be_t.h"
54 #include "bearch.h"
55 #include "benode.h"
56 #include "belower.h"
57 #include "besched.h"
58 #include "bemodule.h"
59 #include "begnuas.h"
60 #include "belistsched.h"
61 #include "beflags.h"
62 #include "beutil.h"
63
64 #include "bearch_sparc_t.h"
65
66 #include "sparc_new_nodes.h"
67 #include "gen_sparc_regalloc_if.h"
68 #include "sparc_transform.h"
69 #include "sparc_emitter.h"
70 #include "sparc_cconv.h"
71
72 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
73
74 static ir_entity *sparc_get_frame_entity(const ir_node *node)
75 {
76         if (is_sparc_FrameAddr(node)) {
77                 const sparc_attr_t *attr = get_sparc_attr_const(node);
78                 return attr->immediate_value_entity;
79         }
80
81         if (sparc_has_load_store_attr(node)) {
82                 const sparc_load_store_attr_t *load_store_attr
83                         = get_sparc_load_store_attr_const(node);
84                 if (load_store_attr->is_frame_entity) {
85                         return load_store_attr->base.immediate_value_entity;
86                 }
87         }
88
89         return NULL;
90 }
91
92 /**
93  * This function is called by the generic backend to correct offsets for
94  * nodes accessing the stack.
95  */
96 static void sparc_set_frame_offset(ir_node *node, int offset)
97 {
98         sparc_attr_t *attr = get_sparc_attr(node);
99         attr->immediate_value += offset;
100
101         /* must be a FrameAddr or a load/store node with frame_entity */
102         assert(is_sparc_FrameAddr(node) ||
103                         get_sparc_load_store_attr_const(node)->is_frame_entity);
104 }
105
106 static int sparc_get_sp_bias(const ir_node *node)
107 {
108         if (is_sparc_Save(node)) {
109                 const sparc_attr_t *attr = get_sparc_attr_const(node);
110                 if (get_irn_arity(node) == 3)
111                         panic("no support for _reg variant yet");
112
113                 return -attr->immediate_value;
114         } else if (is_sparc_RestoreZero(node)) {
115                 return SP_BIAS_RESET;
116         }
117         return 0;
118 }
119
120 /* fill register allocator interface */
121
122 const arch_irn_ops_t sparc_irn_ops = {
123         sparc_get_frame_entity,
124         sparc_set_frame_offset,
125         sparc_get_sp_bias,
126         NULL,    /* get_op_estimated_cost   */
127         NULL,    /* possible_memory_operand */
128         NULL,    /* perform_memory_operand  */
129 };
130
131 /**
132  * Transforms the standard firm graph into
133  * a SPARC firm graph
134  */
135 static void sparc_prepare_graph(ir_graph *irg)
136 {
137         sparc_transform_graph(irg);
138 }
139
140 static bool sparc_modifies_flags(const ir_node *node)
141 {
142         be_foreach_out(node, o) {
143                 const arch_register_req_t *req = arch_get_irn_register_req_out(node, o);
144                 if (req->cls == &sparc_reg_classes[CLASS_sparc_flags_class])
145                         return true;
146         }
147         return false;
148 }
149
150 static bool sparc_modifies_fp_flags(const ir_node *node)
151 {
152         be_foreach_out(node, o) {
153                 const arch_register_req_t *req = arch_get_irn_register_req_out(node, o);
154                 if (req->cls == &sparc_reg_classes[CLASS_sparc_fpflags_class])
155                         return true;
156         }
157         return false;
158 }
159
160 static void sparc_before_ra(ir_graph *irg)
161 {
162         /* fixup flags register */
163         be_sched_fix_flags(irg, &sparc_reg_classes[CLASS_sparc_flags_class],
164                            NULL, sparc_modifies_flags);
165         be_sched_fix_flags(irg, &sparc_reg_classes[CLASS_sparc_fpflags_class],
166                            NULL, sparc_modifies_fp_flags);
167 }
168
169 extern const arch_isa_if_t sparc_isa_if;
170 static sparc_isa_t sparc_isa_template = {
171         {
172                 &sparc_isa_if,                       /* isa interface implementation */
173                 N_SPARC_REGISTERS,
174                 sparc_registers,
175                 N_SPARC_CLASSES,
176                 sparc_reg_classes,
177                 &sparc_registers[REG_SP],            /* stack pointer register */
178                 &sparc_registers[REG_FRAME_POINTER], /* base pointer register */
179                 3,                                   /* power of two stack alignment
180                                                         for calls */
181                 7,                                   /* costs for a spill instruction */
182                 5,                                   /* costs for a reload instruction */
183                 true,                                /* custom abi handling */
184         },
185         NULL,                                  /* constants */
186         SPARC_FPU_ARCH_FPU,                    /* FPU architecture */
187 };
188
189 /**
190  * rewrite unsigned->float conversion.
191  * Sparc has no instruction for this so instead we do the following:
192  *
193  *   int    signed_x = unsigned_value_x;
194  *   double res      = signed_x;
195  *   if (signed_x < 0)
196  *       res += 4294967296. ;
197  *   return (float) res;
198  */
199 static void rewrite_unsigned_float_Conv(ir_node *node)
200 {
201         ir_graph *irg         = get_irn_irg(node);
202         dbg_info *dbgi        = get_irn_dbg_info(node);
203         ir_node  *lower_block = get_nodes_block(node);
204
205         part_block(node);
206
207         {
208                 ir_node   *block       = get_nodes_block(node);
209                 ir_node   *unsigned_x  = get_Conv_op(node);
210                 ir_mode   *mode_u      = get_irn_mode(unsigned_x);
211                 ir_mode   *mode_s      = find_signed_mode(mode_u);
212                 ir_mode   *mode_d      = mode_D;
213                 ir_node   *signed_x    = new_rd_Conv(dbgi, block, unsigned_x, mode_s);
214                 ir_node   *res         = new_rd_Conv(dbgi, block, signed_x, mode_d);
215                 ir_node   *zero        = new_r_Const(irg, get_mode_null(mode_s));
216                 ir_node   *cmp         = new_rd_Cmp(dbgi, block, signed_x, zero,
217                                                     ir_relation_less);
218                 ir_node   *cond        = new_rd_Cond(dbgi, block, cmp);
219                 ir_node   *proj_true   = new_r_Proj(cond, mode_X, pn_Cond_true);
220                 ir_node   *proj_false  = new_r_Proj(cond, mode_X, pn_Cond_false);
221                 ir_node   *in_true[1]  = { proj_true };
222                 ir_node   *in_false[1] = { proj_false };
223                 ir_node   *true_block  = new_r_Block(irg, ARRAY_SIZE(in_true), in_true);
224                 ir_node   *false_block = new_r_Block(irg, ARRAY_SIZE(in_false),in_false);
225                 ir_node   *true_jmp    = new_r_Jmp(true_block);
226                 ir_node   *false_jmp   = new_r_Jmp(false_block);
227                 ir_tarval *correction  = new_tarval_from_double(4294967296., mode_d);
228                 ir_node   *c_const     = new_r_Const(irg, correction);
229                 ir_node   *fadd        = new_rd_Add(dbgi, true_block, res, c_const,
230                                                    mode_d);
231
232                 ir_node  *lower_in[2] = { true_jmp, false_jmp };
233                 ir_node  *phi_in[2]   = { fadd, res };
234                 ir_mode  *dest_mode   = get_irn_mode(node);
235                 ir_node  *phi;
236                 ir_node  *res_conv;
237
238                 set_irn_in(lower_block, ARRAY_SIZE(lower_in), lower_in);
239                 phi = new_r_Phi(lower_block, ARRAY_SIZE(phi_in), phi_in, mode_d);
240                 assert(get_Block_phis(lower_block) == NULL);
241                 set_Block_phis(lower_block, phi);
242                 set_Phi_next(phi, NULL);
243
244                 res_conv = new_rd_Conv(dbgi, lower_block, phi, dest_mode);
245
246                 exchange(node, res_conv);
247         }
248 }
249
250 /**
251  * rewrite float->unsigned conversions.
252  * Sparc has no instruction for this so instead we do the following:
253  *
254  * if (x >= 2147483648.) {
255  *   converted ^= (int)(x-2147483648.) ^ 0x80000000;
256  * } else {
257  *   converted = (int)x;
258  * }
259  * return (unsigned)converted;
260  */
261 static void rewrite_float_unsigned_Conv(ir_node *node)
262 {
263         ir_graph *irg         = get_irn_irg(node);
264         dbg_info *dbgi        = get_irn_dbg_info(node);
265         ir_node  *lower_block = get_nodes_block(node);
266
267         part_block(node);
268
269         {
270                 ir_node   *block       = get_nodes_block(node);
271                 ir_node   *float_x     = get_Conv_op(node);
272                 ir_mode   *mode_u      = get_irn_mode(node);
273                 ir_mode   *mode_s      = find_signed_mode(mode_u);
274                 ir_mode   *mode_f      = get_irn_mode(float_x);
275                 ir_tarval *limit       = new_tarval_from_double(2147483648., mode_f);
276                 ir_node   *limitc      = new_r_Const(irg, limit);
277                 ir_node   *cmp         = new_rd_Cmp(dbgi, block, float_x, limitc,
278                                                     ir_relation_greater_equal);
279                 ir_node   *cond        = new_rd_Cond(dbgi, block, cmp);
280                 ir_node   *proj_true   = new_r_Proj(cond, mode_X, pn_Cond_true);
281                 ir_node   *proj_false  = new_r_Proj(cond, mode_X, pn_Cond_false);
282                 ir_node   *in_true[1]  = { proj_true };
283                 ir_node   *in_false[1] = { proj_false };
284                 ir_node   *true_block  = new_r_Block(irg, ARRAY_SIZE(in_true), in_true);
285                 ir_node   *false_block = new_r_Block(irg, ARRAY_SIZE(in_false),in_false);
286                 ir_node   *true_jmp    = new_r_Jmp(true_block);
287                 ir_node   *false_jmp   = new_r_Jmp(false_block);
288
289                 ir_tarval *correction  = new_tarval_from_long(0x80000000l, mode_s);
290                 ir_node   *c_const     = new_r_Const(irg, correction);
291                 ir_node   *sub         = new_rd_Sub(dbgi, true_block, float_x, limitc,
292                                                     mode_f);
293                 ir_node   *sub_conv    = new_rd_Conv(dbgi, true_block, sub, mode_s);
294                 ir_node   *xorn        = new_rd_Eor(dbgi, true_block, sub_conv, c_const,
295                                                     mode_s);
296
297                 ir_node   *converted   = new_rd_Conv(dbgi, false_block, float_x,mode_s);
298
299                 ir_node  *lower_in[2] = { true_jmp, false_jmp };
300                 ir_node  *phi_in[2]   = { xorn, converted };
301                 ir_node  *phi;
302                 ir_node  *res_conv;
303
304                 set_irn_in(lower_block, ARRAY_SIZE(lower_in), lower_in);
305                 phi = new_r_Phi(lower_block, ARRAY_SIZE(phi_in), phi_in, mode_s);
306                 assert(get_Block_phis(lower_block) == NULL);
307                 set_Block_phis(lower_block, phi);
308                 set_Phi_next(phi, NULL);
309
310                 res_conv = new_rd_Conv(dbgi, lower_block, phi, mode_u);
311                 exchange(node, res_conv);
312         }
313 }
314
315 static int sparc_rewrite_Conv(ir_node *node, void *ctx)
316 {
317         ir_mode *to_mode   = get_irn_mode(node);
318         ir_node *op        = get_Conv_op(node);
319         ir_mode *from_mode = get_irn_mode(op);
320         (void) ctx;
321
322         if (mode_is_float(to_mode) && mode_is_int(from_mode)
323             && get_mode_size_bits(from_mode) == 32
324             && !mode_is_signed(from_mode)) {
325                 rewrite_unsigned_float_Conv(node);
326                 return 1;
327         }
328         if (mode_is_float(from_mode) && mode_is_int(to_mode)
329             && get_mode_size_bits(to_mode) <= 32
330             && !mode_is_signed(to_mode)) {
331             rewrite_float_unsigned_Conv(node);
332             return 1;
333         }
334
335         return 0;
336 }
337
338 static void sparc_handle_intrinsics(void)
339 {
340         ir_type *tp, *int_tp, *uint_tp;
341         i_record records[8];
342         size_t n_records = 0;
343
344         runtime_rt rt_iMod, rt_uMod;
345
346 #define ID(x) new_id_from_chars(x, sizeof(x)-1)
347
348         int_tp  = new_type_primitive(mode_Is);
349         uint_tp = new_type_primitive(mode_Iu);
350
351         /* we need to rewrite some forms of int->float conversions */
352         {
353                 i_instr_record *map_Conv = &records[n_records++].i_instr;
354
355                 map_Conv->kind     = INTRINSIC_INSTR;
356                 map_Conv->op       = op_Conv;
357                 map_Conv->i_mapper = sparc_rewrite_Conv;
358         }
359         /* SPARC has no signed mod instruction ... */
360         {
361                 i_instr_record *map_Mod = &records[n_records++].i_instr;
362
363                 tp = new_type_method(2, 1);
364                 set_method_param_type(tp, 0, int_tp);
365                 set_method_param_type(tp, 1, int_tp);
366                 set_method_res_type(tp, 0, int_tp);
367
368                 rt_iMod.ent             = new_entity(get_glob_type(), ID(".rem"), tp);
369                 set_entity_ld_ident(rt_iMod.ent, ID(".rem"));
370                 rt_iMod.mode            = mode_T;
371                 rt_iMod.res_mode        = mode_Is;
372                 rt_iMod.mem_proj_nr     = pn_Mod_M;
373                 rt_iMod.regular_proj_nr = pn_Mod_X_regular;
374                 rt_iMod.exc_proj_nr     = pn_Mod_X_except;
375                 rt_iMod.res_proj_nr     = pn_Mod_res;
376
377                 set_entity_visibility(rt_iMod.ent, ir_visibility_external);
378
379                 map_Mod->kind     = INTRINSIC_INSTR;
380                 map_Mod->op       = op_Mod;
381                 map_Mod->i_mapper = (i_mapper_func)i_mapper_RuntimeCall;
382                 map_Mod->ctx      = &rt_iMod;
383         }
384         /* ... nor an unsigned mod. */
385         {
386                 i_instr_record *map_Mod = &records[n_records++].i_instr;
387
388                 tp = new_type_method(2, 1);
389                 set_method_param_type(tp, 0, uint_tp);
390                 set_method_param_type(tp, 1, uint_tp);
391                 set_method_res_type(tp, 0, uint_tp);
392
393                 rt_uMod.ent             = new_entity(get_glob_type(), ID(".urem"), tp);
394                 set_entity_ld_ident(rt_uMod.ent, ID(".urem"));
395                 rt_uMod.mode            = mode_T;
396                 rt_uMod.res_mode        = mode_Iu;
397                 rt_uMod.mem_proj_nr     = pn_Mod_M;
398                 rt_uMod.regular_proj_nr = pn_Mod_X_regular;
399                 rt_uMod.exc_proj_nr     = pn_Mod_X_except;
400                 rt_uMod.res_proj_nr     = pn_Mod_res;
401
402                 set_entity_visibility(rt_uMod.ent, ir_visibility_external);
403
404                 map_Mod->kind     = INTRINSIC_INSTR;
405                 map_Mod->op       = op_Mod;
406                 map_Mod->i_mapper = (i_mapper_func)i_mapper_RuntimeCall;
407                 map_Mod->ctx      = &rt_uMod;
408         }
409
410         assert(n_records < ARRAY_SIZE(records));
411         lower_intrinsics(records, n_records, /*part_block_used=*/ true);
412 }
413
414 static void sparc_init(void)
415 {
416         sparc_register_init();
417         sparc_create_opcodes(&sparc_irn_ops);
418         sparc_cconv_init();
419 }
420
421 static void sparc_finish(void)
422 {
423         sparc_free_opcodes();
424 }
425
426 static arch_env_t *sparc_begin_codegeneration(void)
427 {
428         sparc_isa_t *isa = XMALLOC(sparc_isa_t);
429         *isa = sparc_isa_template;
430         isa->constants = pmap_create();
431
432         be_gas_elf_type_char = '#';
433         be_gas_elf_variant   = ELF_VARIANT_SPARC;
434
435         return &isa->base;
436 }
437
438 /**
439  * Closes the output file and frees the ISA structure.
440  */
441 static void sparc_end_codegeneration(void *self)
442 {
443         sparc_isa_t *isa = (sparc_isa_t*)self;
444         pmap_destroy(isa->constants);
445         free(isa);
446 }
447
448 static void sparc_lower_for_target(void)
449 {
450         ir_mode *mode_gp = sparc_reg_classes[CLASS_sparc_gp].mode;
451         size_t i, n_irgs = get_irp_n_irgs();
452
453         lower_calls_with_compounds(LF_RETURN_HIDDEN);
454
455         for (i = 0; i < n_irgs; ++i) {
456                 ir_graph *irg = get_irp_irg(i);
457                 /* Turn all small CopyBs into loads/stores and all bigger CopyBs into
458                  * memcpy calls. */
459                 lower_CopyB(irg, 31, 32, false);
460         }
461
462         if (sparc_isa_template.fpu_arch == SPARC_FPU_ARCH_SOFTFLOAT)
463                 lower_floating_point();
464
465         lower_builtins(0, NULL);
466
467         sparc_lower_64bit();
468
469         for (i = 0; i < n_irgs; ++i) {
470                 ir_graph *irg = get_irp_irg(i);
471                 ir_lower_mode_b(irg, mode_Iu);
472                 lower_switch(irg, 4, 256, mode_gp);
473                 /* TODO: Pass SPARC_MIN_STACKSIZE as addr_delta as soon as
474                  * Alloc nodes are implemented more efficiently. */
475                 lower_alloc(irg, SPARC_STACK_ALIGNMENT, true, 0);
476         }
477 }
478
479 static int sparc_is_mux_allowed(ir_node *sel, ir_node *mux_false,
480                                 ir_node *mux_true)
481 {
482         return ir_is_optimizable_mux(sel, mux_false, mux_true);
483 }
484
485 /**
486  * Returns the libFirm configuration parameter for this backend.
487  */
488 static const backend_params *sparc_get_backend_params(void)
489 {
490         static const ir_settings_arch_dep_t arch_dep = {
491                 1,     /* also_use_subs */
492                 1,     /* maximum_shifts */
493                 31,    /* highest_shift_amount */
494                 NULL,  /* evaluate_cost_func */
495                 1,     /* allow mulhs */
496                 1,     /* allow mulhu */
497                 32,    /* max_bits_for_mulh */
498         };
499         static backend_params p = {
500                 0,     /* no inline assembly */
501                 0,     /* no support for RotL nodes */
502                 1,     /* big endian */
503                 1,     /* modulo shift efficient */
504                 0,     /* non-modulo shift not efficient */
505                 &arch_dep,              /* will be set later */
506                 sparc_is_mux_allowed,   /* parameter for if conversion */
507                 32,    /* machine size */
508                 NULL,  /* float arithmetic mode */
509                 NULL,  /* long long type */
510                 NULL,  /* usigned long long type */
511                 NULL,  /* long double type */
512                 0,     /* no trampoline support: size 0 */
513                 0,     /* no trampoline support: align 0 */
514                 NULL,  /* no trampoline support: no trampoline builder */
515                 4      /* alignment of stack parameter: typically 4 (32bit) or 8 (64bit) */
516         };
517
518         ir_mode *mode_long_long
519                 = new_int_mode("long long", irma_twos_complement, 64, 1, 64);
520         ir_type *type_long_long = new_type_primitive(mode_long_long);
521         ir_mode *mode_unsigned_long_long
522                 = new_int_mode("unsigned long long", irma_twos_complement, 64, 0, 64);
523         ir_type *type_unsigned_long_long
524                 = new_type_primitive(mode_unsigned_long_long);
525
526         p.type_long_long          = type_long_long;
527         p.type_unsigned_long_long = type_unsigned_long_long;
528
529         ir_type *type_long_double = new_type_primitive(mode_Q);
530
531         set_type_alignment_bytes(type_long_double, 8);
532         set_type_size_bytes(type_long_double, 16);
533         p.type_long_double = type_long_double;
534         return &p;
535 }
536
537 static asm_constraint_flags_t sparc_parse_asm_constraint(const char **c)
538 {
539         (void) c;
540         return ASM_CONSTRAINT_FLAG_INVALID;
541 }
542
543 static int sparc_is_valid_clobber(const char *clobber)
544 {
545         (void) clobber;
546         return 0;
547 }
548
549 /* fpu set architectures. */
550 static const lc_opt_enum_int_items_t sparc_fpu_items[] = {
551         { "fpu",       SPARC_FPU_ARCH_FPU },
552         { "softfloat", SPARC_FPU_ARCH_SOFTFLOAT },
553         { NULL,        0 }
554 };
555
556 static lc_opt_enum_int_var_t arch_fpu_var = {
557         &sparc_isa_template.fpu_arch, sparc_fpu_items
558 };
559
560 static const lc_opt_table_entry_t sparc_options[] = {
561         LC_OPT_ENT_ENUM_INT("fpunit", "select the floating point unit", &arch_fpu_var),
562         LC_OPT_LAST
563 };
564
565 static ir_node *sparc_new_spill(ir_node *value, ir_node *after)
566 {
567         ir_node  *block = get_block(after);
568         ir_graph *irg   = get_irn_irg(value);
569         ir_node  *frame = get_irg_frame(irg);
570         ir_node  *mem   = get_irg_no_mem(irg);
571         ir_mode  *mode  = get_irn_mode(value);
572         ir_node  *store;
573
574         if (mode_is_float(mode)) {
575                 store = create_stf(NULL, block, value, frame, mem, mode, NULL, 0, true);
576         } else {
577                 store = new_bd_sparc_St_imm(NULL, block, value, frame, mem, mode, NULL,
578                                             0, true);
579         }
580         sched_add_after(after, store);
581         return store;
582 }
583
584 static ir_node *sparc_new_reload(ir_node *value, ir_node *spill,
585                                  ir_node *before)
586 {
587         ir_node  *block = get_block(before);
588         ir_graph *irg   = get_irn_irg(value);
589         ir_node  *frame = get_irg_frame(irg);
590         ir_mode  *mode  = get_irn_mode(value);
591         ir_node  *load;
592         ir_node  *res;
593
594         if (mode_is_float(mode)) {
595                 load = create_ldf(NULL, block, frame, spill, mode, NULL, 0, true);
596         } else {
597                 load = new_bd_sparc_Ld_imm(NULL, block, frame, spill, mode, NULL, 0,
598                                            true);
599         }
600         sched_add_before(before, load);
601         assert((long)pn_sparc_Ld_res == (long)pn_sparc_Ldf_res);
602         res = new_r_Proj(load, mode, pn_sparc_Ld_res);
603
604         return res;
605 }
606
607 const arch_isa_if_t sparc_isa_if = {
608         sparc_init,
609         sparc_finish,
610         sparc_get_backend_params,
611         sparc_lower_for_target,
612         sparc_parse_asm_constraint,
613         sparc_is_valid_clobber,
614
615         sparc_begin_codegeneration,
616         sparc_end_codegeneration,
617         NULL,
618         NULL,                /* get call abi */
619         NULL,                /* mark remat */
620         NULL,                /* get_pic_base */
621         sparc_new_spill,
622         sparc_new_reload,
623         NULL,                /* register_saved_by */
624
625         sparc_handle_intrinsics,
626         NULL,                /* before_abi */
627         sparc_prepare_graph,
628         sparc_before_ra,
629         sparc_finish_graph,
630         sparc_emit_routine,
631 };
632
633 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_sparc)
634 void be_init_arch_sparc(void)
635 {
636         lc_opt_entry_t *be_grp = lc_opt_get_grp(firm_opt_get_root(), "be");
637         lc_opt_entry_t *sparc_grp = lc_opt_get_grp(be_grp, "sparc");
638
639         lc_opt_add_table(sparc_grp, sparc_options);
640
641         be_register_isa_if("sparc", &sparc_isa_if);
642         FIRM_DBG_REGISTER(dbg, "firm.be.sparc.cg");
643         sparc_init_transform();
644         sparc_init_emitter();
645 }