Remove the unused before_sched callback.
[libfirm] / ir / be / ppc32 / bearch_ppc32.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   The main ppc backend driver file.
23  * @author  Moritz Kroll, Jens Mueller
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include "pseudo_irg.h"
29 #include "irgwalk.h"
30 #include "irprog.h"
31 #include "irprintf.h"
32 #include "ircons.h"
33 #include "irgmod.h"
34 #include "irdump.h"
35
36 #include "bitset.h"
37 #include "debug.h"
38 #include "error.h"
39
40 #include "../bearch_t.h"                /* the general register allocator interface */
41 #include "../benode_t.h"
42 #include "../belower.h"
43 #include "../besched_t.h"
44 #include "be.h"
45 #include "../beabi.h"
46 #include "../bemachine.h"
47 #include "../bemodule.h"
48 #include "../bespillslots.h"
49 #include "../beblocksched.h"
50 #include "../beirg_t.h"
51 #include "../begnuas.h"
52
53 #include "pset.h"
54
55 #include "bearch_ppc32_t.h"
56
57 #include "ppc32_new_nodes.h"           /* ppc nodes interface */
58 #include "gen_ppc32_regalloc_if.h"     /* the generated interface (register type and class defenitions) */
59 #include "ppc32_transform.h"
60 #include "ppc32_transform_conv.h"
61 #include "ppc32_emitter.h"
62 #include "ppc32_map_regs.h"
63
64 #define DEBUG_MODULE "firm.be.ppc.isa"
65
66 int isleaf;
67
68 /* TODO: ugly, but we need it to get access to the registers assigned to Phi nodes */
69 static set *cur_reg_set = NULL;
70
71 /**************************************************
72  *                         _ _              _  __
73  *                        | | |            (_)/ _|
74  *  _ __ ___  __ _    __ _| | | ___   ___   _| |_
75  * | '__/ _ \/ _` |  / _` | | |/ _ \ / __| | |  _|
76  * | | |  __/ (_| | | (_| | | | (_) | (__  | | |
77  * |_|  \___|\__, |  \__,_|_|_|\___/ \___| |_|_|
78  *            __/ |
79  *           |___/
80  **************************************************/
81
82 /**
83  * Return register requirements for a ppc node.
84  * If the node returns a tuple (mode_T) then the proj's
85  * will be asked for this information.
86  */
87 static const arch_register_req_t *ppc32_get_irn_reg_req(const ir_node *irn,
88                                                         int pos)
89 {
90         long               node_pos = pos == -1 ? 0 : pos;
91         ir_mode           *mode     = get_irn_mode(irn);
92         FIRM_DBG_REGISTER(firm_dbg_module_t *mod, DEBUG_MODULE);
93
94         if (is_Block(irn) || mode == mode_X || mode == mode_M) {
95                 DBG((mod, LEVEL_1, "ignoring block, mode_X or mode_M node %+F\n", irn));
96                 return arch_no_register_req;
97         }
98
99         if (mode == mode_T && pos < 0) {
100                 DBG((mod, LEVEL_1, "ignoring request for OUT requirements at %+F", irn));
101                 return arch_no_register_req;
102         }
103
104         DBG((mod, LEVEL_1, "get requirements at pos %d for %+F ... ", pos, irn));
105
106         if (is_Proj(irn)) {
107                 /* in case of a proj, we need to get the correct OUT slot */
108                 /* of the node corresponding to the proj number */
109                 if (pos == -1) {
110                         node_pos = ppc32_translate_proj_pos(irn);
111                 } else {
112                         node_pos = pos;
113                 }
114
115                 irn = skip_Proj_const(irn);
116
117                 DB((mod, LEVEL_1, "skipping Proj, going to %+F at pos %d ... ", irn, node_pos));
118         }
119
120         /* get requirements for our own nodes */
121         if (is_ppc32_irn(irn)) {
122                 const arch_register_req_t *req;
123                 if (pos >= 0) {
124                         req = get_ppc32_in_req(irn, pos);
125                 } else {
126                         req = get_ppc32_out_req(irn, node_pos);
127                 }
128
129                 DB((mod, LEVEL_1, "returning reqs for %+F at pos %d\n", irn, pos));
130                 return req;
131         }
132
133         /* unknowns should be transformed by now */
134         assert(!is_Unknown(irn));
135
136         DB((mod, LEVEL_1, "returning NULL for %+F (node not supported)\n", irn));
137         return arch_no_register_req;
138 }
139
140 static void ppc32_set_irn_reg(ir_node *irn, const arch_register_t *reg)
141 {
142         int pos = 0;
143
144         if (is_Proj(irn)) {
145
146                 if (get_irn_mode(irn) == mode_X) {
147                         return;
148                 }
149
150                 pos = ppc32_translate_proj_pos(irn);
151                 irn = skip_Proj(irn);
152         }
153
154         if (is_ppc32_irn(irn)) {
155                 const arch_register_t **slots;
156
157                 slots      = get_ppc32_slots(irn);
158                 slots[pos] = reg;
159         }
160         else {
161                 /* here we set the registers for the Phi nodes */
162                 ppc32_set_firm_reg(irn, reg, cur_reg_set);
163         }
164 }
165
166 static const arch_register_t *ppc32_get_irn_reg(const ir_node *irn)
167 {
168         int pos = 0;
169         const arch_register_t *reg = NULL;
170
171         if (is_Proj(irn)) {
172
173                 if (get_irn_mode(irn) == mode_X) {
174                         return NULL;
175                 }
176
177                 pos = ppc32_translate_proj_pos(irn);
178                 irn = skip_Proj_const(irn);
179         }
180
181         if (is_ppc32_irn(irn)) {
182                 const arch_register_t **slots;
183                 slots = get_ppc32_slots(irn);
184                 reg   = slots[pos];
185         }
186         else {
187                 reg = ppc32_get_firm_reg(irn, cur_reg_set);
188         }
189
190         return reg;
191 }
192
193 static arch_irn_class_t ppc32_classify(const ir_node *irn)
194 {
195         irn = skip_Proj_const(irn);
196
197         if (is_cfop(irn)) {
198                 return arch_irn_class_branch;
199         }
200
201         return 0;
202 }
203
204 static arch_irn_flags_t ppc32_get_flags(const ir_node *irn)
205 {
206         irn = skip_Proj_const(irn);
207
208         if (is_ppc32_irn(irn)) {
209                 return get_ppc32_flags(irn);
210         }
211         else if (is_Unknown(irn)) {
212                 return arch_irn_flags_ignore;
213         }
214
215         return 0;
216 }
217
218 static ir_entity *ppc32_get_frame_entity(const ir_node *irn)
219 {
220         if(!is_ppc32_irn(irn)) return NULL;
221         if(get_ppc32_type(irn)!=ppc32_ac_FrameEntity) return NULL;
222         return get_ppc32_frame_entity(irn);
223 }
224
225 static void ppc32_set_frame_entity(ir_node *irn, ir_entity *ent)
226 {
227         if (! is_ppc32_irn(irn) || get_ppc32_type(irn) != ppc32_ac_FrameEntity)
228                 return;
229         set_ppc32_frame_entity(irn, ent);
230 }
231
232 /**
233  * This function is called by the generic backend to correct offsets for
234  * nodes accessing the stack.
235  */
236 static void ppc32_set_stack_bias(ir_node *irn, int bias)
237 {
238         set_ppc32_offset(irn, bias);
239 }
240
241 static int ppc32_get_sp_bias(const ir_node *irn)
242 {
243         (void) irn;
244         return 0;
245 }
246
247 typedef struct
248 {
249         const be_abi_call_t *call;
250         ir_graph *irg;
251 } ppc32_abi_env;
252
253 /**
254  * Initialize the callback object.
255  * @param call The call object.
256  * @param aenv The architecture environment.
257  * @param irg  The graph with the method.
258  * @return     Some pointer. This pointer is passed to all other callback functions as self object.
259  */
260 static void *ppc32_abi_init(const be_abi_call_t *call, const arch_env_t *aenv, ir_graph *irg)
261 {
262         ppc32_abi_env *env = XMALLOC(ppc32_abi_env);
263         (void) aenv;
264
265         env->call = call;
266         env->irg = irg;
267         return env;
268 }
269
270 /**
271  * Destroy the callback object.
272  * @param self The callback object.
273  */
274 static void ppc32_abi_done(void *self)
275 {
276         free(self);
277 }
278
279 /**
280  * Get the between type for that call.
281  * @param self The callback object.
282  * @return The between type of for that call.
283  */
284 static ir_type *ppc32_abi_get_between_type(void *self)
285 {
286         static ir_type *between_type = NULL;
287         static ir_entity *old_bp_ent = NULL;
288         (void) self;
289
290         if(!between_type) {
291                 ir_entity *ret_addr_ent;
292                 ir_type *ret_addr_type = new_type_primitive(new_id_from_str("return_addr"), mode_P);
293                 ir_type *old_bp_type   = new_type_primitive(new_id_from_str("bp"), mode_P);
294
295                 between_type           = new_type_class(new_id_from_str("ppc32_between_type"));
296                 old_bp_ent             = new_entity(between_type, new_id_from_str("old_bp"), old_bp_type);
297                 ret_addr_ent           = new_entity(between_type, new_id_from_str("old_bp"), ret_addr_type);
298
299                 set_entity_offset(old_bp_ent, 0);
300                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
301                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
302         }
303
304         return between_type;
305 }
306
307 /**
308  * Put all registers which are saved by the prologue/epilogue in a set.
309  * @param self The callback object.
310  * @param regs A set.
311  */
312 static void ppc32_abi_regs_saved_by_me(void *self, pset *regs)
313 {
314         (void) self;
315         (void) regs;
316 }
317
318 /**
319  * Generate the prologue.
320  * @param self       The callback object.
321  * @param mem        A pointer to the mem node. Update this if you define new memory.
322  * @param reg_map    A mapping mapping all callee_save/ignore/parameter registers to their defining nodes.
323  * @param stack_bias Points to the current stack bias, can be modified if needed.
324  *
325  * @return        The register which shall be used as a stack frame base.
326  *
327  * All nodes which define registers in @p reg_map must keep @p reg_map current.
328  */
329 static const arch_register_t *ppc32_abi_prologue(void *self, ir_node **mem, pmap *reg_map, int *stack_bias)
330 {
331         ppc32_abi_env *env = (ppc32_abi_env *) self;
332         be_abi_call_flags_t flags = be_abi_call_get_flags(env->call);
333         (void) mem;
334         (void) reg_map;
335         (void) stack_bias;
336         isleaf = flags.bits.irg_is_leaf;
337
338         if (flags.bits.try_omit_fp)
339                 return &ppc32_gp_regs[REG_R1];
340         else
341                 return &ppc32_gp_regs[REG_R31];
342 }
343
344 /**
345  * Generate the epilogue.
346  * @param self    The callback object.
347  * @param mem     Memory one can attach to.
348  * @param reg_map A mapping mapping all callee_save/ignore/return registers to their defining nodes.
349  *
350  * All nodes which define registers in @p reg_map must keep @p reg_map current.
351  * Also, the @p mem variable must be updated, if memory producing nodes are inserted.
352  */
353 static void ppc32_abi_epilogue(void *self, ir_node *bl, ir_node **mem, pmap *reg_map)
354 {
355         (void) self;
356         (void) bl;
357         (void) mem;
358         (void) reg_map;
359 }
360
361 static const be_abi_callbacks_t ppc32_abi_callbacks = {
362         ppc32_abi_init,
363         ppc32_abi_done,
364         ppc32_abi_get_between_type,
365         ppc32_abi_regs_saved_by_me,
366         ppc32_abi_prologue,
367         ppc32_abi_epilogue,
368 };
369
370 /* fill register allocator interface */
371
372 static const arch_irn_ops_t ppc32_irn_ops = {
373         ppc32_get_irn_reg_req,
374         ppc32_set_irn_reg,
375         ppc32_get_irn_reg,
376         ppc32_classify,
377         ppc32_get_flags,
378         ppc32_get_frame_entity,
379         ppc32_set_frame_entity,
380         ppc32_set_stack_bias,
381         ppc32_get_sp_bias,
382         NULL,    /* get_inverse             */
383         NULL,    /* get_op_estimated_cost   */
384         NULL,    /* possible_memory_operand */
385         NULL,    /* perform_memory_operand  */
386 };
387
388 /**************************************************
389  *                _                         _  __
390  *               | |                       (_)/ _|
391  *   ___ ___   __| | ___  __ _  ___ _ __    _| |_
392  *  / __/ _ \ / _` |/ _ \/ _` |/ _ \ '_ \  | |  _|
393  * | (_| (_) | (_| |  __/ (_| |  __/ | | | | | |
394  *  \___\___/ \__,_|\___|\__, |\___|_| |_| |_|_|
395  *                        __/ |
396  *                       |___/
397  **************************************************/
398
399 static void ppc32_before_abi(void *self) {
400         ppc32_code_gen_t *cg = self;
401         ir_type *frame_type = get_irg_frame_type(cg->irg);
402
403         frame_alloc_area(frame_type, 24, 4, 1);
404
405         ppc32_init_conv_walk();
406         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_conv_walk, cg);
407
408         if (cg->area_size) {
409                 if(cg->area_size < 32) cg->area_size = 32;
410                 cg->area = frame_alloc_area(get_irg_frame_type(cg->irg), cg->area_size+24, 16, 1);
411         }
412 }
413
414 static void ppc32_search_start_successor(ir_node *block, void *env) {
415         ppc32_code_gen_t *cg = env;
416         int n = get_Block_n_cfgpreds(block);
417         ir_node *startblock = get_irg_start_block(cg->irg);
418         if(block == startblock) return;
419
420         for (n--; n >= 0; n--) {
421                 ir_node *predblock = get_irn_n(get_Block_cfgpred(block, n), -1);
422                 if(predblock == startblock)
423                 {
424                         cg->start_succ_block = block;
425                         return;
426                 }
427         }
428 }
429
430 /**
431  * Transforms the standard firm graph into
432  * a ppc firm graph
433  */
434 static void ppc32_prepare_graph(void *self) {
435         ppc32_code_gen_t *cg = self;
436
437         irg_block_walk_graph(cg->irg, NULL, ppc32_search_start_successor, cg);
438         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_pretransform_walk, cg);
439         be_dump(cg->irg, "-pretransformed", dump_ir_block_graph);
440
441         ppc32_register_transformers();
442         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_node, cg);
443         be_dump(cg->irg, "-transformed", dump_ir_block_graph);
444         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_const, cg);
445 }
446
447
448
449 /**
450  * Called immediatly before emit phase.
451  */
452 static void ppc32_finish_irg(void *self) {
453         (void) self;
454         /* TODO: - fix offsets for nodes accessing stack
455                          - ...
456         */
457 }
458
459
460 /**
461  * Called before the register allocator.
462  * Calculate a block schedule here. We need it for the x87
463  * simulator and the emitter.
464  */
465 static void ppc32_before_ra(void *self) {
466         ppc32_code_gen_t *cg = self;
467         cg->blk_sched = be_create_block_schedule(cg->irg, cg->birg->exec_freq);
468 }
469
470 static void ppc32_transform_spill(ir_node *node, void *env)
471 {
472         (void)env;
473
474         if(be_is_Spill(node))
475         {
476                 ir_node  *store, *proj;
477                 dbg_info *dbg   = get_irn_dbg_info(node);
478                 ir_node  *block = get_nodes_block(node);
479
480                 const arch_register_class_t *regclass = arch_get_irn_reg_class(node, 1);
481
482                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
483                 {
484                         store = new_rd_ppc32_Stw(dbg, current_ir_graph, block,
485                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
486                 }
487                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
488                 {
489                         store = new_rd_ppc32_Stfd(dbg, current_ir_graph, block,
490                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
491                 }
492                 else panic("Spill for register class not supported yet!");
493
494                 set_ppc32_frame_entity(store, be_get_frame_entity(node));
495
496                 proj = new_rd_Proj(dbg, current_ir_graph, block, store, mode_M, pn_Store_M);
497
498                 if (sched_is_scheduled(node)) {
499                         sched_add_after(sched_prev(node), store);
500                         sched_add_after(store, proj);
501
502                         sched_remove(node);
503                 }
504
505                 exchange(node, proj);
506         }
507
508         if(be_is_Reload(node))
509         {
510                 ir_node *load, *proj;
511                 const arch_register_t *reg;
512                 dbg_info *dbg   = get_irn_dbg_info(node);
513                 ir_node  *block = get_nodes_block(node);
514                 ir_mode  *mode  = get_irn_mode(node);
515
516                 const arch_register_class_t *regclass = arch_get_irn_reg_class_out(node);
517
518                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
519                 {
520                         load = new_rd_ppc32_Lwz(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
521                 }
522                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
523                 {
524                         load = new_rd_ppc32_Lfd(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
525                 }
526                 else panic("Reload for register class not supported yet!");
527
528                 set_ppc32_frame_entity(load, be_get_frame_entity(node));
529
530                 proj = new_rd_Proj(dbg, current_ir_graph, block, load, mode, pn_Load_res);
531
532                 if (sched_is_scheduled(node)) {
533                         sched_add_after(sched_prev(node), load);
534                         sched_add_after(load, proj);
535
536                         sched_remove(node);
537                 }
538
539                 /* copy the register from the old node to the new Load */
540                 reg = arch_get_irn_register(node);
541                 arch_set_irn_register(load, reg);
542
543                 exchange(node, proj);
544         }
545 }
546
547 /**
548  * Some stuff to do immediately after register allocation
549  */
550 static void ppc32_after_ra(void *self) {
551         ppc32_code_gen_t *cg = self;
552         be_coalesce_spillslots(cg->birg);
553         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_spill, NULL);
554 }
555
556 /**
557  * Emits the code, closes the output file and frees
558  * the code generator interface.
559  */
560 static void ppc32_emit_and_done(void *self) {
561         ppc32_code_gen_t *cg = self;
562         ir_graph         *irg = cg->irg;
563
564         dump_ir_block_graph_sched(irg, "-ppc-finished");
565         ppc32_gen_routine(cg, irg);
566
567         cur_reg_set = NULL;
568
569         /* de-allocate code generator */
570         del_set(cg->reg_set);
571         free(self);
572 }
573
574 int is_direct_entity(ir_entity *ent);
575
576 static void *ppc32_cg_init(be_irg_t *birg);
577
578 static const arch_code_generator_if_t ppc32_code_gen_if = {
579         ppc32_cg_init,
580         NULL,                 /* get_pic_base */
581         ppc32_before_abi,
582         ppc32_prepare_graph,
583         NULL,                 /* spill */
584         ppc32_before_ra,      /* before register allocation hook */
585         ppc32_after_ra,
586         ppc32_finish_irg,
587         ppc32_emit_and_done
588 };
589
590 /**
591  * Initializes the code generator.
592  */
593 static void *ppc32_cg_init(be_irg_t *birg) {
594         ppc32_isa_t      *isa = (ppc32_isa_t *)birg->main_env->arch_env;
595         ppc32_code_gen_t *cg  = XMALLOC(ppc32_code_gen_t);
596
597         cg->impl      = &ppc32_code_gen_if;
598         cg->irg       = birg->irg;
599         cg->reg_set   = new_set(ppc32_cmp_irn_reg_assoc, 1024);
600         cg->isa       = isa;
601         cg->birg      = birg;
602         cg->area_size = 0;
603         cg->area      = NULL;
604         cg->start_succ_block = NULL;
605         cg->blk_sched = NULL;
606         FIRM_DBG_REGISTER(cg->mod, "firm.be.ppc.cg");
607
608         cur_reg_set = cg->reg_set;
609
610         return (arch_code_generator_t *)cg;
611 }
612
613
614
615 /*****************************************************************
616  *  ____             _                  _   _____  _____
617  * |  _ \           | |                | | |_   _|/ ____|  /\
618  * | |_) | __ _  ___| | _____ _ __   __| |   | | | (___   /  \
619  * |  _ < / _` |/ __| |/ / _ \ '_ \ / _` |   | |  \___ \ / /\ \
620  * | |_) | (_| | (__|   <  __/ | | | (_| |  _| |_ ____) / ____ \
621  * |____/ \__,_|\___|_|\_\___|_| |_|\__,_| |_____|_____/_/    \_\
622  *
623  *****************************************************************/
624
625 static ppc32_isa_t ppc32_isa_template = {
626         {
627                 &ppc32_isa_if,           /* isa interface */
628                 &ppc32_gp_regs[REG_R1],  /* stack pointer */
629                 &ppc32_gp_regs[REG_R31], /* base pointer */
630                 -1,                      /* stack is decreasing */
631                 2,                       /* power of two stack alignment for calls, 2^2 == 4 */
632                 NULL,                    /* main environment */
633                 7,                       /* spill costs */
634                 5,                       /* reload costs */
635         },
636         NULL                    /* symbol set */
637 };
638
639 /**
640  * Collects all SymConsts which need to be accessed "indirectly"
641  *
642  * @param node    the firm node
643  * @param env     the symbol set
644  */
645 static void ppc32_collect_symconsts_walk(ir_node *node, void *env) {
646         pset *symbol_set = env;
647
648         if (is_SymConst(node)) {
649                 ir_entity *ent = get_SymConst_entity(node);
650                 set_entity_backend_marked(ent, 1);
651                 if (! is_direct_entity(ent))
652                         pset_insert_ptr(symbol_set, ent);
653         }
654 }
655
656 /**
657  * Initializes the backend ISA and opens the output file.
658  */
659 static arch_env_t *ppc32_init(FILE *file_handle) {
660         static int inited = 0;
661         ppc32_isa_t *isa;
662         int i;
663
664         if (inited)
665                 return NULL;
666
667         isa = XMALLOC(ppc32_isa_t);
668         memcpy(isa, &ppc32_isa_template, sizeof(*isa));
669
670         be_emit_init(file_handle);
671
672         ppc32_register_init();
673         ppc32_create_opcodes(&ppc32_irn_ops);
674
675         inited = 1;
676
677         isa->symbol_set = pset_new_ptr(8);
678         for (i = 0; i < get_irp_n_irgs(); ++i) {
679                 ir_graph *irg = get_irp_irg(i);
680                 irg_walk_blkwise_graph(irg, NULL, ppc32_collect_symconsts_walk, isa->symbol_set);
681         }
682
683         /* we mark referenced global entities, so we can only emit those which
684          * are actually referenced. (Note: you mustn't use the type visited flag
685          * elsewhere in the backend)
686          */
687         inc_master_type_visited();
688
689         return &isa->arch_env;
690 }
691
692 static void ppc32_dump_indirect_symbols(ppc32_isa_t *isa) {
693         ir_entity *ent;
694
695         foreach_pset(isa->symbol_set, ent) {
696                 const char *ld_name = get_entity_ld_name(ent);
697                 be_emit_irprintf(".non_lazy_symbol_pointer\n%s:\n\t.indirect_symbol _%s\n\t.long 0\n\n", ld_name, ld_name);
698                 be_emit_write_line();
699         }
700 }
701
702 /**
703  * Closes the output file and frees the ISA structure.
704  */
705 static void ppc32_done(void *self) {
706         ppc32_isa_t *isa = self;
707
708         be_gas_emit_decls(isa->arch_env.main_env, 1);
709         be_gas_emit_switch_section(GAS_SECTION_DATA);
710         ppc32_dump_indirect_symbols(isa);
711
712         be_emit_exit();
713         del_pset(isa->symbol_set);
714
715         free(self);
716 }
717
718
719
720 static unsigned ppc32_get_n_reg_class(const void *self) {
721         (void) self;
722         return N_CLASSES;
723 }
724
725 static const arch_register_class_t *ppc32_get_reg_class(const void *self,
726                                                         unsigned i) {
727         (void) self;
728         assert(i < N_CLASSES && "Invalid ppc register class requested.");
729         return &ppc32_reg_classes[i];
730 }
731
732
733
734 /**
735  * Get the register class which shall be used to store a value of a given mode.
736  * @param self The this pointer.
737  * @param mode The mode in question.
738  * @return A register class which can hold values of the given mode.
739  */
740 const arch_register_class_t *ppc32_get_reg_class_for_mode(const void *self, const ir_mode *mode) {
741         (void) self;
742         if (mode_is_float(mode))
743                 return &ppc32_reg_classes[CLASS_ppc32_fp];
744         else
745                 return &ppc32_reg_classes[CLASS_ppc32_gp];
746 }
747
748
749 /**
750  * Get the ABI restrictions for procedure calls.
751  * @param self        The this pointer.
752  * @param method_type The type of the method (procedure) in question.
753  * @param abi         The abi object to be modified
754  */
755 static void ppc32_get_call_abi(const void *self, ir_type *method_type, be_abi_call_t *abi) {
756         ir_type  *tp;
757         ir_mode  *mode;
758         int       i, n = get_method_n_params(method_type);
759         int               stackoffs = 0, lastoffs = 0, stackparamsize;
760
761         int               gpregi = REG_R3;
762         int               fpregi = REG_F1;
763
764         const arch_register_t *reg;
765         be_abi_call_flags_t call_flags = { { 0, 0, 1, 0, 0, 0, 1 } };
766
767         (void) self;
768         if(get_type_visibility(method_type)!=visibility_external_allocated)
769                 call_flags.bits.call_has_imm = 1;
770
771         /* set stack parameter passing style */
772         be_abi_call_set_flags(abi, call_flags, &ppc32_abi_callbacks);
773
774         for (i = 0; i < n; i++) {
775                 tp   = get_method_param_type(method_type, i);
776                 mode = get_type_mode(tp);
777                 if(is_atomic_type(tp))
778                 {
779                         if(mode_is_float(mode))
780                         {
781                                 if(fpregi <= REG_F13)
782                                 {
783                                         if(get_mode_size_bits(mode) == 32) gpregi++, stackparamsize=4;
784                                         else gpregi += 2, stackparamsize=8;                                                             // mode == irm_D
785                                         reg = &ppc32_fp_regs[fpregi++];
786                                 }
787                                 else
788                                 {
789                                         if(get_mode_size_bits(mode) == 32) stackparamsize=4;
790                                         else stackparamsize=8;                                                          // mode == irm_D
791                                         reg = NULL;
792                                 }
793                         }
794                         else
795                         {
796                                 if(gpregi <= REG_R10)
797                                         reg = &ppc32_gp_regs[gpregi++];
798                                 else
799                                         reg = NULL;
800                                 stackparamsize=4;
801                         }
802
803                         if(reg)
804                                 be_abi_call_param_reg(abi, i, reg);
805                         else
806                         {
807                                 be_abi_call_param_stack(abi, i, mode, 4, stackoffs - lastoffs, 0);
808                                 lastoffs = stackoffs+stackparamsize;
809                         }
810                         stackoffs += stackparamsize;
811                 }
812                 else
813                 {
814                         be_abi_call_param_stack(abi, i, mode, 4, stackoffs - lastoffs, 0);
815                         stackoffs += (get_type_size_bytes(tp)+3) & -4;
816                         lastoffs = stackoffs;
817                 }
818         }
819
820         /* explain where result can be found if any */
821         if (get_method_n_ress(method_type) > 0) {
822                 tp   = get_method_res_type(method_type, 0);
823                 mode = get_type_mode(tp);
824
825                 be_abi_call_res_reg(abi, 0,
826                         mode_is_float(mode) ? &ppc32_fp_regs[REG_F1] : &ppc32_gp_regs[REG_R3]);
827         }
828 }
829
830 int ppc32_to_appear_in_schedule(void *block_env, const ir_node *irn) {
831         (void) block_env;
832         if(!is_ppc32_irn(irn))
833                 return -1;
834
835         return 1;
836 }
837
838 /**
839  * Initializes the code generator interface.
840  */
841 static const arch_code_generator_if_t *ppc32_get_code_generator_if(void *self) {
842         (void) self;
843         return &ppc32_code_gen_if;
844 }
845
846 list_sched_selector_t ppc32_sched_selector;
847
848 /**
849  * Returns the reg_pressure scheduler with to_appear_in_schedule() overloaded
850  */
851 static const list_sched_selector_t *ppc32_get_list_sched_selector(const void *self, list_sched_selector_t *selector) {
852         (void) self;
853         (void) selector;
854         ppc32_sched_selector = trivial_selector;
855         ppc32_sched_selector.to_appear_in_schedule = ppc32_to_appear_in_schedule;
856         return &ppc32_sched_selector;
857 }
858
859 static const ilp_sched_selector_t *ppc32_get_ilp_sched_selector(const void *self) {
860         (void) self;
861         return NULL;
862 }
863
864 /**
865  * Returns the necessary byte alignment for storing a register of given class.
866  */
867 static int ppc32_get_reg_class_alignment(const void *self, const arch_register_class_t *cls) {
868         ir_mode *mode = arch_register_class_mode(cls);
869         (void) self;
870
871         return get_mode_size_bytes(mode);
872 }
873
874 static const be_execution_unit_t ***ppc32_get_allowed_execution_units(const void *self, const ir_node *irn) {
875         (void) self;
876         (void) irn;
877         /* TODO */
878         panic("Unimplemented ppc32_get_allowed_execution_units()");
879         return NULL;
880 }
881
882 static const be_machine_t *ppc32_get_machine(const void *self) {
883         (void) self;
884         /* TODO */
885         panic("Unimplemented ppc32_get_machine()");
886         return NULL;
887 }
888
889 /**
890  * Return irp irgs in the desired order.
891  */
892 static ir_graph **ppc32_get_irg_list(const void *self, ir_graph ***irg_list) {
893         (void) self;
894         (void) irg_list;
895         return NULL;
896 }
897
898 /**
899  * Returns the libFirm configuration parameter for this backend.
900  */
901 static const backend_params *ppc32_get_libfirm_params(void) {
902         static backend_params p = {
903                 1,     /* need dword lowering */
904                 0,     /* don't support inline assembler yet */
905                 0,     /* no immediate floating point mode. */
906                 NULL,  /* no additional opcodes */
907                 NULL,  /* will be set later */
908                 NULL,  /* but yet no creator function */
909                 NULL,  /* context for create_intrinsic_fkt */
910                 NULL,  /* no if conversion settings */
911                 NULL   /* no immediate fp mode */
912         };
913
914         return &p;
915 }
916
917 static asm_constraint_flags_t ppc32_parse_asm_constraint(const void *self, const char **c)
918 {
919         /* no asm support yet */
920         (void) self;
921         (void) c;
922         return ASM_CONSTRAINT_FLAG_INVALID;
923 }
924
925 static int ppc32_is_valid_clobber(const void *self, const char *clobber)
926 {
927         /* no asm support yet */
928         (void) self;
929         (void) clobber;
930         return 0;
931 }
932
933 const arch_isa_if_t ppc32_isa_if = {
934         ppc32_init,
935         ppc32_done,
936         ppc32_get_n_reg_class,
937         ppc32_get_reg_class,
938         ppc32_get_reg_class_for_mode,
939         ppc32_get_call_abi,
940         ppc32_get_code_generator_if,
941         ppc32_get_list_sched_selector,
942         ppc32_get_ilp_sched_selector,
943         ppc32_get_reg_class_alignment,
944         ppc32_get_libfirm_params,
945         ppc32_get_allowed_execution_units,
946         ppc32_get_machine,
947         ppc32_get_irg_list,
948         NULL,                 /* mark remat */
949         ppc32_parse_asm_constraint,
950         ppc32_is_valid_clobber
951 };
952
953 void be_init_arch_ppc32(void)
954 {
955         be_register_isa_if("ppc32", &ppc32_isa_if);
956 }
957
958 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ppc32);