add index to register classes, change some fields to unsigned
[libfirm] / ir / be / ppc32 / bearch_ppc32.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   The main ppc backend driver file.
23  * @author  Moritz Kroll, Jens Mueller
24  * @version $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include "pseudo_irg.h"
31 #include "irgwalk.h"
32 #include "irprog.h"
33 #include "irprintf.h"
34 #include "ircons.h"
35 #include "irgmod.h"
36 #include "irdump.h"
37
38 #include "bitset.h"
39 #include "debug.h"
40
41 #include "../bearch_t.h"                /* the general register allocator interface */
42 #include "../benode_t.h"
43 #include "../belower.h"
44 #include "../besched_t.h"
45 #include "be.h"
46 #include "../beabi.h"
47 #include "../bemachine.h"
48 #include "../bemodule.h"
49 #include "../bespillslots.h"
50 #include "../beblocksched.h"
51 #include "../beirg_t.h"
52 #include "../begnuas.h"
53
54 #include "pset.h"
55
56 #include "bearch_ppc32_t.h"
57
58 #include "ppc32_new_nodes.h"           /* ppc nodes interface */
59 #include "gen_ppc32_regalloc_if.h"     /* the generated interface (register type and class defenitions) */
60 #include "ppc32_transform.h"
61 #include "ppc32_transform_conv.h"
62 #include "ppc32_emitter.h"
63 #include "ppc32_map_regs.h"
64
65 #define DEBUG_MODULE "firm.be.ppc.isa"
66
67 int isleaf;
68
69 /* TODO: ugly, but we need it to get access to the registers assigned to Phi nodes */
70 static set *cur_reg_set = NULL;
71
72 /**************************************************
73  *                         _ _              _  __
74  *                        | | |            (_)/ _|
75  *  _ __ ___  __ _    __ _| | | ___   ___   _| |_
76  * | '__/ _ \/ _` |  / _` | | |/ _ \ / __| | |  _|
77  * | | |  __/ (_| | | (_| | | | (_) | (__  | | |
78  * |_|  \___|\__, |  \__,_|_|_|\___/ \___| |_|_|
79  *            __/ |
80  *           |___/
81  **************************************************/
82
83 /**
84  * Return register requirements for a ppc node.
85  * If the node returns a tuple (mode_T) then the proj's
86  * will be asked for this information.
87  */
88 static const
89 arch_register_req_t *ppc32_get_irn_reg_req(const void *self,
90                                            const ir_node *irn, int pos) {
91         long               node_pos = pos == -1 ? 0 : pos;
92         ir_mode           *mode     = get_irn_mode(irn);
93         FIRM_DBG_REGISTER(firm_dbg_module_t *mod, DEBUG_MODULE);
94         (void) self;
95
96         if (is_Block(irn) || mode == mode_X || mode == mode_M) {
97                 DBG((mod, LEVEL_1, "ignoring block, mode_X or mode_M node %+F\n", irn));
98                 return arch_no_register_req;
99         }
100
101         if (mode == mode_T && pos < 0) {
102                 DBG((mod, LEVEL_1, "ignoring request for OUT requirements at %+F", irn));
103                 return arch_no_register_req;
104         }
105
106         DBG((mod, LEVEL_1, "get requirements at pos %d for %+F ... ", pos, irn));
107
108         if (is_Proj(irn)) {
109                 /* in case of a proj, we need to get the correct OUT slot */
110                 /* of the node corresponding to the proj number */
111                 if (pos == -1) {
112                         node_pos = ppc32_translate_proj_pos(irn);
113                 } else {
114                         node_pos = pos;
115                 }
116
117                 irn = skip_Proj_const(irn);
118
119                 DB((mod, LEVEL_1, "skipping Proj, going to %+F at pos %d ... ", irn, node_pos));
120         }
121
122         /* get requirements for our own nodes */
123         if (is_ppc32_irn(irn)) {
124                 const arch_register_req_t *req;
125                 if (pos >= 0) {
126                         req = get_ppc32_in_req(irn, pos);
127                 } else {
128                         req = get_ppc32_out_req(irn, node_pos);
129                 }
130
131                 DB((mod, LEVEL_1, "returning reqs for %+F at pos %d\n", irn, pos));
132                 return req;
133         }
134
135         /* unknowns should be transformed by now */
136         assert(!is_Unknown(irn));
137
138         DB((mod, LEVEL_1, "returning NULL for %+F (node not supported)\n", irn));
139         return arch_no_register_req;
140 }
141
142 static void ppc32_set_irn_reg(const void *self, ir_node *irn, const arch_register_t *reg) {
143         int pos = 0;
144         (void) self;
145
146         if (is_Proj(irn)) {
147
148                 if (get_irn_mode(irn) == mode_X) {
149                         return;
150                 }
151
152                 pos = ppc32_translate_proj_pos(irn);
153                 irn = skip_Proj(irn);
154         }
155
156         if (is_ppc32_irn(irn)) {
157                 const arch_register_t **slots;
158
159                 slots      = get_ppc32_slots(irn);
160                 slots[pos] = reg;
161         }
162         else {
163                 /* here we set the registers for the Phi nodes */
164                 ppc32_set_firm_reg(irn, reg, cur_reg_set);
165         }
166 }
167
168 static const arch_register_t *ppc32_get_irn_reg(const void *self, const ir_node *irn) {
169         int pos = 0;
170         const arch_register_t *reg = NULL;
171         (void) self;
172
173         if (is_Proj(irn)) {
174
175                 if (get_irn_mode(irn) == mode_X) {
176                         return NULL;
177                 }
178
179                 pos = ppc32_translate_proj_pos(irn);
180                 irn = skip_Proj_const(irn);
181         }
182
183         if (is_ppc32_irn(irn)) {
184                 const arch_register_t **slots;
185                 slots = get_ppc32_slots(irn);
186                 reg   = slots[pos];
187         }
188         else {
189                 reg = ppc32_get_firm_reg(irn, cur_reg_set);
190         }
191
192         return reg;
193 }
194
195 static arch_irn_class_t ppc32_classify(const void *self, const ir_node *irn) {
196         (void) self;
197         irn = skip_Proj_const(irn);
198
199         if (is_cfop(irn)) {
200                 return arch_irn_class_branch;
201         }
202         else if (is_ppc32_irn(irn)) {
203                 return arch_irn_class_normal;
204         }
205
206         return 0;
207 }
208
209 static arch_irn_flags_t ppc32_get_flags(const void *self, const ir_node *irn) {
210         (void) self;
211         irn = skip_Proj_const(irn);
212
213         if (is_ppc32_irn(irn)) {
214                 return get_ppc32_flags(irn);
215         }
216         else if (is_Unknown(irn)) {
217                 return arch_irn_flags_ignore;
218         }
219
220         return 0;
221 }
222
223 static ir_entity *ppc32_get_frame_entity(const void *self, const ir_node *irn) {
224         (void) self;
225         if(!is_ppc32_irn(irn)) return NULL;
226         if(get_ppc32_type(irn)!=ppc32_ac_FrameEntity) return NULL;
227         return get_ppc32_frame_entity(irn);
228 }
229
230 static void ppc32_set_frame_entity(const void *self, ir_node *irn, ir_entity *ent) {
231         (void) self;
232         if (! is_ppc32_irn(irn) || get_ppc32_type(irn) != ppc32_ac_FrameEntity)
233                 return;
234         set_ppc32_frame_entity(irn, ent);
235 }
236
237 /**
238  * This function is called by the generic backend to correct offsets for
239  * nodes accessing the stack.
240  */
241 static void ppc32_set_stack_bias(const void *self, ir_node *irn, int bias) {
242         (void) self;
243         set_ppc32_offset(irn, bias);
244 }
245
246 static int ppc32_get_sp_bias(const void *self, const ir_node *irn) {
247         (void) self;
248         (void) irn;
249         return 0;
250 }
251
252 typedef struct
253 {
254         const be_abi_call_t *call;
255         ir_graph *irg;
256 } ppc32_abi_env;
257
258 /**
259  * Initialize the callback object.
260  * @param call The call object.
261  * @param aenv The architecture environment.
262  * @param irg  The graph with the method.
263  * @return     Some pointer. This pointer is passed to all other callback functions as self object.
264  */
265 static void *ppc32_abi_init(const be_abi_call_t *call, const arch_env_t *aenv, ir_graph *irg)
266 {
267         ppc32_abi_env *env = xmalloc(sizeof(ppc32_abi_env));
268         (void) aenv;
269
270         env->call = call;
271         env->irg = irg;
272         return env;
273 }
274
275 /**
276  * Destroy the callback object.
277  * @param self The callback object.
278  */
279 static void ppc32_abi_done(void *self)
280 {
281         free(self);
282 }
283
284 /**
285  * Get the between type for that call.
286  * @param self The callback object.
287  * @return The between type of for that call.
288  */
289 static ir_type *ppc32_abi_get_between_type(void *self)
290 {
291         static ir_type *between_type = NULL;
292         static ir_entity *old_bp_ent = NULL;
293         (void) self;
294
295         if(!between_type) {
296                 ir_entity *ret_addr_ent;
297                 ir_type *ret_addr_type = new_type_primitive(new_id_from_str("return_addr"), mode_P);
298                 ir_type *old_bp_type   = new_type_primitive(new_id_from_str("bp"), mode_P);
299
300                 between_type           = new_type_class(new_id_from_str("ppc32_between_type"));
301                 old_bp_ent             = new_entity(between_type, new_id_from_str("old_bp"), old_bp_type);
302                 ret_addr_ent           = new_entity(between_type, new_id_from_str("old_bp"), ret_addr_type);
303
304                 set_entity_offset(old_bp_ent, 0);
305                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
306                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
307         }
308
309         return between_type;
310 }
311
312 /**
313  * Put all registers which are saved by the prologue/epilogue in a set.
314  * @param self The callback object.
315  * @param regs A set.
316  */
317 static void ppc32_abi_regs_saved_by_me(void *self, pset *regs)
318 {
319         (void) self;
320         (void) regs;
321 }
322
323 /**
324  * Generate the prologue.
325  * @param self    The callback object.
326  * @param mem     A pointer to the mem node. Update this if you define new memory.
327  * @param reg_map A mapping mapping all callee_save/ignore/parameter registers to their defining nodes.
328  * @return        The register which shall be used as a stack frame base.
329  *
330  * All nodes which define registers in @p reg_map must keep @p reg_map current.
331  */
332 static const arch_register_t *ppc32_abi_prologue(void *self, ir_node **mem, pmap *reg_map)
333 {
334         ppc32_abi_env *env = (ppc32_abi_env *) self;
335         be_abi_call_flags_t flags = be_abi_call_get_flags(env->call);
336         (void) mem;
337         (void) reg_map;
338         isleaf = flags.bits.irg_is_leaf;
339
340         if(flags.bits.try_omit_fp)
341                 return &ppc32_gp_regs[REG_R1];
342         else
343                 return &ppc32_gp_regs[REG_R31];
344 }
345
346 /**
347  * Generate the epilogue.
348  * @param self    The callback object.
349  * @param mem     Memory one can attach to.
350  * @param reg_map A mapping mapping all callee_save/ignore/return registers to their defining nodes.
351  *
352  * All nodes which define registers in @p reg_map must keep @p reg_map current.
353  * Also, the @p mem variable must be updated, if memory producing nodes are inserted.
354  */
355 static void ppc32_abi_epilogue(void *self, ir_node *bl, ir_node **mem, pmap *reg_map)
356 {
357         (void) self;
358         (void) bl;
359         (void) mem;
360         (void) reg_map;
361 }
362
363 static const be_abi_callbacks_t ppc32_abi_callbacks = {
364         ppc32_abi_init,
365         ppc32_abi_done,
366         ppc32_abi_get_between_type,
367         ppc32_abi_regs_saved_by_me,
368         ppc32_abi_prologue,
369         ppc32_abi_epilogue,
370 };
371
372 /* fill register allocator interface */
373
374 static const arch_irn_ops_if_t ppc32_irn_ops_if = {
375         ppc32_get_irn_reg_req,
376         ppc32_set_irn_reg,
377         ppc32_get_irn_reg,
378         ppc32_classify,
379         ppc32_get_flags,
380         ppc32_get_frame_entity,
381         ppc32_set_frame_entity,
382         ppc32_set_stack_bias,
383         ppc32_get_sp_bias,
384         NULL,    /* get_inverse             */
385         NULL,    /* get_op_estimated_cost   */
386         NULL,    /* possible_memory_operand */
387         NULL,    /* perform_memory_operand  */
388 };
389
390 ppc32_irn_ops_t ppc32_irn_ops = {
391         &ppc32_irn_ops_if,
392         NULL
393 };
394
395
396
397 /**************************************************
398  *                _                         _  __
399  *               | |                       (_)/ _|
400  *   ___ ___   __| | ___  __ _  ___ _ __    _| |_
401  *  / __/ _ \ / _` |/ _ \/ _` |/ _ \ '_ \  | |  _|
402  * | (_| (_) | (_| |  __/ (_| |  __/ | | | | | |
403  *  \___\___/ \__,_|\___|\__, |\___|_| |_| |_|_|
404  *                        __/ |
405  *                       |___/
406  **************************************************/
407
408 static void ppc32_before_abi(void *self) {
409         ppc32_code_gen_t *cg = self;
410         ir_type *frame_type = get_irg_frame_type(cg->irg);
411
412         frame_alloc_area(frame_type, 24, 4, 1);
413
414         ppc32_init_conv_walk();
415         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_conv_walk, cg);
416
417         if (cg->area_size) {
418                 if(cg->area_size < 32) cg->area_size = 32;
419                 cg->area = frame_alloc_area(get_irg_frame_type(cg->irg), cg->area_size+24, 16, 1);
420         }
421 }
422
423 static void ppc32_search_start_successor(ir_node *block, void *env) {
424         ppc32_code_gen_t *cg = env;
425         int n = get_Block_n_cfgpreds(block);
426         ir_node *startblock = get_irg_start_block(cg->irg);
427         if(block == startblock) return;
428
429         for (n--; n >= 0; n--) {
430                 ir_node *predblock = get_irn_n(get_Block_cfgpred(block, n), -1);
431                 if(predblock == startblock)
432                 {
433                         cg->start_succ_block = block;
434                         return;
435                 }
436         }
437 }
438
439 /**
440  * Transforms the standard firm graph into
441  * a ppc firm graph
442  */
443 static void ppc32_prepare_graph(void *self) {
444         ppc32_code_gen_t *cg = self;
445
446         irg_block_walk_graph(cg->irg, NULL, ppc32_search_start_successor, cg);
447         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_pretransform_walk, cg);
448         be_dump(cg->irg, "-pretransformed", dump_ir_block_graph);
449
450         ppc32_register_transformers();
451         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_node, cg);
452         be_dump(cg->irg, "-transformed", dump_ir_block_graph);
453         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_const, cg);
454 }
455
456
457
458 /**
459  * Called immediatly before emit phase.
460  */
461 static void ppc32_finish_irg(void *self) {
462         (void) self;
463         /* TODO: - fix offsets for nodes accessing stack
464                          - ...
465         */
466 }
467
468
469 /**
470  * These are some hooks which must be filled but are probably not needed.
471  */
472 static void ppc32_before_sched(void *self) {
473         (void) self;
474         /* Some stuff you need to do after scheduling but before register allocation */
475 }
476
477 /**
478  * Called before the register allocator.
479  * Calculate a block schedule here. We need it for the x87
480  * simulator and the emitter.
481  */
482 static void ppc32_before_ra(void *self) {
483         ppc32_code_gen_t *cg = self;
484         cg->blk_sched = be_create_block_schedule(cg->irg, cg->birg->exec_freq);
485 }
486
487 static void ppc32_transform_spill(ir_node *node, void *env)
488 {
489         ppc32_code_gen_t *cgenv = (ppc32_code_gen_t *)env;
490
491         if(be_is_Spill(node))
492         {
493                 ir_node  *store, *proj;
494                 dbg_info *dbg   = get_irn_dbg_info(node);
495                 ir_node  *block = get_nodes_block(node);
496
497                 const arch_register_class_t *regclass = arch_get_irn_reg_class(cgenv->arch_env, node, 1);
498
499                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
500                 {
501                         store = new_rd_ppc32_Stw(dbg, current_ir_graph, block,
502                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
503                 }
504                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
505                 {
506                         store = new_rd_ppc32_Stfd(dbg, current_ir_graph, block,
507                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
508                 }
509                 else assert(0 && "Spill for register class not supported yet!");
510
511                 set_ppc32_frame_entity(store, be_get_frame_entity(node));
512
513                 proj = new_rd_Proj(dbg, current_ir_graph, block, store, mode_M, pn_Store_M);
514
515                 if (sched_is_scheduled(node)) {
516                         sched_add_after(sched_prev(node), store);
517                         sched_add_after(store, proj);
518
519                         sched_remove(node);
520                 }
521
522                 exchange(node, proj);
523         }
524
525         if(be_is_Reload(node))
526         {
527                 ir_node *load, *proj;
528                 const arch_register_t *reg;
529                 dbg_info *dbg   = get_irn_dbg_info(node);
530                 ir_node  *block = get_nodes_block(node);
531                 ir_mode  *mode  = get_irn_mode(node);
532
533                 const arch_register_class_t *regclass = arch_get_irn_reg_class(cgenv->arch_env, node, -1);
534
535                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
536                 {
537                         load = new_rd_ppc32_Lwz(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
538                 }
539                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
540                 {
541                         load = new_rd_ppc32_Lfd(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
542                 }
543                 else assert(0 && "Reload for register class not supported yet!");
544
545                 set_ppc32_frame_entity(load, be_get_frame_entity(node));
546
547                 proj = new_rd_Proj(dbg, current_ir_graph, block, load, mode, pn_Load_res);
548
549                 if (sched_is_scheduled(node)) {
550                         sched_add_after(sched_prev(node), load);
551                         sched_add_after(load, proj);
552
553                         sched_remove(node);
554                 }
555
556                 /* copy the register from the old node to the new Load */
557                 reg = arch_get_irn_register(cgenv->arch_env, node);
558                 arch_set_irn_register(cgenv->arch_env, load, reg);
559
560                 exchange(node, proj);
561         }
562 }
563
564 /**
565  * Some stuff to do immediately after register allocation
566  */
567 static void ppc32_after_ra(void *self) {
568         ppc32_code_gen_t *cg = self;
569         be_coalesce_spillslots(cg->birg);
570         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_spill, cg);
571 }
572
573 /**
574  * Emits the code, closes the output file and frees
575  * the code generator interface.
576  */
577 static void ppc32_emit_and_done(void *self) {
578         ppc32_code_gen_t *cg = self;
579         ir_graph         *irg = cg->irg;
580
581         dump_ir_block_graph_sched(irg, "-ppc-finished");
582         ppc32_gen_routine(cg, irg);
583
584         cur_reg_set = NULL;
585
586         /* de-allocate code generator */
587         del_set(cg->reg_set);
588         free(self);
589 }
590
591 int is_direct_entity(ir_entity *ent);
592
593 static void *ppc32_cg_init(be_irg_t *birg);
594
595 static const arch_code_generator_if_t ppc32_code_gen_if = {
596         ppc32_cg_init,
597         ppc32_before_abi,
598         ppc32_prepare_graph,
599         NULL,                 /* spill */
600         ppc32_before_sched,   /* before scheduling hook */
601         ppc32_before_ra,      /* before register allocation hook */
602         ppc32_after_ra,
603         ppc32_finish_irg,
604         ppc32_emit_and_done
605 };
606
607 /**
608  * Initializes the code generator.
609  */
610 static void *ppc32_cg_init(be_irg_t *birg) {
611         ppc32_isa_t      *isa = (ppc32_isa_t *)birg->main_env->arch_env->isa;
612         ppc32_code_gen_t *cg  = xmalloc(sizeof(*cg));
613
614         cg->impl      = &ppc32_code_gen_if;
615         cg->irg       = birg->irg;
616         cg->reg_set   = new_set(ppc32_cmp_irn_reg_assoc, 1024);
617         cg->arch_env  = birg->main_env->arch_env;
618         cg->isa       = isa;
619         cg->birg      = birg;
620         cg->area_size = 0;
621         cg->area      = NULL;
622         cg->start_succ_block = NULL;
623         cg->blk_sched = NULL;
624         FIRM_DBG_REGISTER(cg->mod, "firm.be.ppc.cg");
625
626         cur_reg_set = cg->reg_set;
627         ppc32_irn_ops.cg = cg;
628
629         return (arch_code_generator_t *)cg;
630 }
631
632
633
634 /*****************************************************************
635  *  ____             _                  _   _____  _____
636  * |  _ \           | |                | | |_   _|/ ____|  /\
637  * | |_) | __ _  ___| | _____ _ __   __| |   | | | (___   /  \
638  * |  _ < / _` |/ __| |/ / _ \ '_ \ / _` |   | |  \___ \ / /\ \
639  * | |_) | (_| | (__|   <  __/ | | | (_| |  _| |_ ____) / ____ \
640  * |____/ \__,_|\___|_|\_\___|_| |_|\__,_| |_____|_____/_/    \_\
641  *
642  *****************************************************************/
643
644 static ppc32_isa_t ppc32_isa_template = {
645         {
646                 &ppc32_isa_if,           /* isa interface */
647                 &ppc32_gp_regs[REG_R1],  /* stack pointer */
648                 &ppc32_gp_regs[REG_R31], /* base pointer */
649                 -1,                      /* stack is decreasing */
650                 NULL,                    /* main environment */
651                 7,                       /* spill costs */
652                 5,                       /* reload costs */
653         },
654         NULL                    /* symbol set */
655 };
656
657 /**
658  * Collects all SymConsts which need to be accessed "indirectly"
659  *
660  * @param node    the firm node
661  * @param env     the symbol set
662  */
663 static void ppc32_collect_symconsts_walk(ir_node *node, void *env) {
664         pset *symbol_set = env;
665
666         if (is_SymConst(node)) {
667                 ir_entity *ent = get_SymConst_entity(node);
668                 set_entity_backend_marked(ent, 1);
669                 if (! is_direct_entity(ent))
670                         pset_insert_ptr(symbol_set, ent);
671         }
672 }
673
674 /**
675  * Initializes the backend ISA and opens the output file.
676  */
677 static void *ppc32_init(FILE *file_handle) {
678         static int inited = 0;
679         ppc32_isa_t *isa;
680         int i;
681
682         if (inited)
683                 return NULL;
684
685         isa = xmalloc(sizeof(*isa));
686         memcpy(isa, &ppc32_isa_template, sizeof(*isa));
687
688         be_emit_init(file_handle);
689
690         ppc32_register_init();
691         ppc32_create_opcodes();
692
693         inited = 1;
694
695         isa->symbol_set = pset_new_ptr(8);
696         for (i = 0; i < get_irp_n_irgs(); ++i) {
697                 ir_graph *irg = get_irp_irg(i);
698                 irg_walk_blkwise_graph(irg, NULL, ppc32_collect_symconsts_walk, isa->symbol_set);
699         }
700
701         /* we mark referenced global entities, so we can only emit those which
702          * are actually referenced. (Note: you mustn't use the type visited flag
703          * elsewhere in the backend)
704          */
705         inc_master_type_visited();
706
707         return isa;
708 }
709
710 static void ppc32_dump_indirect_symbols(ppc32_isa_t *isa) {
711         ir_entity *ent;
712
713         foreach_pset(isa->symbol_set, ent) {
714                 const char *ld_name = get_entity_ld_name(ent);
715                 be_emit_irprintf(".non_lazy_symbol_pointer\n%s:\n\t.indirect_symbol _%s\n\t.long 0\n\n", ld_name, ld_name);
716                 be_emit_write_line();
717         }
718 }
719
720 /**
721  * Closes the output file and frees the ISA structure.
722  */
723 static void ppc32_done(void *self) {
724         ppc32_isa_t *isa = self;
725
726         be_gas_emit_decls(isa->arch_isa.main_env, 1);
727         be_gas_emit_switch_section(GAS_SECTION_DATA);
728         ppc32_dump_indirect_symbols(isa);
729
730         be_emit_exit();
731         del_pset(isa->symbol_set);
732
733         free(self);
734 }
735
736
737
738 static unsigned ppc32_get_n_reg_class(const void *self) {
739         (void) self;
740         return N_CLASSES;
741 }
742
743 static const arch_register_class_t *ppc32_get_reg_class(const void *self,
744                                                         unsigned i) {
745         (void) self;
746         assert(i < N_CLASSES && "Invalid ppc register class requested.");
747         return &ppc32_reg_classes[i];
748 }
749
750
751
752 /**
753  * Get the register class which shall be used to store a value of a given mode.
754  * @param self The this pointer.
755  * @param mode The mode in question.
756  * @return A register class which can hold values of the given mode.
757  */
758 const arch_register_class_t *ppc32_get_reg_class_for_mode(const void *self, const ir_mode *mode) {
759         (void) self;
760         if (mode_is_float(mode))
761                 return &ppc32_reg_classes[CLASS_ppc32_fp];
762         else
763                 return &ppc32_reg_classes[CLASS_ppc32_gp];
764 }
765
766
767 /**
768  * Get the ABI restrictions for procedure calls.
769  * @param self        The this pointer.
770  * @param method_type The type of the method (procedure) in question.
771  * @param abi         The abi object to be modified
772  */
773 static void ppc32_get_call_abi(const void *self, ir_type *method_type, be_abi_call_t *abi) {
774         ir_type  *tp;
775         ir_mode  *mode;
776         int       i, n = get_method_n_params(method_type);
777         int               stackoffs = 0, lastoffs = 0, stackparamsize;
778
779         int               gpregi = REG_R3;
780         int               fpregi = REG_F1;
781
782         const arch_register_t *reg;
783         be_abi_call_flags_t call_flags = { { 0, 0, 1, 0, 0, 0, 1 } };
784
785         (void) self;
786         if(get_type_visibility(method_type)!=visibility_external_allocated)
787                 call_flags.bits.call_has_imm = 1;
788
789         /* set stack parameter passing style */
790         be_abi_call_set_flags(abi, call_flags, &ppc32_abi_callbacks);
791
792         for (i = 0; i < n; i++) {
793                 tp   = get_method_param_type(method_type, i);
794                 if(is_atomic_type(tp))
795                 {
796                         mode = get_type_mode(tp);
797
798                         if(mode_is_float(mode))
799                         {
800                                 if(fpregi <= REG_F13)
801                                 {
802                                         if(get_mode_size_bits(mode) == 32) gpregi++, stackparamsize=4;
803                                         else gpregi += 2, stackparamsize=8;                                                             // mode == irm_D
804                                         reg = &ppc32_fp_regs[fpregi++];
805                                 }
806                                 else
807                                 {
808                                         if(get_mode_size_bits(mode) == 32) stackparamsize=4;
809                                         else stackparamsize=8;                                                          // mode == irm_D
810                                         reg = NULL;
811                                 }
812                         }
813                         else
814                         {
815                                 if(gpregi <= REG_R10)
816                                         reg = &ppc32_gp_regs[gpregi++];
817                                 else
818                                         reg = NULL;
819                                 stackparamsize=4;
820                         }
821
822                         if(reg)
823                                 be_abi_call_param_reg(abi, i, reg);
824                         else
825                         {
826                                 be_abi_call_param_stack(abi, i, 4, stackoffs-lastoffs, 0);
827                                 lastoffs = stackoffs+stackparamsize;
828                         }
829                         stackoffs += stackparamsize;
830                 }
831                 else
832                 {
833                         be_abi_call_param_stack(abi, i, 4, stackoffs-lastoffs, 0);
834                         stackoffs += (get_type_size_bytes(tp)+3) & -4;
835                         lastoffs = stackoffs;
836                 }
837         }
838
839         /* explain where result can be found if any */
840         if (get_method_n_ress(method_type) > 0) {
841                 tp   = get_method_res_type(method_type, 0);
842                 mode = get_type_mode(tp);
843
844                 be_abi_call_res_reg(abi, 0,
845                         mode_is_float(mode) ? &ppc32_fp_regs[REG_F1] : &ppc32_gp_regs[REG_R3]);
846         }
847 }
848
849 static const void *ppc32_get_irn_ops(const arch_irn_handler_t *self, const ir_node *irn) {
850         (void) self;
851         (void) irn;
852         return &ppc32_irn_ops;
853 }
854
855 const arch_irn_handler_t ppc32_irn_handler = {
856         ppc32_get_irn_ops
857 };
858
859 const arch_irn_handler_t *ppc32_get_irn_handler(const void *self) {
860         (void) self;
861         return &ppc32_irn_handler;
862 }
863
864 int ppc32_to_appear_in_schedule(void *block_env, const ir_node *irn) {
865         (void) block_env;
866         if(!is_ppc32_irn(irn))
867                 return -1;
868
869         return 1;
870 }
871
872 /**
873  * Initializes the code generator interface.
874  */
875 static const arch_code_generator_if_t *ppc32_get_code_generator_if(void *self) {
876         (void) self;
877         return &ppc32_code_gen_if;
878 }
879
880 list_sched_selector_t ppc32_sched_selector;
881
882 /**
883  * Returns the reg_pressure scheduler with to_appear_in_schedule() overloaded
884  */
885 static const list_sched_selector_t *ppc32_get_list_sched_selector(const void *self, list_sched_selector_t *selector) {
886         (void) self;
887         (void) selector;
888         ppc32_sched_selector = trivial_selector;
889         ppc32_sched_selector.to_appear_in_schedule = ppc32_to_appear_in_schedule;
890         return &ppc32_sched_selector;
891 }
892
893 static const ilp_sched_selector_t *ppc32_get_ilp_sched_selector(const void *self) {
894         (void) self;
895         return NULL;
896 }
897
898 /**
899  * Returns the necessary byte alignment for storing a register of given class.
900  */
901 static int ppc32_get_reg_class_alignment(const void *self, const arch_register_class_t *cls) {
902         ir_mode *mode = arch_register_class_mode(cls);
903         (void) self;
904
905         return get_mode_size_bytes(mode);
906 }
907
908 static const be_execution_unit_t ***ppc32_get_allowed_execution_units(const void *self, const ir_node *irn) {
909         (void) self;
910         (void) irn;
911         /* TODO */
912         assert(0);
913         return NULL;
914 }
915
916 static const be_machine_t *ppc32_get_machine(const void *self) {
917         (void) self;
918         /* TODO */
919         assert(0);
920         return NULL;
921 }
922
923 /**
924  * Return irp irgs in the desired order.
925  */
926 static ir_graph **ppc32_get_irg_list(const void *self, ir_graph ***irg_list) {
927         (void) self;
928         (void) irg_list;
929         return NULL;
930 }
931
932 /**
933  * Returns the libFirm configuration parameter for this backend.
934  */
935 static const backend_params *ppc32_get_libfirm_params(void) {
936         static backend_params p = {
937                 1,     /* need dword lowering */
938                 0,     /* don't support inlien assembler yet */
939                 NULL,  /* no additional opcodes */
940                 NULL,  /* will be set later */
941                 NULL,  /* but yet no creator function */
942                 NULL,  /* context for create_intrinsic_fkt */
943                 NULL,  /* no if conversion settings */
944         };
945
946         return &p;
947 }
948
949 const arch_isa_if_t ppc32_isa_if = {
950         ppc32_init,
951         ppc32_done,
952         ppc32_get_n_reg_class,
953         ppc32_get_reg_class,
954         ppc32_get_reg_class_for_mode,
955         ppc32_get_call_abi,
956         ppc32_get_irn_handler,
957         ppc32_get_code_generator_if,
958         ppc32_get_list_sched_selector,
959         ppc32_get_ilp_sched_selector,
960         ppc32_get_reg_class_alignment,
961         ppc32_get_libfirm_params,
962         ppc32_get_allowed_execution_units,
963         ppc32_get_machine,
964         ppc32_get_irg_list,
965 };
966
967 void be_init_arch_ppc32(void)
968 {
969         be_register_isa_if("ppc32", &ppc32_isa_if);
970 }
971
972 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ppc32);