Update the MIPS scheduler by removing stale arch_env uses.
[libfirm] / ir / be / ppc32 / bearch_ppc32.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   The main ppc backend driver file.
23  * @author  Moritz Kroll, Jens Mueller
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include "pseudo_irg.h"
29 #include "irgwalk.h"
30 #include "irprog.h"
31 #include "irprintf.h"
32 #include "ircons.h"
33 #include "irgmod.h"
34 #include "irdump.h"
35
36 #include "bitset.h"
37 #include "debug.h"
38 #include "error.h"
39
40 #include "../bearch_t.h"                /* the general register allocator interface */
41 #include "../benode_t.h"
42 #include "../belower.h"
43 #include "../besched_t.h"
44 #include "be.h"
45 #include "../beabi.h"
46 #include "../bemachine.h"
47 #include "../bemodule.h"
48 #include "../bespillslots.h"
49 #include "../beblocksched.h"
50 #include "../beirg_t.h"
51 #include "../begnuas.h"
52
53 #include "pset.h"
54
55 #include "bearch_ppc32_t.h"
56
57 #include "ppc32_new_nodes.h"           /* ppc nodes interface */
58 #include "gen_ppc32_regalloc_if.h"     /* the generated interface (register type and class defenitions) */
59 #include "ppc32_transform.h"
60 #include "ppc32_transform_conv.h"
61 #include "ppc32_emitter.h"
62 #include "ppc32_map_regs.h"
63
64 #define DEBUG_MODULE "firm.be.ppc.isa"
65
66 int isleaf;
67
68 /* TODO: ugly, but we need it to get access to the registers assigned to Phi nodes */
69 static set *cur_reg_set = NULL;
70
71 /**************************************************
72  *                         _ _              _  __
73  *                        | | |            (_)/ _|
74  *  _ __ ___  __ _    __ _| | | ___   ___   _| |_
75  * | '__/ _ \/ _` |  / _` | | |/ _ \ / __| | |  _|
76  * | | |  __/ (_| | | (_| | | | (_) | (__  | | |
77  * |_|  \___|\__, |  \__,_|_|_|\___/ \___| |_|_|
78  *            __/ |
79  *           |___/
80  **************************************************/
81
82 /**
83  * Return register requirements for a ppc node.
84  * If the node returns a tuple (mode_T) then the proj's
85  * will be asked for this information.
86  */
87 static const arch_register_req_t *ppc32_get_irn_reg_req(const ir_node *irn,
88                                                         int pos)
89 {
90         long               node_pos = pos == -1 ? 0 : pos;
91         ir_mode           *mode     = get_irn_mode(irn);
92         FIRM_DBG_REGISTER(firm_dbg_module_t *mod, DEBUG_MODULE);
93
94         if (is_Block(irn) || mode == mode_X || mode == mode_M) {
95                 DBG((mod, LEVEL_1, "ignoring block, mode_X or mode_M node %+F\n", irn));
96                 return arch_no_register_req;
97         }
98
99         if (mode == mode_T && pos < 0) {
100                 DBG((mod, LEVEL_1, "ignoring request for OUT requirements at %+F", irn));
101                 return arch_no_register_req;
102         }
103
104         DBG((mod, LEVEL_1, "get requirements at pos %d for %+F ... ", pos, irn));
105
106         if (is_Proj(irn)) {
107                 /* in case of a proj, we need to get the correct OUT slot */
108                 /* of the node corresponding to the proj number */
109                 if (pos == -1) {
110                         node_pos = ppc32_translate_proj_pos(irn);
111                 } else {
112                         node_pos = pos;
113                 }
114
115                 irn = skip_Proj_const(irn);
116
117                 DB((mod, LEVEL_1, "skipping Proj, going to %+F at pos %d ... ", irn, node_pos));
118         }
119
120         /* get requirements for our own nodes */
121         if (is_ppc32_irn(irn)) {
122                 const arch_register_req_t *req;
123                 if (pos >= 0) {
124                         req = get_ppc32_in_req(irn, pos);
125                 } else {
126                         req = get_ppc32_out_req(irn, node_pos);
127                 }
128
129                 DB((mod, LEVEL_1, "returning reqs for %+F at pos %d\n", irn, pos));
130                 return req;
131         }
132
133         /* unknowns should be transformed by now */
134         assert(!is_Unknown(irn));
135
136         DB((mod, LEVEL_1, "returning NULL for %+F (node not supported)\n", irn));
137         return arch_no_register_req;
138 }
139
140 static void ppc32_set_irn_reg(ir_node *irn, const arch_register_t *reg)
141 {
142         int pos = 0;
143
144         if (is_Proj(irn)) {
145
146                 if (get_irn_mode(irn) == mode_X) {
147                         return;
148                 }
149
150                 pos = ppc32_translate_proj_pos(irn);
151                 irn = skip_Proj(irn);
152         }
153
154         if (is_ppc32_irn(irn)) {
155                 const arch_register_t **slots;
156
157                 slots      = get_ppc32_slots(irn);
158                 slots[pos] = reg;
159         }
160         else {
161                 /* here we set the registers for the Phi nodes */
162                 ppc32_set_firm_reg(irn, reg, cur_reg_set);
163         }
164 }
165
166 static const arch_register_t *ppc32_get_irn_reg(const ir_node *irn)
167 {
168         int pos = 0;
169         const arch_register_t *reg = NULL;
170
171         if (is_Proj(irn)) {
172
173                 if (get_irn_mode(irn) == mode_X) {
174                         return NULL;
175                 }
176
177                 pos = ppc32_translate_proj_pos(irn);
178                 irn = skip_Proj_const(irn);
179         }
180
181         if (is_ppc32_irn(irn)) {
182                 const arch_register_t **slots;
183                 slots = get_ppc32_slots(irn);
184                 reg   = slots[pos];
185         }
186         else {
187                 reg = ppc32_get_firm_reg(irn, cur_reg_set);
188         }
189
190         return reg;
191 }
192
193 static arch_irn_class_t ppc32_classify(const ir_node *irn)
194 {
195         irn = skip_Proj_const(irn);
196
197         if (is_cfop(irn)) {
198                 return arch_irn_class_branch;
199         }
200         else if (is_ppc32_irn(irn)) {
201                 return arch_irn_class_normal;
202         }
203
204         return 0;
205 }
206
207 static arch_irn_flags_t ppc32_get_flags(const ir_node *irn)
208 {
209         irn = skip_Proj_const(irn);
210
211         if (is_ppc32_irn(irn)) {
212                 return get_ppc32_flags(irn);
213         }
214         else if (is_Unknown(irn)) {
215                 return arch_irn_flags_ignore;
216         }
217
218         return 0;
219 }
220
221 static ir_entity *ppc32_get_frame_entity(const ir_node *irn)
222 {
223         if(!is_ppc32_irn(irn)) return NULL;
224         if(get_ppc32_type(irn)!=ppc32_ac_FrameEntity) return NULL;
225         return get_ppc32_frame_entity(irn);
226 }
227
228 static void ppc32_set_frame_entity(ir_node *irn, ir_entity *ent)
229 {
230         if (! is_ppc32_irn(irn) || get_ppc32_type(irn) != ppc32_ac_FrameEntity)
231                 return;
232         set_ppc32_frame_entity(irn, ent);
233 }
234
235 /**
236  * This function is called by the generic backend to correct offsets for
237  * nodes accessing the stack.
238  */
239 static void ppc32_set_stack_bias(ir_node *irn, int bias)
240 {
241         set_ppc32_offset(irn, bias);
242 }
243
244 static int ppc32_get_sp_bias(const ir_node *irn)
245 {
246         (void) irn;
247         return 0;
248 }
249
250 typedef struct
251 {
252         const be_abi_call_t *call;
253         ir_graph *irg;
254 } ppc32_abi_env;
255
256 /**
257  * Initialize the callback object.
258  * @param call The call object.
259  * @param aenv The architecture environment.
260  * @param irg  The graph with the method.
261  * @return     Some pointer. This pointer is passed to all other callback functions as self object.
262  */
263 static void *ppc32_abi_init(const be_abi_call_t *call, const arch_env_t *aenv, ir_graph *irg)
264 {
265         ppc32_abi_env *env = XMALLOC(ppc32_abi_env);
266         (void) aenv;
267
268         env->call = call;
269         env->irg = irg;
270         return env;
271 }
272
273 /**
274  * Destroy the callback object.
275  * @param self The callback object.
276  */
277 static void ppc32_abi_done(void *self)
278 {
279         free(self);
280 }
281
282 /**
283  * Get the between type for that call.
284  * @param self The callback object.
285  * @return The between type of for that call.
286  */
287 static ir_type *ppc32_abi_get_between_type(void *self)
288 {
289         static ir_type *between_type = NULL;
290         static ir_entity *old_bp_ent = NULL;
291         (void) self;
292
293         if(!between_type) {
294                 ir_entity *ret_addr_ent;
295                 ir_type *ret_addr_type = new_type_primitive(new_id_from_str("return_addr"), mode_P);
296                 ir_type *old_bp_type   = new_type_primitive(new_id_from_str("bp"), mode_P);
297
298                 between_type           = new_type_class(new_id_from_str("ppc32_between_type"));
299                 old_bp_ent             = new_entity(between_type, new_id_from_str("old_bp"), old_bp_type);
300                 ret_addr_ent           = new_entity(between_type, new_id_from_str("old_bp"), ret_addr_type);
301
302                 set_entity_offset(old_bp_ent, 0);
303                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
304                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
305         }
306
307         return between_type;
308 }
309
310 /**
311  * Put all registers which are saved by the prologue/epilogue in a set.
312  * @param self The callback object.
313  * @param regs A set.
314  */
315 static void ppc32_abi_regs_saved_by_me(void *self, pset *regs)
316 {
317         (void) self;
318         (void) regs;
319 }
320
321 /**
322  * Generate the prologue.
323  * @param self       The callback object.
324  * @param mem        A pointer to the mem node. Update this if you define new memory.
325  * @param reg_map    A mapping mapping all callee_save/ignore/parameter registers to their defining nodes.
326  * @param stack_bias Points to the current stack bias, can be modified if needed.
327  *
328  * @return        The register which shall be used as a stack frame base.
329  *
330  * All nodes which define registers in @p reg_map must keep @p reg_map current.
331  */
332 static const arch_register_t *ppc32_abi_prologue(void *self, ir_node **mem, pmap *reg_map, int *stack_bias)
333 {
334         ppc32_abi_env *env = (ppc32_abi_env *) self;
335         be_abi_call_flags_t flags = be_abi_call_get_flags(env->call);
336         (void) mem;
337         (void) reg_map;
338         (void) stack_bias;
339         isleaf = flags.bits.irg_is_leaf;
340
341         if (flags.bits.try_omit_fp)
342                 return &ppc32_gp_regs[REG_R1];
343         else
344                 return &ppc32_gp_regs[REG_R31];
345 }
346
347 /**
348  * Generate the epilogue.
349  * @param self    The callback object.
350  * @param mem     Memory one can attach to.
351  * @param reg_map A mapping mapping all callee_save/ignore/return registers to their defining nodes.
352  *
353  * All nodes which define registers in @p reg_map must keep @p reg_map current.
354  * Also, the @p mem variable must be updated, if memory producing nodes are inserted.
355  */
356 static void ppc32_abi_epilogue(void *self, ir_node *bl, ir_node **mem, pmap *reg_map)
357 {
358         (void) self;
359         (void) bl;
360         (void) mem;
361         (void) reg_map;
362 }
363
364 static const be_abi_callbacks_t ppc32_abi_callbacks = {
365         ppc32_abi_init,
366         ppc32_abi_done,
367         ppc32_abi_get_between_type,
368         ppc32_abi_regs_saved_by_me,
369         ppc32_abi_prologue,
370         ppc32_abi_epilogue,
371 };
372
373 /* fill register allocator interface */
374
375 static const arch_irn_ops_t ppc32_irn_ops = {
376         ppc32_get_irn_reg_req,
377         ppc32_set_irn_reg,
378         ppc32_get_irn_reg,
379         ppc32_classify,
380         ppc32_get_flags,
381         ppc32_get_frame_entity,
382         ppc32_set_frame_entity,
383         ppc32_set_stack_bias,
384         ppc32_get_sp_bias,
385         NULL,    /* get_inverse             */
386         NULL,    /* get_op_estimated_cost   */
387         NULL,    /* possible_memory_operand */
388         NULL,    /* perform_memory_operand  */
389 };
390
391 /**************************************************
392  *                _                         _  __
393  *               | |                       (_)/ _|
394  *   ___ ___   __| | ___  __ _  ___ _ __    _| |_
395  *  / __/ _ \ / _` |/ _ \/ _` |/ _ \ '_ \  | |  _|
396  * | (_| (_) | (_| |  __/ (_| |  __/ | | | | | |
397  *  \___\___/ \__,_|\___|\__, |\___|_| |_| |_|_|
398  *                        __/ |
399  *                       |___/
400  **************************************************/
401
402 static void ppc32_before_abi(void *self) {
403         ppc32_code_gen_t *cg = self;
404         ir_type *frame_type = get_irg_frame_type(cg->irg);
405
406         frame_alloc_area(frame_type, 24, 4, 1);
407
408         ppc32_init_conv_walk();
409         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_conv_walk, cg);
410
411         if (cg->area_size) {
412                 if(cg->area_size < 32) cg->area_size = 32;
413                 cg->area = frame_alloc_area(get_irg_frame_type(cg->irg), cg->area_size+24, 16, 1);
414         }
415 }
416
417 static void ppc32_search_start_successor(ir_node *block, void *env) {
418         ppc32_code_gen_t *cg = env;
419         int n = get_Block_n_cfgpreds(block);
420         ir_node *startblock = get_irg_start_block(cg->irg);
421         if(block == startblock) return;
422
423         for (n--; n >= 0; n--) {
424                 ir_node *predblock = get_irn_n(get_Block_cfgpred(block, n), -1);
425                 if(predblock == startblock)
426                 {
427                         cg->start_succ_block = block;
428                         return;
429                 }
430         }
431 }
432
433 /**
434  * Transforms the standard firm graph into
435  * a ppc firm graph
436  */
437 static void ppc32_prepare_graph(void *self) {
438         ppc32_code_gen_t *cg = self;
439
440         irg_block_walk_graph(cg->irg, NULL, ppc32_search_start_successor, cg);
441         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_pretransform_walk, cg);
442         be_dump(cg->irg, "-pretransformed", dump_ir_block_graph);
443
444         ppc32_register_transformers();
445         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_node, cg);
446         be_dump(cg->irg, "-transformed", dump_ir_block_graph);
447         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_const, cg);
448 }
449
450
451
452 /**
453  * Called immediatly before emit phase.
454  */
455 static void ppc32_finish_irg(void *self) {
456         (void) self;
457         /* TODO: - fix offsets for nodes accessing stack
458                          - ...
459         */
460 }
461
462
463 /**
464  * These are some hooks which must be filled but are probably not needed.
465  */
466 static void ppc32_before_sched(void *self) {
467         (void) self;
468         /* Some stuff you need to do after scheduling but before register allocation */
469 }
470
471 /**
472  * Called before the register allocator.
473  * Calculate a block schedule here. We need it for the x87
474  * simulator and the emitter.
475  */
476 static void ppc32_before_ra(void *self) {
477         ppc32_code_gen_t *cg = self;
478         cg->blk_sched = be_create_block_schedule(cg->irg, cg->birg->exec_freq);
479 }
480
481 static void ppc32_transform_spill(ir_node *node, void *env)
482 {
483         (void)env;
484
485         if(be_is_Spill(node))
486         {
487                 ir_node  *store, *proj;
488                 dbg_info *dbg   = get_irn_dbg_info(node);
489                 ir_node  *block = get_nodes_block(node);
490
491                 const arch_register_class_t *regclass = arch_get_irn_reg_class(node, 1);
492
493                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
494                 {
495                         store = new_rd_ppc32_Stw(dbg, current_ir_graph, block,
496                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
497                 }
498                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
499                 {
500                         store = new_rd_ppc32_Stfd(dbg, current_ir_graph, block,
501                                 get_irn_n(node, 0), get_irn_n(node, 1), new_rd_NoMem(current_ir_graph));
502                 }
503                 else panic("Spill for register class not supported yet!");
504
505                 set_ppc32_frame_entity(store, be_get_frame_entity(node));
506
507                 proj = new_rd_Proj(dbg, current_ir_graph, block, store, mode_M, pn_Store_M);
508
509                 if (sched_is_scheduled(node)) {
510                         sched_add_after(sched_prev(node), store);
511                         sched_add_after(store, proj);
512
513                         sched_remove(node);
514                 }
515
516                 exchange(node, proj);
517         }
518
519         if(be_is_Reload(node))
520         {
521                 ir_node *load, *proj;
522                 const arch_register_t *reg;
523                 dbg_info *dbg   = get_irn_dbg_info(node);
524                 ir_node  *block = get_nodes_block(node);
525                 ir_mode  *mode  = get_irn_mode(node);
526
527                 const arch_register_class_t *regclass = arch_get_irn_reg_class(node, -1);
528
529                 if (regclass == &ppc32_reg_classes[CLASS_ppc32_gp])
530                 {
531                         load = new_rd_ppc32_Lwz(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
532                 }
533                 else if (regclass == &ppc32_reg_classes[CLASS_ppc32_fp])
534                 {
535                         load = new_rd_ppc32_Lfd(dbg, current_ir_graph, block,   get_irn_n(node, 0), get_irn_n(node, 1));
536                 }
537                 else panic("Reload for register class not supported yet!");
538
539                 set_ppc32_frame_entity(load, be_get_frame_entity(node));
540
541                 proj = new_rd_Proj(dbg, current_ir_graph, block, load, mode, pn_Load_res);
542
543                 if (sched_is_scheduled(node)) {
544                         sched_add_after(sched_prev(node), load);
545                         sched_add_after(load, proj);
546
547                         sched_remove(node);
548                 }
549
550                 /* copy the register from the old node to the new Load */
551                 reg = arch_get_irn_register(node);
552                 arch_set_irn_register(load, reg);
553
554                 exchange(node, proj);
555         }
556 }
557
558 /**
559  * Some stuff to do immediately after register allocation
560  */
561 static void ppc32_after_ra(void *self) {
562         ppc32_code_gen_t *cg = self;
563         be_coalesce_spillslots(cg->birg);
564         irg_walk_blkwise_graph(cg->irg, NULL, ppc32_transform_spill, NULL);
565 }
566
567 /**
568  * Emits the code, closes the output file and frees
569  * the code generator interface.
570  */
571 static void ppc32_emit_and_done(void *self) {
572         ppc32_code_gen_t *cg = self;
573         ir_graph         *irg = cg->irg;
574
575         dump_ir_block_graph_sched(irg, "-ppc-finished");
576         ppc32_gen_routine(cg, irg);
577
578         cur_reg_set = NULL;
579
580         /* de-allocate code generator */
581         del_set(cg->reg_set);
582         free(self);
583 }
584
585 int is_direct_entity(ir_entity *ent);
586
587 static void *ppc32_cg_init(be_irg_t *birg);
588
589 static const arch_code_generator_if_t ppc32_code_gen_if = {
590         ppc32_cg_init,
591         NULL,                 /* get_pic_base */
592         ppc32_before_abi,
593         ppc32_prepare_graph,
594         NULL,                 /* spill */
595         ppc32_before_sched,   /* before scheduling hook */
596         ppc32_before_ra,      /* before register allocation hook */
597         ppc32_after_ra,
598         ppc32_finish_irg,
599         ppc32_emit_and_done
600 };
601
602 /**
603  * Initializes the code generator.
604  */
605 static void *ppc32_cg_init(be_irg_t *birg) {
606         ppc32_isa_t      *isa = (ppc32_isa_t *)birg->main_env->arch_env;
607         ppc32_code_gen_t *cg  = XMALLOC(ppc32_code_gen_t);
608
609         cg->impl      = &ppc32_code_gen_if;
610         cg->irg       = birg->irg;
611         cg->reg_set   = new_set(ppc32_cmp_irn_reg_assoc, 1024);
612         cg->isa       = isa;
613         cg->birg      = birg;
614         cg->area_size = 0;
615         cg->area      = NULL;
616         cg->start_succ_block = NULL;
617         cg->blk_sched = NULL;
618         FIRM_DBG_REGISTER(cg->mod, "firm.be.ppc.cg");
619
620         cur_reg_set = cg->reg_set;
621
622         return (arch_code_generator_t *)cg;
623 }
624
625
626
627 /*****************************************************************
628  *  ____             _                  _   _____  _____
629  * |  _ \           | |                | | |_   _|/ ____|  /\
630  * | |_) | __ _  ___| | _____ _ __   __| |   | | | (___   /  \
631  * |  _ < / _` |/ __| |/ / _ \ '_ \ / _` |   | |  \___ \ / /\ \
632  * | |_) | (_| | (__|   <  __/ | | | (_| |  _| |_ ____) / ____ \
633  * |____/ \__,_|\___|_|\_\___|_| |_|\__,_| |_____|_____/_/    \_\
634  *
635  *****************************************************************/
636
637 static ppc32_isa_t ppc32_isa_template = {
638         {
639                 &ppc32_isa_if,           /* isa interface */
640                 &ppc32_gp_regs[REG_R1],  /* stack pointer */
641                 &ppc32_gp_regs[REG_R31], /* base pointer */
642                 -1,                      /* stack is decreasing */
643                 2,                       /* power of two stack alignment for calls, 2^2 == 4 */
644                 NULL,                    /* main environment */
645                 7,                       /* spill costs */
646                 5,                       /* reload costs */
647         },
648         NULL                    /* symbol set */
649 };
650
651 /**
652  * Collects all SymConsts which need to be accessed "indirectly"
653  *
654  * @param node    the firm node
655  * @param env     the symbol set
656  */
657 static void ppc32_collect_symconsts_walk(ir_node *node, void *env) {
658         pset *symbol_set = env;
659
660         if (is_SymConst(node)) {
661                 ir_entity *ent = get_SymConst_entity(node);
662                 set_entity_backend_marked(ent, 1);
663                 if (! is_direct_entity(ent))
664                         pset_insert_ptr(symbol_set, ent);
665         }
666 }
667
668 /**
669  * Initializes the backend ISA and opens the output file.
670  */
671 static arch_env_t *ppc32_init(FILE *file_handle) {
672         static int inited = 0;
673         ppc32_isa_t *isa;
674         int i;
675
676         if (inited)
677                 return NULL;
678
679         isa = XMALLOC(ppc32_isa_t);
680         memcpy(isa, &ppc32_isa_template, sizeof(*isa));
681
682         be_emit_init(file_handle);
683
684         ppc32_register_init();
685         ppc32_create_opcodes(&ppc32_irn_ops);
686
687         inited = 1;
688
689         isa->symbol_set = pset_new_ptr(8);
690         for (i = 0; i < get_irp_n_irgs(); ++i) {
691                 ir_graph *irg = get_irp_irg(i);
692                 irg_walk_blkwise_graph(irg, NULL, ppc32_collect_symconsts_walk, isa->symbol_set);
693         }
694
695         /* we mark referenced global entities, so we can only emit those which
696          * are actually referenced. (Note: you mustn't use the type visited flag
697          * elsewhere in the backend)
698          */
699         inc_master_type_visited();
700
701         return &isa->arch_env;
702 }
703
704 static void ppc32_dump_indirect_symbols(ppc32_isa_t *isa) {
705         ir_entity *ent;
706
707         foreach_pset(isa->symbol_set, ent) {
708                 const char *ld_name = get_entity_ld_name(ent);
709                 be_emit_irprintf(".non_lazy_symbol_pointer\n%s:\n\t.indirect_symbol _%s\n\t.long 0\n\n", ld_name, ld_name);
710                 be_emit_write_line();
711         }
712 }
713
714 /**
715  * Closes the output file and frees the ISA structure.
716  */
717 static void ppc32_done(void *self) {
718         ppc32_isa_t *isa = self;
719
720         be_gas_emit_decls(isa->arch_env.main_env, 1);
721         be_gas_emit_switch_section(GAS_SECTION_DATA);
722         ppc32_dump_indirect_symbols(isa);
723
724         be_emit_exit();
725         del_pset(isa->symbol_set);
726
727         free(self);
728 }
729
730
731
732 static unsigned ppc32_get_n_reg_class(const void *self) {
733         (void) self;
734         return N_CLASSES;
735 }
736
737 static const arch_register_class_t *ppc32_get_reg_class(const void *self,
738                                                         unsigned i) {
739         (void) self;
740         assert(i < N_CLASSES && "Invalid ppc register class requested.");
741         return &ppc32_reg_classes[i];
742 }
743
744
745
746 /**
747  * Get the register class which shall be used to store a value of a given mode.
748  * @param self The this pointer.
749  * @param mode The mode in question.
750  * @return A register class which can hold values of the given mode.
751  */
752 const arch_register_class_t *ppc32_get_reg_class_for_mode(const void *self, const ir_mode *mode) {
753         (void) self;
754         if (mode_is_float(mode))
755                 return &ppc32_reg_classes[CLASS_ppc32_fp];
756         else
757                 return &ppc32_reg_classes[CLASS_ppc32_gp];
758 }
759
760
761 /**
762  * Get the ABI restrictions for procedure calls.
763  * @param self        The this pointer.
764  * @param method_type The type of the method (procedure) in question.
765  * @param abi         The abi object to be modified
766  */
767 static void ppc32_get_call_abi(const void *self, ir_type *method_type, be_abi_call_t *abi) {
768         ir_type  *tp;
769         ir_mode  *mode;
770         int       i, n = get_method_n_params(method_type);
771         int               stackoffs = 0, lastoffs = 0, stackparamsize;
772
773         int               gpregi = REG_R3;
774         int               fpregi = REG_F1;
775
776         const arch_register_t *reg;
777         be_abi_call_flags_t call_flags = { { 0, 0, 1, 0, 0, 0, 1 } };
778
779         (void) self;
780         if(get_type_visibility(method_type)!=visibility_external_allocated)
781                 call_flags.bits.call_has_imm = 1;
782
783         /* set stack parameter passing style */
784         be_abi_call_set_flags(abi, call_flags, &ppc32_abi_callbacks);
785
786         for (i = 0; i < n; i++) {
787                 tp   = get_method_param_type(method_type, i);
788                 mode = get_type_mode(tp);
789                 if(is_atomic_type(tp))
790                 {
791                         if(mode_is_float(mode))
792                         {
793                                 if(fpregi <= REG_F13)
794                                 {
795                                         if(get_mode_size_bits(mode) == 32) gpregi++, stackparamsize=4;
796                                         else gpregi += 2, stackparamsize=8;                                                             // mode == irm_D
797                                         reg = &ppc32_fp_regs[fpregi++];
798                                 }
799                                 else
800                                 {
801                                         if(get_mode_size_bits(mode) == 32) stackparamsize=4;
802                                         else stackparamsize=8;                                                          // mode == irm_D
803                                         reg = NULL;
804                                 }
805                         }
806                         else
807                         {
808                                 if(gpregi <= REG_R10)
809                                         reg = &ppc32_gp_regs[gpregi++];
810                                 else
811                                         reg = NULL;
812                                 stackparamsize=4;
813                         }
814
815                         if(reg)
816                                 be_abi_call_param_reg(abi, i, reg);
817                         else
818                         {
819                                 be_abi_call_param_stack(abi, i, mode, 4, stackoffs - lastoffs, 0);
820                                 lastoffs = stackoffs+stackparamsize;
821                         }
822                         stackoffs += stackparamsize;
823                 }
824                 else
825                 {
826                         be_abi_call_param_stack(abi, i, mode, 4, stackoffs - lastoffs, 0);
827                         stackoffs += (get_type_size_bytes(tp)+3) & -4;
828                         lastoffs = stackoffs;
829                 }
830         }
831
832         /* explain where result can be found if any */
833         if (get_method_n_ress(method_type) > 0) {
834                 tp   = get_method_res_type(method_type, 0);
835                 mode = get_type_mode(tp);
836
837                 be_abi_call_res_reg(abi, 0,
838                         mode_is_float(mode) ? &ppc32_fp_regs[REG_F1] : &ppc32_gp_regs[REG_R3]);
839         }
840 }
841
842 int ppc32_to_appear_in_schedule(void *block_env, const ir_node *irn) {
843         (void) block_env;
844         if(!is_ppc32_irn(irn))
845                 return -1;
846
847         return 1;
848 }
849
850 /**
851  * Initializes the code generator interface.
852  */
853 static const arch_code_generator_if_t *ppc32_get_code_generator_if(void *self) {
854         (void) self;
855         return &ppc32_code_gen_if;
856 }
857
858 list_sched_selector_t ppc32_sched_selector;
859
860 /**
861  * Returns the reg_pressure scheduler with to_appear_in_schedule() overloaded
862  */
863 static const list_sched_selector_t *ppc32_get_list_sched_selector(const void *self, list_sched_selector_t *selector) {
864         (void) self;
865         (void) selector;
866         ppc32_sched_selector = trivial_selector;
867         ppc32_sched_selector.to_appear_in_schedule = ppc32_to_appear_in_schedule;
868         return &ppc32_sched_selector;
869 }
870
871 static const ilp_sched_selector_t *ppc32_get_ilp_sched_selector(const void *self) {
872         (void) self;
873         return NULL;
874 }
875
876 /**
877  * Returns the necessary byte alignment for storing a register of given class.
878  */
879 static int ppc32_get_reg_class_alignment(const void *self, const arch_register_class_t *cls) {
880         ir_mode *mode = arch_register_class_mode(cls);
881         (void) self;
882
883         return get_mode_size_bytes(mode);
884 }
885
886 static const be_execution_unit_t ***ppc32_get_allowed_execution_units(const void *self, const ir_node *irn) {
887         (void) self;
888         (void) irn;
889         /* TODO */
890         panic("Unimplemented ppc32_get_allowed_execution_units()");
891         return NULL;
892 }
893
894 static const be_machine_t *ppc32_get_machine(const void *self) {
895         (void) self;
896         /* TODO */
897         panic("Unimplemented ppc32_get_machine()");
898         return NULL;
899 }
900
901 /**
902  * Return irp irgs in the desired order.
903  */
904 static ir_graph **ppc32_get_irg_list(const void *self, ir_graph ***irg_list) {
905         (void) self;
906         (void) irg_list;
907         return NULL;
908 }
909
910 /**
911  * Returns the libFirm configuration parameter for this backend.
912  */
913 static const backend_params *ppc32_get_libfirm_params(void) {
914         static backend_params p = {
915                 1,     /* need dword lowering */
916                 0,     /* don't support inline assembler yet */
917                 0,     /* no immediate floating point mode. */
918                 NULL,  /* no additional opcodes */
919                 NULL,  /* will be set later */
920                 NULL,  /* but yet no creator function */
921                 NULL,  /* context for create_intrinsic_fkt */
922                 NULL,  /* no if conversion settings */
923                 NULL   /* no immediate fp mode */
924         };
925
926         return &p;
927 }
928
929 static asm_constraint_flags_t ppc32_parse_asm_constraint(const void *self, const char **c)
930 {
931         /* no asm support yet */
932         (void) self;
933         (void) c;
934         return ASM_CONSTRAINT_FLAG_INVALID;
935 }
936
937 static int ppc32_is_valid_clobber(const void *self, const char *clobber)
938 {
939         /* no asm support yet */
940         (void) self;
941         (void) clobber;
942         return 0;
943 }
944
945 const arch_isa_if_t ppc32_isa_if = {
946         ppc32_init,
947         ppc32_done,
948         ppc32_get_n_reg_class,
949         ppc32_get_reg_class,
950         ppc32_get_reg_class_for_mode,
951         ppc32_get_call_abi,
952         ppc32_get_code_generator_if,
953         ppc32_get_list_sched_selector,
954         ppc32_get_ilp_sched_selector,
955         ppc32_get_reg_class_alignment,
956         ppc32_get_libfirm_params,
957         ppc32_get_allowed_execution_units,
958         ppc32_get_machine,
959         ppc32_get_irg_list,
960         NULL,                 /* mark remat */
961         ppc32_parse_asm_constraint,
962         ppc32_is_valid_clobber
963 };
964
965 void be_init_arch_ppc32(void)
966 {
967         be_register_isa_if("ppc32", &ppc32_isa_if);
968 }
969
970 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ppc32);