cleanup beabi so it doesn't need its own obstack anymore
[libfirm] / ir / be / mips / bearch_mips.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   The main mips backend driver file.
23  * @author  Matthias Braun, Mehdi
24  * @version $Id$
25  */
26 #include "config.h"
27
28 #include "pseudo_irg.h"
29 #include "irgwalk.h"
30 #include "irprog.h"
31 #include "irprintf.h"
32 #include "ircons.h"
33 #include "irgmod.h"
34 #include "irgopt.h"
35 #include "irgwalk.h"
36 #include "iredges.h"
37 #include "irdump.h"
38 #include "irextbb.h"
39 #include "irtools.h"
40 #include "error.h"
41
42 #include "bitset.h"
43 #include "debug.h"
44
45 #include "../bearch.h"
46 #include "../benode.h"
47 #include "../belower.h"
48 #include "../besched.h"
49 #include "../beblocksched.h"
50 #include "../beirg.h"
51 #include "be.h"
52 #include "../beabi.h"
53 #include "../bemachine.h"
54 #include "../bemodule.h"
55 #include "../bespillslots.h"
56 #include "../beemitter.h"
57 #include "../begnuas.h"
58
59 #include "bearch_mips_t.h"
60
61 #include "mips_new_nodes.h"
62 #include "gen_mips_regalloc_if.h"
63 #include "mips_transform.h"
64 #include "mips_emitter.h"
65 #include "mips_map_regs.h"
66 #include "mips_util.h"
67 #include "mips_scheduler.h"
68
69 #define DEBUG_MODULE "firm.be.mips.isa"
70
71 /* TODO: ugly, but we need it to get access to the registers assigned to Phi nodes */
72 static set *cur_reg_set = NULL;
73
74 /**************************************************
75  *                         _ _              _  __
76  *                        | | |            (_)/ _|
77  *  _ __ ___  __ _    __ _| | | ___   ___   _| |_
78  * | '__/ _ \/ _` |  / _` | | |/ _ \ / __| | |  _|
79  * | | |  __/ (_| | | (_| | | | (_) | (__  | | |
80  * |_|  \___|\__, |  \__,_|_|_|\___/ \___| |_|_|
81  *            __/ |
82  *           |___/
83  **************************************************/
84
85 static arch_irn_class_t mips_classify(const ir_node *irn)
86 {
87         (void) irn;
88         return 0;
89 }
90
91 int mips_is_Load(const ir_node *node)
92 {
93         return is_mips_lw(node) || is_mips_lh(node) || is_mips_lhu(node) ||
94                 is_mips_lb(node) || is_mips_lbu(node);
95 }
96
97 int mips_is_Store(const ir_node *node)
98 {
99         return is_mips_sw(node) || is_mips_sh(node) || is_mips_sb(node);
100 }
101
102 static ir_entity *mips_get_frame_entity(const ir_node *node)
103 {
104         const mips_load_store_attr_t *attr;
105
106         if(!is_mips_irn(node))
107                 return NULL;
108         if(!mips_is_Load(node) && !mips_is_Store(node))
109                 return NULL;
110
111         attr = get_mips_load_store_attr_const(node);
112         return attr->stack_entity;
113 }
114
115 static void mips_set_frame_entity(ir_node *node, ir_entity *entity)
116 {
117         mips_load_store_attr_t *attr;
118
119         if(!is_mips_irn(node)) {
120                 panic("trying to set frame entity on non load/store node %+F", node);
121         }
122         if(!mips_is_Load(node) && !mips_is_Store(node)) {
123                 panic("trying to set frame entity on non load/store node %+F", node);
124         }
125
126         attr = get_irn_generic_attr(node);
127         attr->stack_entity = entity;
128 }
129
130 /**
131  * This function is called by the generic backend to correct offsets for
132  * nodes accessing the stack.
133  */
134 static void mips_set_frame_offset(ir_node *node, int offset)
135 {
136         mips_load_store_attr_t *attr;
137
138         if(!is_mips_irn(node)) {
139                 panic("trying to set frame offset on non load/store node %+F", node);
140         }
141         if(!mips_is_Load(node) && !mips_is_Store(node)) {
142                 panic("trying to set frame offset on non load/store node %+F", node);
143         }
144
145         attr = get_irn_generic_attr(node);
146         attr->offset += offset;
147
148         if(attr->offset < -32768 || attr->offset > 32767) {
149                 panic("Out of stack space! (mips supports only 16bit offsets)");
150         }
151 }
152
153 static int mips_get_sp_bias(const ir_node *irn)
154 {
155         (void) irn;
156         return 0;
157 }
158
159 /* fill register allocator interface */
160
161 static const arch_irn_ops_t mips_irn_ops = {
162         get_mips_in_req,
163         mips_classify,
164         mips_get_frame_entity,
165         mips_set_frame_entity,
166         mips_set_frame_offset,
167         mips_get_sp_bias,
168         NULL,    /* get_inverse             */
169         NULL,    /* get_op_estimated_cost   */
170         NULL,    /* possible_memory_operand */
171         NULL,    /* perform_memory_operand  */
172 };
173
174 /**************************************************
175  *                _                         _  __
176  *               | |                       (_)/ _|
177  *   ___ ___   __| | ___  __ _  ___ _ __    _| |_
178  *  / __/ _ \ / _` |/ _ \/ _` |/ _ \ '_ \  | |  _|
179  * | (_| (_) | (_| |  __/ (_| |  __/ | | | | | |
180  *  \___\___/ \__,_|\___|\__, |\___|_| |_| |_|_|
181  *                        __/ |
182  *                       |___/
183  **************************************************/
184
185 /**
186  * Transforms the standard firm graph into
187  * a mips firm graph
188  */
189 static void mips_prepare_graph(void *self) {
190         mips_code_gen_t *cg = self;
191
192         /* do local optimizations */
193         optimize_graph_df(cg->irg);
194
195         /* TODO: we often have dead code reachable through out-edges here. So for
196          * now we rebuild edges (as we need correct user count for code selection)
197          */
198 #if 1
199         edges_deactivate(cg->irg);
200         edges_activate(cg->irg);
201 #endif
202
203         // walk the graph and transform firm nodes into mips nodes where possible
204         mips_transform_graph(cg);
205         dump_ir_block_graph_sched(cg->irg, "-transformed");
206
207         /* do local optimizations (mainly CSE) */
208         optimize_graph_df(cg->irg);
209
210         /* do code placement, to optimize the position of constants */
211         place_code(cg->irg);
212
213         be_dump(cg->irg, "-place", dump_ir_block_graph_sched);
214 }
215
216 /**
217  * Called immediately before emit phase.
218  */
219 static void mips_finish_irg(void *self) {
220         mips_code_gen_t *cg = self;
221         ir_graph        *irg = cg->irg;
222
223         /* create block schedule, this also removes empty blocks which might
224          * produce critical edges */
225         cg->block_schedule = be_create_block_schedule(irg, cg->birg->exec_freq);
226
227         dump_ir_block_graph_sched(irg, "-mips-finished");
228 }
229
230
231 static void mips_before_ra(void *self)
232 {
233         (void) self;
234 }
235
236 static void mips_after_ra(void* self)
237 {
238         mips_code_gen_t *cg = self;
239         be_coalesce_spillslots(cg->birg);
240         irg_walk_blkwise_graph(cg->irg, NULL, mips_after_ra_walker, self);
241 }
242
243 /**
244  * Emits the code, closes the output file and frees
245  * the code generator interface.
246  */
247 static void mips_emit_and_done(void *self)
248 {
249         mips_code_gen_t *cg  = self;
250         ir_graph        *irg = cg->irg;
251         (void) self;
252
253         mips_gen_routine(cg, irg);
254
255         cur_reg_set = NULL;
256
257         /* de-allocate code generator */
258         del_set(cg->reg_set);
259         free(cg);
260 }
261
262 static void *mips_cg_init(be_irg_t *birg);
263
264 static const arch_code_generator_if_t mips_code_gen_if = {
265         mips_cg_init,
266         NULL,                /* get_pic_base */
267         NULL,                /* before abi introduce */
268         mips_prepare_graph,
269         NULL,                /* spill */
270         mips_before_ra,      /* before register allocation hook */
271         mips_after_ra,
272         mips_finish_irg,
273         mips_emit_and_done
274 };
275
276 /**
277  * Initializes the code generator.
278  */
279 static void *mips_cg_init(be_irg_t *birg)
280 {
281         const arch_env_t *arch_env = be_get_birg_arch_env(birg);
282         mips_isa_t       *isa      = (mips_isa_t *) arch_env;
283         mips_code_gen_t  *cg       = XMALLOCZ(mips_code_gen_t);
284
285         cg->impl     = &mips_code_gen_if;
286         cg->irg      = be_get_birg_irg(birg);
287         cg->reg_set  = new_set(mips_cmp_irn_reg_assoc, 1024);
288         cg->isa      = isa;
289         cg->birg     = birg;
290
291         cur_reg_set = cg->reg_set;
292
293         isa->cg = cg;
294
295         return (arch_code_generator_t *)cg;
296 }
297
298
299 /*****************************************************************
300  *  ____             _                  _   _____  _____
301  * |  _ \           | |                | | |_   _|/ ____|  /\
302  * | |_) | __ _  ___| | _____ _ __   __| |   | | | (___   /  \
303  * |  _ < / _` |/ __| |/ / _ \ '_ \ / _` |   | |  \___ \ / /\ \
304  * | |_) | (_| | (__|   <  __/ | | | (_| |  _| |_ ____) / ____ \
305  * |____/ \__,_|\___|_|\_\___|_| |_|\__,_| |_____|_____/_/    \_\
306  *
307  *****************************************************************/
308
309 static mips_isa_t mips_isa_template = {
310         {
311                 &mips_isa_if,
312                 &mips_gp_regs[REG_SP],
313                 &mips_gp_regs[REG_FP],
314                 &mips_reg_classes[CLASS_mips_gp],
315                 -1,             /* stack direction */
316                 2,      /* power of two stack alignment for calls, 2^2 == 4 */
317                 NULL,   /* main environment */
318                 7,      /* spill costs */
319                 5,      /* reload costs */
320         },
321         NULL,          /* cg */
322 };
323
324 /**
325  * Initializes the backend ISA and opens the output file.
326  */
327 static arch_env_t *mips_init(FILE *file_handle) {
328         static int inited = 0;
329         mips_isa_t *isa;
330
331         if(inited)
332                 return NULL;
333         inited = 1;
334
335         isa = XMALLOC(mips_isa_t);
336         memcpy(isa, &mips_isa_template, sizeof(isa[0]));
337
338         be_emit_init(file_handle);
339
340         mips_register_init();
341         mips_create_opcodes(&mips_irn_ops);
342         // mips_init_opcode_transforms();
343
344         /* we mark referenced global entities, so we can only emit those which
345          * are actually referenced. (Note: you mustn't use the type visited flag
346          * elsewhere in the backend)
347          */
348         inc_master_type_visited();
349
350         return &isa->arch_env;
351 }
352
353 /**
354  * Closes the output file and frees the ISA structure.
355  */
356 static void mips_done(void *self)
357 {
358         mips_isa_t *isa = self;
359
360         be_gas_emit_decls(isa->arch_env.main_env, 1);
361
362         be_emit_exit();
363         free(isa);
364 }
365
366 static unsigned mips_get_n_reg_class(void)
367 {
368         return N_CLASSES;
369 }
370
371 static const arch_register_class_t *mips_get_reg_class(unsigned i)
372 {
373         assert(i < N_CLASSES);
374         return &mips_reg_classes[i];
375 }
376
377
378
379 /**
380  * Get the register class which shall be used to store a value of a given mode.
381  * @param self The this pointer.
382  * @param mode The mode in question.
383  * @return A register class which can hold values of the given mode.
384  */
385 const arch_register_class_t *mips_get_reg_class_for_mode(const ir_mode *mode)
386 {
387         (void) mode;
388         ASSERT_NO_FLOAT(mode);
389         return &mips_reg_classes[CLASS_mips_gp];
390 }
391
392 typedef struct {
393         be_abi_call_flags_bits_t flags;
394         const arch_env_t *arch_env;
395         ir_graph *irg;
396         // do special handling to support debuggers
397         int debug;
398 } mips_abi_env_t;
399
400 static void *mips_abi_init(const be_abi_call_t *call, const arch_env_t *arch_env, ir_graph *irg)
401 {
402         mips_abi_env_t *env    = XMALLOC(mips_abi_env_t);
403         be_abi_call_flags_t fl = be_abi_call_get_flags(call);
404         env->flags             = fl.bits;
405         env->irg               = irg;
406         env->arch_env          = arch_env;
407         env->debug             = 1;
408         return env;
409 }
410
411 static const arch_register_t *mips_abi_prologue(void *self, ir_node** mem, pmap *reg_map, int *stack_bias)
412 {
413         mips_abi_env_t *env = self;
414         ir_graph *irg = env->irg;
415         ir_node *block = get_irg_start_block(irg);
416         ir_node *sp = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_SP]);
417         ir_node *fp = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_FP]);
418         int initialstackframesize;
419
420         (void) stack_bias;
421
422         if (env->debug) {
423                 /*
424                  * The calling conventions wants a stack frame of at least 24bytes size with
425                  *   a0-a3 saved in offset 0-12
426                  *   fp saved in offset 16
427                  *   ra saved in offset 20
428                  */
429                 ir_node *mm[6];
430                 ir_node *sync, *reg, *store;
431                 initialstackframesize = 24;
432
433                 // - setup first part of stackframe
434                 sp = new_bd_mips_addu(NULL, block, sp,
435                                       mips_create_Immediate(initialstackframesize));
436                 arch_set_irn_register(sp, &mips_gp_regs[REG_SP]);
437                 panic("FIXME Use IncSP or set register requirement with ignore");
438
439                 /* TODO: where to get an edge with a0-a3
440                 int i;
441                 for(i = 0; i < 4; ++i) {
442                         ir_node *reg = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_A0 + i]);
443                         ir_node *store = new_bd_mips_store_r(dbg, block, *mem, sp, reg, mode_T);
444                         attr = get_mips_attr(store);
445                         attr->load_store_mode = mode_Iu;
446                         attr->tv = new_tarval_from_long(i * 4, mode_Is);
447
448                         mm[i] = new_r_Proj(irg, block, store, mode_M, pn_Store_M);
449                 }
450                 */
451
452                 reg = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_FP]);
453                 store = new_bd_mips_sw(NULL, block, sp, reg, *mem, NULL, 16);
454
455                 mm[4] = store;
456
457                 reg = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_RA]);
458                 store = new_bd_mips_sw(NULL, block, sp, reg, *mem, NULL, 20);
459
460                 mm[5] = store;
461
462                 /* Note: ideally we would route these mem edges directly towards the
463                  * epilogue, but this is currently not supported so we sync all mems
464                  * together */
465                 sync = new_r_Sync(block, 2, mm+4);
466                 *mem = sync;
467         } else {
468                 ir_node *reg, *store;
469                 initialstackframesize = 4;
470
471                 // save old framepointer
472                 sp = new_bd_mips_addu(NULL, block, sp,
473                                       mips_create_Immediate(-initialstackframesize));
474                 arch_set_irn_register(sp, &mips_gp_regs[REG_SP]);
475                 panic("FIXME Use IncSP or set register requirement with ignore");
476
477                 reg = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_FP]);
478                 store = new_bd_mips_sw(NULL, block, sp, reg, *mem, NULL, 0);
479
480                 *mem = store;
481         }
482
483         // setup framepointer
484         fp = new_bd_mips_addu(NULL, block, sp,
485                               mips_create_Immediate(-initialstackframesize));
486         arch_set_irn_register(fp, &mips_gp_regs[REG_FP]);
487         panic("FIXME Use IncSP or set register requirement with ignore");
488
489         be_abi_reg_map_set(reg_map, &mips_gp_regs[REG_FP], fp);
490         be_abi_reg_map_set(reg_map, &mips_gp_regs[REG_SP], sp);
491
492         return &mips_gp_regs[REG_SP];
493 }
494
495 static void mips_abi_epilogue(void *self, ir_node *block, ir_node **mem, pmap *reg_map)
496 {
497         mips_abi_env_t   *env = self;
498
499         ir_node *sp = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_SP]);
500         ir_node *fp = be_abi_reg_map_get(reg_map, &mips_gp_regs[REG_FP]);
501         ir_node *load;
502         int initial_frame_size = env->debug ? 24 : 4;
503         int fp_save_offset = env->debug ? 16 : 0;
504
505         // copy fp to sp
506         sp = new_bd_mips_or(NULL, block, fp, mips_create_zero());
507         arch_set_irn_register(sp, &mips_gp_regs[REG_SP]);
508         panic("FIXME Use be_Copy or set register requirement with ignore");
509
510         // 1. restore fp
511         load = new_bd_mips_lw(NULL, block, sp, *mem, NULL,
512                               fp_save_offset - initial_frame_size);
513         panic("FIXME register requirement with ignore");
514
515         fp = new_r_Proj(block, load, mode_Iu, pn_mips_lw_res);
516         *mem = new_r_Proj(block, load, mode_Iu, pn_mips_lw_M);
517         arch_set_irn_register(fp, &mips_gp_regs[REG_FP]);
518
519         be_abi_reg_map_set(reg_map, &mips_gp_regs[REG_FP], fp);
520         be_abi_reg_map_set(reg_map, &mips_gp_regs[REG_SP], sp);
521 }
522
523 /**
524  * Produces the type which sits between the stack args and the locals on the stack.
525  * it will contain the return address and space to store the old frame pointer.
526  * @return The Firm type modelling the ABI between type.
527  */
528 static ir_type *mips_abi_get_between_type(void *self) {
529         mips_abi_env_t *env = self;
530
531         static ir_type *debug_between_type = NULL;
532         static ir_type *opt_between_type = NULL;
533         static ir_entity *old_fp_ent    = NULL;
534
535         if(env->debug && debug_between_type == NULL) {
536                 ir_entity *a0_ent, *a1_ent, *a2_ent, *a3_ent;
537                 ir_entity *ret_addr_ent;
538                 ir_type *ret_addr_type = new_type_primitive(new_id_from_str("return_addr"), mode_P);
539                 ir_type *old_fp_type   = new_type_primitive(new_id_from_str("fp"), mode_P);
540                 ir_type *old_param_type = new_type_primitive(new_id_from_str("param"), mode_Iu);
541
542                 debug_between_type     = new_type_class(new_id_from_str("mips_between_type"));
543                 a0_ent                             = new_entity(debug_between_type, new_id_from_str("a0_ent"), old_param_type);
544                 a1_ent                             = new_entity(debug_between_type, new_id_from_str("a1_ent"), old_param_type);
545                 a2_ent                             = new_entity(debug_between_type, new_id_from_str("a2_ent"), old_param_type);
546                 a3_ent                             = new_entity(debug_between_type, new_id_from_str("a3_ent"), old_param_type);
547                 old_fp_ent             = new_entity(debug_between_type, new_id_from_str("old_fp"), old_fp_type);
548                 ret_addr_ent           = new_entity(debug_between_type, new_id_from_str("ret_addr"), ret_addr_type);
549
550                 set_entity_offset(a0_ent, 0);
551                 set_entity_offset(a1_ent, 4);
552                 set_entity_offset(a2_ent, 8);
553                 set_entity_offset(a3_ent, 12);
554                 set_entity_offset(old_fp_ent, 16);
555                 set_entity_offset(ret_addr_ent, 20);
556
557                 set_type_size_bytes(debug_between_type, 24);
558         } else if(!env->debug && opt_between_type == NULL) {
559                 ir_type *old_fp_type   = new_type_primitive(new_id_from_str("fp"), mode_P);
560                 ir_entity *old_fp_ent;
561
562                 opt_between_type       = new_type_class(new_id_from_str("mips_between_type"));
563                 old_fp_ent             = new_entity(opt_between_type, new_id_from_str("old_fp"), old_fp_type);
564                 set_entity_offset(old_fp_ent, 0);
565                 set_type_size_bytes(opt_between_type, 4);
566         }
567
568         return env->debug ? debug_between_type : opt_between_type;
569 }
570
571 static const be_abi_callbacks_t mips_abi_callbacks = {
572         mips_abi_init,
573         free,
574         mips_abi_get_between_type,
575         mips_abi_prologue,
576         mips_abi_epilogue,
577 };
578
579 /**
580  * Get the ABI restrictions for procedure calls.
581  * @param self        The this pointer.
582  * @param method_type The type of the method (procedure) in question.
583  * @param abi         The abi object to be modified
584  */
585 static void mips_get_call_abi(const void *self, ir_type *method_type,
586                               be_abi_call_t *abi)
587 {
588         ir_type  *tp;
589         ir_mode  *mode;
590         int       n = get_method_n_params(method_type);
591         int result_count;
592         int       i;
593         ir_mode **modes;
594         const arch_register_t *reg;
595         be_abi_call_flags_t call_flags;
596         (void) self;
597
598         memset(&call_flags, 0, sizeof(call_flags));
599         call_flags.bits.left_to_right         = 0;
600         call_flags.bits.store_args_sequential = 0;
601         call_flags.bits.try_omit_fp           = 1;
602         call_flags.bits.fp_free               = 0;
603         call_flags.bits.call_has_imm          = 1;
604
605         /* set stack parameter passing style */
606         be_abi_call_set_flags(abi, call_flags, &mips_abi_callbacks);
607
608         /* collect the mode for each type */
609         modes = ALLOCAN(ir_mode*, n);
610         for (i = 0; i < n; i++) {
611                 tp       = get_method_param_type(method_type, i);
612                 modes[i] = get_type_mode(tp);
613         }
614
615         // assigns parameters to registers or stack
616         for (i = 0; i < n; i++) {
617                 // first 4 params in $a0-$a3, the others on the stack
618                 if(i < 4) {
619                         reg = &mips_gp_regs[REG_A0 + i];
620                         be_abi_call_param_reg(abi, i, reg);
621                 } else {
622                         /* default: all parameters on stack */
623                         be_abi_call_param_stack(abi, i, modes[i], 4, 0, 0);
624                 }
625         }
626
627         /* set return register */
628         /* default: return value is in R0 (and maybe R1) */
629         result_count = get_method_n_ress(method_type);
630         assert(result_count <= 2 && "More than 2 result values not supported");
631         for(i = 0; i < result_count; ++i) {
632                 const arch_register_t* reg;
633                 tp   = get_method_res_type(method_type, i);
634                 mode = get_type_mode(tp);
635                 ASSERT_NO_FLOAT(mode);
636
637                 reg = &mips_gp_regs[REG_V0 + i];
638                 be_abi_call_res_reg(abi, i, reg);
639         }
640 }
641
642 /**
643  * Initializes the code generator interface.
644  */
645 static const arch_code_generator_if_t *mips_get_code_generator_if(void *self)
646 {
647         (void) self;
648         return &mips_code_gen_if;
649 }
650
651 /**
652  * Returns the necessary byte alignment for storing a register of given class.
653  */
654 static int mips_get_reg_class_alignment(const arch_register_class_t *cls)
655 {
656         ir_mode *mode = arch_register_class_mode(cls);
657         return get_mode_size_bytes(mode);
658 }
659
660 static const be_execution_unit_t ***mips_get_allowed_execution_units(
661                 const ir_node *irn)
662 {
663         (void) irn;
664         /* TODO */
665         panic("Unimplemented mips_get_allowed_execution_units()");
666 }
667
668 static const be_machine_t *mips_get_machine(const void *self)
669 {
670         (void) self;
671         /* TODO */
672         panic("Unimplemented mips_get_machine()");
673 }
674
675 /**
676  * Return irp irgs in the desired order.
677  */
678 static ir_graph **mips_get_irg_list(const void *self, ir_graph ***irg_list)
679 {
680         (void) self;
681         (void) irg_list;
682         return NULL;
683 }
684
685 /**
686  * Returns the libFirm configuration parameter for this backend.
687  */
688 static const backend_params *mips_get_libfirm_params(void) {
689         static backend_params p = {
690                 1,     /* need dword lowering */
691                 0,     /* don't support inline assembler yet */
692                 NULL,  /* will be set later */
693                 NULL,  /* but yet no creator function */
694                 NULL,  /* context for create_intrinsic_fkt */
695                 NULL,  /* no if conversion settings */
696                 NULL,  /* float arithmetic mode (TODO) */
697                 0,     /* no trampoline support: size 0 */
698                 0,     /* no trampoline support: align 0 */
699                 NULL,  /* no trampoline support: no trampoline builder */
700                 4      /* alignment of stack parameter */
701         };
702
703         return &p;
704 }
705
706 static asm_constraint_flags_t mips_parse_asm_constraint(const char **c)
707 {
708         (void) c;
709         return ASM_CONSTRAINT_FLAG_INVALID;
710 }
711
712 static int mips_is_valid_clobber(const char *clobber)
713 {
714         (void) clobber;
715         return 0;
716 }
717
718 const arch_isa_if_t mips_isa_if = {
719         mips_init,
720         mips_done,
721         NULL,               /* handle intrinsics */
722         mips_get_n_reg_class,
723         mips_get_reg_class,
724         mips_get_reg_class_for_mode,
725         mips_get_call_abi,
726         mips_get_code_generator_if,
727         mips_get_list_sched_selector,
728         mips_get_ilp_sched_selector,
729         mips_get_reg_class_alignment,
730         mips_get_libfirm_params,
731         mips_get_allowed_execution_units,
732         mips_get_machine,
733         mips_get_irg_list,
734         NULL,                /* mark remat */
735         mips_parse_asm_constraint,
736         mips_is_valid_clobber
737 };
738
739 void be_init_arch_mips(void)
740 {
741         be_register_isa_if("mips", &mips_isa_if);
742 }
743
744 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_mips);