added declaration for ia32_emit_x87_binop()
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /**
2  * This file implements the IR transformation from firm into
3  * ia32-Firm.
4  *
5  * $Id$
6  */
7
8 #ifdef HAVE_CONFIG_H
9 #include "config.h"
10 #endif
11
12 #include "irargs_t.h"
13 #include "irnode_t.h"
14 #include "irgraph_t.h"
15 #include "irmode_t.h"
16 #include "iropt_t.h"
17 #include "irop_t.h"
18 #include "irprog_t.h"
19 #include "iredges_t.h"
20 #include "irgmod.h"
21 #include "irvrfy.h"
22 #include "ircons.h"
23 #include "dbginfo.h"
24 #include "debug.h"
25
26 #include "../benode_t.h"
27 #include "../besched.h"
28
29 #include "bearch_ia32_t.h"
30
31 #include "ia32_nodes_attr.h"
32 #include "../arch/archop.h"     /* we need this for Min and Max nodes */
33 #include "ia32_transform.h"
34 #include "ia32_new_nodes.h"
35 #include "ia32_map_regs.h"
36
37 #include "gen_ia32_regalloc_if.h"
38
39 #define SFP_SIGN "0x80000000"
40 #define DFP_SIGN "0x8000000000000000"
41 #define SFP_ABS  "0x7FFFFFFF"
42 #define DFP_ABS  "0x7FFFFFFFFFFFFFFF"
43
44 #define TP_SFP_SIGN "ia32_sfp_sign"
45 #define TP_DFP_SIGN "ia32_dfp_sign"
46 #define TP_SFP_ABS  "ia32_sfp_abs"
47 #define TP_DFP_ABS  "ia32_dfp_abs"
48
49 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
50 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
51 #define ENT_SFP_ABS  "IA32_SFP_ABS"
52 #define ENT_DFP_ABS  "IA32_DFP_ABS"
53
54 extern ir_op *get_op_Mulh(void);
55
56 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
57                                                                           ir_node *op1, ir_node *op2, ir_node *mem, ir_mode *mode);
58
59 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
60                                                                          ir_node *op, ir_node *mem, ir_mode *mode);
61
62 typedef enum {
63         ia32_SSIGN, ia32_DSIGN, ia32_SABS, ia32_DABS, ia32_known_const_max
64 } ia32_known_const_t;
65
66 /****************************************************************************************************
67  *                  _        _                        __                           _   _
68  *                 | |      | |                      / _|                         | | (_)
69  *  _ __   ___   __| | ___  | |_ _ __ __ _ _ __  ___| |_ ___  _ __ _ __ ___   __ _| |_ _  ___  _ __
70  * | '_ \ / _ \ / _` |/ _ \ | __| '__/ _` | '_ \/ __|  _/ _ \| '__| '_ ` _ \ / _` | __| |/ _ \| '_ \
71  * | | | | (_) | (_| |  __/ | |_| | | (_| | | | \__ \ || (_) | |  | | | | | | (_| | |_| | (_) | | | |
72  * |_| |_|\___/ \__,_|\___|  \__|_|  \__,_|_| |_|___/_| \___/|_|  |_| |_| |_|\__,_|\__|_|\___/|_| |_|
73  *
74  ****************************************************************************************************/
75
76 /**
77  * Gets the Proj with number pn from irn.
78  */
79 static ir_node *get_proj_for_pn(const ir_node *irn, long pn) {
80         const ir_edge_t *edge;
81         ir_node   *proj;
82         assert(get_irn_mode(irn) == mode_T && "need mode_T");
83
84         foreach_out_edge(irn, edge) {
85                 proj = get_edge_src_irn(edge);
86
87                 if (get_Proj_proj(proj) == pn)
88                         return proj;
89         }
90
91         return NULL;
92 }
93
94 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
95 static ident *gen_fp_known_const(ir_mode *mode, ia32_known_const_t kct) {
96         static const struct {
97                 const char *tp_name;
98                 const char *ent_name;
99                 const char *cnst_str;
100         } names [ia32_known_const_max] = {
101                 { TP_SFP_SIGN, ENT_SFP_SIGN, SFP_SIGN },        /* ia32_SSIGN */
102                 { TP_DFP_SIGN, ENT_DFP_SIGN, DFP_SIGN },        /* ia32_DSIGN */
103                 { TP_SFP_ABS,  ENT_SFP_ABS,  SFP_ABS },         /* ia32_SABS */
104                 { TP_DFP_ABS,  ENT_DFP_ABS,  DFP_ABS }          /* ia32_DABS */
105         };
106         static struct entity *ent_cache[ia32_known_const_max];
107
108         const char    *tp_name, *ent_name, *cnst_str;
109         ir_type       *tp;
110         ir_node       *cnst;
111         ir_graph      *rem;
112         entity        *ent;
113         tarval        *tv;
114
115         ent_name = names[kct].ent_name;
116         if (! ent_cache[kct]) {
117                 tp_name  = names[kct].tp_name;
118                 cnst_str = names[kct].cnst_str;
119
120                 tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
121                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
122                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
123
124                 set_entity_ld_ident(ent, get_entity_ident(ent));
125                 set_entity_visibility(ent, visibility_local);
126                 set_entity_variability(ent, variability_constant);
127                 set_entity_allocation(ent, allocation_static);
128
129                 /* we create a new entity here: It's initialization must resist on the
130                     const code irg */
131                 rem = current_ir_graph;
132                 current_ir_graph = get_const_code_irg();
133                 cnst = new_Const(mode, tv);
134                 current_ir_graph = rem;
135
136                 set_atomic_ent_value(ent, cnst);
137
138                 /* cache the entry */
139                 ent_cache[kct] = ent;
140         }
141
142         return get_entity_ident(ent_cache[kct]);
143 }
144
145 #ifndef NDEBUG
146 /**
147  * Prints the old node name on cg obst and returns a pointer to it.
148  */
149 const char *ia32_get_old_node_name(ia32_transform_env_t *env) {
150         ia32_isa_t *isa = (ia32_isa_t *)env->cg->arch_env->isa;
151
152         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", env->irn);
153         obstack_1grow(isa->name_obst, 0);
154         isa->name_obst_size += obstack_object_size(isa->name_obst);
155         return obstack_finish(isa->name_obst);
156 }
157 #endif /* NDEBUG */
158
159 /* determine if one operator is an Imm */
160 static ir_node *get_immediate_op(ir_node *op1, ir_node *op2) {
161         if (op1)
162                 return is_ia32_Cnst(op1) ? op1 : (is_ia32_Cnst(op2) ? op2 : NULL);
163         else return is_ia32_Cnst(op2) ? op2 : NULL;
164 }
165
166 /* determine if one operator is not an Imm */
167 static ir_node *get_expr_op(ir_node *op1, ir_node *op2) {
168         return !is_ia32_Cnst(op1) ? op1 : (!is_ia32_Cnst(op2) ? op2 : NULL);
169 }
170
171
172 /**
173  * Construct a standard binary operation, set AM and immediate if required.
174  *
175  * @param env   The transformation environment
176  * @param op1   The first operand
177  * @param op2   The second operand
178  * @param func  The node constructor function
179  * @return The constructed ia32 node.
180  */
181 static ir_node *gen_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
182         ir_node           *new_op   = NULL;
183         ir_mode           *mode     = env->mode;
184         dbg_info          *dbg      = env->dbg;
185         ir_graph          *irg      = env->irg;
186         ir_node           *block    = env->block;
187         firm_dbg_module_t *mod      = env->mod;
188         ir_node           *noreg_gp = ia32_new_NoReg_gp(env->cg);
189         ir_node           *noreg_fp = ia32_new_NoReg_fp(env->cg);
190         ir_node           *nomem    = new_NoMem();
191         ir_node           *expr_op, *imm_op;
192
193         /* Check if immediate optimization is on and */
194         /* if it's an operation with immediate.      */
195         if (! env->cg->opt.immops) {
196                 expr_op = op1;
197                 imm_op  = NULL;
198         }
199         else if (is_op_commutative(get_irn_op(env->irn))) {
200                 imm_op  = get_immediate_op(op1, op2);
201                 expr_op = get_expr_op(op1, op2);
202         }
203         else {
204                 imm_op  = get_immediate_op(NULL, op2);
205                 expr_op = get_expr_op(op1, op2);
206         }
207
208         assert((expr_op || imm_op) && "invalid operands");
209
210         if (!expr_op) {
211                 /* We have two consts here: not yet supported */
212                 imm_op = NULL;
213         }
214
215         if (mode_is_float(mode)) {
216                 /* floating point operations */
217                 if (imm_op) {
218                         DB((mod, LEVEL_1, "FP with immediate ..."));
219                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_fp, nomem, mode_T);
220                         set_ia32_Immop_attr(new_op, imm_op);
221                         set_ia32_am_support(new_op, ia32_am_None);
222                 }
223                 else {
224                         DB((mod, LEVEL_1, "FP binop ..."));
225                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
226                         set_ia32_am_support(new_op, ia32_am_Source);
227                 }
228         }
229         else {
230                 /* integer operations */
231                 if (imm_op) {
232                         /* This is expr + const */
233                         DB((mod, LEVEL_1, "INT with immediate ..."));
234                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_gp, nomem, mode_T);
235                         set_ia32_Immop_attr(new_op, imm_op);
236
237                         /* set AM support */
238                         set_ia32_am_support(new_op, ia32_am_Dest);
239                 }
240                 else {
241                         DB((mod, LEVEL_1, "INT binop ..."));
242                         /* This is a normal operation */
243                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
244
245                         /* set AM support */
246                         set_ia32_am_support(new_op, ia32_am_Full);
247                 }
248         }
249
250         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
251
252         set_ia32_res_mode(new_op, mode);
253
254         if (is_op_commutative(get_irn_op(env->irn))) {
255                 set_ia32_commutative(new_op);
256         }
257
258         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
259 }
260
261
262
263 /**
264  * Construct a shift/rotate binary operation, sets AM and immediate if required.
265  *
266  * @param env   The transformation environment
267  * @param op1   The first operand
268  * @param op2   The second operand
269  * @param func  The node constructor function
270  * @return The constructed ia32 node.
271  */
272 static ir_node *gen_shift_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
273         ir_node           *new_op = NULL;
274         ir_mode           *mode   = env->mode;
275         dbg_info          *dbg    = env->dbg;
276         ir_graph          *irg    = env->irg;
277         ir_node           *block  = env->block;
278         firm_dbg_module_t *mod    = env->mod;
279         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
280         ir_node           *nomem  = new_NoMem();
281         ir_node           *expr_op, *imm_op;
282         tarval            *tv;
283
284         assert(! mode_is_float(mode) && "Shift/Rotate with float not supported");
285
286         /* Check if immediate optimization is on and */
287         /* if it's an operation with immediate.      */
288         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
289         expr_op = get_expr_op(op1, op2);
290
291         assert((expr_op || imm_op) && "invalid operands");
292
293         if (!expr_op) {
294                 /* We have two consts here: not yet supported */
295                 imm_op = NULL;
296         }
297
298         /* Limit imm_op within range imm8 */
299         if (imm_op) {
300                 tv = get_ia32_Immop_tarval(imm_op);
301
302                 if (tv) {
303                         tv = tarval_mod(tv, new_tarval_from_long(32, mode_Iu));
304                 }
305                 else {
306                         imm_op = NULL;
307                 }
308         }
309
310         /* integer operations */
311         if (imm_op) {
312                 /* This is shift/rot with const */
313                 DB((mod, LEVEL_1, "Shift/Rot with immediate ..."));
314
315                 new_op = func(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
316                 set_ia32_Immop_attr(new_op, imm_op);
317         }
318         else {
319                 /* This is a normal shift/rot */
320                 DB((mod, LEVEL_1, "Shift/Rot binop ..."));
321                 new_op = func(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
322         }
323
324         /* set AM support */
325         set_ia32_am_support(new_op, ia32_am_Dest);
326
327         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
328
329         set_ia32_res_mode(new_op, mode);
330         set_ia32_emit_cl(new_op);
331
332         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
333 }
334
335
336 /**
337  * Construct a standard unary operation, set AM and immediate if required.
338  *
339  * @param env   The transformation environment
340  * @param op    The operand
341  * @param func  The node constructor function
342  * @return The constructed ia32 node.
343  */
344 static ir_node *gen_unop(ia32_transform_env_t *env, ir_node *op, construct_unop_func *func) {
345         ir_node           *new_op = NULL;
346         ir_mode           *mode   = env->mode;
347         dbg_info          *dbg    = env->dbg;
348         firm_dbg_module_t *mod    = env->mod;
349         ir_graph          *irg    = env->irg;
350         ir_node           *block  = env->block;
351         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
352         ir_node           *nomem  = new_NoMem();
353
354         new_op = func(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
355
356         if (mode_is_float(mode)) {
357                 DB((mod, LEVEL_1, "FP unop ..."));
358                 /* floating point operations don't support implicit store */
359                 set_ia32_am_support(new_op, ia32_am_None);
360         }
361         else {
362                 DB((mod, LEVEL_1, "INT unop ..."));
363                 set_ia32_am_support(new_op, ia32_am_Dest);
364         }
365
366         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
367
368         set_ia32_res_mode(new_op, mode);
369
370         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
371 }
372
373
374
375 /**
376  * Creates an ia32 Add with immediate.
377  *
378  * @param env       The transformation environment
379  * @param expr_op   The expression operator
380  * @param const_op  The constant
381  * @return the created ia32 Add node
382  */
383 static ir_node *gen_imm_Add(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
384         ir_node                *new_op     = NULL;
385         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
386         firm_dbg_module_t      *mod        = env->mod;
387         dbg_info               *dbg        = env->dbg;
388         ir_graph               *irg        = env->irg;
389         ir_node                *block      = env->block;
390         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
391         ir_node                *nomem      = new_NoMem();
392         int                     normal_add = 1;
393         tarval_classification_t class_tv, class_negtv;
394
395         /* try to optimize to inc/dec  */
396         if (env->cg->opt.incdec && tv) {
397                 /* optimize tarvals */
398                 class_tv    = classify_tarval(tv);
399                 class_negtv = classify_tarval(tarval_neg(tv));
400
401                 if (class_tv == TV_CLASSIFY_ONE) { /* + 1 == INC */
402                         DB((env->mod, LEVEL_2, "Add(1) to Inc ... "));
403                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
404                         normal_add = 0;
405                 }
406                 else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) { /* + (-1) == DEC */
407                         DB((mod, LEVEL_2, "Add(-1) to Dec ... "));
408                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
409                         normal_add = 0;
410                 }
411         }
412
413         if (normal_add) {
414                 new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
415                 set_ia32_Immop_attr(new_op, const_op);
416         }
417
418         return new_op;
419 }
420
421 /**
422  * Creates an ia32 Add.
423  *
424  * @param dbg       firm node dbg
425  * @param block     the block the new node should belong to
426  * @param op1       first operator
427  * @param op2       second operator
428  * @param mode      node mode
429  * @return the created ia32 Add node
430  */
431 static ir_node *gen_Add(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
432         ir_node  *new_op = NULL;
433         dbg_info *dbg    = env->dbg;
434         ir_mode  *mode   = env->mode;
435         ir_graph *irg    = env->irg;
436         ir_node  *block  = env->block;
437         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
438         ir_node  *nomem  = new_NoMem();
439         ir_node  *expr_op, *imm_op;
440
441         /* Check if immediate optimization is on and */
442         /* if it's an operation with immediate.      */
443         imm_op  = env->cg->opt.immops ? get_immediate_op(op1, op2) : NULL;
444         expr_op = get_expr_op(op1, op2);
445
446         assert((expr_op || imm_op) && "invalid operands");
447
448         if (mode_is_float(mode)) {
449                 if (USE_SSE2(env->cg))
450                         return gen_binop(env, op1, op2, new_rd_ia32_fAdd);
451                 else {
452                         env->cg->used_x87 = 1;
453                         return gen_binop(env, op1, op2, new_rd_ia32_vfadd);
454                 }
455         }
456         else {
457                 /* integer ADD */
458                 if (!expr_op) {
459                         /* No expr_op means, that we have two const - one symconst and */
460                         /* one tarval or another symconst - because this case is not   */
461                         /* covered by constant folding                                 */
462                         /* We need to check for:                                       */
463                         /*  1) symconst + const    -> becomes a LEA                    */
464                         /*  2) symconst + symconst -> becomes a const + LEA as the elf */
465                         /*        linker doesn't support two symconsts                 */
466
467                         if (get_ia32_op_type(op1) == ia32_SymConst && get_ia32_op_type(op2) == ia32_SymConst) {
468                                 /* this is the 2nd case */
469                                 new_op = new_rd_ia32_Lea(dbg, irg, block, op1, noreg, mode);
470                                 set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
471                                 set_ia32_am_flavour(new_op, ia32_am_OB);
472                         }
473                         else {
474                                 /* this is the 1st case */
475                                 new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
476
477                                 if (get_ia32_op_type(op1) == ia32_SymConst) {
478                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op1));
479                                         add_ia32_am_offs(new_op, get_ia32_cnst(op2));
480                                 }
481                                 else {
482                                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
483                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
484                                 }
485                                 set_ia32_am_flavour(new_op, ia32_am_O);
486                         }
487
488                         /* set AM support */
489                         set_ia32_am_support(new_op, ia32_am_Source);
490                         set_ia32_op_type(new_op, ia32_AddrModeS);
491
492                         /* Lea doesn't need a Proj */
493                         return new_op;
494                 }
495                 else if (imm_op) {
496                         /* This is expr + const */
497                         new_op = gen_imm_Add(env, expr_op, imm_op);
498
499                         /* set AM support */
500                         set_ia32_am_support(new_op, ia32_am_Dest);
501                 }
502                 else {
503                         /* This is a normal add */
504                         new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
505
506                         /* set AM support */
507                         set_ia32_am_support(new_op, ia32_am_Full);
508                 }
509         }
510
511         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
512
513         set_ia32_res_mode(new_op, mode);
514
515         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
516 }
517
518
519
520 /**
521  * Creates an ia32 Mul.
522  *
523  * @param dbg       firm node dbg
524  * @param block     the block the new node should belong to
525  * @param op1       first operator
526  * @param op2       second operator
527  * @param mode      node mode
528  * @return the created ia32 Mul node
529  */
530 static ir_node *gen_Mul(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
531         ir_node *new_op;
532
533         if (mode_is_float(env->mode)) {
534                 if (USE_SSE2(env->cg))
535                         new_op = gen_binop(env, op1, op2, new_rd_ia32_fMul);
536                 else {
537                         env->cg->used_x87 = 1;
538                         new_op = gen_binop(env, op1, op2, new_rd_ia32_vfmul);
539                 }
540         }
541         else {
542                 new_op = gen_binop(env, op1, op2, new_rd_ia32_Mul);
543         }
544
545         return new_op;
546 }
547
548
549
550 /**
551  * Creates an ia32 Mulh.
552  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
553  * this result while Mul returns the lower 32 bit.
554  *
555  * @param env   The transformation environment
556  * @param op1   The first operator
557  * @param op2   The second operator
558  * @return the created ia32 Mulh node
559  */
560 static ir_node *gen_Mulh(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
561         ir_node *proj_EAX, *proj_EDX, *mulh;
562         ir_node *in[1];
563
564         assert(!mode_is_float(env->mode) && "Mulh with float not supported");
565         proj_EAX = gen_binop(env, op1, op2, new_rd_ia32_Mulh);
566         mulh     = get_Proj_pred(proj_EAX);
567         proj_EDX = new_rd_Proj(env->dbg, env->irg, env->block, mulh, env->mode, pn_EDX);
568
569         /* to be on the save side */
570         set_Proj_proj(proj_EAX, pn_EAX);
571
572         if (is_ia32_ImmConst(mulh) || is_ia32_ImmSymConst(mulh)) {
573                 /* Mulh with const cannot have AM */
574                 set_ia32_am_support(mulh, ia32_am_None);
575         }
576         else {
577                 /* Mulh cannot have AM for destination */
578                 set_ia32_am_support(mulh, ia32_am_Source);
579         }
580
581         in[0] = proj_EAX;
582
583         /* keep EAX */
584         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], env->irg, env->block, 1, in);
585
586         return proj_EDX;
587 }
588
589
590
591 /**
592  * Creates an ia32 And.
593  *
594  * @param env   The transformation environment
595  * @param op1   The first operator
596  * @param op2   The second operator
597  * @return The created ia32 And node
598  */
599 static ir_node *gen_And(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
600         assert (! mode_is_float(env->mode));
601         return gen_binop(env, op1, op2, new_rd_ia32_And);
602 }
603
604
605
606 /**
607  * Creates an ia32 Or.
608  *
609  * @param env   The transformation environment
610  * @param op1   The first operator
611  * @param op2   The second operator
612  * @return The created ia32 Or node
613  */
614 static ir_node *gen_Or(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
615         assert (! mode_is_float(env->mode));
616         return gen_binop(env, op1, op2, new_rd_ia32_Or);
617 }
618
619
620
621 /**
622  * Creates an ia32 Eor.
623  *
624  * @param env   The transformation environment
625  * @param op1   The first operator
626  * @param op2   The second operator
627  * @return The created ia32 Eor node
628  */
629 static ir_node *gen_Eor(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
630         assert(! mode_is_float(env->mode));
631         return gen_binop(env, op1, op2, new_rd_ia32_Eor);
632 }
633
634
635
636 /**
637  * Creates an ia32 Max.
638  *
639  * @param env      The transformation environment
640  * @param op1      The first operator
641  * @param op2      The second operator
642  * @return the created ia32 Max node
643  */
644 static ir_node *gen_Max(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
645         ir_node *new_op;
646
647         if (mode_is_float(env->mode)) {
648                 if (USE_SSE2(env->cg))
649                         new_op = gen_binop(env, op1, op2, new_rd_ia32_fMax);
650                 else {
651                         env->cg->used_x87 = 1;
652                         assert(0);
653                 }
654         }
655         else {
656                 new_op = new_rd_ia32_Max(env->dbg, env->irg, env->block, op1, op2, env->mode);
657                 set_ia32_am_support(new_op, ia32_am_None);
658                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
659         }
660
661         return new_op;
662 }
663
664
665
666 /**
667  * Creates an ia32 Min.
668  *
669  * @param env      The transformation environment
670  * @param op1      The first operator
671  * @param op2      The second operator
672  * @return the created ia32 Min node
673  */
674 static ir_node *gen_Min(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
675         ir_node *new_op;
676
677         if (mode_is_float(env->mode)) {
678                 if (USE_SSE2(env->cg))
679                         new_op = gen_binop(env, op1, op2, new_rd_ia32_fMin);
680                 else {
681                         env->cg->used_x87 = 1;
682                         assert(0);
683                 }
684         }
685         else {
686                 new_op = new_rd_ia32_Min(env->dbg, env->irg, env->block, op1, op2, env->mode);
687                 set_ia32_am_support(new_op, ia32_am_None);
688                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
689         }
690
691         return new_op;
692 }
693
694
695
696 /**
697  * Creates an ia32 Sub with immediate.
698  *
699  * @param env   The transformation environment
700  * @param op1   The first operator
701  * @param op2   The second operator
702  * @return The created ia32 Sub node
703  */
704 static ir_node *gen_imm_Sub(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
705         ir_node                *new_op     = NULL;
706         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
707         firm_dbg_module_t      *mod        = env->mod;
708         dbg_info               *dbg        = env->dbg;
709         ir_graph               *irg        = env->irg;
710         ir_node                *block      = env->block;
711         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
712         ir_node                *nomem      = new_NoMem();
713         int                     normal_sub = 1;
714         tarval_classification_t class_tv, class_negtv;
715
716         /* try to optimize to inc/dec  */
717         if (env->cg->opt.incdec && tv) {
718                 /* optimize tarvals */
719                 class_tv    = classify_tarval(tv);
720                 class_negtv = classify_tarval(tarval_neg(tv));
721
722                 if (class_tv == TV_CLASSIFY_ONE) { /* - 1 == DEC */
723                         DB((mod, LEVEL_2, "Sub(1) to Dec ... "));
724                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
725                         normal_sub = 0;
726                 }
727                 else if (class_negtv == TV_CLASSIFY_ONE) { /* - (-1) == Sub */
728                         DB((mod, LEVEL_2, "Sub(-1) to Inc ... "));
729                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
730                         normal_sub = 0;
731                 }
732         }
733
734         if (normal_sub) {
735                 new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
736                 set_ia32_Immop_attr(new_op, const_op);
737         }
738
739         return new_op;
740 }
741
742 /**
743  * Creates an ia32 Sub.
744  *
745  * @param env   The transformation environment
746  * @param op1   The first operator
747  * @param op2   The second operator
748  * @return The created ia32 Sub node
749  */
750 static ir_node *gen_Sub(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
751         ir_node  *new_op = NULL;
752         dbg_info *dbg    = env->dbg;
753         ir_mode  *mode   = env->mode;
754         ir_graph *irg    = env->irg;
755         ir_node  *block  = env->block;
756         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
757         ir_node  *nomem  = new_NoMem();
758         ir_node  *expr_op, *imm_op;
759
760         /* Check if immediate optimization is on and */
761         /* if it's an operation with immediate.      */
762         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
763         expr_op = get_expr_op(op1, op2);
764
765         assert((expr_op || imm_op) && "invalid operands");
766
767         if (mode_is_float(mode)) {
768                 if (USE_SSE2(env->cg))
769                         return gen_binop(env, op1, op2, new_rd_ia32_fSub);
770                 else {
771                         env->cg->used_x87 = 1;
772                         return gen_binop(env, op1, op2, new_rd_ia32_vfsub);
773                 }
774         }
775         else {
776                 /* integer SUB */
777                 if (!expr_op) {
778                         /* No expr_op means, that we have two const - one symconst and */
779                         /* one tarval or another symconst - because this case is not   */
780                         /* covered by constant folding                                 */
781                         /* We need to check for:                                       */
782                         /*  1) symconst + const    -> becomes a LEA                    */
783                         /*  2) symconst + symconst -> becomes a const + LEA as the elf */
784                         /*        linker doesn't support two symconsts                 */
785
786                         if (get_ia32_op_type(op1) == ia32_SymConst && get_ia32_op_type(op2) == ia32_SymConst) {
787                                 /* this is the 2nd case */
788                                 new_op = new_rd_ia32_Lea(dbg, irg, block, op1, noreg, mode);
789                                 set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
790                                 set_ia32_am_sc_sign(new_op);
791                                 set_ia32_am_flavour(new_op, ia32_am_OB);
792                         }
793                         else {
794                                 /* this is the 1st case */
795                                 new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
796
797                                 if (get_ia32_op_type(op1) == ia32_SymConst) {
798                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op1));
799                                         sub_ia32_am_offs(new_op, get_ia32_cnst(op2));
800                                 }
801                                 else {
802                                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
803                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
804                                         set_ia32_am_sc_sign(new_op);
805                                 }
806                                 set_ia32_am_flavour(new_op, ia32_am_O);
807                         }
808
809                         /* set AM support */
810                         set_ia32_am_support(new_op, ia32_am_Source);
811                         set_ia32_op_type(new_op, ia32_AddrModeS);
812
813                         /* Lea doesn't need a Proj */
814                         return new_op;
815                 }
816                 else if (imm_op) {
817                         /* This is expr - const */
818                         new_op = gen_imm_Sub(env, expr_op, imm_op);
819
820                         /* set AM support */
821                         set_ia32_am_support(new_op, ia32_am_Dest);
822                 }
823                 else {
824                         /* This is a normal sub */
825                         new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
826
827                         /* set AM support */
828                         set_ia32_am_support(new_op, ia32_am_Full);
829                 }
830         }
831
832         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
833
834         set_ia32_res_mode(new_op, mode);
835
836         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
837 }
838
839
840
841 /**
842  * Generates an ia32 DivMod with additional infrastructure for the
843  * register allocator if needed.
844  *
845  * @param env      The transformation environment
846  * @param dividend -no comment- :)
847  * @param divisor  -no comment- :)
848  * @param dm_flav  flavour_Div/Mod/DivMod
849  * @return The created ia32 DivMod node
850  */
851 static ir_node *generate_DivMod(ia32_transform_env_t *env, ir_node *dividend, ir_node *divisor, ia32_op_flavour_t dm_flav) {
852         ir_node  *res, *proj;
853         ir_node  *edx_node, *cltd;
854         ir_node  *in_keep[1];
855         dbg_info *dbg   = env->dbg;
856         ir_graph *irg   = env->irg;
857         ir_node  *block = env->block;
858         ir_mode  *mode  = env->mode;
859         ir_node  *irn   = env->irn;
860         ir_node  *mem;
861
862         switch (dm_flav) {
863                 case flavour_Div:
864                         mem  = get_Div_mem(irn);
865                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Div_res));
866                         break;
867                 case flavour_Mod:
868                         mem  = get_Mod_mem(irn);
869                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Mod_res));
870                         break;
871                 case flavour_DivMod:
872                         mem  = get_DivMod_mem(irn);
873                         mode = get_irn_mode(get_proj_for_pn(irn, pn_DivMod_res_div));
874                         break;
875                 default:
876                         assert(0);
877         }
878
879         if (mode_is_signed(mode)) {
880                 /* in signed mode, we need to sign extend the dividend */
881                 cltd     = new_rd_ia32_Cdq(dbg, irg, block, dividend, mode_T);
882                 dividend = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EAX);
883                 edx_node = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EDX);
884         }
885         else {
886                 edx_node = new_rd_ia32_Const(dbg, irg, block, mode_Iu);
887                 set_ia32_Const_type(edx_node, ia32_Const);
888                 set_ia32_Immop_tarval(edx_node, get_tarval_null(mode_Iu));
889         }
890
891         res = new_rd_ia32_DivMod(dbg, irg, block, dividend, divisor, edx_node, mem, mode_T);
892
893         set_ia32_flavour(res, dm_flav);
894         set_ia32_n_res(res, 2);
895
896         /* Only one proj is used -> We must add a second proj and */
897         /* connect this one to a Keep node to eat up the second   */
898         /* destroyed register.                                    */
899         if (get_irn_n_edges(irn) == 1) {
900                 proj = get_edge_src_irn(get_irn_out_edge_first(irn));
901                 assert(is_Proj(proj) && "non-Proj to Div/Mod node");
902
903                 if (get_Proj_proj(proj) == pn_DivMod_res_div) {
904                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_mod);
905                 }
906                 else {
907                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_div);
908                 }
909
910                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in_keep);
911         }
912
913         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
914
915         set_ia32_res_mode(res, mode_Is);
916
917         return res;
918 }
919
920
921 /**
922  * Wrapper for generate_DivMod. Sets flavour_Mod.
923  */
924 static ir_node *gen_Mod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
925         return generate_DivMod(env, op1, op2, flavour_Mod);
926 }
927
928
929
930 /**
931  * Wrapper for generate_DivMod. Sets flavour_Div.
932  */
933 static ir_node *gen_Div(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
934         return generate_DivMod(env, op1, op2, flavour_Div);
935 }
936
937
938
939 /**
940  * Wrapper for generate_DivMod. Sets flavour_DivMod.
941  */
942 static ir_node *gen_DivMod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
943         return generate_DivMod(env, op1, op2, flavour_DivMod);
944 }
945
946
947
948 /**
949  * Creates an ia32 floating Div.
950  *
951  * @param env   The transformation environment
952  * @param op1   The first operator
953  * @param op2   The second operator
954  * @return The created ia32 fDiv node
955  */
956 static ir_node *gen_Quot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
957         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
958         ir_node *new_op;
959         ir_node *nomem = new_rd_NoMem(env->irg);
960
961         if (USE_SSE2(env->cg)) {
962
963                 if (is_ia32_fConst(op2)) {
964                         new_op = new_rd_ia32_fDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, noreg, nomem, mode_T);
965                         set_ia32_am_support(new_op, ia32_am_None);
966                         set_ia32_Immop_attr(new_op, op2);
967                 }
968                 else {
969                         new_op = new_rd_ia32_fDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem, mode_T);
970                         set_ia32_am_support(new_op, ia32_am_Source);
971                 }
972         }
973         else {
974                         new_op = new_rd_ia32_vfdiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem, mode_T);
975                         set_ia32_am_support(new_op, ia32_am_Source);
976         }
977         set_ia32_res_mode(new_op, get_irn_mode(get_proj_for_pn(env->irn, pn_Quot_res)));
978         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
979
980         return new_op;
981 }
982
983
984
985 /**
986  * Creates an ia32 Shl.
987  *
988  * @param env   The transformation environment
989  * @param op1   The first operator
990  * @param op2   The second operator
991  * @return The created ia32 Shl node
992  */
993 static ir_node *gen_Shl(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
994         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shl);
995 }
996
997
998
999 /**
1000  * Creates an ia32 Shr.
1001  *
1002  * @param env   The transformation environment
1003  * @param op1   The first operator
1004  * @param op2   The second operator
1005  * @return The created ia32 Shr node
1006  */
1007 static ir_node *gen_Shr(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1008         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shr);
1009 }
1010
1011
1012
1013 /**
1014  * Creates an ia32 Shrs.
1015  *
1016  * @param env   The transformation environment
1017  * @param op1   The first operator
1018  * @param op2   The second operator
1019  * @return The created ia32 Shrs node
1020  */
1021 static ir_node *gen_Shrs(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1022         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shrs);
1023 }
1024
1025
1026
1027 /**
1028  * Creates an ia32 RotL.
1029  *
1030  * @param env   The transformation environment
1031  * @param op1   The first operator
1032  * @param op2   The second operator
1033  * @return The created ia32 RotL node
1034  */
1035 static ir_node *gen_RotL(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1036         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotL);
1037 }
1038
1039
1040
1041 /**
1042  * Creates an ia32 RotR.
1043  * NOTE: There is no RotR with immediate because this would always be a RotL
1044  *       "imm-mode_size_bits" which can be pre-calculated.
1045  *
1046  * @param env   The transformation environment
1047  * @param op1   The first operator
1048  * @param op2   The second operator
1049  * @return The created ia32 RotR node
1050  */
1051 static ir_node *gen_RotR(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1052         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotR);
1053 }
1054
1055
1056
1057 /**
1058  * Creates an ia32 RotR or RotL (depending on the found pattern).
1059  *
1060  * @param env   The transformation environment
1061  * @param op1   The first operator
1062  * @param op2   The second operator
1063  * @return The created ia32 RotL or RotR node
1064  */
1065 static ir_node *gen_Rot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1066         ir_node *rotate = NULL;
1067
1068         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1069                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1070                  that means we can create a RotR instead of an Add and a RotL */
1071
1072         if (is_Proj(op2)) {
1073                 ir_node *pred = get_Proj_pred(op2);
1074
1075                 if (is_ia32_Add(pred)) {
1076                         ir_node *pred_pred = get_irn_n(pred, 2);
1077                         tarval  *tv        = get_ia32_Immop_tarval(pred);
1078                         long     bits      = get_mode_size_bits(env->mode);
1079
1080                         if (is_Proj(pred_pred)) {
1081                                 pred_pred = get_Proj_pred(pred_pred);
1082                         }
1083
1084                         if (is_ia32_Minus(pred_pred) &&
1085                                 tarval_is_long(tv)       &&
1086                                 get_tarval_long(tv) == bits)
1087                         {
1088                                 DB((env->mod, LEVEL_1, "RotL into RotR ... "));
1089                                 rotate = gen_RotR(env, op1, get_irn_n(pred_pred, 2));
1090                         }
1091
1092                 }
1093         }
1094
1095         if (!rotate) {
1096                 rotate = gen_RotL(env, op1, op2);
1097         }
1098
1099         return rotate;
1100 }
1101
1102
1103
1104 /**
1105  * Transforms a Minus node.
1106  *
1107  * @param env   The transformation environment
1108  * @param op    The operator
1109  * @return The created ia32 Minus node
1110  */
1111 static ir_node *gen_Minus(ia32_transform_env_t *env, ir_node *op) {
1112         ident   *name;
1113         ir_node *new_op;
1114         ir_node *noreg_gp = ia32_new_NoReg_gp(env->cg);
1115         ir_node *noreg_fp = ia32_new_NoReg_fp(env->cg);
1116         ir_node *nomem    = new_rd_NoMem(env->irg);
1117         int      size;
1118
1119         if (mode_is_float(env->mode)) {
1120                 if (USE_SSE2(env->cg)) {
1121                         new_op = new_rd_ia32_fEor(env->dbg, env->irg, env->block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1122
1123                         size   = get_mode_size_bits(env->mode);
1124                         name   = gen_fp_known_const(env->mode, size == 32 ? ia32_SSIGN : ia32_DSIGN);
1125
1126                         set_ia32_sc(new_op, name);
1127
1128                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1129
1130                         set_ia32_res_mode(new_op, env->mode);
1131                         set_ia32_immop_type(new_op, ia32_ImmSymConst);
1132
1133                         new_op = new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1134                 }
1135                 else {
1136                         env->cg->used_x87 = 1;
1137                         new_op = new_rd_ia32_vfchs(env->dbg, env->irg, env->block, op, env->mode);
1138                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1139                 }
1140         }
1141         else {
1142                 new_op = gen_unop(env, op, new_rd_ia32_Minus);
1143         }
1144
1145         return new_op;
1146 }
1147
1148
1149
1150 /**
1151  * Transforms a Not node.
1152  *
1153  * @param env   The transformation environment
1154  * @param op    The operator
1155  * @return The created ia32 Not node
1156  */
1157 static ir_node *gen_Not(ia32_transform_env_t *env, ir_node *op) {
1158         assert (! mode_is_float(env->mode));
1159         return gen_unop(env, op, new_rd_ia32_Not);
1160 }
1161
1162
1163
1164 /**
1165  * Transforms an Abs node.
1166  *
1167  * @param env   The transformation environment
1168  * @param op    The operator
1169  * @return The created ia32 Abs node
1170  */
1171 static ir_node *gen_Abs(ia32_transform_env_t *env, ir_node *op) {
1172         ir_node  *res, *p_eax, *p_edx;
1173         dbg_info *dbg      = env->dbg;
1174         ir_mode  *mode     = env->mode;
1175         ir_graph *irg      = env->irg;
1176         ir_node  *block    = env->block;
1177         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
1178         ir_node  *noreg_fp = ia32_new_NoReg_fp(env->cg);
1179         ir_node  *nomem    = new_NoMem();
1180         int       size;
1181         ident    *name;
1182
1183         if (mode_is_float(mode)) {
1184                 if (USE_SSE2(env->cg)) {
1185                         res = new_rd_ia32_fAnd(dbg,irg, block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1186
1187                         size   = get_mode_size_bits(mode);
1188                         name   = gen_fp_known_const(mode, size == 32 ? ia32_SABS : ia32_DABS);
1189
1190                         set_ia32_sc(res, name);
1191
1192                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1193
1194                         set_ia32_res_mode(res, mode);
1195                         set_ia32_immop_type(res, ia32_ImmSymConst);
1196
1197                         res = new_rd_Proj(dbg, irg, block, res, mode, 0);
1198                 }
1199                 else {
1200                         env->cg->used_x87 = 1;
1201                         res = new_rd_ia32_vfabs(dbg, irg, block, op, mode);
1202                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1203                 }
1204         }
1205         else {
1206                 res   = new_rd_ia32_Cdq(dbg, irg, block, op, mode_T);
1207                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1208                 set_ia32_res_mode(res, mode);
1209
1210                 p_eax = new_rd_Proj(dbg, irg, block, res, mode, pn_EAX);
1211                 p_edx = new_rd_Proj(dbg, irg, block, res, mode, pn_EDX);
1212
1213                 res   = new_rd_ia32_Eor(dbg, irg, block, noreg_gp, noreg_gp, p_eax, p_edx, nomem, mode_T);
1214                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1215                 set_ia32_res_mode(res, mode);
1216
1217                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1218
1219                 res   = new_rd_ia32_Sub(dbg, irg, block, noreg_gp, noreg_gp, res, p_edx, nomem, mode_T);
1220                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1221                 set_ia32_res_mode(res, mode);
1222
1223                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1224         }
1225
1226         return res;
1227 }
1228
1229
1230
1231 /**
1232  * Transforms a Load.
1233  *
1234  * @param mod     the debug module
1235  * @param block   the block the new node should belong to
1236  * @param node    the ir Load node
1237  * @param mode    node mode
1238  * @return the created ia32 Load node
1239  */
1240 static ir_node *gen_Load(ia32_transform_env_t *env) {
1241         ir_node    *node  = env->irn;
1242         ir_node    *noreg = ia32_new_NoReg_gp(env->cg);
1243         ir_node    *ptr   = get_Load_ptr(node);
1244         ir_mode    *mode  = get_Load_mode(node);
1245         const char *offs  = NULL;
1246         ir_node *new_op;
1247         ia32_am_flavour_t am_flav = ia32_B;
1248
1249         /* address might be a constant (symconst or absolute address) */
1250         if (is_ia32_Const(ptr)) {
1251                 offs = get_ia32_cnst(ptr);
1252                 ptr  = noreg;
1253         }
1254
1255         if (mode_is_float(mode)) {
1256                 if (USE_SSE2(env->cg))
1257                         new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, get_Load_mem(node), env->mode);
1258                 else {
1259                         env->cg->used_x87 = 1;
1260                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, get_Load_mem(node), env->mode);
1261                 }
1262         }
1263         else {
1264                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, get_Load_mem(node), env->mode);
1265         }
1266
1267         /* base is an constant address */
1268         if (offs) {
1269                 add_ia32_am_offs(new_op, offs);
1270                 am_flav = ia32_O;
1271         }
1272
1273         set_ia32_am_support(new_op, ia32_am_Source);
1274         set_ia32_op_type(new_op, ia32_AddrModeS);
1275         set_ia32_am_flavour(new_op, am_flav);
1276         set_ia32_ls_mode(new_op, mode);
1277
1278         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1279
1280         return new_op;
1281 }
1282
1283
1284
1285 /**
1286  * Transforms a Store.
1287  *
1288  * @param mod     the debug module
1289  * @param block   the block the new node should belong to
1290  * @param node    the ir Store node
1291  * @param mode    node mode
1292  * @return the created ia32 Store node
1293  */
1294 static ir_node *gen_Store(ia32_transform_env_t *env) {
1295         ir_node *node    = env->irn;
1296         ir_node *noreg   = ia32_new_NoReg_gp(env->cg);
1297         ir_node *val     = get_Store_value(node);
1298         ir_node *ptr     = get_Store_ptr(node);
1299         ir_node *mem     = get_Store_mem(node);
1300         ir_mode *mode    = get_irn_mode(val);
1301         ir_node *sval    = val;
1302         const char *offs = NULL;
1303         ir_node *new_op;
1304         ia32_am_flavour_t am_flav = ia32_B;
1305   ia32_immop_type_t immop   = ia32_ImmNone;
1306
1307         if (! mode_is_float(mode)) {
1308                 /* in case of storing a const (but not a symconst) -> make it an attribute */
1309                 if (is_ia32_Cnst(val)) {
1310                         switch (get_ia32_op_type(val)) {
1311                         case ia32_Const:
1312                                 immop = ia32_ImmConst;
1313                                 break;
1314                         case ia32_SymConst:
1315                                 immop = ia32_ImmSymConst;
1316                                 break;
1317                         default:
1318                                 assert(0 && "unsupported Const type");
1319                         }
1320                         sval = noreg;
1321                 }
1322         }
1323
1324         /* address might be a constant (symconst or absolute address) */
1325         if (is_ia32_Const(ptr)) {
1326                 offs = get_ia32_cnst(ptr);
1327                 ptr  = noreg;
1328         }
1329
1330         if (mode_is_float(mode)) {
1331                 if (USE_SSE2(env->cg))
1332                         new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1333                 else {
1334                         env->cg->used_x87 = 1;
1335                         new_op = new_rd_ia32_vfst(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1336                 }
1337         }
1338         else if (get_mode_size_bits(mode) == 8) {
1339                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1340         }
1341         else {
1342                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1343         }
1344
1345         /* stored const is an attribute (saves a register) */
1346         if (! mode_is_float(mode) && is_ia32_Cnst(val)) {
1347                 set_ia32_Immop_attr(new_op, val);
1348         }
1349
1350         /* base is an constant address */
1351         if (offs) {
1352                 add_ia32_am_offs(new_op, offs);
1353                 am_flav = ia32_O;
1354         }
1355
1356         set_ia32_am_support(new_op, ia32_am_Dest);
1357         set_ia32_op_type(new_op, ia32_AddrModeD);
1358         set_ia32_am_flavour(new_op, am_flav);
1359         set_ia32_ls_mode(new_op, get_irn_mode(val));
1360         set_ia32_immop_type(new_op, immop);
1361
1362         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1363
1364         return new_op;
1365 }
1366
1367
1368
1369 /**
1370  * Transforms a Cond -> Proj[b] -> Cmp into a CondJmp, CondJmp_i or TestJmp
1371  *
1372  * @param env   The transformation environment
1373  * @return The transformed node.
1374  */
1375 static ir_node *gen_Cond(ia32_transform_env_t *env) {
1376         dbg_info *dbg      = env->dbg;
1377         ir_graph *irg      = env->irg;
1378         ir_node  *block    = env->block;
1379         ir_node  *node     = env->irn;
1380         ir_node  *sel      = get_Cond_selector(node);
1381         ir_mode  *sel_mode = get_irn_mode(sel);
1382         ir_node  *res      = NULL;
1383         ir_node  *pred     = NULL;
1384         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
1385         ir_node  *cmp_a, *cmp_b, *cnst, *expr;
1386
1387         if (is_Proj(sel) && sel_mode == mode_b) {
1388                 ir_node  *nomem = new_NoMem();
1389
1390                 pred  = get_Proj_pred(sel);
1391
1392                 /* get both compare operators */
1393                 cmp_a = get_Cmp_left(pred);
1394                 cmp_b = get_Cmp_right(pred);
1395
1396                 /* check if we can use a CondJmp with immediate */
1397                 cnst = env->cg->opt.immops ? get_immediate_op(cmp_a, cmp_b) : NULL;
1398                 expr = get_expr_op(cmp_a, cmp_b);
1399
1400                 if (cnst && expr) {
1401                         pn_Cmp pnc = get_Proj_proj(sel);
1402
1403                         if ((pnc == pn_Cmp_Eq || pnc == pn_Cmp_Lg) && mode_is_int(get_irn_mode(expr))) {
1404                                 if (classify_tarval(get_ia32_Immop_tarval(cnst)) == TV_CLASSIFY_NULL) {
1405                                         /* a Cmp A =/!= 0 */
1406                                         ir_node    *op1  = expr;
1407                                         ir_node    *op2  = expr;
1408                                         ir_node    *and  = skip_Proj(expr);
1409                                         const char *cnst = NULL;
1410
1411                                         /* check, if expr is an only once used And operation */
1412                                         if (get_irn_n_edges(expr) == 1 && is_ia32_And(and)) {
1413                                                 op1 = get_irn_n(and, 2);
1414                                                 op2 = get_irn_n(and, 3);
1415
1416                                                 cnst = (is_ia32_ImmConst(and) || is_ia32_ImmSymConst(and)) ? get_ia32_cnst(and) : NULL;
1417                                         }
1418                                         res = new_rd_ia32_TestJmp(dbg, irg, block, op1, op2, mode_T);
1419                                         set_ia32_pncode(res, get_Proj_proj(sel));
1420                                         set_ia32_res_mode(res, get_irn_mode(op1));
1421
1422                                         if (cnst) {
1423                                                 copy_ia32_Immop_attr(res, and);
1424                                         }
1425
1426                                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1427                                         return res;
1428                                 }
1429                         }
1430
1431                         if (mode_is_float(get_irn_mode(expr))) {
1432                                 if (USE_SSE2(env->cg))
1433                                         res = new_rd_ia32_fCondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem, mode_T);
1434                                 else {
1435                                         env->cg->used_x87 = 1;
1436                                         assert(0);
1437                                 }
1438                         }
1439                         else {
1440                                 res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem, mode_T);
1441                         }
1442                         set_ia32_Immop_attr(res, cnst);
1443                         set_ia32_res_mode(res, get_irn_mode(expr));
1444                 }
1445                 else {
1446                         if (mode_is_float(get_irn_mode(cmp_a))) {
1447                                 if (USE_SSE2(env->cg))
1448                                         res = new_rd_ia32_fCondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem, mode_T);
1449                                 else {
1450                                         env->cg->used_x87 = 1;
1451                                         assert(0);
1452                                 }
1453                         }
1454                         else {
1455                                 res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem, mode_T);
1456                         }
1457                         set_ia32_res_mode(res, get_irn_mode(cmp_a));
1458                 }
1459
1460                 set_ia32_pncode(res, get_Proj_proj(sel));
1461                 set_ia32_am_support(res, ia32_am_Source);
1462         }
1463         else {
1464                 res = new_rd_ia32_SwitchJmp(dbg, irg, block, sel, mode_T);
1465                 set_ia32_pncode(res, get_Cond_defaultProj(node));
1466                 set_ia32_res_mode(res, get_irn_mode(sel));
1467         }
1468
1469         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1470         return res;
1471 }
1472
1473
1474
1475 /**
1476  * Transforms a CopyB node.
1477  *
1478  * @param env   The transformation environment
1479  * @return The transformed node.
1480  */
1481 static ir_node *gen_CopyB(ia32_transform_env_t *env) {
1482         ir_node  *res   = NULL;
1483         dbg_info *dbg   = env->dbg;
1484         ir_graph *irg   = env->irg;
1485         ir_mode  *mode  = env->mode;
1486         ir_node  *block = env->block;
1487         ir_node  *node  = env->irn;
1488         ir_node  *src   = get_CopyB_src(node);
1489         ir_node  *dst   = get_CopyB_dst(node);
1490         ir_node  *mem   = get_CopyB_mem(node);
1491         int       size  = get_type_size_bytes(get_CopyB_type(node));
1492         int       rem;
1493
1494         /* If we have to copy more than 16 bytes, we use REP MOVSx and */
1495         /* then we need the size explicitly in ECX.                    */
1496         if (size >= 16 * 4) {
1497                 rem = size & 0x3; /* size % 4 */
1498                 size >>= 2;
1499
1500                 res = new_rd_ia32_Const(dbg, irg, block, mode_Is);
1501                 set_ia32_op_type(res, ia32_Const);
1502                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1503
1504                 res = new_rd_ia32_CopyB(dbg, irg, block, dst, src, res, mem, mode);
1505                 set_ia32_Immop_tarval(res, new_tarval_from_long(rem, mode_Is));
1506         }
1507         else {
1508                 res = new_rd_ia32_CopyB_i(dbg, irg, block, dst, src, mem, mode);
1509                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1510                 set_ia32_immop_type(res, ia32_ImmConst);
1511         }
1512
1513         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env));
1514
1515         return res;
1516 }
1517
1518
1519
1520 /**
1521  * Transforms a Mux node into CMov.
1522  *
1523  * @param env   The transformation environment
1524  * @return The transformed node.
1525  */
1526 static ir_node *gen_Mux(ia32_transform_env_t *env) {
1527         ir_node *node   = env->irn;
1528         ir_node *new_op = new_rd_ia32_CMov(env->dbg, env->irg, env->block, \
1529                 get_Mux_sel(node), get_Mux_false(node), get_Mux_true(node), env->mode);
1530
1531         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1532
1533         return new_op;
1534 }
1535
1536
1537 /**
1538  * Following conversion rules apply:
1539  *
1540  *  INT -> INT
1541  * ============
1542  *  1) n bit -> m bit   n > m (downscale)
1543  *     a) target is signed:    movsx
1544  *     b) target is unsigned:  and with lower bits sets
1545  *  2) n bit -> m bit   n == m   (sign change)
1546  *     always ignored
1547  *  3) n bit -> m bit   n < m (upscale)
1548  *     a) source is signed:    movsx
1549  *     b) source is unsigned:  and with lower bits sets
1550  *
1551  *  INT -> FLOAT
1552  * ==============
1553  *  SSE(1/2) convert to float or double (cvtsi2ss/sd)
1554  *
1555  *  FLOAT -> INT
1556  * ==============
1557  *  SSE(1/2) convert from float or double to 32bit int (cvtss/sd2si)
1558  *  if target mode < 32bit: additional INT -> INT conversion (see above)
1559  *
1560  *  FLOAT -> FLOAT
1561  * ================
1562  *  SSE(1/2) convert from float or double to double or float (cvtss/sd2sd/ss)
1563  *  x87 is mode_E internally, conversions happen only at load and store
1564  *  in non-strict semantic
1565  */
1566
1567 //static ir_node *gen_int_downscale_conv(ia32_transform_env_t *env, ir_node *op,
1568 //                                                                         ir_mode *src_mode, ir_mode *tgt_mode)
1569 //{
1570 //      int       n     = get_mode_size_bits(src_mode);
1571 //      int       m     = get_mode_size_bits(tgt_mode);
1572 //      dbg_info *dbg   = env->dbg;
1573 //      ir_graph *irg   = env->irg;
1574 //      ir_node  *block = env->block;
1575 //      ir_node  *noreg = ia32_new_NoReg_gp(env->cg);
1576 //      ir_node  *nomem = new_rd_NoMem(irg);
1577 //      ir_node  *new_op, *proj;
1578 //      assert(n > m && "downscale expected");
1579 //      if (mode_is_signed(src_mode) && mode_is_signed(tgt_mode)) {
1580 //              /* ASHL Sn, n - m */
1581 //              new_op = new_rd_ia32_Shl(dbg, irg, block, noreg, noreg, op, noreg, nomem, mode_T);
1582 //              proj   = new_rd_Proj(dbg, irg, block, new_op, src_mode, 0);
1583 //              set_ia32_Immop_tarval(new_op, new_tarval_from_long(n - m, mode_Is));
1584 //              set_ia32_am_support(new_op, ia32_am_Source);
1585 //              SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1586 //              /* ASHR Sn, n - m */
1587 //              new_op = new_rd_ia32_Shrs(dbg, irg, block, noreg, noreg, proj, noreg, nomem, mode_T);
1588 //              set_ia32_Immop_tarval(new_op, new_tarval_from_long(n - m, mode_Is));
1589 //      }
1590 //      else {
1591 //              new_op = new_rd_ia32_And(dbg, irg, block, noreg, noreg, op, noreg, nomem, mode_T);
1592 //              set_ia32_Immop_tarval(new_op, new_tarval_from_long((1 << m) - 1, mode_Is));
1593 //      }
1594 //      return new_op;
1595 //}
1596
1597 /**
1598  * Transforms a Conv node.
1599  *
1600  * @param env   The transformation environment
1601  * @param op    The operator
1602  * @return The created ia32 Conv node
1603  */
1604 static ir_node *gen_Conv(ia32_transform_env_t *env, ir_node *op) {
1605         dbg_info          *dbg      = env->dbg;
1606         ir_graph          *irg      = env->irg;
1607         ir_mode           *src_mode = get_irn_mode(op);
1608         ir_mode           *tgt_mode = env->mode;
1609         int                src_bits = get_mode_size_bits(src_mode);
1610         int                tgt_bits = get_mode_size_bits(tgt_mode);
1611         ir_node           *block    = env->block;
1612         ir_node           *new_op   = NULL;
1613         ir_node           *noreg    = ia32_new_NoReg_gp(env->cg);
1614         ir_node           *nomem    = new_rd_NoMem(irg);
1615         firm_dbg_module_t *mod      = env->mod;
1616         ir_node           *proj;
1617
1618         if (src_mode == tgt_mode) {
1619                 /* this can happen when changing mode_P to mode_Is */
1620                 DB((mod, LEVEL_1, "killed Conv(mode, mode) ..."));
1621                 edges_reroute(env->irn, op, irg);
1622         }
1623         else if (mode_is_float(src_mode)) {
1624                 /* we convert from float ... */
1625                 if (mode_is_float(tgt_mode)) {
1626                         /* ... to float */
1627                         if (USE_SSE2(env->cg)) {
1628                                 DB((mod, LEVEL_1, "create Conv(float, float) ..."));
1629                                 new_op = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1630                         }
1631                         else {
1632                                 DB((mod, LEVEL_1, "killed Conv(float, float) ..."));
1633                                 edges_reroute(env->irn, op, irg);
1634                         }
1635                 }
1636                 else {
1637                         /* ... to int */
1638                         DB((mod, LEVEL_1, "create Conv(float, int) ..."));
1639                         new_op = new_rd_ia32_Conv_FP2I(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1640                         /* if target mode is not int: add an additional downscale convert */
1641                         if (tgt_bits < 32) {
1642                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1643                                 set_ia32_res_mode(new_op, tgt_mode);
1644                                 set_ia32_am_support(new_op, ia32_am_Source);
1645
1646                                 proj   = new_rd_Proj(dbg, irg, block, new_op, mode_Is, 0);
1647
1648                                 if (tgt_bits == 8 || src_bits == 8) {
1649                                         new_op = new_rd_ia32_Conv_I2I8Bit(dbg, irg, block, noreg, noreg, proj, nomem, mode_T);
1650                                 }
1651                                 else {
1652                                         new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, proj, nomem, mode_T);
1653                                 }
1654                         }
1655                 }
1656         }
1657         else {
1658                 /* we convert from int ... */
1659                 if (mode_is_float(tgt_mode)) {
1660                         /* ... to float */
1661                         DB((mod, LEVEL_1, "create Conv(int, float) ..."));
1662                         new_op = new_rd_ia32_Conv_I2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1663                 }
1664                 else {
1665                         /* ... to int */
1666                         if (get_mode_size_bits(src_mode) == tgt_bits) {
1667                                 DB((mod, LEVEL_1, "omitting equal size Conv(%+F, %+F) ...", src_mode, tgt_mode));
1668                                 edges_reroute(env->irn, op, irg);
1669                         }
1670                         else {
1671                                 DB((mod, LEVEL_1, "create Conv(int, int) ...", src_mode, tgt_mode));
1672                                 if (tgt_bits == 8 || src_bits == 8) {
1673                                         new_op = new_rd_ia32_Conv_I2I8Bit(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1674                                 }
1675                                 else {
1676                                         new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1677                                 }
1678                         }
1679                 }
1680         }
1681
1682         if (new_op) {
1683                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1684                 set_ia32_res_mode(new_op, tgt_mode);
1685
1686                 set_ia32_am_support(new_op, ia32_am_Source);
1687
1688                 new_op = new_rd_Proj(dbg, irg, block, new_op, tgt_mode, 0);
1689         }
1690
1691         return new_op;
1692 }
1693
1694
1695
1696 /********************************************
1697  *  _                          _
1698  * | |                        | |
1699  * | |__   ___ _ __   ___   __| | ___  ___
1700  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1701  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1702  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1703  *
1704  ********************************************/
1705
1706 static ir_node *gen_StackParam(ia32_transform_env_t *env) {
1707         ir_node *new_op = NULL;
1708         ir_node *node   = env->irn;
1709         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1710         ir_node *mem    = new_rd_NoMem(env->irg);
1711         ir_node *ptr    = get_irn_n(node, 0);
1712         entity  *ent    = be_get_frame_entity(node);
1713         ir_mode *mode   = env->mode;
1714
1715 //      /* If the StackParam has only one user ->     */
1716 //      /* put it in the Block where the user resides */
1717 //      if (get_irn_n_edges(node) == 1) {
1718 //              env->block = get_nodes_block(get_edge_src_irn(get_irn_out_edge_first(node)));
1719 //      }
1720
1721         if (mode_is_float(mode)) {
1722                 if (USE_SSE2(env->cg))
1723                         new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1724                 else {
1725                         env->cg->used_x87 = 1;
1726                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1727                 }
1728         }
1729         else {
1730                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1731         }
1732
1733         set_ia32_frame_ent(new_op, ent);
1734         set_ia32_use_frame(new_op);
1735
1736         set_ia32_am_support(new_op, ia32_am_Source);
1737         set_ia32_op_type(new_op, ia32_AddrModeS);
1738         set_ia32_am_flavour(new_op, ia32_B);
1739         set_ia32_ls_mode(new_op, mode);
1740
1741         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1742
1743         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, mode, 0);
1744 }
1745
1746 /**
1747  * Transforms a FrameAddr into an ia32 Add.
1748  */
1749 static ir_node *gen_FrameAddr(ia32_transform_env_t *env) {
1750         ir_node *new_op = NULL;
1751         ir_node *node   = env->irn;
1752         ir_node *op     = get_irn_n(node, 0);
1753         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1754         ir_node *nomem  = new_rd_NoMem(env->irg);
1755
1756         new_op = new_rd_ia32_Add(env->dbg, env->irg, env->block, noreg, noreg, op, noreg, nomem, mode_T);
1757         set_ia32_frame_ent(new_op, be_get_frame_entity(node));
1758         set_ia32_am_support(new_op, ia32_am_Full);
1759         set_ia32_use_frame(new_op);
1760         set_ia32_immop_type(new_op, ia32_ImmConst);
1761
1762         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1763
1764         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1765 }
1766
1767 /**
1768  * Transforms a FrameLoad into an ia32 Load.
1769  */
1770 static ir_node *gen_FrameLoad(ia32_transform_env_t *env) {
1771         ir_node *new_op = NULL;
1772         ir_node *node   = env->irn;
1773         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1774         ir_node *mem    = get_irn_n(node, 0);
1775         ir_node *ptr    = get_irn_n(node, 1);
1776         entity  *ent    = be_get_frame_entity(node);
1777         ir_mode *mode   = get_type_mode(get_entity_type(ent));
1778
1779         if (mode_is_float(mode)) {
1780                 if (USE_SSE2(env->cg))
1781                         new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1782                 else {
1783                         env->cg->used_x87 = 1;
1784                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1785                 }
1786         }
1787         else {
1788                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1789         }
1790
1791         set_ia32_frame_ent(new_op, ent);
1792         set_ia32_use_frame(new_op);
1793
1794         set_ia32_am_support(new_op, ia32_am_Source);
1795         set_ia32_op_type(new_op, ia32_AddrModeS);
1796         set_ia32_am_flavour(new_op, ia32_B);
1797         set_ia32_ls_mode(new_op, mode);
1798
1799         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1800
1801         return new_op;
1802 }
1803
1804
1805 /**
1806  * Transforms a FrameStore into an ia32 Store.
1807  */
1808 static ir_node *gen_FrameStore(ia32_transform_env_t *env) {
1809         ir_node *new_op = NULL;
1810         ir_node *node   = env->irn;
1811         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1812         ir_node *mem    = get_irn_n(node, 0);
1813         ir_node *ptr    = get_irn_n(node, 1);
1814         ir_node *val    = get_irn_n(node, 2);
1815         entity  *ent    = be_get_frame_entity(node);
1816         ir_mode *mode   = get_irn_mode(val);
1817
1818         if (mode_is_float(mode)) {
1819                 if (USE_SSE2(env->cg))
1820                         new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1821                 else {
1822                         env->cg->used_x87 = 1;
1823                         new_op = new_rd_ia32_vfst(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1824                 }
1825         }
1826         else if (get_mode_size_bits(mode) == 8) {
1827                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1828         }
1829         else {
1830                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1831         }
1832
1833         set_ia32_frame_ent(new_op, ent);
1834         set_ia32_use_frame(new_op);
1835
1836         set_ia32_am_support(new_op, ia32_am_Dest);
1837         set_ia32_op_type(new_op, ia32_AddrModeD);
1838         set_ia32_am_flavour(new_op, ia32_B);
1839         set_ia32_ls_mode(new_op, mode);
1840
1841         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env));
1842
1843         return new_op;
1844 }
1845
1846
1847
1848 /*********************************************************
1849  *                  _             _      _
1850  *                 (_)           | |    (_)
1851  *  _ __ ___   __ _ _ _ __     __| |_ __ ___   _____ _ __
1852  * | '_ ` _ \ / _` | | '_ \   / _` | '__| \ \ / / _ \ '__|
1853  * | | | | | | (_| | | | | | | (_| | |  | |\ V /  __/ |
1854  * |_| |_| |_|\__,_|_|_| |_|  \__,_|_|  |_| \_/ \___|_|
1855  *
1856  *********************************************************/
1857
1858 /**
1859  * Transforms a Sub or fSub into Neg--Add iff OUT_REG == SRC2_REG.
1860  * THIS FUNCTIONS MUST BE CALLED AFTER REGISTER ALLOCATION.
1861  */
1862 void ia32_transform_sub_to_neg_add(ir_node *irn, ia32_code_gen_t *cg) {
1863         ia32_transform_env_t tenv;
1864         ir_node *in1, *in2, *noreg, *nomem, *res;
1865         const arch_register_t *in1_reg, *in2_reg, *out_reg, **slots;
1866
1867         /* Return if AM node or not a Sub or fSub */
1868         if (get_ia32_op_type(irn) != ia32_Normal || !(is_ia32_Sub(irn) || is_ia32_fSub(irn)))
1869                 return;
1870
1871         noreg   = ia32_new_NoReg_gp(cg);
1872         nomem   = new_rd_NoMem(cg->irg);
1873         in1     = get_irn_n(irn, 2);
1874         in2     = get_irn_n(irn, 3);
1875         in1_reg = arch_get_irn_register(cg->arch_env, in1);
1876         in2_reg = arch_get_irn_register(cg->arch_env, in2);
1877         out_reg = get_ia32_out_reg(irn, 0);
1878
1879         tenv.block    = get_nodes_block(irn);
1880         tenv.dbg      = get_irn_dbg_info(irn);
1881         tenv.irg      = cg->irg;
1882         tenv.irn      = irn;
1883         tenv.mod      = cg->mod;
1884         tenv.mode     = get_ia32_res_mode(irn);
1885         tenv.cg       = cg;
1886
1887         /* in case of sub and OUT == SRC2 we can transform the sequence into neg src2 -- add */
1888         if (REGS_ARE_EQUAL(out_reg, in2_reg)) {
1889                 /* generate the neg src2 */
1890                 res = gen_Minus(&tenv, in2);
1891                 arch_set_irn_register(cg->arch_env, res, in2_reg);
1892
1893                 /* add to schedule */
1894                 sched_add_before(irn, res);
1895
1896                 /* generate the add */
1897                 if (mode_is_float(tenv.mode)) {
1898                         res = new_rd_ia32_fAdd(tenv.dbg, tenv.irg, tenv.block, noreg, noreg, res, in1, nomem, mode_T);
1899                         set_ia32_am_support(res, ia32_am_Source);
1900                 }
1901                 else {
1902                         res = new_rd_ia32_Add(tenv.dbg, tenv.irg, tenv.block, noreg, noreg, res, in1, nomem, mode_T);
1903                         set_ia32_am_support(res, ia32_am_Full);
1904                 }
1905
1906                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(&tenv));
1907                 /* copy register */
1908                 slots    = get_ia32_slots(res);
1909                 slots[0] = in2_reg;
1910
1911                 /* add to schedule */
1912                 sched_add_before(irn, res);
1913
1914                 /* remove the old sub */
1915                 sched_remove(irn);
1916
1917                 /* exchange the add and the sub */
1918                 exchange(irn, res);
1919         }
1920 }
1921
1922 /**
1923  * Transforms a LEA into an Add if possible
1924  * THIS FUNCTIONS MUST BE CALLED AFTER REGISTER ALLOCATION.
1925  */
1926 void ia32_transform_lea_to_add(ir_node *irn, ia32_code_gen_t *cg) {
1927         ia32_am_flavour_t am_flav;
1928         int               imm = 0;
1929         ir_node          *res = NULL;
1930         ir_node          *nomem, *noreg, *base, *index, *op1, *op2;
1931         char             *offs;
1932         ia32_transform_env_t tenv;
1933         const arch_register_t *out_reg, *base_reg, *index_reg;
1934
1935         /* must be a LEA */
1936         if (! is_ia32_Lea(irn))
1937                 return;
1938
1939         am_flav = get_ia32_am_flavour(irn);
1940
1941         /* only some LEAs can be transformed to an Add */
1942         if (am_flav != ia32_am_B && am_flav != ia32_am_OB && am_flav != ia32_am_OI && am_flav != ia32_am_BI)
1943                 return;
1944
1945         noreg = ia32_new_NoReg_gp(cg);
1946         nomem = new_rd_NoMem(cg->irg);
1947         op1   = noreg;
1948         op2   = noreg;
1949         base  = get_irn_n(irn, 0);
1950         index = get_irn_n(irn,1);
1951
1952         offs  = get_ia32_am_offs(irn);
1953
1954         /* offset has a explicit sign -> we need to skip + */
1955         if (offs && offs[0] == '+')
1956                 offs++;
1957
1958         out_reg   = arch_get_irn_register(cg->arch_env, irn);
1959         base_reg  = arch_get_irn_register(cg->arch_env, base);
1960         index_reg = arch_get_irn_register(cg->arch_env, index);
1961
1962         tenv.block = get_nodes_block(irn);
1963         tenv.dbg   = get_irn_dbg_info(irn);
1964         tenv.irg   = cg->irg;
1965         tenv.irn   = irn;
1966         tenv.mod   = cg->mod;
1967         tenv.mode  = get_irn_mode(irn);
1968         tenv.cg    = cg;
1969
1970         switch(get_ia32_am_flavour(irn)) {
1971                 case ia32_am_B:
1972                         /* out register must be same as base register */
1973                         if (! REGS_ARE_EQUAL(out_reg, base_reg))
1974                                 return;
1975
1976                         op1 = base;
1977                         break;
1978                 case ia32_am_OB:
1979                         /* out register must be same as base register */
1980                         if (! REGS_ARE_EQUAL(out_reg, base_reg))
1981                                 return;
1982
1983                         op1 = base;
1984                         imm = 1;
1985                         break;
1986                 case ia32_am_OI:
1987                         /* out register must be same as index register */
1988                         if (! REGS_ARE_EQUAL(out_reg, index_reg))
1989                                 return;
1990
1991                         op1 = index;
1992                         imm = 1;
1993                         break;
1994                 case ia32_am_BI:
1995                         /* out register must be same as one in register */
1996                         if (REGS_ARE_EQUAL(out_reg, base_reg)) {
1997                                 op1 = base;
1998                                 op2 = index;
1999                         }
2000                         else if (REGS_ARE_EQUAL(out_reg, index_reg)) {
2001                                 op1 = index;
2002                                 op2 = base;
2003                         }
2004                         else {
2005                                 /* in registers a different from out -> no Add possible */
2006                                 return;
2007                         }
2008                 default:
2009                         break;
2010         }
2011
2012         res = new_rd_ia32_Add(tenv.dbg, tenv.irg, tenv.block, noreg, noreg, op1, op2, nomem, mode_T);
2013         arch_set_irn_register(cg->arch_env, res, out_reg);
2014         set_ia32_op_type(res, ia32_Normal);
2015
2016         if (imm) {
2017                 set_ia32_cnst(res, offs);
2018                 set_ia32_immop_type(res, ia32_ImmConst);
2019         }
2020
2021         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(&tenv));
2022
2023         /* add Add to schedule */
2024         sched_add_before(irn, res);
2025
2026         res = new_rd_Proj(tenv.dbg, tenv.irg, tenv.block, res, tenv.mode, 0);
2027
2028         /* add result Proj to schedule */
2029         sched_add_before(irn, res);
2030
2031         /* remove the old LEA */
2032         sched_remove(irn);
2033
2034         /* exchange the Add and the LEA */
2035         exchange(irn, res);
2036 }
2037
2038 /**
2039  * Transforms the given firm node (and maybe some other related nodes)
2040  * into one or more assembler nodes.
2041  *
2042  * @param node    the firm node
2043  * @param env     the debug module
2044  */
2045 void ia32_transform_node(ir_node *node, void *env) {
2046         ia32_code_gen_t *cgenv = (ia32_code_gen_t *)env;
2047         opcode  code;
2048         ir_node *asm_node      = NULL;
2049         ia32_transform_env_t  tenv;
2050
2051         if (is_Block(node))
2052                 return;
2053
2054         tenv.block    = get_nodes_block(node);
2055         tenv.dbg      = get_irn_dbg_info(node);
2056         tenv.irg      = current_ir_graph;
2057         tenv.irn      = node;
2058         tenv.mod      = cgenv->mod;
2059         tenv.mode     = get_irn_mode(node);
2060         tenv.cg       = cgenv;
2061
2062 #define UNOP(a)  case iro_##a: asm_node = gen_##a(&tenv, get_##a##_op(node)); break
2063 #define BINOP(a) case iro_##a: asm_node = gen_##a(&tenv, get_##a##_left(node), get_##a##_right(node)); break
2064 #define GEN(a)   case iro_##a: asm_node = gen_##a(&tenv); break
2065 #define IGN(a)   case iro_##a: break
2066 #define BAD(a)   case iro_##a: goto bad
2067 #define OTHER_BIN(a)                                                       \
2068         if (get_irn_op(node) == get_op_##a()) {                                \
2069                 asm_node = gen_##a(&tenv, get_irn_n(node, 0), get_irn_n(node, 1)); \
2070                 break;                                                             \
2071         }
2072 #define BE_GEN(a)                  \
2073         if (be_is_##a(node)) {         \
2074                 asm_node = gen_##a(&tenv); \
2075                 break;                     \
2076         }
2077
2078         DBG((tenv.mod, LEVEL_1, "check %+F ... ", node));
2079
2080         code = get_irn_opcode(node);
2081         switch (code) {
2082                 BINOP(Add);
2083                 BINOP(Sub);
2084                 BINOP(Mul);
2085                 BINOP(And);
2086                 BINOP(Or);
2087                 BINOP(Eor);
2088
2089                 BINOP(Shl);
2090                 BINOP(Shr);
2091                 BINOP(Shrs);
2092                 BINOP(Rot);
2093
2094                 BINOP(Quot);
2095
2096                 BINOP(Div);
2097                 BINOP(Mod);
2098                 BINOP(DivMod);
2099
2100                 UNOP(Minus);
2101                 UNOP(Conv);
2102                 UNOP(Abs);
2103                 UNOP(Not);
2104
2105                 GEN(Load);
2106                 GEN(Store);
2107                 GEN(Cond);
2108
2109                 GEN(CopyB);
2110                 GEN(Mux);
2111
2112                 IGN(Call);
2113                 IGN(Alloc);
2114
2115                 IGN(Proj);
2116                 IGN(Block);
2117                 IGN(Start);
2118                 IGN(End);
2119                 IGN(NoMem);
2120                 IGN(Phi);
2121                 IGN(IJmp);
2122                 IGN(Break);
2123                 IGN(Cmp);
2124                 IGN(Unknown);
2125
2126                 /* constant transformation happens earlier */
2127                 IGN(Const);
2128                 IGN(SymConst);
2129                 IGN(Sync);
2130
2131                 BAD(Raise);
2132                 BAD(Sel);
2133                 BAD(InstOf);
2134                 BAD(Cast);
2135                 BAD(Free);
2136                 BAD(Tuple);
2137                 BAD(Id);
2138                 BAD(Bad);
2139                 BAD(Confirm);
2140                 BAD(Filter);
2141                 BAD(CallBegin);
2142                 BAD(EndReg);
2143                 BAD(EndExcept);
2144
2145                 default:
2146                         OTHER_BIN(Max);
2147                         OTHER_BIN(Min);
2148                         OTHER_BIN(Mulh);
2149
2150                         BE_GEN(FrameAddr);
2151                         BE_GEN(FrameLoad);
2152                         BE_GEN(FrameStore);
2153                         BE_GEN(StackParam);
2154                         break;
2155 bad:
2156                 fprintf(stderr, "Not implemented: %s\n", get_irn_opname(node));
2157                 assert(0);
2158         }
2159
2160         /* exchange nodes if a new one was generated */
2161         if (asm_node) {
2162                 exchange(node, asm_node);
2163                 DB((tenv.mod, LEVEL_1, "created node %+F[%p]\n", asm_node, asm_node));
2164         }
2165         else {
2166                 DB((tenv.mod, LEVEL_1, "ignored\n"));
2167         }
2168
2169 #undef UNOP
2170 #undef BINOP
2171 #undef GEN
2172 #undef IGN
2173 #undef BAD
2174 #undef OTHER_BIN
2175 #undef BE_GEN
2176 }