d49407e130db72c2731584caeca39c568c240e11
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /**
2  * This file implements the IR transformation from firm into
3  * ia32-Firm.
4  *
5  * $Id$
6  */
7
8 #ifdef HAVE_CONFIG_H
9 #include "config.h"
10 #endif
11
12 #include "irargs_t.h"
13 #include "irnode_t.h"
14 #include "irgraph_t.h"
15 #include "irmode_t.h"
16 #include "iropt_t.h"
17 #include "irop_t.h"
18 #include "irprog_t.h"
19 #include "iredges_t.h"
20 #include "irgmod.h"
21 #include "irvrfy.h"
22 #include "ircons.h"
23 #include "dbginfo.h"
24 #include "debug.h"
25
26 #include "../benode_t.h"
27 #include "bearch_ia32_t.h"
28
29 #include "ia32_nodes_attr.h"
30 #include "../arch/archop.h"     /* we need this for Min and Max nodes */
31 #include "ia32_transform.h"
32 #include "ia32_new_nodes.h"
33
34 #include "gen_ia32_regalloc_if.h"
35
36 #define SFP_SIGN "0x80000000"
37 #define DFP_SIGN "0x8000000000000000"
38 #define SFP_ABS  "0x7FFFFFFF"
39 #define DFP_ABS  "0x7FFFFFFFFFFFFFFF"
40
41 #define TP_SFP_SIGN "ia32_sfp_sign"
42 #define TP_DFP_SIGN "ia32_dfp_sign"
43 #define TP_SFP_ABS  "ia32_sfp_abs"
44 #define TP_DFP_ABS  "ia32_dfp_abs"
45
46 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
47 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
48 #define ENT_SFP_ABS  "IA32_SFP_ABS"
49 #define ENT_DFP_ABS  "IA32_DFP_ABS"
50
51 extern ir_op *get_op_Mulh(void);
52
53 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
54                                                                           ir_node *op1, ir_node *op2, ir_node *mem, ir_mode *mode);
55
56 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
57                                                                          ir_node *op, ir_node *mem, ir_mode *mode);
58
59 typedef enum {
60         ia32_SSIGN, ia32_DSIGN, ia32_SABS, ia32_DABS
61 } ia32_known_const_t;
62
63 /****************************************************************************************************
64  *                  _        _                        __                           _   _
65  *                 | |      | |                      / _|                         | | (_)
66  *  _ __   ___   __| | ___  | |_ _ __ __ _ _ __  ___| |_ ___  _ __ _ __ ___   __ _| |_ _  ___  _ __
67  * | '_ \ / _ \ / _` |/ _ \ | __| '__/ _` | '_ \/ __|  _/ _ \| '__| '_ ` _ \ / _` | __| |/ _ \| '_ \
68  * | | | | (_) | (_| |  __/ | |_| | | (_| | | | \__ \ || (_) | |  | | | | | | (_| | |_| | (_) | | | |
69  * |_| |_|\___/ \__,_|\___|  \__|_|  \__,_|_| |_|___/_| \___/|_|  |_| |_| |_|\__,_|\__|_|\___/|_| |_|
70  *
71  ****************************************************************************************************/
72
73 struct tv_ent {
74         entity *ent;
75         tarval *tv;
76 };
77
78 /* Compares two (entity, tarval) combinations */
79 static int cmp_tv_ent(const void *a, const void *b, size_t len) {
80         const struct tv_ent *e1 = a;
81         const struct tv_ent *e2 = b;
82
83         return !(e1->tv == e2->tv);
84 }
85
86 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
87 static char *gen_fp_known_const(ir_mode *mode, ia32_known_const_t kct) {
88         static set    *const_set = NULL;
89         struct tv_ent  key;
90         struct tv_ent *entry;
91         char          *tp_name;
92         char          *ent_name;
93         char          *cnst_str;
94         ir_type       *tp;
95         ir_node       *cnst;
96         ir_graph      *rem;
97         entity        *ent;
98
99         if (! const_set) {
100                 const_set = new_set(cmp_tv_ent, 10);
101         }
102
103         switch (kct) {
104                 case ia32_SSIGN:
105                         tp_name  = TP_SFP_SIGN;
106                         ent_name = ENT_SFP_SIGN;
107                         cnst_str = SFP_SIGN;
108                         break;
109                 case ia32_DSIGN:
110                         tp_name  = TP_DFP_SIGN;
111                         ent_name = ENT_DFP_SIGN;
112                         cnst_str = DFP_SIGN;
113                         break;
114                 case ia32_SABS:
115                         tp_name  = TP_SFP_ABS;
116                         ent_name = ENT_SFP_ABS;
117                         cnst_str = SFP_ABS;
118                         break;
119                 case ia32_DABS:
120                         tp_name  = TP_DFP_ABS;
121                         ent_name = ENT_DFP_ABS;
122                         cnst_str = DFP_ABS;
123                         break;
124         }
125
126
127         key.tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
128         key.ent = NULL;
129
130         entry = set_insert(const_set, &key, sizeof(key), HASH_PTR(key.tv));
131
132         if (! entry->ent) {
133                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
134                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
135
136                 set_entity_ld_ident(ent, get_entity_ident(ent));
137                 set_entity_visibility(ent, visibility_local);
138                 set_entity_variability(ent, variability_constant);
139                 set_entity_allocation(ent, allocation_static);
140
141                 /* we create a new entity here: It's initialization must resist on the
142                     const code irg */
143                 rem = current_ir_graph;
144                 current_ir_graph = get_const_code_irg();
145                 cnst = new_Const(mode, key.tv);
146                 current_ir_graph = rem;
147
148                 set_atomic_ent_value(ent, cnst);
149
150                 /* set the entry for hashmap */
151                 entry->ent = ent;
152         }
153
154         return ent_name;
155 }
156
157 #ifndef NDEBUG
158 /**
159  * Prints the old node name on cg obst and returns a pointer to it.
160  */
161 const char *get_old_node_name(ia32_transform_env_t *env) {
162         ia32_isa_t *isa = (ia32_isa_t *)env->cg->arch_env->isa;
163
164         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", env->irn);
165         obstack_1grow(isa->name_obst, 0);
166         return obstack_finish(isa->name_obst);
167 }
168 #endif /* NDEBUG */
169
170 /* determine if one operator is an Imm */
171 static ir_node *get_immediate_op(ir_node *op1, ir_node *op2) {
172         if (op1)
173                 return is_ia32_Cnst(op1) ? op1 : (is_ia32_Cnst(op2) ? op2 : NULL);
174         else return is_ia32_Cnst(op2) ? op2 : NULL;
175 }
176
177 /* determine if one operator is not an Imm */
178 static ir_node *get_expr_op(ir_node *op1, ir_node *op2) {
179         return !is_ia32_Cnst(op1) ? op1 : (!is_ia32_Cnst(op2) ? op2 : NULL);
180 }
181
182
183 /**
184  * Construct a standard binary operation, set AM and immediate if required.
185  *
186  * @param env   The transformation environment
187  * @param op1   The first operand
188  * @param op2   The second operand
189  * @param func  The node constructor function
190  * @return The constructed ia32 node.
191  */
192 static ir_node *gen_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
193         ir_node           *new_op   = NULL;
194         ir_mode           *mode     = env->mode;
195         dbg_info          *dbg      = env->dbg;
196         ir_graph          *irg      = env->irg;
197         ir_node           *block    = env->block;
198         firm_dbg_module_t *mod      = env->mod;
199         ir_node           *noreg_gp = ia32_new_NoReg_gp(env->cg);
200         ir_node           *noreg_fp = ia32_new_NoReg_fp(env->cg);
201         ir_node           *nomem    = new_NoMem();
202         ir_node           *expr_op, *imm_op;
203
204         /* Check if immediate optimization is on and */
205         /* if it's an operation with immediate.      */
206         if (! env->cg->opt.immops) {
207                 expr_op = op1;
208                 imm_op  = NULL;
209         }
210         else if (is_op_commutative(get_irn_op(env->irn))) {
211                 imm_op  = get_immediate_op(op1, op2);
212                 expr_op = get_expr_op(op1, op2);
213         }
214         else {
215                 imm_op  = get_immediate_op(NULL, op2);
216                 expr_op = get_expr_op(op1, op2);
217         }
218
219         assert((expr_op || imm_op) && "invalid operands");
220
221         if (!expr_op) {
222                 /* We have two consts here: not yet supported */
223                 imm_op = NULL;
224         }
225
226         if (mode_is_float(mode)) {
227                 /* floating point operations */
228                 if (imm_op) {
229                         DB((mod, LEVEL_1, "FP with immediate ..."));
230                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_fp, nomem, mode_T);
231                         set_ia32_Immop_attr(new_op, imm_op);
232                         set_ia32_am_support(new_op, ia32_am_None);
233                 }
234                 else {
235                         DB((mod, LEVEL_1, "FP binop ..."));
236                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
237                         set_ia32_am_support(new_op, ia32_am_Source);
238                 }
239         }
240         else {
241                 /* integer operations */
242                 if (imm_op) {
243                         /* This is expr + const */
244                         DB((mod, LEVEL_1, "INT with immediate ..."));
245                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_gp, nomem, mode_T);
246                         set_ia32_Immop_attr(new_op, imm_op);
247
248                         /* set AM support */
249                         set_ia32_am_support(new_op, ia32_am_Dest);
250                 }
251                 else {
252                         DB((mod, LEVEL_1, "INT binop ..."));
253                         /* This is a normal operation */
254                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
255
256                         /* set AM support */
257                         set_ia32_am_support(new_op, ia32_am_Full);
258                 }
259         }
260
261 #ifndef NDEBUG
262         set_ia32_orig_node(new_op, get_old_node_name(env));
263 #endif /* NDEBUG */
264
265         if (is_op_commutative(get_irn_op(env->irn))) {
266                 set_ia32_commutative(new_op);
267         }
268
269         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
270 }
271
272
273
274 /**
275  * Construct a shift/rotate binary operation, sets AM and immediate if required.
276  *
277  * @param env   The transformation environment
278  * @param op1   The first operand
279  * @param op2   The second operand
280  * @param func  The node constructor function
281  * @return The constructed ia32 node.
282  */
283 static ir_node *gen_shift_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
284         ir_node           *new_op = NULL;
285         ir_mode           *mode   = env->mode;
286         dbg_info          *dbg    = env->dbg;
287         ir_graph          *irg    = env->irg;
288         ir_node           *block  = env->block;
289         firm_dbg_module_t *mod    = env->mod;
290         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
291         ir_node           *nomem  = new_NoMem();
292         ir_node           *expr_op, *imm_op;
293         tarval            *tv;
294
295         assert(! mode_is_float(mode) && "Shift/Rotate with float not supported");
296
297         /* Check if immediate optimization is on and */
298         /* if it's an operation with immediate.      */
299         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
300         expr_op = get_expr_op(op1, op2);
301
302         assert((expr_op || imm_op) && "invalid operands");
303
304         if (!expr_op) {
305                 /* We have two consts here: not yet supported */
306                 imm_op = NULL;
307         }
308
309         /* Limit imm_op within range imm8 */
310         if (imm_op) {
311                 tv = get_ia32_Immop_tarval(imm_op);
312
313                 if (tv) {
314                         tv = tarval_mod(tv, new_tarval_from_long(32, mode_Iu));
315                 }
316                 else {
317                         imm_op = NULL;
318                 }
319         }
320
321         /* integer operations */
322         if (imm_op) {
323                 /* This is shift/rot with const */
324                 DB((mod, LEVEL_1, "Shift/Rot with immediate ..."));
325
326                 new_op = func(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
327                 set_ia32_Immop_attr(new_op, imm_op);
328         }
329         else {
330                 /* This is a normal shift/rot */
331                 DB((mod, LEVEL_1, "Shift/Rot binop ..."));
332                 new_op = func(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
333         }
334
335         /* set AM support */
336         set_ia32_am_support(new_op, ia32_am_Dest);
337
338 #ifndef NDEBUG
339         set_ia32_orig_node(new_op, get_old_node_name(env));
340 #endif /* NDEBUG */
341
342         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
343 }
344
345
346 /**
347  * Construct a standard unary operation, set AM and immediate if required.
348  *
349  * @param env   The transformation environment
350  * @param op    The operand
351  * @param func  The node constructor function
352  * @return The constructed ia32 node.
353  */
354 static ir_node *gen_unop(ia32_transform_env_t *env, ir_node *op, construct_unop_func *func) {
355         ir_node           *new_op = NULL;
356         ir_mode           *mode   = env->mode;
357         dbg_info          *dbg    = env->dbg;
358         firm_dbg_module_t *mod    = env->mod;
359         ir_graph          *irg    = env->irg;
360         ir_node           *block  = env->block;
361         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
362         ir_node           *nomem  = new_NoMem();
363
364         new_op = func(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
365
366         if (mode_is_float(mode)) {
367                 DB((mod, LEVEL_1, "FP unop ..."));
368                 /* floating point operations don't support implicit store */
369                 set_ia32_am_support(new_op, ia32_am_None);
370         }
371         else {
372                 DB((mod, LEVEL_1, "INT unop ..."));
373                 set_ia32_am_support(new_op, ia32_am_Dest);
374         }
375
376 #ifndef NDEBUG
377         set_ia32_orig_node(new_op, get_old_node_name(env));
378 #endif /* NDEBUG */
379
380         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
381 }
382
383
384
385 /**
386  * Creates an ia32 Add with immediate.
387  *
388  * @param env       The transformation environment
389  * @param expr_op   The expression operator
390  * @param const_op  The constant
391  * @return the created ia32 Add node
392  */
393 static ir_node *gen_imm_Add(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
394         ir_node                *new_op     = NULL;
395         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
396         firm_dbg_module_t      *mod        = env->mod;
397         dbg_info               *dbg        = env->dbg;
398         ir_graph               *irg        = env->irg;
399         ir_node                *block      = env->block;
400         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
401         ir_node                *nomem      = new_NoMem();
402         int                     normal_add = 1;
403         tarval_classification_t class_tv, class_negtv;
404
405         /* try to optimize to inc/dec  */
406         if (env->cg->opt.incdec && tv) {
407                 /* optimize tarvals */
408                 class_tv    = classify_tarval(tv);
409                 class_negtv = classify_tarval(tarval_neg(tv));
410
411                 if (class_tv == TV_CLASSIFY_ONE) { /* + 1 == INC */
412                         DB((env->mod, LEVEL_2, "Add(1) to Inc ... "));
413                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
414                         normal_add = 0;
415                 }
416                 else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) { /* + (-1) == DEC */
417                         DB((mod, LEVEL_2, "Add(-1) to Dec ... "));
418                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
419                         normal_add = 0;
420                 }
421         }
422
423         if (normal_add) {
424                 new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
425                 set_ia32_Immop_attr(new_op, const_op);
426         }
427
428         return new_op;
429 }
430
431 /**
432  * Creates an ia32 Add.
433  *
434  * @param dbg       firm node dbg
435  * @param block     the block the new node should belong to
436  * @param op1       first operator
437  * @param op2       second operator
438  * @param mode      node mode
439  * @return the created ia32 Add node
440  */
441 static ir_node *gen_Add(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
442         ir_node  *new_op = NULL;
443         dbg_info *dbg    = env->dbg;
444         ir_mode  *mode   = env->mode;
445         ir_graph *irg    = env->irg;
446         ir_node  *block  = env->block;
447         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
448         ir_node  *nomem  = new_NoMem();
449         ir_node  *expr_op, *imm_op;
450
451         /* Check if immediate optimization is on and */
452         /* if it's an operation with immediate.      */
453         imm_op  = env->cg->opt.immops ? get_immediate_op(op1, op2) : NULL;
454         expr_op = get_expr_op(op1, op2);
455
456         assert((expr_op || imm_op) && "invalid operands");
457
458         if (mode_is_float(mode)) {
459                 return gen_binop(env, op1, op2, new_rd_ia32_fAdd);
460         }
461         else {
462                 /* integer ADD */
463                 if (!expr_op) {
464                         /* No expr_op means, that we have two const - one symconst and */
465                         /* one tarval or another symconst - because this case is not   */
466                         /* covered by constant folding                                 */
467
468                         new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
469                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
470                         add_ia32_am_offs(new_op, get_ia32_cnst(op2));
471
472                         /* set AM support */
473                         set_ia32_am_support(new_op, ia32_am_Source);
474                         set_ia32_op_type(new_op, ia32_AddrModeS);
475                         set_ia32_am_flavour(new_op, ia32_am_O);
476
477                         /* Lea doesn't need a Proj */
478                         return new_op;
479                 }
480                 else if (imm_op) {
481                         /* This is expr + const */
482                         new_op = gen_imm_Add(env, expr_op, imm_op);
483
484                         /* set AM support */
485                         set_ia32_am_support(new_op, ia32_am_Dest);
486                 }
487                 else {
488                         /* This is a normal add */
489                         new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
490
491                         /* set AM support */
492                         set_ia32_am_support(new_op, ia32_am_Full);
493                 }
494         }
495
496 #ifndef NDEBUG
497         set_ia32_orig_node(new_op, get_old_node_name(env));
498 #endif /* NDEBUG */
499
500         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
501 }
502
503
504
505 /**
506  * Creates an ia32 Mul.
507  *
508  * @param dbg       firm node dbg
509  * @param block     the block the new node should belong to
510  * @param op1       first operator
511  * @param op2       second operator
512  * @param mode      node mode
513  * @return the created ia32 Mul node
514  */
515 static ir_node *gen_Mul(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
516         ir_node *new_op;
517
518         if (mode_is_float(env->mode)) {
519                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMul);
520         }
521         else {
522                 new_op = gen_binop(env, op1, op2, new_rd_ia32_Mul);
523         }
524
525         return new_op;
526 }
527
528
529
530 /**
531  * Creates an ia32 Mulh.
532  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
533  * this result while Mul returns the lower 32 bit.
534  *
535  * @param env   The transformation environment
536  * @param op1   The first operator
537  * @param op2   The second operator
538  * @return the created ia32 Mulh node
539  */
540 static ir_node *gen_Mulh(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
541         ir_node *proj_EAX, *proj_EDX, *mulh;
542         ir_node *in[1];
543
544         assert(mode_is_float(env->mode) && "Mulh with float not supported");
545         proj_EAX = gen_binop(env, op1, op2, new_rd_ia32_Mulh);
546         mulh     = get_Proj_pred(proj_EAX);
547         proj_EDX = new_rd_Proj(env->dbg, env->irg, env->block, mulh, env->mode, pn_EDX);
548
549         /* to be on the save side */
550         set_Proj_proj(proj_EAX, pn_EAX);
551
552         if (get_ia32_cnst(mulh)) {
553                 /* Mulh with const cannot have AM */
554                 set_ia32_am_support(mulh, ia32_am_None);
555         }
556         else {
557                 /* Mulh cannot have AM for destination */
558                 set_ia32_am_support(mulh, ia32_am_Source);
559         }
560
561         in[0] = proj_EAX;
562
563         /* keep EAX */
564         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], env->irg, env->block, 1, in);
565
566         return proj_EDX;
567 }
568
569
570
571 /**
572  * Creates an ia32 And.
573  *
574  * @param env   The transformation environment
575  * @param op1   The first operator
576  * @param op2   The second operator
577  * @return The created ia32 And node
578  */
579 static ir_node *gen_And(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
580         if (mode_is_float(env->mode)) {
581                 return gen_binop(env, op1, op2, new_rd_ia32_fAnd);
582         }
583         else {
584                 return gen_binop(env, op1, op2, new_rd_ia32_And);
585         }
586 }
587
588
589
590 /**
591  * Creates an ia32 Or.
592  *
593  * @param env   The transformation environment
594  * @param op1   The first operator
595  * @param op2   The second operator
596  * @return The created ia32 Or node
597  */
598 static ir_node *gen_Or(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
599         if (mode_is_float(env->mode)) {
600                 return gen_binop(env, op1, op2, new_rd_ia32_fOr);
601         }
602         else {
603                 return gen_binop(env, op1, op2, new_rd_ia32_Or);
604         }
605 }
606
607
608
609 /**
610  * Creates an ia32 Eor.
611  *
612  * @param env   The transformation environment
613  * @param op1   The first operator
614  * @param op2   The second operator
615  * @return The created ia32 Eor node
616  */
617 static ir_node *gen_Eor(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
618         if (mode_is_float(env->mode)) {
619                 return gen_binop(env, op1, op2, new_rd_ia32_fEor);
620         }
621         else {
622                 return gen_binop(env, op1, op2, new_rd_ia32_Eor);
623         }
624 }
625
626
627
628 /**
629  * Creates an ia32 Max.
630  *
631  * @param env      The transformation environment
632  * @param op1      The first operator
633  * @param op2      The second operator
634  * @return the created ia32 Max node
635  */
636 static ir_node *gen_Max(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
637         ir_node *new_op;
638
639         if (mode_is_float(env->mode)) {
640                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMax);
641         }
642         else {
643                 new_op = new_rd_ia32_Max(env->dbg, env->irg, env->block, op1, op2, env->mode);
644                 set_ia32_am_support(new_op, ia32_am_None);
645         }
646
647         return new_op;
648 }
649
650
651
652 /**
653  * Creates an ia32 Min.
654  *
655  * @param env      The transformation environment
656  * @param op1      The first operator
657  * @param op2      The second operator
658  * @return the created ia32 Min node
659  */
660 static ir_node *gen_Min(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
661         ir_node *new_op;
662
663         if (mode_is_float(env->mode)) {
664                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMin);
665         }
666         else {
667                 new_op = new_rd_ia32_Min(env->dbg, env->irg, env->block, op1, op2, env->mode);
668                 set_ia32_am_support(new_op, ia32_am_None);
669 #ifndef NDEBUG
670                 set_ia32_orig_node(new_op, get_old_node_name(env));
671 #endif /* NDEBUG */
672         }
673
674         return new_op;
675 }
676
677
678
679 /**
680  * Creates an ia32 Sub with immediate.
681  *
682  * @param env   The transformation environment
683  * @param op1   The first operator
684  * @param op2   The second operator
685  * @return The created ia32 Sub node
686  */
687 static ir_node *gen_imm_Sub(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
688         ir_node                *new_op     = NULL;
689         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
690         firm_dbg_module_t      *mod        = env->mod;
691         dbg_info               *dbg        = env->dbg;
692         ir_graph               *irg        = env->irg;
693         ir_node                *block      = env->block;
694         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
695         ir_node                *nomem      = new_NoMem();
696         int                     normal_sub = 1;
697         tarval_classification_t class_tv, class_negtv;
698
699         /* try to optimize to inc/dec  */
700         if (env->cg->opt.incdec && tv) {
701                 /* optimize tarvals */
702                 class_tv    = classify_tarval(tv);
703                 class_negtv = classify_tarval(tarval_neg(tv));
704
705                 if (class_tv == TV_CLASSIFY_ONE) { /* - 1 == DEC */
706                         DB((mod, LEVEL_2, "Sub(1) to Dec ... "));
707                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
708                         normal_sub = 0;
709                 }
710                 else if (class_negtv == TV_CLASSIFY_ONE) { /* - (-1) == Sub */
711                         DB((mod, LEVEL_2, "Sub(-1) to Inc ... "));
712                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
713                         normal_sub = 0;
714                 }
715         }
716
717         if (normal_sub) {
718                 new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
719                 set_ia32_Immop_attr(new_op, const_op);
720         }
721
722         return new_op;
723 }
724
725 /**
726  * Creates an ia32 Sub.
727  *
728  * @param env   The transformation environment
729  * @param op1   The first operator
730  * @param op2   The second operator
731  * @return The created ia32 Sub node
732  */
733 static ir_node *gen_Sub(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
734         ir_node  *new_op = NULL;
735         dbg_info *dbg    = env->dbg;
736         ir_mode  *mode   = env->mode;
737         ir_graph *irg    = env->irg;
738         ir_node  *block  = env->block;
739         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
740         ir_node  *nomem  = new_NoMem();
741         ir_node  *expr_op, *imm_op;
742
743         /* Check if immediate optimization is on and */
744         /* if it's an operation with immediate.      */
745         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
746         expr_op = get_expr_op(op1, op2);
747
748         assert((expr_op || imm_op) && "invalid operands");
749
750         if (mode_is_float(mode)) {
751                 return gen_binop(env, op1, op2, new_rd_ia32_fSub);
752         }
753         else {
754                 /* integer SUB */
755                 if (!expr_op) {
756                         /* No expr_op means, that we have two const - one symconst and */
757                         /* one tarval or another symconst - because this case is not   */
758                         /* covered by constant folding                                 */
759
760                         new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
761                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
762                         sub_ia32_am_offs(new_op, get_ia32_cnst(op2));
763
764                         /* set AM support */
765                         set_ia32_am_support(new_op, ia32_am_Source);
766                         set_ia32_op_type(new_op, ia32_AddrModeS);
767                         set_ia32_am_flavour(new_op, ia32_am_O);
768
769                         /* Lea doesn't need a Proj */
770                         return new_op;
771                 }
772                 else if (imm_op) {
773                         /* This is expr - const */
774                         new_op = gen_imm_Sub(env, expr_op, imm_op);
775
776                         /* set AM support */
777                         set_ia32_am_support(new_op, ia32_am_Dest);
778                 }
779                 else {
780                         /* This is a normal sub */
781                         new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
782
783                         /* set AM support */
784                         set_ia32_am_support(new_op, ia32_am_Full);
785                 }
786         }
787
788 #ifndef NDEBUG
789         set_ia32_orig_node(new_op, get_old_node_name(env));
790 #endif /* NDEBUG */
791
792         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
793 }
794
795
796
797 /**
798  * Generates an ia32 DivMod with additional infrastructure for the
799  * register allocator if needed.
800  *
801  * @param env      The transformation environment
802  * @param dividend -no comment- :)
803  * @param divisor  -no comment- :)
804  * @param dm_flav  flavour_Div/Mod/DivMod
805  * @return The created ia32 DivMod node
806  */
807 static ir_node *generate_DivMod(ia32_transform_env_t *env, ir_node *dividend, ir_node *divisor, ia32_op_flavour_t dm_flav) {
808         ir_node  *res, *proj;
809         ir_node  *edx_node, *cltd;
810         ir_node  *in_keep[1];
811         dbg_info *dbg   = env->dbg;
812         ir_graph *irg   = env->irg;
813         ir_node  *block = env->block;
814         ir_mode  *mode  = env->mode;
815         ir_node  *irn   = env->irn;
816         ir_node  *mem;
817
818         switch (dm_flav) {
819                 case flavour_Div:
820                         mem = get_Div_mem(irn);
821                         break;
822                 case flavour_Mod:
823                         mem = get_Mod_mem(irn);
824                         break;
825                 case flavour_DivMod:
826                         mem = get_DivMod_mem(irn);
827                         break;
828                 default:
829                         assert(0);
830         }
831
832         if (mode_is_signed(mode)) {
833                 /* in signed mode, we need to sign extend the dividend */
834                 cltd     = new_rd_ia32_Cdq(dbg, irg, block, dividend, mode_T);
835                 dividend = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EAX);
836                 edx_node = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EDX);
837         }
838         else {
839                 edx_node = new_rd_ia32_Const(dbg, irg, block, mode_Iu);
840                 set_ia32_Const_type(edx_node, ia32_Const);
841                 set_ia32_Immop_tarval(edx_node, get_tarval_null(mode_Iu));
842         }
843
844         res = new_rd_ia32_DivMod(dbg, irg, block, dividend, divisor, edx_node, mem, mode);
845
846         set_ia32_flavour(res, dm_flav);
847         set_ia32_n_res(res, 2);
848
849         /* Only one proj is used -> We must add a second proj and */
850         /* connect this one to a Keep node to eat up the second   */
851         /* destroyed register.                                    */
852         if (get_irn_n_edges(irn) == 1) {
853                 proj = get_edge_src_irn(get_irn_out_edge_first(irn));
854                 assert(is_Proj(proj) && "non-Proj to Div/Mod node");
855
856                 if (get_Proj_proj(proj) == pn_DivMod_res_div) {
857                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_mod);
858                 }
859                 else {
860                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_div);
861                 }
862
863                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in_keep);
864         }
865
866 #ifndef NDEBUG
867         set_ia32_orig_node(res, get_old_node_name(env));
868 #endif /* NDEBUG */
869
870         return res;
871 }
872
873
874 /**
875  * Wrapper for generate_DivMod. Sets flavour_Mod.
876  */
877 static ir_node *gen_Mod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
878         return generate_DivMod(env, op1, op2, flavour_Mod);
879 }
880
881
882
883 /**
884  * Wrapper for generate_DivMod. Sets flavour_Div.
885  */
886 static ir_node *gen_Div(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
887         return generate_DivMod(env, op1, op2, flavour_Div);
888 }
889
890
891
892 /**
893  * Wrapper for generate_DivMod. Sets flavour_DivMod.
894  */
895 static ir_node *gen_DivMod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
896         return generate_DivMod(env, op1, op2, flavour_DivMod);
897 }
898
899
900
901 /**
902  * Creates an ia32 floating Div.
903  *
904  * @param env   The transformation environment
905  * @param op1   The first operator
906  * @param op2   The second operator
907  * @return The created ia32 fDiv node
908  */
909 static ir_node *gen_Quot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
910         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
911         ir_node *nomem = new_rd_NoMem(env->irg);
912         ir_node *new_op;
913
914         new_op = new_rd_ia32_fDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem, env->mode);
915         set_ia32_am_support(new_op, ia32_am_Source);
916
917 #ifndef NDEBUG
918         set_ia32_orig_node(new_op, get_old_node_name(env));
919 #endif /* NDEBUG */
920
921         return new_op;
922 }
923
924
925
926 /**
927  * Creates an ia32 Shl.
928  *
929  * @param env   The transformation environment
930  * @param op1   The first operator
931  * @param op2   The second operator
932  * @return The created ia32 Shl node
933  */
934 static ir_node *gen_Shl(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
935         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shl);
936 }
937
938
939
940 /**
941  * Creates an ia32 Shr.
942  *
943  * @param env   The transformation environment
944  * @param op1   The first operator
945  * @param op2   The second operator
946  * @return The created ia32 Shr node
947  */
948 static ir_node *gen_Shr(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
949         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shr);
950 }
951
952
953
954 /**
955  * Creates an ia32 Shrs.
956  *
957  * @param env   The transformation environment
958  * @param op1   The first operator
959  * @param op2   The second operator
960  * @return The created ia32 Shrs node
961  */
962 static ir_node *gen_Shrs(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
963         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shrs);
964 }
965
966
967
968 /**
969  * Creates an ia32 RotL.
970  *
971  * @param env   The transformation environment
972  * @param op1   The first operator
973  * @param op2   The second operator
974  * @return The created ia32 RotL node
975  */
976 static ir_node *gen_RotL(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
977         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotL);
978 }
979
980
981
982 /**
983  * Creates an ia32 RotR.
984  * NOTE: There is no RotR with immediate because this would always be a RotL
985  *       "imm-mode_size_bits" which can be pre-calculated.
986  *
987  * @param env   The transformation environment
988  * @param op1   The first operator
989  * @param op2   The second operator
990  * @return The created ia32 RotR node
991  */
992 static ir_node *gen_RotR(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
993         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotR);
994 }
995
996
997
998 /**
999  * Creates an ia32 RotR or RotL (depending on the found pattern).
1000  *
1001  * @param env   The transformation environment
1002  * @param op1   The first operator
1003  * @param op2   The second operator
1004  * @return The created ia32 RotL or RotR node
1005  */
1006 static ir_node *gen_Rot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1007         ir_node *rotate = NULL;
1008
1009         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1010                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1011                  that means we can create a RotR instead of an Add and a RotL */
1012
1013         if (is_Proj(op2)) {
1014                 ir_node *pred = get_Proj_pred(op2);
1015
1016                 if (is_ia32_Add(pred)) {
1017                         ir_node *pred_pred = get_irn_n(pred, 2);
1018                         tarval  *tv        = get_ia32_Immop_tarval(pred);
1019                         long     bits      = get_mode_size_bits(env->mode);
1020
1021                         if (is_Proj(pred_pred)) {
1022                                 pred_pred = get_Proj_pred(pred_pred);
1023                         }
1024
1025                         if (is_ia32_Minus(pred_pred) &&
1026                                 tarval_is_long(tv)       &&
1027                                 get_tarval_long(tv) == bits)
1028                         {
1029                                 DB((env->mod, LEVEL_1, "RotL into RotR ... "));
1030                                 rotate = gen_RotR(env, op1, get_irn_n(pred_pred, 2));
1031                         }
1032
1033                 }
1034         }
1035
1036         if (!rotate) {
1037                 rotate = gen_RotL(env, op1, op2);
1038         }
1039
1040         return rotate;
1041 }
1042
1043
1044
1045 /**
1046  * Transforms a Minus node.
1047  *
1048  * @param env   The transformation environment
1049  * @param op    The operator
1050  * @return The created ia32 Minus node
1051  */
1052 static ir_node *gen_Minus(ia32_transform_env_t *env, ir_node *op) {
1053         char    *name;
1054         ir_node *new_op;
1055         ir_node *noreg_gp = ia32_new_NoReg_gp(env->cg);
1056         ir_node *noreg_fp = ia32_new_NoReg_fp(env->cg);
1057         ir_node *nomem    = new_rd_NoMem(env->irg);
1058         int      size;
1059
1060         if (mode_is_float(env->mode)) {
1061                 new_op = new_rd_ia32_fEor(env->dbg, env->irg, env->block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1062
1063                 size   = get_mode_size_bits(env->mode);
1064                 name   = gen_fp_known_const(env->mode, size == 32 ? ia32_SSIGN : ia32_DSIGN);
1065
1066                 set_ia32_sc(new_op, name);
1067
1068 #ifndef NDEBUG
1069                 set_ia32_orig_node(new_op, get_old_node_name(env));
1070 #endif /* NDEBUG */
1071
1072                 new_op = new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1073         }
1074         else {
1075                 new_op = gen_unop(env, op, new_rd_ia32_Minus);
1076         }
1077
1078         return new_op;
1079 }
1080
1081
1082
1083 /**
1084  * Transforms a Not node.
1085  *
1086  * @param env   The transformation environment
1087  * @param op    The operator
1088  * @return The created ia32 Not node
1089  */
1090 static ir_node *gen_Not(ia32_transform_env_t *env, ir_node *op) {
1091         ir_node *new_op;
1092
1093         if (mode_is_float(env->mode)) {
1094                 assert(0);
1095         }
1096         else {
1097                 new_op = gen_unop(env, op, new_rd_ia32_Not);
1098         }
1099
1100         return new_op;
1101 }
1102
1103
1104
1105 /**
1106  * Transforms an Abs node.
1107  *
1108  * @param env   The transformation environment
1109  * @param op    The operator
1110  * @return The created ia32 Abs node
1111  */
1112 static ir_node *gen_Abs(ia32_transform_env_t *env, ir_node *op) {
1113         ir_node  *res, *p_eax, *p_edx;
1114         dbg_info *dbg      = env->dbg;
1115         ir_mode  *mode     = env->mode;
1116         ir_graph *irg      = env->irg;
1117         ir_node  *block    = env->block;
1118         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
1119         ir_node  *noreg_fp = ia32_new_NoReg_fp(env->cg);
1120         ir_node  *nomem    = new_NoMem();
1121         int       size;
1122         char     *name;
1123
1124         if (mode_is_float(mode)) {
1125                 res = new_rd_ia32_fAnd(dbg,irg, block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1126
1127                 size   = get_mode_size_bits(mode);
1128                 name   = gen_fp_known_const(mode, size == 32 ? ia32_SABS : ia32_DABS);
1129
1130                 set_ia32_sc(res, name);
1131
1132 #ifndef NDEBUG
1133                 set_ia32_orig_node(res, get_old_node_name(env));
1134 #endif /* NDEBUG */
1135
1136                 res = new_rd_Proj(dbg, irg, block, res, mode, 0);
1137         }
1138         else {
1139                 res   = new_rd_ia32_Cdq(dbg, irg, block, op, mode_T);
1140 #ifndef NDEBUG
1141                 set_ia32_orig_node(res, get_old_node_name(env));
1142 #endif /* NDEBUG */
1143
1144                 p_eax = new_rd_Proj(dbg, irg, block, res, mode, pn_EAX);
1145                 p_edx = new_rd_Proj(dbg, irg, block, res, mode, pn_EDX);
1146
1147                 res   = new_rd_ia32_Eor(dbg, irg, block, noreg_gp, noreg_gp, p_eax, p_edx, nomem, mode_T);
1148 #ifndef NDEBUG
1149                 set_ia32_orig_node(res, get_old_node_name(env));
1150 #endif /* NDEBUG */
1151
1152                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1153
1154                 res   = new_rd_ia32_Sub(dbg, irg, block, noreg_gp, noreg_gp, res, p_edx, nomem, mode_T);
1155 #ifndef NDEBUG
1156                 set_ia32_orig_node(res, get_old_node_name(env));
1157 #endif /* NDEBUG */
1158
1159                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1160         }
1161
1162         return res;
1163 }
1164
1165
1166
1167 /**
1168  * Transforms a Load.
1169  *
1170  * @param mod     the debug module
1171  * @param block   the block the new node should belong to
1172  * @param node    the ir Load node
1173  * @param mode    node mode
1174  * @return the created ia32 Load node
1175  */
1176 static ir_node *gen_Load(ia32_transform_env_t *env) {
1177         ir_node *node  = env->irn;
1178         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1179         ir_node *new_op;
1180
1181         if (mode_is_float(env->mode)) {
1182                 new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, get_Load_ptr(node), noreg, get_Load_mem(node), env->mode);
1183         }
1184         else {
1185                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, get_Load_ptr(node), noreg, get_Load_mem(node), env->mode);
1186         }
1187
1188         set_ia32_am_support(new_op, ia32_am_Source);
1189         set_ia32_op_type(new_op, ia32_AddrModeS);
1190         set_ia32_am_flavour(new_op, ia32_B);
1191         set_ia32_ls_mode(new_op, get_Load_mode(node));
1192
1193 #ifndef NDEBUG
1194         set_ia32_orig_node(new_op, get_old_node_name(env));
1195 #endif /* NDEBUG */
1196
1197         return new_op;
1198 }
1199
1200
1201
1202 /**
1203  * Transforms a Store.
1204  *
1205  * @param mod     the debug module
1206  * @param block   the block the new node should belong to
1207  * @param node    the ir Store node
1208  * @param mode    node mode
1209  * @return the created ia32 Store node
1210  */
1211 static ir_node *gen_Store(ia32_transform_env_t *env) {
1212         ir_node *node  = env->irn;
1213         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1214         ir_node *val   = get_Store_value(node);
1215         ir_node *ptr   = get_Store_ptr(node);
1216         ir_node *mem   = get_Store_mem(node);
1217         ir_node *sval  = val;
1218         ir_node *new_op;
1219
1220         /* in case of storing a const -> make it an attribute */
1221         if (is_ia32_Cnst(val)) {
1222                 sval = noreg;
1223         }
1224
1225         if (mode_is_float(env->mode)) {
1226                 new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, env->mode);
1227         }
1228         else {
1229                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, env->mode);
1230         }
1231
1232         /* stored const is an attribute (saves a register) */
1233         if (is_ia32_Cnst(val)) {
1234                 set_ia32_Immop_attr(new_op, val);
1235         }
1236
1237         set_ia32_am_support(new_op, ia32_am_Dest);
1238         set_ia32_op_type(new_op, ia32_AddrModeD);
1239         set_ia32_am_flavour(new_op, ia32_B);
1240         set_ia32_ls_mode(new_op, get_irn_mode(val));
1241
1242 #ifndef NDEBUG
1243         set_ia32_orig_node(new_op, get_old_node_name(env));
1244 #endif /* NDEBUG */
1245
1246         return new_op;
1247 }
1248
1249
1250
1251 /**
1252  * Transforms a Cond -> Proj[b] -> Cmp into a CondJmp or CondJmp_i
1253  *
1254  * @param env   The transformation environment
1255  * @return The transformed node.
1256  */
1257 static ir_node *gen_Cond(ia32_transform_env_t *env) {
1258         dbg_info *dbg      = env->dbg;
1259         ir_graph *irg      = env->irg;
1260         ir_node  *block    = env->block;
1261         ir_node  *node     = env->irn;
1262         ir_node  *sel      = get_Cond_selector(node);
1263         ir_mode  *sel_mode = get_irn_mode(sel);
1264         ir_node  *res      = NULL;
1265         ir_node  *pred     = NULL;
1266         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
1267         ir_node  *nomem    = new_NoMem();
1268         ir_node  *cmp_a, *cmp_b, *cnst, *expr;
1269
1270         if (is_Proj(sel) && sel_mode == mode_b) {
1271                 pred  = get_Proj_pred(sel);
1272
1273                 /* get both compare operators */
1274                 cmp_a = get_Cmp_left(pred);
1275                 cmp_b = get_Cmp_right(pred);
1276
1277                 /* check if we can use a CondJmp with immediate */
1278                 cnst = env->cg->opt.immops ? get_immediate_op(cmp_a, cmp_b) : NULL;
1279                 expr = get_expr_op(cmp_a, cmp_b);
1280
1281                 if (cnst && expr) {
1282                         res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem, mode_T);
1283                         set_ia32_Immop_attr(res, cnst);
1284                 }
1285                 else {
1286                         res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem, mode_T);
1287                 }
1288
1289                 set_ia32_pncode(res, get_Proj_proj(sel));
1290                 set_ia32_am_support(res, ia32_am_Source);
1291         }
1292         else {
1293                 res = new_rd_ia32_SwitchJmp(dbg, irg, block, sel, mode_T);
1294                 set_ia32_pncode(res, get_Cond_defaultProj(node));
1295         }
1296
1297 #ifndef NDEBUG
1298         set_ia32_orig_node(res, get_old_node_name(env));
1299 #endif /* NDEBUG */
1300
1301         return res;
1302 }
1303
1304
1305
1306 /**
1307  * Transforms a CopyB node.
1308  *
1309  * @param env   The transformation environment
1310  * @return The transformed node.
1311  */
1312 static ir_node *gen_CopyB(ia32_transform_env_t *env) {
1313         ir_node  *res   = NULL;
1314         dbg_info *dbg   = env->dbg;
1315         ir_graph *irg   = env->irg;
1316         ir_mode  *mode  = env->mode;
1317         ir_node  *block = env->block;
1318         ir_node  *node  = env->irn;
1319         ir_node  *src   = get_CopyB_src(node);
1320         ir_node  *dst   = get_CopyB_dst(node);
1321         ir_node  *mem   = get_CopyB_mem(node);
1322         int       size  = get_type_size_bytes(get_CopyB_type(node));
1323         int       rem;
1324
1325         /* If we have to copy more than 16 bytes, we use REP MOVSx and */
1326         /* then we need the size explicitly in ECX.                    */
1327         if (size >= 16 * 4) {
1328                 rem = size & 0x3; /* size % 4 */
1329                 size >>= 2;
1330
1331                 res = new_rd_ia32_Const(dbg, irg, block, mode_Is);
1332                 set_ia32_op_type(res, ia32_Const);
1333                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1334
1335                 res = new_rd_ia32_CopyB(dbg, irg, block, dst, src, res, mem, mode);
1336                 set_ia32_Immop_tarval(res, new_tarval_from_long(rem, mode_Is));
1337         }
1338         else {
1339                 res = new_rd_ia32_CopyB_i(dbg, irg, block, dst, src, mem, mode);
1340                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1341         }
1342
1343 #ifndef NDEBUG
1344         set_ia32_orig_node(res, get_old_node_name(env));
1345 #endif /* NDEBUG */
1346
1347         return res;
1348 }
1349
1350
1351
1352 /**
1353  * Transforms a Mux node into CMov.
1354  *
1355  * @param env   The transformation environment
1356  * @return The transformed node.
1357  */
1358 static ir_node *gen_Mux(ia32_transform_env_t *env) {
1359         ir_node *node   = env->irn;
1360         ir_node *new_op = new_rd_ia32_CMov(env->dbg, env->irg, env->block, \
1361                 get_Mux_sel(node), get_Mux_false(node), get_Mux_true(node), env->mode);
1362
1363 #ifndef NDEBUG
1364         set_ia32_orig_node(new_op, get_old_node_name(env));
1365 #endif /* NDEBUG */
1366
1367         return new_op;
1368 }
1369
1370
1371 /**
1372  * Checks of we can omit the Int -> Int Conv
1373  */
1374 static int ignore_int_conv(ir_mode *src_mode, ir_mode *tgt_mode) {
1375         int ignore   = 0;
1376         int src_sign = mode_is_signed(src_mode);
1377         int tgt_sign = mode_is_signed(tgt_mode);
1378         int src_bits = get_mode_size_bits(src_mode);
1379         int tgt_bits = get_mode_size_bits(tgt_mode);
1380
1381         /* mode_P is already converted in mode_Is */
1382 #if 0
1383         /* ignore mode_P -> mode_Is Convs */
1384         ignore = ((src_mode == mode_P) && (tgt_mode == mode_Is)) ? 1 : 0;
1385
1386         /* ignore mode_Is -> mode_P Convs */
1387         ignore = ((src_mode == mode_Is) && (tgt_mode == mode_P)) ? 1 : 0;
1388 #endif
1389
1390         /* ignore Convs small -> big if same signedness */
1391         ignore = (src_sign == tgt_sign) && (src_bits < tgt_bits) ? 1 : ignore;
1392
1393         /* ignore Bool -> Int Conv */
1394         ignore = (src_mode == mode_b) ? 1 : ignore;
1395
1396         /* ignore Int -> Int Convs if same bitsize */
1397         ignore = (src_bits == tgt_bits) ? 1 : ignore;
1398
1399         return ignore;
1400 }
1401
1402 /**
1403  * Transforms a Conv node.
1404  *
1405  * @param env   The transformation environment
1406  * @param op    The operator
1407  * @return The created ia32 Conv node
1408  */
1409 static ir_node *gen_Conv(ia32_transform_env_t *env, ir_node *op) {
1410         dbg_info          *dbg      = env->dbg;
1411         ir_graph          *irg      = env->irg;
1412         ir_mode           *src_mode = get_irn_mode(op);
1413         ir_mode           *tgt_mode = env->mode;
1414         ir_node           *block    = env->block;
1415         ir_node           *new_op   = NULL;
1416         ir_node           *noreg    = ia32_new_NoReg_gp(env->cg);
1417         ir_node           *nomem    = new_rd_NoMem(irg);
1418         firm_dbg_module_t *mod      = env->mod;
1419
1420         if (src_mode == tgt_mode) {
1421                 /* this can happen when changing mode_P to mode_Is */
1422                 DB((mod, LEVEL_1, "killed Conv(mode, mode) ..."));
1423                 edges_reroute(env->irn, op, irg);
1424         }
1425         else if (mode_is_float(src_mode)) {
1426                 /* we convert from float ... */
1427                 if (mode_is_float(tgt_mode)) {
1428                         /* ... to float */
1429                         DB((mod, LEVEL_1, "create Conv(float, float) ..."));
1430                         new_op = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1431                 }
1432                 else {
1433                         /* ... to int */
1434                         DB((mod, LEVEL_1, "create Conv(float, int) ..."));
1435                         new_op = new_rd_ia32_Conv_FP2I(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1436                 }
1437         }
1438         else {
1439                 /* we convert from int ... */
1440                 if (mode_is_float(tgt_mode)) {
1441                         /* ... to float */
1442                         DB((mod, LEVEL_1, "create Conv(int, float) ..."));
1443                         new_op = new_rd_ia32_Conv_I2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1444                 }
1445                 else {
1446                         /* ... to int */
1447                         DB((mod, LEVEL_1, "create Conv(int, int) ..."));
1448
1449                         /* check if we can omit the Conv */
1450                         if (ignore_int_conv(src_mode, tgt_mode)) {
1451                                 DB((mod, LEVEL_1, "omitted Conv ..."));
1452                                 edges_reroute(env->irn, op, irg);
1453                         }
1454                         else {
1455                                 new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1456                         }
1457                 }
1458         }
1459
1460         if (new_op) {
1461 #ifndef NDEBUG
1462                 set_ia32_orig_node(new_op, get_old_node_name(env));
1463 #endif /* NDEBUG */
1464
1465                 new_op = new_rd_Proj(dbg, irg, block, new_op, tgt_mode, 0);
1466         }
1467
1468         return new_op;
1469 }
1470
1471
1472
1473 /********************************************
1474  *  _                          _
1475  * | |                        | |
1476  * | |__   ___ _ __   ___   __| | ___  ___
1477  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1478  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1479  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1480  *
1481  ********************************************/
1482
1483 /**
1484  * Transforms a FrameAddr into an ia32 Add.
1485  */
1486 static ir_node *gen_FrameAddr(ia32_transform_env_t *env) {
1487         ir_node *new_op = NULL;
1488         ir_node *node   = env->irn;
1489         ir_node *op     = get_irn_n(node, 0);
1490         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1491         ir_node *nomem  = new_rd_NoMem(env->irg);
1492
1493         new_op = new_rd_ia32_Add(env->dbg, env->irg, env->block, noreg, noreg, op, noreg, nomem, mode_T);
1494         set_ia32_frame_ent(new_op, be_get_frame_entity(node));
1495         set_ia32_am_support(new_op, ia32_am_Full);
1496         set_ia32_use_frame(new_op);
1497
1498 #ifndef NDEBUG
1499         set_ia32_orig_node(new_op, get_old_node_name(env));
1500 #endif /* NDEBUG */
1501
1502         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1503 }
1504
1505 /**
1506  * Transforms a FrameLoad into an ia32 Load.
1507  */
1508 static ir_node *gen_FrameLoad(ia32_transform_env_t *env) {
1509         ir_node *new_op = NULL;
1510         ir_node *node   = env->irn;
1511         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1512         ir_node *mem    = get_irn_n(node, 0);
1513         ir_node *ptr    = get_irn_n(node, 1);
1514         entity  *ent    = be_get_frame_entity(node);
1515         ir_mode *mode   = get_type_mode(get_entity_type(ent));
1516
1517         if (mode_is_float(mode)) {
1518                 new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1519         }
1520         else {
1521                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1522         }
1523
1524         set_ia32_frame_ent(new_op, ent);
1525
1526         set_ia32_am_support(new_op, ia32_am_Source);
1527         set_ia32_op_type(new_op, ia32_AddrModeS);
1528         set_ia32_am_flavour(new_op, ia32_B);
1529         set_ia32_ls_mode(new_op, mode);
1530
1531 #ifndef NDEBUG
1532         set_ia32_orig_node(new_op, get_old_node_name(env));
1533 #endif /* NDEBUG */
1534
1535         return new_op;
1536 }
1537
1538
1539 /**
1540  * Transforms a FrameStore into an ia32 Store.
1541  */
1542 static ir_node *gen_FrameStore(ia32_transform_env_t *env) {
1543         ir_node *new_op = NULL;
1544         ir_node *node   = env->irn;
1545         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1546         ir_node *mem    = get_irn_n(node, 0);
1547         ir_node *ptr    = get_irn_n(node, 1);
1548         ir_node *val    = get_irn_n(node, 2);
1549         entity  *ent    = be_get_frame_entity(node);
1550         ir_mode *mode   = get_irn_mode(val);
1551
1552         if (mode_is_float(mode)) {
1553                 new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1554         }
1555         else {
1556                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1557         }
1558         set_ia32_frame_ent(new_op, ent);
1559
1560         set_ia32_am_support(new_op, ia32_am_Dest);
1561         set_ia32_op_type(new_op, ia32_AddrModeD);
1562         set_ia32_am_flavour(new_op, ia32_B);
1563         set_ia32_ls_mode(new_op, mode);
1564
1565 #ifndef NDEBUG
1566         set_ia32_orig_node(new_op, get_old_node_name(env));
1567 #endif /* NDEBUG */
1568
1569         return new_op;
1570 }
1571
1572
1573
1574 /*********************************************************
1575  *                  _             _      _
1576  *                 (_)           | |    (_)
1577  *  _ __ ___   __ _ _ _ __     __| |_ __ ___   _____ _ __
1578  * | '_ ` _ \ / _` | | '_ \   / _` | '__| \ \ / / _ \ '__|
1579  * | | | | | | (_| | | | | | | (_| | |  | |\ V /  __/ |
1580  * |_| |_| |_|\__,_|_|_| |_|  \__,_|_|  |_| \_/ \___|_|
1581  *
1582  *********************************************************/
1583
1584 /**
1585  * Transforms the given firm node (and maybe some other related nodes)
1586  * into one or more assembler nodes.
1587  *
1588  * @param node    the firm node
1589  * @param env     the debug module
1590  */
1591 void ia32_transform_node(ir_node *node, void *env) {
1592         ia32_code_gen_t *cgenv = (ia32_code_gen_t *)env;
1593         opcode  code           = get_irn_opcode(node);
1594         ir_node *asm_node      = NULL;
1595         ia32_transform_env_t  tenv;
1596
1597         if (is_Block(node))
1598                 return;
1599
1600         tenv.block    = get_nodes_block(node);
1601         tenv.dbg      = get_irn_dbg_info(node);
1602         tenv.irg      = current_ir_graph;
1603         tenv.irn      = node;
1604         tenv.mod      = cgenv->mod;
1605         tenv.mode     = get_irn_mode(node);
1606         tenv.cg       = cgenv;
1607
1608 #define UNOP(a)  case iro_##a: asm_node = gen_##a(&tenv, get_##a##_op(node)); break
1609 #define BINOP(a) case iro_##a: asm_node = gen_##a(&tenv, get_##a##_left(node), get_##a##_right(node)); break
1610 #define GEN(a)   case iro_##a: asm_node = gen_##a(&tenv); break
1611 #define IGN(a)   case iro_##a: break
1612 #define BAD(a)   case iro_##a: goto bad
1613 #define OTHER_BIN(a)                                                       \
1614         if (get_irn_op(node) == get_op_##a()) {                                \
1615                 asm_node = gen_##a(&tenv, get_irn_n(node, 0), get_irn_n(node, 1)); \
1616                 break;                                                             \
1617         }
1618 #define BE_GEN(a)                  \
1619         if (be_is_##a(node)) {         \
1620                 asm_node = gen_##a(&tenv); \
1621                 break;                     \
1622         }
1623
1624         DBG((tenv.mod, LEVEL_1, "check %+F ... ", node));
1625
1626         switch (code) {
1627                 BINOP(Add);
1628                 BINOP(Sub);
1629                 BINOP(Mul);
1630                 BINOP(And);
1631                 BINOP(Or);
1632                 BINOP(Eor);
1633
1634                 BINOP(Shl);
1635                 BINOP(Shr);
1636                 BINOP(Shrs);
1637                 BINOP(Rot);
1638
1639                 BINOP(Quot);
1640
1641                 BINOP(Div);
1642                 BINOP(Mod);
1643                 BINOP(DivMod);
1644
1645                 UNOP(Minus);
1646                 UNOP(Conv);
1647                 UNOP(Abs);
1648                 UNOP(Not);
1649
1650                 GEN(Load);
1651                 GEN(Store);
1652                 GEN(Cond);
1653
1654                 GEN(CopyB);
1655                 GEN(Mux);
1656
1657                 IGN(Call);
1658                 IGN(Alloc);
1659
1660                 IGN(Proj);
1661                 IGN(Block);
1662                 IGN(Start);
1663                 IGN(End);
1664                 IGN(NoMem);
1665                 IGN(Phi);
1666                 IGN(IJmp);
1667                 IGN(Break);
1668                 IGN(Cmp);
1669                 IGN(Unknown);
1670
1671                 /* constant transformation happens earlier */
1672                 IGN(Const);
1673                 IGN(SymConst);
1674                 IGN(Sync);
1675
1676                 BAD(Raise);
1677                 BAD(Sel);
1678                 BAD(InstOf);
1679                 BAD(Cast);
1680                 BAD(Free);
1681                 BAD(Tuple);
1682                 BAD(Id);
1683                 BAD(Bad);
1684                 BAD(Confirm);
1685                 BAD(Filter);
1686                 BAD(CallBegin);
1687                 BAD(EndReg);
1688                 BAD(EndExcept);
1689
1690                 default:
1691                         OTHER_BIN(Max);
1692                         OTHER_BIN(Min);
1693                         OTHER_BIN(Mulh);
1694
1695                         BE_GEN(FrameAddr);
1696                         BE_GEN(FrameLoad);
1697                         BE_GEN(FrameStore);
1698                         break;
1699 bad:
1700                 fprintf(stderr, "Not implemented: %s\n", get_irn_opname(node));
1701                 assert(0);
1702         }
1703
1704         /* exchange nodes if a new one was generated */
1705         if (asm_node) {
1706                 exchange(node, asm_node);
1707                 DB((tenv.mod, LEVEL_1, "created node %+F[%p]\n", asm_node, asm_node));
1708         }
1709         else {
1710                 DB((tenv.mod, LEVEL_1, "ignored\n"));
1711         }
1712
1713 #undef UNOP
1714 #undef BINOP
1715 #undef GEN
1716 #undef IGN
1717 #undef BAD
1718 #undef OTHER_BIN
1719 #undef BE_GEN
1720 }