fixed CopyKeeps
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /**
2  * This file implements the IR transformation from firm into
3  * ia32-Firm.
4  *
5  * $Id$
6  */
7
8 #ifdef HAVE_CONFIG_H
9 #include "config.h"
10 #endif
11
12 #include "irargs_t.h"
13 #include "irnode_t.h"
14 #include "irgraph_t.h"
15 #include "irmode_t.h"
16 #include "iropt_t.h"
17 #include "irop_t.h"
18 #include "irprog_t.h"
19 #include "iredges_t.h"
20 #include "irgmod.h"
21 #include "irvrfy.h"
22 #include "ircons.h"
23 #include "dbginfo.h"
24 #include "debug.h"
25
26 #include "../benode_t.h"
27 #include "../besched.h"
28
29 #include "bearch_ia32_t.h"
30
31 #include "ia32_nodes_attr.h"
32 #include "../arch/archop.h"     /* we need this for Min and Max nodes */
33 #include "ia32_transform.h"
34 #include "ia32_new_nodes.h"
35 #include "ia32_map_regs.h"
36
37 #include "gen_ia32_regalloc_if.h"
38
39 #ifdef NDEBUG
40 #define SET_IA32_ORIG_NODE(n, o)
41 #else
42 #define SET_IA32_ORIG_NODE(n, o) set_ia32_orig_node(n, o);
43 #endif /* NDEBUG */
44
45
46 #define SFP_SIGN "0x80000000"
47 #define DFP_SIGN "0x8000000000000000"
48 #define SFP_ABS  "0x7FFFFFFF"
49 #define DFP_ABS  "0x7FFFFFFFFFFFFFFF"
50
51 #define TP_SFP_SIGN "ia32_sfp_sign"
52 #define TP_DFP_SIGN "ia32_dfp_sign"
53 #define TP_SFP_ABS  "ia32_sfp_abs"
54 #define TP_DFP_ABS  "ia32_dfp_abs"
55
56 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
57 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
58 #define ENT_SFP_ABS  "IA32_SFP_ABS"
59 #define ENT_DFP_ABS  "IA32_DFP_ABS"
60
61 extern ir_op *get_op_Mulh(void);
62
63 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
64                                                                           ir_node *op1, ir_node *op2, ir_node *mem, ir_mode *mode);
65
66 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
67                                                                          ir_node *op, ir_node *mem, ir_mode *mode);
68
69 typedef enum {
70         ia32_SSIGN, ia32_DSIGN, ia32_SABS, ia32_DABS
71 } ia32_known_const_t;
72
73 /****************************************************************************************************
74  *                  _        _                        __                           _   _
75  *                 | |      | |                      / _|                         | | (_)
76  *  _ __   ___   __| | ___  | |_ _ __ __ _ _ __  ___| |_ ___  _ __ _ __ ___   __ _| |_ _  ___  _ __
77  * | '_ \ / _ \ / _` |/ _ \ | __| '__/ _` | '_ \/ __|  _/ _ \| '__| '_ ` _ \ / _` | __| |/ _ \| '_ \
78  * | | | | (_) | (_| |  __/ | |_| | | (_| | | | \__ \ || (_) | |  | | | | | | (_| | |_| | (_) | | | |
79  * |_| |_|\___/ \__,_|\___|  \__|_|  \__,_|_| |_|___/_| \___/|_|  |_| |_| |_|\__,_|\__|_|\___/|_| |_|
80  *
81  ****************************************************************************************************/
82
83 struct tv_ent {
84         entity *ent;
85         tarval *tv;
86 };
87
88 /* Compares two (entity, tarval) combinations */
89 static int cmp_tv_ent(const void *a, const void *b, size_t len) {
90         const struct tv_ent *e1 = a;
91         const struct tv_ent *e2 = b;
92
93         return !(e1->tv == e2->tv);
94 }
95
96 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
97 static char *gen_fp_known_const(ir_mode *mode, ia32_known_const_t kct) {
98         static set    *const_set = NULL;
99         struct tv_ent  key;
100         struct tv_ent *entry;
101         char          *tp_name;
102         char          *ent_name;
103         char          *cnst_str;
104         ir_type       *tp;
105         ir_node       *cnst;
106         ir_graph      *rem;
107         entity        *ent;
108
109         if (! const_set) {
110                 const_set = new_set(cmp_tv_ent, 10);
111         }
112
113         switch (kct) {
114                 case ia32_SSIGN:
115                         tp_name  = TP_SFP_SIGN;
116                         ent_name = ENT_SFP_SIGN;
117                         cnst_str = SFP_SIGN;
118                         break;
119                 case ia32_DSIGN:
120                         tp_name  = TP_DFP_SIGN;
121                         ent_name = ENT_DFP_SIGN;
122                         cnst_str = DFP_SIGN;
123                         break;
124                 case ia32_SABS:
125                         tp_name  = TP_SFP_ABS;
126                         ent_name = ENT_SFP_ABS;
127                         cnst_str = SFP_ABS;
128                         break;
129                 case ia32_DABS:
130                         tp_name  = TP_DFP_ABS;
131                         ent_name = ENT_DFP_ABS;
132                         cnst_str = DFP_ABS;
133                         break;
134         }
135
136
137         key.tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
138         key.ent = NULL;
139
140         entry = set_insert(const_set, &key, sizeof(key), HASH_PTR(key.tv));
141
142         if (! entry->ent) {
143                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
144                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
145
146                 set_entity_ld_ident(ent, get_entity_ident(ent));
147                 set_entity_visibility(ent, visibility_local);
148                 set_entity_variability(ent, variability_constant);
149                 set_entity_allocation(ent, allocation_static);
150
151                 /* we create a new entity here: It's initialization must resist on the
152                     const code irg */
153                 rem = current_ir_graph;
154                 current_ir_graph = get_const_code_irg();
155                 cnst = new_Const(mode, key.tv);
156                 current_ir_graph = rem;
157
158                 set_atomic_ent_value(ent, cnst);
159
160                 /* set the entry for hashmap */
161                 entry->ent = ent;
162         }
163
164         return ent_name;
165 }
166
167 #ifndef NDEBUG
168 /**
169  * Prints the old node name on cg obst and returns a pointer to it.
170  */
171 const char *get_old_node_name(ia32_transform_env_t *env) {
172         static int name_cnt = 0;
173         ia32_isa_t *isa = (ia32_isa_t *)env->cg->arch_env->isa;
174
175         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", env->irn);
176         obstack_1grow(isa->name_obst, 0);
177         isa->name_obst_size += obstack_object_size(isa->name_obst);
178         name_cnt++;
179         if (name_cnt % 1024 == 0) {
180                 printf("name obst size reached %d bytes after %d nodes\n", isa->name_obst_size, name_cnt);
181         }
182         return obstack_finish(isa->name_obst);
183 }
184 #endif /* NDEBUG */
185
186 /* determine if one operator is an Imm */
187 static ir_node *get_immediate_op(ir_node *op1, ir_node *op2) {
188         if (op1)
189                 return is_ia32_Cnst(op1) ? op1 : (is_ia32_Cnst(op2) ? op2 : NULL);
190         else return is_ia32_Cnst(op2) ? op2 : NULL;
191 }
192
193 /* determine if one operator is not an Imm */
194 static ir_node *get_expr_op(ir_node *op1, ir_node *op2) {
195         return !is_ia32_Cnst(op1) ? op1 : (!is_ia32_Cnst(op2) ? op2 : NULL);
196 }
197
198
199 /**
200  * Construct a standard binary operation, set AM and immediate if required.
201  *
202  * @param env   The transformation environment
203  * @param op1   The first operand
204  * @param op2   The second operand
205  * @param func  The node constructor function
206  * @return The constructed ia32 node.
207  */
208 static ir_node *gen_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
209         ir_node           *new_op   = NULL;
210         ir_mode           *mode     = env->mode;
211         dbg_info          *dbg      = env->dbg;
212         ir_graph          *irg      = env->irg;
213         ir_node           *block    = env->block;
214         firm_dbg_module_t *mod      = env->mod;
215         ir_node           *noreg_gp = ia32_new_NoReg_gp(env->cg);
216         ir_node           *noreg_fp = ia32_new_NoReg_fp(env->cg);
217         ir_node           *nomem    = new_NoMem();
218         ir_node           *expr_op, *imm_op;
219
220         /* Check if immediate optimization is on and */
221         /* if it's an operation with immediate.      */
222         if (! env->cg->opt.immops) {
223                 expr_op = op1;
224                 imm_op  = NULL;
225         }
226         else if (is_op_commutative(get_irn_op(env->irn))) {
227                 imm_op  = get_immediate_op(op1, op2);
228                 expr_op = get_expr_op(op1, op2);
229         }
230         else {
231                 imm_op  = get_immediate_op(NULL, op2);
232                 expr_op = get_expr_op(op1, op2);
233         }
234
235         assert((expr_op || imm_op) && "invalid operands");
236
237         if (!expr_op) {
238                 /* We have two consts here: not yet supported */
239                 imm_op = NULL;
240         }
241
242         if (mode_is_float(mode)) {
243                 /* floating point operations */
244                 if (imm_op) {
245                         DB((mod, LEVEL_1, "FP with immediate ..."));
246                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_fp, nomem, mode_T);
247                         set_ia32_Immop_attr(new_op, imm_op);
248                         set_ia32_am_support(new_op, ia32_am_None);
249                 }
250                 else {
251                         DB((mod, LEVEL_1, "FP binop ..."));
252                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
253                         set_ia32_am_support(new_op, ia32_am_Source);
254                 }
255         }
256         else {
257                 /* integer operations */
258                 if (imm_op) {
259                         /* This is expr + const */
260                         DB((mod, LEVEL_1, "INT with immediate ..."));
261                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_gp, nomem, mode_T);
262                         set_ia32_Immop_attr(new_op, imm_op);
263
264                         /* set AM support */
265                         set_ia32_am_support(new_op, ia32_am_Dest);
266                 }
267                 else {
268                         DB((mod, LEVEL_1, "INT binop ..."));
269                         /* This is a normal operation */
270                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem, mode_T);
271
272                         /* set AM support */
273                         set_ia32_am_support(new_op, ia32_am_Full);
274                 }
275         }
276
277   SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
278
279         set_ia32_res_mode(new_op, mode);
280
281         if (is_op_commutative(get_irn_op(env->irn))) {
282                 set_ia32_commutative(new_op);
283         }
284
285         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
286 }
287
288
289
290 /**
291  * Construct a shift/rotate binary operation, sets AM and immediate if required.
292  *
293  * @param env   The transformation environment
294  * @param op1   The first operand
295  * @param op2   The second operand
296  * @param func  The node constructor function
297  * @return The constructed ia32 node.
298  */
299 static ir_node *gen_shift_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
300         ir_node           *new_op = NULL;
301         ir_mode           *mode   = env->mode;
302         dbg_info          *dbg    = env->dbg;
303         ir_graph          *irg    = env->irg;
304         ir_node           *block  = env->block;
305         firm_dbg_module_t *mod    = env->mod;
306         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
307         ir_node           *nomem  = new_NoMem();
308         ir_node           *expr_op, *imm_op;
309         tarval            *tv;
310
311         assert(! mode_is_float(mode) && "Shift/Rotate with float not supported");
312
313         /* Check if immediate optimization is on and */
314         /* if it's an operation with immediate.      */
315         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
316         expr_op = get_expr_op(op1, op2);
317
318         assert((expr_op || imm_op) && "invalid operands");
319
320         if (!expr_op) {
321                 /* We have two consts here: not yet supported */
322                 imm_op = NULL;
323         }
324
325         /* Limit imm_op within range imm8 */
326         if (imm_op) {
327                 tv = get_ia32_Immop_tarval(imm_op);
328
329                 if (tv) {
330                         tv = tarval_mod(tv, new_tarval_from_long(32, mode_Iu));
331                 }
332                 else {
333                         imm_op = NULL;
334                 }
335         }
336
337         /* integer operations */
338         if (imm_op) {
339                 /* This is shift/rot with const */
340                 DB((mod, LEVEL_1, "Shift/Rot with immediate ..."));
341
342                 new_op = func(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
343                 set_ia32_Immop_attr(new_op, imm_op);
344         }
345         else {
346                 /* This is a normal shift/rot */
347                 DB((mod, LEVEL_1, "Shift/Rot binop ..."));
348                 new_op = func(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
349         }
350
351         /* set AM support */
352         set_ia32_am_support(new_op, ia32_am_Dest);
353
354         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
355
356         set_ia32_res_mode(new_op, mode);
357
358         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
359 }
360
361
362 /**
363  * Construct a standard unary operation, set AM and immediate if required.
364  *
365  * @param env   The transformation environment
366  * @param op    The operand
367  * @param func  The node constructor function
368  * @return The constructed ia32 node.
369  */
370 static ir_node *gen_unop(ia32_transform_env_t *env, ir_node *op, construct_unop_func *func) {
371         ir_node           *new_op = NULL;
372         ir_mode           *mode   = env->mode;
373         dbg_info          *dbg    = env->dbg;
374         firm_dbg_module_t *mod    = env->mod;
375         ir_graph          *irg    = env->irg;
376         ir_node           *block  = env->block;
377         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
378         ir_node           *nomem  = new_NoMem();
379
380         new_op = func(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
381
382         if (mode_is_float(mode)) {
383                 DB((mod, LEVEL_1, "FP unop ..."));
384                 /* floating point operations don't support implicit store */
385                 set_ia32_am_support(new_op, ia32_am_None);
386         }
387         else {
388                 DB((mod, LEVEL_1, "INT unop ..."));
389                 set_ia32_am_support(new_op, ia32_am_Dest);
390         }
391
392         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
393
394         set_ia32_res_mode(new_op, mode);
395
396         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
397 }
398
399
400
401 /**
402  * Creates an ia32 Add with immediate.
403  *
404  * @param env       The transformation environment
405  * @param expr_op   The expression operator
406  * @param const_op  The constant
407  * @return the created ia32 Add node
408  */
409 static ir_node *gen_imm_Add(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
410         ir_node                *new_op     = NULL;
411         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
412         firm_dbg_module_t      *mod        = env->mod;
413         dbg_info               *dbg        = env->dbg;
414         ir_graph               *irg        = env->irg;
415         ir_node                *block      = env->block;
416         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
417         ir_node                *nomem      = new_NoMem();
418         int                     normal_add = 1;
419         tarval_classification_t class_tv, class_negtv;
420
421         /* try to optimize to inc/dec  */
422         if (env->cg->opt.incdec && tv) {
423                 /* optimize tarvals */
424                 class_tv    = classify_tarval(tv);
425                 class_negtv = classify_tarval(tarval_neg(tv));
426
427                 if (class_tv == TV_CLASSIFY_ONE) { /* + 1 == INC */
428                         DB((env->mod, LEVEL_2, "Add(1) to Inc ... "));
429                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
430                         normal_add = 0;
431                 }
432                 else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) { /* + (-1) == DEC */
433                         DB((mod, LEVEL_2, "Add(-1) to Dec ... "));
434                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
435                         normal_add = 0;
436                 }
437         }
438
439         if (normal_add) {
440                 new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
441                 set_ia32_Immop_attr(new_op, const_op);
442         }
443
444         return new_op;
445 }
446
447 /**
448  * Creates an ia32 Add.
449  *
450  * @param dbg       firm node dbg
451  * @param block     the block the new node should belong to
452  * @param op1       first operator
453  * @param op2       second operator
454  * @param mode      node mode
455  * @return the created ia32 Add node
456  */
457 static ir_node *gen_Add(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
458         ir_node  *new_op = NULL;
459         dbg_info *dbg    = env->dbg;
460         ir_mode  *mode   = env->mode;
461         ir_graph *irg    = env->irg;
462         ir_node  *block  = env->block;
463         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
464         ir_node  *nomem  = new_NoMem();
465         ir_node  *expr_op, *imm_op;
466
467         /* Check if immediate optimization is on and */
468         /* if it's an operation with immediate.      */
469         imm_op  = env->cg->opt.immops ? get_immediate_op(op1, op2) : NULL;
470         expr_op = get_expr_op(op1, op2);
471
472         assert((expr_op || imm_op) && "invalid operands");
473
474         if (mode_is_float(mode)) {
475                 return gen_binop(env, op1, op2, new_rd_ia32_fAdd);
476         }
477         else {
478                 /* integer ADD */
479                 if (!expr_op) {
480                         /* No expr_op means, that we have two const - one symconst and */
481                         /* one tarval or another symconst - because this case is not   */
482                         /* covered by constant folding                                 */
483
484                         new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
485                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
486                         add_ia32_am_offs(new_op, get_ia32_cnst(op2));
487
488                         /* set AM support */
489                         set_ia32_am_support(new_op, ia32_am_Source);
490                         set_ia32_op_type(new_op, ia32_AddrModeS);
491                         set_ia32_am_flavour(new_op, ia32_am_O);
492
493                         /* Lea doesn't need a Proj */
494                         return new_op;
495                 }
496                 else if (imm_op) {
497                         /* This is expr + const */
498                         new_op = gen_imm_Add(env, expr_op, imm_op);
499
500                         /* set AM support */
501                         set_ia32_am_support(new_op, ia32_am_Dest);
502                 }
503                 else {
504                         /* This is a normal add */
505                         new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
506
507                         /* set AM support */
508                         set_ia32_am_support(new_op, ia32_am_Full);
509                 }
510         }
511
512         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
513
514         set_ia32_res_mode(new_op, mode);
515
516         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
517 }
518
519
520
521 /**
522  * Creates an ia32 Mul.
523  *
524  * @param dbg       firm node dbg
525  * @param block     the block the new node should belong to
526  * @param op1       first operator
527  * @param op2       second operator
528  * @param mode      node mode
529  * @return the created ia32 Mul node
530  */
531 static ir_node *gen_Mul(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
532         ir_node *new_op;
533
534         if (mode_is_float(env->mode)) {
535                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMul);
536         }
537         else {
538                 new_op = gen_binop(env, op1, op2, new_rd_ia32_Mul);
539         }
540
541         return new_op;
542 }
543
544
545
546 /**
547  * Creates an ia32 Mulh.
548  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
549  * this result while Mul returns the lower 32 bit.
550  *
551  * @param env   The transformation environment
552  * @param op1   The first operator
553  * @param op2   The second operator
554  * @return the created ia32 Mulh node
555  */
556 static ir_node *gen_Mulh(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
557         ir_node *proj_EAX, *proj_EDX, *mulh;
558         ir_node *in[1];
559
560         assert(!mode_is_float(env->mode) && "Mulh with float not supported");
561         proj_EAX = gen_binop(env, op1, op2, new_rd_ia32_Mulh);
562         mulh     = get_Proj_pred(proj_EAX);
563         proj_EDX = new_rd_Proj(env->dbg, env->irg, env->block, mulh, env->mode, pn_EDX);
564
565         /* to be on the save side */
566         set_Proj_proj(proj_EAX, pn_EAX);
567
568         if (get_ia32_cnst(mulh)) {
569                 /* Mulh with const cannot have AM */
570                 set_ia32_am_support(mulh, ia32_am_None);
571         }
572         else {
573                 /* Mulh cannot have AM for destination */
574                 set_ia32_am_support(mulh, ia32_am_Source);
575         }
576
577         in[0] = proj_EAX;
578
579         /* keep EAX */
580         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], env->irg, env->block, 1, in);
581
582         return proj_EDX;
583 }
584
585
586
587 /**
588  * Creates an ia32 And.
589  *
590  * @param env   The transformation environment
591  * @param op1   The first operator
592  * @param op2   The second operator
593  * @return The created ia32 And node
594  */
595 static ir_node *gen_And(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
596         if (mode_is_float(env->mode)) {
597                 return gen_binop(env, op1, op2, new_rd_ia32_fAnd);
598         }
599         else {
600                 return gen_binop(env, op1, op2, new_rd_ia32_And);
601         }
602 }
603
604
605
606 /**
607  * Creates an ia32 Or.
608  *
609  * @param env   The transformation environment
610  * @param op1   The first operator
611  * @param op2   The second operator
612  * @return The created ia32 Or node
613  */
614 static ir_node *gen_Or(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
615         if (mode_is_float(env->mode)) {
616                 return gen_binop(env, op1, op2, new_rd_ia32_fOr);
617         }
618         else {
619                 return gen_binop(env, op1, op2, new_rd_ia32_Or);
620         }
621 }
622
623
624
625 /**
626  * Creates an ia32 Eor.
627  *
628  * @param env   The transformation environment
629  * @param op1   The first operator
630  * @param op2   The second operator
631  * @return The created ia32 Eor node
632  */
633 static ir_node *gen_Eor(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
634         if (mode_is_float(env->mode)) {
635                 return gen_binop(env, op1, op2, new_rd_ia32_fEor);
636         }
637         else {
638                 return gen_binop(env, op1, op2, new_rd_ia32_Eor);
639         }
640 }
641
642
643
644 /**
645  * Creates an ia32 Max.
646  *
647  * @param env      The transformation environment
648  * @param op1      The first operator
649  * @param op2      The second operator
650  * @return the created ia32 Max node
651  */
652 static ir_node *gen_Max(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
653         ir_node *new_op;
654
655         if (mode_is_float(env->mode)) {
656                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMax);
657         }
658         else {
659                 new_op = new_rd_ia32_Max(env->dbg, env->irg, env->block, op1, op2, env->mode);
660                 set_ia32_am_support(new_op, ia32_am_None);
661                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
662         }
663
664         return new_op;
665 }
666
667
668
669 /**
670  * Creates an ia32 Min.
671  *
672  * @param env      The transformation environment
673  * @param op1      The first operator
674  * @param op2      The second operator
675  * @return the created ia32 Min node
676  */
677 static ir_node *gen_Min(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
678         ir_node *new_op;
679
680         if (mode_is_float(env->mode)) {
681                 new_op = gen_binop(env, op1, op2, new_rd_ia32_fMin);
682         }
683         else {
684                 new_op = new_rd_ia32_Min(env->dbg, env->irg, env->block, op1, op2, env->mode);
685                 set_ia32_am_support(new_op, ia32_am_None);
686                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
687         }
688
689         return new_op;
690 }
691
692
693
694 /**
695  * Creates an ia32 Sub with immediate.
696  *
697  * @param env   The transformation environment
698  * @param op1   The first operator
699  * @param op2   The second operator
700  * @return The created ia32 Sub node
701  */
702 static ir_node *gen_imm_Sub(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
703         ir_node                *new_op     = NULL;
704         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
705         firm_dbg_module_t      *mod        = env->mod;
706         dbg_info               *dbg        = env->dbg;
707         ir_graph               *irg        = env->irg;
708         ir_node                *block      = env->block;
709         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
710         ir_node                *nomem      = new_NoMem();
711         int                     normal_sub = 1;
712         tarval_classification_t class_tv, class_negtv;
713
714         /* try to optimize to inc/dec  */
715         if (env->cg->opt.incdec && tv) {
716                 /* optimize tarvals */
717                 class_tv    = classify_tarval(tv);
718                 class_negtv = classify_tarval(tarval_neg(tv));
719
720                 if (class_tv == TV_CLASSIFY_ONE) { /* - 1 == DEC */
721                         DB((mod, LEVEL_2, "Sub(1) to Dec ... "));
722                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
723                         normal_sub = 0;
724                 }
725                 else if (class_negtv == TV_CLASSIFY_ONE) { /* - (-1) == Sub */
726                         DB((mod, LEVEL_2, "Sub(-1) to Inc ... "));
727                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem, mode_T);
728                         normal_sub = 0;
729                 }
730         }
731
732         if (normal_sub) {
733                 new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem, mode_T);
734                 set_ia32_Immop_attr(new_op, const_op);
735         }
736
737         return new_op;
738 }
739
740 /**
741  * Creates an ia32 Sub.
742  *
743  * @param env   The transformation environment
744  * @param op1   The first operator
745  * @param op2   The second operator
746  * @return The created ia32 Sub node
747  */
748 static ir_node *gen_Sub(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
749         ir_node  *new_op = NULL;
750         dbg_info *dbg    = env->dbg;
751         ir_mode  *mode   = env->mode;
752         ir_graph *irg    = env->irg;
753         ir_node  *block  = env->block;
754         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
755         ir_node  *nomem  = new_NoMem();
756         ir_node  *expr_op, *imm_op;
757
758         /* Check if immediate optimization is on and */
759         /* if it's an operation with immediate.      */
760         imm_op  = env->cg->opt.immops ? get_immediate_op(NULL, op2) : NULL;
761         expr_op = get_expr_op(op1, op2);
762
763         assert((expr_op || imm_op) && "invalid operands");
764
765         if (mode_is_float(mode)) {
766                 return gen_binop(env, op1, op2, new_rd_ia32_fSub);
767         }
768         else {
769                 /* integer SUB */
770                 if (!expr_op) {
771                         /* No expr_op means, that we have two const - one symconst and */
772                         /* one tarval or another symconst - because this case is not   */
773                         /* covered by constant folding                                 */
774
775                         new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
776                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
777                         sub_ia32_am_offs(new_op, get_ia32_cnst(op2));
778
779                         /* set AM support */
780                         set_ia32_am_support(new_op, ia32_am_Source);
781                         set_ia32_op_type(new_op, ia32_AddrModeS);
782                         set_ia32_am_flavour(new_op, ia32_am_O);
783
784                         /* Lea doesn't need a Proj */
785                         return new_op;
786                 }
787                 else if (imm_op) {
788                         /* This is expr - const */
789                         new_op = gen_imm_Sub(env, expr_op, imm_op);
790
791                         /* set AM support */
792                         set_ia32_am_support(new_op, ia32_am_Dest);
793                 }
794                 else {
795                         /* This is a normal sub */
796                         new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, op1, op2, nomem, mode_T);
797
798                         /* set AM support */
799                         set_ia32_am_support(new_op, ia32_am_Full);
800                 }
801         }
802
803         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
804
805         set_ia32_res_mode(new_op, mode);
806
807         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
808 }
809
810 static ir_node *get_proj_for_pn(const ir_node *irn, long pn) {
811         const ir_edge_t *edge;
812         ir_node   *proj;
813         assert(get_irn_mode(irn) == mode_T && "need mode_T");
814
815         foreach_out_edge(irn, edge) {
816                 proj = get_edge_src_irn(edge);
817
818                 if (get_Proj_proj(proj) == pn)
819                         return proj;
820         }
821
822         return NULL;
823 }
824
825 /**
826  * Generates an ia32 DivMod with additional infrastructure for the
827  * register allocator if needed.
828  *
829  * @param env      The transformation environment
830  * @param dividend -no comment- :)
831  * @param divisor  -no comment- :)
832  * @param dm_flav  flavour_Div/Mod/DivMod
833  * @return The created ia32 DivMod node
834  */
835 static ir_node *generate_DivMod(ia32_transform_env_t *env, ir_node *dividend, ir_node *divisor, ia32_op_flavour_t dm_flav) {
836         ir_node  *res, *proj;
837         ir_node  *edx_node, *cltd;
838         ir_node  *in_keep[1];
839         dbg_info *dbg   = env->dbg;
840         ir_graph *irg   = env->irg;
841         ir_node  *block = env->block;
842         ir_mode  *mode  = env->mode;
843         ir_node  *irn   = env->irn;
844         ir_node  *mem;
845
846         switch (dm_flav) {
847                 case flavour_Div:
848                         mem  = get_Div_mem(irn);
849                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Div_res));
850                         break;
851                 case flavour_Mod:
852                         mem  = get_Mod_mem(irn);
853                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Mod_res));
854                         break;
855                 case flavour_DivMod:
856                         mem  = get_DivMod_mem(irn);
857                         mode = get_irn_mode(get_proj_for_pn(irn, pn_DivMod_res_div));
858                         break;
859                 default:
860                         assert(0);
861         }
862
863         if (mode_is_signed(mode)) {
864                 /* in signed mode, we need to sign extend the dividend */
865                 cltd     = new_rd_ia32_Cdq(dbg, irg, block, dividend, mode_T);
866                 dividend = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EAX);
867                 edx_node = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_EDX);
868         }
869         else {
870                 edx_node = new_rd_ia32_Const(dbg, irg, block, mode_Iu);
871                 set_ia32_Const_type(edx_node, ia32_Const);
872                 set_ia32_Immop_tarval(edx_node, get_tarval_null(mode_Iu));
873         }
874
875         res = new_rd_ia32_DivMod(dbg, irg, block, dividend, divisor, edx_node, mem, mode_T);
876
877         set_ia32_flavour(res, dm_flav);
878         set_ia32_n_res(res, 2);
879
880         /* Only one proj is used -> We must add a second proj and */
881         /* connect this one to a Keep node to eat up the second   */
882         /* destroyed register.                                    */
883         if (get_irn_n_edges(irn) == 1) {
884                 proj = get_edge_src_irn(get_irn_out_edge_first(irn));
885                 assert(is_Proj(proj) && "non-Proj to Div/Mod node");
886
887                 if (get_Proj_proj(proj) == pn_DivMod_res_div) {
888                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_mod);
889                 }
890                 else {
891                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode_Is, pn_DivMod_res_div);
892                 }
893
894                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in_keep);
895         }
896
897         SET_IA32_ORIG_NODE(res, get_old_node_name(env));
898
899         set_ia32_res_mode(res, mode_Is);
900
901         return res;
902 }
903
904
905 /**
906  * Wrapper for generate_DivMod. Sets flavour_Mod.
907  */
908 static ir_node *gen_Mod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
909         return generate_DivMod(env, op1, op2, flavour_Mod);
910 }
911
912
913
914 /**
915  * Wrapper for generate_DivMod. Sets flavour_Div.
916  */
917 static ir_node *gen_Div(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
918         return generate_DivMod(env, op1, op2, flavour_Div);
919 }
920
921
922
923 /**
924  * Wrapper for generate_DivMod. Sets flavour_DivMod.
925  */
926 static ir_node *gen_DivMod(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
927         return generate_DivMod(env, op1, op2, flavour_DivMod);
928 }
929
930
931
932 /**
933  * Creates an ia32 floating Div.
934  *
935  * @param env   The transformation environment
936  * @param op1   The first operator
937  * @param op2   The second operator
938  * @return The created ia32 fDiv node
939  */
940 static ir_node *gen_Quot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
941         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
942         ir_node *nomem = new_rd_NoMem(env->irg);
943         ir_node *new_op;
944
945         new_op = new_rd_ia32_fDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem, env->mode);
946         set_ia32_am_support(new_op, ia32_am_Source);
947
948         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
949
950         return new_op;
951 }
952
953
954
955 /**
956  * Creates an ia32 Shl.
957  *
958  * @param env   The transformation environment
959  * @param op1   The first operator
960  * @param op2   The second operator
961  * @return The created ia32 Shl node
962  */
963 static ir_node *gen_Shl(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
964         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shl);
965 }
966
967
968
969 /**
970  * Creates an ia32 Shr.
971  *
972  * @param env   The transformation environment
973  * @param op1   The first operator
974  * @param op2   The second operator
975  * @return The created ia32 Shr node
976  */
977 static ir_node *gen_Shr(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
978         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shr);
979 }
980
981
982
983 /**
984  * Creates an ia32 Shrs.
985  *
986  * @param env   The transformation environment
987  * @param op1   The first operator
988  * @param op2   The second operator
989  * @return The created ia32 Shrs node
990  */
991 static ir_node *gen_Shrs(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
992         return gen_shift_binop(env, op1, op2, new_rd_ia32_Shrs);
993 }
994
995
996
997 /**
998  * Creates an ia32 RotL.
999  *
1000  * @param env   The transformation environment
1001  * @param op1   The first operator
1002  * @param op2   The second operator
1003  * @return The created ia32 RotL node
1004  */
1005 static ir_node *gen_RotL(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1006         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotL);
1007 }
1008
1009
1010
1011 /**
1012  * Creates an ia32 RotR.
1013  * NOTE: There is no RotR with immediate because this would always be a RotL
1014  *       "imm-mode_size_bits" which can be pre-calculated.
1015  *
1016  * @param env   The transformation environment
1017  * @param op1   The first operator
1018  * @param op2   The second operator
1019  * @return The created ia32 RotR node
1020  */
1021 static ir_node *gen_RotR(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1022         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotR);
1023 }
1024
1025
1026
1027 /**
1028  * Creates an ia32 RotR or RotL (depending on the found pattern).
1029  *
1030  * @param env   The transformation environment
1031  * @param op1   The first operator
1032  * @param op2   The second operator
1033  * @return The created ia32 RotL or RotR node
1034  */
1035 static ir_node *gen_Rot(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1036         ir_node *rotate = NULL;
1037
1038         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1039                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1040                  that means we can create a RotR instead of an Add and a RotL */
1041
1042         if (is_Proj(op2)) {
1043                 ir_node *pred = get_Proj_pred(op2);
1044
1045                 if (is_ia32_Add(pred)) {
1046                         ir_node *pred_pred = get_irn_n(pred, 2);
1047                         tarval  *tv        = get_ia32_Immop_tarval(pred);
1048                         long     bits      = get_mode_size_bits(env->mode);
1049
1050                         if (is_Proj(pred_pred)) {
1051                                 pred_pred = get_Proj_pred(pred_pred);
1052                         }
1053
1054                         if (is_ia32_Minus(pred_pred) &&
1055                                 tarval_is_long(tv)       &&
1056                                 get_tarval_long(tv) == bits)
1057                         {
1058                                 DB((env->mod, LEVEL_1, "RotL into RotR ... "));
1059                                 rotate = gen_RotR(env, op1, get_irn_n(pred_pred, 2));
1060                         }
1061
1062                 }
1063         }
1064
1065         if (!rotate) {
1066                 rotate = gen_RotL(env, op1, op2);
1067         }
1068
1069         return rotate;
1070 }
1071
1072
1073
1074 /**
1075  * Transforms a Minus node.
1076  *
1077  * @param env   The transformation environment
1078  * @param op    The operator
1079  * @return The created ia32 Minus node
1080  */
1081 static ir_node *gen_Minus(ia32_transform_env_t *env, ir_node *op) {
1082         char    *name;
1083         ir_node *new_op;
1084         ir_node *noreg_gp = ia32_new_NoReg_gp(env->cg);
1085         ir_node *noreg_fp = ia32_new_NoReg_fp(env->cg);
1086         ir_node *nomem    = new_rd_NoMem(env->irg);
1087         int      size;
1088
1089         if (mode_is_float(env->mode)) {
1090                 new_op = new_rd_ia32_fEor(env->dbg, env->irg, env->block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1091
1092                 size   = get_mode_size_bits(env->mode);
1093                 name   = gen_fp_known_const(env->mode, size == 32 ? ia32_SSIGN : ia32_DSIGN);
1094
1095                 set_ia32_sc(new_op, name);
1096
1097                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1098
1099                 set_ia32_res_mode(new_op, env->mode);
1100
1101                 new_op = new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1102         }
1103         else {
1104                 new_op = gen_unop(env, op, new_rd_ia32_Minus);
1105         }
1106
1107         return new_op;
1108 }
1109
1110
1111
1112 /**
1113  * Transforms a Not node.
1114  *
1115  * @param env   The transformation environment
1116  * @param op    The operator
1117  * @return The created ia32 Not node
1118  */
1119 static ir_node *gen_Not(ia32_transform_env_t *env, ir_node *op) {
1120         ir_node *new_op;
1121
1122         if (mode_is_float(env->mode)) {
1123                 assert(0);
1124         }
1125         else {
1126                 new_op = gen_unop(env, op, new_rd_ia32_Not);
1127         }
1128
1129         return new_op;
1130 }
1131
1132
1133
1134 /**
1135  * Transforms an Abs node.
1136  *
1137  * @param env   The transformation environment
1138  * @param op    The operator
1139  * @return The created ia32 Abs node
1140  */
1141 static ir_node *gen_Abs(ia32_transform_env_t *env, ir_node *op) {
1142         ir_node  *res, *p_eax, *p_edx;
1143         dbg_info *dbg      = env->dbg;
1144         ir_mode  *mode     = env->mode;
1145         ir_graph *irg      = env->irg;
1146         ir_node  *block    = env->block;
1147         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
1148         ir_node  *noreg_fp = ia32_new_NoReg_fp(env->cg);
1149         ir_node  *nomem    = new_NoMem();
1150         int       size;
1151         char     *name;
1152
1153         if (mode_is_float(mode)) {
1154                 res = new_rd_ia32_fAnd(dbg,irg, block, noreg_gp, noreg_gp, op, noreg_fp, nomem, mode_T);
1155
1156                 size   = get_mode_size_bits(mode);
1157                 name   = gen_fp_known_const(mode, size == 32 ? ia32_SABS : ia32_DABS);
1158
1159                 set_ia32_sc(res, name);
1160
1161                 SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1162
1163                 set_ia32_res_mode(res, mode);
1164
1165                 res = new_rd_Proj(dbg, irg, block, res, mode, 0);
1166         }
1167         else {
1168                 res   = new_rd_ia32_Cdq(dbg, irg, block, op, mode_T);
1169                 SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1170                 set_ia32_res_mode(res, mode);
1171
1172                 p_eax = new_rd_Proj(dbg, irg, block, res, mode, pn_EAX);
1173                 p_edx = new_rd_Proj(dbg, irg, block, res, mode, pn_EDX);
1174
1175                 res   = new_rd_ia32_Eor(dbg, irg, block, noreg_gp, noreg_gp, p_eax, p_edx, nomem, mode_T);
1176                 SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1177                 set_ia32_res_mode(res, mode);
1178
1179                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1180
1181                 res   = new_rd_ia32_Sub(dbg, irg, block, noreg_gp, noreg_gp, res, p_edx, nomem, mode_T);
1182                 SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1183                 set_ia32_res_mode(res, mode);
1184
1185                 res   = new_rd_Proj(dbg, irg, block, res, mode, 0);
1186         }
1187
1188         return res;
1189 }
1190
1191
1192
1193 /**
1194  * Transforms a Load.
1195  *
1196  * @param mod     the debug module
1197  * @param block   the block the new node should belong to
1198  * @param node    the ir Load node
1199  * @param mode    node mode
1200  * @return the created ia32 Load node
1201  */
1202 static ir_node *gen_Load(ia32_transform_env_t *env) {
1203         ir_node *node  = env->irn;
1204         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1205         ir_node *new_op;
1206
1207         if (mode_is_float(env->mode)) {
1208                 new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, get_Load_ptr(node), noreg, get_Load_mem(node), env->mode);
1209         }
1210         else {
1211                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, get_Load_ptr(node), noreg, get_Load_mem(node), env->mode);
1212         }
1213
1214         set_ia32_am_support(new_op, ia32_am_Source);
1215         set_ia32_op_type(new_op, ia32_AddrModeS);
1216         set_ia32_am_flavour(new_op, ia32_B);
1217         set_ia32_ls_mode(new_op, get_Load_mode(node));
1218
1219         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1220
1221         return new_op;
1222 }
1223
1224
1225
1226 /**
1227  * Transforms a Store.
1228  *
1229  * @param mod     the debug module
1230  * @param block   the block the new node should belong to
1231  * @param node    the ir Store node
1232  * @param mode    node mode
1233  * @return the created ia32 Store node
1234  */
1235 static ir_node *gen_Store(ia32_transform_env_t *env) {
1236         ir_node *node  = env->irn;
1237         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1238         ir_node *val   = get_Store_value(node);
1239         ir_node *ptr   = get_Store_ptr(node);
1240         ir_node *mem   = get_Store_mem(node);
1241         ir_node *mode  = get_irn_mode(val);
1242         ir_node *sval  = val;
1243         ir_node *new_op;
1244
1245         /* in case of storing a const -> make it an attribute */
1246         if (is_ia32_Cnst(val)) {
1247                 sval = noreg;
1248         }
1249
1250         if (mode_is_float(mode)) {
1251                 new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1252         }
1253         else if (get_mode_size_bits(mode) == 8) {
1254                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1255         }
1256         else {
1257                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, sval, mem, mode_T);
1258         }
1259
1260         /* stored const is an attribute (saves a register) */
1261         if (is_ia32_Cnst(val)) {
1262                 set_ia32_Immop_attr(new_op, val);
1263         }
1264
1265         set_ia32_am_support(new_op, ia32_am_Dest);
1266         set_ia32_op_type(new_op, ia32_AddrModeD);
1267         set_ia32_am_flavour(new_op, ia32_B);
1268         set_ia32_ls_mode(new_op, get_irn_mode(val));
1269
1270         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1271
1272         return new_op;
1273 }
1274
1275
1276
1277 /**
1278  * Transforms a Cond -> Proj[b] -> Cmp into a CondJmp or CondJmp_i
1279  *
1280  * @param env   The transformation environment
1281  * @return The transformed node.
1282  */
1283 static ir_node *gen_Cond(ia32_transform_env_t *env) {
1284         dbg_info *dbg      = env->dbg;
1285         ir_graph *irg      = env->irg;
1286         ir_node  *block    = env->block;
1287         ir_node  *node     = env->irn;
1288         ir_node  *sel      = get_Cond_selector(node);
1289         ir_mode  *sel_mode = get_irn_mode(sel);
1290         ir_node  *res      = NULL;
1291         ir_node  *pred     = NULL;
1292         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
1293         ir_node  *nomem    = new_NoMem();
1294         ir_node  *cmp_a, *cmp_b, *cnst, *expr;
1295
1296         if (is_Proj(sel) && sel_mode == mode_b) {
1297                 pred  = get_Proj_pred(sel);
1298
1299                 /* get both compare operators */
1300                 cmp_a = get_Cmp_left(pred);
1301                 cmp_b = get_Cmp_right(pred);
1302
1303                 /* check if we can use a CondJmp with immediate */
1304                 cnst = env->cg->opt.immops ? get_immediate_op(cmp_a, cmp_b) : NULL;
1305                 expr = get_expr_op(cmp_a, cmp_b);
1306
1307                 if (cnst && expr) {
1308                         res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem, mode_T);
1309                         set_ia32_Immop_attr(res, cnst);
1310                 }
1311                 else {
1312                         res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem, mode_T);
1313                 }
1314
1315                 set_ia32_pncode(res, get_Proj_proj(sel));
1316                 set_ia32_am_support(res, ia32_am_Source);
1317         }
1318         else {
1319                 res = new_rd_ia32_SwitchJmp(dbg, irg, block, sel, mode_T);
1320                 set_ia32_pncode(res, get_Cond_defaultProj(node));
1321         }
1322
1323         SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1324
1325         return res;
1326 }
1327
1328
1329
1330 /**
1331  * Transforms a CopyB node.
1332  *
1333  * @param env   The transformation environment
1334  * @return The transformed node.
1335  */
1336 static ir_node *gen_CopyB(ia32_transform_env_t *env) {
1337         ir_node  *res   = NULL;
1338         dbg_info *dbg   = env->dbg;
1339         ir_graph *irg   = env->irg;
1340         ir_mode  *mode  = env->mode;
1341         ir_node  *block = env->block;
1342         ir_node  *node  = env->irn;
1343         ir_node  *src   = get_CopyB_src(node);
1344         ir_node  *dst   = get_CopyB_dst(node);
1345         ir_node  *mem   = get_CopyB_mem(node);
1346         int       size  = get_type_size_bytes(get_CopyB_type(node));
1347         int       rem;
1348
1349         /* If we have to copy more than 16 bytes, we use REP MOVSx and */
1350         /* then we need the size explicitly in ECX.                    */
1351         if (size >= 16 * 4) {
1352                 rem = size & 0x3; /* size % 4 */
1353                 size >>= 2;
1354
1355                 res = new_rd_ia32_Const(dbg, irg, block, mode_Is);
1356                 set_ia32_op_type(res, ia32_Const);
1357                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1358
1359                 res = new_rd_ia32_CopyB(dbg, irg, block, dst, src, res, mem, mode);
1360                 set_ia32_Immop_tarval(res, new_tarval_from_long(rem, mode_Is));
1361         }
1362         else {
1363                 res = new_rd_ia32_CopyB_i(dbg, irg, block, dst, src, mem, mode);
1364                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1365         }
1366
1367         SET_IA32_ORIG_NODE(res, get_old_node_name(env));
1368
1369         return res;
1370 }
1371
1372
1373
1374 /**
1375  * Transforms a Mux node into CMov.
1376  *
1377  * @param env   The transformation environment
1378  * @return The transformed node.
1379  */
1380 static ir_node *gen_Mux(ia32_transform_env_t *env) {
1381         ir_node *node   = env->irn;
1382         ir_node *new_op = new_rd_ia32_CMov(env->dbg, env->irg, env->block, \
1383                 get_Mux_sel(node), get_Mux_false(node), get_Mux_true(node), env->mode);
1384
1385         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1386
1387         return new_op;
1388 }
1389
1390
1391 /**
1392  * Following conversion rules apply:
1393  *
1394  *  INT -> INT
1395  * ============
1396  *  1) n bit -> m bit   n < m    (upscale)
1397  *     always ignored
1398  *  2) n bit -> m bit   n == m   (sign change)
1399  *     always ignored
1400  *  3) n bit -> m bit   n > m    (downscale)
1401  *     a) Un -> Um = AND Un, (1 << m) - 1
1402  *     b) Sn -> Um same as a)
1403  *     c) Un -> Sm same as a)
1404  *     d) Sn -> Sm = ASHL Sn, (n - m); ASHR Sn, (n - m)
1405  *
1406  *  INT -> FLOAT
1407  * ==============
1408  *  SSE(1/2) convert to float or double (cvtsi2ss/sd)
1409  *
1410  *  FLOAT -> INT
1411  * ==============
1412  *  SSE(1/2) convert from float or double to 32bit int (cvtss/sd2si)
1413  *  if target mode < 32bit: additional INT -> INT conversion (see above)
1414  *
1415  *  FLOAT -> FLOAT
1416  * ================
1417  *  SSE(1/2) convert from float or double to double or float (cvtss/sd2sd/ss)
1418  */
1419
1420 static ir_node *gen_int_downscale_conv(ia32_transform_env_t *env, ir_node *op,
1421                                                                            ir_mode *src_mode, ir_mode *tgt_mode)
1422 {
1423         int       n     = get_mode_size_bits(src_mode);
1424         int       m     = get_mode_size_bits(tgt_mode);
1425         dbg_info *dbg   = env->dbg;
1426         ir_graph *irg   = env->irg;
1427         ir_node  *block = env->block;
1428         ir_node  *noreg = ia32_new_NoReg_gp(env->cg);
1429         ir_node  *nomem = new_rd_NoMem(irg);
1430         ir_node  *new_op, *proj;
1431
1432         assert(n > m && "downscale expected");
1433
1434         if (mode_is_signed(src_mode) && mode_is_signed(tgt_mode)) {
1435                 /* ASHL Sn, n - m */
1436                 new_op = new_rd_ia32_Shl(dbg, irg, block, noreg, noreg, op, noreg, nomem, mode_T);
1437                 proj   = new_rd_Proj(dbg, irg, block, new_op, src_mode, 0);
1438                 set_ia32_Immop_tarval(new_op, new_tarval_from_long(n - m, mode_Is));
1439                 set_ia32_am_support(new_op, ia32_am_Source);
1440                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1441
1442                 /* ASHR Sn, n - m */
1443                 new_op = new_rd_ia32_Shrs(dbg, irg, block, noreg, noreg, proj, noreg, nomem, mode_T);
1444                 set_ia32_Immop_tarval(new_op, new_tarval_from_long(n - m, mode_Is));
1445         }
1446         else {
1447                 new_op = new_rd_ia32_And(dbg, irg, block, noreg, noreg, op, noreg, nomem, mode_T);
1448                 set_ia32_Immop_tarval(new_op, new_tarval_from_long((1 << m) - 1, mode_Is));
1449         }
1450
1451         return new_op;
1452 }
1453
1454 /**
1455  * Transforms a Conv node.
1456  *
1457  * @param env   The transformation environment
1458  * @param op    The operator
1459  * @return The created ia32 Conv node
1460  */
1461 static ir_node *gen_Conv(ia32_transform_env_t *env, ir_node *op) {
1462         dbg_info          *dbg      = env->dbg;
1463         ir_graph          *irg      = env->irg;
1464         ir_mode           *src_mode = get_irn_mode(op);
1465         ir_mode           *tgt_mode = env->mode;
1466         ir_node           *block    = env->block;
1467         ir_node           *new_op   = NULL;
1468         ir_node           *noreg    = ia32_new_NoReg_gp(env->cg);
1469         ir_node           *nomem    = new_rd_NoMem(irg);
1470         firm_dbg_module_t *mod      = env->mod;
1471         ir_node           *proj;
1472
1473         if (src_mode == tgt_mode) {
1474                 /* this can happen when changing mode_P to mode_Is */
1475                 DB((mod, LEVEL_1, "killed Conv(mode, mode) ..."));
1476                 edges_reroute(env->irn, op, irg);
1477         }
1478         else if (mode_is_float(src_mode)) {
1479                 /* we convert from float ... */
1480                 if (mode_is_float(tgt_mode)) {
1481                         /* ... to float */
1482                         DB((mod, LEVEL_1, "create Conv(float, float) ..."));
1483                         new_op = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1484                 }
1485                 else {
1486                         /* ... to int */
1487                         DB((mod, LEVEL_1, "create Conv(float, int) ..."));
1488                         new_op = new_rd_ia32_Conv_FP2I(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1489                         /* if target mode is not int: add an additional downscale convert */
1490                         if (get_mode_size_bits(tgt_mode) < 32) {
1491                                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1492                                 set_ia32_res_mode(new_op, tgt_mode);
1493                                 set_ia32_am_support(new_op, ia32_am_Source);
1494
1495                                 proj   = new_rd_Proj(dbg, irg, block, new_op, mode_Is, 0);
1496                                 new_op = gen_int_downscale_conv(env, proj, src_mode, tgt_mode);
1497                         }
1498                 }
1499         }
1500         else {
1501                 /* we convert from int ... */
1502                 if (mode_is_float(tgt_mode)) {
1503                         /* ... to float */
1504                         DB((mod, LEVEL_1, "create Conv(int, float) ..."));
1505                         new_op = new_rd_ia32_Conv_I2FP(dbg, irg, block, noreg, noreg, op, nomem, mode_T);
1506                 }
1507                 else {
1508                         /* ... to int */
1509                         if (get_mode_size_bits(src_mode) <= get_mode_size_bits(tgt_mode)) {
1510                                 DB((mod, LEVEL_1, "omitting upscale Conv(%+F, %+F) ...", src_mode, tgt_mode));
1511                                 edges_reroute(env->irn, op, irg);
1512                         }
1513                         else {
1514                                 DB((mod, LEVEL_1, "create downscale Conv(%+F, %+F) ...", src_mode, tgt_mode));
1515                                 new_op = gen_int_downscale_conv(env, op, src_mode, tgt_mode);
1516                         }
1517                 }
1518         }
1519
1520         if (new_op) {
1521                 SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1522                 set_ia32_res_mode(new_op, tgt_mode);
1523
1524                 set_ia32_am_support(new_op, ia32_am_Source);
1525
1526                 new_op = new_rd_Proj(dbg, irg, block, new_op, tgt_mode, 0);
1527         }
1528
1529         return new_op;
1530 }
1531
1532
1533
1534 /********************************************
1535  *  _                          _
1536  * | |                        | |
1537  * | |__   ___ _ __   ___   __| | ___  ___
1538  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1539  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1540  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1541  *
1542  ********************************************/
1543
1544 static ir_node *gen_StackParam(ia32_transform_env_t *env) {
1545         ir_node *new_op = NULL;
1546         ir_node *node   = env->irn;
1547         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1548         ir_node *mem    = new_rd_NoMem(env->irg);
1549         ir_node *ptr    = get_irn_n(node, 0);
1550         entity  *ent    = be_get_frame_entity(node);
1551         ir_mode *mode   = env->mode;
1552
1553         if (mode_is_float(mode)) {
1554                 new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1555         }
1556         else {
1557                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1558         }
1559
1560         set_ia32_frame_ent(new_op, ent);
1561         set_ia32_use_frame(new_op);
1562
1563         set_ia32_am_support(new_op, ia32_am_Source);
1564         set_ia32_op_type(new_op, ia32_AddrModeS);
1565         set_ia32_am_flavour(new_op, ia32_B);
1566         set_ia32_ls_mode(new_op, mode);
1567
1568         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1569
1570         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, mode, 0);
1571 }
1572
1573 /**
1574  * Transforms a FrameAddr into an ia32 Add.
1575  */
1576 static ir_node *gen_FrameAddr(ia32_transform_env_t *env) {
1577         ir_node *new_op = NULL;
1578         ir_node *node   = env->irn;
1579         ir_node *op     = get_irn_n(node, 0);
1580         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1581         ir_node *nomem  = new_rd_NoMem(env->irg);
1582
1583         new_op = new_rd_ia32_Add(env->dbg, env->irg, env->block, noreg, noreg, op, noreg, nomem, mode_T);
1584         set_ia32_frame_ent(new_op, be_get_frame_entity(node));
1585         set_ia32_am_support(new_op, ia32_am_Full);
1586         set_ia32_use_frame(new_op);
1587
1588         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1589
1590         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, 0);
1591 }
1592
1593 /**
1594  * Transforms a FrameLoad into an ia32 Load.
1595  */
1596 static ir_node *gen_FrameLoad(ia32_transform_env_t *env) {
1597         ir_node *new_op = NULL;
1598         ir_node *node   = env->irn;
1599         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1600         ir_node *mem    = get_irn_n(node, 0);
1601         ir_node *ptr    = get_irn_n(node, 1);
1602         entity  *ent    = be_get_frame_entity(node);
1603         ir_mode *mode   = get_type_mode(get_entity_type(ent));
1604
1605         if (mode_is_float(mode)) {
1606                 new_op = new_rd_ia32_fLoad(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1607         }
1608         else {
1609                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem, mode_T);
1610         }
1611
1612         set_ia32_frame_ent(new_op, ent);
1613         set_ia32_use_frame(new_op);
1614
1615         set_ia32_am_support(new_op, ia32_am_Source);
1616         set_ia32_op_type(new_op, ia32_AddrModeS);
1617         set_ia32_am_flavour(new_op, ia32_B);
1618         set_ia32_ls_mode(new_op, mode);
1619
1620         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1621
1622         return new_op;
1623 }
1624
1625
1626 /**
1627  * Transforms a FrameStore into an ia32 Store.
1628  */
1629 static ir_node *gen_FrameStore(ia32_transform_env_t *env) {
1630         ir_node *new_op = NULL;
1631         ir_node *node   = env->irn;
1632         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
1633         ir_node *mem    = get_irn_n(node, 0);
1634         ir_node *ptr    = get_irn_n(node, 1);
1635         ir_node *val    = get_irn_n(node, 2);
1636         entity  *ent    = be_get_frame_entity(node);
1637         ir_mode *mode   = get_irn_mode(val);
1638
1639         if (mode_is_float(mode)) {
1640                 new_op = new_rd_ia32_fStore(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1641         }
1642         else if (get_mode_size_bits(mode) == 8) {
1643                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1644         }
1645         else {
1646                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, val, mem, mode_T);
1647         }
1648
1649         set_ia32_frame_ent(new_op, ent);
1650         set_ia32_use_frame(new_op);
1651
1652         set_ia32_am_support(new_op, ia32_am_Dest);
1653         set_ia32_op_type(new_op, ia32_AddrModeD);
1654         set_ia32_am_flavour(new_op, ia32_B);
1655         set_ia32_ls_mode(new_op, mode);
1656
1657         SET_IA32_ORIG_NODE(new_op, get_old_node_name(env));
1658
1659         return new_op;
1660 }
1661
1662
1663
1664 /*********************************************************
1665  *                  _             _      _
1666  *                 (_)           | |    (_)
1667  *  _ __ ___   __ _ _ _ __     __| |_ __ ___   _____ _ __
1668  * | '_ ` _ \ / _` | | '_ \   / _` | '__| \ \ / / _ \ '__|
1669  * | | | | | | (_| | | | | | | (_| | |  | |\ V /  __/ |
1670  * |_| |_| |_|\__,_|_|_| |_|  \__,_|_|  |_| \_/ \___|_|
1671  *
1672  *********************************************************/
1673
1674 /**
1675  * Transforms a Sub or fSub into Neg--Add iff OUT_REG == SRC2_REG.
1676  * THIS FUNCTIONS MUST BE CALLED AFTER REGISTER ALLOCATION.
1677  */
1678 void ia32_transform_sub_to_neg_add(ir_node *irn, ia32_code_gen_t *cg) {
1679         ia32_transform_env_t tenv;
1680         ir_node *in1, *in2, *noreg, *nomem, *res;
1681         const arch_register_t *in1_reg, *in2_reg, *out_reg, **slots;
1682
1683         /* Return if AM node or not a Sub or fSub */
1684         if (get_ia32_op_type(irn) != ia32_Normal || !(is_ia32_Sub(irn) || is_ia32_fSub(irn)))
1685                 return;
1686
1687         noreg   = ia32_new_NoReg_gp(cg);
1688         nomem   = new_rd_NoMem(cg->irg);
1689         in1     = get_irn_n(irn, 2);
1690         in2     = get_irn_n(irn, 3);
1691         in1_reg = arch_get_irn_register(cg->arch_env, in1);
1692         in2_reg = arch_get_irn_register(cg->arch_env, in2);
1693         out_reg = get_ia32_out_reg(irn, 0);
1694
1695         tenv.block    = get_nodes_block(irn);
1696         tenv.dbg      = get_irn_dbg_info(irn);
1697         tenv.irg      = cg->irg;
1698         tenv.irn      = irn;
1699         tenv.mod      = cg->mod;
1700         tenv.mode     = get_ia32_res_mode(irn);
1701         tenv.cg       = cg;
1702
1703         /* in case of sub and OUT == SRC2 we can transform the sequence into neg src2 -- add */
1704         if (REGS_ARE_EQUAL(out_reg, in2_reg)) {
1705                 /* generate the neg src2 */
1706                 res = gen_Minus(&tenv, in2);
1707                 arch_set_irn_register(cg->arch_env, res, in2_reg);
1708
1709                 /* add to schedule */
1710                 sched_add_before(irn, res);
1711
1712                 /* generate the add */
1713                 if (mode_is_float(tenv.mode)) {
1714                         res = new_rd_ia32_fAdd(tenv.dbg, tenv.irg, tenv.block, noreg, noreg, res, in1, nomem, mode_T);
1715                         set_ia32_am_support(res, ia32_am_Source);
1716                 }
1717                 else {
1718                         res = new_rd_ia32_Add(tenv.dbg, tenv.irg, tenv.block, noreg, noreg, res, in1, nomem, mode_T);
1719                         set_ia32_am_support(res, ia32_am_Full);
1720                 }
1721
1722                 SET_IA32_ORIG_NODE(res, get_old_node_name(&tenv));
1723                 /* copy register */
1724                 slots    = get_ia32_slots(res);
1725                 slots[0] = in2_reg;
1726
1727                 /* add to schedule */
1728                 sched_add_before(irn, res);
1729
1730                 /* remove the old sub */
1731                 sched_remove(irn);
1732
1733                 /* exchange the add and the sub */
1734                 exchange(irn, res);
1735         }
1736 }
1737
1738 /**
1739  * Transforms the given firm node (and maybe some other related nodes)
1740  * into one or more assembler nodes.
1741  *
1742  * @param node    the firm node
1743  * @param env     the debug module
1744  */
1745 void ia32_transform_node(ir_node *node, void *env) {
1746         ia32_code_gen_t *cgenv = (ia32_code_gen_t *)env;
1747         opcode  code           = get_irn_opcode(node);
1748         ir_node *asm_node      = NULL;
1749         ia32_transform_env_t  tenv;
1750
1751         if (is_Block(node))
1752                 return;
1753
1754         tenv.block    = get_nodes_block(node);
1755         tenv.dbg      = get_irn_dbg_info(node);
1756         tenv.irg      = current_ir_graph;
1757         tenv.irn      = node;
1758         tenv.mod      = cgenv->mod;
1759         tenv.mode     = get_irn_mode(node);
1760         tenv.cg       = cgenv;
1761
1762 #define UNOP(a)  case iro_##a: asm_node = gen_##a(&tenv, get_##a##_op(node)); break
1763 #define BINOP(a) case iro_##a: asm_node = gen_##a(&tenv, get_##a##_left(node), get_##a##_right(node)); break
1764 #define GEN(a)   case iro_##a: asm_node = gen_##a(&tenv); break
1765 #define IGN(a)   case iro_##a: break
1766 #define BAD(a)   case iro_##a: goto bad
1767 #define OTHER_BIN(a)                                                       \
1768         if (get_irn_op(node) == get_op_##a()) {                                \
1769                 asm_node = gen_##a(&tenv, get_irn_n(node, 0), get_irn_n(node, 1)); \
1770                 break;                                                             \
1771         }
1772 #define BE_GEN(a)                  \
1773         if (be_is_##a(node)) {         \
1774                 asm_node = gen_##a(&tenv); \
1775                 break;                     \
1776         }
1777
1778         DBG((tenv.mod, LEVEL_1, "check %+F ... ", node));
1779
1780         switch (code) {
1781                 BINOP(Add);
1782                 BINOP(Sub);
1783                 BINOP(Mul);
1784                 BINOP(And);
1785                 BINOP(Or);
1786                 BINOP(Eor);
1787
1788                 BINOP(Shl);
1789                 BINOP(Shr);
1790                 BINOP(Shrs);
1791                 BINOP(Rot);
1792
1793                 BINOP(Quot);
1794
1795                 BINOP(Div);
1796                 BINOP(Mod);
1797                 BINOP(DivMod);
1798
1799                 UNOP(Minus);
1800                 UNOP(Conv);
1801                 UNOP(Abs);
1802                 UNOP(Not);
1803
1804                 GEN(Load);
1805                 GEN(Store);
1806                 GEN(Cond);
1807
1808                 GEN(CopyB);
1809                 GEN(Mux);
1810
1811                 IGN(Call);
1812                 IGN(Alloc);
1813
1814                 IGN(Proj);
1815                 IGN(Block);
1816                 IGN(Start);
1817                 IGN(End);
1818                 IGN(NoMem);
1819                 IGN(Phi);
1820                 IGN(IJmp);
1821                 IGN(Break);
1822                 IGN(Cmp);
1823                 IGN(Unknown);
1824
1825                 /* constant transformation happens earlier */
1826                 IGN(Const);
1827                 IGN(SymConst);
1828                 IGN(Sync);
1829
1830                 BAD(Raise);
1831                 BAD(Sel);
1832                 BAD(InstOf);
1833                 BAD(Cast);
1834                 BAD(Free);
1835                 BAD(Tuple);
1836                 BAD(Id);
1837                 BAD(Bad);
1838                 BAD(Confirm);
1839                 BAD(Filter);
1840                 BAD(CallBegin);
1841                 BAD(EndReg);
1842                 BAD(EndExcept);
1843
1844                 default:
1845                         OTHER_BIN(Max);
1846                         OTHER_BIN(Min);
1847                         OTHER_BIN(Mulh);
1848
1849                         BE_GEN(FrameAddr);
1850                         BE_GEN(FrameLoad);
1851                         BE_GEN(FrameStore);
1852                         BE_GEN(StackParam);
1853                         break;
1854 bad:
1855                 fprintf(stderr, "Not implemented: %s\n", get_irn_opname(node));
1856                 assert(0);
1857         }
1858
1859         /* exchange nodes if a new one was generated */
1860         if (asm_node) {
1861                 exchange(node, asm_node);
1862                 DB((tenv.mod, LEVEL_1, "created node %+F[%p]\n", asm_node, asm_node));
1863         }
1864         else {
1865                 DB((tenv.mod, LEVEL_1, "ignored\n"));
1866         }
1867
1868 #undef UNOP
1869 #undef BINOP
1870 #undef GEN
1871 #undef IGN
1872 #undef BAD
1873 #undef OTHER_BIN
1874 #undef BE_GEN
1875 }