aee779cb084696a9112b1b970ae0fe2916627e7d
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /**
2  * This file implements the IR transformation from firm into ia32-Firm.
3  * @author Christian Wuerdig
4  * $Id$
5  */
6
7 #ifdef HAVE_CONFIG_H
8 #include "config.h"
9 #endif
10
11 #include <limits.h>
12
13 #include "irargs_t.h"
14 #include "irnode_t.h"
15 #include "irgraph_t.h"
16 #include "irmode_t.h"
17 #include "iropt_t.h"
18 #include "irop_t.h"
19 #include "irprog_t.h"
20 #include "iredges_t.h"
21 #include "irgmod.h"
22 #include "irvrfy.h"
23 #include "ircons.h"
24 #include "dbginfo.h"
25 #include "irprintf.h"
26 #include "debug.h"
27 #include "irdom.h"
28 #include "type.h"
29 #include "entity.h"
30 #include "archop.h"     /* we need this for Min and Max nodes */
31
32 #include "../benode_t.h"
33 #include "../besched.h"
34 #include "../beabi.h"
35
36 #include "bearch_ia32_t.h"
37 #include "ia32_nodes_attr.h"
38 #include "ia32_transform.h"
39 #include "ia32_new_nodes.h"
40 #include "ia32_map_regs.h"
41 #include "ia32_dbg_stat.h"
42 #include "ia32_optimize.h"
43 #include "ia32_util.h"
44
45 #include "gen_ia32_regalloc_if.h"
46
47 #define SFP_SIGN "0x80000000"
48 #define DFP_SIGN "0x8000000000000000"
49 #define SFP_ABS  "0x7FFFFFFF"
50 #define DFP_ABS  "0x7FFFFFFFFFFFFFFF"
51
52 #define TP_SFP_SIGN "ia32_sfp_sign"
53 #define TP_DFP_SIGN "ia32_dfp_sign"
54 #define TP_SFP_ABS  "ia32_sfp_abs"
55 #define TP_DFP_ABS  "ia32_dfp_abs"
56
57 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
58 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
59 #define ENT_SFP_ABS  "IA32_SFP_ABS"
60 #define ENT_DFP_ABS  "IA32_DFP_ABS"
61
62 extern ir_op *get_op_Mulh(void);
63
64 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
65                                                                           ir_node *op1, ir_node *op2, ir_node *mem);
66
67 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
68                                                                          ir_node *op, ir_node *mem);
69
70 typedef enum {
71         ia32_SSIGN, ia32_DSIGN, ia32_SABS, ia32_DABS, ia32_known_const_max
72 } ia32_known_const_t;
73
74 /****************************************************************************************************
75  *                  _        _                        __                           _   _
76  *                 | |      | |                      / _|                         | | (_)
77  *  _ __   ___   __| | ___  | |_ _ __ __ _ _ __  ___| |_ ___  _ __ _ __ ___   __ _| |_ _  ___  _ __
78  * | '_ \ / _ \ / _` |/ _ \ | __| '__/ _` | '_ \/ __|  _/ _ \| '__| '_ ` _ \ / _` | __| |/ _ \| '_ \
79  * | | | | (_) | (_| |  __/ | |_| | | (_| | | | \__ \ || (_) | |  | | | | | | (_| | |_| | (_) | | | |
80  * |_| |_|\___/ \__,_|\___|  \__|_|  \__,_|_| |_|___/_| \___/|_|  |_| |_| |_|\__,_|\__|_|\___/|_| |_|
81  *
82  ****************************************************************************************************/
83
84 /**
85  * Returns 1 if irn is a Const representing 0, 0 otherwise
86  */
87 static INLINE int is_ia32_Const_0(ir_node *irn) {
88         return (is_ia32_irn(irn) && get_ia32_op_type(irn) == ia32_Const) ?
89                 classify_tarval(get_ia32_Immop_tarval(irn)) == TV_CLASSIFY_NULL : 0;
90 }
91
92 /**
93  * Returns 1 if irn is a Const representing 1, 0 otherwise
94  */
95 static INLINE int is_ia32_Const_1(ir_node *irn) {
96         return (is_ia32_irn(irn) && get_ia32_op_type(irn) == ia32_Const) ?
97                 classify_tarval(get_ia32_Immop_tarval(irn)) == TV_CLASSIFY_ONE : 0;
98 }
99
100 /**
101  * Returns the Proj representing the UNKNOWN register for given mode.
102  */
103 static ir_node *be_get_unknown_for_mode(ia32_code_gen_t *cg, ir_mode *mode) {
104         be_abi_irg_t          *babi       = cg->birg->abi;
105         const arch_register_t *unknwn_reg = NULL;
106
107         if (mode_is_float(mode)) {
108                 unknwn_reg = USE_SSE2(cg) ? &ia32_xmm_regs[REG_XMM_UKNWN] : &ia32_vfp_regs[REG_VFP_UKNWN];
109         }
110         else {
111                 unknwn_reg = &ia32_gp_regs[REG_GP_UKNWN];
112         }
113
114         return be_abi_get_callee_save_irn(babi, unknwn_reg);
115 }
116
117 /**
118  * Gets the Proj with number pn from irn.
119  */
120 static ir_node *get_proj_for_pn(const ir_node *irn, long pn) {
121         const ir_edge_t *edge;
122         ir_node   *proj;
123         assert(get_irn_mode(irn) == mode_T && "need mode_T");
124
125         foreach_out_edge(irn, edge) {
126                 proj = get_edge_src_irn(edge);
127
128                 if (get_Proj_proj(proj) == pn)
129                         return proj;
130         }
131
132         return NULL;
133 }
134
135 /**
136  * SSE convert of an integer node into a floating point node.
137  */
138 static ir_node *gen_sse_conv_int2float(ia32_code_gen_t *cg, dbg_info *dbg, ir_graph *irg, ir_node *block,
139                                        ir_node *in, ir_node *old_node, ir_mode *tgt_mode)
140 {
141         ir_node *noreg = ia32_new_NoReg_gp(cg);
142         ir_node *nomem = new_rd_NoMem(irg);
143
144         ir_node *conv = new_rd_ia32_Conv_I2FP(dbg, irg, block, noreg, noreg, in, nomem);
145         set_ia32_src_mode(conv, get_irn_mode(in));
146         set_ia32_tgt_mode(conv, tgt_mode);
147         set_ia32_am_support(conv, ia32_am_Source);
148         SET_IA32_ORIG_NODE(conv, ia32_get_old_node_name(cg, old_node));
149
150         return new_rd_Proj(dbg, irg, block, conv, tgt_mode, pn_ia32_Conv_I2FP_res);
151 }
152
153 /**
154 * SSE convert of an float node into a double node.
155 */
156 static ir_node *gen_sse_conv_f2d(ia32_code_gen_t *cg, dbg_info *dbg, ir_graph *irg, ir_node *block,
157                                                                            ir_node *in, ir_node *old_node)
158 {
159         ir_node *noreg = ia32_new_NoReg_gp(cg);
160         ir_node *nomem = new_rd_NoMem(irg);
161
162         ir_node *conv = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, in, nomem);
163         set_ia32_src_mode(conv, mode_F);
164         set_ia32_tgt_mode(conv, mode_D);
165         set_ia32_am_support(conv, ia32_am_Source);
166         SET_IA32_ORIG_NODE(conv, ia32_get_old_node_name(cg, old_node));
167
168         return new_rd_Proj(dbg, irg, block, conv, mode_D, pn_ia32_Conv_FP2FP_res);
169 }
170
171 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
172 static ident *gen_fp_known_const(ia32_known_const_t kct) {
173         static const struct {
174                 const char *tp_name;
175                 const char *ent_name;
176                 const char *cnst_str;
177         } names [ia32_known_const_max] = {
178                 { TP_SFP_SIGN, ENT_SFP_SIGN, SFP_SIGN },        /* ia32_SSIGN */
179                 { TP_DFP_SIGN, ENT_DFP_SIGN, DFP_SIGN },        /* ia32_DSIGN */
180                 { TP_SFP_ABS,  ENT_SFP_ABS,  SFP_ABS },         /* ia32_SABS */
181                 { TP_DFP_ABS,  ENT_DFP_ABS,  DFP_ABS }          /* ia32_DABS */
182         };
183         static struct entity *ent_cache[ia32_known_const_max];
184
185         const char    *tp_name, *ent_name, *cnst_str;
186         ir_type       *tp;
187         ir_node       *cnst;
188         ir_graph      *rem;
189         entity        *ent;
190         tarval        *tv;
191         ir_mode       *mode;
192
193         ent_name = names[kct].ent_name;
194         if (! ent_cache[kct]) {
195                 tp_name  = names[kct].tp_name;
196                 cnst_str = names[kct].cnst_str;
197
198                 mode = kct == ia32_SSIGN || kct == ia32_SABS ? mode_Iu : mode_Lu;
199                 tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
200                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
201                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
202
203                 set_entity_ld_ident(ent, get_entity_ident(ent));
204                 set_entity_visibility(ent, visibility_local);
205                 set_entity_variability(ent, variability_constant);
206                 set_entity_allocation(ent, allocation_static);
207
208                 /* we create a new entity here: It's initialization must resist on the
209                     const code irg */
210                 rem = current_ir_graph;
211                 current_ir_graph = get_const_code_irg();
212                 cnst = new_Const(mode, tv);
213                 current_ir_graph = rem;
214
215                 set_atomic_ent_value(ent, cnst);
216
217                 /* cache the entry */
218                 ent_cache[kct] = ent;
219         }
220
221         return get_entity_ident(ent_cache[kct]);
222 }
223
224 #ifndef NDEBUG
225 /**
226  * Prints the old node name on cg obst and returns a pointer to it.
227  */
228 const char *ia32_get_old_node_name(ia32_code_gen_t *cg, ir_node *irn) {
229         ia32_isa_t *isa = (ia32_isa_t *)cg->arch_env->isa;
230
231         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", irn);
232         obstack_1grow(isa->name_obst, 0);
233         isa->name_obst_size += obstack_object_size(isa->name_obst);
234         return obstack_finish(isa->name_obst);
235 }
236 #endif /* NDEBUG */
237
238 /* determine if one operator is an Imm */
239 static ir_node *get_immediate_op(ir_node *op1, ir_node *op2) {
240         if (op1)
241                 return is_ia32_Cnst(op1) ? op1 : (is_ia32_Cnst(op2) ? op2 : NULL);
242         else return is_ia32_Cnst(op2) ? op2 : NULL;
243 }
244
245 /* determine if one operator is not an Imm */
246 static ir_node *get_expr_op(ir_node *op1, ir_node *op2) {
247         return !is_ia32_Cnst(op1) ? op1 : (!is_ia32_Cnst(op2) ? op2 : NULL);
248 }
249
250
251 /**
252  * Construct a standard binary operation, set AM and immediate if required.
253  *
254  * @param env   The transformation environment
255  * @param op1   The first operand
256  * @param op2   The second operand
257  * @param func  The node constructor function
258  * @return The constructed ia32 node.
259  */
260 static ir_node *gen_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
261         ir_node  *new_op   = NULL;
262         ir_mode  *mode     = env->mode;
263         dbg_info *dbg      = env->dbg;
264         ir_graph *irg      = env->irg;
265         ir_node  *block    = env->block;
266         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
267         ir_node  *noreg_fp = ia32_new_NoReg_fp(env->cg);
268         ir_node  *nomem    = new_NoMem();
269         int      is_mul    = 0;
270         ir_node  *expr_op, *imm_op;
271         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
272
273         /* Check if immediate optimization is on and */
274         /* if it's an operation with immediate.      */
275         /* Mul/MulS/Mulh don't support immediates    */
276         if (! (env->cg->opt & IA32_OPT_IMMOPS) ||
277                 func == new_rd_ia32_Mul            ||
278                 func == new_rd_ia32_Mulh           ||
279                 func == new_rd_ia32_MulS)
280         {
281                 expr_op = op1;
282                 imm_op  = NULL;
283                 /* immediate operations are requested, but we are here: it a mul */
284                 if (env->cg->opt & IA32_OPT_IMMOPS)
285                         is_mul = 1;
286         }
287         else if (is_op_commutative(get_irn_op(env->irn))) {
288                 imm_op  = get_immediate_op(op1, op2);
289                 expr_op = get_expr_op(op1, op2);
290         }
291         else {
292                 imm_op  = get_immediate_op(NULL, op2);
293                 expr_op = get_expr_op(op1, op2);
294         }
295
296         assert((expr_op || imm_op) && "invalid operands");
297
298         if (!expr_op) {
299                 /* We have two consts here: not yet supported */
300                 imm_op = NULL;
301         }
302
303         if (mode_is_float(mode)) {
304                 /* floating point operations */
305                 if (imm_op) {
306                         DB((mod, LEVEL_1, "FP with immediate ..."));
307                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_fp, nomem);
308                         set_ia32_Immop_attr(new_op, imm_op);
309                         set_ia32_am_support(new_op, ia32_am_None);
310                 }
311                 else {
312                         DB((mod, LEVEL_1, "FP binop ..."));
313                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem);
314                         set_ia32_am_support(new_op, ia32_am_Source);
315                 }
316                 set_ia32_ls_mode(new_op, mode);
317         }
318         else {
319                 /* integer operations */
320                 if (imm_op) {
321                         /* This is expr + const */
322                         DB((mod, LEVEL_1, "INT with immediate ..."));
323                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, expr_op, noreg_gp, nomem);
324                         set_ia32_Immop_attr(new_op, imm_op);
325
326                         /* set AM support */
327                         set_ia32_am_support(new_op, ia32_am_Dest);
328                 }
329                 else {
330                         DB((mod, LEVEL_1, "INT binop ..."));
331                         /* This is a normal operation */
332                         new_op = func(dbg, irg, block, noreg_gp, noreg_gp, op1, op2, nomem);
333
334                         /* set AM support */
335                         set_ia32_am_support(new_op, ia32_am_Full);
336                 }
337
338                 /* Muls can only have AM source */
339                 if (is_mul)
340                         set_ia32_am_support(new_op, ia32_am_Source);
341         }
342
343         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
344
345         set_ia32_res_mode(new_op, mode);
346
347         if (is_op_commutative(get_irn_op(env->irn))) {
348                 set_ia32_commutative(new_op);
349         }
350
351         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
352 }
353
354
355
356 /**
357  * Construct a shift/rotate binary operation, sets AM and immediate if required.
358  *
359  * @param env   The transformation environment
360  * @param op1   The first operand
361  * @param op2   The second operand
362  * @param func  The node constructor function
363  * @return The constructed ia32 node.
364  */
365 static ir_node *gen_shift_binop(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, construct_binop_func *func) {
366         ir_node           *new_op = NULL;
367         ir_mode           *mode   = env->mode;
368         dbg_info          *dbg    = env->dbg;
369         ir_graph          *irg    = env->irg;
370         ir_node           *block  = env->block;
371         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
372         ir_node           *nomem  = new_NoMem();
373         ir_node           *expr_op, *imm_op;
374         tarval            *tv;
375         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
376
377         assert(! mode_is_float(mode) && "Shift/Rotate with float not supported");
378
379         /* Check if immediate optimization is on and */
380         /* if it's an operation with immediate.      */
381         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, op2) : NULL;
382         expr_op = get_expr_op(op1, op2);
383
384         assert((expr_op || imm_op) && "invalid operands");
385
386         if (!expr_op) {
387                 /* We have two consts here: not yet supported */
388                 imm_op = NULL;
389         }
390
391         /* Limit imm_op within range imm8 */
392         if (imm_op) {
393                 tv = get_ia32_Immop_tarval(imm_op);
394
395                 if (tv) {
396                         tv = tarval_mod(tv, new_tarval_from_long(32, mode_Iu));
397                         set_ia32_Immop_tarval(imm_op, tv);
398                 }
399                 else {
400                         imm_op = NULL;
401                 }
402         }
403
404         /* integer operations */
405         if (imm_op) {
406                 /* This is shift/rot with const */
407                 DB((mod, LEVEL_1, "Shift/Rot with immediate ..."));
408
409                 new_op = func(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem);
410                 set_ia32_Immop_attr(new_op, imm_op);
411         }
412         else {
413                 /* This is a normal shift/rot */
414                 DB((mod, LEVEL_1, "Shift/Rot binop ..."));
415                 new_op = func(dbg, irg, block, noreg, noreg, op1, op2, nomem);
416         }
417
418         /* set AM support */
419         set_ia32_am_support(new_op, ia32_am_Dest);
420
421         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
422
423         set_ia32_res_mode(new_op, mode);
424         set_ia32_emit_cl(new_op);
425
426         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
427 }
428
429
430 /**
431  * Construct a standard unary operation, set AM and immediate if required.
432  *
433  * @param env   The transformation environment
434  * @param op    The operand
435  * @param func  The node constructor function
436  * @return The constructed ia32 node.
437  */
438 static ir_node *gen_unop(ia32_transform_env_t *env, ir_node *op, construct_unop_func *func) {
439         ir_node           *new_op = NULL;
440         ir_mode           *mode   = env->mode;
441         dbg_info          *dbg    = env->dbg;
442         ir_graph          *irg    = env->irg;
443         ir_node           *block  = env->block;
444         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
445         ir_node           *nomem  = new_NoMem();
446         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
447
448         new_op = func(dbg, irg, block, noreg, noreg, op, nomem);
449
450         if (mode_is_float(mode)) {
451                 DB((mod, LEVEL_1, "FP unop ..."));
452                 /* floating point operations don't support implicit store */
453                 set_ia32_am_support(new_op, ia32_am_None);
454         }
455         else {
456                 DB((mod, LEVEL_1, "INT unop ..."));
457                 set_ia32_am_support(new_op, ia32_am_Dest);
458         }
459
460         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
461
462         set_ia32_res_mode(new_op, mode);
463
464         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
465 }
466
467
468
469 /**
470  * Creates an ia32 Add with immediate.
471  *
472  * @param env       The transformation environment
473  * @param expr_op   The expression operator
474  * @param const_op  The constant
475  * @return the created ia32 Add node
476  */
477 static ir_node *gen_imm_Add(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
478         ir_node                *new_op     = NULL;
479         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
480         dbg_info               *dbg        = env->dbg;
481         ir_graph               *irg        = env->irg;
482         ir_node                *block      = env->block;
483         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
484         ir_node                *nomem      = new_NoMem();
485         int                     normal_add = 1;
486         tarval_classification_t class_tv, class_negtv;
487         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
488
489         /* try to optimize to inc/dec  */
490         if ((env->cg->opt & IA32_OPT_INCDEC) && (get_ia32_op_type(const_op) == ia32_Const)) {
491                 /* optimize tarvals */
492                 class_tv    = classify_tarval(tv);
493                 class_negtv = classify_tarval(tarval_neg(tv));
494
495                 if (class_tv == TV_CLASSIFY_ONE) { /* + 1 == INC */
496                         DB((env->mod, LEVEL_2, "Add(1) to Inc ... "));
497                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem);
498                         normal_add = 0;
499                 }
500                 else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) { /* + (-1) == DEC */
501                         DB((mod, LEVEL_2, "Add(-1) to Dec ... "));
502                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem);
503                         normal_add = 0;
504                 }
505         }
506
507         if (normal_add) {
508                 new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem);
509                 set_ia32_Immop_attr(new_op, const_op);
510                 set_ia32_commutative(new_op);
511         }
512
513         return new_op;
514 }
515
516 /**
517  * Creates an ia32 Add.
518  *
519  * @param env   The transformation environment
520  * @return the created ia32 Add node
521  */
522 static ir_node *gen_Add(ia32_transform_env_t *env) {
523         ir_node  *new_op = NULL;
524         dbg_info *dbg    = env->dbg;
525         ir_mode  *mode   = env->mode;
526         ir_graph *irg    = env->irg;
527         ir_node  *block  = env->block;
528         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
529         ir_node  *nomem  = new_NoMem();
530         ir_node  *expr_op, *imm_op;
531         ir_node  *op1    = get_Add_left(env->irn);
532         ir_node  *op2    = get_Add_right(env->irn);
533
534         /* Check if immediate optimization is on and */
535         /* if it's an operation with immediate.      */
536         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(op1, op2) : NULL;
537         expr_op = get_expr_op(op1, op2);
538
539         assert((expr_op || imm_op) && "invalid operands");
540
541         if (mode_is_float(mode)) {
542                 FP_USED(env->cg);
543                 if (USE_SSE2(env->cg))
544                         return gen_binop(env, op1, op2, new_rd_ia32_xAdd);
545                 else
546                         return gen_binop(env, op1, op2, new_rd_ia32_vfadd);
547         }
548         else {
549                 /* integer ADD */
550                 if (!expr_op) {
551                         /* No expr_op means, that we have two const - one symconst and */
552                         /* one tarval or another symconst - because this case is not   */
553                         /* covered by constant folding                                 */
554                         /* We need to check for:                                       */
555                         /*  1) symconst + const    -> becomes a LEA                    */
556                         /*  2) symconst + symconst -> becomes a const + LEA as the elf */
557                         /*        linker doesn't support two symconsts                 */
558
559                         if (get_ia32_op_type(op1) == ia32_SymConst && get_ia32_op_type(op2) == ia32_SymConst) {
560                                 /* this is the 2nd case */
561                                 new_op = new_rd_ia32_Lea(dbg, irg, block, op1, noreg, mode);
562                                 set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
563                                 set_ia32_am_flavour(new_op, ia32_am_OB);
564
565                                 DBG_OPT_LEA3(op1, op2, env->irn, new_op);
566                         }
567                         else {
568                                 /* this is the 1st case */
569                                 new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
570
571                                 DBG_OPT_LEA3(op1, op2, env->irn, new_op);
572
573                                 if (get_ia32_op_type(op1) == ia32_SymConst) {
574                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op1));
575                                         add_ia32_am_offs(new_op, get_ia32_cnst(op2));
576                                 }
577                                 else {
578                                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
579                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
580                                 }
581                                 set_ia32_am_flavour(new_op, ia32_am_O);
582                         }
583
584                         /* set AM support */
585                         set_ia32_am_support(new_op, ia32_am_Source);
586                         set_ia32_op_type(new_op, ia32_AddrModeS);
587
588                         /* Lea doesn't need a Proj */
589                         return new_op;
590                 }
591                 else if (imm_op) {
592                         /* This is expr + const */
593                         new_op = gen_imm_Add(env, expr_op, imm_op);
594
595                         /* set AM support */
596                         set_ia32_am_support(new_op, ia32_am_Dest);
597                 }
598                 else {
599                         /* This is a normal add */
600                         new_op = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, op1, op2, nomem);
601
602                         /* set AM support */
603                         set_ia32_am_support(new_op, ia32_am_Full);
604                         set_ia32_commutative(new_op);
605                 }
606         }
607
608         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
609
610         set_ia32_res_mode(new_op, mode);
611
612         return new_rd_Proj(dbg, irg, block, new_op, mode, pn_ia32_Add_res);
613 }
614
615
616
617 /**
618  * Creates an ia32 Mul.
619  *
620  * @param env   The transformation environment
621  * @return the created ia32 Mul node
622  */
623 static ir_node *gen_Mul(ia32_transform_env_t *env) {
624         ir_node *op1 = get_Mul_left(env->irn);
625         ir_node *op2 = get_Mul_right(env->irn);
626         ir_node *new_op;
627
628         if (mode_is_float(env->mode)) {
629                 FP_USED(env->cg);
630                 if (USE_SSE2(env->cg))
631                         new_op = gen_binop(env, op1, op2, new_rd_ia32_xMul);
632                 else
633                         new_op = gen_binop(env, op1, op2, new_rd_ia32_vfmul);
634         }
635         else {
636                 new_op = gen_binop(env, op1, op2, new_rd_ia32_Mul);
637         }
638
639         return new_op;
640 }
641
642
643
644 /**
645  * Creates an ia32 Mulh.
646  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
647  * this result while Mul returns the lower 32 bit.
648  *
649  * @param env   The transformation environment
650  * @return the created ia32 Mulh node
651  */
652 static ir_node *gen_Mulh(ia32_transform_env_t *env) {
653         ir_node *op1 = get_irn_n(env->irn, 0);
654         ir_node *op2 = get_irn_n(env->irn, 1);
655         ir_node *proj_EAX, *proj_EDX, *mulh;
656         ir_node *in[1];
657
658         assert(!mode_is_float(env->mode) && "Mulh with float not supported");
659         proj_EAX = gen_binop(env, op1, op2, new_rd_ia32_Mulh);
660         mulh     = get_Proj_pred(proj_EAX);
661         proj_EDX = new_rd_Proj(env->dbg, env->irg, env->block, mulh, env->mode, pn_EDX);
662
663         /* to be on the save side */
664         set_Proj_proj(proj_EAX, pn_EAX);
665
666         if (is_ia32_ImmConst(mulh) || is_ia32_ImmSymConst(mulh)) {
667                 /* Mulh with const cannot have AM */
668                 set_ia32_am_support(mulh, ia32_am_None);
669         }
670         else {
671                 /* Mulh cannot have AM for destination */
672                 set_ia32_am_support(mulh, ia32_am_Source);
673         }
674
675         in[0] = proj_EAX;
676
677         /* keep EAX */
678         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], env->irg, env->block, 1, in);
679
680         return proj_EDX;
681 }
682
683
684
685 /**
686  * Creates an ia32 And.
687  *
688  * @param env   The transformation environment
689  * @return The created ia32 And node
690  */
691 static ir_node *gen_And(ia32_transform_env_t *env) {
692         ir_node *op1 = get_And_left(env->irn);
693         ir_node *op2 = get_And_right(env->irn);
694
695         assert (! mode_is_float(env->mode));
696         return gen_binop(env, op1, op2, new_rd_ia32_And);
697 }
698
699
700
701 /**
702  * Creates an ia32 Or.
703  *
704  * @param env   The transformation environment
705  * @return The created ia32 Or node
706  */
707 static ir_node *gen_Or(ia32_transform_env_t *env) {
708         ir_node *op1 = get_Or_left(env->irn);
709         ir_node *op2 = get_Or_right(env->irn);
710
711         assert (! mode_is_float(env->mode));
712         return gen_binop(env, op1, op2, new_rd_ia32_Or);
713 }
714
715
716
717 /**
718  * Creates an ia32 Eor.
719  *
720  * @param env   The transformation environment
721  * @return The created ia32 Eor node
722  */
723 static ir_node *gen_Eor(ia32_transform_env_t *env) {
724         ir_node *op1 = get_Eor_left(env->irn);
725         ir_node *op2 = get_Eor_right(env->irn);
726
727         assert(! mode_is_float(env->mode));
728         return gen_binop(env, op1, op2, new_rd_ia32_Eor);
729 }
730
731
732
733 /**
734  * Creates an ia32 Max.
735  *
736  * @param env      The transformation environment
737  * @return the created ia32 Max node
738  */
739 static ir_node *gen_Max(ia32_transform_env_t *env) {
740         ir_node *op1 = get_irn_n(env->irn, 0);
741         ir_node *op2 = get_irn_n(env->irn, 1);
742         ir_node *new_op;
743
744         if (mode_is_float(env->mode)) {
745                 FP_USED(env->cg);
746                 if (USE_SSE2(env->cg))
747                         new_op = gen_binop(env, op1, op2, new_rd_ia32_xMax);
748                 else {
749                         assert(0);
750                 }
751         }
752         else {
753                 new_op = new_rd_ia32_Max(env->dbg, env->irg, env->block, op1, op2, env->mode);
754                 set_ia32_am_support(new_op, ia32_am_None);
755                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
756         }
757
758         return new_op;
759 }
760
761
762
763 /**
764  * Creates an ia32 Min.
765  *
766  * @param env      The transformation environment
767  * @return the created ia32 Min node
768  */
769 static ir_node *gen_Min(ia32_transform_env_t *env) {
770         ir_node *op1 = get_irn_n(env->irn, 0);
771         ir_node *op2 = get_irn_n(env->irn, 1);
772         ir_node *new_op;
773
774         if (mode_is_float(env->mode)) {
775                 FP_USED(env->cg);
776                 if (USE_SSE2(env->cg))
777                         new_op = gen_binop(env, op1, op2, new_rd_ia32_xMin);
778                 else {
779                         assert(0);
780                 }
781         }
782         else {
783                 new_op = new_rd_ia32_Min(env->dbg, env->irg, env->block, op1, op2, env->mode);
784                 set_ia32_am_support(new_op, ia32_am_None);
785                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
786         }
787
788         return new_op;
789 }
790
791
792
793 /**
794  * Creates an ia32 Sub with immediate.
795  *
796  * @param env        The transformation environment
797  * @param expr_op    The first operator
798  * @param const_op   The constant operator
799  * @return The created ia32 Sub node
800  */
801 static ir_node *gen_imm_Sub(ia32_transform_env_t *env, ir_node *expr_op, ir_node *const_op) {
802         ir_node                *new_op     = NULL;
803         tarval                 *tv         = get_ia32_Immop_tarval(const_op);
804         dbg_info               *dbg        = env->dbg;
805         ir_graph               *irg        = env->irg;
806         ir_node                *block      = env->block;
807         ir_node                *noreg      = ia32_new_NoReg_gp(env->cg);
808         ir_node                *nomem      = new_NoMem();
809         int                     normal_sub = 1;
810         tarval_classification_t class_tv, class_negtv;
811         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
812
813         /* try to optimize to inc/dec  */
814         if ((env->cg->opt & IA32_OPT_INCDEC) && tv) {
815                 /* optimize tarvals */
816                 class_tv    = classify_tarval(tv);
817                 class_negtv = classify_tarval(tarval_neg(tv));
818
819                 if (class_tv == TV_CLASSIFY_ONE) { /* - 1 == DEC */
820                         DB((mod, LEVEL_2, "Sub(1) to Dec ... "));
821                         new_op     = new_rd_ia32_Dec(dbg, irg, block, noreg, noreg, expr_op, nomem);
822                         normal_sub = 0;
823                 }
824                 else if (class_negtv == TV_CLASSIFY_ONE) { /* - (-1) == Sub */
825                         DB((mod, LEVEL_2, "Sub(-1) to Inc ... "));
826                         new_op     = new_rd_ia32_Inc(dbg, irg, block, noreg, noreg, expr_op, nomem);
827                         normal_sub = 0;
828                 }
829         }
830
831         if (normal_sub) {
832                 new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, expr_op, noreg, nomem);
833                 set_ia32_Immop_attr(new_op, const_op);
834         }
835
836         return new_op;
837 }
838
839 /**
840  * Creates an ia32 Sub.
841  *
842  * @param env   The transformation environment
843  * @return The created ia32 Sub node
844  */
845 static ir_node *gen_Sub(ia32_transform_env_t *env) {
846         ir_node  *new_op = NULL;
847         dbg_info *dbg    = env->dbg;
848         ir_mode  *mode   = env->mode;
849         ir_graph *irg    = env->irg;
850         ir_node  *block  = env->block;
851         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
852         ir_node  *nomem  = new_NoMem();
853         ir_node  *op1    = get_Sub_left(env->irn);
854         ir_node  *op2    = get_Sub_right(env->irn);
855         ir_node  *expr_op, *imm_op;
856
857         /* Check if immediate optimization is on and */
858         /* if it's an operation with immediate.      */
859         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, op2) : NULL;
860         expr_op = get_expr_op(op1, op2);
861
862         assert((expr_op || imm_op) && "invalid operands");
863
864         if (mode_is_float(mode)) {
865                 FP_USED(env->cg);
866                 if (USE_SSE2(env->cg))
867                         return gen_binop(env, op1, op2, new_rd_ia32_xSub);
868                 else
869                         return gen_binop(env, op1, op2, new_rd_ia32_vfsub);
870         }
871         else {
872                 /* integer SUB */
873                 if (! expr_op) {
874                         /* No expr_op means, that we have two const - one symconst and */
875                         /* one tarval or another symconst - because this case is not   */
876                         /* covered by constant folding                                 */
877                         /* We need to check for:                                       */
878                         /*  1) symconst - const    -> becomes a LEA                    */
879                         /*  2) symconst - symconst -> becomes a const - LEA as the elf */
880                         /*        linker doesn't support two symconsts                 */
881
882                         if (get_ia32_op_type(op1) == ia32_SymConst && get_ia32_op_type(op2) == ia32_SymConst) {
883                                 /* this is the 2nd case */
884                                 new_op = new_rd_ia32_Lea(dbg, irg, block, op1, noreg, mode);
885                                 set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
886                                 set_ia32_am_sc_sign(new_op);
887                                 set_ia32_am_flavour(new_op, ia32_am_OB);
888
889                                 DBG_OPT_LEA3(op1, op2, env->irn, new_op);
890                         }
891                         else {
892                                 /* this is the 1st case */
893                                 new_op = new_rd_ia32_Lea(dbg, irg, block, noreg, noreg, mode);
894
895                                 DBG_OPT_LEA3(op1, op2, env->irn, new_op);
896
897                                 if (get_ia32_op_type(op1) == ia32_SymConst) {
898                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op1));
899                                         sub_ia32_am_offs(new_op, get_ia32_cnst(op2));
900                                 }
901                                 else {
902                                         add_ia32_am_offs(new_op, get_ia32_cnst(op1));
903                                         set_ia32_am_sc(new_op, get_ia32_id_cnst(op2));
904                                         set_ia32_am_sc_sign(new_op);
905                                 }
906                                 set_ia32_am_flavour(new_op, ia32_am_O);
907                         }
908
909                         /* set AM support */
910                         set_ia32_am_support(new_op, ia32_am_Source);
911                         set_ia32_op_type(new_op, ia32_AddrModeS);
912
913                         /* Lea doesn't need a Proj */
914                         return new_op;
915                 }
916                 else if (imm_op) {
917                         /* This is expr - const */
918                         new_op = gen_imm_Sub(env, expr_op, imm_op);
919
920                         /* set AM support */
921                         set_ia32_am_support(new_op, ia32_am_Dest);
922                 }
923                 else {
924                         /* This is a normal sub */
925                         new_op = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, op1, op2, nomem);
926
927                         /* set AM support */
928                         set_ia32_am_support(new_op, ia32_am_Full);
929                 }
930         }
931
932         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
933
934         set_ia32_res_mode(new_op, mode);
935
936         return new_rd_Proj(dbg, irg, block, new_op, mode, pn_ia32_Sub_res);
937 }
938
939
940
941 /**
942  * Generates an ia32 DivMod with additional infrastructure for the
943  * register allocator if needed.
944  *
945  * @param env      The transformation environment
946  * @param dividend -no comment- :)
947  * @param divisor  -no comment- :)
948  * @param dm_flav  flavour_Div/Mod/DivMod
949  * @return The created ia32 DivMod node
950  */
951 static ir_node *generate_DivMod(ia32_transform_env_t *env, ir_node *dividend, ir_node *divisor, ia32_op_flavour_t dm_flav) {
952         ir_node  *res, *proj;
953         ir_node  *edx_node, *cltd;
954         ir_node  *in_keep[1];
955         dbg_info *dbg   = env->dbg;
956         ir_graph *irg   = env->irg;
957         ir_node  *block = env->block;
958         ir_mode  *mode  = env->mode;
959         ir_node  *irn   = env->irn;
960         ir_node  *mem;
961         int      n;
962
963         switch (dm_flav) {
964                 case flavour_Div:
965                         mem  = get_Div_mem(irn);
966                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Div_res));
967                         break;
968                 case flavour_Mod:
969                         mem  = get_Mod_mem(irn);
970                         mode = get_irn_mode(get_proj_for_pn(irn, pn_Mod_res));
971                         break;
972                 case flavour_DivMod:
973                         mem  = get_DivMod_mem(irn);
974                         mode = get_irn_mode(get_proj_for_pn(irn, pn_DivMod_res_div));
975                         break;
976                 default:
977                         assert(0);
978         }
979
980         if (mode_is_signed(mode)) {
981                 /* in signed mode, we need to sign extend the dividend */
982                 cltd     = new_rd_ia32_Cdq(dbg, irg, block, dividend);
983                 dividend = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_ia32_Cdq_EAX);
984                 edx_node = new_rd_Proj(dbg, irg, block, cltd, mode_Is, pn_ia32_Cdq_EDX);
985         }
986         else {
987                 edx_node = new_rd_ia32_Const(dbg, irg, block, get_irg_no_mem(irg), mode_Iu);
988                 set_ia32_Const_type(edx_node, ia32_Const);
989                 set_ia32_Immop_tarval(edx_node, get_tarval_null(mode_Iu));
990         }
991
992         res = new_rd_ia32_DivMod(dbg, irg, block, dividend, divisor, edx_node, mem, dm_flav);
993
994         set_ia32_n_res(res, 2);
995
996         /* Only one proj is used -> We must add a second proj and */
997         /* connect this one to a Keep node to eat up the second   */
998         /* destroyed register.                                    */
999         n    = get_irn_n_edges(irn);
1000         proj = NULL;
1001         if (n == 2)
1002                 proj = ia32_get_proj_for_mode(irn, mode_M);
1003
1004         /* in case of two projs, one must be the memory proj */
1005         if (n == 1 || (n == 2 && proj)) {
1006                 proj = ia32_get_res_proj(irn);
1007                 assert(proj && "Result proj expected");
1008
1009                 if (get_irn_op(irn) == op_Div) {
1010                         set_Proj_proj(proj, pn_DivMod_res_div);
1011                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode, pn_DivMod_res_mod);
1012                 }
1013                 else {
1014                         set_Proj_proj(proj, pn_DivMod_res_mod);
1015                         in_keep[0] = new_rd_Proj(dbg, irg, block, res, mode, pn_DivMod_res_div);
1016                 }
1017
1018                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in_keep);
1019         }
1020
1021         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1022
1023         set_ia32_res_mode(res, mode);
1024
1025         return res;
1026 }
1027
1028
1029 /**
1030  * Wrapper for generate_DivMod. Sets flavour_Mod.
1031  *
1032  * @param env      The transformation environment
1033  */
1034 static ir_node *gen_Mod(ia32_transform_env_t *env) {
1035         return generate_DivMod(env, get_Mod_left(env->irn), get_Mod_right(env->irn), flavour_Mod);
1036 }
1037
1038 /**
1039  * Wrapper for generate_DivMod. Sets flavour_Div.
1040  *
1041  * @param env      The transformation environment
1042  */
1043 static ir_node *gen_Div(ia32_transform_env_t *env) {
1044         return generate_DivMod(env, get_Div_left(env->irn), get_Div_right(env->irn), flavour_Div);
1045 }
1046
1047 /**
1048  * Wrapper for generate_DivMod. Sets flavour_DivMod.
1049  */
1050 static ir_node *gen_DivMod(ia32_transform_env_t *env) {
1051         return generate_DivMod(env, get_DivMod_left(env->irn), get_DivMod_right(env->irn), flavour_DivMod);
1052 }
1053
1054
1055
1056 /**
1057  * Creates an ia32 floating Div.
1058  *
1059  * @param env   The transformation environment
1060  * @return The created ia32 xDiv node
1061  */
1062 static ir_node *gen_Quot(ia32_transform_env_t *env) {
1063         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1064         ir_node *new_op;
1065         ir_node *nomem = new_rd_NoMem(env->irg);
1066         ir_node *op1   = get_Quot_left(env->irn);
1067         ir_node *op2   = get_Quot_right(env->irn);
1068
1069         FP_USED(env->cg);
1070         if (USE_SSE2(env->cg)) {
1071                 if (is_ia32_xConst(op2)) {
1072                         new_op = new_rd_ia32_xDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, noreg, nomem);
1073                         set_ia32_am_support(new_op, ia32_am_None);
1074                         set_ia32_Immop_attr(new_op, op2);
1075                 }
1076                 else {
1077                         new_op = new_rd_ia32_xDiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem);
1078                         set_ia32_am_support(new_op, ia32_am_Source);
1079                 }
1080         }
1081         else {
1082                 new_op = new_rd_ia32_vfdiv(env->dbg, env->irg, env->block, noreg, noreg, op1, op2, nomem);
1083                 set_ia32_am_support(new_op, ia32_am_Source);
1084         }
1085         set_ia32_res_mode(new_op, get_irn_mode(get_proj_for_pn(env->irn, pn_Quot_res)));
1086         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1087
1088         return new_op;
1089 }
1090
1091
1092
1093 /**
1094  * Creates an ia32 Shl.
1095  *
1096  * @param env   The transformation environment
1097  * @return The created ia32 Shl node
1098  */
1099 static ir_node *gen_Shl(ia32_transform_env_t *env) {
1100         return gen_shift_binop(env, get_Shl_left(env->irn), get_Shl_right(env->irn), new_rd_ia32_Shl);
1101 }
1102
1103
1104
1105 /**
1106  * Creates an ia32 Shr.
1107  *
1108  * @param env   The transformation environment
1109  * @return The created ia32 Shr node
1110  */
1111 static ir_node *gen_Shr(ia32_transform_env_t *env) {
1112         return gen_shift_binop(env, get_Shr_left(env->irn), get_Shr_right(env->irn), new_rd_ia32_Shr);
1113 }
1114
1115
1116
1117 /**
1118  * Creates an ia32 Shrs.
1119  *
1120  * @param env   The transformation environment
1121  * @return The created ia32 Shrs node
1122  */
1123 static ir_node *gen_Shrs(ia32_transform_env_t *env) {
1124         return gen_shift_binop(env, get_Shrs_left(env->irn), get_Shrs_right(env->irn), new_rd_ia32_Shrs);
1125 }
1126
1127
1128
1129 /**
1130  * Creates an ia32 RotL.
1131  *
1132  * @param env   The transformation environment
1133  * @param op1   The first operator
1134  * @param op2   The second operator
1135  * @return The created ia32 RotL node
1136  */
1137 static ir_node *gen_RotL(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1138         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotL);
1139 }
1140
1141
1142
1143 /**
1144  * Creates an ia32 RotR.
1145  * NOTE: There is no RotR with immediate because this would always be a RotL
1146  *       "imm-mode_size_bits" which can be pre-calculated.
1147  *
1148  * @param env   The transformation environment
1149  * @param op1   The first operator
1150  * @param op2   The second operator
1151  * @return The created ia32 RotR node
1152  */
1153 static ir_node *gen_RotR(ia32_transform_env_t *env, ir_node *op1, ir_node *op2) {
1154         return gen_shift_binop(env, op1, op2, new_rd_ia32_RotR);
1155 }
1156
1157
1158
1159 /**
1160  * Creates an ia32 RotR or RotL (depending on the found pattern).
1161  *
1162  * @param env   The transformation environment
1163  * @return The created ia32 RotL or RotR node
1164  */
1165 static ir_node *gen_Rot(ia32_transform_env_t *env) {
1166         ir_node *rotate = NULL;
1167         ir_node *op1    = get_Rot_left(env->irn);
1168         ir_node *op2    = get_Rot_right(env->irn);
1169
1170         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1171                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1172                  that means we can create a RotR instead of an Add and a RotL */
1173
1174         if (is_Proj(op2)) {
1175                 ir_node *pred = get_Proj_pred(op2);
1176
1177                 if (is_ia32_Add(pred)) {
1178                         ir_node *pred_pred = get_irn_n(pred, 2);
1179                         tarval  *tv        = get_ia32_Immop_tarval(pred);
1180                         long     bits      = get_mode_size_bits(env->mode);
1181
1182                         if (is_Proj(pred_pred)) {
1183                                 pred_pred = get_Proj_pred(pred_pred);
1184                         }
1185
1186                         if (is_ia32_Minus(pred_pred) &&
1187                                 tarval_is_long(tv)       &&
1188                                 get_tarval_long(tv) == bits)
1189                         {
1190                                 DB((env->mod, LEVEL_1, "RotL into RotR ... "));
1191                                 rotate = gen_RotR(env, op1, get_irn_n(pred_pred, 2));
1192                         }
1193
1194                 }
1195         }
1196
1197         if (!rotate) {
1198                 rotate = gen_RotL(env, op1, op2);
1199         }
1200
1201         return rotate;
1202 }
1203
1204
1205
1206 /**
1207  * Transforms a Minus node.
1208  *
1209  * @param env   The transformation environment
1210  * @param op    The Minus operand
1211  * @return The created ia32 Minus node
1212  */
1213 ir_node *gen_Minus_ex(ia32_transform_env_t *env, ir_node *op) {
1214         ident   *name;
1215         ir_node *new_op;
1216         int      size;
1217
1218         if (mode_is_float(env->mode)) {
1219                 FP_USED(env->cg);
1220                 if (USE_SSE2(env->cg)) {
1221                         ir_node *noreg_gp = ia32_new_NoReg_gp(env->cg);
1222                         ir_node *noreg_fp = ia32_new_NoReg_fp(env->cg);
1223                         ir_node *nomem    = new_rd_NoMem(env->irg);
1224
1225                         new_op = new_rd_ia32_xEor(env->dbg, env->irg, env->block, noreg_gp, noreg_gp, op, noreg_fp, nomem);
1226
1227                         size   = get_mode_size_bits(env->mode);
1228                         name   = gen_fp_known_const(size == 32 ? ia32_SSIGN : ia32_DSIGN);
1229
1230                         set_ia32_am_sc(new_op, name);
1231
1232                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1233
1234                         set_ia32_res_mode(new_op, env->mode);
1235                         set_ia32_op_type(new_op, ia32_AddrModeS);
1236                         set_ia32_ls_mode(new_op, env->mode);
1237
1238                         new_op = new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, pn_ia32_xEor_res);
1239                 }
1240                 else {
1241                         new_op = new_rd_ia32_vfchs(env->dbg, env->irg, env->block, op, env->mode);
1242                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1243                 }
1244         }
1245         else {
1246                 new_op = gen_unop(env, op, new_rd_ia32_Minus);
1247         }
1248
1249         return new_op;
1250 }
1251
1252 /**
1253  * Transforms a Minus node.
1254  *
1255  * @param env   The transformation environment
1256  * @return The created ia32 Minus node
1257  */
1258 static ir_node *gen_Minus(ia32_transform_env_t *env) {
1259         return gen_Minus_ex(env, get_Minus_op(env->irn));
1260 }
1261
1262
1263 /**
1264  * Transforms a Not node.
1265  *
1266  * @param env   The transformation environment
1267  * @return The created ia32 Not node
1268  */
1269 static ir_node *gen_Not(ia32_transform_env_t *env) {
1270         assert (! mode_is_float(env->mode));
1271         return gen_unop(env, get_Not_op(env->irn), new_rd_ia32_Not);
1272 }
1273
1274
1275
1276 /**
1277  * Transforms an Abs node.
1278  *
1279  * @param env   The transformation environment
1280  * @return The created ia32 Abs node
1281  */
1282 static ir_node *gen_Abs(ia32_transform_env_t *env) {
1283         ir_node  *res, *p_eax, *p_edx;
1284         dbg_info *dbg      = env->dbg;
1285         ir_mode  *mode     = env->mode;
1286         ir_graph *irg      = env->irg;
1287         ir_node  *block    = env->block;
1288         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
1289         ir_node  *noreg_fp = ia32_new_NoReg_fp(env->cg);
1290         ir_node  *nomem    = new_NoMem();
1291         ir_node  *op       = get_Abs_op(env->irn);
1292         int       size;
1293         ident    *name;
1294
1295         if (mode_is_float(mode)) {
1296                 FP_USED(env->cg);
1297                 if (USE_SSE2(env->cg)) {
1298                         res = new_rd_ia32_xAnd(dbg,irg, block, noreg_gp, noreg_gp, op, noreg_fp, nomem);
1299
1300                         size   = get_mode_size_bits(mode);
1301                         name   = gen_fp_known_const(size == 32 ? ia32_SABS : ia32_DABS);
1302
1303                         set_ia32_am_sc(res, name);
1304
1305                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1306
1307                         set_ia32_res_mode(res, mode);
1308                         set_ia32_op_type(res, ia32_AddrModeS);
1309                         set_ia32_ls_mode(res, env->mode);
1310
1311                         res = new_rd_Proj(dbg, irg, block, res, mode, pn_ia32_xAnd_res);
1312                 }
1313                 else {
1314                         res = new_rd_ia32_vfabs(dbg, irg, block, op, mode);
1315                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1316                 }
1317         }
1318         else {
1319                 res   = new_rd_ia32_Cdq(dbg, irg, block, op);
1320                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1321                 set_ia32_res_mode(res, mode);
1322
1323                 p_eax = new_rd_Proj(dbg, irg, block, res, mode, pn_ia32_Cdq_EAX);
1324                 p_edx = new_rd_Proj(dbg, irg, block, res, mode, pn_ia32_Cdq_EDX);
1325
1326                 res   = new_rd_ia32_Eor(dbg, irg, block, noreg_gp, noreg_gp, p_eax, p_edx, nomem);
1327                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1328                 set_ia32_res_mode(res, mode);
1329
1330                 res   = new_rd_Proj(dbg, irg, block, res, mode, pn_ia32_Eor_res);
1331
1332                 res   = new_rd_ia32_Sub(dbg, irg, block, noreg_gp, noreg_gp, res, p_edx, nomem);
1333                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1334                 set_ia32_res_mode(res, mode);
1335
1336                 res   = new_rd_Proj(dbg, irg, block, res, mode, pn_ia32_Sub_res);
1337         }
1338
1339         return res;
1340 }
1341
1342
1343
1344 /**
1345  * Transforms a Load.
1346  *
1347  * @param env   The transformation environment
1348  * @return the created ia32 Load node
1349  */
1350 static ir_node *gen_Load(ia32_transform_env_t *env) {
1351         ir_node *node  = env->irn;
1352         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
1353         ir_node *ptr   = get_Load_ptr(node);
1354         ir_node *lptr  = ptr;
1355         ir_mode *mode  = get_Load_mode(node);
1356         int     is_imm = 0;
1357         ir_node *new_op;
1358         ia32_am_flavour_t am_flav = ia32_am_B;
1359
1360         /* address might be a constant (symconst or absolute address) */
1361         if (is_ia32_Const(ptr)) {
1362                 lptr   = noreg;
1363                 is_imm = 1;
1364         }
1365
1366         if (mode_is_float(mode)) {
1367                 FP_USED(env->cg);
1368                 if (USE_SSE2(env->cg))
1369                         new_op = new_rd_ia32_xLoad(env->dbg, env->irg, env->block, lptr, noreg, get_Load_mem(node));
1370                 else
1371                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, lptr, noreg, get_Load_mem(node));
1372         }
1373         else {
1374                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, lptr, noreg, get_Load_mem(node));
1375         }
1376
1377         /* base is an constant address */
1378         if (is_imm) {
1379                 if (get_ia32_op_type(ptr) == ia32_SymConst) {
1380                         set_ia32_am_sc(new_op, get_ia32_id_cnst(ptr));
1381                         am_flav = ia32_am_N;
1382                 }
1383                 else {
1384                         add_ia32_am_offs(new_op, get_ia32_cnst(ptr));
1385                         am_flav = ia32_am_O;
1386                 }
1387         }
1388
1389         set_ia32_am_support(new_op, ia32_am_Source);
1390         set_ia32_op_type(new_op, ia32_AddrModeS);
1391         set_ia32_am_flavour(new_op, am_flav);
1392         set_ia32_ls_mode(new_op, mode);
1393
1394         /*
1395                 check for special case: the loaded value might not be used (optimized, volatile, ...)
1396                 we add a Proj + Keep for volatile loads and ignore all other cases
1397         */
1398         if (! get_proj_for_pn(node, pn_Load_res) && get_Load_volatility(node) == volatility_is_volatile) {
1399                 /* add a result proj and a Keep to produce a pseudo use */
1400                 ir_node *proj = new_r_Proj(env->irg, env->block, new_op, mode, pn_ia32_Load_res);
1401                 be_new_Keep(arch_get_irn_reg_class(env->cg->arch_env, proj, -1), env->irg, env->block, 1, &proj);
1402         }
1403
1404         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1405
1406         return new_op;
1407 }
1408
1409
1410
1411 /**
1412  * Transforms a Store.
1413  *
1414  * @param env   The transformation environment
1415  * @return the created ia32 Store node
1416  */
1417 static ir_node *gen_Store(ia32_transform_env_t *env) {
1418         ir_node *node    = env->irn;
1419         ir_node *noreg   = ia32_new_NoReg_gp(env->cg);
1420         ir_node *val     = get_Store_value(node);
1421         ir_node *ptr     = get_Store_ptr(node);
1422         ir_node *sptr    = ptr;
1423         ir_node *mem     = get_Store_mem(node);
1424         ir_mode *mode    = get_irn_mode(val);
1425         ir_node *sval    = val;
1426         int      is_imm  = 0;
1427         ir_node *new_op;
1428         ia32_am_flavour_t am_flav = ia32_am_B;
1429         ia32_immop_type_t immop   = ia32_ImmNone;
1430
1431         if (! mode_is_float(mode)) {
1432                 /* in case of storing a const (but not a symconst) -> make it an attribute */
1433                 if (is_ia32_Cnst(val)) {
1434                         switch (get_ia32_op_type(val)) {
1435                         case ia32_Const:
1436                                 immop = ia32_ImmConst;
1437                                 break;
1438                         case ia32_SymConst:
1439                                 immop = ia32_ImmSymConst;
1440                                 break;
1441                         default:
1442                                 assert(0 && "unsupported Const type");
1443                         }
1444                         sval = noreg;
1445                 }
1446         }
1447
1448         /* address might be a constant (symconst or absolute address) */
1449         if (is_ia32_Const(ptr)) {
1450                 sptr   = noreg;
1451                 is_imm = 1;
1452         }
1453
1454         if (mode_is_float(mode)) {
1455                 FP_USED(env->cg);
1456                 if (USE_SSE2(env->cg))
1457                         new_op = new_rd_ia32_xStore(env->dbg, env->irg, env->block, sptr, noreg, sval, mem);
1458                 else
1459                         new_op = new_rd_ia32_vfst(env->dbg, env->irg, env->block, sptr, noreg, sval, mem);
1460         }
1461         else if (get_mode_size_bits(mode) == 8) {
1462                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, sptr, noreg, sval, mem);
1463         }
1464         else {
1465                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, sptr, noreg, sval, mem);
1466         }
1467
1468         /* stored const is an attribute (saves a register) */
1469         if (! mode_is_float(mode) && is_ia32_Cnst(val)) {
1470                 set_ia32_Immop_attr(new_op, val);
1471         }
1472
1473         /* base is an constant address */
1474         if (is_imm) {
1475                 if (get_ia32_immop_type(ptr) == ia32_ImmSymConst) {
1476                         set_ia32_am_sc(new_op, get_ia32_id_cnst(ptr));
1477                         am_flav = ia32_am_N;
1478                 }
1479                 else {
1480                         add_ia32_am_offs(new_op, get_ia32_cnst(ptr));
1481                         am_flav = ia32_am_O;
1482                 }
1483         }
1484
1485         set_ia32_am_support(new_op, ia32_am_Dest);
1486         set_ia32_op_type(new_op, ia32_AddrModeD);
1487         set_ia32_am_flavour(new_op, am_flav);
1488         set_ia32_ls_mode(new_op, mode);
1489         set_ia32_immop_type(new_op, immop);
1490
1491         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1492
1493         return new_op;
1494 }
1495
1496
1497
1498 /**
1499  * Transforms a Cond -> Proj[b] -> Cmp into a CondJmp, CondJmp_i or TestJmp
1500  *
1501  * @param env   The transformation environment
1502  * @return The transformed node.
1503  */
1504 static ir_node *gen_Cond(ia32_transform_env_t *env) {
1505         dbg_info *dbg      = env->dbg;
1506         ir_graph *irg      = env->irg;
1507         ir_node  *block    = env->block;
1508         ir_node  *node     = env->irn;
1509         ir_node  *sel      = get_Cond_selector(node);
1510         ir_mode  *sel_mode = get_irn_mode(sel);
1511         ir_node  *res      = NULL;
1512         ir_node  *pred     = NULL;
1513         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
1514         ir_node  *cmp_a, *cmp_b, *cnst, *expr;
1515
1516         if (is_Proj(sel) && sel_mode == mode_b) {
1517                 ir_node  *nomem = new_NoMem();
1518
1519                 pred  = get_Proj_pred(sel);
1520
1521                 /* get both compare operators */
1522                 cmp_a = get_Cmp_left(pred);
1523                 cmp_b = get_Cmp_right(pred);
1524
1525                 /* check if we can use a CondJmp with immediate */
1526                 cnst = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(cmp_a, cmp_b) : NULL;
1527                 expr = get_expr_op(cmp_a, cmp_b);
1528
1529                 if (cnst && expr) {
1530                         pn_Cmp pnc = get_Proj_proj(sel);
1531
1532                         if ((pnc == pn_Cmp_Eq || pnc == pn_Cmp_Lg) && mode_is_int(get_irn_mode(expr))) {
1533                                 if (get_ia32_op_type(cnst) == ia32_Const &&
1534                                         classify_tarval(get_ia32_Immop_tarval(cnst)) == TV_CLASSIFY_NULL)
1535                                 {
1536                                         /* a Cmp A =/!= 0 */
1537                                         ir_node    *op1  = expr;
1538                                         ir_node    *op2  = expr;
1539                                         ir_node    *and  = skip_Proj(expr);
1540                                         const char *cnst = NULL;
1541
1542                                         /* check, if expr is an only once used And operation */
1543                                         if (get_irn_n_edges(expr) == 1 && is_ia32_And(and)) {
1544                                                 op1 = get_irn_n(and, 2);
1545                                                 op2 = get_irn_n(and, 3);
1546
1547                                                 cnst = (is_ia32_ImmConst(and) || is_ia32_ImmSymConst(and)) ? get_ia32_cnst(and) : NULL;
1548                                         }
1549                                         res = new_rd_ia32_TestJmp(dbg, irg, block, op1, op2);
1550                                         set_ia32_pncode(res, get_Proj_proj(sel));
1551                                         set_ia32_res_mode(res, get_irn_mode(op1));
1552
1553                                         if (cnst) {
1554                                                 copy_ia32_Immop_attr(res, and);
1555                                         }
1556
1557                                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1558                                         return res;
1559                                 }
1560                         }
1561
1562                         if (mode_is_float(get_irn_mode(expr))) {
1563                                 FP_USED(env->cg);
1564                                 if (USE_SSE2(env->cg))
1565                                         res = new_rd_ia32_xCondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem);
1566                                 else {
1567                                         assert(0);
1568                                 }
1569                         }
1570                         else {
1571                                 res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, expr, noreg, nomem);
1572                         }
1573                         set_ia32_Immop_attr(res, cnst);
1574                         set_ia32_res_mode(res, get_irn_mode(expr));
1575                 }
1576                 else {
1577                         if (mode_is_float(get_irn_mode(cmp_a))) {
1578                                 FP_USED(env->cg);
1579                                 if (USE_SSE2(env->cg))
1580                                         res = new_rd_ia32_xCondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1581                                 else {
1582                                         ir_node *proj_eax;
1583                                         res = new_rd_ia32_vfCondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1584                                         proj_eax = new_r_Proj(irg, block, res, mode_Is, pn_ia32_vfCondJmp_temp_reg_eax);
1585                                         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, &proj_eax);
1586                                 }
1587                         }
1588                         else {
1589                                 res = new_rd_ia32_CondJmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1590                                 set_ia32_commutative(res);
1591                         }
1592                         set_ia32_res_mode(res, get_irn_mode(cmp_a));
1593                 }
1594
1595                 set_ia32_pncode(res, get_Proj_proj(sel));
1596                 //set_ia32_am_support(res, ia32_am_Source);
1597         }
1598         else {
1599                 /* determine the smallest switch case value */
1600                 int switch_min = INT_MAX;
1601                 const ir_edge_t *edge;
1602                 char buf[64];
1603
1604                 foreach_out_edge(node, edge) {
1605                         int pn = get_Proj_proj(get_edge_src_irn(edge));
1606                         switch_min = pn < switch_min ? pn : switch_min;
1607                 }
1608
1609                 if (switch_min) {
1610                         /* if smallest switch case is not 0 we need an additional sub */
1611                         snprintf(buf, sizeof(buf), "%d", switch_min);
1612                         res = new_rd_ia32_Lea(dbg, irg, block, sel, noreg, mode_Is);
1613                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1614                         sub_ia32_am_offs(res, buf);
1615                         set_ia32_am_flavour(res, ia32_am_OB);
1616                         set_ia32_am_support(res, ia32_am_Source);
1617                         set_ia32_op_type(res, ia32_AddrModeS);
1618                 }
1619
1620                 res = new_rd_ia32_SwitchJmp(dbg, irg, block, switch_min ? res : sel, mode_T);
1621                 set_ia32_pncode(res, get_Cond_defaultProj(node));
1622                 set_ia32_res_mode(res, get_irn_mode(sel));
1623         }
1624
1625         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1626         return res;
1627 }
1628
1629
1630
1631 /**
1632  * Transforms a CopyB node.
1633  *
1634  * @param env   The transformation environment
1635  * @return The transformed node.
1636  */
1637 static ir_node *gen_CopyB(ia32_transform_env_t *env) {
1638         ir_node  *res      = NULL;
1639         dbg_info *dbg      = env->dbg;
1640         ir_graph *irg      = env->irg;
1641         ir_node  *block    = env->block;
1642         ir_node  *node     = env->irn;
1643         ir_node  *src      = get_CopyB_src(node);
1644         ir_node  *dst      = get_CopyB_dst(node);
1645         ir_node  *mem      = get_CopyB_mem(node);
1646         int      size      = get_type_size_bytes(get_CopyB_type(node));
1647         ir_mode  *dst_mode = get_irn_mode(dst);
1648         ir_mode  *src_mode = get_irn_mode(src);
1649         int      rem;
1650         ir_node  *in[3], *tmp;
1651
1652         /* If we have to copy more than 32 bytes, we use REP MOVSx and */
1653         /* then we need the size explicitly in ECX.                    */
1654         if (size >= 32 * 4) {
1655                 rem = size & 0x3; /* size % 4 */
1656                 size >>= 2;
1657
1658                 res = new_rd_ia32_Const(dbg, irg, block, get_irg_no_mem(irg), mode_Is);
1659                 set_ia32_op_type(res, ia32_Const);
1660                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1661
1662                 res = new_rd_ia32_CopyB(dbg, irg, block, dst, src, res, mem);
1663                 set_ia32_Immop_tarval(res, new_tarval_from_long(rem, mode_Is));
1664
1665                 /* ok: now attach Proj's because rep movsd will destroy esi, edi and ecx */
1666                 in[0] = new_r_Proj(irg, block, res, dst_mode, pn_ia32_CopyB_DST);
1667                 in[1] = new_r_Proj(irg, block, res, src_mode, pn_ia32_CopyB_SRC);
1668                 in[2] = new_r_Proj(irg, block, res, mode_Is, pn_ia32_CopyB_CNT);
1669                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 3, in);
1670
1671                 tmp = ia32_get_proj_for_mode(node, mode_M);
1672                 set_Proj_proj(tmp, pn_ia32_CopyB_M);
1673         }
1674         else {
1675                 res = new_rd_ia32_CopyB_i(dbg, irg, block, dst, src, mem);
1676                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1677                 set_ia32_immop_type(res, ia32_ImmConst);
1678
1679                 /* ok: now attach Proj's because movsd will destroy esi and edi */
1680                 in[0] = new_r_Proj(irg, block, res, dst_mode, pn_ia32_CopyB_i_DST);
1681                 in[1] = new_r_Proj(irg, block, res, src_mode, pn_ia32_CopyB_i_SRC);
1682                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 2, in);
1683
1684                 tmp = ia32_get_proj_for_mode(node, mode_M);
1685                 set_Proj_proj(tmp, pn_ia32_CopyB_i_M);
1686         }
1687
1688         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, env->irn));
1689
1690         return res;
1691 }
1692
1693
1694
1695 /**
1696  * Transforms a Mux node into CMov.
1697  *
1698  * @param env   The transformation environment
1699  * @return The transformed node.
1700  */
1701 static ir_node *gen_Mux(ia32_transform_env_t *env) {
1702 #if 0
1703         ir_node *node   = env->irn;
1704         ir_node *new_op = new_rd_ia32_CMov(env->dbg, env->irg, env->block, \
1705                 get_Mux_sel(node), get_Mux_false(node), get_Mux_true(node), env->mode);
1706
1707         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
1708
1709         return new_op;
1710 #endif
1711         return NULL;
1712 }
1713
1714 typedef ir_node *cmov_func_t(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *cmp_a, ir_node *cmp_b, \
1715                              ir_node *psi_true, ir_node *psi_default, ir_mode *mode);
1716
1717 /**
1718  * Transforms a Psi node into CMov.
1719  *
1720  * @param env   The transformation environment
1721  * @return The transformed node.
1722  */
1723 static ir_node *gen_Psi(ia32_transform_env_t *env) {
1724         ia32_code_gen_t *cg   = env->cg;
1725         dbg_info *dbg         = env->dbg;
1726         ir_graph *irg         = env->irg;
1727         ir_mode  *mode        = env->mode;
1728         ir_node  *block       = env->block;
1729         ir_node  *node        = env->irn;
1730         ir_node  *cmp_proj    = get_Mux_sel(node);
1731         ir_node  *psi_true    = get_Psi_val(node, 0);
1732         ir_node  *psi_default = get_Psi_default(node);
1733         ir_node  *noreg       = ia32_new_NoReg_gp(cg);
1734         ir_node  *nomem       = new_rd_NoMem(irg);
1735         ir_node  *cmp, *cmp_a, *cmp_b, *and1, *and2, *new_op = NULL;
1736         int      pnc;
1737
1738         assert(get_irn_mode(cmp_proj) == mode_b && "Condition for Psi must have mode_b");
1739
1740         cmp   = get_Proj_pred(cmp_proj);
1741         cmp_a = get_Cmp_left(cmp);
1742         cmp_b = get_Cmp_right(cmp);
1743         pnc   = get_Proj_proj(cmp_proj);
1744
1745         if (mode_is_float(mode)) {
1746                 /* floating point psi */
1747                 FP_USED(cg);
1748
1749                 /* 1st case: compare operands are float too */
1750                 if (USE_SSE2(cg)) {
1751                         /* psi(cmp(a, b), t, f) can be done as: */
1752                         /* tmp = cmp a, b                       */
1753                         /* tmp2 = t and tmp                     */
1754                         /* tmp3 = f and not tmp                 */
1755                         /* res  = tmp2 or tmp3                  */
1756
1757                         /* in case the compare operands are int, we move them into xmm register */
1758                         if (! mode_is_float(get_irn_mode(cmp_a))) {
1759                                 cmp_a = gen_sse_conv_int2float(cg, dbg, irg, block, cmp_a, node, mode_D);
1760                                 cmp_b = gen_sse_conv_int2float(cg, dbg, irg, block, cmp_b, node, mode_D);
1761
1762                                 pnc |= 8;  /* transform integer compare to fp compare */
1763                         }
1764
1765                         new_op = new_rd_ia32_xCmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1766                         set_ia32_pncode(new_op, pnc);
1767                         set_ia32_am_support(new_op, ia32_am_Source);
1768                         set_ia32_res_mode(new_op, mode);
1769                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
1770                         new_op = new_rd_Proj(dbg, irg, block, new_op, mode, pn_ia32_xCmp_res);
1771
1772                         and1 = new_rd_ia32_xAnd(dbg, irg, block, noreg, noreg, psi_true, new_op, nomem);
1773                         set_ia32_am_support(and1, ia32_am_None);
1774                         set_ia32_res_mode(and1, mode);
1775                         set_ia32_commutative(and1);
1776                         SET_IA32_ORIG_NODE(and1, ia32_get_old_node_name(cg, node));
1777                         and1 = new_rd_Proj(dbg, irg, block, and1, mode, pn_ia32_xAnd_res);
1778
1779                         and2 = new_rd_ia32_xAndNot(dbg, irg, block, noreg, noreg, new_op, psi_default, nomem);
1780                         set_ia32_am_support(and2, ia32_am_None);
1781                         set_ia32_res_mode(and2, mode);
1782                         set_ia32_commutative(and2);
1783                         SET_IA32_ORIG_NODE(and2, ia32_get_old_node_name(cg, node));
1784                         and2 = new_rd_Proj(dbg, irg, block, and2, mode, pn_ia32_xAndNot_res);
1785
1786                         new_op = new_rd_ia32_xOr(dbg, irg, block, noreg, noreg, and1, and2, nomem);
1787                         set_ia32_am_support(new_op, ia32_am_None);
1788                         set_ia32_res_mode(new_op, mode);
1789                         set_ia32_commutative(new_op);
1790                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
1791                         new_op = new_rd_Proj(dbg, irg, block, new_op, mode, pn_ia32_xOr_res);
1792                 }
1793                 else {
1794                         /* x87 FPU */
1795                         new_op = new_rd_ia32_vfCMov(dbg, irg, block, cmp_a, cmp_b, psi_true, psi_default, mode);
1796                         set_ia32_pncode(new_op, pnc);
1797                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1798                 }
1799         }
1800         else {
1801                 /* integer psi */
1802                 construct_binop_func *set_func  = NULL;
1803                 cmov_func_t          *cmov_func = NULL;
1804
1805                 if (mode_is_float(get_irn_mode(cmp_a))) {
1806                         /* 1st case: compare operands are floats */
1807                         FP_USED(cg);
1808
1809                         if (USE_SSE2(cg)) {
1810                                 /* SSE FPU */
1811                                 set_func  = new_rd_ia32_xCmpSet;
1812                                 cmov_func = new_rd_ia32_xCmpCMov;
1813                         }
1814                         else {
1815                                 /* x87 FPU */
1816                                 set_func  = new_rd_ia32_vfCmpSet;
1817                                 cmov_func = new_rd_ia32_vfCmpCMov;
1818                         }
1819
1820                         pnc &= 7; /* fp compare -> int compare */
1821                 }
1822                 else {
1823                         /* 2nd case: compare operand are integer too */
1824                         set_func  = new_rd_ia32_CmpSet;
1825                         cmov_func = new_rd_ia32_CmpCMov;
1826                 }
1827
1828                 /* create the nodes */
1829
1830                 /* check for special case first: And/Or -- Cmp with 0 -- Psi */
1831                 if (is_ia32_Const_0(cmp_b) && is_Proj(cmp_a) && (is_ia32_And(get_Proj_pred(cmp_a)) || is_ia32_Or(get_Proj_pred(cmp_a)))) {
1832                         if (is_ia32_Const_1(psi_true) && is_ia32_Const_0(psi_default)) {
1833                                 /* first case for SETcc: default is 0, set to 1 iff condition is true */
1834                                 new_op = new_rd_ia32_PsiCondSet(dbg, irg, block, cmp_a, mode);
1835                                 set_ia32_pncode(new_op, pnc);
1836                         }
1837                         else if (is_ia32_Const_0(psi_true) && is_ia32_Const_1(psi_default)) {
1838                                 /* second case for SETcc: default is 1, set to 0 iff condition is true: */
1839                                 /*                        we invert condition and set default to 0      */
1840                                 new_op = new_rd_ia32_PsiCondSet(dbg, irg, block, cmp_a, mode);
1841                                 set_ia32_pncode(new_op, get_inversed_pnc(pnc));
1842                         }
1843                         else {
1844                                 /* otherwise: use CMOVcc */
1845                                 new_op = new_rd_ia32_PsiCondCMov(dbg, irg, block, cmp_a, psi_true, psi_default, mode);
1846                                 set_ia32_pncode(new_op, pnc);
1847                         }
1848
1849                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
1850                 }
1851                 else {
1852                         env->irn = cmp;
1853                         if (is_ia32_Const_1(psi_true) && is_ia32_Const_0(psi_default)) {
1854                                 /* first case for SETcc: default is 0, set to 1 iff condition is true */
1855                                 new_op = gen_binop(env, cmp_a, cmp_b, set_func);
1856                                 set_ia32_pncode(get_Proj_pred(new_op), pnc);
1857                                 set_ia32_am_support(get_Proj_pred(new_op), ia32_am_Source);
1858                         }
1859                         else if (is_ia32_Const_0(psi_true) && is_ia32_Const_1(psi_default)) {
1860                                 /* second case for SETcc: default is 1, set to 0 iff condition is true: */
1861                                 /*                        we invert condition and set default to 0      */
1862                                 new_op = gen_binop(env, cmp_a, cmp_b, set_func);
1863                                 set_ia32_pncode(get_Proj_pred(new_op), get_inversed_pnc(pnc));
1864                                 set_ia32_am_support(get_Proj_pred(new_op), ia32_am_Source);
1865                         }
1866                         else {
1867                                 /* otherwise: use CMOVcc */
1868                                 new_op = cmov_func(dbg, irg, block, cmp_a, cmp_b, psi_true, psi_default, mode);
1869                                 set_ia32_pncode(new_op, pnc);
1870                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
1871                         }
1872                 }
1873         }
1874
1875         return new_op;
1876 }
1877
1878
1879 /**
1880  * Following conversion rules apply:
1881  *
1882  *  INT -> INT
1883  * ============
1884  *  1) n bit -> m bit   n > m (downscale)
1885  *     a) target is signed:    movsx
1886  *     b) target is unsigned:  and with lower bits sets
1887  *  2) n bit -> m bit   n == m   (sign change)
1888  *     always ignored
1889  *  3) n bit -> m bit   n < m (upscale)
1890  *     a) source is signed:    movsx
1891  *     b) source is unsigned:  and with lower bits sets
1892  *
1893  *  INT -> FLOAT
1894  * ==============
1895  *  SSE(1/2) convert to float or double (cvtsi2ss/sd)
1896  *
1897  *  FLOAT -> INT
1898  * ==============
1899  *  SSE(1/2) convert from float or double to 32bit int (cvtss/sd2si)
1900  *  if target mode < 32bit: additional INT -> INT conversion (see above)
1901  *
1902  *  FLOAT -> FLOAT
1903  * ================
1904  *  SSE(1/2) convert from float or double to double or float (cvtss/sd2sd/ss)
1905  *  x87 is mode_E internally, conversions happen only at load and store
1906  *  in non-strict semantic
1907  */
1908
1909 /**
1910  * Create a conversion from x87 state register to general purpose.
1911  */
1912 static ir_node *gen_x87_fp_to_gp(ia32_transform_env_t *env, ir_mode *tgt_mode) {
1913         ia32_code_gen_t *cg = env->cg;
1914         entity   *ent = cg->fp_to_gp;
1915         ir_graph *irg = env->irg;
1916         ir_node  *block = env->block;
1917         ir_node  *noreg = ia32_new_NoReg_gp(env->cg);
1918         ir_node  *op = get_Conv_op(env->irn);
1919         ir_node  *fist, *mem, *load;
1920
1921         if (! ent) {
1922                 int size = get_mode_size_bytes(ia32_reg_classes[CLASS_ia32_vfp].mode);
1923                 ent = cg->fp_to_gp =
1924                         frame_alloc_area(get_irg_frame_type(env->irg), size, 16, 0);
1925         }
1926
1927         /* do a fist */
1928         fist = new_rd_ia32_vfist(env->dbg, irg, block, get_irg_frame(irg), noreg, op, get_irg_no_mem(irg));
1929
1930         set_ia32_frame_ent(fist, ent);
1931         set_ia32_use_frame(fist);
1932         set_ia32_am_support(fist, ia32_am_Dest);
1933         set_ia32_op_type(fist, ia32_AddrModeD);
1934         set_ia32_am_flavour(fist, ia32_B);
1935         set_ia32_ls_mode(fist, mode_F);
1936
1937         mem  = new_r_Proj(irg, block, fist, mode_M, pn_ia32_vfist_M);
1938
1939         /* do a Load */
1940         load = new_rd_ia32_Load(env->dbg, irg, block, get_irg_frame(irg), noreg, mem);
1941
1942         set_ia32_frame_ent(load, ent);
1943         set_ia32_use_frame(load);
1944         set_ia32_am_support(load, ia32_am_Source);
1945         set_ia32_op_type(load, ia32_AddrModeS);
1946         set_ia32_am_flavour(load, ia32_B);
1947         set_ia32_ls_mode(load, tgt_mode);
1948
1949         return new_r_Proj(irg, block, load, tgt_mode, pn_ia32_Load_res);
1950 }
1951
1952 /**
1953  * Create a conversion from x87 state register to general purpose.
1954  */
1955 static ir_node *gen_x87_gp_to_fp(ia32_transform_env_t *env, ir_mode *src_mode) {
1956         ia32_code_gen_t *cg = env->cg;
1957         entity   *ent = cg->gp_to_fp;
1958         ir_graph *irg = env->irg;
1959         ir_node  *block = env->block;
1960         ir_node  *noreg = ia32_new_NoReg_gp(env->cg);
1961         ir_node  *nomem = get_irg_no_mem(irg);
1962         ir_node  *op = get_Conv_op(env->irn);
1963         ir_node  *fild, *store, *mem;
1964         int src_bits;
1965
1966         if (! ent) {
1967                 int size = get_mode_size_bytes(ia32_reg_classes[CLASS_ia32_gp].mode);
1968                 ent = cg->gp_to_fp =
1969                         frame_alloc_area(get_irg_frame_type(env->irg), size, size, 0);
1970         }
1971
1972         /* first convert to 32 bit */
1973         src_bits = get_mode_size_bits(src_mode);
1974         if (src_bits == 8) {
1975                 op = new_rd_ia32_Conv_I2I8Bit(env->dbg, irg, block, noreg, noreg, op, nomem);
1976                 op = new_r_Proj(irg, block, op, mode_Is, 0);
1977         }
1978         else if (src_bits < 32) {
1979                 op = new_rd_ia32_Conv_I2I(env->dbg, irg, block, noreg, noreg, op, nomem);
1980                 op = new_r_Proj(irg, block, op, mode_Is, 0);
1981         }
1982
1983         /* do a store */
1984         store = new_rd_ia32_Store(env->dbg, irg, block, get_irg_frame(irg), noreg, op, nomem);
1985
1986         set_ia32_frame_ent(store, ent);
1987         set_ia32_use_frame(store);
1988
1989         set_ia32_am_support(store, ia32_am_Dest);
1990         set_ia32_op_type(store, ia32_AddrModeD);
1991         set_ia32_am_flavour(store, ia32_B);
1992         set_ia32_ls_mode(store, mode_Is);
1993
1994         mem = new_r_Proj(irg, block, store, mode_M, 0);
1995
1996         /* do a fild */
1997         fild = new_rd_ia32_vfild(env->dbg, irg, block, get_irg_frame(irg), noreg, mem);
1998
1999         set_ia32_frame_ent(fild, ent);
2000         set_ia32_use_frame(fild);
2001         set_ia32_am_support(fild, ia32_am_Source);
2002         set_ia32_op_type(fild, ia32_AddrModeS);
2003         set_ia32_am_flavour(fild, ia32_B);
2004         set_ia32_ls_mode(fild, mode_F);
2005
2006         return new_r_Proj(irg, block, fild, mode_F, 0);
2007 }
2008
2009 /**
2010  * Transforms a Conv node.
2011  *
2012  * @param env   The transformation environment
2013  * @return The created ia32 Conv node
2014  */
2015 static ir_node *gen_Conv(ia32_transform_env_t *env) {
2016         dbg_info *dbg      = env->dbg;
2017         ir_graph *irg      = env->irg;
2018         ir_node  *op       = get_Conv_op(env->irn);
2019         ir_mode  *src_mode = get_irn_mode(op);
2020         ir_mode  *tgt_mode = env->mode;
2021         int      src_bits  = get_mode_size_bits(src_mode);
2022         int      tgt_bits  = get_mode_size_bits(tgt_mode);
2023         int      pn        = -1;
2024         int      kill      = 0;
2025         ir_node  *block    = env->block;
2026         ir_node  *new_op   = NULL;
2027         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
2028         ir_node  *nomem    = new_rd_NoMem(irg);
2029         ir_node  *proj;
2030         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
2031
2032         if (src_mode == tgt_mode) {
2033                 /* this can happen when changing mode_P to mode_Is */
2034                 DB((mod, LEVEL_1, "killed Conv(mode, mode) ..."));
2035                 edges_reroute(env->irn, op, irg);
2036         }
2037         else if (mode_is_float(src_mode)) {
2038                 /* we convert from float ... */
2039                 if (mode_is_float(tgt_mode)) {
2040                         /* ... to float */
2041                         if (USE_SSE2(env->cg)) {
2042                                 DB((mod, LEVEL_1, "create Conv(float, float) ..."));
2043                                 new_op = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, op, nomem);
2044                                 pn     = pn_ia32_Conv_FP2FP_res;
2045                         }
2046                         else {
2047                                 DB((mod, LEVEL_1, "killed Conv(float, float) ..."));
2048                                 /*
2049                                         remark: we create a intermediate conv here, so modes will be spread correctly
2050                                         these convs will be killed later
2051                                 */
2052                                 new_op = new_rd_ia32_Conv_FP2FP(dbg, irg, block, noreg, noreg, op, nomem);
2053                                 pn     = pn_ia32_Conv_FP2FP_res;
2054                                 kill   = 1;
2055                         }
2056                 }
2057                 else {
2058                         /* ... to int */
2059                         DB((mod, LEVEL_1, "create Conv(float, int) ..."));
2060                         if (USE_SSE2(env->cg)) {
2061                                 new_op = new_rd_ia32_Conv_FP2I(dbg, irg, block, noreg, noreg, op, nomem);
2062                                 pn     = pn_ia32_Conv_FP2I_res;
2063                         }
2064                         else
2065                                 return gen_x87_fp_to_gp(env, tgt_mode);
2066
2067                         /* if target mode is not int: add an additional downscale convert */
2068                         if (tgt_bits < 32) {
2069                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2070                                 set_ia32_am_support(new_op, ia32_am_Source);
2071                                 set_ia32_tgt_mode(new_op, tgt_mode);
2072                                 set_ia32_src_mode(new_op, src_mode);
2073
2074                                 proj = new_rd_Proj(dbg, irg, block, new_op, mode_Is, pn_ia32_Conv_FP2I_res);
2075
2076                                 if (tgt_bits == 8 || src_bits == 8) {
2077                                         new_op = new_rd_ia32_Conv_I2I8Bit(dbg, irg, block, noreg, noreg, proj, nomem);
2078                                         pn     = pn_ia32_Conv_I2I8Bit_res;
2079                                 }
2080                                 else {
2081                                         new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, proj, nomem);
2082                                         pn     = pn_ia32_Conv_I2I_res;
2083                                 }
2084                         }
2085                 }
2086         }
2087         else {
2088                 /* we convert from int ... */
2089                 if (mode_is_float(tgt_mode)) {
2090                         FP_USED(env->cg);
2091                         /* ... to float */
2092                         DB((mod, LEVEL_1, "create Conv(int, float) ..."));
2093                         if (USE_SSE2(env->cg)) {
2094                                 new_op = new_rd_ia32_Conv_I2FP(dbg, irg, block, noreg, noreg, op, nomem);
2095                                 pn     = pn_ia32_Conv_I2FP_res;
2096                         }
2097                         else
2098                                 return gen_x87_gp_to_fp(env, src_mode);
2099                 }
2100                 else {
2101                         /* ... to int */
2102                         if (get_mode_size_bits(src_mode) == tgt_bits) {
2103                                 DB((mod, LEVEL_1, "omitting equal size Conv(%+F, %+F) ...", src_mode, tgt_mode));
2104                                 /*
2105                                         remark: we create a intermediate conv here, so modes will be spread correctly
2106                                         these convs will be killed later
2107                                 */
2108                                 new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, op, nomem);
2109                                 pn     = pn_ia32_Conv_I2I_res;
2110                                 kill   = 1;
2111                         }
2112                         else {
2113                                 DB((mod, LEVEL_1, "create Conv(int, int) ...", src_mode, tgt_mode));
2114                                 if (tgt_bits == 8 || src_bits == 8) {
2115                                         new_op = new_rd_ia32_Conv_I2I8Bit(dbg, irg, block, noreg, noreg, op, nomem);
2116                                         pn     = pn_ia32_Conv_I2I8Bit_res;
2117                                 }
2118                                 else {
2119                                         new_op = new_rd_ia32_Conv_I2I(dbg, irg, block, noreg, noreg, op, nomem);
2120                                         pn     = pn_ia32_Conv_I2I_res;
2121                                 }
2122                         }
2123                 }
2124         }
2125
2126         if (new_op) {
2127                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2128                 set_ia32_tgt_mode(new_op, tgt_mode);
2129                 set_ia32_src_mode(new_op, src_mode);
2130
2131                 set_ia32_am_support(new_op, ia32_am_Source);
2132
2133                 new_op = new_rd_Proj(dbg, irg, block, new_op, tgt_mode, pn);
2134
2135                 if (kill)
2136                         nodeset_insert(env->cg->kill_conv, new_op);
2137         }
2138
2139         return new_op;
2140 }
2141
2142
2143
2144 /********************************************
2145  *  _                          _
2146  * | |                        | |
2147  * | |__   ___ _ __   ___   __| | ___  ___
2148  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
2149  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
2150  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
2151  *
2152  ********************************************/
2153
2154 static ir_node *gen_be_StackParam(ia32_transform_env_t *env) {
2155         ir_node *new_op = NULL;
2156         ir_node *node   = env->irn;
2157         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
2158         ir_node *mem    = new_rd_NoMem(env->irg);
2159         ir_node *ptr    = get_irn_n(node, 0);
2160         entity  *ent    = arch_get_frame_entity(env->cg->arch_env, node);
2161         ir_mode *mode   = env->mode;
2162
2163         if (mode_is_float(mode)) {
2164                 FP_USED(env->cg);
2165                 if (USE_SSE2(env->cg))
2166                         new_op = new_rd_ia32_xLoad(env->dbg, env->irg, env->block, ptr, noreg, mem);
2167                 else
2168                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, mem);
2169         }
2170         else {
2171                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem);
2172         }
2173
2174         set_ia32_frame_ent(new_op, ent);
2175         set_ia32_use_frame(new_op);
2176
2177         set_ia32_am_support(new_op, ia32_am_Source);
2178         set_ia32_op_type(new_op, ia32_AddrModeS);
2179         set_ia32_am_flavour(new_op, ia32_B);
2180         set_ia32_ls_mode(new_op, mode);
2181         set_ia32_flags(new_op, get_ia32_flags(new_op) | arch_irn_flags_rematerializable);
2182
2183         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2184
2185         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, mode, pn_ia32_Load_res);
2186 }
2187
2188 /**
2189  * Transforms a FrameAddr into an ia32 Add.
2190  */
2191 static ir_node *gen_be_FrameAddr(ia32_transform_env_t *env) {
2192         ir_node *new_op = NULL;
2193         ir_node *node   = env->irn;
2194         ir_node *op     = get_irn_n(node, 0);
2195         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
2196         ir_node *nomem  = new_rd_NoMem(env->irg);
2197
2198         new_op = new_rd_ia32_Add(env->dbg, env->irg, env->block, noreg, noreg, op, noreg, nomem);
2199         set_ia32_frame_ent(new_op, arch_get_frame_entity(env->cg->arch_env, node));
2200         set_ia32_am_support(new_op, ia32_am_Full);
2201         set_ia32_use_frame(new_op);
2202         set_ia32_immop_type(new_op, ia32_ImmConst);
2203         set_ia32_commutative(new_op);
2204
2205         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2206
2207         return new_rd_Proj(env->dbg, env->irg, env->block, new_op, env->mode, pn_ia32_Add_res);
2208 }
2209
2210 /**
2211  * Transforms a FrameLoad into an ia32 Load.
2212  */
2213 static ir_node *gen_be_FrameLoad(ia32_transform_env_t *env) {
2214         ir_node *new_op = NULL;
2215         ir_node *node   = env->irn;
2216         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
2217         ir_node *mem    = get_irn_n(node, 0);
2218         ir_node *ptr    = get_irn_n(node, 1);
2219         entity  *ent    = arch_get_frame_entity(env->cg->arch_env, node);
2220         ir_mode *mode   = get_type_mode(get_entity_type(ent));
2221
2222         if (mode_is_float(mode)) {
2223                 FP_USED(env->cg);
2224                 if (USE_SSE2(env->cg))
2225                         new_op = new_rd_ia32_xLoad(env->dbg, env->irg, env->block, ptr, noreg, mem);
2226                 else
2227                         new_op = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, mem);
2228         }
2229         else
2230                 new_op = new_rd_ia32_Load(env->dbg, env->irg, env->block, ptr, noreg, mem);
2231
2232         set_ia32_frame_ent(new_op, ent);
2233         set_ia32_use_frame(new_op);
2234
2235         set_ia32_am_support(new_op, ia32_am_Source);
2236         set_ia32_op_type(new_op, ia32_AddrModeS);
2237         set_ia32_am_flavour(new_op, ia32_B);
2238         set_ia32_ls_mode(new_op, mode);
2239
2240         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2241
2242         return new_op;
2243 }
2244
2245
2246 /**
2247  * Transforms a FrameStore into an ia32 Store.
2248  */
2249 static ir_node *gen_be_FrameStore(ia32_transform_env_t *env) {
2250         ir_node *new_op = NULL;
2251         ir_node *node   = env->irn;
2252         ir_node *noreg  = ia32_new_NoReg_gp(env->cg);
2253         ir_node *mem    = get_irn_n(node, 0);
2254         ir_node *ptr    = get_irn_n(node, 1);
2255         ir_node *val    = get_irn_n(node, 2);
2256         entity  *ent    = arch_get_frame_entity(env->cg->arch_env, node);
2257         ir_mode *mode   = get_irn_mode(val);
2258
2259         if (mode_is_float(mode)) {
2260                 FP_USED(env->cg);
2261                 if (USE_SSE2(env->cg))
2262                         new_op = new_rd_ia32_xStore(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2263                 else
2264                         new_op = new_rd_ia32_vfst(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2265         }
2266         else if (get_mode_size_bits(mode) == 8) {
2267                 new_op = new_rd_ia32_Store8Bit(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2268         }
2269         else {
2270                 new_op = new_rd_ia32_Store(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2271         }
2272
2273         set_ia32_frame_ent(new_op, ent);
2274         set_ia32_use_frame(new_op);
2275
2276         set_ia32_am_support(new_op, ia32_am_Dest);
2277         set_ia32_op_type(new_op, ia32_AddrModeD);
2278         set_ia32_am_flavour(new_op, ia32_B);
2279         set_ia32_ls_mode(new_op, mode);
2280
2281         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2282
2283         return new_op;
2284 }
2285
2286 /**
2287  * In case SSE is used we need to copy the result from FPU TOS.
2288  */
2289 static ir_node *gen_be_Call(ia32_transform_env_t *env) {
2290         ir_node *call_res = get_proj_for_pn(env->irn, pn_be_Call_first_res);
2291         ir_node *call_mem = get_proj_for_pn(env->irn, pn_be_Call_M_regular);
2292         ir_mode *mode;
2293
2294         if (! call_res || ! USE_SSE2(env->cg))
2295                 return NULL;
2296
2297         mode = get_irn_mode(call_res);
2298
2299         /* in case there is no memory output: create one to serialize the copy FPU -> SSE */
2300         if (! call_mem)
2301                 call_mem = new_r_Proj(env->irg, env->block, env->irn, mode_M, pn_be_Call_M_regular);
2302
2303         if (mode_is_float(mode)) {
2304                 /* store st(0) onto stack */
2305                 ir_node *frame = get_irg_frame(env->irg);
2306                 ir_node *fstp  = new_rd_ia32_GetST0(env->dbg, env->irg, env->block, frame, call_mem);
2307                 ir_node *mproj = new_r_Proj(env->irg, env->block, fstp, mode_M, pn_ia32_GetST0_M);
2308                 entity  *ent   = frame_alloc_area(get_irg_frame_type(env->irg), get_mode_size_bytes(mode), 16, 0);
2309                 ir_node *sse_load, *p, *bad, *keep;
2310                 ir_node **in_keep;
2311                 int     keep_arity, i;
2312
2313                 set_ia32_ls_mode(fstp, mode);
2314                 set_ia32_op_type(fstp, ia32_AddrModeD);
2315                 set_ia32_use_frame(fstp);
2316                 set_ia32_frame_ent(fstp, ent);
2317                 set_ia32_am_flavour(fstp, ia32_B);
2318                 set_ia32_am_support(fstp, ia32_am_Dest);
2319
2320                 /* load into SSE register */
2321                 sse_load = new_rd_ia32_xLoad(env->dbg, env->irg, env->block, frame, ia32_new_NoReg_gp(env->cg), mproj);
2322                 set_ia32_ls_mode(sse_load, mode);
2323                 set_ia32_op_type(sse_load, ia32_AddrModeS);
2324                 set_ia32_use_frame(sse_load);
2325                 set_ia32_frame_ent(sse_load, ent);
2326                 set_ia32_am_flavour(sse_load, ia32_B);
2327                 set_ia32_am_support(sse_load, ia32_am_Source);
2328                 sse_load = new_r_Proj(env->irg, env->block, sse_load, mode, pn_ia32_xLoad_res);
2329
2330                 /* reroute all users of the result proj to the sse load */
2331                 edges_reroute(call_res, sse_load, env->irg);
2332
2333                 /* now: create new Keep whith all former ins and one additional in - the result Proj */
2334
2335                 /* get a Proj representing a caller save register */
2336                 p = get_proj_for_pn(env->irn, pn_be_Call_first_res + 1);
2337                 assert(is_Proj(p) && "Proj expected.");
2338
2339                 /* user of the the proj is the Keep */
2340                 p = get_edge_src_irn(get_irn_out_edge_first(p));
2341                 assert(be_is_Keep(p) && "Keep expected.");
2342
2343                 /* copy in array of the old keep and set the result proj as additional in */
2344                 keep_arity = get_irn_arity(p) + 1;
2345                 NEW_ARR_A(ir_node *, in_keep, keep_arity);
2346                 in_keep[keep_arity - 1] = call_res;
2347                 for (i = 0; i < keep_arity - 1; ++i)
2348                         in_keep[i] = get_irn_n(p, i);
2349
2350                 /* create new keep and set the in class requirements properly */
2351                 keep = be_new_Keep(NULL, env->irg, env->block, keep_arity, in_keep);
2352                 for(i = 0; i < keep_arity; ++i) {
2353                         const arch_register_class_t *cls = arch_get_irn_reg_class(env->cg->arch_env, in_keep[i], -1);
2354                         be_node_set_reg_class(keep, i, cls);
2355                 }
2356
2357                 /* kill the old keep */
2358                 bad = get_irg_bad(env->irg);
2359                 for (i = 0; i < keep_arity - 1; i++)
2360                         set_irn_n(p, i, bad);
2361         }
2362
2363         return NULL;
2364 }
2365
2366 /**
2367  * In case SSE is used we need to copy the result from XMM0 to FPU TOS before return.
2368  */
2369 static ir_node *gen_be_Return(ia32_transform_env_t *env) {
2370         ir_node *ret_val = get_irn_n(env->irn, be_pos_Return_val);
2371         ir_node *ret_mem = get_irn_n(env->irn, be_pos_Return_mem);
2372         entity *ent      = get_irg_entity(get_irn_irg(ret_val));
2373         ir_type *tp      = get_entity_type(ent);
2374
2375         if (be_Return_get_n_rets(env->irn) < 1 || ! ret_val || ! USE_SSE2(env->cg))
2376                 return NULL;
2377
2378
2379         if (get_method_n_ress(tp) == 1) {
2380                 ir_type *res_type = get_method_res_type(tp, 0);
2381                 ir_mode *mode;
2382
2383                 if(is_Primitive_type(res_type)) {
2384                         mode = get_type_mode(res_type);
2385                         if(mode_is_float(mode)) {
2386                                 ir_node *frame = get_irg_frame(env->irg);
2387                                 entity  *ent   = frame_alloc_area(get_irg_frame_type(env->irg), get_mode_size_bytes(mode), 16, 0);
2388                                 ir_node *sse_store, *fld, *mproj;
2389
2390                                 /* store xmm0 onto stack */
2391                                 sse_store = new_rd_ia32_xStoreSimple(env->dbg, env->irg, env->block, frame, ret_val, ret_mem);
2392                                 set_ia32_ls_mode(sse_store, mode);
2393                                 set_ia32_op_type(sse_store, ia32_AddrModeD);
2394                                 set_ia32_use_frame(sse_store);
2395                                 set_ia32_frame_ent(sse_store, ent);
2396                                 set_ia32_am_flavour(sse_store, ia32_B);
2397                                 set_ia32_am_support(sse_store, ia32_am_Dest);
2398                                 sse_store = new_r_Proj(env->irg, env->block, sse_store, mode_M, pn_ia32_xStore_M);
2399
2400                                 /* load into st0 */
2401                                 fld = new_rd_ia32_SetST0(env->dbg, env->irg, env->block, frame, sse_store);
2402                                 set_ia32_ls_mode(fld, mode);
2403                                 set_ia32_op_type(fld, ia32_AddrModeS);
2404                                 set_ia32_use_frame(fld);
2405                                 set_ia32_frame_ent(fld, ent);
2406                                 set_ia32_am_flavour(fld, ia32_B);
2407                                 set_ia32_am_support(fld, ia32_am_Source);
2408                                 mproj = new_r_Proj(env->irg, env->block, fld, mode_M, pn_ia32_SetST0_M);
2409                                 fld   = new_r_Proj(env->irg, env->block, fld, mode, pn_ia32_SetST0_res);
2410
2411                                 /* set new return value */
2412                                 set_irn_n(env->irn, be_pos_Return_val, fld);
2413                                 set_irn_n(env->irn, be_pos_Return_mem, mproj);
2414                         }
2415                 }
2416         }
2417
2418         return NULL;
2419 }
2420
2421 /**
2422  * Transform a be_AddSP into an ia32_AddSP. Eat up const sizes.
2423  */
2424 static ir_node *gen_be_AddSP(ia32_transform_env_t *env) {
2425         ir_node *new_op;
2426         const ir_edge_t *edge;
2427         ir_node *sz = get_irn_n(env->irn, be_pos_AddSP_size);
2428         ir_node *sp = get_irn_n(env->irn, be_pos_AddSP_old_sp);
2429
2430         new_op = new_rd_ia32_AddSP(env->dbg, env->irg, env->block, sp, sz);
2431
2432         if (is_ia32_Const(sz)) {
2433                 set_ia32_Immop_attr(new_op, sz);
2434                 set_irn_n(new_op, 1, ia32_new_NoReg_gp(env->cg));
2435         }
2436         else if (is_ia32_Load(sz) && get_ia32_am_flavour(sz) == ia32_O) {
2437                 set_ia32_immop_type(new_op, ia32_ImmSymConst);
2438                 set_ia32_op_type(new_op, ia32_AddrModeS);
2439                 set_ia32_am_sc(new_op, get_ia32_am_sc(sz));
2440                 add_ia32_am_offs(new_op, get_ia32_am_offs(sz));
2441                 set_irn_n(new_op, 1, ia32_new_NoReg_gp(env->cg));
2442         }
2443
2444         /* fix proj nums */
2445         foreach_out_edge(env->irn, edge) {
2446                 ir_node *proj = get_edge_src_irn(edge);
2447
2448                 assert(is_Proj(proj));
2449
2450                 if (get_Proj_proj(proj) == pn_be_AddSP_res) {
2451                         /* the node is not yet exchanged: we need to set the register manually */
2452                         ia32_attr_t *attr = get_ia32_attr(new_op);
2453                         attr->slots[pn_ia32_AddSP_stack] = &ia32_gp_regs[REG_ESP];
2454                         set_Proj_proj(proj, pn_ia32_AddSP_stack);
2455                 }
2456                 else if (get_Proj_proj(proj) == pn_be_AddSP_M) {
2457                         set_Proj_proj(proj, pn_ia32_AddSP_M);
2458                 }
2459                 else {
2460                         assert(0);
2461                 }
2462         }
2463
2464         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2465
2466         return new_op;
2467 }
2468
2469 /**
2470  * This function just sets the register for the Unknown node
2471  * as this is not done during register allocation because Unknown
2472  * is an "ignore" node.
2473  */
2474 static ir_node *gen_Unknown(ia32_transform_env_t *env) {
2475         ir_mode *mode = env->mode;
2476         ir_node *irn  = env->irn;
2477
2478         if (mode_is_float(mode)) {
2479                 if (USE_SSE2(env->cg))
2480                         arch_set_irn_register(env->cg->arch_env, irn, &ia32_xmm_regs[REG_XMM_UKNWN]);
2481                 else
2482                         arch_set_irn_register(env->cg->arch_env, irn, &ia32_vfp_regs[REG_VFP_UKNWN]);
2483         }
2484         else if (mode_is_int(mode) || mode_is_reference(mode)) {
2485                 arch_set_irn_register(env->cg->arch_env, irn, &ia32_gp_regs[REG_GP_UKNWN]);
2486         }
2487         else {
2488                 assert(0 && "unsupported Unknown-Mode");
2489         }
2490
2491         return NULL;
2492 }
2493
2494 /**********************************************************************
2495  *  _                                _                   _
2496  * | |                              | |                 | |
2497  * | | _____      _____ _ __ ___  __| |  _ __   ___   __| | ___  ___
2498  * | |/ _ \ \ /\ / / _ \ '__/ _ \/ _` | | '_ \ / _ \ / _` |/ _ \/ __|
2499  * | | (_) \ V  V /  __/ | |  __/ (_| | | | | | (_) | (_| |  __/\__ \
2500  * |_|\___/ \_/\_/ \___|_|  \___|\__,_| |_| |_|\___/ \__,_|\___||___/
2501  *
2502  **********************************************************************/
2503
2504 /* These nodes are created in intrinsic lowering (64bit -> 32bit) */
2505
2506 typedef ir_node *construct_load_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
2507                                      ir_node *mem);
2508
2509 typedef ir_node *construct_store_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
2510                                       ir_node *val, ir_node *mem);
2511
2512 /**
2513  * Transforms a lowered Load into a "real" one.
2514  */
2515 static ir_node *gen_lowered_Load(ia32_transform_env_t *env, construct_load_func func, char fp_unit) {
2516         ir_node *node  = env->irn;
2517         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
2518         ir_mode *mode  = get_ia32_ls_mode(node);
2519         ir_node *new_op;
2520         char    *am_offs;
2521         ia32_am_flavour_t am_flav = ia32_B;
2522
2523         /*
2524                 Could be that we have SSE2 unit, but due to 64Bit Div/Conv
2525                 lowering we have x87 nodes, so we need to enforce simulation.
2526         */
2527         if (mode_is_float(mode)) {
2528                 FP_USED(env->cg);
2529                 if (fp_unit == fp_x87)
2530                         FORCE_x87(env->cg);
2531         }
2532
2533         new_op  = func(env->dbg, env->irg, env->block, get_irn_n(node, 0), noreg, get_irn_n(node, 1));
2534         am_offs = get_ia32_am_offs(node);
2535
2536         if (am_offs) {
2537                 am_flav |= ia32_O;
2538                 add_ia32_am_offs(new_op, am_offs);
2539         }
2540
2541         set_ia32_am_support(new_op, ia32_am_Source);
2542         set_ia32_op_type(new_op, ia32_AddrModeS);
2543         set_ia32_am_flavour(new_op, am_flav);
2544         set_ia32_ls_mode(new_op, mode);
2545         set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
2546         set_ia32_use_frame(new_op);
2547
2548         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2549
2550         return new_op;
2551 }
2552
2553 /**
2554 * Transforms a lowered Store into a "real" one.
2555 */
2556 static ir_node *gen_lowered_Store(ia32_transform_env_t *env, construct_store_func func, char fp_unit) {
2557         ir_node *node  = env->irn;
2558         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
2559         ir_mode *mode  = get_ia32_ls_mode(node);
2560         ir_node *new_op;
2561         char    *am_offs;
2562         ia32_am_flavour_t am_flav = ia32_B;
2563
2564         /*
2565                 Could be that we have SSE2 unit, but due to 64Bit Div/Conv
2566                 lowering we have x87 nodes, so we need to enforce simulation.
2567         */
2568         if (mode_is_float(mode)) {
2569                 FP_USED(env->cg);
2570                 if (fp_unit == fp_x87)
2571                         FORCE_x87(env->cg);
2572         }
2573
2574         new_op = func(env->dbg, env->irg, env->block, get_irn_n(node, 0), noreg, get_irn_n(node, 1), get_irn_n(node, 2));
2575
2576         if ((am_offs = get_ia32_am_offs(node)) != NULL) {
2577                 am_flav |= ia32_O;
2578                 add_ia32_am_offs(new_op, am_offs);
2579         }
2580
2581         set_ia32_am_support(new_op, ia32_am_Dest);
2582         set_ia32_op_type(new_op, ia32_AddrModeD);
2583         set_ia32_am_flavour(new_op, am_flav);
2584         set_ia32_ls_mode(new_op, mode);
2585         set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
2586         set_ia32_use_frame(new_op);
2587
2588         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2589
2590         return new_op;
2591 }
2592
2593
2594 /**
2595  * Transforms an ia32_l_XXX into a "real" XXX node
2596  *
2597  * @param env   The transformation environment
2598  * @return the created ia32 XXX node
2599  */
2600 #define GEN_LOWERED_OP(op)                                                                            \
2601         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) {                                      \
2602                 if (mode_is_float(env->mode))                                                                 \
2603                         FP_USED(env->cg);                                                                         \
2604                 return gen_binop(env, get_binop_left(env->irn), get_binop_right(env->irn), new_rd_ia32_##op); \
2605         }
2606
2607 #define GEN_LOWERED_x87_OP(op)                                                                          \
2608         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) {                                        \
2609                 ir_node *new_op;                                                                                \
2610                 FORCE_x87(env->cg);                                                                             \
2611                 new_op = gen_binop(env, get_binop_left(env->irn), get_binop_right(env->irn), new_rd_ia32_##op); \
2612                 set_ia32_am_support(get_Proj_pred(new_op), ia32_am_None);                                       \
2613                 return new_op;                                                                                  \
2614         }
2615
2616 #define GEN_LOWERED_UNOP(op)                                           \
2617         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) {       \
2618                 return gen_unop(env, get_unop_op(env->irn), new_rd_ia32_##op); \
2619         }
2620
2621 #define GEN_LOWERED_SHIFT_OP(op)                                                                            \
2622         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) {                                            \
2623                 return gen_shift_binop(env, get_binop_left(env->irn), get_binop_right(env->irn), new_rd_ia32_##op); \
2624         }
2625
2626 #define GEN_LOWERED_LOAD(op, fp_unit)                            \
2627         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) { \
2628                 return gen_lowered_Load(env, new_rd_ia32_##op, fp_unit); \
2629         }
2630
2631 #define GEN_LOWERED_STORE(op, fp_unit)                           \
2632         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env) { \
2633         return gen_lowered_Store(env, new_rd_ia32_##op, fp_unit);    \
2634 }
2635
2636 GEN_LOWERED_OP(AddC)
2637 GEN_LOWERED_OP(Add)
2638 GEN_LOWERED_OP(SubC)
2639 GEN_LOWERED_OP(Sub)
2640 GEN_LOWERED_OP(Mul)
2641 GEN_LOWERED_OP(Eor)
2642 GEN_LOWERED_x87_OP(vfdiv)
2643 GEN_LOWERED_x87_OP(vfmul)
2644 GEN_LOWERED_x87_OP(vfsub)
2645
2646 GEN_LOWERED_UNOP(Minus)
2647
2648 GEN_LOWERED_LOAD(vfild, fp_x87)
2649 GEN_LOWERED_LOAD(Load, fp_none)
2650 GEN_LOWERED_STORE(vfist, fp_x87)
2651 GEN_LOWERED_STORE(Store, fp_none)
2652
2653 /**
2654  * Transforms a l_MulS into a "real" MulS node.
2655  *
2656  * @param env   The transformation environment
2657  * @return the created ia32 MulS node
2658  */
2659 static ir_node *gen_ia32_l_MulS(ia32_transform_env_t *env) {
2660
2661         /* l_MulS is already a mode_T node, so we create the MulS in the normal way   */
2662         /* and then skip the result Proj, because all needed Projs are already there. */
2663
2664         ir_node *new_op = gen_binop(env, get_binop_left(env->irn), get_binop_right(env->irn), new_rd_ia32_MulS);
2665         ir_node *muls   = get_Proj_pred(new_op);
2666
2667         /* MulS cannot have AM for destination */
2668         if (get_ia32_am_support(muls) != ia32_am_None)
2669                 set_ia32_am_support(muls, ia32_am_Source);
2670
2671         return muls;
2672 }
2673
2674 GEN_LOWERED_SHIFT_OP(Shl)
2675 GEN_LOWERED_SHIFT_OP(Shr)
2676 GEN_LOWERED_SHIFT_OP(Shrs)
2677
2678 /**
2679  * Transforms a l_ShlD/l_ShrD into a ShlD/ShrD. Those nodes have 3 data inputs:
2680  * op1 - target to be shifted
2681  * op2 - contains bits to be shifted into target
2682  * op3 - shift count
2683  * Only op3 can be an immediate.
2684  */
2685 static ir_node *gen_lowered_64bit_shifts(ia32_transform_env_t *env, ir_node *op1, ir_node *op2, ir_node *count) {
2686         ir_node           *new_op = NULL;
2687         ir_mode           *mode   = env->mode;
2688         dbg_info          *dbg    = env->dbg;
2689         ir_graph          *irg    = env->irg;
2690         ir_node           *block  = env->block;
2691         ir_node           *noreg  = ia32_new_NoReg_gp(env->cg);
2692         ir_node           *nomem  = new_NoMem();
2693         ir_node           *imm_op;
2694         tarval            *tv;
2695         DEBUG_ONLY(firm_dbg_module_t *mod = env->mod;)
2696
2697         assert(! mode_is_float(mode) && "Shift/Rotate with float not supported");
2698
2699         /* Check if immediate optimization is on and */
2700         /* if it's an operation with immediate.      */
2701         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, count) : NULL;
2702
2703         /* Limit imm_op within range imm8 */
2704         if (imm_op) {
2705                 tv = get_ia32_Immop_tarval(imm_op);
2706
2707                 if (tv) {
2708                         tv = tarval_mod(tv, new_tarval_from_long(32, mode_Iu));
2709                         set_ia32_Immop_tarval(imm_op, tv);
2710                 }
2711                 else {
2712                         imm_op = NULL;
2713                 }
2714         }
2715
2716         /* integer operations */
2717         if (imm_op) {
2718                 /* This is ShiftD with const */
2719                 DB((mod, LEVEL_1, "ShiftD with immediate ..."));
2720
2721                 if (is_ia32_l_ShlD(env->irn))
2722                         new_op = new_rd_ia32_ShlD(dbg, irg, block, noreg, noreg, op1, op2, noreg, nomem);
2723                 else
2724                         new_op = new_rd_ia32_ShrD(dbg, irg, block, noreg, noreg, op1, op2, noreg, nomem);
2725                 set_ia32_Immop_attr(new_op, imm_op);
2726         }
2727         else {
2728                 /* This is a normal ShiftD */
2729                 DB((mod, LEVEL_1, "ShiftD binop ..."));
2730                 if (is_ia32_l_ShlD(env->irn))
2731                         new_op = new_rd_ia32_ShlD(dbg, irg, block, noreg, noreg, op1, op2, count, nomem);
2732                 else
2733                         new_op = new_rd_ia32_ShrD(dbg, irg, block, noreg, noreg, op1, op2, count, nomem);
2734         }
2735
2736         /* set AM support */
2737         set_ia32_am_support(new_op, ia32_am_Dest);
2738
2739         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, env->irn));
2740
2741         set_ia32_res_mode(new_op, mode);
2742         set_ia32_emit_cl(new_op);
2743
2744         return new_rd_Proj(dbg, irg, block, new_op, mode, 0);
2745 }
2746
2747 static ir_node *gen_ia32_l_ShlD(ia32_transform_env_t *env) {
2748         return gen_lowered_64bit_shifts(env, get_irn_n(env->irn, 0), get_irn_n(env->irn, 1), get_irn_n(env->irn, 2));
2749 }
2750
2751 static ir_node *gen_ia32_l_ShrD(ia32_transform_env_t *env) {
2752         return gen_lowered_64bit_shifts(env, get_irn_n(env->irn, 0), get_irn_n(env->irn, 1), get_irn_n(env->irn, 2));
2753 }
2754
2755 /**
2756  * In case SSE Unit is used, the node is transformed into a vfst + xLoad.
2757  */
2758 static ir_node *gen_ia32_l_X87toSSE(ia32_transform_env_t *env) {
2759         ia32_code_gen_t *cg  = env->cg;
2760         ir_node         *res = NULL;
2761         ir_node         *ptr = get_irn_n(env->irn, 0);
2762         ir_node         *val = get_irn_n(env->irn, 1);
2763         ir_node         *mem = get_irn_n(env->irn, 2);
2764
2765         if (USE_SSE2(cg)) {
2766                 ir_node *noreg = ia32_new_NoReg_gp(cg);
2767
2768                 /* Store x87 -> MEM */
2769                 res = new_rd_ia32_vfst(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2770                 set_ia32_frame_ent(res, get_ia32_frame_ent(env->irn));
2771                 set_ia32_use_frame(res);
2772                 set_ia32_ls_mode(res, get_ia32_ls_mode(env->irn));
2773                 set_ia32_am_support(res, ia32_am_Dest);
2774                 set_ia32_am_flavour(res, ia32_B);
2775                 res = new_rd_Proj(env->dbg, env->irg, env->block, res, mode_M, pn_ia32_vfst_M);
2776
2777                 /* Load MEM -> SSE */
2778                 res = new_rd_ia32_xLoad(env->dbg, env->irg, env->block, ptr, noreg, res);
2779                 set_ia32_frame_ent(res, get_ia32_frame_ent(env->irn));
2780                 set_ia32_use_frame(res);
2781                 set_ia32_ls_mode(res, get_ia32_ls_mode(env->irn));
2782                 set_ia32_am_support(res, ia32_am_Source);
2783                 set_ia32_am_flavour(res, ia32_B);
2784                 res = new_rd_Proj(env->dbg, env->irg, env->block, res, get_ia32_ls_mode(env->irn), pn_ia32_xLoad_res);
2785         }
2786         else {
2787                 /* SSE unit is not used -> skip this node. */
2788                 int i;
2789
2790                 edges_reroute(env->irn, val, env->irg);
2791                 for (i = get_irn_arity(env->irn) - 1; i >= 0; i--)
2792                         set_irn_n(env->irn, i, get_irg_bad(env->irg));
2793         }
2794
2795         return res;
2796 }
2797
2798 /**
2799  * In case SSE Unit is used, the node is transformed into a xStore + vfld.
2800  */
2801 static ir_node *gen_ia32_l_SSEtoX87(ia32_transform_env_t *env) {
2802         ia32_code_gen_t *cg  = env->cg;
2803         ir_node         *res = NULL;
2804         ir_node         *ptr = get_irn_n(env->irn, 0);
2805         ir_node         *val = get_irn_n(env->irn, 1);
2806         ir_node         *mem = get_irn_n(env->irn, 2);
2807
2808         if (USE_SSE2(cg)) {
2809                 ir_node *noreg = ia32_new_NoReg_gp(cg);
2810
2811                 /* Store SSE -> MEM */
2812                 res = new_rd_ia32_xStore(env->dbg, env->irg, env->block, ptr, noreg, val, mem);
2813                 set_ia32_frame_ent(res, get_ia32_frame_ent(env->irn));
2814                 set_ia32_use_frame(res);
2815                 set_ia32_ls_mode(res, get_ia32_ls_mode(env->irn));
2816                 set_ia32_am_support(res, ia32_am_Dest);
2817                 set_ia32_am_flavour(res, ia32_B);
2818                 res = new_rd_Proj(env->dbg, env->irg, env->block, res, mode_M, pn_ia32_xStore_M);
2819
2820                 /* Load MEM -> x87 */
2821                 res = new_rd_ia32_vfld(env->dbg, env->irg, env->block, ptr, noreg, mem);
2822                 set_ia32_frame_ent(res, get_ia32_frame_ent(env->irn));
2823                 set_ia32_use_frame(res);
2824                 set_ia32_ls_mode(res, get_ia32_ls_mode(env->irn));
2825                 set_ia32_am_support(res, ia32_am_Source);
2826                 set_ia32_am_flavour(res, ia32_B);
2827                 res = new_rd_Proj(env->dbg, env->irg, env->block, res, get_ia32_ls_mode(env->irn), pn_ia32_vfld_res);
2828         }
2829         else {
2830                 /* SSE unit is not used -> skip this node. */
2831                 int i;
2832
2833                 edges_reroute(env->irn, val, env->irg);
2834                 for (i = get_irn_arity(env->irn) - 1; i >= 0; i--)
2835                         set_irn_n(env->irn, i, get_irg_bad(env->irg));
2836         }
2837
2838         return res;
2839 }
2840
2841 /*********************************************************
2842  *                  _             _      _
2843  *                 (_)           | |    (_)
2844  *  _ __ ___   __ _ _ _ __     __| |_ __ ___   _____ _ __
2845  * | '_ ` _ \ / _` | | '_ \   / _` | '__| \ \ / / _ \ '__|
2846  * | | | | | | (_| | | | | | | (_| | |  | |\ V /  __/ |
2847  * |_| |_| |_|\__,_|_|_| |_|  \__,_|_|  |_| \_/ \___|_|
2848  *
2849  *********************************************************/
2850
2851 /**
2852  * the BAD transformer.
2853  */
2854 static ir_node *bad_transform(ia32_transform_env_t *env) {
2855         ir_fprintf(stderr, "Not implemented: %+F\n", env->irn);
2856         assert(0);
2857         return NULL;
2858 }
2859
2860 /**
2861  * Enters all transform functions into the generic pointer
2862  */
2863 void ia32_register_transformers(void) {
2864         ir_op *op_Max, *op_Min, *op_Mulh;
2865
2866         /* first clear the generic function pointer for all ops */
2867         clear_irp_opcodes_generic_func();
2868
2869 #define GEN(a)   op_##a->ops.generic = (op_func)gen_##a
2870 #define BAD(a)   op_##a->ops.generic = (op_func)bad_transform
2871 #define IGN(a)
2872
2873         GEN(Add);
2874         GEN(Sub);
2875         GEN(Mul);
2876         GEN(And);
2877         GEN(Or);
2878         GEN(Eor);
2879
2880         GEN(Shl);
2881         GEN(Shr);
2882         GEN(Shrs);
2883         GEN(Rot);
2884
2885         GEN(Quot);
2886
2887         GEN(Div);
2888         GEN(Mod);
2889         GEN(DivMod);
2890
2891         GEN(Minus);
2892         GEN(Conv);
2893         GEN(Abs);
2894         GEN(Not);
2895
2896         GEN(Load);
2897         GEN(Store);
2898         GEN(Cond);
2899
2900         GEN(CopyB);
2901         GEN(Mux);
2902         GEN(Psi);
2903
2904         /* transform ops from intrinsic lowering */
2905         GEN(ia32_l_Add);
2906         GEN(ia32_l_AddC);
2907         GEN(ia32_l_Sub);
2908         GEN(ia32_l_SubC);
2909         GEN(ia32_l_Minus);
2910         GEN(ia32_l_Mul);
2911         GEN(ia32_l_Eor);
2912         GEN(ia32_l_MulS);
2913         GEN(ia32_l_Shl);
2914         GEN(ia32_l_Shr);
2915         GEN(ia32_l_Shrs);
2916         GEN(ia32_l_ShlD);
2917         GEN(ia32_l_ShrD);
2918         GEN(ia32_l_vfdiv);
2919         GEN(ia32_l_vfmul);
2920         GEN(ia32_l_vfsub);
2921         GEN(ia32_l_vfild);
2922         GEN(ia32_l_Load);
2923         GEN(ia32_l_vfist);
2924         GEN(ia32_l_Store);
2925         GEN(ia32_l_X87toSSE);
2926         GEN(ia32_l_SSEtoX87);
2927
2928         IGN(Call);
2929         IGN(Alloc);
2930
2931         IGN(Proj);
2932         IGN(Block);
2933         IGN(Start);
2934         IGN(End);
2935         IGN(NoMem);
2936         IGN(Phi);
2937         IGN(IJmp);
2938         IGN(Break);
2939         IGN(Cmp);
2940
2941         /* constant transformation happens earlier */
2942         IGN(Const);
2943         IGN(SymConst);
2944         IGN(Sync);
2945
2946         /* we should never see these nodes */
2947         BAD(Raise);
2948         BAD(Sel);
2949         BAD(InstOf);
2950         BAD(Cast);
2951         BAD(Free);
2952         BAD(Tuple);
2953         BAD(Id);
2954         BAD(Bad);
2955         BAD(Confirm);
2956         BAD(Filter);
2957         BAD(CallBegin);
2958         BAD(EndReg);
2959         BAD(EndExcept);
2960
2961         /* handle generic backend nodes */
2962         GEN(be_FrameAddr);
2963         GEN(be_Call);
2964         GEN(be_Return);
2965         GEN(be_FrameLoad);
2966         GEN(be_FrameStore);
2967         GEN(be_StackParam);
2968         GEN(be_AddSP);
2969
2970         /* set the register for all Unknown nodes */
2971         GEN(Unknown);
2972
2973         op_Max = get_op_Max();
2974         if (op_Max)
2975                 GEN(Max);
2976         op_Min = get_op_Min();
2977         if (op_Min)
2978                 GEN(Min);
2979         op_Mulh = get_op_Mulh();
2980         if (op_Mulh)
2981                 GEN(Mulh);
2982
2983 #undef GEN
2984 #undef BAD
2985 #undef IGN
2986 }
2987
2988 typedef ir_node *(transform_func)(ia32_transform_env_t *env);
2989
2990 /**
2991  * Transforms the given firm node (and maybe some other related nodes)
2992  * into one or more assembler nodes.
2993  *
2994  * @param node    the firm node
2995  * @param env     the debug module
2996  */
2997 void ia32_transform_node(ir_node *node, void *env) {
2998         ia32_code_gen_t *cg = (ia32_code_gen_t *)env;
2999         ir_op *op           = get_irn_op(node);
3000         ir_node *asm_node   = NULL;
3001         int i;
3002
3003         if (is_Block(node))
3004                 return;
3005
3006         /* link arguments pointing to Unknown to the UNKNOWN Proj */
3007         for (i = get_irn_arity(node) - 1; i >= 0; i--) {
3008                 if (is_Unknown(get_irn_n(node, i)))
3009                         set_irn_n(node, i, be_get_unknown_for_mode(cg, get_irn_mode(get_irn_n(node, i))));
3010         }
3011
3012         DBG((cg->mod, LEVEL_1, "check %+F ... ", node));
3013         if (op->ops.generic) {
3014                 ia32_transform_env_t  tenv;
3015                 transform_func *transform = (transform_func *)op->ops.generic;
3016
3017                 tenv.block = get_nodes_block(node);
3018                 tenv.dbg   = get_irn_dbg_info(node);
3019                 tenv.irg   = current_ir_graph;
3020                 tenv.irn   = node;
3021                 tenv.mode  = get_irn_mode(node);
3022                 tenv.cg    = cg;
3023                 DEBUG_ONLY(tenv.mod = cg->mod;)
3024
3025                 asm_node = (*transform)(&tenv);
3026         }
3027
3028         /* exchange nodes if a new one was generated */
3029         if (asm_node) {
3030                 exchange(node, asm_node);
3031                 DB((cg->mod, LEVEL_1, "created node %+F[%p]\n", asm_node, asm_node));
3032         }
3033         else {
3034                 DB((cg->mod, LEVEL_1, "ignored\n"));
3035         }
3036 }
3037
3038 /**
3039  * Transforms a psi condition.
3040  */
3041 static void transform_psi_cond(ir_node *cond, ir_mode *mode, ia32_code_gen_t *cg) {
3042         int i;
3043
3044         /* if the mode is target mode, we have already seen this part of the tree */
3045         if (get_irn_mode(cond) == mode)
3046                 return;
3047
3048         assert(get_irn_mode(cond) == mode_b && "logical operator for condition must be mode_b");
3049
3050         set_irn_mode(cond, mode);
3051
3052         for (i = get_irn_arity(cond) - 1; i >= 0; i--) {
3053                 ir_node *in = get_irn_n(cond, i);
3054
3055                 /* if in is a compare: transform into Set/xCmp */
3056                 if (is_Proj(in)) {
3057                         ir_node  *new_op = NULL;
3058                         ir_node  *cmp    = get_Proj_pred(in);
3059                         ir_node  *cmp_a  = get_Cmp_left(cmp);
3060                         ir_node  *cmp_b  = get_Cmp_right(cmp);
3061                         dbg_info *dbg    = get_irn_dbg_info(cmp);
3062                         ir_graph *irg    = get_irn_irg(cmp);
3063                         ir_node  *block  = get_nodes_block(cmp);
3064                         ir_node  *noreg  = ia32_new_NoReg_gp(cg);
3065                         ir_node  *nomem  = new_rd_NoMem(irg);
3066                         int      pnc     = get_Proj_proj(in);
3067
3068                         /* this is a compare */
3069                         if (mode_is_float(mode)) {
3070                                 /* Psi is float, we need a floating point compare */
3071
3072                                 if (USE_SSE2(cg)) {
3073                                         ir_mode *m = get_irn_mode(cmp_a);
3074                                         /* SSE FPU */
3075                                         if (! mode_is_float(m)) {
3076                                                 cmp_a = gen_sse_conv_int2float(cg, dbg, irg, block, cmp_a, cmp_a, mode);
3077                                                 cmp_b = gen_sse_conv_int2float(cg, dbg, irg, block, cmp_b, cmp_b, mode);
3078                                         }
3079                                         else if (m == mode_F) {
3080                                                 /* we convert cmp values always to double, to get correct bitmask with cmpsd */
3081                                                 cmp_a = gen_sse_conv_f2d(cg, dbg, irg, block, cmp_a, cmp_a);
3082                                                 cmp_b = gen_sse_conv_f2d(cg, dbg, irg, block, cmp_b, cmp_b);
3083                                         }
3084
3085                                         new_op = new_rd_ia32_xCmp(dbg, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
3086                                         set_ia32_pncode(new_op, pnc);
3087                                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, cmp));
3088                                 }
3089                                 else {
3090                                         /* x87 FPU */
3091                                         assert(0);
3092                                 }
3093                         }
3094                         else {
3095                                 /* integer Psi */
3096                                 ia32_transform_env_t tenv;
3097                                 construct_binop_func *set_func  = NULL;
3098
3099                                 if (mode_is_float(get_irn_mode(cmp_a))) {
3100                                         /* 1st case: compare operands are floats */
3101                                         FP_USED(cg);
3102
3103                                         if (USE_SSE2(cg)) {
3104                                                 /* SSE FPU */
3105                                                 set_func  = new_rd_ia32_xCmpSet;
3106                                         }
3107                                         else {
3108                                                 /* x87 FPU */
3109                                                 set_func  = new_rd_ia32_vfCmpSet;
3110                                         }
3111
3112                                         pnc &= 7; /* fp compare -> int compare */
3113                                 }
3114                                 else {
3115                                         /* 2nd case: compare operand are integer too */
3116                                         set_func  = new_rd_ia32_CmpSet;
3117                                 }
3118
3119                                 tenv.block = block;
3120                                 tenv.cg    = cg;
3121                                 tenv.dbg   = dbg;
3122                                 tenv.irg   = irg;
3123                                 tenv.irn   = cmp;
3124                                 tenv.mode  = mode;
3125                                 tenv.mod   = cg->mod;
3126
3127                                 new_op = gen_binop(&tenv, cmp_a, cmp_b, set_func);
3128                                 set_ia32_pncode(get_Proj_pred(new_op), pnc);
3129                                 set_ia32_am_support(get_Proj_pred(new_op), ia32_am_Source);
3130                         }
3131
3132                         /* the the new compare as in */
3133                         set_irn_n(cond, i, new_op);
3134                 }
3135                 else {
3136                         /* another complex condition */
3137                         transform_psi_cond(in, mode, cg);
3138                 }
3139         }
3140 }
3141
3142 /**
3143  * The Psi selector can be a tree of compares combined with "And"s and "Or"s.
3144  * We create a Set node, respectively a xCmp in case the Psi is a float, for each
3145  * compare, which causes the compare result to be stores in a register.  The
3146  * "And"s and "Or"s are transformed later, we just have to set their mode right.
3147  */
3148 void ia32_transform_psi_cond_tree(ir_node *node, void *env) {
3149         ia32_code_gen_t *cg = env;
3150         ir_node         *psi_sel, *new_cmp, *block;
3151         ir_graph        *irg;
3152         ir_mode         *mode;
3153
3154         /* check for Psi */
3155         if (get_irn_opcode(node) != iro_Psi)
3156                 return;
3157
3158         psi_sel = get_Psi_cond(node, 0);
3159
3160         /* if psi_cond is a cmp: do nothing, this case is covered by gen_Psi */
3161         if (is_Proj(psi_sel))
3162                 return;
3163
3164         mode = get_irn_mode(node);
3165
3166         transform_psi_cond(psi_sel, mode, cg);
3167
3168         irg   = get_irn_irg(node);
3169         block = get_nodes_block(node);
3170
3171         /* we need to compare the evaluated condition tree with 0 */
3172
3173         /* BEWARE: new_r_Const_long works for floating point as well */
3174         new_cmp = new_r_Cmp(irg, block, psi_sel, new_r_Const_long(irg, block, mode, 0));
3175         new_cmp = new_r_Proj(irg, block, new_cmp, mode_b, pn_Cmp_Ne + (mode_is_float(mode) ? pn_Cmp_Uo : 0));
3176
3177         set_Psi_cond(node, 0, new_cmp);
3178 }