7e2bc82aa795f84e665977eca1fb878512029f9a
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This file implements the IR transformation from firm into
23  *              ia32-Firm.
24  * @author      Christian Wuerdig, Matthias Braun
25  * @version     $Id$
26  */
27 #ifdef HAVE_CONFIG_H
28 #include "config.h"
29 #endif
30
31 #include <limits.h>
32
33 #include "irargs_t.h"
34 #include "irnode_t.h"
35 #include "irgraph_t.h"
36 #include "irmode_t.h"
37 #include "iropt_t.h"
38 #include "irop_t.h"
39 #include "irprog_t.h"
40 #include "iredges_t.h"
41 #include "irgmod.h"
42 #include "irvrfy.h"
43 #include "ircons.h"
44 #include "irgwalk.h"
45 #include "irprintf.h"
46 #include "debug.h"
47 #include "irdom.h"
48 #include "archop.h"
49 #include "error.h"
50 #include "height.h"
51
52 #include "../benode_t.h"
53 #include "../besched.h"
54 #include "../beabi.h"
55 #include "../beutil.h"
56 #include "../beirg_t.h"
57 #include "../betranshlp.h"
58
59 #include "bearch_ia32_t.h"
60 #include "ia32_nodes_attr.h"
61 #include "ia32_transform.h"
62 #include "ia32_new_nodes.h"
63 #include "ia32_map_regs.h"
64 #include "ia32_dbg_stat.h"
65 #include "ia32_optimize.h"
66 #include "ia32_util.h"
67 #include "ia32_address_mode.h"
68 #include "ia32_architecture.h"
69
70 #include "gen_ia32_regalloc_if.h"
71
72 #define SFP_SIGN   "0x80000000"
73 #define DFP_SIGN   "0x8000000000000000"
74 #define SFP_ABS    "0x7FFFFFFF"
75 #define DFP_ABS    "0x7FFFFFFFFFFFFFFF"
76 #define DFP_INTMAX "9223372036854775807"
77
78 #define TP_SFP_SIGN "ia32_sfp_sign"
79 #define TP_DFP_SIGN "ia32_dfp_sign"
80 #define TP_SFP_ABS  "ia32_sfp_abs"
81 #define TP_DFP_ABS  "ia32_dfp_abs"
82 #define TP_INT_MAX  "ia32_int_max"
83
84 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
85 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
86 #define ENT_SFP_ABS  "IA32_SFP_ABS"
87 #define ENT_DFP_ABS  "IA32_DFP_ABS"
88 #define ENT_INT_MAX  "IA32_INT_MAX"
89
90 #define mode_vfp        (ia32_reg_classes[CLASS_ia32_vfp].mode)
91 #define mode_xmm    (ia32_reg_classes[CLASS_ia32_xmm].mode)
92
93 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
94
95 /** hold the current code generator during transformation */
96 static ia32_code_gen_t *env_cg       = NULL;
97 static ir_node         *initial_fpcw = NULL;
98 static heights_t       *heights      = NULL;
99
100 extern ir_op *get_op_Mulh(void);
101
102 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg,
103         ir_node *block, ir_node *base, ir_node *index, ir_node *mem,
104         ir_node *op1, ir_node *op2);
105
106 typedef ir_node *construct_binop_flags_func(dbg_info *db, ir_graph *irg,
107         ir_node *block, ir_node *base, ir_node *index, ir_node *mem,
108         ir_node *op1, ir_node *op2, ir_node *flags);
109
110 typedef ir_node *construct_shift_func(dbg_info *db, ir_graph *irg,
111         ir_node *block, ir_node *op1, ir_node *op2);
112
113 typedef ir_node *construct_binop_dest_func(dbg_info *db, ir_graph *irg,
114         ir_node *block, ir_node *base, ir_node *index, ir_node *mem,
115         ir_node *op);
116
117 typedef ir_node *construct_unop_dest_func(dbg_info *db, ir_graph *irg,
118         ir_node *block, ir_node *base, ir_node *index, ir_node *mem);
119
120 typedef ir_node *construct_binop_float_func(dbg_info *db, ir_graph *irg,
121         ir_node *block, ir_node *base, ir_node *index, ir_node *mem,
122         ir_node *op1, ir_node *op2, ir_node *fpcw);
123
124 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg,
125         ir_node *block, ir_node *op);
126
127 static ir_node *try_create_Immediate(ir_node *node,
128                                      char immediate_constraint_type);
129
130 static ir_node *create_immediate_or_transform(ir_node *node,
131                                               char immediate_constraint_type);
132
133 static ir_node *create_I2I_Conv(ir_mode *src_mode, ir_mode *tgt_mode,
134                                 dbg_info *dbgi, ir_node *block,
135                                 ir_node *op, ir_node *orig_node);
136
137 /**
138  * Return true if a mode can be stored in the GP register set
139  */
140 static INLINE int mode_needs_gp_reg(ir_mode *mode) {
141         if(mode == mode_fpcw)
142                 return 0;
143         if(get_mode_size_bits(mode) > 32)
144                 return 0;
145         return mode_is_int(mode) || mode_is_reference(mode) || mode == mode_b;
146 }
147
148 /**
149  * creates a unique ident by adding a number to a tag
150  *
151  * @param tag   the tag string, must contain a %d if a number
152  *              should be added
153  */
154 static ident *unique_id(const char *tag)
155 {
156         static unsigned id = 0;
157         char str[256];
158
159         snprintf(str, sizeof(str), tag, ++id);
160         return new_id_from_str(str);
161 }
162
163 /**
164  * Get a primitive type for a mode.
165  */
166 static ir_type *get_prim_type(pmap *types, ir_mode *mode)
167 {
168         pmap_entry *e = pmap_find(types, mode);
169         ir_type *res;
170
171         if (! e) {
172                 char buf[64];
173                 snprintf(buf, sizeof(buf), "prim_type_%s", get_mode_name(mode));
174                 res = new_type_primitive(new_id_from_str(buf), mode);
175                 set_type_alignment_bytes(res, 16);
176                 pmap_insert(types, mode, res);
177         }
178         else
179                 res = e->value;
180         return res;
181 }
182
183 /**
184  * Get an atomic entity that is initialized with a tarval
185  */
186 static ir_entity *create_float_const_entity(ir_node *cnst)
187 {
188         ia32_isa_t *isa = env_cg->isa;
189         tarval *tv      = get_Const_tarval(cnst);
190         pmap_entry *e   = pmap_find(isa->tv_ent, tv);
191         ir_entity *res;
192         ir_graph *rem;
193
194         if (! e) {
195                 ir_mode *mode = get_irn_mode(cnst);
196                 ir_type *tp = get_Const_type(cnst);
197                 if (tp == firm_unknown_type)
198                         tp = get_prim_type(isa->types, mode);
199
200                 res = new_entity(get_glob_type(), unique_id(".LC%u"), tp);
201
202                 set_entity_ld_ident(res, get_entity_ident(res));
203                 set_entity_visibility(res, visibility_local);
204                 set_entity_variability(res, variability_constant);
205                 set_entity_allocation(res, allocation_static);
206
207                  /* we create a new entity here: It's initialization must resist on the
208                     const code irg */
209                 rem = current_ir_graph;
210                 current_ir_graph = get_const_code_irg();
211                 set_atomic_ent_value(res, new_Const_type(tv, tp));
212                 current_ir_graph = rem;
213
214                 pmap_insert(isa->tv_ent, tv, res);
215         } else {
216                 res = e->value;
217         }
218
219         return res;
220 }
221
222 static int is_Const_0(ir_node *node) {
223         return is_Const(node) && is_Const_null(node);
224 }
225
226 static int is_Const_1(ir_node *node) {
227         return is_Const(node) && is_Const_one(node);
228 }
229
230 static int is_Const_Minus_1(ir_node *node) {
231         return is_Const(node) && is_Const_all_one(node);
232 }
233
234 /**
235  * returns true if constant can be created with a simple float command
236  */
237 static int is_simple_x87_Const(ir_node *node)
238 {
239         tarval *tv = get_Const_tarval(node);
240
241         if(tarval_is_null(tv) || tarval_is_one(tv))
242                 return 1;
243
244         /* TODO: match all the other float constants */
245         return 0;
246 }
247
248 /**
249  * Transforms a Const.
250  */
251 static ir_node *gen_Const(ir_node *node) {
252         ir_graph        *irg   = current_ir_graph;
253         ir_node         *old_block = get_nodes_block(node);
254         ir_node         *block = be_transform_node(old_block);
255         dbg_info        *dbgi  = get_irn_dbg_info(node);
256         ir_mode         *mode  = get_irn_mode(node);
257
258         assert(is_Const(node));
259
260         if (mode_is_float(mode)) {
261                 ir_node   *res   = NULL;
262                 ir_node   *noreg = ia32_new_NoReg_gp(env_cg);
263                 ir_node   *nomem = new_NoMem();
264                 ir_node   *load;
265                 ir_entity *floatent;
266
267                 if (ia32_cg_config.use_sse2) {
268                         if (is_Const_null(node)) {
269                                 load = new_rd_ia32_xZero(dbgi, irg, block);
270                                 set_ia32_ls_mode(load, mode);
271                                 res  = load;
272                         } else {
273                                 floatent = create_float_const_entity(node);
274
275                                 load     = new_rd_ia32_xLoad(dbgi, irg, block, noreg, noreg, nomem,
276                                                                                          mode);
277                                 set_ia32_op_type(load, ia32_AddrModeS);
278                                 set_ia32_am_sc(load, floatent);
279                                 set_ia32_flags(load, get_ia32_flags(load) | arch_irn_flags_rematerializable);
280                                 res = new_r_Proj(irg, block, load, mode_xmm, pn_ia32_xLoad_res);
281                         }
282                 } else {
283                         if (is_Const_null(node)) {
284                                 load = new_rd_ia32_vfldz(dbgi, irg, block);
285                                 res  = load;
286                         } else if (is_Const_one(node)) {
287                                 load = new_rd_ia32_vfld1(dbgi, irg, block);
288                                 res  = load;
289                         } else {
290                                 floatent = create_float_const_entity(node);
291
292                                 load     = new_rd_ia32_vfld(dbgi, irg, block, noreg, noreg, nomem, mode);
293                                 set_ia32_op_type(load, ia32_AddrModeS);
294                                 set_ia32_am_sc(load, floatent);
295                                 set_ia32_flags(load, get_ia32_flags(load) | arch_irn_flags_rematerializable);
296                                 res = new_r_Proj(irg, block, load, mode_vfp, pn_ia32_vfld_res);
297                         }
298                         set_ia32_ls_mode(load, mode);
299                 }
300
301                 SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(env_cg, node));
302
303                 /* Const Nodes before the initial IncSP are a bad idea, because
304                  * they could be spilled and we have no SP ready at that point yet.
305                  * So add a dependency to the initial frame pointer calculation to
306                  * avoid that situation.
307                  */
308                 if (get_irg_start_block(irg) == block) {
309                         add_irn_dep(load, get_irg_frame(irg));
310                 }
311
312                 SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(env_cg, node));
313                 return res;
314         } else {
315                 ir_node *cnst;
316                 tarval  *tv = get_Const_tarval(node);
317                 long     val;
318
319                 tv = tarval_convert_to(tv, mode_Iu);
320
321                 if(tv == get_tarval_bad() || tv == get_tarval_undefined()
322                                 || tv == NULL) {
323                         panic("couldn't convert constant tarval (%+F)", node);
324                 }
325                 val = get_tarval_long(tv);
326
327                 cnst = new_rd_ia32_Const(dbgi, irg, block, NULL, 0, val);
328                 SET_IA32_ORIG_NODE(cnst, ia32_get_old_node_name(env_cg, node));
329
330                 /* see above */
331                 if (get_irg_start_block(irg) == block) {
332                         add_irn_dep(cnst, get_irg_frame(irg));
333                 }
334
335                 return cnst;
336         }
337 }
338
339 /**
340  * Transforms a SymConst.
341  */
342 static ir_node *gen_SymConst(ir_node *node) {
343         ir_graph *irg   = current_ir_graph;
344         ir_node  *old_block = get_nodes_block(node);
345         ir_node  *block = be_transform_node(old_block);
346         dbg_info *dbgi  = get_irn_dbg_info(node);
347         ir_mode  *mode  = get_irn_mode(node);
348         ir_node  *cnst;
349
350         if (mode_is_float(mode)) {
351                 ir_node *noreg = ia32_new_NoReg_gp(env_cg);
352                 ir_node *nomem = new_NoMem();
353
354                 if (ia32_cg_config.use_sse2)
355                         cnst = new_rd_ia32_xLoad(dbgi, irg, block, noreg, noreg, nomem, mode_E);
356                 else
357                         cnst = new_rd_ia32_vfld(dbgi, irg, block, noreg, noreg, nomem, mode_E);
358                 set_ia32_am_sc(cnst, get_SymConst_entity(node));
359                 set_ia32_use_frame(cnst);
360         } else {
361                 ir_entity *entity;
362
363                 if(get_SymConst_kind(node) != symconst_addr_ent) {
364                         panic("backend only support symconst_addr_ent (at %+F)", node);
365                 }
366                 entity = get_SymConst_entity(node);
367                 cnst = new_rd_ia32_Const(dbgi, irg, block, entity, 0, 0);
368         }
369
370         /* Const Nodes before the initial IncSP are a bad idea, because
371          * they could be spilled and we have no SP ready at that point yet
372          */
373         if (get_irg_start_block(irg) == block) {
374                 add_irn_dep(cnst, get_irg_frame(irg));
375         }
376
377         SET_IA32_ORIG_NODE(cnst, ia32_get_old_node_name(env_cg, node));
378
379         return cnst;
380 }
381
382 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
383 ir_entity *ia32_gen_fp_known_const(ia32_known_const_t kct) {
384         static const struct {
385                 const char *tp_name;
386                 const char *ent_name;
387                 const char *cnst_str;
388                 char mode;
389                 char align;
390         } names [ia32_known_const_max] = {
391                 { TP_SFP_SIGN, ENT_SFP_SIGN, SFP_SIGN,   0, 16 },       /* ia32_SSIGN */
392                 { TP_DFP_SIGN, ENT_DFP_SIGN, DFP_SIGN,   1, 16 },       /* ia32_DSIGN */
393                 { TP_SFP_ABS,  ENT_SFP_ABS,  SFP_ABS,    0, 16 },       /* ia32_SABS */
394                 { TP_DFP_ABS,  ENT_DFP_ABS,  DFP_ABS,    1, 16 },       /* ia32_DABS */
395                 { TP_INT_MAX,  ENT_INT_MAX,  DFP_INTMAX, 2, 4 }         /* ia32_INTMAX */
396         };
397         static ir_entity *ent_cache[ia32_known_const_max];
398
399         const char    *tp_name, *ent_name, *cnst_str;
400         ir_type       *tp;
401         ir_node       *cnst;
402         ir_graph      *rem;
403         ir_entity     *ent;
404         tarval        *tv;
405         ir_mode       *mode;
406
407         ent_name = names[kct].ent_name;
408         if (! ent_cache[kct]) {
409                 tp_name  = names[kct].tp_name;
410                 cnst_str = names[kct].cnst_str;
411
412                 switch (names[kct].mode) {
413                 case 0:  mode = mode_Iu; break;
414                 case 1:  mode = mode_Lu; break;
415                 default: mode = mode_F; break;
416                 }
417                 tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
418                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
419                 /* set the specified alignment */
420                 set_type_alignment_bytes(tp, names[kct].align);
421
422                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
423
424                 set_entity_ld_ident(ent, get_entity_ident(ent));
425                 set_entity_visibility(ent, visibility_local);
426                 set_entity_variability(ent, variability_constant);
427                 set_entity_allocation(ent, allocation_static);
428
429                 /* we create a new entity here: It's initialization must resist on the
430                     const code irg */
431                 rem = current_ir_graph;
432                 current_ir_graph = get_const_code_irg();
433                 cnst = new_Const(mode, tv);
434                 current_ir_graph = rem;
435
436                 set_atomic_ent_value(ent, cnst);
437
438                 /* cache the entry */
439                 ent_cache[kct] = ent;
440         }
441
442         return ent_cache[kct];
443 }
444
445 #ifndef NDEBUG
446 /**
447  * Prints the old node name on cg obst and returns a pointer to it.
448  */
449 const char *ia32_get_old_node_name(ia32_code_gen_t *cg, ir_node *irn) {
450         ia32_isa_t *isa = (ia32_isa_t *)cg->arch_env->isa;
451
452         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", irn);
453         obstack_1grow(isa->name_obst, 0);
454         return obstack_finish(isa->name_obst);
455 }
456 #endif /* NDEBUG */
457
458 /**
459  * return true if the node is a Proj(Load) and could be used in source address
460  * mode for another node. Will return only true if the @p other node is not
461  * dependent on the memory of the Load (for binary operations use the other
462  * input here, for unary operations use NULL).
463  */
464 static int ia32_use_source_address_mode(ir_node *block, ir_node *node,
465                                         ir_node *other, ir_node *other2)
466 {
467         ir_mode *mode = get_irn_mode(node);
468         ir_node *load;
469         long     pn;
470
471         /* float constants are always available */
472         if(is_Const(node) && mode_is_float(mode)) {
473                 if(!is_simple_x87_Const(node))
474                         return 0;
475                 if(get_irn_n_edges(node) > 1)
476                         return 0;
477                 return 1;
478         }
479
480         if(!is_Proj(node))
481                 return 0;
482         load = get_Proj_pred(node);
483         pn   = get_Proj_proj(node);
484         if(!is_Load(load) || pn != pn_Load_res)
485                 return 0;
486         if(get_nodes_block(load) != block)
487                 return 0;
488         /* we only use address mode if we're the only user of the load */
489         if(get_irn_n_edges(node) > 1)
490                 return 0;
491         /* in some edge cases with address mode we might reach the load normally
492          * and through some AM sequence, if it is already materialized then we
493          * can't create an AM node from it */
494         if(be_is_transformed(node))
495                 return 0;
496
497         /* don't do AM if other node inputs depend on the load (via mem-proj) */
498         if(other != NULL && get_nodes_block(other) == block
499                         && heights_reachable_in_block(heights, other, load))
500                 return 0;
501         if(other2 != NULL && get_nodes_block(other2) == block
502                         && heights_reachable_in_block(heights, other2, load))
503                 return 0;
504
505         return 1;
506 }
507
508 typedef struct ia32_address_mode_t ia32_address_mode_t;
509 struct ia32_address_mode_t {
510         ia32_address_t  addr;
511         ir_mode        *ls_mode;
512         ir_node        *mem_proj;
513         ia32_op_type_t  op_type;
514         ir_node        *new_op1;
515         ir_node        *new_op2;
516         op_pin_state    pinned;
517         unsigned        commutative  : 1;
518         unsigned        ins_permuted : 1;
519 };
520
521 static void build_address_ptr(ia32_address_t *addr, ir_node *ptr, ir_node *mem)
522 {
523         ir_node *noreg_gp = ia32_new_NoReg_gp(env_cg);
524
525         /* construct load address */
526         memset(addr, 0, sizeof(addr[0]));
527         ia32_create_address_mode(addr, ptr, /*force=*/0);
528
529         addr->base  = addr->base  ? be_transform_node(addr->base)  : noreg_gp;
530         addr->index = addr->index ? be_transform_node(addr->index) : noreg_gp;
531         addr->mem   = be_transform_node(mem);
532 }
533
534 static void build_address(ia32_address_mode_t *am, ir_node *node)
535 {
536         ir_node        *noreg_gp = ia32_new_NoReg_gp(env_cg);
537         ia32_address_t *addr     = &am->addr;
538         ir_node        *load;
539         ir_node        *ptr;
540         ir_node        *mem;
541         ir_node        *new_mem;
542
543         if(is_Const(node)) {
544                 ir_entity *entity  = create_float_const_entity(node);
545                 addr->base         = noreg_gp;
546                 addr->index        = noreg_gp;
547                 addr->mem          = new_NoMem();
548                 addr->symconst_ent = entity;
549                 addr->use_frame    = 1;
550                 am->ls_mode        = get_irn_mode(node);
551                 am->pinned         = op_pin_state_floats;
552                 return;
553         }
554
555         load         = get_Proj_pred(node);
556         ptr          = get_Load_ptr(load);
557         mem          = get_Load_mem(load);
558         new_mem      = be_transform_node(mem);
559         am->pinned   = get_irn_pinned(load);
560         am->ls_mode  = get_Load_mode(load);
561         am->mem_proj = be_get_Proj_for_pn(load, pn_Load_M);
562
563         /* construct load address */
564         ia32_create_address_mode(addr, ptr, /*force=*/0);
565
566         addr->base  = addr->base  ? be_transform_node(addr->base)  : noreg_gp;
567         addr->index = addr->index ? be_transform_node(addr->index) : noreg_gp;
568         addr->mem   = new_mem;
569 }
570
571 static void set_address(ir_node *node, const ia32_address_t *addr)
572 {
573         set_ia32_am_scale(node, addr->scale);
574         set_ia32_am_sc(node, addr->symconst_ent);
575         set_ia32_am_offs_int(node, addr->offset);
576         if(addr->symconst_sign)
577                 set_ia32_am_sc_sign(node);
578         if(addr->use_frame)
579                 set_ia32_use_frame(node);
580         set_ia32_frame_ent(node, addr->frame_entity);
581 }
582
583 static void set_am_attributes(ir_node *node, const ia32_address_mode_t *am)
584 {
585         set_address(node, &am->addr);
586
587         set_ia32_op_type(node, am->op_type);
588         set_ia32_ls_mode(node, am->ls_mode);
589         if(am->pinned == op_pin_state_pinned && get_irn_pinned(node) != op_pin_state_pinned) {
590                 set_irn_pinned(node, am->pinned);
591         }
592         if(am->commutative)
593                 set_ia32_commutative(node);
594 }
595
596 /**
597  * Check, if a given node is a Down-Conv, ie. a integer Conv
598  * from a mode with a mode with more bits to a mode with lesser bits.
599  * Moreover, we return only true if the node has not more than 1 user.
600  *
601  * @param node   the node
602  * @return non-zero if node is a Down-Conv
603  */
604 static int is_downconv(const ir_node *node)
605 {
606         ir_mode *src_mode;
607         ir_mode *dest_mode;
608
609         if(!is_Conv(node))
610                 return 0;
611
612         /* we only want to skip the conv when we're the only user
613          * (not optimal but for now...)
614          */
615         if(get_irn_n_edges(node) > 1)
616                 return 0;
617
618         src_mode  = get_irn_mode(get_Conv_op(node));
619         dest_mode = get_irn_mode(node);
620         return mode_needs_gp_reg(src_mode)
621                 && mode_needs_gp_reg(dest_mode)
622                 && get_mode_size_bits(dest_mode) < get_mode_size_bits(src_mode);
623 }
624
625 /* Skip all Down-Conv's on a given node and return the resulting node. */
626 ir_node *ia32_skip_downconv(ir_node *node) {
627         while (is_downconv(node))
628                 node = get_Conv_op(node);
629
630         return node;
631 }
632
633 #if 0
634 static ir_node *create_upconv(ir_node *node, ir_node *orig_node)
635 {
636         ir_mode  *mode = get_irn_mode(node);
637         ir_node  *block;
638         ir_mode  *tgt_mode;
639         dbg_info *dbgi;
640
641         if(mode_is_signed(mode)) {
642                 tgt_mode = mode_Is;
643         } else {
644                 tgt_mode = mode_Iu;
645         }
646         block = get_nodes_block(node);
647         dbgi  = get_irn_dbg_info(node);
648
649         return create_I2I_Conv(mode, tgt_mode, dbgi, block, node, orig_node);
650 }
651 #endif
652
653 /**
654  * matches operands of a node into ia32 addressing/operand modes. This covers
655  * usage of source address mode, immediates, operations with non 32-bit modes,
656  * ...
657  * The resulting data is filled into the @p am struct. block is the block
658  * of the node whose arguments are matched. op1, op2 are the first and second
659  * input that are matched (op1 may be NULL). other_op is another unrelated
660  * input that is not matched! but which is needed sometimes to check if AM
661  * for op1/op2 is legal.
662  * @p flags describes the supported modes of the operation in detail.
663  */
664 static void match_arguments(ia32_address_mode_t *am, ir_node *block,
665                             ir_node *op1, ir_node *op2, ir_node *other_op,
666                             match_flags_t flags)
667 {
668         ia32_address_t *addr     = &am->addr;
669         ir_node        *noreg_gp = ia32_new_NoReg_gp(env_cg);
670         ir_node        *new_op1;
671         ir_node        *new_op2;
672         ir_mode        *mode = get_irn_mode(op2);
673         int             use_am;
674         unsigned        commutative;
675         int             use_am_and_immediates;
676         int             use_immediate;
677         int             mode_bits = get_mode_size_bits(mode);
678
679         memset(am, 0, sizeof(am[0]));
680
681         commutative           = (flags & match_commutative) != 0;
682         use_am_and_immediates = (flags & match_am_and_immediates) != 0;
683         use_am                = (flags & match_am) != 0;
684         use_immediate         = (flags & match_immediate) != 0;
685         assert(!use_am_and_immediates || use_immediate);
686
687         assert(op2 != NULL);
688         assert(!commutative || op1 != NULL);
689         assert(use_am || !(flags & match_8bit_am));
690         assert(use_am || !(flags & match_16bit_am));
691
692         if(mode_bits == 8) {
693                 if (! (flags & match_8bit_am))
694                         use_am = 0;
695                 /* we don't automatically add upconvs yet */
696                 assert((flags & match_mode_neutral) || (flags & match_8bit));
697         } else if(mode_bits == 16) {
698                 if(! (flags & match_16bit_am))
699                         use_am = 0;
700                 /* we don't automatically add upconvs yet */
701                 assert((flags & match_mode_neutral) || (flags & match_16bit));
702         }
703
704         /* we can simply skip downconvs for mode neutral nodes: the upper bits
705          * can be random for these operations */
706         if(flags & match_mode_neutral) {
707                 op2 = ia32_skip_downconv(op2);
708                 if(op1 != NULL) {
709                         op1 = ia32_skip_downconv(op1);
710                 }
711         }
712
713         /* match immediates. firm nodes are normalized: constants are always on the
714          * op2 input */
715         new_op2 = NULL;
716         if(! (flags & match_try_am) && use_immediate) {
717                 new_op2 = try_create_Immediate(op2, 0);
718         }
719
720         if(new_op2 == NULL
721            && use_am && ia32_use_source_address_mode(block, op2, op1, other_op)) {
722                 build_address(am, op2);
723                 new_op1     = (op1 == NULL ? NULL : be_transform_node(op1));
724                 if(mode_is_float(mode)) {
725                         new_op2 = ia32_new_NoReg_vfp(env_cg);
726                 } else {
727                         new_op2 = noreg_gp;
728                 }
729                 am->op_type = ia32_AddrModeS;
730         } else if(commutative && (new_op2 == NULL || use_am_and_immediates) &&
731                       use_am
732                       && ia32_use_source_address_mode(block, op1, op2, other_op)) {
733                 ir_node *noreg;
734                 build_address(am, op1);
735
736                 if(mode_is_float(mode)) {
737                         noreg = ia32_new_NoReg_vfp(env_cg);
738                 } else {
739                         noreg = noreg_gp;
740                 }
741
742                 if(new_op2 != NULL) {
743                         new_op1 = noreg;
744                 } else {
745                         new_op1 = be_transform_node(op2);
746                         new_op2 = noreg;
747                         am->ins_permuted = 1;
748                 }
749                 am->op_type = ia32_AddrModeS;
750         } else {
751                 if(flags & match_try_am) {
752                         am->new_op1 = NULL;
753                         am->new_op2 = NULL;
754                         am->op_type = ia32_Normal;
755                         return;
756                 }
757
758                 new_op1 = (op1 == NULL ? NULL : be_transform_node(op1));
759                 if(new_op2 == NULL)
760                         new_op2 = be_transform_node(op2);
761                 am->op_type = ia32_Normal;
762                 am->ls_mode = get_irn_mode(op2);
763                 if(flags & match_mode_neutral)
764                         am->ls_mode = mode_Iu;
765         }
766         if(addr->base == NULL)
767                 addr->base = noreg_gp;
768         if(addr->index == NULL)
769                 addr->index = noreg_gp;
770         if(addr->mem == NULL)
771                 addr->mem = new_NoMem();
772
773         am->new_op1     = new_op1;
774         am->new_op2     = new_op2;
775         am->commutative = commutative;
776 }
777
778 static ir_node *fix_mem_proj(ir_node *node, ia32_address_mode_t *am)
779 {
780         ir_graph *irg = current_ir_graph;
781         ir_mode  *mode;
782         ir_node  *load;
783
784         if(am->mem_proj == NULL)
785                 return node;
786
787         /* we have to create a mode_T so the old MemProj can attach to us */
788         mode = get_irn_mode(node);
789         load = get_Proj_pred(am->mem_proj);
790
791         mark_irn_visited(load);
792         be_set_transformed_node(load, node);
793
794         if(mode != mode_T) {
795                 set_irn_mode(node, mode_T);
796                 return new_rd_Proj(NULL, irg, get_nodes_block(node), node, mode, pn_ia32_res);
797         } else {
798                 return node;
799         }
800 }
801
802 /**
803  * Construct a standard binary operation, set AM and immediate if required.
804  *
805  * @param op1   The first operand
806  * @param op2   The second operand
807  * @param func  The node constructor function
808  * @return The constructed ia32 node.
809  */
810 static ir_node *gen_binop(ir_node *node, ir_node *op1, ir_node *op2,
811                           construct_binop_func *func, match_flags_t flags)
812 {
813         ir_node  *block     = get_nodes_block(node);
814         ir_node  *new_block = be_transform_node(block);
815         ir_graph *irg       = current_ir_graph;
816         dbg_info *dbgi      = get_irn_dbg_info(node);
817         ir_node  *new_node;
818         ia32_address_mode_t  am;
819         ia32_address_t      *addr = &am.addr;
820
821         match_arguments(&am, block, op1, op2, NULL, flags);
822
823         new_node = func(dbgi, irg, new_block, addr->base, addr->index, addr->mem,
824                         am.new_op1, am.new_op2);
825         set_am_attributes(new_node, &am);
826         /* we can't use source address mode anymore when using immediates */
827         if(is_ia32_Immediate(am.new_op1) || is_ia32_Immediate(am.new_op2))
828                 set_ia32_am_support(new_node, ia32_am_None, ia32_am_arity_none);
829         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
830
831         new_node = fix_mem_proj(new_node, &am);
832
833         return new_node;
834 }
835
836 enum {
837         n_ia32_l_binop_left,
838         n_ia32_l_binop_right,
839         n_ia32_l_binop_eflags
840 };
841 COMPILETIME_ASSERT(n_ia32_l_binop_left   == n_ia32_l_Adc_left,   n_Adc_left)
842 COMPILETIME_ASSERT(n_ia32_l_binop_right  == n_ia32_l_Adc_right,  n_Adc_right)
843 COMPILETIME_ASSERT(n_ia32_l_binop_eflags == n_ia32_l_Adc_eflags, n_Adc_eflags)
844 COMPILETIME_ASSERT(n_ia32_l_binop_left   == n_ia32_l_Sbb_left,   n_Sbb_left)
845 COMPILETIME_ASSERT(n_ia32_l_binop_right  == n_ia32_l_Sbb_right,  n_Sbb_right)
846 COMPILETIME_ASSERT(n_ia32_l_binop_eflags == n_ia32_l_Sbb_eflags, n_Sbb_eflags)
847
848 /**
849  * Construct a binary operation which also consumes the eflags.
850  *
851  * @param node  The node to transform
852  * @param func  The node constructor function
853  * @param flags The match flags
854  * @return      The constructor ia32 node
855  */
856 static ir_node *gen_binop_flags(ir_node *node, construct_binop_flags_func *func,
857                                 match_flags_t flags)
858 {
859         ir_node             *src_block  = get_nodes_block(node);
860         ir_node             *block      = be_transform_node(src_block);
861         ir_node             *op1        = get_irn_n(node, n_ia32_l_binop_left);
862         ir_node             *op2        = get_irn_n(node, n_ia32_l_binop_right);
863         ir_node             *eflags     = get_irn_n(node, n_ia32_l_binop_eflags);
864         ir_node             *new_eflags = be_transform_node(eflags);
865         ir_graph            *irg        = current_ir_graph;
866         dbg_info            *dbgi       = get_irn_dbg_info(node);
867         ir_node             *new_node;
868         ia32_address_mode_t  am;
869         ia32_address_t      *addr       = &am.addr;
870
871         match_arguments(&am, src_block, op1, op2, NULL, flags);
872
873         new_node = func(dbgi, irg, block, addr->base, addr->index,
874                                    addr->mem, am.new_op1, am.new_op2, new_eflags);
875         set_am_attributes(new_node, &am);
876         /* we can't use source address mode anymore when using immediates */
877         if(is_ia32_Immediate(am.new_op1) || is_ia32_Immediate(am.new_op2))
878                 set_ia32_am_support(new_node, ia32_am_None, ia32_am_arity_none);
879         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
880
881         new_node = fix_mem_proj(new_node, &am);
882
883         return new_node;
884 }
885
886 static ir_node *get_fpcw(void)
887 {
888         ir_node *fpcw;
889         if(initial_fpcw != NULL)
890                 return initial_fpcw;
891
892         fpcw         = be_abi_get_ignore_irn(env_cg->birg->abi,
893                                              &ia32_fp_cw_regs[REG_FPCW]);
894         initial_fpcw = be_transform_node(fpcw);
895
896         return initial_fpcw;
897 }
898
899 /**
900  * Construct a standard binary operation, set AM and immediate if required.
901  *
902  * @param op1   The first operand
903  * @param op2   The second operand
904  * @param func  The node constructor function
905  * @return The constructed ia32 node.
906  */
907 static ir_node *gen_binop_x87_float(ir_node *node, ir_node *op1, ir_node *op2,
908                                     construct_binop_float_func *func,
909                                     match_flags_t flags)
910 {
911         ir_graph *irg       = current_ir_graph;
912         dbg_info *dbgi      = get_irn_dbg_info(node);
913         ir_node  *block     = get_nodes_block(node);
914         ir_node  *new_block = be_transform_node(block);
915         ir_mode  *mode      = get_irn_mode(node);
916         ir_node  *new_node;
917         ia32_address_mode_t  am;
918         ia32_address_t      *addr = &am.addr;
919
920         /* cannot use addresmode with long double on x87 */
921         if (get_mode_size_bits(mode) > 64)
922                 flags &= ~match_am;
923
924         match_arguments(&am, block, op1, op2, NULL, flags);
925
926         new_node = func(dbgi, irg, new_block, addr->base, addr->index, addr->mem,
927                         am.new_op1, am.new_op2, get_fpcw());
928         set_am_attributes(new_node, &am);
929
930         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
931
932         new_node = fix_mem_proj(new_node, &am);
933
934         return new_node;
935 }
936
937 /**
938  * Construct a shift/rotate binary operation, sets AM and immediate if required.
939  *
940  * @param op1   The first operand
941  * @param op2   The second operand
942  * @param func  The node constructor function
943  * @return The constructed ia32 node.
944  */
945 static ir_node *gen_shift_binop(ir_node *node, ir_node *op1, ir_node *op2,
946                                 construct_shift_func *func,
947                                 match_flags_t flags)
948 {
949         dbg_info *dbgi      = get_irn_dbg_info(node);
950         ir_graph *irg       = current_ir_graph;
951         ir_node  *block     = get_nodes_block(node);
952         ir_node  *new_block = be_transform_node(block);
953         ir_node  *new_op1;
954         ir_node  *new_op2;
955         ir_node  *new_node;
956
957         assert(! mode_is_float(get_irn_mode(node)));
958         assert(flags & match_immediate);
959         assert((flags & ~(match_mode_neutral | match_immediate)) == 0);
960
961         if(flags & match_mode_neutral) {
962                 op1 = ia32_skip_downconv(op1);
963         }
964         new_op1 = be_transform_node(op1);
965
966         /* the shift amount can be any mode that is bigger than 5 bits, since all
967          * other bits are ignored anyway */
968         while (is_Conv(op2) && get_irn_n_edges(op2) == 1) {
969                 op2 = get_Conv_op(op2);
970                 assert(get_mode_size_bits(get_irn_mode(op2)) >= 5);
971         }
972         new_op2 = create_immediate_or_transform(op2, 0);
973
974         new_node = func(dbgi, irg, new_block, new_op1, new_op2);
975         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
976
977         /* lowered shift instruction may have a dependency operand, handle it here */
978         if (get_irn_arity(node) == 3) {
979                 /* we have a dependency */
980                 ir_node *new_dep = be_transform_node(get_irn_n(node, 2));
981                 add_irn_dep(new_node, new_dep);
982         }
983
984         return new_node;
985 }
986
987
988 /**
989  * Construct a standard unary operation, set AM and immediate if required.
990  *
991  * @param op    The operand
992  * @param func  The node constructor function
993  * @return The constructed ia32 node.
994  */
995 static ir_node *gen_unop(ir_node *node, ir_node *op, construct_unop_func *func,
996                          match_flags_t flags)
997 {
998         ir_graph *irg       = current_ir_graph;
999         dbg_info *dbgi      = get_irn_dbg_info(node);
1000         ir_node  *block     = get_nodes_block(node);
1001         ir_node  *new_block = be_transform_node(block);
1002         ir_node  *new_op;
1003         ir_node  *new_node;
1004
1005         assert(flags == 0 || flags == match_mode_neutral);
1006         if(flags & match_mode_neutral) {
1007                 op = ia32_skip_downconv(op);
1008         }
1009
1010         new_op   = be_transform_node(op);
1011         new_node = func(dbgi, irg, new_block, new_op);
1012
1013         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1014
1015         return new_node;
1016 }
1017
1018 static ir_node *create_lea_from_address(dbg_info *dbgi, ir_node *block,
1019                                         ia32_address_t *addr)
1020 {
1021         ir_graph *irg   = current_ir_graph;
1022         ir_node  *base  = addr->base;
1023         ir_node  *index = addr->index;
1024         ir_node  *res;
1025
1026         if(base == NULL) {
1027                 base = ia32_new_NoReg_gp(env_cg);
1028         } else {
1029                 base = be_transform_node(base);
1030         }
1031
1032         if(index == NULL) {
1033                 index = ia32_new_NoReg_gp(env_cg);
1034         } else {
1035                 index = be_transform_node(index);
1036         }
1037
1038         res = new_rd_ia32_Lea(dbgi, irg, block, base, index);
1039         set_address(res, addr);
1040
1041         return res;
1042 }
1043
1044 static int am_has_immediates(const ia32_address_t *addr)
1045 {
1046         return addr->offset != 0 || addr->symconst_ent != NULL
1047                 || addr->frame_entity || addr->use_frame;
1048 }
1049
1050 /**
1051  * Creates an ia32 Add.
1052  *
1053  * @return the created ia32 Add node
1054  */
1055 static ir_node *gen_Add(ir_node *node) {
1056         ir_graph *irg       = current_ir_graph;
1057         dbg_info *dbgi      = get_irn_dbg_info(node);
1058         ir_node  *block     = get_nodes_block(node);
1059         ir_node  *new_block = be_transform_node(block);
1060         ir_node  *op1       = get_Add_left(node);
1061         ir_node  *op2       = get_Add_right(node);
1062         ir_mode  *mode      = get_irn_mode(node);
1063         ir_node  *new_node;
1064         ir_node  *add_immediate_op;
1065         ia32_address_t       addr;
1066         ia32_address_mode_t  am;
1067
1068         if (mode_is_float(mode)) {
1069                 if (ia32_cg_config.use_sse2)
1070                         return gen_binop(node, op1, op2, new_rd_ia32_xAdd,
1071                                          match_commutative | match_am);
1072                 else
1073                         return gen_binop_x87_float(node, op1, op2, new_rd_ia32_vfadd,
1074                                                    match_commutative | match_am);
1075         }
1076
1077         ia32_mark_non_am(node);
1078
1079         op2 = ia32_skip_downconv(op2);
1080         op1 = ia32_skip_downconv(op1);
1081
1082         /**
1083          * Rules for an Add:
1084          *   0. Immediate Trees (example Add(Symconst, Const) -> Const)
1085          *   1. Add with immediate -> Lea
1086          *   2. Add with possible source address mode -> Add
1087          *   3. Otherwise -> Lea
1088          */
1089         memset(&addr, 0, sizeof(addr));
1090         ia32_create_address_mode(&addr, node, /*force=*/1);
1091         add_immediate_op = NULL;
1092         /* a constant? */
1093         if(addr.base == NULL && addr.index == NULL) {
1094                 new_node = new_rd_ia32_Const(dbgi, irg, new_block, addr.symconst_ent,
1095                                              addr.symconst_sign, addr.offset);
1096                 add_irn_dep(new_node, get_irg_frame(irg));
1097                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1098                 return new_node;
1099         }
1100         /* add with immediate? */
1101         if(addr.index == NULL) {
1102                 add_immediate_op = addr.base;
1103         } else if(addr.base == NULL && addr.scale == 0) {
1104                 add_immediate_op = addr.index;
1105         }
1106
1107         if(add_immediate_op != NULL) {
1108                 if(!am_has_immediates(&addr)) {
1109 #ifdef DEBUG_libfirm
1110                         ir_fprintf(stderr, "Optimisation warning Add x,0 (%+F) found\n",
1111                                            node);
1112 #endif
1113                         return be_transform_node(add_immediate_op);
1114                 }
1115
1116                 new_node = create_lea_from_address(dbgi, new_block, &addr);
1117                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1118                 return new_node;
1119         }
1120
1121         /* test if we can use source address mode */
1122         match_arguments(&am, block, op1, op2, NULL, match_commutative
1123                         | match_mode_neutral | match_am | match_immediate | match_try_am);
1124
1125         /* construct an Add with source address mode */
1126         if (am.op_type == ia32_AddrModeS) {
1127                 ia32_address_t *am_addr = &am.addr;
1128                 new_node = new_rd_ia32_Add(dbgi, irg, new_block, am_addr->base,
1129                                          am_addr->index, am_addr->mem, am.new_op1,
1130                                          am.new_op2);
1131                 set_am_attributes(new_node, &am);
1132                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1133
1134                 new_node = fix_mem_proj(new_node, &am);
1135
1136                 return new_node;
1137         }
1138
1139         /* otherwise construct a lea */
1140         new_node = create_lea_from_address(dbgi, new_block, &addr);
1141         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1142         return new_node;
1143 }
1144
1145 /**
1146  * Creates an ia32 Mul.
1147  *
1148  * @return the created ia32 Mul node
1149  */
1150 static ir_node *gen_Mul(ir_node *node) {
1151         ir_node *op1  = get_Mul_left(node);
1152         ir_node *op2  = get_Mul_right(node);
1153         ir_mode *mode = get_irn_mode(node);
1154
1155         if (mode_is_float(mode)) {
1156                 if (ia32_cg_config.use_sse2)
1157                         return gen_binop(node, op1, op2, new_rd_ia32_xMul,
1158                                          match_commutative | match_am);
1159                 else
1160                         return gen_binop_x87_float(node, op1, op2, new_rd_ia32_vfmul,
1161                                                    match_commutative | match_am);
1162         }
1163
1164         /* for the lower 32bit of the result it doesn't matter whether we use
1165          * signed or unsigned multiplication so we use IMul as it has fewer
1166          * constraints */
1167         return gen_binop(node, op1, op2, new_rd_ia32_IMul,
1168                          match_commutative | match_am | match_mode_neutral |
1169                          match_immediate | match_am_and_immediates);
1170 }
1171
1172 /**
1173  * Creates an ia32 Mulh.
1174  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
1175  * this result while Mul returns the lower 32 bit.
1176  *
1177  * @return the created ia32 Mulh node
1178  */
1179 static ir_node *gen_Mulh(ir_node *node)
1180 {
1181         ir_node  *block     = get_nodes_block(node);
1182         ir_node  *new_block = be_transform_node(block);
1183         ir_graph *irg       = current_ir_graph;
1184         dbg_info *dbgi      = get_irn_dbg_info(node);
1185         ir_mode  *mode      = get_irn_mode(node);
1186         ir_node  *op1       = get_Mulh_left(node);
1187         ir_node  *op2       = get_Mulh_right(node);
1188         ir_node  *proj_res_high;
1189         ir_node  *new_node;
1190         ia32_address_mode_t  am;
1191         ia32_address_t      *addr = &am.addr;
1192
1193         assert(!mode_is_float(mode) && "Mulh with float not supported");
1194         assert(get_mode_size_bits(mode) == 32);
1195
1196         match_arguments(&am, block, op1, op2, NULL, match_commutative | match_am);
1197
1198         if (mode_is_signed(mode)) {
1199                 new_node = new_rd_ia32_IMul1OP(dbgi, irg, new_block, addr->base,
1200                                                addr->index, addr->mem, am.new_op1,
1201                                                am.new_op2);
1202         } else {
1203                 new_node = new_rd_ia32_Mul(dbgi, irg, new_block, addr->base,
1204                                            addr->index, addr->mem, am.new_op1,
1205                                            am.new_op2);
1206         }
1207
1208         set_am_attributes(new_node, &am);
1209         /* we can't use source address mode anymore when using immediates */
1210         if(is_ia32_Immediate(am.new_op1) || is_ia32_Immediate(am.new_op2))
1211                 set_ia32_am_support(new_node, ia32_am_None, ia32_am_arity_none);
1212         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1213
1214         assert(get_irn_mode(new_node) == mode_T);
1215
1216         fix_mem_proj(new_node, &am);
1217
1218         assert(pn_ia32_IMul1OP_res_high == pn_ia32_Mul_res_high);
1219         proj_res_high = new_rd_Proj(dbgi, irg, block, new_node,
1220                                mode_Iu, pn_ia32_IMul1OP_res_high);
1221
1222         return proj_res_high;
1223 }
1224
1225
1226
1227 /**
1228  * Creates an ia32 And.
1229  *
1230  * @return The created ia32 And node
1231  */
1232 static ir_node *gen_And(ir_node *node) {
1233         ir_node *op1 = get_And_left(node);
1234         ir_node *op2 = get_And_right(node);
1235         assert(! mode_is_float(get_irn_mode(node)));
1236
1237         /* is it a zero extension? */
1238         if (is_Const(op2)) {
1239                 tarval   *tv    = get_Const_tarval(op2);
1240                 long      v     = get_tarval_long(tv);
1241
1242                 if (v == 0xFF || v == 0xFFFF) {
1243                         dbg_info *dbgi   = get_irn_dbg_info(node);
1244                         ir_node  *block  = get_nodes_block(node);
1245                         ir_mode  *src_mode;
1246                         ir_node  *res;
1247
1248                         if(v == 0xFF) {
1249                                 src_mode = mode_Bu;
1250                         } else {
1251                                 assert(v == 0xFFFF);
1252                                 src_mode = mode_Hu;
1253                         }
1254                         res = create_I2I_Conv(src_mode, mode_Iu, dbgi, block, op1, node);
1255
1256                         return res;
1257                 }
1258         }
1259
1260         return gen_binop(node, op1, op2, new_rd_ia32_And,
1261                          match_commutative | match_mode_neutral | match_am
1262                                          | match_immediate);
1263 }
1264
1265
1266
1267 /**
1268  * Creates an ia32 Or.
1269  *
1270  * @return The created ia32 Or node
1271  */
1272 static ir_node *gen_Or(ir_node *node) {
1273         ir_node *op1 = get_Or_left(node);
1274         ir_node *op2 = get_Or_right(node);
1275
1276         assert (! mode_is_float(get_irn_mode(node)));
1277         return gen_binop(node, op1, op2, new_rd_ia32_Or, match_commutative
1278                         | match_mode_neutral | match_am | match_immediate);
1279 }
1280
1281
1282
1283 /**
1284  * Creates an ia32 Eor.
1285  *
1286  * @return The created ia32 Eor node
1287  */
1288 static ir_node *gen_Eor(ir_node *node) {
1289         ir_node *op1 = get_Eor_left(node);
1290         ir_node *op2 = get_Eor_right(node);
1291
1292         assert(! mode_is_float(get_irn_mode(node)));
1293         return gen_binop(node, op1, op2, new_rd_ia32_Xor, match_commutative
1294                         | match_mode_neutral | match_am | match_immediate);
1295 }
1296
1297
1298 /**
1299  * Creates an ia32 Sub.
1300  *
1301  * @return The created ia32 Sub node
1302  */
1303 static ir_node *gen_Sub(ir_node *node) {
1304         ir_node  *op1  = get_Sub_left(node);
1305         ir_node  *op2  = get_Sub_right(node);
1306         ir_mode  *mode = get_irn_mode(node);
1307
1308         if (mode_is_float(mode)) {
1309                 if (ia32_cg_config.use_sse2)
1310                         return gen_binop(node, op1, op2, new_rd_ia32_xSub, match_am);
1311                 else
1312                         return gen_binop_x87_float(node, op1, op2, new_rd_ia32_vfsub,
1313                                                    match_am);
1314         }
1315
1316         if(is_Const(op2)) {
1317                 ir_fprintf(stderr, "Optimisation warning: found sub with const (%+F)\n",
1318                            node);
1319         }
1320
1321         return gen_binop(node, op1, op2, new_rd_ia32_Sub, match_mode_neutral
1322                         | match_am | match_immediate);
1323 }
1324
1325 /**
1326  * Generates an ia32 DivMod with additional infrastructure for the
1327  * register allocator if needed.
1328  */
1329 static ir_node *create_Div(ir_node *node)
1330 {
1331         ir_graph *irg       = current_ir_graph;
1332         dbg_info *dbgi      = get_irn_dbg_info(node);
1333         ir_node  *block     = get_nodes_block(node);
1334         ir_node  *new_block = be_transform_node(block);
1335         ir_node  *mem;
1336         ir_node  *new_mem;
1337         ir_node  *op1;
1338         ir_node  *op2;
1339         ir_node  *new_node;
1340         ir_mode  *mode;
1341         ir_node  *sign_extension;
1342         int       has_exc;
1343         ia32_address_mode_t  am;
1344         ia32_address_t      *addr = &am.addr;
1345
1346         /* the upper bits have random contents for smaller modes */
1347         has_exc = 0;
1348         switch (get_irn_opcode(node)) {
1349         case iro_Div:
1350                 op1     = get_Div_left(node);
1351                 op2     = get_Div_right(node);
1352                 mem     = get_Div_mem(node);
1353                 mode    = get_Div_resmode(node);
1354                 has_exc = be_get_Proj_for_pn(node, pn_Div_X_except) != NULL;
1355                 break;
1356         case iro_Mod:
1357                 op1     = get_Mod_left(node);
1358                 op2     = get_Mod_right(node);
1359                 mem     = get_Mod_mem(node);
1360                 mode    = get_Mod_resmode(node);
1361                 has_exc = be_get_Proj_for_pn(node, pn_Mod_X_except) != NULL;
1362                 break;
1363         case iro_DivMod:
1364                 op1     = get_DivMod_left(node);
1365                 op2     = get_DivMod_right(node);
1366                 mem     = get_DivMod_mem(node);
1367                 mode    = get_DivMod_resmode(node);
1368                 has_exc = be_get_Proj_for_pn(node, pn_DivMod_X_except) != NULL;
1369                 break;
1370         default:
1371                 panic("invalid divmod node %+F", node);
1372         }
1373
1374         match_arguments(&am, block, op1, op2, NULL, match_am);
1375
1376         if(!is_NoMem(mem)) {
1377                 new_mem = be_transform_node(mem);
1378                 if(!is_NoMem(addr->mem)) {
1379                         ir_node *in[2];
1380                         in[0] = new_mem;
1381                         in[1] = addr->mem;
1382                         new_mem = new_rd_Sync(dbgi, irg, new_block, 2, in);
1383                 }
1384         } else {
1385                 new_mem = addr->mem;
1386         }
1387
1388         if (mode_is_signed(mode)) {
1389                 ir_node *produceval = new_rd_ia32_ProduceVal(dbgi, irg, new_block);
1390                 add_irn_dep(produceval, get_irg_frame(irg));
1391                 sign_extension = new_rd_ia32_Cltd(dbgi, irg, new_block, am.new_op1,
1392                                                   produceval);
1393
1394                 new_node = new_rd_ia32_IDiv(dbgi, irg, new_block, addr->base,
1395                                             addr->index, new_mem, am.new_op1,
1396                                             sign_extension, am.new_op2);
1397         } else {
1398                 sign_extension = new_rd_ia32_Const(dbgi, irg, new_block, NULL, 0, 0);
1399                 add_irn_dep(sign_extension, get_irg_frame(irg));
1400
1401                 new_node = new_rd_ia32_Div(dbgi, irg, new_block, addr->base,
1402                                            addr->index, new_mem, am.new_op1,
1403                                            sign_extension, am.new_op2);
1404         }
1405
1406         set_ia32_exc_label(new_node, has_exc);
1407         set_irn_pinned(new_node, get_irn_pinned(node));
1408
1409         set_am_attributes(new_node, &am);
1410         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1411
1412         new_node = fix_mem_proj(new_node, &am);
1413
1414         return new_node;
1415 }
1416
1417
1418 static ir_node *gen_Mod(ir_node *node) {
1419         return create_Div(node);
1420 }
1421
1422 static ir_node *gen_Div(ir_node *node) {
1423         return create_Div(node);
1424 }
1425
1426 static ir_node *gen_DivMod(ir_node *node) {
1427         return create_Div(node);
1428 }
1429
1430
1431
1432 /**
1433  * Creates an ia32 floating Div.
1434  *
1435  * @return The created ia32 xDiv node
1436  */
1437 static ir_node *gen_Quot(ir_node *node)
1438 {
1439         ir_node  *op1     = get_Quot_left(node);
1440         ir_node  *op2     = get_Quot_right(node);
1441
1442         if (ia32_cg_config.use_sse2) {
1443                 return gen_binop(node, op1, op2, new_rd_ia32_xDiv, match_am);
1444         } else {
1445                 return gen_binop_x87_float(node, op1, op2, new_rd_ia32_vfdiv, match_am);
1446         }
1447 }
1448
1449
1450 /**
1451  * Creates an ia32 Shl.
1452  *
1453  * @return The created ia32 Shl node
1454  */
1455 static ir_node *gen_Shl(ir_node *node) {
1456         ir_node *left  = get_Shl_left(node);
1457         ir_node *right = get_Shl_right(node);
1458
1459         return gen_shift_binop(node, left, right, new_rd_ia32_Shl,
1460                                match_mode_neutral | match_immediate);
1461 }
1462
1463 /**
1464  * Creates an ia32 Shr.
1465  *
1466  * @return The created ia32 Shr node
1467  */
1468 static ir_node *gen_Shr(ir_node *node) {
1469         ir_node *left  = get_Shr_left(node);
1470         ir_node *right = get_Shr_right(node);
1471
1472         return gen_shift_binop(node, left, right, new_rd_ia32_Shr, match_immediate);
1473 }
1474
1475
1476
1477 /**
1478  * Creates an ia32 Sar.
1479  *
1480  * @return The created ia32 Shrs node
1481  */
1482 static ir_node *gen_Shrs(ir_node *node) {
1483         ir_node *left  = get_Shrs_left(node);
1484         ir_node *right = get_Shrs_right(node);
1485         ir_mode *mode  = get_irn_mode(node);
1486
1487         if(is_Const(right) && mode == mode_Is) {
1488                 tarval *tv = get_Const_tarval(right);
1489                 long val = get_tarval_long(tv);
1490                 if(val == 31) {
1491                         /* this is a sign extension */
1492                         ir_graph *irg    = current_ir_graph;
1493                         dbg_info *dbgi   = get_irn_dbg_info(node);
1494                         ir_node  *block  = be_transform_node(get_nodes_block(node));
1495                         ir_node  *op     = left;
1496                         ir_node  *new_op = be_transform_node(op);
1497                         ir_node  *pval   = new_rd_ia32_ProduceVal(dbgi, irg, block);
1498                         add_irn_dep(pval, get_irg_frame(irg));
1499
1500                         return new_rd_ia32_Cltd(dbgi, irg, block, new_op, pval);
1501                 }
1502         }
1503
1504         /* 8 or 16 bit sign extension? */
1505         if(is_Const(right) && is_Shl(left) && mode == mode_Is) {
1506                 ir_node *shl_left  = get_Shl_left(left);
1507                 ir_node *shl_right = get_Shl_right(left);
1508                 if(is_Const(shl_right)) {
1509                         tarval *tv1 = get_Const_tarval(right);
1510                         tarval *tv2 = get_Const_tarval(shl_right);
1511                         if(tv1 == tv2 && tarval_is_long(tv1)) {
1512                                 long val = get_tarval_long(tv1);
1513                                 if(val == 16 || val == 24) {
1514                                         dbg_info *dbgi   = get_irn_dbg_info(node);
1515                                         ir_node  *block  = get_nodes_block(node);
1516                                         ir_mode  *src_mode;
1517                                         ir_node  *res;
1518
1519                                         if(val == 24) {
1520                                                 src_mode = mode_Bs;
1521                                         } else {
1522                                                 assert(val == 16);
1523                                                 src_mode = mode_Hs;
1524                                         }
1525                                         res = create_I2I_Conv(src_mode, mode_Is, dbgi, block,
1526                                                               shl_left, node);
1527
1528                                         return res;
1529                                 }
1530                         }
1531                 }
1532         }
1533
1534         return gen_shift_binop(node, left, right, new_rd_ia32_Sar, match_immediate);
1535 }
1536
1537
1538
1539 /**
1540  * Creates an ia32 RotL.
1541  *
1542  * @param op1   The first operator
1543  * @param op2   The second operator
1544  * @return The created ia32 RotL node
1545  */
1546 static ir_node *gen_RotL(ir_node *node, ir_node *op1, ir_node *op2) {
1547         return gen_shift_binop(node, op1, op2, new_rd_ia32_Rol, match_immediate);
1548 }
1549
1550
1551
1552 /**
1553  * Creates an ia32 RotR.
1554  * NOTE: There is no RotR with immediate because this would always be a RotL
1555  *       "imm-mode_size_bits" which can be pre-calculated.
1556  *
1557  * @param op1   The first operator
1558  * @param op2   The second operator
1559  * @return The created ia32 RotR node
1560  */
1561 static ir_node *gen_RotR(ir_node *node, ir_node *op1, ir_node *op2) {
1562         return gen_shift_binop(node, op1, op2, new_rd_ia32_Ror, match_immediate);
1563 }
1564
1565
1566
1567 /**
1568  * Creates an ia32 RotR or RotL (depending on the found pattern).
1569  *
1570  * @return The created ia32 RotL or RotR node
1571  */
1572 static ir_node *gen_Rot(ir_node *node) {
1573         ir_node *rotate = NULL;
1574         ir_node *op1    = get_Rot_left(node);
1575         ir_node *op2    = get_Rot_right(node);
1576
1577         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1578                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1579                  that means we can create a RotR instead of an Add and a RotL */
1580
1581         if (get_irn_op(op2) == op_Add) {
1582                 ir_node *add = op2;
1583                 ir_node *left = get_Add_left(add);
1584                 ir_node *right = get_Add_right(add);
1585                 if (is_Const(right)) {
1586                         tarval  *tv   = get_Const_tarval(right);
1587                         ir_mode *mode = get_irn_mode(node);
1588                         long     bits = get_mode_size_bits(mode);
1589
1590                         if (get_irn_op(left) == op_Minus &&
1591                                         tarval_is_long(tv)       &&
1592                                         get_tarval_long(tv) == bits &&
1593                                         bits                == 32)
1594                         {
1595                                 DB((dbg, LEVEL_1, "RotL into RotR ... "));
1596                                 rotate = gen_RotR(node, op1, get_Minus_op(left));
1597                         }
1598                 }
1599         }
1600
1601         if (rotate == NULL) {
1602                 rotate = gen_RotL(node, op1, op2);
1603         }
1604
1605         return rotate;
1606 }
1607
1608
1609
1610 /**
1611  * Transforms a Minus node.
1612  *
1613  * @return The created ia32 Minus node
1614  */
1615 static ir_node *gen_Minus(ir_node *node)
1616 {
1617         ir_node   *op    = get_Minus_op(node);
1618         ir_node   *block = be_transform_node(get_nodes_block(node));
1619         ir_graph  *irg   = current_ir_graph;
1620         dbg_info  *dbgi  = get_irn_dbg_info(node);
1621         ir_mode   *mode  = get_irn_mode(node);
1622         ir_entity *ent;
1623         ir_node   *new_node;
1624         int        size;
1625
1626         if (mode_is_float(mode)) {
1627                 ir_node *new_op = be_transform_node(op);
1628                 if (ia32_cg_config.use_sse2) {
1629                         /* TODO: non-optimal... if we have many xXors, then we should
1630                          * rather create a load for the const and use that instead of
1631                          * several AM nodes... */
1632                         ir_node *noreg_gp  = ia32_new_NoReg_gp(env_cg);
1633                         ir_node *noreg_xmm = ia32_new_NoReg_xmm(env_cg);
1634                         ir_node *nomem     = new_rd_NoMem(irg);
1635
1636                         new_node = new_rd_ia32_xXor(dbgi, irg, block, noreg_gp, noreg_gp,
1637                                                     nomem, new_op, noreg_xmm);
1638
1639                         size = get_mode_size_bits(mode);
1640                         ent  = ia32_gen_fp_known_const(size == 32 ? ia32_SSIGN : ia32_DSIGN);
1641
1642                         set_ia32_am_sc(new_node, ent);
1643                         set_ia32_op_type(new_node, ia32_AddrModeS);
1644                         set_ia32_ls_mode(new_node, mode);
1645                 } else {
1646                         new_node = new_rd_ia32_vfchs(dbgi, irg, block, new_op);
1647                 }
1648         } else {
1649                 new_node = gen_unop(node, op, new_rd_ia32_Neg, match_mode_neutral);
1650         }
1651
1652         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1653
1654         return new_node;
1655 }
1656
1657 /**
1658  * Transforms a Not node.
1659  *
1660  * @return The created ia32 Not node
1661  */
1662 static ir_node *gen_Not(ir_node *node) {
1663         ir_node *op   = get_Not_op(node);
1664
1665         assert(get_irn_mode(node) != mode_b); /* should be lowered already */
1666         assert (! mode_is_float(get_irn_mode(node)));
1667
1668         return gen_unop(node, op, new_rd_ia32_Not, match_mode_neutral);
1669 }
1670
1671
1672
1673 /**
1674  * Transforms an Abs node.
1675  *
1676  * @return The created ia32 Abs node
1677  */
1678 static ir_node *gen_Abs(ir_node *node)
1679 {
1680         ir_node   *block     = get_nodes_block(node);
1681         ir_node   *new_block = be_transform_node(block);
1682         ir_node   *op        = get_Abs_op(node);
1683         ir_graph  *irg       = current_ir_graph;
1684         dbg_info  *dbgi      = get_irn_dbg_info(node);
1685         ir_mode   *mode      = get_irn_mode(node);
1686         ir_node   *noreg_gp  = ia32_new_NoReg_gp(env_cg);
1687         ir_node   *nomem     = new_NoMem();
1688         ir_node   *new_op;
1689         ir_node   *new_node;
1690         int        size;
1691         ir_entity *ent;
1692
1693         if (mode_is_float(mode)) {
1694                 new_op = be_transform_node(op);
1695
1696                 if (ia32_cg_config.use_sse2) {
1697                         ir_node *noreg_fp = ia32_new_NoReg_xmm(env_cg);
1698                         new_node = new_rd_ia32_xAnd(dbgi,irg, new_block, noreg_gp, noreg_gp,
1699                                                     nomem, new_op, noreg_fp);
1700
1701                         size = get_mode_size_bits(mode);
1702                         ent  = ia32_gen_fp_known_const(size == 32 ? ia32_SABS : ia32_DABS);
1703
1704                         set_ia32_am_sc(new_node, ent);
1705
1706                         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1707
1708                         set_ia32_op_type(new_node, ia32_AddrModeS);
1709                         set_ia32_ls_mode(new_node, mode);
1710                 } else {
1711                         new_node = new_rd_ia32_vfabs(dbgi, irg, new_block, new_op);
1712                         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1713                 }
1714         } else {
1715                 ir_node *xor, *pval, *sign_extension;
1716
1717                 if (get_mode_size_bits(mode) == 32) {
1718                         new_op = be_transform_node(op);
1719                 } else {
1720                         new_op = create_I2I_Conv(mode, mode_Is, dbgi, block, op, node);
1721                 }
1722
1723                 pval           = new_rd_ia32_ProduceVal(dbgi, irg, new_block);
1724                 sign_extension = new_rd_ia32_Cltd(dbgi, irg, new_block,
1725                                                            new_op, pval);
1726
1727                 add_irn_dep(pval, get_irg_frame(irg));
1728                 SET_IA32_ORIG_NODE(sign_extension,ia32_get_old_node_name(env_cg, node));
1729
1730                 xor = new_rd_ia32_Xor(dbgi, irg, new_block, noreg_gp, noreg_gp,
1731                                       nomem, new_op, sign_extension);
1732                 SET_IA32_ORIG_NODE(xor, ia32_get_old_node_name(env_cg, node));
1733
1734                 new_node = new_rd_ia32_Sub(dbgi, irg, new_block, noreg_gp, noreg_gp,
1735                                            nomem, xor, sign_extension);
1736                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1737         }
1738
1739         return new_node;
1740 }
1741
1742 static ir_node *get_flags_node(ir_node *node, pn_Cmp *pnc_out)
1743 {
1744         ir_graph *irg = current_ir_graph;
1745         ir_node  *flags;
1746         ir_node  *new_op;
1747         ir_node  *noreg;
1748         ir_node  *nomem;
1749         ir_node  *new_block;
1750         dbg_info *dbgi;
1751
1752         /* we have a Cmp as input */
1753         if(is_Proj(node)) {
1754                 ir_node *pred = get_Proj_pred(node);
1755                 if(is_Cmp(pred)) {
1756                         flags    = be_transform_node(pred);
1757                         *pnc_out = get_Proj_proj(node);
1758                         return flags;
1759                 }
1760         }
1761
1762         /* a mode_b value, we have to compare it against 0 */
1763         dbgi      = get_irn_dbg_info(node);
1764         new_block = be_transform_node(get_nodes_block(node));
1765         new_op    = be_transform_node(node);
1766         noreg     = ia32_new_NoReg_gp(env_cg);
1767         nomem     = new_NoMem();
1768         flags     = new_rd_ia32_Test(dbgi, irg, new_block, noreg, noreg, nomem,
1769                                      new_op, new_op, 0, 0);
1770         *pnc_out  = pn_Cmp_Lg;
1771         return flags;
1772 }
1773
1774 /**
1775  * Transforms a Load.
1776  *
1777  * @return the created ia32 Load node
1778  */
1779 static ir_node *gen_Load(ir_node *node) {
1780         ir_node  *old_block = get_nodes_block(node);
1781         ir_node  *block   = be_transform_node(old_block);
1782         ir_node  *ptr     = get_Load_ptr(node);
1783         ir_node  *mem     = get_Load_mem(node);
1784         ir_node  *new_mem = be_transform_node(mem);
1785         ir_node  *base;
1786         ir_node  *index;
1787         ir_graph *irg     = current_ir_graph;
1788         dbg_info *dbgi    = get_irn_dbg_info(node);
1789         ir_node  *noreg   = ia32_new_NoReg_gp(env_cg);
1790         ir_mode  *mode    = get_Load_mode(node);
1791         ir_mode  *res_mode;
1792         ir_node  *new_node;
1793         ia32_address_t addr;
1794
1795         /* construct load address */
1796         memset(&addr, 0, sizeof(addr));
1797         ia32_create_address_mode(&addr, ptr, /*force=*/0);
1798         base  = addr.base;
1799         index = addr.index;
1800
1801         if(base == NULL) {
1802                 base = noreg;
1803         } else {
1804                 base = be_transform_node(base);
1805         }
1806
1807         if(index == NULL) {
1808                 index = noreg;
1809         } else {
1810                 index = be_transform_node(index);
1811         }
1812
1813         if (mode_is_float(mode)) {
1814                 if (ia32_cg_config.use_sse2) {
1815                         new_node = new_rd_ia32_xLoad(dbgi, irg, block, base, index, new_mem,
1816                                                      mode);
1817                         res_mode = mode_xmm;
1818                 } else {
1819                         new_node = new_rd_ia32_vfld(dbgi, irg, block, base, index, new_mem,
1820                                                     mode);
1821                         res_mode = mode_vfp;
1822                 }
1823         } else {
1824                 assert(mode != mode_b);
1825
1826                 /* create a conv node with address mode for smaller modes */
1827                 if(get_mode_size_bits(mode) < 32) {
1828                         new_node = new_rd_ia32_Conv_I2I(dbgi, irg, block, base, index,
1829                                                         new_mem, noreg, mode);
1830                 } else {
1831                         new_node = new_rd_ia32_Load(dbgi, irg, block, base, index, new_mem);
1832                 }
1833                 res_mode = mode_Iu;
1834         }
1835
1836         set_irn_pinned(new_node, get_irn_pinned(node));
1837         set_ia32_op_type(new_node, ia32_AddrModeS);
1838         set_ia32_ls_mode(new_node, mode);
1839         set_address(new_node, &addr);
1840
1841         if(get_irn_pinned(node) == op_pin_state_floats) {
1842                 add_ia32_flags(new_node, arch_irn_flags_rematerializable);
1843         }
1844
1845         /* make sure we are scheduled behind the initial IncSP/Barrier
1846          * to avoid spills being placed before it
1847          */
1848         if (block == get_irg_start_block(irg)) {
1849                 add_irn_dep(new_node, get_irg_frame(irg));
1850         }
1851
1852         set_ia32_exc_label(new_node,
1853                            be_get_Proj_for_pn(node, pn_Load_X_except) != NULL);
1854         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1855
1856         return new_node;
1857 }
1858
1859 static int use_dest_am(ir_node *block, ir_node *node, ir_node *mem,
1860                        ir_node *ptr, ir_node *other)
1861 {
1862         ir_node *load;
1863
1864         if(!is_Proj(node))
1865                 return 0;
1866
1867         /* we only use address mode if we're the only user of the load */
1868         if(get_irn_n_edges(node) > 1)
1869                 return 0;
1870
1871         load = get_Proj_pred(node);
1872         if(!is_Load(load))
1873                 return 0;
1874         if(get_nodes_block(load) != block)
1875                 return 0;
1876
1877         /* Store should be attached to the load */
1878         if(!is_Proj(mem) || get_Proj_pred(mem) != load)
1879                 return 0;
1880         /* store should have the same pointer as the load */
1881         if(get_Load_ptr(load) != ptr)
1882                 return 0;
1883
1884         /* don't do AM if other node inputs depend on the load (via mem-proj) */
1885         if(other != NULL && get_nodes_block(other) == block
1886                         && heights_reachable_in_block(heights, other, load))
1887                 return 0;
1888
1889         return 1;
1890 }
1891
1892 static ir_node *dest_am_binop(ir_node *node, ir_node *op1, ir_node *op2,
1893                               ir_node *mem, ir_node *ptr, ir_mode *mode,
1894                               construct_binop_dest_func *func,
1895                               construct_binop_dest_func *func8bit,
1896                                                           match_flags_t flags)
1897 {
1898         ir_node  *src_block = get_nodes_block(node);
1899         ir_node  *block;
1900         ir_node  *noreg_gp  = ia32_new_NoReg_gp(env_cg);
1901         ir_graph *irg      = current_ir_graph;
1902         dbg_info *dbgi;
1903         ir_node  *new_node;
1904         ir_node  *new_op;
1905         int       commutative;
1906         ia32_address_mode_t  am;
1907         ia32_address_t      *addr = &am.addr;
1908         memset(&am, 0, sizeof(am));
1909
1910         assert(flags & match_dest_am);
1911         assert(flags & match_immediate); /* there is no destam node without... */
1912         commutative = (flags & match_commutative) != 0;
1913
1914         if(use_dest_am(src_block, op1, mem, ptr, op2)) {
1915                 build_address(&am, op1);
1916                 new_op = create_immediate_or_transform(op2, 0);
1917         } else if(commutative && use_dest_am(src_block, op2, mem, ptr, op1)) {
1918                 build_address(&am, op2);
1919                 new_op = create_immediate_or_transform(op1, 0);
1920         } else {
1921                 return NULL;
1922         }
1923
1924         if(addr->base == NULL)
1925                 addr->base = noreg_gp;
1926         if(addr->index == NULL)
1927                 addr->index = noreg_gp;
1928         if(addr->mem == NULL)
1929                 addr->mem = new_NoMem();
1930
1931         dbgi  = get_irn_dbg_info(node);
1932         block = be_transform_node(src_block);
1933         if(get_mode_size_bits(mode) == 8) {
1934                 new_node = func8bit(dbgi, irg, block, addr->base, addr->index,
1935                                     addr->mem, new_op);
1936         } else {
1937                 new_node = func(dbgi, irg, block, addr->base, addr->index, addr->mem,
1938                                 new_op);
1939         }
1940         set_address(new_node, addr);
1941         set_ia32_op_type(new_node, ia32_AddrModeD);
1942         set_ia32_ls_mode(new_node, mode);
1943         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1944
1945         return new_node;
1946 }
1947
1948 static ir_node *dest_am_unop(ir_node *node, ir_node *op, ir_node *mem,
1949                              ir_node *ptr, ir_mode *mode,
1950                              construct_unop_dest_func *func)
1951 {
1952         ir_graph *irg      = current_ir_graph;
1953         ir_node *src_block = get_nodes_block(node);
1954         ir_node *block;
1955         dbg_info *dbgi;
1956         ir_node *new_node;
1957         ia32_address_mode_t  am;
1958         ia32_address_t *addr = &am.addr;
1959         memset(&am, 0, sizeof(am));
1960
1961         if(!use_dest_am(src_block, op, mem, ptr, NULL))
1962                 return NULL;
1963
1964         build_address(&am, op);
1965
1966         dbgi     = get_irn_dbg_info(node);
1967         block    = be_transform_node(src_block);
1968         new_node = func(dbgi, irg, block, addr->base, addr->index, addr->mem);
1969         set_address(new_node, addr);
1970         set_ia32_op_type(new_node, ia32_AddrModeD);
1971         set_ia32_ls_mode(new_node, mode);
1972         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
1973
1974         return new_node;
1975 }
1976
1977 static ir_node *try_create_SetMem(ir_node *node, ir_node *ptr, ir_node *mem) {
1978         ir_mode  *mode        = get_irn_mode(node);
1979         ir_node  *psi_true    = get_Psi_val(node, 0);
1980         ir_node  *psi_default = get_Psi_default(node);
1981         ir_graph *irg;
1982         ir_node  *cond;
1983         ir_node  *new_mem;
1984         dbg_info *dbgi;
1985         ir_node  *block;
1986         ir_node  *new_block;
1987         ir_node  *flags;
1988         ir_node  *new_node;
1989         int       negated;
1990         pn_Cmp    pnc;
1991         ia32_address_t addr;
1992
1993         if(get_mode_size_bits(mode) != 8)
1994                 return NULL;
1995
1996         if(is_Const_1(psi_true) && is_Const_0(psi_default)) {
1997                 negated = 0;
1998         } else if(is_Const_0(psi_true) && is_Const_1(psi_default)) {
1999                 negated = 1;
2000         } else {
2001                 return NULL;
2002         }
2003
2004         build_address_ptr(&addr, ptr, mem);
2005
2006         irg       = current_ir_graph;
2007         dbgi      = get_irn_dbg_info(node);
2008         block     = get_nodes_block(node);
2009         new_block = be_transform_node(block);
2010         cond      = get_Psi_cond(node, 0);
2011         flags     = get_flags_node(cond, &pnc);
2012         new_mem   = be_transform_node(mem);
2013         new_node  = new_rd_ia32_SetMem(dbgi, irg, new_block, addr.base,
2014                                        addr.index, addr.mem, flags, pnc, negated);
2015         set_address(new_node, &addr);
2016         set_ia32_op_type(new_node, ia32_AddrModeD);
2017         set_ia32_ls_mode(new_node, mode);
2018         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2019
2020         return new_node;
2021 }
2022
2023 static ir_node *try_create_dest_am(ir_node *node) {
2024         ir_node  *val  = get_Store_value(node);
2025         ir_node  *mem  = get_Store_mem(node);
2026         ir_node  *ptr  = get_Store_ptr(node);
2027         ir_mode  *mode = get_irn_mode(val);
2028         int       bits = get_mode_size_bits(mode);
2029         ir_node  *op1;
2030         ir_node  *op2;
2031         ir_node  *new_node;
2032
2033         /* handle only GP modes for now... */
2034         if(!mode_needs_gp_reg(mode))
2035                 return NULL;
2036
2037         while(1) {
2038                 /* store must be the only user of the val node */
2039                 if(get_irn_n_edges(val) > 1)
2040                         return NULL;
2041                 /* skip pointless convs */
2042                 if(is_Conv(val)) {
2043                         ir_node *conv_op   = get_Conv_op(val);
2044                         ir_mode *pred_mode = get_irn_mode(conv_op);
2045                         if(pred_mode == mode_b || bits <= get_mode_size_bits(pred_mode)) {
2046                                 val = conv_op;
2047                                 continue;
2048                         }
2049                 }
2050                 break;
2051         }
2052
2053         /* value must be in the same block */
2054         if(get_nodes_block(node) != get_nodes_block(val))
2055                 return NULL;
2056
2057         switch(get_irn_opcode(val)) {
2058         case iro_Add:
2059                 op1      = get_Add_left(val);
2060                 op2      = get_Add_right(val);
2061                 if(is_Const_1(op2)) {
2062                         new_node = dest_am_unop(val, op1, mem, ptr, mode,
2063                                                 new_rd_ia32_IncMem);
2064                         break;
2065                 } else if(is_Const_Minus_1(op2)) {
2066                         new_node = dest_am_unop(val, op1, mem, ptr, mode,
2067                                                 new_rd_ia32_DecMem);
2068                         break;
2069                 }
2070                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2071                                          new_rd_ia32_AddMem, new_rd_ia32_AddMem8Bit,
2072                                          match_dest_am | match_commutative |
2073                                          match_immediate);
2074                 break;
2075         case iro_Sub:
2076                 op1      = get_Sub_left(val);
2077                 op2      = get_Sub_right(val);
2078                 if(is_Const(op2)) {
2079                         ir_fprintf(stderr, "Optimisation warning: not-normalize sub ,C"
2080                                    "found\n");
2081                 }
2082                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2083                                          new_rd_ia32_SubMem, new_rd_ia32_SubMem8Bit,
2084                                          match_dest_am | match_immediate |
2085                                          match_immediate);
2086                 break;
2087         case iro_And:
2088                 op1      = get_And_left(val);
2089                 op2      = get_And_right(val);
2090                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2091                                          new_rd_ia32_AndMem, new_rd_ia32_AndMem8Bit,
2092                                          match_dest_am | match_commutative |
2093                                          match_immediate);
2094                 break;
2095         case iro_Or:
2096                 op1      = get_Or_left(val);
2097                 op2      = get_Or_right(val);
2098                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2099                                          new_rd_ia32_OrMem, new_rd_ia32_OrMem8Bit,
2100                                          match_dest_am | match_commutative |
2101                                          match_immediate);
2102                 break;
2103         case iro_Eor:
2104                 op1      = get_Eor_left(val);
2105                 op2      = get_Eor_right(val);
2106                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2107                                          new_rd_ia32_XorMem, new_rd_ia32_XorMem8Bit,
2108                                          match_dest_am | match_commutative |
2109                                          match_immediate);
2110                 break;
2111         case iro_Shl:
2112                 op1      = get_Shl_left(val);
2113                 op2      = get_Shl_right(val);
2114                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2115                                          new_rd_ia32_ShlMem, new_rd_ia32_ShlMem,
2116                                          match_dest_am | match_immediate);
2117                 break;
2118         case iro_Shr:
2119                 op1      = get_Shr_left(val);
2120                 op2      = get_Shr_right(val);
2121                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2122                                          new_rd_ia32_ShrMem, new_rd_ia32_ShrMem,
2123                                          match_dest_am | match_immediate);
2124                 break;
2125         case iro_Shrs:
2126                 op1      = get_Shrs_left(val);
2127                 op2      = get_Shrs_right(val);
2128                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2129                                          new_rd_ia32_SarMem, new_rd_ia32_SarMem,
2130                                          match_dest_am | match_immediate);
2131                 break;
2132         case iro_Rot:
2133                 op1      = get_Rot_left(val);
2134                 op2      = get_Rot_right(val);
2135                 new_node = dest_am_binop(val, op1, op2, mem, ptr, mode,
2136                                          new_rd_ia32_RolMem, new_rd_ia32_RolMem,
2137                                          match_dest_am | match_immediate);
2138                 break;
2139         /* TODO: match ROR patterns... */
2140         case iro_Psi:
2141                 new_node = try_create_SetMem(val, ptr, mem);
2142                 break;
2143         case iro_Minus:
2144                 op1      = get_Minus_op(val);
2145                 new_node = dest_am_unop(val, op1, mem, ptr, mode, new_rd_ia32_NegMem);
2146                 break;
2147         case iro_Not:
2148                 /* should be lowered already */
2149                 assert(mode != mode_b);
2150                 op1      = get_Not_op(val);
2151                 new_node = dest_am_unop(val, op1, mem, ptr, mode, new_rd_ia32_NotMem);
2152                 break;
2153         default:
2154                 return NULL;
2155         }
2156
2157         if(new_node != NULL) {
2158                 if(get_irn_pinned(new_node) != op_pin_state_pinned &&
2159                                 get_irn_pinned(node) == op_pin_state_pinned) {
2160                         set_irn_pinned(new_node, op_pin_state_pinned);
2161                 }
2162         }
2163
2164         return new_node;
2165 }
2166
2167 static int is_float_to_int32_conv(const ir_node *node)
2168 {
2169         ir_mode  *mode = get_irn_mode(node);
2170         ir_node  *conv_op;
2171         ir_mode  *conv_mode;
2172
2173         if(get_mode_size_bits(mode) != 32 || !mode_needs_gp_reg(mode))
2174                 return 0;
2175
2176         if(!is_Conv(node))
2177                 return 0;
2178         conv_op   = get_Conv_op(node);
2179         conv_mode = get_irn_mode(conv_op);
2180
2181         if(!mode_is_float(conv_mode))
2182                 return 0;
2183
2184         return 1;
2185 }
2186
2187 /**
2188  * Transforms a Store.
2189  *
2190  * @return the created ia32 Store node
2191  */
2192 static ir_node *gen_Store(ir_node *node)
2193 {
2194         ir_node  *block     = get_nodes_block(node);
2195         ir_node  *new_block = be_transform_node(block);
2196         ir_node  *ptr       = get_Store_ptr(node);
2197         ir_node  *val       = get_Store_value(node);
2198         ir_node  *mem       = get_Store_mem(node);
2199         ir_graph *irg       = current_ir_graph;
2200         dbg_info *dbgi      = get_irn_dbg_info(node);
2201         ir_node  *noreg     = ia32_new_NoReg_gp(env_cg);
2202         ir_mode  *mode      = get_irn_mode(val);
2203         ir_node  *new_val;
2204         ir_node  *new_node;
2205         ia32_address_t addr;
2206
2207         /* check for destination address mode */
2208         new_node = try_create_dest_am(node);
2209         if(new_node != NULL)
2210                 return new_node;
2211
2212         /* construct store address */
2213         memset(&addr, 0, sizeof(addr));
2214         ia32_create_address_mode(&addr, ptr, /*force=*/0);
2215
2216         if(addr.base == NULL) {
2217                 addr.base = noreg;
2218         } else {
2219                 addr.base = be_transform_node(addr.base);
2220         }
2221
2222         if(addr.index == NULL) {
2223                 addr.index = noreg;
2224         } else {
2225                 addr.index = be_transform_node(addr.index);
2226         }
2227         addr.mem = be_transform_node(mem);
2228
2229         if (mode_is_float(mode)) {
2230                 /* convs (and strict-convs) before stores are unnecessary if the mode
2231                    is the same */
2232                 while(is_Conv(val) && mode == get_irn_mode(get_Conv_op(val))) {
2233                         val = get_Conv_op(val);
2234                 }
2235                 new_val = be_transform_node(val);
2236                 if (ia32_cg_config.use_sse2) {
2237                         new_node = new_rd_ia32_xStore(dbgi, irg, new_block, addr.base,
2238                                                       addr.index, addr.mem, new_val);
2239                 } else {
2240                         new_node = new_rd_ia32_vfst(dbgi, irg, new_block, addr.base,
2241                                                     addr.index, addr.mem, new_val, mode);
2242                 }
2243         } else if(is_float_to_int32_conv(val)) {
2244                 ir_node *trunc_mode = ia32_new_Fpu_truncate(env_cg);
2245                 val = get_Conv_op(val);
2246
2247                 /* convs (and strict-convs) before stores are unnecessary if the mode
2248                    is the same */
2249                 while(is_Conv(val) && mode == get_irn_mode(get_Conv_op(val))) {
2250                         val = get_Conv_op(val);
2251                 }
2252                 new_val = be_transform_node(val);
2253
2254                 new_node = new_rd_ia32_vfist(dbgi, irg, new_block, addr.base,
2255                                              addr.index, addr.mem, new_val, trunc_mode);
2256         } else {
2257                 new_val = create_immediate_or_transform(val, 0);
2258                 assert(mode != mode_b);
2259
2260                 if (get_mode_size_bits(mode) == 8) {
2261                         new_node = new_rd_ia32_Store8Bit(dbgi, irg, new_block, addr.base,
2262                                                          addr.index, addr.mem, new_val);
2263                 } else {
2264                         new_node = new_rd_ia32_Store(dbgi, irg, new_block, addr.base,
2265                                                      addr.index, addr.mem, new_val);
2266                 }
2267         }
2268
2269         set_irn_pinned(new_node, get_irn_pinned(node));
2270         set_ia32_op_type(new_node, ia32_AddrModeD);
2271         set_ia32_ls_mode(new_node, mode);
2272
2273         set_ia32_exc_label(new_node,
2274                            be_get_Proj_for_pn(node, pn_Store_X_except) != NULL);
2275         set_address(new_node, &addr);
2276         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2277
2278         return new_node;
2279 }
2280
2281 static ir_node *create_Switch(ir_node *node)
2282 {
2283         ir_graph *irg        = current_ir_graph;
2284         dbg_info *dbgi       = get_irn_dbg_info(node);
2285         ir_node  *block      = be_transform_node(get_nodes_block(node));
2286         ir_node  *sel        = get_Cond_selector(node);
2287         ir_node  *new_sel    = be_transform_node(sel);
2288         int       switch_min = INT_MAX;
2289         int       switch_max = INT_MIN;
2290         long      default_pn = get_Cond_defaultProj(node);
2291         ir_node  *new_node;
2292         const ir_edge_t *edge;
2293
2294         assert(get_mode_size_bits(get_irn_mode(sel)) == 32);
2295
2296         /* determine the smallest switch case value */
2297         foreach_out_edge(node, edge) {
2298                 ir_node *proj = get_edge_src_irn(edge);
2299                 long     pn   = get_Proj_proj(proj);
2300                 if(pn == default_pn)
2301                         continue;
2302
2303                 if(pn < switch_min)
2304                         switch_min = pn;
2305                 if(pn > switch_max)
2306                         switch_max = pn;
2307         }
2308
2309         if((unsigned) (switch_max - switch_min) > 256000) {
2310                 panic("Size of switch %+F bigger than 256000", node);
2311         }
2312
2313         if (switch_min != 0) {
2314                 ir_node *noreg = ia32_new_NoReg_gp(env_cg);
2315
2316                 /* if smallest switch case is not 0 we need an additional sub */
2317                 new_sel = new_rd_ia32_Lea(dbgi, irg, block, new_sel, noreg);
2318                 add_ia32_am_offs_int(new_sel, -switch_min);
2319                 set_ia32_op_type(new_sel, ia32_AddrModeS);
2320
2321                 SET_IA32_ORIG_NODE(new_sel, ia32_get_old_node_name(env_cg, node));
2322         }
2323
2324         new_node = new_rd_ia32_SwitchJmp(dbgi, irg, block, new_sel, default_pn);
2325         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2326
2327         return new_node;
2328 }
2329
2330 static ir_node *gen_Cond(ir_node *node) {
2331         ir_node  *block     = get_nodes_block(node);
2332         ir_node  *new_block = be_transform_node(block);
2333         ir_graph *irg       = current_ir_graph;
2334         dbg_info *dbgi      = get_irn_dbg_info(node);
2335         ir_node  *sel       = get_Cond_selector(node);
2336         ir_mode  *sel_mode  = get_irn_mode(sel);
2337         ir_node  *flags     = NULL;
2338         ir_node  *new_node;
2339         pn_Cmp    pnc;
2340
2341         if (sel_mode != mode_b) {
2342                 return create_Switch(node);
2343         }
2344
2345         /* we get flags from a cmp */
2346         flags = get_flags_node(sel, &pnc);
2347
2348         new_node = new_rd_ia32_Jcc(dbgi, irg, new_block, flags, pnc);
2349         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2350
2351         return new_node;
2352 }
2353
2354
2355
2356 /**
2357  * Transforms a CopyB node.
2358  *
2359  * @return The transformed node.
2360  */
2361 static ir_node *gen_CopyB(ir_node *node) {
2362         ir_node  *block    = be_transform_node(get_nodes_block(node));
2363         ir_node  *src      = get_CopyB_src(node);
2364         ir_node  *new_src  = be_transform_node(src);
2365         ir_node  *dst      = get_CopyB_dst(node);
2366         ir_node  *new_dst  = be_transform_node(dst);
2367         ir_node  *mem      = get_CopyB_mem(node);
2368         ir_node  *new_mem  = be_transform_node(mem);
2369         ir_node  *res      = NULL;
2370         ir_graph *irg      = current_ir_graph;
2371         dbg_info *dbgi     = get_irn_dbg_info(node);
2372         int      size      = get_type_size_bytes(get_CopyB_type(node));
2373         int      rem;
2374
2375         /* If we have to copy more than 32 bytes, we use REP MOVSx and */
2376         /* then we need the size explicitly in ECX.                    */
2377         if (size >= 32 * 4) {
2378                 rem = size & 0x3; /* size % 4 */
2379                 size >>= 2;
2380
2381                 res = new_rd_ia32_Const(dbgi, irg, block, NULL, 0, size);
2382                 add_irn_dep(res, get_irg_frame(irg));
2383
2384                 res = new_rd_ia32_CopyB(dbgi, irg, block, new_dst, new_src, res, new_mem, rem);
2385         } else {
2386                 if(size == 0) {
2387                         ir_fprintf(stderr, "Optimisation warning copyb %+F with size <4\n",
2388                                    node);
2389                 }
2390                 res = new_rd_ia32_CopyB_i(dbgi, irg, block, new_dst, new_src, new_mem, size);
2391         }
2392
2393         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env_cg, node));
2394
2395         return res;
2396 }
2397
2398 static ir_node *gen_be_Copy(ir_node *node)
2399 {
2400         ir_node *new_node = be_duplicate_node(node);
2401         ir_mode *mode     = get_irn_mode(new_node);
2402
2403         if (mode_needs_gp_reg(mode)) {
2404                 set_irn_mode(new_node, mode_Iu);
2405         }
2406
2407         return new_node;
2408 }
2409
2410 static ir_node *create_Fucom(ir_node *node)
2411 {
2412         ir_graph *irg       = current_ir_graph;
2413         dbg_info *dbgi      = get_irn_dbg_info(node);
2414         ir_node  *block     = get_nodes_block(node);
2415         ir_node  *new_block = be_transform_node(block);
2416         ir_node  *left      = get_Cmp_left(node);
2417         ir_node  *new_left  = be_transform_node(left);
2418         ir_node  *right     = get_Cmp_right(node);
2419         ir_node  *new_right;
2420         ir_node  *new_node;
2421
2422         if(ia32_cg_config.use_fucomi) {
2423                 new_right = be_transform_node(right);
2424                 new_node  = new_rd_ia32_vFucomi(dbgi, irg, new_block, new_left,
2425                                                 new_right, 0);
2426                 set_ia32_commutative(new_node);
2427                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2428         } else {
2429                 if(ia32_cg_config.use_ftst && is_Const_0(right)) {
2430                         new_node = new_rd_ia32_vFtstFnstsw(dbgi, irg, new_block, new_left,
2431                                                            0);
2432                 } else {
2433                         new_right = be_transform_node(right);
2434                         new_node  = new_rd_ia32_vFucomFnstsw(dbgi, irg, new_block, new_left,
2435                                                                                                  new_right, 0);
2436                 }
2437
2438                 set_ia32_commutative(new_node);
2439
2440                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2441
2442                 new_node = new_rd_ia32_Sahf(dbgi, irg, new_block, new_node);
2443                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2444         }
2445
2446         return new_node;
2447 }
2448
2449 static ir_node *create_Ucomi(ir_node *node)
2450 {
2451         ir_graph *irg       = current_ir_graph;
2452         dbg_info *dbgi      = get_irn_dbg_info(node);
2453         ir_node  *src_block = get_nodes_block(node);
2454         ir_node  *new_block = be_transform_node(src_block);
2455         ir_node  *left      = get_Cmp_left(node);
2456         ir_node  *right     = get_Cmp_right(node);
2457         ir_node  *new_node;
2458         ia32_address_mode_t  am;
2459         ia32_address_t      *addr = &am.addr;
2460
2461         match_arguments(&am, src_block, left, right, NULL,
2462                         match_commutative | match_am);
2463
2464         new_node = new_rd_ia32_Ucomi(dbgi, irg, new_block, addr->base, addr->index,
2465                                      addr->mem, am.new_op1, am.new_op2,
2466                                      am.ins_permuted);
2467         set_am_attributes(new_node, &am);
2468
2469         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2470
2471         new_node = fix_mem_proj(new_node, &am);
2472
2473         return new_node;
2474 }
2475
2476 /**
2477  * helper function: checks wether all Cmp projs are Lg or Eq which is needed
2478  * to fold an and into a test node
2479  */
2480 static int can_fold_test_and(ir_node *node)
2481 {
2482         const ir_edge_t *edge;
2483
2484         /** we can only have eq and lg projs */
2485         foreach_out_edge(node, edge) {
2486                 ir_node *proj = get_edge_src_irn(edge);
2487                 pn_Cmp   pnc  = get_Proj_proj(proj);
2488                 if(pnc != pn_Cmp_Eq && pnc != pn_Cmp_Lg)
2489                         return 0;
2490         }
2491
2492         return 1;
2493 }
2494
2495 static ir_node *gen_Cmp(ir_node *node)
2496 {
2497         ir_graph *irg       = current_ir_graph;
2498         dbg_info *dbgi      = get_irn_dbg_info(node);
2499         ir_node  *block     = get_nodes_block(node);
2500         ir_node  *new_block = be_transform_node(block);
2501         ir_node  *left      = get_Cmp_left(node);
2502         ir_node  *right     = get_Cmp_right(node);
2503         ir_mode  *cmp_mode  = get_irn_mode(left);
2504         ir_node  *new_node;
2505         ia32_address_mode_t  am;
2506         ia32_address_t      *addr = &am.addr;
2507         int                  cmp_unsigned;
2508
2509         if(mode_is_float(cmp_mode)) {
2510                 if (ia32_cg_config.use_sse2) {
2511                         return create_Ucomi(node);
2512                 } else {
2513                         return create_Fucom(node);
2514                 }
2515         }
2516
2517         assert(mode_needs_gp_reg(cmp_mode));
2518
2519         /* we prefer the Test instruction where possible except cases where
2520          * we can use SourceAM */
2521         cmp_unsigned = !mode_is_signed(cmp_mode);
2522         if (is_Const_0(right)) {
2523                 if (is_And(left) &&
2524                                 get_irn_n_edges(left) == 1 &&
2525                                 can_fold_test_and(node)) {
2526                         /* Test(and_left, and_right) */
2527                         ir_node *and_left  = get_And_left(left);
2528                         ir_node *and_right = get_And_right(left);
2529                         ir_mode *mode      = get_irn_mode(and_left);
2530
2531                         match_arguments(&am, block, and_left, and_right, NULL,
2532                                         match_commutative |
2533                                         match_am | match_8bit_am | match_16bit_am |
2534                                         match_am_and_immediates | match_immediate |
2535                                         match_8bit | match_16bit);
2536                         if (get_mode_size_bits(mode) == 8) {
2537                                 new_node = new_rd_ia32_Test8Bit(dbgi, irg, new_block, addr->base,
2538                                                                 addr->index, addr->mem, am.new_op1,
2539                                                                 am.new_op2, am.ins_permuted,
2540                                                                 cmp_unsigned);
2541                         } else {
2542                                 new_node = new_rd_ia32_Test(dbgi, irg, new_block, addr->base,
2543                                                             addr->index, addr->mem, am.new_op1,
2544                                                             am.new_op2, am.ins_permuted, cmp_unsigned);
2545                         }
2546                 } else {
2547                         match_arguments(&am, block, NULL, left, NULL,
2548                                         match_am | match_8bit_am | match_16bit_am |
2549                                         match_8bit | match_16bit);
2550                         if (am.op_type == ia32_AddrModeS) {
2551                                 /* Cmp(AM, 0) */
2552                                 ir_node *imm_zero = try_create_Immediate(right, 0);
2553                                 if (get_mode_size_bits(cmp_mode) == 8) {
2554                                         new_node = new_rd_ia32_Cmp8Bit(dbgi, irg, new_block, addr->base,
2555                                                                        addr->index, addr->mem, am.new_op2,
2556                                                                        imm_zero, am.ins_permuted,
2557                                                                        cmp_unsigned);
2558                                 } else {
2559                                         new_node = new_rd_ia32_Cmp(dbgi, irg, new_block, addr->base,
2560                                                                    addr->index, addr->mem, am.new_op2,
2561                                                                    imm_zero, am.ins_permuted, cmp_unsigned);
2562                                 }
2563                         } else {
2564                                 /* Test(left, left) */
2565                                 if (get_mode_size_bits(cmp_mode) == 8) {
2566                                         new_node = new_rd_ia32_Test8Bit(dbgi, irg, new_block, addr->base,
2567                                                                         addr->index, addr->mem, am.new_op2,
2568                                                                         am.new_op2, am.ins_permuted,
2569                                                                         cmp_unsigned);
2570                                 } else {
2571                                         new_node = new_rd_ia32_Test(dbgi, irg, new_block, addr->base,
2572                                                                     addr->index, addr->mem, am.new_op2,
2573                                                                     am.new_op2, am.ins_permuted,
2574                                                                     cmp_unsigned);
2575                                 }
2576                         }
2577                 }
2578         } else {
2579                 /* Cmp(left, right) */
2580                 match_arguments(&am, block, left, right, NULL,
2581                                 match_commutative | match_am | match_8bit_am |
2582                                 match_16bit_am | match_am_and_immediates |
2583                                 match_immediate | match_8bit | match_16bit);
2584                 if (get_mode_size_bits(cmp_mode) == 8) {
2585                         new_node = new_rd_ia32_Cmp8Bit(dbgi, irg, new_block, addr->base,
2586                                                        addr->index, addr->mem, am.new_op1,
2587                                                        am.new_op2, am.ins_permuted,
2588                                                        cmp_unsigned);
2589                 } else {
2590                         new_node = new_rd_ia32_Cmp(dbgi, irg, new_block, addr->base,
2591                                                    addr->index, addr->mem, am.new_op1,
2592                                                    am.new_op2, am.ins_permuted, cmp_unsigned);
2593                 }
2594         }
2595         set_am_attributes(new_node, &am);
2596         assert(cmp_mode != NULL);
2597         set_ia32_ls_mode(new_node, cmp_mode);
2598
2599         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2600
2601         new_node = fix_mem_proj(new_node, &am);
2602
2603         return new_node;
2604 }
2605
2606 static ir_node *create_CMov(ir_node *node, ir_node *flags, ir_node *new_flags,
2607                             pn_Cmp pnc)
2608 {
2609         ir_graph            *irg           = current_ir_graph;
2610         dbg_info            *dbgi          = get_irn_dbg_info(node);
2611         ir_node             *block         = get_nodes_block(node);
2612         ir_node             *new_block     = be_transform_node(block);
2613         ir_node             *val_true      = get_Psi_val(node, 0);
2614         ir_node             *val_false     = get_Psi_default(node);
2615         ir_node             *new_node;
2616         match_flags_t        match_flags;
2617         ia32_address_mode_t  am;
2618         ia32_address_t      *addr;
2619
2620         assert(ia32_cg_config.use_cmov);
2621         assert(mode_needs_gp_reg(get_irn_mode(val_true)));
2622
2623         addr = &am.addr;
2624
2625         match_flags = match_commutative | match_am | match_16bit_am |
2626                       match_mode_neutral;
2627
2628         match_arguments(&am, block, val_false, val_true, flags, match_flags);
2629
2630         new_node = new_rd_ia32_CMov(dbgi, irg, new_block, addr->base, addr->index,
2631                                     addr->mem, am.new_op1, am.new_op2, new_flags,
2632                                     am.ins_permuted, pnc);
2633         set_am_attributes(new_node, &am);
2634
2635         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2636
2637         new_node = fix_mem_proj(new_node, &am);
2638
2639         return new_node;
2640 }
2641
2642
2643
2644 static ir_node *create_set_32bit(dbg_info *dbgi, ir_node *new_block,
2645                                  ir_node *flags, pn_Cmp pnc, ir_node *orig_node,
2646                                  int ins_permuted)
2647 {
2648         ir_graph *irg   = current_ir_graph;
2649         ir_node  *noreg = ia32_new_NoReg_gp(env_cg);
2650         ir_node  *nomem = new_NoMem();
2651         ir_mode  *mode  = get_irn_mode(orig_node);
2652         ir_node  *new_node;
2653
2654         new_node = new_rd_ia32_Set(dbgi, irg, new_block, flags, pnc, ins_permuted);
2655         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, orig_node));
2656
2657         /* we might need to conv the result up */
2658         if(get_mode_size_bits(mode) > 8) {
2659                 new_node = new_rd_ia32_Conv_I2I8Bit(dbgi, irg, new_block, noreg, noreg,
2660                                                     nomem, new_node, mode_Bu);
2661                 SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, orig_node));
2662         }
2663
2664         return new_node;
2665 }
2666
2667 /**
2668  * Transforms a Psi node into CMov.
2669  *
2670  * @return The transformed node.
2671  */
2672 static ir_node *gen_Psi(ir_node *node)
2673 {
2674         dbg_info *dbgi        = get_irn_dbg_info(node);
2675         ir_node  *block       = get_nodes_block(node);
2676         ir_node  *new_block   = be_transform_node(block);
2677         ir_node  *psi_true    = get_Psi_val(node, 0);
2678         ir_node  *psi_default = get_Psi_default(node);
2679         ir_node  *cond        = get_Psi_cond(node, 0);
2680         ir_node  *flags       = NULL;
2681         ir_node  *new_node;
2682         pn_Cmp    pnc;
2683
2684         assert(get_Psi_n_conds(node) == 1);
2685         assert(get_irn_mode(cond) == mode_b);
2686         assert(mode_needs_gp_reg(get_irn_mode(node)));
2687
2688         flags = get_flags_node(cond, &pnc);
2689
2690         if(is_Const_1(psi_true) && is_Const_0(psi_default)) {
2691                 new_node = create_set_32bit(dbgi, new_block, flags, pnc, node, 0);
2692         } else if(is_Const_0(psi_true) && is_Const_1(psi_default)) {
2693                 new_node = create_set_32bit(dbgi, new_block, flags, pnc, node, 1);
2694         } else {
2695                 new_node = create_CMov(node, cond, flags, pnc);
2696         }
2697         return new_node;
2698 }
2699
2700
2701 /**
2702  * Create a conversion from x87 state register to general purpose.
2703  */
2704 static ir_node *gen_x87_fp_to_gp(ir_node *node) {
2705         ir_node         *block      = be_transform_node(get_nodes_block(node));
2706         ir_node         *op         = get_Conv_op(node);
2707         ir_node         *new_op     = be_transform_node(op);
2708         ia32_code_gen_t *cg         = env_cg;
2709         ir_graph        *irg        = current_ir_graph;
2710         dbg_info        *dbgi       = get_irn_dbg_info(node);
2711         ir_node         *noreg      = ia32_new_NoReg_gp(cg);
2712         ir_node         *trunc_mode = ia32_new_Fpu_truncate(cg);
2713         ir_mode         *mode       = get_irn_mode(node);
2714         ir_node         *fist, *load;
2715
2716         /* do a fist */
2717         fist = new_rd_ia32_vfist(dbgi, irg, block, get_irg_frame(irg), noreg,
2718                                  new_NoMem(), new_op, trunc_mode);
2719
2720         set_irn_pinned(fist, op_pin_state_floats);
2721         set_ia32_use_frame(fist);
2722         set_ia32_op_type(fist, ia32_AddrModeD);
2723
2724         assert(get_mode_size_bits(mode) <= 32);
2725         /* exception we can only store signed 32 bit integers, so for unsigned
2726            we store a 64bit (signed) integer and load the lower bits */
2727         if(get_mode_size_bits(mode) == 32 && !mode_is_signed(mode)) {
2728                 set_ia32_ls_mode(fist, mode_Ls);
2729         } else {
2730                 set_ia32_ls_mode(fist, mode_Is);
2731         }
2732         SET_IA32_ORIG_NODE(fist, ia32_get_old_node_name(cg, node));
2733
2734         /* do a Load */
2735         load = new_rd_ia32_Load(dbgi, irg, block, get_irg_frame(irg), noreg, fist);
2736
2737         set_irn_pinned(load, op_pin_state_floats);
2738         set_ia32_use_frame(load);
2739         set_ia32_op_type(load, ia32_AddrModeS);
2740         set_ia32_ls_mode(load, mode_Is);
2741         if(get_ia32_ls_mode(fist) == mode_Ls) {
2742                 ia32_attr_t *attr = get_ia32_attr(load);
2743                 attr->data.need_64bit_stackent = 1;
2744         } else {
2745                 ia32_attr_t *attr = get_ia32_attr(load);
2746                 attr->data.need_32bit_stackent = 1;
2747         }
2748         SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(cg, node));
2749
2750         return new_r_Proj(irg, block, load, mode_Iu, pn_ia32_Load_res);
2751 }
2752
2753 /**
2754  * Creates a x87 strict Conv by placing a Sore and a Load
2755  */
2756 static ir_node *gen_x87_strict_conv(ir_mode *tgt_mode, ir_node *node)
2757 {
2758         ir_node  *block    = get_nodes_block(node);
2759         ir_graph *irg      = current_ir_graph;
2760         dbg_info *dbgi     = get_irn_dbg_info(node);
2761         ir_node  *noreg    = ia32_new_NoReg_gp(env_cg);
2762         ir_node  *nomem    = new_NoMem();
2763         ir_node  *frame    = get_irg_frame(irg);
2764         ir_node  *store, *load;
2765         ir_node  *new_node;
2766
2767         store = new_rd_ia32_vfst(dbgi, irg, block, frame, noreg, nomem, node,
2768                                  tgt_mode);
2769         set_ia32_use_frame(store);
2770         set_ia32_op_type(store, ia32_AddrModeD);
2771         SET_IA32_ORIG_NODE(store, ia32_get_old_node_name(env_cg, node));
2772
2773         load = new_rd_ia32_vfld(dbgi, irg, block, frame, noreg, store,
2774                                 tgt_mode);
2775         set_ia32_use_frame(load);
2776         set_ia32_op_type(load, ia32_AddrModeS);
2777         SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(env_cg, node));
2778
2779         new_node = new_r_Proj(irg, block, load, mode_E, pn_ia32_vfld_res);
2780         return new_node;
2781 }
2782
2783 static ir_node *create_Immediate(ir_entity *symconst, int symconst_sign, long val)
2784 {
2785         ir_graph *irg         = current_ir_graph;
2786         ir_node  *start_block = get_irg_start_block(irg);
2787         ir_node  *immediate   = new_rd_ia32_Immediate(NULL, irg, start_block,
2788                                                       symconst, symconst_sign, val);
2789         arch_set_irn_register(env_cg->arch_env, immediate, &ia32_gp_regs[REG_GP_NOREG]);
2790
2791         return immediate;
2792 }
2793
2794 /**
2795  * Create a conversion from general purpose to x87 register
2796  */
2797 static ir_node *gen_x87_gp_to_fp(ir_node *node, ir_mode *src_mode) {
2798         ir_node  *src_block = get_nodes_block(node);
2799         ir_node  *block     = be_transform_node(src_block);
2800         ir_graph *irg       = current_ir_graph;
2801         dbg_info *dbgi      = get_irn_dbg_info(node);
2802         ir_node  *op        = get_Conv_op(node);
2803         ir_node  *new_op    = NULL;
2804         ir_node  *noreg;
2805         ir_node  *nomem;
2806         ir_mode  *mode;
2807         ir_mode  *store_mode;
2808         ir_node  *fild;
2809         ir_node  *store;
2810         ir_node  *new_node;
2811         int       src_bits;
2812
2813         /* fild can use source AM if the operand is a signed 32bit integer */
2814         if (src_mode == mode_Is) {
2815                 ia32_address_mode_t am;
2816
2817                 match_arguments(&am, src_block, NULL, op, NULL,
2818                                 match_am | match_try_am);
2819                 if (am.op_type == ia32_AddrModeS) {
2820                         ia32_address_t *addr = &am.addr;
2821
2822                         fild     = new_rd_ia32_vfild(dbgi, irg, block, addr->base,
2823                                                      addr->index, addr->mem);
2824                         new_node = new_r_Proj(irg, block, fild, mode_vfp,
2825                                               pn_ia32_vfild_res);
2826
2827                         set_am_attributes(fild, &am);
2828                         SET_IA32_ORIG_NODE(fild, ia32_get_old_node_name(env_cg, node));
2829
2830                         fix_mem_proj(fild, &am);
2831
2832                         return new_node;
2833                 }
2834         }
2835         if(new_op == NULL) {
2836                 new_op = be_transform_node(op);
2837         }
2838
2839         noreg  = ia32_new_NoReg_gp(env_cg);
2840         nomem  = new_NoMem();
2841         mode   = get_irn_mode(op);
2842
2843         /* first convert to 32 bit signed if necessary */
2844         src_bits = get_mode_size_bits(src_mode);
2845         if (src_bits == 8) {
2846                 new_op = new_rd_ia32_Conv_I2I8Bit(dbgi, irg, block, noreg, noreg, nomem,
2847                                                   new_op, src_mode);
2848                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env_cg, node));
2849                 mode = mode_Is;
2850         } else if (src_bits < 32) {
2851                 new_op = new_rd_ia32_Conv_I2I(dbgi, irg, block, noreg, noreg, nomem,
2852                                               new_op, src_mode);
2853                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env_cg, node));
2854                 mode = mode_Is;
2855         }
2856
2857         assert(get_mode_size_bits(mode) == 32);
2858
2859         /* do a store */
2860         store = new_rd_ia32_Store(dbgi, irg, block, get_irg_frame(irg), noreg, nomem,
2861                                   new_op);
2862
2863         set_ia32_use_frame(store);
2864         set_ia32_op_type(store, ia32_AddrModeD);
2865         set_ia32_ls_mode(store, mode_Iu);
2866
2867         /* exception for 32bit unsigned, do a 64bit spill+load */
2868         if(!mode_is_signed(mode)) {
2869                 ir_node *in[2];
2870                 /* store a zero */
2871                 ir_node *zero_const = create_Immediate(NULL, 0, 0);
2872
2873                 ir_node *zero_store = new_rd_ia32_Store(dbgi, irg, block,
2874                                                         get_irg_frame(irg), noreg, nomem,
2875                                                         zero_const);
2876
2877                 set_ia32_use_frame(zero_store);
2878                 set_ia32_op_type(zero_store, ia32_AddrModeD);
2879                 add_ia32_am_offs_int(zero_store, 4);
2880                 set_ia32_ls_mode(zero_store, mode_Iu);
2881
2882                 in[0] = zero_store;
2883                 in[1] = store;
2884
2885                 store      = new_rd_Sync(dbgi, irg, block, 2, in);
2886                 store_mode = mode_Ls;
2887         } else {
2888                 store_mode = mode_Is;
2889         }
2890
2891         /* do a fild */
2892         fild = new_rd_ia32_vfild(dbgi, irg, block, get_irg_frame(irg), noreg, store);
2893
2894         set_ia32_use_frame(fild);
2895         set_ia32_op_type(fild, ia32_AddrModeS);
2896         set_ia32_ls_mode(fild, store_mode);
2897
2898         new_node = new_r_Proj(irg, block, fild, mode_vfp, pn_ia32_vfild_res);
2899
2900         return new_node;
2901 }
2902
2903 /**
2904  * Create a conversion from one integer mode into another one
2905  */
2906 static ir_node *create_I2I_Conv(ir_mode *src_mode, ir_mode *tgt_mode,
2907                                 dbg_info *dbgi, ir_node *block, ir_node *op,
2908                                 ir_node *node)
2909 {
2910         ir_graph *irg       = current_ir_graph;
2911         int       src_bits  = get_mode_size_bits(src_mode);
2912         int       tgt_bits  = get_mode_size_bits(tgt_mode);
2913         ir_node  *new_block = be_transform_node(block);
2914         ir_node  *new_node;
2915         ir_mode  *smaller_mode;
2916         int       smaller_bits;
2917         ia32_address_mode_t  am;
2918         ia32_address_t      *addr = &am.addr;
2919
2920         (void) node;
2921         if (src_bits < tgt_bits) {
2922                 smaller_mode = src_mode;
2923                 smaller_bits = src_bits;
2924         } else {
2925                 smaller_mode = tgt_mode;
2926                 smaller_bits = tgt_bits;
2927         }
2928
2929 #ifdef DEBUG_libfirm
2930         if(is_Const(op)) {
2931                 ir_fprintf(stderr, "Optimisation warning: conv after constant %+F\n",
2932                            op);
2933         }
2934 #endif
2935
2936         match_arguments(&am, block, NULL, op, NULL,
2937                         match_8bit | match_16bit |
2938                         match_am | match_8bit_am | match_16bit_am);
2939         if (smaller_bits == 8) {
2940                 new_node = new_rd_ia32_Conv_I2I8Bit(dbgi, irg, new_block, addr->base,
2941                                                     addr->index, addr->mem, am.new_op2,
2942                                                     smaller_mode);
2943         } else {
2944                 new_node = new_rd_ia32_Conv_I2I(dbgi, irg, new_block, addr->base,
2945                                                 addr->index, addr->mem, am.new_op2,
2946                                                 smaller_mode);
2947         }
2948         set_am_attributes(new_node, &am);
2949         /* match_arguments assume that out-mode = in-mode, this isn't true here
2950          * so fix it */
2951         set_ia32_ls_mode(new_node, smaller_mode);
2952         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
2953         new_node = fix_mem_proj(new_node, &am);
2954         return new_node;
2955 }
2956
2957 /**
2958  * Transforms a Conv node.
2959  *
2960  * @return The created ia32 Conv node
2961  */
2962 static ir_node *gen_Conv(ir_node *node) {
2963         ir_node  *block     = get_nodes_block(node);
2964         ir_node  *new_block = be_transform_node(block);
2965         ir_node  *op        = get_Conv_op(node);
2966         ir_node  *new_op    = NULL;
2967         ir_graph *irg       = current_ir_graph;
2968         dbg_info *dbgi      = get_irn_dbg_info(node);
2969         ir_mode  *src_mode  = get_irn_mode(op);
2970         ir_mode  *tgt_mode  = get_irn_mode(node);
2971         int       src_bits  = get_mode_size_bits(src_mode);
2972         int       tgt_bits  = get_mode_size_bits(tgt_mode);
2973         ir_node  *noreg     = ia32_new_NoReg_gp(env_cg);
2974         ir_node  *nomem     = new_rd_NoMem(irg);
2975         ir_node  *res       = NULL;
2976
2977         if (src_mode == mode_b) {
2978                 assert(mode_is_int(tgt_mode));
2979                 /* nothing to do, we already model bools as 0/1 ints */
2980                 return be_transform_node(op);
2981         }
2982
2983         if (src_mode == tgt_mode) {
2984                 if (get_Conv_strict(node)) {
2985                         if (ia32_cg_config.use_sse2) {
2986                                 /* when we are in SSE mode, we can kill all strict no-op conversion */
2987                                 return be_transform_node(op);
2988                         }
2989                 } else {
2990                         /* this should be optimized already, but who knows... */
2991                         DEBUG_ONLY(ir_fprintf(stderr, "Debug warning: conv %+F is pointless\n", node));
2992                         DB((dbg, LEVEL_1, "killed Conv(mode, mode) ..."));
2993                         return be_transform_node(op);
2994                 }
2995         }
2996
2997         if (mode_is_float(src_mode)) {
2998                 new_op = be_transform_node(op);
2999                 /* we convert from float ... */
3000                 if (mode_is_float(tgt_mode)) {
3001                         if(src_mode == mode_E && tgt_mode == mode_D
3002                                         && !get_Conv_strict(node)) {
3003                                 DB((dbg, LEVEL_1, "killed Conv(mode, mode) ..."));
3004                                 return new_op;
3005                         }
3006
3007                         /* ... to float */
3008                         if (ia32_cg_config.use_sse2) {
3009                                 DB((dbg, LEVEL_1, "create Conv(float, float) ..."));
3010                                 res = new_rd_ia32_Conv_FP2FP(dbgi, irg, new_block, noreg, noreg,
3011                                                              nomem, new_op);
3012                                 set_ia32_ls_mode(res, tgt_mode);
3013                         } else {
3014                                 if(get_Conv_strict(node)) {
3015                                         res = gen_x87_strict_conv(tgt_mode, new_op);
3016                                         SET_IA32_ORIG_NODE(get_Proj_pred(res), ia32_get_old_node_name(env_cg, node));
3017                                         return res;
3018                                 }
3019                                 DB((dbg, LEVEL_1, "killed Conv(float, float) ..."));
3020                                 return new_op;
3021                         }
3022                 } else {
3023                         /* ... to int */
3024                         DB((dbg, LEVEL_1, "create Conv(float, int) ..."));
3025                         if (ia32_cg_config.use_sse2) {
3026                                 res = new_rd_ia32_Conv_FP2I(dbgi, irg, new_block, noreg, noreg,
3027                                                             nomem, new_op);
3028                                 set_ia32_ls_mode(res, src_mode);
3029                         } else {
3030                                 return gen_x87_fp_to_gp(node);
3031                         }
3032                 }
3033         } else {
3034                 /* we convert from int ... */
3035                 if (mode_is_float(tgt_mode)) {
3036                         /* ... to float */
3037                         DB((dbg, LEVEL_1, "create Conv(int, float) ..."));
3038                         if (ia32_cg_config.use_sse2) {
3039                                 new_op = be_transform_node(op);
3040                                 res = new_rd_ia32_Conv_I2FP(dbgi, irg, new_block, noreg, noreg,
3041                                                             nomem, new_op);
3042                                 set_ia32_ls_mode(res, tgt_mode);
3043                         } else {
3044                                 res = gen_x87_gp_to_fp(node, src_mode);
3045                                 if(get_Conv_strict(node)) {
3046                                         res = gen_x87_strict_conv(tgt_mode, res);
3047                                         SET_IA32_ORIG_NODE(get_Proj_pred(res),
3048                                                            ia32_get_old_node_name(env_cg, node));
3049                                 }
3050                                 return res;
3051                         }
3052                 } else if(tgt_mode == mode_b) {
3053                         /* mode_b lowering already took care that we only have 0/1 values */
3054                         DB((dbg, LEVEL_1, "omitting unnecessary Conv(%+F, %+F) ...",
3055                             src_mode, tgt_mode));
3056                         return be_transform_node(op);
3057                 } else {
3058                         /* to int */
3059                         if (src_bits == tgt_bits) {
3060                                 DB((dbg, LEVEL_1, "omitting unnecessary Conv(%+F, %+F) ...",
3061                                     src_mode, tgt_mode));
3062                                 return be_transform_node(op);
3063                         }
3064
3065                         res = create_I2I_Conv(src_mode, tgt_mode, dbgi, block, op, node);
3066                         return res;
3067                 }
3068         }
3069
3070         return res;
3071 }
3072
3073 static int check_immediate_constraint(long val, char immediate_constraint_type)
3074 {
3075         switch (immediate_constraint_type) {
3076         case 0:
3077                 return 1;
3078         case 'I':
3079                 return val >= 0 && val <= 32;
3080         case 'J':
3081                 return val >= 0 && val <= 63;
3082         case 'K':
3083                 return val >= -128 && val <= 127;
3084         case 'L':
3085                 return val == 0xff || val == 0xffff;
3086         case 'M':
3087                 return val >= 0 && val <= 3;
3088         case 'N':
3089                 return val >= 0 && val <= 255;
3090         case 'O':
3091                 return val >= 0 && val <= 127;
3092         default:
3093                 break;
3094         }
3095         panic("Invalid immediate constraint found");
3096         return 0;
3097 }
3098
3099 static ir_node *try_create_Immediate(ir_node *node,
3100                                      char immediate_constraint_type)
3101 {
3102         int          minus         = 0;
3103         tarval      *offset        = NULL;
3104         int          offset_sign   = 0;
3105         long         val = 0;
3106         ir_entity   *symconst_ent  = NULL;
3107         int          symconst_sign = 0;
3108         ir_mode     *mode;
3109         ir_node     *cnst          = NULL;
3110         ir_node     *symconst      = NULL;
3111         ir_node     *new_node;
3112
3113         mode = get_irn_mode(node);
3114         if(!mode_is_int(mode) && !mode_is_reference(mode)) {
3115                 return NULL;
3116         }
3117
3118         if(is_Minus(node)) {
3119                 minus = 1;
3120                 node  = get_Minus_op(node);
3121         }
3122
3123         if(is_Const(node)) {
3124                 cnst        = node;
3125                 symconst    = NULL;
3126                 offset_sign = minus;
3127         } else if(is_SymConst(node)) {
3128                 cnst          = NULL;
3129                 symconst      = node;
3130                 symconst_sign = minus;
3131         } else if(is_Add(node)) {
3132                 ir_node *left  = get_Add_left(node);
3133                 ir_node *right = get_Add_right(node);
3134                 if(is_Const(left) && is_SymConst(right)) {
3135                         cnst          = left;
3136                         symconst      = right;
3137                         symconst_sign = minus;
3138                         offset_sign   = minus;
3139                 } else if(is_SymConst(left) && is_Const(right)) {
3140                         cnst          = right;
3141                         symconst      = left;
3142                         symconst_sign = minus;
3143                         offset_sign   = minus;
3144                 }
3145         } else if(is_Sub(node)) {
3146                 ir_node *left  = get_Sub_left(node);
3147                 ir_node *right = get_Sub_right(node);
3148                 if(is_Const(left) && is_SymConst(right)) {
3149                         cnst          = left;
3150                         symconst      = right;
3151                         symconst_sign = !minus;
3152                         offset_sign   = minus;
3153                 } else if(is_SymConst(left) && is_Const(right)) {
3154                         cnst          = right;
3155                         symconst      = left;
3156                         symconst_sign = minus;
3157                         offset_sign   = !minus;
3158                 }
3159         } else {
3160                 return NULL;
3161         }
3162
3163         if(cnst != NULL) {
3164                 offset = get_Const_tarval(cnst);
3165                 if(tarval_is_long(offset)) {
3166                         val = get_tarval_long(offset);
3167                 } else {
3168                         ir_fprintf(stderr, "Optimisation Warning: tarval from %+F is not a "
3169                                    "long?\n", cnst);
3170                         return NULL;
3171                 }
3172
3173                 if(!check_immediate_constraint(val, immediate_constraint_type))
3174                         return NULL;
3175         }
3176         if(symconst != NULL) {
3177                 if(immediate_constraint_type != 0) {
3178                         /* we need full 32bits for symconsts */
3179                         return NULL;
3180                 }
3181
3182                 /* unfortunately the assembler/linker doesn't support -symconst */
3183                 if(symconst_sign)
3184                         return NULL;
3185
3186                 if(get_SymConst_kind(symconst) != symconst_addr_ent)
3187                         return NULL;
3188                 symconst_ent = get_SymConst_entity(symconst);
3189         }
3190         if(cnst == NULL && symconst == NULL)
3191                 return NULL;
3192
3193         if(offset_sign && offset != NULL) {
3194                 offset = tarval_neg(offset);
3195         }
3196
3197         new_node = create_Immediate(symconst_ent, symconst_sign, val);
3198
3199         return new_node;
3200 }
3201
3202 static ir_node *create_immediate_or_transform(ir_node *node,
3203                                               char immediate_constraint_type)
3204 {
3205         ir_node *new_node = try_create_Immediate(node, immediate_constraint_type);
3206         if (new_node == NULL) {
3207                 new_node = be_transform_node(node);
3208         }
3209         return new_node;
3210 }
3211
3212 static const arch_register_req_t no_register_req = {
3213         arch_register_req_type_none,
3214         NULL,                         /* regclass */
3215         NULL,                         /* limit bitset */
3216         0,                            /* same pos */
3217         0                             /* different pos */
3218 };
3219
3220 /**
3221  * An assembler constraint.
3222  */
3223 typedef struct constraint_t constraint_t;
3224 struct constraint_t {
3225         int                         is_in;
3226         int                         n_outs;
3227         const arch_register_req_t **out_reqs;
3228
3229         const arch_register_req_t  *req;
3230         unsigned                    immediate_possible;
3231         char                        immediate_type;
3232 };
3233
3234 static void parse_asm_constraint(int pos, constraint_t *constraint, const char *c)
3235 {
3236         int                          immediate_possible = 0;
3237         char                         immediate_type     = 0;
3238         unsigned                     limited            = 0;
3239         const arch_register_class_t *cls                = NULL;
3240         ir_graph                    *irg = current_ir_graph;
3241         struct obstack              *obst = get_irg_obstack(irg);
3242         arch_register_req_t         *req;
3243         unsigned                    *limited_ptr = NULL;
3244         int                          p;
3245         int                          same_as = -1;
3246
3247         /* TODO: replace all the asserts with nice error messages */
3248
3249         if(*c == 0) {
3250                 /* a memory constraint: no need to do anything in backend about it
3251                  * (the dependencies are already respected by the memory edge of
3252                  * the node) */
3253                 constraint->req    = &no_register_req;
3254                 return;
3255         }
3256
3257         while(*c != 0) {
3258                 switch(*c) {
3259                 case ' ':
3260                 case '\t':
3261                 case '\n':
3262                         break;
3263
3264                 case 'a':
3265                         assert(cls == NULL ||
3266                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3267                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3268                         limited |= 1 << REG_EAX;
3269                         break;
3270                 case 'b':
3271                         assert(cls == NULL ||
3272                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3273                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3274                         limited |= 1 << REG_EBX;
3275                         break;
3276                 case 'c':
3277                         assert(cls == NULL ||
3278                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3279                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3280                         limited |= 1 << REG_ECX;
3281                         break;
3282                 case 'd':
3283                         assert(cls == NULL ||
3284                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3285                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3286                         limited |= 1 << REG_EDX;
3287                         break;
3288                 case 'D':
3289                         assert(cls == NULL ||
3290                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3291                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3292                         limited |= 1 << REG_EDI;
3293                         break;
3294                 case 'S':
3295                         assert(cls == NULL ||
3296                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3297                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3298                         limited |= 1 << REG_ESI;
3299                         break;
3300                 case 'Q':
3301                 case 'q': /* q means lower part of the regs only, this makes no
3302                                    * difference to Q for us (we only assigne whole registers) */
3303                         assert(cls == NULL ||
3304                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3305                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3306                         limited |= 1 << REG_EAX | 1 << REG_EBX | 1 << REG_ECX |
3307                                    1 << REG_EDX;
3308                         break;
3309                 case 'A':
3310                         assert(cls == NULL ||
3311                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3312                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3313                         limited |= 1 << REG_EAX | 1 << REG_EDX;
3314                         break;
3315                 case 'l':
3316                         assert(cls == NULL ||
3317                                         (cls == &ia32_reg_classes[CLASS_ia32_gp] && limited != 0));
3318                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3319                         limited |= 1 << REG_EAX | 1 << REG_EBX | 1 << REG_ECX |
3320                                    1 << REG_EDX | 1 << REG_ESI | 1 << REG_EDI |
3321                                    1 << REG_EBP;
3322                         break;
3323
3324                 case 'R':
3325                 case 'r':
3326                 case 'p':
3327                         assert(cls == NULL);
3328                         cls      = &ia32_reg_classes[CLASS_ia32_gp];
3329                         break;
3330
3331                 case 'f':
3332                 case 't':
3333                 case 'u':
3334                         /* TODO: mark values so the x87 simulator knows about t and u */
3335                         assert(cls == NULL);
3336                         cls = &ia32_reg_classes[CLASS_ia32_vfp];
3337                         break;
3338
3339                 case 'Y':
3340                 case 'x':
3341                         assert(cls == NULL);
3342                         /* TODO: check that sse2 is supported */
3343                         cls = &ia32_reg_classes[CLASS_ia32_xmm];
3344                         break;
3345
3346                 case 'I':
3347                 case 'J':
3348                 case 'K':
3349                 case 'L':
3350                 case 'M':
3351                 case 'N':
3352                 case 'O':
3353                         assert(!immediate_possible);
3354                         immediate_possible = 1;
3355                         immediate_type     = *c;
3356                         break;
3357                 case 'n':
3358                 case 'i':
3359                         assert(!immediate_possible);
3360                         immediate_possible = 1;
3361                         break;
3362
3363                 case 'g':
3364                         assert(!immediate_possible && cls == NULL);
3365                         immediate_possible = 1;
3366                         cls                = &ia32_reg_classes[CLASS_ia32_gp];
3367                         break;
3368
3369                 case '0':
3370                 case '1':
3371                 case '2':
3372                 case '3':
3373                 case '4':
3374                 case '5':
3375                 case '6':
3376                 case '7':
3377                 case '8':
3378                 case '9':
3379                         assert(constraint->is_in && "can only specify same constraint "
3380                                "on input");
3381
3382                         sscanf(c, "%d%n", &same_as, &p);
3383                         if(same_as >= 0) {
3384                                 c += p;
3385                                 continue;
3386                         }
3387                         break;
3388
3389                 case 'm':
3390                         /* memory constraint no need to do anything in backend about it
3391                          * (the dependencies are already respected by the memory edge of
3392                          * the node) */
3393                         constraint->req    = &no_register_req;
3394                         return;
3395
3396                 case 'E': /* no float consts yet */
3397                 case 'F': /* no float consts yet */
3398                 case 's': /* makes no sense on x86 */
3399                 case 'X': /* we can't support that in firm */
3400                 case 'o':
3401                 case 'V':
3402                 case '<': /* no autodecrement on x86 */
3403                 case '>': /* no autoincrement on x86 */
3404                 case 'C': /* sse constant not supported yet */
3405                 case 'G': /* 80387 constant not supported yet */
3406                 case 'y': /* we don't support mmx registers yet */
3407                 case 'Z': /* not available in 32 bit mode */
3408                 case 'e': /* not available in 32 bit mode */
3409                         panic("unsupported asm constraint '%c' found in (%+F)",
3410                               *c, current_ir_graph);
3411                         break;
3412                 default:
3413                         panic("unknown asm constraint '%c' found in (%+F)", *c,
3414                               current_ir_graph);
3415                         break;
3416                 }
3417                 ++c;
3418         }
3419
3420         if(same_as >= 0) {
3421                 const arch_register_req_t *other_constr;
3422
3423                 assert(cls == NULL && "same as and register constraint not supported");
3424                 assert(!immediate_possible && "same as and immediate constraint not "
3425                        "supported");
3426                 assert(same_as < constraint->n_outs && "wrong constraint number in "
3427                        "same_as constraint");
3428
3429                 other_constr         = constraint->out_reqs[same_as];
3430
3431                 req                  = obstack_alloc(obst, sizeof(req[0]));
3432                 req->cls             = other_constr->cls;
3433                 req->type            = arch_register_req_type_should_be_same;
3434                 req->limited         = NULL;
3435                 req->other_same      = 1U << pos;
3436                 req->other_different = 0;
3437
3438                 /* switch constraints. This is because in firm we have same_as
3439                  * constraints on the output constraints while in the gcc asm syntax
3440                  * they are specified on the input constraints */
3441                 constraint->req               = other_constr;
3442                 constraint->out_reqs[same_as] = req;
3443                 constraint->immediate_possible = 0;
3444                 return;
3445         }
3446
3447         if(immediate_possible && cls == NULL) {
3448                 cls = &ia32_reg_classes[CLASS_ia32_gp];
3449         }
3450         assert(!immediate_possible || cls == &ia32_reg_classes[CLASS_ia32_gp]);
3451         assert(cls != NULL);
3452
3453         if(immediate_possible) {
3454                 assert(constraint->is_in
3455                        && "immediate make no sense for output constraints");
3456         }
3457         /* todo: check types (no float input on 'r' constrained in and such... */
3458
3459         if(limited != 0) {
3460                 req          = obstack_alloc(obst, sizeof(req[0]) + sizeof(unsigned));
3461                 limited_ptr  = (unsigned*) (req+1);
3462         } else {
3463                 req = obstack_alloc(obst, sizeof(req[0]));
3464         }
3465         memset(req, 0, sizeof(req[0]));
3466
3467         if(limited != 0) {
3468                 req->type    = arch_register_req_type_limited;
3469                 *limited_ptr = limited;
3470                 req->limited = limited_ptr;
3471         } else {
3472                 req->type    = arch_register_req_type_normal;
3473         }
3474         req->cls = cls;
3475
3476         constraint->req                = req;
3477         constraint->immediate_possible = immediate_possible;
3478         constraint->immediate_type     = immediate_type;
3479 }
3480
3481 static void parse_clobber(ir_node *node, int pos, constraint_t *constraint,
3482                           const char *c)
3483 {
3484         (void) node;
3485         (void) pos;
3486         (void) constraint;
3487         (void) c;
3488         panic("Clobbers not supported yet");
3489 }
3490
3491 static int is_memory_op(const ir_asm_constraint *constraint)
3492 {
3493         ident      *id  = constraint->constraint;
3494         const char *str = get_id_str(id);
3495         const char *c;
3496
3497         for(c = str; *c != '\0'; ++c) {
3498                 if(*c == 'm')
3499                         return 1;
3500         }
3501
3502         return 0;
3503 }
3504
3505 /**
3506  * generates code for a ASM node
3507  */
3508 static ir_node *gen_ASM(ir_node *node)
3509 {
3510         int                         i, arity;
3511         ir_graph                   *irg       = current_ir_graph;
3512         ir_node                    *block     = get_nodes_block(node);
3513         ir_node                    *new_block = be_transform_node(block);
3514         dbg_info                   *dbgi      = get_irn_dbg_info(node);
3515         ir_node                   **in;
3516         ir_node                    *new_node;
3517         int                         out_arity;
3518         int                         n_out_constraints;
3519         int                         n_clobbers;
3520         const arch_register_req_t **out_reg_reqs;
3521         const arch_register_req_t **in_reg_reqs;
3522         ia32_asm_reg_t             *register_map;
3523         unsigned                    reg_map_size = 0;
3524         struct obstack             *obst;
3525         const ir_asm_constraint    *in_constraints;
3526         const ir_asm_constraint    *out_constraints;
3527         ident                     **clobbers;
3528         constraint_t                parsed_constraint;
3529
3530         arity = get_irn_arity(node);
3531         in    = alloca(arity * sizeof(in[0]));
3532         memset(in, 0, arity * sizeof(in[0]));
3533
3534         n_out_constraints = get_ASM_n_output_constraints(node);
3535         n_clobbers        = get_ASM_n_clobbers(node);
3536         out_arity         = n_out_constraints + n_clobbers;
3537
3538         in_constraints  = get_ASM_input_constraints(node);
3539         out_constraints = get_ASM_output_constraints(node);
3540         clobbers        = get_ASM_clobbers(node);
3541
3542         /* construct output constraints */
3543         obst         = get_irg_obstack(irg);
3544         out_reg_reqs = obstack_alloc(obst, out_arity * sizeof(out_reg_reqs[0]));
3545         parsed_constraint.out_reqs = out_reg_reqs;
3546         parsed_constraint.n_outs   = n_out_constraints;
3547         parsed_constraint.is_in    = 0;
3548
3549         for(i = 0; i < out_arity; ++i) {
3550                 const char   *c;
3551
3552                 if(i < n_out_constraints) {
3553                         const ir_asm_constraint *constraint = &out_constraints[i];
3554                         c = get_id_str(constraint->constraint);
3555                         parse_asm_constraint(i, &parsed_constraint, c);
3556
3557                         if(constraint->pos > reg_map_size)
3558                                 reg_map_size = constraint->pos;
3559                 } else {
3560                         ident *glob_id = clobbers [i - n_out_constraints];
3561                         c = get_id_str(glob_id);
3562                         parse_clobber(node, i, &parsed_constraint, c);
3563                 }
3564
3565                 out_reg_reqs[i] = parsed_constraint.req;
3566         }
3567
3568         /* construct input constraints */
3569         in_reg_reqs = obstack_alloc(obst, arity * sizeof(in_reg_reqs[0]));
3570         parsed_constraint.is_in = 1;
3571         for(i = 0; i < arity; ++i) {
3572                 const ir_asm_constraint   *constraint = &in_constraints[i];
3573                 ident                     *constr_id  = constraint->constraint;
3574                 const char                *c          = get_id_str(constr_id);
3575
3576                 parse_asm_constraint(i, &parsed_constraint, c);
3577                 in_reg_reqs[i] = parsed_constraint.req;
3578
3579                 if(constraint->pos > reg_map_size)
3580                         reg_map_size = constraint->pos;
3581
3582                 if(parsed_constraint.immediate_possible) {
3583                         ir_node *pred      = get_irn_n(node, i);
3584                         char     imm_type  = parsed_constraint.immediate_type;
3585                         ir_node *immediate = try_create_Immediate(pred, imm_type);
3586
3587                         if(immediate != NULL) {
3588                                 in[i] = immediate;
3589                         }
3590                 }
3591         }
3592         reg_map_size++;
3593
3594         register_map = NEW_ARR_D(ia32_asm_reg_t, obst, reg_map_size);
3595         memset(register_map, 0, reg_map_size * sizeof(register_map[0]));
3596
3597         for(i = 0; i < n_out_constraints; ++i) {
3598                 const ir_asm_constraint *constraint = &out_constraints[i];
3599                 unsigned                 pos        = constraint->pos;
3600
3601                 assert(pos < reg_map_size);
3602                 register_map[pos].use_input = 0;
3603                 register_map[pos].valid     = 1;
3604                 register_map[pos].memory    = is_memory_op(constraint);
3605                 register_map[pos].inout_pos = i;
3606                 register_map[pos].mode      = constraint->mode;
3607         }
3608
3609         /* transform inputs */
3610         for(i = 0; i < arity; ++i) {
3611                 const ir_asm_constraint *constraint = &in_constraints[i];
3612                 unsigned                 pos        = constraint->pos;
3613                 ir_node                 *pred       = get_irn_n(node, i);
3614                 ir_node                 *transformed;
3615
3616                 assert(pos < reg_map_size);
3617                 register_map[pos].use_input = 1;
3618                 register_map[pos].valid     = 1;
3619                 register_map[pos].memory    = is_memory_op(constraint);
3620                 register_map[pos].inout_pos = i;
3621                 register_map[pos].mode      = constraint->mode;
3622
3623                 if(in[i] != NULL)
3624                         continue;
3625
3626                 transformed = be_transform_node(pred);
3627                 in[i]       = transformed;
3628         }
3629
3630         new_node = new_rd_ia32_Asm(dbgi, irg, new_block, arity, in, out_arity,
3631                                    get_ASM_text(node), register_map);
3632
3633         set_ia32_out_req_all(new_node, out_reg_reqs);
3634         set_ia32_in_req_all(new_node, in_reg_reqs);
3635
3636         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
3637
3638         return new_node;
3639 }
3640
3641 /**
3642  * Transforms a FrameAddr into an ia32 Add.
3643  */
3644 static ir_node *gen_be_FrameAddr(ir_node *node) {
3645         ir_node  *block  = be_transform_node(get_nodes_block(node));
3646         ir_node  *op     = be_get_FrameAddr_frame(node);
3647         ir_node  *new_op = be_transform_node(op);
3648         ir_graph *irg    = current_ir_graph;
3649         dbg_info *dbgi   = get_irn_dbg_info(node);
3650         ir_node  *noreg  = ia32_new_NoReg_gp(env_cg);
3651         ir_node  *new_node;
3652
3653         new_node = new_rd_ia32_Lea(dbgi, irg, block, new_op, noreg);
3654         set_ia32_frame_ent(new_node, arch_get_frame_entity(env_cg->arch_env, node));
3655         set_ia32_use_frame(new_node);
3656
3657         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
3658
3659         return new_node;
3660 }
3661
3662 /**
3663  * In case SSE is used we need to copy the result from XMM0 to FPU TOS before return.
3664  */
3665 static ir_node *gen_be_Return(ir_node *node) {
3666         ir_graph  *irg     = current_ir_graph;
3667         ir_node   *ret_val = get_irn_n(node, be_pos_Return_val);
3668         ir_node   *ret_mem = get_irn_n(node, be_pos_Return_mem);
3669         ir_entity *ent     = get_irg_entity(irg);
3670         ir_type   *tp      = get_entity_type(ent);
3671         dbg_info  *dbgi;
3672         ir_node   *block;
3673         ir_type   *res_type;
3674         ir_mode   *mode;
3675         ir_node   *frame, *sse_store, *fld, *mproj, *barrier;
3676         ir_node   *new_barrier, *new_ret_val, *new_ret_mem;
3677         ir_node   *noreg;
3678         ir_node   **in;
3679         int       pn_ret_val, pn_ret_mem, arity, i;
3680
3681         assert(ret_val != NULL);
3682         if (be_Return_get_n_rets(node) < 1 || ! ia32_cg_config.use_sse2) {
3683                 return be_duplicate_node(node);
3684         }
3685
3686         res_type = get_method_res_type(tp, 0);
3687
3688         if (! is_Primitive_type(res_type)) {
3689                 return be_duplicate_node(node);
3690         }
3691
3692         mode = get_type_mode(res_type);
3693         if (! mode_is_float(mode)) {
3694                 return be_duplicate_node(node);
3695         }
3696
3697         assert(get_method_n_ress(tp) == 1);
3698
3699         pn_ret_val = get_Proj_proj(ret_val);
3700         pn_ret_mem = get_Proj_proj(ret_mem);
3701
3702         /* get the Barrier */
3703         barrier = get_Proj_pred(ret_val);
3704
3705         /* get result input of the Barrier */
3706         ret_val     = get_irn_n(barrier, pn_ret_val);
3707         new_ret_val = be_transform_node(ret_val);
3708
3709         /* get memory input of the Barrier */
3710         ret_mem     = get_irn_n(barrier, pn_ret_mem);
3711         new_ret_mem = be_transform_node(ret_mem);
3712
3713         frame = get_irg_frame(irg);
3714
3715         dbgi  = get_irn_dbg_info(barrier);
3716         block = be_transform_node(get_nodes_block(barrier));
3717
3718         noreg = ia32_new_NoReg_gp(env_cg);
3719
3720         /* store xmm0 onto stack */
3721         sse_store = new_rd_ia32_xStoreSimple(dbgi, irg, block, frame, noreg,
3722                                              new_ret_mem, new_ret_val);
3723         set_ia32_ls_mode(sse_store, mode);
3724         set_ia32_op_type(sse_store, ia32_AddrModeD);
3725         set_ia32_use_frame(sse_store);
3726
3727         /* load into x87 register */
3728         fld = new_rd_ia32_vfld(dbgi, irg, block, frame, noreg, sse_store, mode);
3729         set_ia32_op_type(fld, ia32_AddrModeS);
3730         set_ia32_use_frame(fld);
3731
3732         mproj = new_r_Proj(irg, block, fld, mode_M, pn_ia32_vfld_M);
3733         fld   = new_r_Proj(irg, block, fld, mode_vfp, pn_ia32_vfld_res);
3734
3735         /* create a new barrier */
3736         arity = get_irn_arity(barrier);
3737         in = alloca(arity * sizeof(in[0]));
3738         for (i = 0; i < arity; ++i) {
3739                 ir_node *new_in;
3740
3741                 if (i == pn_ret_val) {
3742                         new_in = fld;
3743                 } else if (i == pn_ret_mem) {
3744                         new_in = mproj;
3745                 } else {
3746                         ir_node *in = get_irn_n(barrier, i);
3747                         new_in = be_transform_node(in);
3748                 }
3749                 in[i] = new_in;
3750         }
3751
3752         new_barrier = new_ir_node(dbgi, irg, block,
3753                                   get_irn_op(barrier), get_irn_mode(barrier),
3754                                   arity, in);
3755         copy_node_attr(barrier, new_barrier);
3756         be_duplicate_deps(barrier, new_barrier);
3757         be_set_transformed_node(barrier, new_barrier);
3758         mark_irn_visited(barrier);
3759
3760         /* transform normally */
3761         return be_duplicate_node(node);
3762 }
3763
3764 /**
3765  * Transform a be_AddSP into an ia32_SubSP.
3766  */
3767 static ir_node *gen_be_AddSP(ir_node *node)
3768 {
3769         ir_node  *sz = get_irn_n(node, be_pos_AddSP_size);
3770         ir_node  *sp = get_irn_n(node, be_pos_AddSP_old_sp);
3771
3772         return gen_binop(node, sp, sz, new_rd_ia32_SubSP, match_am);
3773 }
3774
3775 /**
3776  * Transform a be_SubSP into an ia32_AddSP
3777  */
3778 static ir_node *gen_be_SubSP(ir_node *node)
3779 {
3780         ir_node  *sz = get_irn_n(node, be_pos_SubSP_size);
3781         ir_node  *sp = get_irn_n(node, be_pos_SubSP_old_sp);
3782
3783         return gen_binop(node, sp, sz, new_rd_ia32_AddSP, match_am);
3784 }
3785
3786 /**
3787  * This function just sets the register for the Unknown node
3788  * as this is not done during register allocation because Unknown
3789  * is an "ignore" node.
3790  */
3791 static ir_node *gen_Unknown(ir_node *node) {
3792         ir_mode *mode = get_irn_mode(node);
3793
3794         if (mode_is_float(mode)) {
3795                 if (ia32_cg_config.use_sse2) {
3796                         return ia32_new_Unknown_xmm(env_cg);
3797                 } else {
3798                         /* Unknown nodes are buggy in x87 sim, use zero for now... */
3799                         ir_graph *irg   = current_ir_graph;
3800                         dbg_info *dbgi  = get_irn_dbg_info(node);
3801                         ir_node  *block = get_irg_start_block(irg);
3802                         return new_rd_ia32_vfldz(dbgi, irg, block);
3803                 }
3804         } else if (mode_needs_gp_reg(mode)) {
3805                 return ia32_new_Unknown_gp(env_cg);
3806         } else {
3807                 panic("unsupported Unknown-Mode");
3808         }
3809         return NULL;
3810 }
3811
3812 /**
3813  * Change some phi modes
3814  */
3815 static ir_node *gen_Phi(ir_node *node) {
3816         ir_node  *block = be_transform_node(get_nodes_block(node));
3817         ir_graph *irg   = current_ir_graph;
3818         dbg_info *dbgi  = get_irn_dbg_info(node);
3819         ir_mode  *mode  = get_irn_mode(node);
3820         ir_node  *phi;
3821
3822         if(mode_needs_gp_reg(mode)) {
3823                 /* we shouldn't have any 64bit stuff around anymore */
3824                 assert(get_mode_size_bits(mode) <= 32);
3825                 /* all integer operations are on 32bit registers now */
3826                 mode = mode_Iu;
3827         } else if(mode_is_float(mode)) {
3828                 if (ia32_cg_config.use_sse2) {
3829                         mode = mode_xmm;
3830                 } else {
3831                         mode = mode_vfp;
3832                 }
3833         }
3834
3835         /* phi nodes allow loops, so we use the old arguments for now
3836          * and fix this later */
3837         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node),
3838                           get_irn_in(node) + 1);
3839         copy_node_attr(node, phi);
3840         be_duplicate_deps(node, phi);
3841
3842         be_set_transformed_node(node, phi);
3843         be_enqueue_preds(node);
3844
3845         return phi;
3846 }
3847
3848 /**
3849  * Transform IJmp
3850  */
3851 static ir_node *gen_IJmp(ir_node *node)
3852 {
3853         ir_node  *block     = get_nodes_block(node);
3854         ir_node  *new_block = be_transform_node(block);
3855         ir_graph *irg       = current_ir_graph;
3856         dbg_info *dbgi      = get_irn_dbg_info(node);
3857         ir_node  *op        = get_IJmp_target(node);
3858         ir_node  *new_node;
3859         ia32_address_mode_t  am;
3860         ia32_address_t      *addr = &am.addr;
3861
3862         assert(get_irn_mode(op) == mode_P);
3863
3864         match_arguments(&am, block, NULL, op, NULL,
3865                         match_am | match_8bit_am | match_16bit_am |
3866                         match_immediate | match_8bit | match_16bit);
3867
3868         new_node = new_rd_ia32_IJmp(dbgi, irg, new_block, addr->base, addr->index,
3869                                     addr->mem, am.new_op2);
3870         set_am_attributes(new_node, &am);
3871         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
3872
3873         new_node = fix_mem_proj(new_node, &am);
3874
3875         return new_node;
3876 }
3877
3878 typedef ir_node *construct_load_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
3879                                      ir_node *mem);
3880
3881 typedef ir_node *construct_store_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
3882                                       ir_node *val, ir_node *mem);
3883
3884 /**
3885  * Transforms a lowered Load into a "real" one.
3886  */
3887 static ir_node *gen_lowered_Load(ir_node *node, construct_load_func func)
3888 {
3889         ir_node  *block   = be_transform_node(get_nodes_block(node));
3890         ir_node  *ptr     = get_irn_n(node, 0);
3891         ir_node  *new_ptr = be_transform_node(ptr);
3892         ir_node  *mem     = get_irn_n(node, 1);
3893         ir_node  *new_mem = be_transform_node(mem);
3894         ir_graph *irg     = current_ir_graph;
3895         dbg_info *dbgi    = get_irn_dbg_info(node);
3896         ir_mode  *mode    = get_ia32_ls_mode(node);
3897         ir_node  *noreg   = ia32_new_NoReg_gp(env_cg);
3898         ir_node  *new_op;
3899
3900         new_op  = func(dbgi, irg, block, new_ptr, noreg, new_mem);
3901
3902         set_ia32_op_type(new_op, ia32_AddrModeS);
3903         set_ia32_am_offs_int(new_op, get_ia32_am_offs_int(node));
3904         set_ia32_am_scale(new_op, get_ia32_am_scale(node));
3905         set_ia32_am_sc(new_op, get_ia32_am_sc(node));
3906         if (is_ia32_am_sc_sign(node))
3907                 set_ia32_am_sc_sign(new_op);
3908         set_ia32_ls_mode(new_op, mode);
3909         if (is_ia32_use_frame(node)) {
3910                 set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
3911                 set_ia32_use_frame(new_op);
3912         }
3913
3914         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env_cg, node));
3915
3916         return new_op;
3917 }
3918
3919 /**
3920  * Transforms a lowered Store into a "real" one.
3921  */
3922 static ir_node *gen_lowered_Store(ir_node *node, construct_store_func func)
3923 {
3924         ir_node  *block   = be_transform_node(get_nodes_block(node));
3925         ir_node  *ptr     = get_irn_n(node, 0);
3926         ir_node  *new_ptr = be_transform_node(ptr);
3927         ir_node  *val     = get_irn_n(node, 1);
3928         ir_node  *new_val = be_transform_node(val);
3929         ir_node  *mem     = get_irn_n(node, 2);
3930         ir_node  *new_mem = be_transform_node(mem);
3931         ir_graph *irg     = current_ir_graph;
3932         dbg_info *dbgi    = get_irn_dbg_info(node);
3933         ir_node  *noreg   = ia32_new_NoReg_gp(env_cg);
3934         ir_mode  *mode    = get_ia32_ls_mode(node);
3935         ir_node  *new_op;
3936         long     am_offs;
3937
3938         new_op = func(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
3939
3940         am_offs = get_ia32_am_offs_int(node);
3941         add_ia32_am_offs_int(new_op, am_offs);
3942
3943         set_ia32_op_type(new_op, ia32_AddrModeD);
3944         set_ia32_ls_mode(new_op, mode);
3945         set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
3946         set_ia32_use_frame(new_op);
3947
3948         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env_cg, node));
3949
3950         return new_op;
3951 }
3952
3953 static ir_node *gen_ia32_l_ShlDep(ir_node *node)
3954 {
3955         ir_node *left  = get_irn_n(node, n_ia32_l_ShlDep_val);
3956         ir_node *right = get_irn_n(node, n_ia32_l_ShlDep_count);
3957
3958         return gen_shift_binop(node, left, right, new_rd_ia32_Shl,
3959                                match_immediate | match_mode_neutral);
3960 }
3961
3962 static ir_node *gen_ia32_l_ShrDep(ir_node *node)
3963 {
3964         ir_node *left  = get_irn_n(node, n_ia32_l_ShrDep_val);
3965         ir_node *right = get_irn_n(node, n_ia32_l_ShrDep_count);
3966         return gen_shift_binop(node, left, right, new_rd_ia32_Shr,
3967                                match_immediate);
3968 }
3969
3970 static ir_node *gen_ia32_l_SarDep(ir_node *node)
3971 {
3972         ir_node *left  = get_irn_n(node, n_ia32_l_SarDep_val);
3973         ir_node *right = get_irn_n(node, n_ia32_l_SarDep_count);
3974         return gen_shift_binop(node, left, right, new_rd_ia32_Sar,
3975                                match_immediate);
3976 }
3977
3978 static ir_node *gen_ia32_l_Add(ir_node *node) {
3979         ir_node *left    = get_irn_n(node, n_ia32_l_Add_left);
3980         ir_node *right   = get_irn_n(node, n_ia32_l_Add_right);
3981         ir_node *lowered = gen_binop(node, left, right, new_rd_ia32_Add,
3982                         match_commutative | match_am | match_immediate |
3983                         match_mode_neutral);
3984
3985         if(is_Proj(lowered)) {
3986                 lowered = get_Proj_pred(lowered);
3987         } else {
3988                 assert(is_ia32_Add(lowered));
3989                 set_irn_mode(lowered, mode_T);
3990         }
3991
3992         return lowered;
3993 }
3994
3995 static ir_node *gen_ia32_l_Adc(ir_node *node)
3996 {
3997         return gen_binop_flags(node, new_rd_ia32_Adc,
3998                         match_commutative | match_am | match_immediate |
3999                         match_mode_neutral);
4000 }
4001
4002 /**
4003  * Transforms an ia32_l_vfild into a "real" ia32_vfild node
4004  *
4005  * @param node   The node to transform
4006  * @return the created ia32 vfild node
4007  */
4008 static ir_node *gen_ia32_l_vfild(ir_node *node) {
4009         return gen_lowered_Load(node, new_rd_ia32_vfild);
4010 }
4011
4012 /**
4013  * Transforms an ia32_l_Load into a "real" ia32_Load node
4014  *
4015  * @param node   The node to transform
4016  * @return the created ia32 Load node
4017  */
4018 static ir_node *gen_ia32_l_Load(ir_node *node) {
4019         return gen_lowered_Load(node, new_rd_ia32_Load);
4020 }
4021
4022 /**
4023  * Transforms an ia32_l_Store into a "real" ia32_Store node
4024  *
4025  * @param node   The node to transform
4026  * @return the created ia32 Store node
4027  */
4028 static ir_node *gen_ia32_l_Store(ir_node *node) {
4029         return gen_lowered_Store(node, new_rd_ia32_Store);
4030 }
4031
4032 /**
4033  * Transforms a l_vfist into a "real" vfist node.
4034  *
4035  * @param node   The node to transform
4036  * @return the created ia32 vfist node
4037  */
4038 static ir_node *gen_ia32_l_vfist(ir_node *node) {
4039         ir_node  *block      = be_transform_node(get_nodes_block(node));
4040         ir_node  *ptr        = get_irn_n(node, 0);
4041         ir_node  *new_ptr    = be_transform_node(ptr);
4042         ir_node  *val        = get_irn_n(node, 1);
4043         ir_node  *new_val    = be_transform_node(val);
4044         ir_node  *mem        = get_irn_n(node, 2);
4045         ir_node  *new_mem    = be_transform_node(mem);
4046         ir_graph *irg        = current_ir_graph;
4047         dbg_info *dbgi       = get_irn_dbg_info(node);
4048         ir_node  *noreg      = ia32_new_NoReg_gp(env_cg);
4049         ir_mode  *mode       = get_ia32_ls_mode(node);
4050         ir_node  *trunc_mode = ia32_new_Fpu_truncate(env_cg);
4051         ir_node  *new_op;
4052         long     am_offs;
4053
4054         new_op = new_rd_ia32_vfist(dbgi, irg, block, new_ptr, noreg, new_mem,
4055                                    new_val, trunc_mode);
4056
4057         am_offs = get_ia32_am_offs_int(node);
4058         add_ia32_am_offs_int(new_op, am_offs);
4059
4060         set_ia32_op_type(new_op, ia32_AddrModeD);
4061         set_ia32_ls_mode(new_op, mode);
4062         set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
4063         set_ia32_use_frame(new_op);
4064
4065         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env_cg, node));
4066
4067         return new_op;
4068 }
4069
4070 /**
4071  * Transforms a l_MulS into a "real" MulS node.
4072  *
4073  * @return the created ia32 Mul node
4074  */
4075 static ir_node *gen_ia32_l_Mul(ir_node *node) {
4076         ir_node *left  = get_binop_left(node);
4077         ir_node *right = get_binop_right(node);
4078
4079         return gen_binop(node, left, right, new_rd_ia32_Mul,
4080                          match_commutative | match_am | match_mode_neutral);
4081 }
4082
4083 /**
4084  * Transforms a l_IMulS into a "real" IMul1OPS node.
4085  *
4086  * @return the created ia32 IMul1OP node
4087  */
4088 static ir_node *gen_ia32_l_IMul(ir_node *node) {
4089         ir_node  *left      = get_binop_left(node);
4090         ir_node  *right     = get_binop_right(node);
4091
4092         return gen_binop(node, left, right, new_rd_ia32_IMul1OP,
4093                          match_commutative | match_am | match_mode_neutral);
4094 }
4095
4096 static ir_node *gen_ia32_l_Sub(ir_node *node) {
4097         ir_node *left    = get_irn_n(node, n_ia32_l_Sub_left);
4098         ir_node *right   = get_irn_n(node, n_ia32_l_Sub_right);
4099         ir_node *lowered = gen_binop(node, left, right, new_rd_ia32_Sub,
4100                         match_am | match_immediate | match_mode_neutral);
4101
4102         if(is_Proj(lowered)) {
4103                 lowered = get_Proj_pred(lowered);
4104         } else {
4105                 assert(is_ia32_Sub(lowered));
4106                 set_irn_mode(lowered, mode_T);
4107         }
4108
4109         return lowered;
4110 }
4111
4112 static ir_node *gen_ia32_l_Sbb(ir_node *node) {
4113         return gen_binop_flags(node, new_rd_ia32_Sbb,
4114                         match_am | match_immediate | match_mode_neutral);
4115 }
4116
4117 /**
4118  * Transforms a l_ShlD/l_ShrD into a ShlD/ShrD. Those nodes have 3 data inputs:
4119  * op1 - target to be shifted
4120  * op2 - contains bits to be shifted into target
4121  * op3 - shift count
4122  * Only op3 can be an immediate.
4123  */
4124 static ir_node *gen_lowered_64bit_shifts(ir_node *node, ir_node *high,
4125                                          ir_node *low, ir_node *count)
4126 {
4127         ir_node  *block     = get_nodes_block(node);
4128         ir_node  *new_block = be_transform_node(block);
4129         ir_graph *irg       = current_ir_graph;
4130         dbg_info *dbgi      = get_irn_dbg_info(node);
4131         ir_node  *new_high  = be_transform_node(high);
4132         ir_node  *new_low   = be_transform_node(low);
4133         ir_node  *new_count;
4134         ir_node  *new_node;
4135
4136         /* the shift amount can be any mode that is bigger than 5 bits, since all
4137          * other bits are ignored anyway */
4138         while (is_Conv(count) && get_irn_n_edges(count) == 1) {
4139                 assert(get_mode_size_bits(get_irn_mode(count)) >= 5);
4140                 count = get_Conv_op(count);
4141         }
4142         new_count = create_immediate_or_transform(count, 0);
4143
4144         if (is_ia32_l_ShlD(node)) {
4145                 new_node = new_rd_ia32_ShlD(dbgi, irg, new_block, new_high, new_low,
4146                                             new_count);
4147         } else {
4148                 new_node = new_rd_ia32_ShrD(dbgi, irg, new_block, new_high, new_low,
4149                                             new_count);
4150         }
4151         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env_cg, node));
4152
4153         return new_node;
4154 }
4155
4156 static ir_node *gen_ia32_l_ShlD(ir_node *node)
4157 {
4158         ir_node *high  = get_irn_n(node, n_ia32_l_ShlD_val_high);
4159         ir_node *low   = get_irn_n(node, n_ia32_l_ShlD_val_low);
4160         ir_node *count = get_irn_n(node, n_ia32_l_ShlD_count);
4161         return gen_lowered_64bit_shifts(node, high, low, count);
4162 }
4163
4164 static ir_node *gen_ia32_l_ShrD(ir_node *node)
4165 {
4166         ir_node *high  = get_irn_n(node, n_ia32_l_ShrD_val_high);
4167         ir_node *low   = get_irn_n(node, n_ia32_l_ShrD_val_low);
4168         ir_node *count = get_irn_n(node, n_ia32_l_ShrD_count);
4169         return gen_lowered_64bit_shifts(node, high, low, count);
4170 }
4171
4172 static ir_node *gen_ia32_l_LLtoFloat(ir_node *node) {
4173         ir_node  *src_block    = get_nodes_block(node);
4174         ir_node  *block        = be_transform_node(src_block);
4175         ir_graph *irg          = current_ir_graph;
4176         dbg_info *dbgi         = get_irn_dbg_info(node);
4177         ir_node  *frame        = get_irg_frame(irg);
4178         ir_node  *noreg        = ia32_new_NoReg_gp(env_cg);
4179         ir_node  *nomem        = new_NoMem();
4180         ir_node  *val_low      = get_irn_n(node, n_ia32_l_LLtoFloat_val_low);
4181         ir_node  *val_high     = get_irn_n(node, n_ia32_l_LLtoFloat_val_high);
4182         ir_node  *new_val_low  = be_transform_node(val_low);
4183         ir_node  *new_val_high = be_transform_node(val_high);
4184         ir_node  *in[2];
4185         ir_node  *sync;
4186         ir_node  *fild;
4187         ir_node  *store_low;
4188         ir_node  *store_high;
4189
4190         if(!mode_is_signed(get_irn_mode(val_high))) {
4191                 panic("unsigned long long -> float not supported yet (%+F)", node);
4192         }
4193
4194         /* do a store */
4195         store_low = new_rd_ia32_Store(dbgi, irg, block, frame, noreg, nomem,
4196                                       new_val_low);
4197         store_high = new_rd_ia32_Store(dbgi, irg, block, frame, noreg, nomem,
4198                                        new_val_high);
4199         SET_IA32_ORIG_NODE(store_low, ia32_get_old_node_name(env_cg, node));
4200         SET_IA32_ORIG_NODE(store_high, ia32_get_old_node_name(env_cg, node));
4201
4202         set_ia32_use_frame(store_low);
4203         set_ia32_use_frame(store_high);
4204         set_ia32_op_type(store_low, ia32_AddrModeD);
4205         set_ia32_op_type(store_high, ia32_AddrModeD);
4206         set_ia32_ls_mode(store_low, mode_Iu);
4207         set_ia32_ls_mode(store_high, mode_Is);
4208         add_ia32_am_offs_int(store_high, 4);
4209
4210         in[0] = store_low;
4211         in[1] = store_high;
4212         sync  = new_rd_Sync(dbgi, irg, block, 2, in);
4213
4214         /* do a fild */
4215         fild = new_rd_ia32_vfild(dbgi, irg, block, frame, noreg, sync);
4216
4217         set_ia32_use_frame(fild);
4218         set_ia32_op_type(fild, ia32_AddrModeS);
4219         set_ia32_ls_mode(fild, mode_Ls);
4220
4221         SET_IA32_ORIG_NODE(fild, ia32_get_old_node_name(env_cg, node));
4222
4223         return new_r_Proj(irg, block, fild, mode_vfp, pn_ia32_vfild_res);
4224 }
4225
4226 static ir_node *gen_ia32_l_FloattoLL(ir_node *node) {
4227         (void) node;
4228         panic("LLtoFloat NIY");
4229 }
4230
4231 /**
4232  * the BAD transformer.
4233  */
4234 static ir_node *bad_transform(ir_node *node) {
4235         panic("No transform function for %+F available.\n", node);
4236         return NULL;
4237 }
4238
4239 /**
4240  * Transform the Projs of an AddSP.
4241  */
4242 static ir_node *gen_Proj_be_AddSP(ir_node *node) {
4243         ir_node  *block    = be_transform_node(get_nodes_block(node));
4244         ir_node  *pred     = get_Proj_pred(node);
4245         ir_node  *new_pred = be_transform_node(pred);
4246         ir_graph *irg      = current_ir_graph;
4247         dbg_info *dbgi     = get_irn_dbg_info(node);
4248         long     proj      = get_Proj_proj(node);
4249
4250         if (proj == pn_be_AddSP_sp) {
4251                 ir_node *res = new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu,
4252                                            pn_ia32_SubSP_stack);
4253                 arch_set_irn_register(env_cg->arch_env, res, &ia32_gp_regs[REG_ESP]);
4254                 return res;
4255         } else if(proj == pn_be_AddSP_res) {
4256                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu,
4257                                    pn_ia32_SubSP_addr);
4258         } else if (proj == pn_be_AddSP_M) {
4259                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_SubSP_M);
4260         }
4261
4262         assert(0);
4263         return new_rd_Unknown(irg, get_irn_mode(node));
4264 }
4265
4266 /**
4267  * Transform the Projs of a SubSP.
4268  */
4269 static ir_node *gen_Proj_be_SubSP(ir_node *node) {
4270         ir_node  *block    = be_transform_node(get_nodes_block(node));
4271         ir_node  *pred     = get_Proj_pred(node);
4272         ir_node  *new_pred = be_transform_node(pred);
4273         ir_graph *irg      = current_ir_graph;
4274         dbg_info *dbgi     = get_irn_dbg_info(node);
4275         long     proj      = get_Proj_proj(node);
4276
4277         if (proj == pn_be_SubSP_sp) {
4278                 ir_node *res = new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu,
4279                                            pn_ia32_AddSP_stack);
4280                 arch_set_irn_register(env_cg->arch_env, res, &ia32_gp_regs[REG_ESP]);
4281                 return res;
4282         } else if (proj == pn_be_SubSP_M) {
4283                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_AddSP_M);
4284         }
4285
4286         assert(0);
4287         return new_rd_Unknown(irg, get_irn_mode(node));
4288 }
4289
4290 /**
4291  * Transform and renumber the Projs from a Load.
4292  */
4293 static ir_node *gen_Proj_Load(ir_node *node) {
4294         ir_node  *new_pred;
4295         ir_node  *block    = be_transform_node(get_nodes_block(node));
4296         ir_node  *pred     = get_Proj_pred(node);
4297         ir_graph *irg      = current_ir_graph;
4298         dbg_info *dbgi     = get_irn_dbg_info(node);
4299         long     proj      = get_Proj_proj(node);
4300
4301
4302         /* loads might be part of source address mode matches, so we don't
4303            transform the ProjMs yet (with the exception of loads whose result is
4304            not used)
4305          */
4306         if (is_Load(pred) && proj == pn_Load_M && get_irn_n_edges(pred) > 1) {
4307                 ir_node *res;
4308
4309                 assert(pn_ia32_Load_M == 1); /* convention: mem-result of Source-AM
4310                                                                                 nodes is 1 */
4311                 /* this is needed, because sometimes we have loops that are only
4312                    reachable through the ProjM */
4313                 be_enqueue_preds(node);
4314                 /* do it in 2 steps, to silence firm verifier */
4315                 res = new_rd_Proj(dbgi, irg, block, pred, mode_M, pn_Load_M);
4316                 set_Proj_proj(res, pn_ia32_Load_M);
4317                 return res;
4318         }
4319
4320         /* renumber the proj */
4321         new_pred = be_transform_node(pred);
4322         if (is_ia32_Load(new_pred)) {
4323                 if (proj == pn_Load_res) {
4324                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu,
4325                                            pn_ia32_Load_res);
4326                 } else if (proj == pn_Load_M) {
4327                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M,
4328                                            pn_ia32_Load_M);
4329                 }
4330         } else if(is_ia32_Conv_I2I(new_pred)
4331                         || is_ia32_Conv_I2I8Bit(new_pred)) {
4332                 set_irn_mode(new_pred, mode_T);
4333                 if (proj == pn_Load_res) {
4334                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_res);
4335                 } else if (proj == pn_Load_M) {
4336                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_mem);
4337                 }
4338         } else if (is_ia32_xLoad(new_pred)) {
4339                 if (proj == pn_Load_res) {
4340                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_xmm,
4341                                            pn_ia32_xLoad_res);
4342                 } else if (proj == pn_Load_M) {
4343                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M,
4344                                            pn_ia32_xLoad_M);
4345                 }
4346         } else if (is_ia32_vfld(new_pred)) {
4347                 if (proj == pn_Load_res) {
4348                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_vfp,
4349                                            pn_ia32_vfld_res);
4350                 } else if (proj == pn_Load_M) {
4351                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M,
4352                                            pn_ia32_vfld_M);
4353                 }
4354         } else {
4355                 /* can happen for ProJMs when source address mode happened for the
4356                    node */
4357
4358                 /* however it should not be the result proj, as that would mean the
4359                    load had multiple users and should not have been used for
4360                    SourceAM */
4361                 if(proj != pn_Load_M) {
4362                         panic("internal error: transformed node not a Load");
4363                 }
4364                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, 1);
4365         }
4366
4367         assert(0);
4368         return new_rd_Unknown(irg, get_irn_mode(node));
4369 }
4370
4371 /**
4372  * Transform and renumber the Projs from a DivMod like instruction.
4373  */
4374 static ir_node *gen_Proj_DivMod(ir_node *node) {
4375         ir_node  *block    = be_transform_node(get_nodes_block(node));
4376         ir_node  *pred     = get_Proj_pred(node);
4377         ir_node  *new_pred = be_transform_node(pred);
4378         ir_graph *irg      = current_ir_graph;
4379         dbg_info *dbgi     = get_irn_dbg_info(node);
4380         ir_mode  *mode     = get_irn_mode(node);
4381         long     proj      = get_Proj_proj(node);
4382
4383         assert(is_ia32_Div(new_pred) || is_ia32_IDiv(new_pred));
4384
4385         switch (get_irn_opcode(pred)) {
4386         case iro_Div:
4387                 switch (proj) {
4388                 case pn_Div_M:
4389                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
4390                 case pn_Div_res:
4391                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_div_res);
4392                 default:
4393                         break;
4394                 }
4395                 break;
4396         case iro_Mod:
4397                 switch (proj) {
4398                 case pn_Mod_M:
4399                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
4400                 case pn_Mod_res:
4401                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_mod_res);
4402                 default:
4403                         break;
4404                 }
4405                 break;
4406         case iro_DivMod:
4407                 switch (proj) {
4408                 case pn_DivMod_M:
4409                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
4410                 case pn_DivMod_res_div:
4411                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_div_res);
4412                 case pn_DivMod_res_mod:
4413                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_mod_res);
4414                 default:
4415                         break;
4416                 }
4417                 break;
4418         default:
4419                 break;
4420         }
4421
4422         assert(0);
4423         return new_rd_Unknown(irg, mode);
4424 }
4425
4426 /**
4427  * Transform and renumber the Projs from a CopyB.
4428  */
4429 static ir_node *gen_Proj_CopyB(ir_node *node) {
4430         ir_node  *block    = be_transform_node(get_nodes_block(node));
4431         ir_node  *pred     = get_Proj_pred(node);
4432         ir_node  *new_pred = be_transform_node(pred);
4433         ir_graph *irg      = current_ir_graph;
4434         dbg_info *dbgi     = get_irn_dbg_info(node);
4435         ir_mode  *mode     = get_irn_mode(node);
4436         long     proj      = get_Proj_proj(node);
4437
4438         switch(proj) {
4439         case pn_CopyB_M_regular:
4440                 if (is_ia32_CopyB_i(new_pred)) {
4441                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_CopyB_i_M);
4442                 } else if (is_ia32_CopyB(new_pred)) {
4443                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_CopyB_M);
4444                 }
4445                 break;
4446         default:
4447                 break;
4448         }
4449
4450         assert(0);
4451         return new_rd_Unknown(irg, mode);
4452 }
4453
4454 /**
4455  * Transform and renumber the Projs from a Quot.
4456  */
4457 static ir_node *gen_Proj_Quot(ir_node *node) {
4458         ir_node  *block    = be_transform_node(get_nodes_block(node));
4459         ir_node  *pred     = get_Proj_pred(node);
4460         ir_node  *new_pred = be_transform_node(pred);
4461         ir_graph *irg      = current_ir_graph;
4462         dbg_info *dbgi     = get_irn_dbg_info(node);
4463         ir_mode  *mode     = get_irn_mode(node);
4464         long     proj      = get_Proj_proj(node);
4465
4466         switch(proj) {
4467         case pn_Quot_M:
4468                 if (is_ia32_xDiv(new_pred)) {
4469                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_xDiv_M);
4470                 } else if (is_ia32_vfdiv(new_pred)) {
4471                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_vfdiv_M);
4472                 }
4473                 break;
4474         case pn_Quot_res:
4475                 if (is_ia32_xDiv(new_pred)) {
4476                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_xmm, pn_ia32_xDiv_res);
4477                 } else if (is_ia32_vfdiv(new_pred)) {
4478                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_vfp, pn_ia32_vfdiv_res);
4479                 }
4480                 break;
4481         default:
4482                 break;
4483         }
4484
4485         assert(0);
4486         return new_rd_Unknown(irg, mode);
4487 }
4488
4489 /**
4490  * Transform the Thread Local Storage Proj.
4491  */
4492 static ir_node *gen_Proj_tls(ir_node *node) {
4493         ir_node  *block = be_transform_node(get_nodes_block(node));
4494         ir_graph *irg   = current_ir_graph;
4495         dbg_info *dbgi  = NULL;
4496         ir_node  *res   = new_rd_ia32_LdTls(dbgi, irg, block, mode_Iu);
4497
4498         return res;
4499 }
4500
4501 static ir_node *gen_be_Call(ir_node *node) {
4502         ir_node *res = be_duplicate_node(node);
4503         be_node_add_flags(res, -1, arch_irn_flags_modify_flags);
4504
4505         return res;
4506 }
4507
4508 static ir_node *gen_be_IncSP(ir_node *node) {
4509         ir_node *res = be_duplicate_node(node);
4510         be_node_add_flags(res, -1, arch_irn_flags_modify_flags);
4511
4512         return res;
4513 }
4514
4515 /**
4516  * Transform the Projs from a be_Call.
4517  */
4518 static ir_node *gen_Proj_be_Call(ir_node *node) {
4519         ir_node  *block       = be_transform_node(get_nodes_block(node));
4520         ir_node  *call        = get_Proj_pred(node);
4521         ir_node  *new_call    = be_transform_node(call);
4522         ir_graph *irg         = current_ir_graph;
4523         dbg_info *dbgi        = get_irn_dbg_info(node);
4524         ir_type  *method_type = be_Call_get_type(call);
4525         int       n_res       = get_method_n_ress(method_type);
4526         long      proj        = get_Proj_proj(node);
4527         ir_mode  *mode        = get_irn_mode(node);
4528         ir_node  *sse_load;
4529         const arch_register_class_t *cls;
4530
4531         /* The following is kinda tricky: If we're using SSE, then we have to
4532          * move the result value of the call in floating point registers to an
4533          * xmm register, we therefore construct a GetST0 -> xLoad sequence
4534          * after the call, we have to make sure to correctly make the
4535          * MemProj and the result Proj use these 2 nodes
4536          */
4537         if (proj == pn_be_Call_M_regular) {
4538                 // get new node for result, are we doing the sse load/store hack?
4539                 ir_node *call_res = be_get_Proj_for_pn(call, pn_be_Call_first_res);
4540                 ir_node *call_res_new;
4541                 ir_node *call_res_pred = NULL;
4542
4543                 if (call_res != NULL) {
4544                         call_res_new  = be_transform_node(call_res);
4545                         call_res_pred = get_Proj_pred(call_res_new);
4546                 }
4547
4548                 if (call_res_pred == NULL || be_is_Call(call_res_pred)) {
4549                         return new_rd_Proj(dbgi, irg, block, new_call, mode_M,
4550                                            pn_be_Call_M_regular);
4551                 } else {
4552                         assert(is_ia32_xLoad(call_res_pred));
4553                         return new_rd_Proj(dbgi, irg, block, call_res_pred, mode_M,
4554                                            pn_ia32_xLoad_M);
4555                 }
4556         }
4557         if (ia32_cg_config.use_sse2 && proj >= pn_be_Call_first_res
4558                         && proj < (pn_be_Call_first_res + n_res) && mode_is_float(mode)) {
4559                 ir_node *fstp;
4560                 ir_node *frame = get_irg_frame(irg);
4561                 ir_node *noreg = ia32_new_NoReg_gp(env_cg);
4562                 //ir_node *p;
4563                 ir_node *call_mem = be_get_Proj_for_pn(call, pn_be_Call_M_regular);
4564                 ir_node *call_res;
4565
4566                 /* in case there is no memory output: create one to serialize the copy
4567                    FPU -> SSE */
4568                 call_mem = new_rd_Proj(dbgi, irg, block, new_call, mode_M,
4569                                        pn_be_Call_M_regular);
4570                 call_res = new_rd_Proj(dbgi, irg, block, new_call, mode,
4571                                        pn_be_Call_first_res);
4572
4573                 /* store st(0) onto stack */
4574                 fstp = new_rd_ia32_vfst(dbgi, irg, block, frame, noreg, call_mem,
4575                                         call_res, mode);
4576                 set_ia32_op_type(fstp, ia32_AddrModeD);
4577                 set_ia32_use_frame(fstp);
4578
4579                 /* load into SSE register */
4580                 sse_load = new_rd_ia32_xLoad(dbgi, irg, block, frame, noreg, fstp,
4581                                              mode);
4582                 set_ia32_op_type(sse_load, ia32_AddrModeS);
4583                 set_ia32_use_frame(sse_load);
4584
4585                 sse_load = new_rd_Proj(dbgi, irg, block, sse_load, mode_xmm,
4586                                        pn_ia32_xLoad_res);
4587
4588                 return sse_load;
4589         }
4590
4591         /* transform call modes */
4592         if (mode_is_data(mode)) {
4593                 cls  = arch_get_irn_reg_class(env_cg->arch_env, node, -1);
4594                 mode = cls->mode;
4595         }
4596
4597         return new_rd_Proj(dbgi, irg, block, new_call, mode, proj);
4598 }
4599
4600 /**
4601  * Transform the Projs from a Cmp.
4602  */
4603 static ir_node *gen_Proj_Cmp(ir_node *node)
4604 {
4605         /* this probably means not all mode_b nodes were lowered... */
4606         panic("trying to directly transform Proj_Cmp %+F (mode_b not lowered?)",
4607               node);
4608 }
4609
4610 /**
4611  * Transform and potentially renumber Proj nodes.
4612  */
4613 static ir_node *gen_Proj(ir_node *node) {
4614         ir_graph *irg  = current_ir_graph;
4615         dbg_info *dbgi = get_irn_dbg_info(node);
4616         ir_node  *pred = get_Proj_pred(node);
4617         long     proj  = get_Proj_proj(node);
4618
4619         if (is_Store(pred)) {
4620                 if (proj == pn_Store_M) {
4621                         return be_transform_node(pred);
4622                 } else {
4623                         assert(0);
4624                         return new_r_Bad(irg);
4625                 }
4626         } else if (is_Load(pred)) {
4627                 return gen_Proj_Load(node);
4628         } else if (is_Div(pred) || is_Mod(pred) || is_DivMod(pred)) {
4629                 return gen_Proj_DivMod(node);
4630         } else if (is_CopyB(pred)) {
4631                 return gen_Proj_CopyB(node);
4632         } else if (is_Quot(pred)) {
4633                 return gen_Proj_Quot(node);
4634         } else if (be_is_SubSP(pred)) {
4635                 return gen_Proj_be_SubSP(node);
4636         } else if (be_is_AddSP(pred)) {
4637                 return gen_Proj_be_AddSP(node);
4638         } else if (be_is_Call(pred)) {
4639                 return gen_Proj_be_Call(node);
4640         } else if (is_Cmp(pred)) {
4641                 return gen_Proj_Cmp(node);
4642         } else if (get_irn_op(pred) == op_Start) {
4643                 if (proj == pn_Start_X_initial_exec) {
4644                         ir_node *block = get_nodes_block(pred);
4645                         ir_node *jump;
4646
4647                         /* we exchange the ProjX with a jump */
4648                         block = be_transform_node(block);
4649                         jump  = new_rd_Jmp(dbgi, irg, block);
4650                         return jump;
4651                 }
4652                 if (node == be_get_old_anchor(anchor_tls)) {
4653                         return gen_Proj_tls(node);
4654                 }
4655 #ifdef FIRM_EXT_GRS
4656         } else if(!is_ia32_irn(pred)) { // Quick hack for SIMD optimization
4657 #else
4658         } else {
4659 #endif
4660                 ir_node *new_pred = be_transform_node(pred);
4661                 ir_node *block    = be_transform_node(get_nodes_block(node));
4662                 ir_mode *mode     = get_irn_mode(node);
4663                 if (mode_needs_gp_reg(mode)) {
4664                         ir_node *new_proj = new_r_Proj(irg, block, new_pred, mode_Iu,
4665                                                        get_Proj_proj(node));
4666 #ifdef DEBUG_libfirm
4667                         new_proj->node_nr = node->node_nr;
4668 #endif
4669                         return new_proj;
4670                 }
4671         }
4672
4673         return be_duplicate_node(node);
4674 }
4675
4676 /**
4677  * Enters all transform functions into the generic pointer
4678  */
4679 static void register_transformers(void)
4680 {
4681         ir_op *op_Mulh;
4682
4683         /* first clear the generic function pointer for all ops */
4684         clear_irp_opcodes_generic_func();
4685
4686 #define GEN(a)   { be_transform_func *func = gen_##a; op_##a->ops.generic = (op_func) func; }
4687 #define BAD(a)   op_##a->ops.generic = (op_func)bad_transform
4688
4689         GEN(Add);
4690         GEN(Sub);
4691         GEN(Mul);
4692         GEN(And);
4693         GEN(Or);
4694         GEN(Eor);
4695
4696         GEN(Shl);
4697         GEN(Shr);
4698         GEN(Shrs);
4699         GEN(Rot);
4700
4701         GEN(Quot);
4702
4703         GEN(Div);
4704         GEN(Mod);
4705         GEN(DivMod);
4706
4707         GEN(Minus);
4708         GEN(Conv);
4709         GEN(Abs);
4710         GEN(Not);
4711
4712         GEN(Load);
4713         GEN(Store);
4714         GEN(Cond);
4715
4716         GEN(Cmp);
4717         GEN(ASM);
4718         GEN(CopyB);
4719         BAD(Mux);
4720         GEN(Psi);
4721         GEN(Proj);
4722         GEN(Phi);
4723         GEN(IJmp);
4724
4725         /* transform ops from intrinsic lowering */
4726         GEN(ia32_l_Add);
4727         GEN(ia32_l_Adc);
4728         GEN(ia32_l_Mul);
4729         GEN(ia32_l_IMul);
4730         GEN(ia32_l_ShlDep);
4731         GEN(ia32_l_ShrDep);
4732         GEN(ia32_l_SarDep);
4733         GEN(ia32_l_ShlD);
4734         GEN(ia32_l_ShrD);
4735         GEN(ia32_l_Sub);
4736         GEN(ia32_l_Sbb);
4737         GEN(ia32_l_vfild);
4738         GEN(ia32_l_Load);
4739         GEN(ia32_l_vfist);
4740         GEN(ia32_l_Store);
4741         GEN(ia32_l_LLtoFloat);
4742         GEN(ia32_l_FloattoLL);
4743
4744         GEN(Const);
4745         GEN(SymConst);
4746         GEN(Unknown);
4747
4748         /* we should never see these nodes */
4749         BAD(Raise);
4750         BAD(Sel);
4751         BAD(InstOf);
4752         BAD(Cast);
4753         BAD(Free);
4754         BAD(Tuple);
4755         BAD(Id);
4756         //BAD(Bad);
4757         BAD(Confirm);
4758         BAD(Filter);
4759         BAD(CallBegin);
4760         BAD(EndReg);
4761         BAD(EndExcept);
4762
4763         /* handle generic backend nodes */
4764         GEN(be_FrameAddr);
4765         GEN(be_Call);
4766         GEN(be_IncSP);
4767         GEN(be_Return);
4768         GEN(be_AddSP);
4769         GEN(be_SubSP);
4770         GEN(be_Copy);
4771
4772         op_Mulh = get_op_Mulh();
4773         if (op_Mulh)
4774                 GEN(Mulh);
4775
4776 #undef GEN
4777 #undef BAD
4778 }
4779
4780 /**
4781  * Pre-transform all unknown and noreg nodes.
4782  */
4783 static void ia32_pretransform_node(void *arch_cg) {
4784         ia32_code_gen_t *cg = arch_cg;
4785
4786         cg->unknown_gp  = be_pre_transform_node(cg->unknown_gp);
4787         cg->unknown_vfp = be_pre_transform_node(cg->unknown_vfp);
4788         cg->unknown_xmm = be_pre_transform_node(cg->unknown_xmm);
4789         cg->noreg_gp    = be_pre_transform_node(cg->noreg_gp);
4790         cg->noreg_vfp   = be_pre_transform_node(cg->noreg_vfp);
4791         cg->noreg_xmm   = be_pre_transform_node(cg->noreg_xmm);
4792         get_fpcw();
4793 }
4794
4795 /**
4796  * Walker, checks if all ia32 nodes producing more than one result have
4797  * its Projs, other wise creates new projs and keep them using a be_Keep node.
4798  */
4799 static void add_missing_keep_walker(ir_node *node, void *data)
4800 {
4801         int              n_outs, i;
4802         unsigned         found_projs = 0;
4803         const ir_edge_t *edge;
4804         ir_mode         *mode = get_irn_mode(node);
4805         ir_node         *last_keep;
4806         (void) data;
4807         if(mode != mode_T)
4808                 return;
4809         if(!is_ia32_irn(node))
4810                 return;
4811
4812         n_outs = get_ia32_n_res(node);
4813         if(n_outs <= 0)
4814                 return;
4815         if(is_ia32_SwitchJmp(node))
4816                 return;
4817
4818         assert(n_outs < (int) sizeof(unsigned) * 8);
4819         foreach_out_edge(node, edge) {
4820                 ir_node *proj = get_edge_src_irn(edge);
4821                 int      pn   = get_Proj_proj(proj);
4822
4823                 assert(get_irn_mode(proj) == mode_M || pn < n_outs);
4824                 found_projs |= 1 << pn;
4825         }
4826
4827
4828         /* are keeps missing? */
4829         last_keep = NULL;
4830         for(i = 0; i < n_outs; ++i) {
4831                 ir_node                     *block;
4832                 ir_node                     *in[1];
4833                 const arch_register_req_t   *req;
4834                 const arch_register_class_t *class;
4835
4836                 if(found_projs & (1 << i)) {
4837                         continue;
4838                 }
4839
4840                 req   = get_ia32_out_req(node, i);
4841                 class = req->cls;
4842                 if(class == NULL) {
4843                         continue;
4844                 }
4845                 if(class == &ia32_reg_classes[CLASS_ia32_flags]) {
4846                         continue;
4847                 }
4848
4849                 block = get_nodes_block(node);
4850                 in[0] = new_r_Proj(current_ir_graph, block, node,
4851                                    arch_register_class_mode(class), i);
4852                 if(last_keep != NULL) {
4853                         be_Keep_add_node(last_keep, class, in[0]);
4854                 } else {
4855                         last_keep = be_new_Keep(class, current_ir_graph, block, 1, in);
4856                         if(sched_is_scheduled(node)) {
4857                                 sched_add_after(node, last_keep);
4858                         }
4859                 }
4860         }
4861 }
4862
4863 /**
4864  * Adds missing keeps to nodes. Adds missing Proj nodes for unused outputs
4865  * and keeps them.
4866  */
4867 void ia32_add_missing_keeps(ia32_code_gen_t *cg)
4868 {
4869         ir_graph *irg = be_get_birg_irg(cg->birg);
4870         irg_walk_graph(irg, add_missing_keep_walker, NULL, NULL);
4871 }
4872
4873 /* do the transformation */
4874 void ia32_transform_graph(ia32_code_gen_t *cg) {
4875         int cse_last;
4876         ir_graph *irg = cg->irg;
4877
4878         register_transformers();
4879         env_cg       = cg;
4880         initial_fpcw = NULL;
4881
4882         heights      = heights_new(irg);
4883         ia32_calculate_non_address_mode_nodes(cg->birg);
4884
4885         /* the transform phase is not safe for CSE (yet) because several nodes get
4886          * attributes set after their creation */
4887         cse_last = get_opt_cse();
4888         set_opt_cse(0);
4889
4890         be_transform_graph(cg->birg, ia32_pretransform_node, cg);
4891
4892         set_opt_cse(cse_last);
4893
4894         ia32_free_non_address_mode_nodes();
4895         heights_free(heights);
4896         heights = NULL;
4897 }
4898
4899 void ia32_init_transform(void)
4900 {
4901         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.transform");
4902 }