reduced stack overhead by transforming nodes as early as possible in functions
[libfirm] / ir / be / ia32 / ia32_transform.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This file implements the IR transformation from firm into ia32-Firm.
23  * @author      Christian Wuerdig, Matthias Braun
24  * @version     $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include <limits.h>
31
32 #include "irargs_t.h"
33 #include "irnode_t.h"
34 #include "irgraph_t.h"
35 #include "irmode_t.h"
36 #include "iropt_t.h"
37 #include "irop_t.h"
38 #include "irprog_t.h"
39 #include "iredges_t.h"
40 #include "irgmod.h"
41 #include "irvrfy.h"
42 #include "ircons.h"
43 #include "irgwalk.h"
44 #include "dbginfo.h"
45 #include "irprintf.h"
46 #include "debug.h"
47 #include "irdom.h"
48 #include "type.h"
49 #include "entity.h"
50 #include "archop.h"     /* we need this for Min and Max nodes */
51 #include "error.h"
52 #include "cgana.h"
53 #include "irouts.h"
54 #include "trouts.h"
55 #include "irhooks.h"
56
57 #include "../benode_t.h"
58 #include "../besched.h"
59 #include "../beabi.h"
60 #include "../beutil.h"
61 #include "../beirg_t.h"
62
63 #include "bearch_ia32_t.h"
64 #include "ia32_nodes_attr.h"
65 #include "ia32_transform.h"
66 #include "ia32_new_nodes.h"
67 #include "ia32_map_regs.h"
68 #include "ia32_dbg_stat.h"
69 #include "ia32_optimize.h"
70 #include "ia32_util.h"
71
72 #include "gen_ia32_regalloc_if.h"
73
74 #define SFP_SIGN "0x80000000"
75 #define DFP_SIGN "0x8000000000000000"
76 #define SFP_ABS  "0x7FFFFFFF"
77 #define DFP_ABS  "0x7FFFFFFFFFFFFFFF"
78
79 #define TP_SFP_SIGN "ia32_sfp_sign"
80 #define TP_DFP_SIGN "ia32_dfp_sign"
81 #define TP_SFP_ABS  "ia32_sfp_abs"
82 #define TP_DFP_ABS  "ia32_dfp_abs"
83
84 #define ENT_SFP_SIGN "IA32_SFP_SIGN"
85 #define ENT_DFP_SIGN "IA32_DFP_SIGN"
86 #define ENT_SFP_ABS  "IA32_SFP_ABS"
87 #define ENT_DFP_ABS  "IA32_DFP_ABS"
88
89 #define mode_vfp        (ia32_reg_classes[CLASS_ia32_vfp].mode)
90 #define mode_xmm    (ia32_reg_classes[CLASS_ia32_xmm].mode)
91
92 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
93
94 typedef struct ia32_transform_env_t {
95         ir_graph          *irg;        /**< The irg, the node should be created in */
96         ia32_code_gen_t   *cg;         /**< The code generator */
97         int               visited;     /**< visited count that indicates whether a
98                                             node is already transformed */
99         pdeq              *worklist;   /**< worklist of nodes that still need to be
100                                                                         transformed */
101         ir_node          **old_anchors;/**< the list of anchors nodes in the old irg*/
102 } ia32_transform_env_t;
103
104 extern ir_op *get_op_Mulh(void);
105
106 typedef ir_node *construct_binop_func(dbg_info *db, ir_graph *irg,
107         ir_node *block, ir_node *base, ir_node *index, ir_node *op1,
108         ir_node *op2, ir_node *mem);
109
110 typedef ir_node *construct_unop_func(dbg_info *db, ir_graph *irg,
111         ir_node *block, ir_node *base, ir_node *index, ir_node *op,
112         ir_node *mem);
113
114 typedef ir_node *(transform_func)(ia32_transform_env_t *env, ir_node *node);
115
116 /****************************************************************************************************
117  *                  _        _                        __                           _   _
118  *                 | |      | |                      / _|                         | | (_)
119  *  _ __   ___   __| | ___  | |_ _ __ __ _ _ __  ___| |_ ___  _ __ _ __ ___   __ _| |_ _  ___  _ __
120  * | '_ \ / _ \ / _` |/ _ \ | __| '__/ _` | '_ \/ __|  _/ _ \| '__| '_ ` _ \ / _` | __| |/ _ \| '_ \
121  * | | | | (_) | (_| |  __/ | |_| | | (_| | | | \__ \ || (_) | |  | | | | | | (_| | |_| | (_) | | | |
122  * |_| |_|\___/ \__,_|\___|  \__|_|  \__,_|_| |_|___/_| \___/|_|  |_| |_| |_|\__,_|\__|_|\___/|_| |_|
123  *
124  ****************************************************************************************************/
125
126 static ir_node *duplicate_node(ia32_transform_env_t *env, ir_node *node);
127 static ir_node *transform_node(ia32_transform_env_t *env, ir_node *node);
128 static void duplicate_deps(ia32_transform_env_t *env, ir_node *old_node,
129                            ir_node *new_node);
130
131 static INLINE int mode_needs_gp_reg(ir_mode *mode)
132 {
133         if(mode == mode_fpcw)
134                 return 0;
135
136         return mode_is_int(mode) || mode_is_character(mode) || mode_is_reference(mode);
137 }
138
139 static INLINE void set_new_node(ir_node *old_node, ir_node *new_node)
140 {
141         set_irn_link(old_node, new_node);
142 }
143
144 static INLINE ir_node *get_new_node(ir_node *old_node)
145 {
146         assert(irn_visited(old_node));
147         return (ir_node*) get_irn_link(old_node);
148 }
149
150 /**
151  * Returns 1 if irn is a Const representing 0, 0 otherwise
152  */
153 static INLINE int is_ia32_Const_0(ir_node *irn) {
154         return is_ia32_irn(irn) && is_ia32_Const(irn) && get_ia32_immop_type(irn) == ia32_ImmConst
155                && tarval_is_null(get_ia32_Immop_tarval(irn));
156 }
157
158 /**
159  * Returns 1 if irn is a Const representing 1, 0 otherwise
160  */
161 static INLINE int is_ia32_Const_1(ir_node *irn) {
162         return is_ia32_irn(irn) && is_ia32_Const(irn) && get_ia32_immop_type(irn) == ia32_ImmConst
163                && tarval_is_one(get_ia32_Immop_tarval(irn));
164 }
165
166 /**
167  * Collects all Projs of a node into the node array. Index is the projnum.
168  * BEWARE: The caller has to assure the appropriate array size!
169  */
170 static void ia32_collect_Projs(ir_node *irn, ir_node **projs, int size) {
171         const ir_edge_t *edge;
172         assert(get_irn_mode(irn) == mode_T && "need mode_T");
173
174         memset(projs, 0, size * sizeof(projs[0]));
175
176         foreach_out_edge(irn, edge) {
177                 ir_node *proj = get_edge_src_irn(edge);
178                 int proj_proj = get_Proj_proj(proj);
179                 assert(proj_proj < size);
180                 projs[proj_proj] = proj;
181         }
182 }
183
184 /**
185  * Renumbers the proj having pn_old in the array tp pn_new
186  * and removes the proj from the array.
187  */
188 static INLINE void ia32_renumber_Proj(ir_node **projs, long pn_old, long pn_new) {
189         fprintf(stderr, "Warning: renumber_Proj used!\n");
190         if (projs[pn_old]) {
191                 set_Proj_proj(projs[pn_old], pn_new);
192                 projs[pn_old] = NULL;
193         }
194 }
195
196 /**
197  * creates a unique ident by adding a number to a tag
198  *
199  * @param tag   the tag string, must contain a %d if a number
200  *              should be added
201  */
202 static ident *unique_id(const char *tag)
203 {
204         static unsigned id = 0;
205         char str[256];
206
207         snprintf(str, sizeof(str), tag, ++id);
208         return new_id_from_str(str);
209 }
210
211 /**
212  * Get a primitive type for a mode.
213  */
214 static ir_type *get_prim_type(pmap *types, ir_mode *mode)
215 {
216         pmap_entry *e = pmap_find(types, mode);
217         ir_type *res;
218
219         if (! e) {
220                 char buf[64];
221                 snprintf(buf, sizeof(buf), "prim_type_%s", get_mode_name(mode));
222                 res = new_type_primitive(new_id_from_str(buf), mode);
223                 pmap_insert(types, mode, res);
224         }
225         else
226                 res = e->value;
227         return res;
228 }
229
230 /**
231  * Get an entity that is initialized with a tarval
232  */
233 static ir_entity *get_entity_for_tv(ia32_code_gen_t *cg, ir_node *cnst)
234 {
235         tarval *tv    = get_Const_tarval(cnst);
236         pmap_entry *e = pmap_find(cg->isa->tv_ent, tv);
237         ir_entity *res;
238         ir_graph *rem;
239
240         if (! e) {
241                 ir_mode *mode = get_irn_mode(cnst);
242                 ir_type *tp = get_Const_type(cnst);
243                 if (tp == firm_unknown_type)
244                         tp = get_prim_type(cg->isa->types, mode);
245
246                 res = new_entity(get_glob_type(), unique_id(".LC%u"), tp);
247
248                 set_entity_ld_ident(res, get_entity_ident(res));
249                 set_entity_visibility(res, visibility_local);
250                 set_entity_variability(res, variability_constant);
251                 set_entity_allocation(res, allocation_static);
252
253                  /* we create a new entity here: It's initialization must resist on the
254                     const code irg */
255                 rem = current_ir_graph;
256                 current_ir_graph = get_const_code_irg();
257                 set_atomic_ent_value(res, new_Const_type(tv, tp));
258                 current_ir_graph = rem;
259
260                 pmap_insert(cg->isa->tv_ent, tv, res);
261         } else {
262                 res = e->value;
263         }
264
265         return res;
266 }
267
268 /**
269  * Transforms a Const.
270  */
271 static ir_node *gen_Const(ia32_transform_env_t *env, ir_node *node) {
272         ir_graph        *irg   = env->irg;
273         ir_node         *block = transform_node(env, get_nodes_block(node));
274         dbg_info        *dbgi  = get_irn_dbg_info(node);
275         ir_mode         *mode  = get_irn_mode(node);
276
277         if (mode_is_float(mode)) {
278                 ir_node   *res   = NULL;
279                 ir_node   *noreg = ia32_new_NoReg_gp(env->cg);
280                 ir_node   *nomem = new_NoMem();
281                 ir_node   *load;
282                 ir_entity *floatent;
283
284                 FP_USED(env->cg);
285                 if (! USE_SSE2(env->cg)) {
286                         cnst_classify_t clss = classify_Const(node);
287
288                         if (clss == CNST_NULL) {
289                                 load = new_rd_ia32_vfldz(dbgi, irg, block);
290                                 res  = load;
291                         } else if (clss == CNST_ONE) {
292                                 load = new_rd_ia32_vfld1(dbgi, irg, block);
293                                 res  = load;
294                         } else {
295                                 floatent = get_entity_for_tv(env->cg, node);
296
297                                 load     = new_rd_ia32_vfld(dbgi, irg, block, noreg, noreg, nomem);
298                                 set_ia32_am_support(load, ia32_am_Source);
299                                 set_ia32_op_type(load, ia32_AddrModeS);
300                                 set_ia32_am_flavour(load, ia32_am_N);
301                                 set_ia32_am_sc(load, floatent);
302                                 res      = new_r_Proj(irg, block, load, mode_vfp, pn_ia32_vfld_res);
303                         }
304                         set_ia32_ls_mode(load, mode);
305                 } else {
306                         floatent = get_entity_for_tv(env->cg, node);
307
308                         load     = new_rd_ia32_xLoad(dbgi, irg, block, noreg, noreg, nomem);
309                         set_ia32_am_support(load, ia32_am_Source);
310                         set_ia32_op_type(load, ia32_AddrModeS);
311                         set_ia32_am_flavour(load, ia32_am_N);
312                         set_ia32_am_sc(load, floatent);
313                         set_ia32_ls_mode(load, mode);
314
315                         res = new_r_Proj(irg, block, load, mode_xmm, pn_ia32_xLoad_res);
316                 }
317
318                 SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(env->cg, node));
319
320                 /* Const Nodes before the initial IncSP are a bad idea, because
321                  * they could be spilled and we have no SP ready at that point yet
322                  */
323                 if (get_irg_start_block(irg) == block) {
324                         add_irn_dep(load, get_irg_frame(irg));
325                 }
326
327                 SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(env->cg, node));
328                 return res;
329         } else {
330                 ir_node *cnst = new_rd_ia32_Const(dbgi, irg, block);
331
332                 /* see above */
333                 if (get_irg_start_block(irg) == block) {
334                         add_irn_dep(cnst, get_irg_frame(irg));
335                 }
336
337                 set_ia32_Const_attr(cnst, node);
338                 SET_IA32_ORIG_NODE(cnst, ia32_get_old_node_name(env->cg, node));
339                 return cnst;
340         }
341
342         assert(0);
343         return new_r_Bad(irg);
344 }
345
346 /**
347  * Transforms a SymConst.
348  */
349 static ir_node *gen_SymConst(ia32_transform_env_t *env, ir_node *node) {
350         ir_graph *irg   = env->irg;
351         ir_node  *block = transform_node(env, get_nodes_block(node));
352         dbg_info *dbgi  = get_irn_dbg_info(node);
353         ir_mode  *mode  = get_irn_mode(node);
354         ir_node  *cnst;
355
356         if (mode_is_float(mode)) {
357                 FP_USED(env->cg);
358                 if (USE_SSE2(env->cg))
359                         cnst = new_rd_ia32_xConst(dbgi, irg, block);
360                 else
361                         cnst = new_rd_ia32_vfConst(dbgi, irg, block);
362                 set_ia32_ls_mode(cnst, mode);
363         } else {
364                 cnst = new_rd_ia32_Const(dbgi, irg, block);
365         }
366
367         /* Const Nodes before the initial IncSP are a bad idea, because
368          * they could be spilled and we have no SP ready at that point yet
369          */
370         if (get_irg_start_block(irg) == block) {
371                 add_irn_dep(cnst, get_irg_frame(irg));
372         }
373
374         set_ia32_Const_attr(cnst, node);
375         SET_IA32_ORIG_NODE(cnst, ia32_get_old_node_name(env->cg, node));
376
377         return cnst;
378 }
379
380 /**
381  * SSE convert of an integer node into a floating point node.
382  */
383 static ir_node *gen_sse_conv_int2float(ia32_code_gen_t *cg, dbg_info *dbgi,
384                                        ir_graph *irg, ir_node *block,
385                                        ir_node *in, ir_node *old_node, ir_mode *tgt_mode)
386 {
387         ir_node *noreg    = ia32_new_NoReg_gp(cg);
388         ir_node *nomem    = new_rd_NoMem(irg);
389         ir_node *old_pred = get_Cmp_left(old_node);
390         ir_mode *in_mode  = get_irn_mode(old_pred);
391         int     in_bits   = get_mode_size_bits(in_mode);
392         ir_node *conv     = new_rd_ia32_Conv_I2FP(dbgi, irg, block, noreg, noreg, in, nomem);
393
394         set_ia32_ls_mode(conv, tgt_mode);
395         if (in_bits == 32) {
396                 set_ia32_am_support(conv, ia32_am_Source);
397         }
398         SET_IA32_ORIG_NODE(conv, ia32_get_old_node_name(cg, old_node));
399
400         return conv;
401 }
402
403 /**
404  * SSE convert of an float node into a double node.
405  */
406 static ir_node *gen_sse_conv_f2d(ia32_code_gen_t *cg, dbg_info *dbgi,
407                                  ir_graph *irg, ir_node *block,
408                                  ir_node *in, ir_node *old_node)
409 {
410         ir_node *noreg = ia32_new_NoReg_gp(cg);
411         ir_node *nomem = new_rd_NoMem(irg);
412         ir_node *conv  = new_rd_ia32_Conv_FP2FP(dbgi, irg, block, noreg, noreg, in, nomem);
413
414         set_ia32_am_support(conv, ia32_am_Source);
415         set_ia32_ls_mode(conv, mode_xmm);
416         SET_IA32_ORIG_NODE(conv, ia32_get_old_node_name(cg, old_node));
417
418         return conv;
419 }
420
421 /* Generates an entity for a known FP const (used for FP Neg + Abs) */
422 ir_entity *ia32_gen_fp_known_const(ia32_known_const_t kct) {
423         static const struct {
424                 const char *tp_name;
425                 const char *ent_name;
426                 const char *cnst_str;
427         } names [ia32_known_const_max] = {
428                 { TP_SFP_SIGN, ENT_SFP_SIGN, SFP_SIGN },        /* ia32_SSIGN */
429                 { TP_DFP_SIGN, ENT_DFP_SIGN, DFP_SIGN },        /* ia32_DSIGN */
430                 { TP_SFP_ABS,  ENT_SFP_ABS,  SFP_ABS },         /* ia32_SABS */
431                 { TP_DFP_ABS,  ENT_DFP_ABS,  DFP_ABS }          /* ia32_DABS */
432         };
433         static ir_entity *ent_cache[ia32_known_const_max];
434
435         const char    *tp_name, *ent_name, *cnst_str;
436         ir_type       *tp;
437         ir_node       *cnst;
438         ir_graph      *rem;
439         ir_entity     *ent;
440         tarval        *tv;
441         ir_mode       *mode;
442
443         ent_name = names[kct].ent_name;
444         if (! ent_cache[kct]) {
445                 tp_name  = names[kct].tp_name;
446                 cnst_str = names[kct].cnst_str;
447
448                 mode = kct == ia32_SSIGN || kct == ia32_SABS ? mode_Iu : mode_Lu;
449                 //mode = mode_xmm;
450                 tv  = new_tarval_from_str(cnst_str, strlen(cnst_str), mode);
451                 tp  = new_type_primitive(new_id_from_str(tp_name), mode);
452                 ent = new_entity(get_glob_type(), new_id_from_str(ent_name), tp);
453
454                 set_entity_ld_ident(ent, get_entity_ident(ent));
455                 set_entity_visibility(ent, visibility_local);
456                 set_entity_variability(ent, variability_constant);
457                 set_entity_allocation(ent, allocation_static);
458
459                 /* we create a new entity here: It's initialization must resist on the
460                     const code irg */
461                 rem = current_ir_graph;
462                 current_ir_graph = get_const_code_irg();
463                 cnst = new_Const(mode, tv);
464                 current_ir_graph = rem;
465
466                 set_atomic_ent_value(ent, cnst);
467
468                 /* cache the entry */
469                 ent_cache[kct] = ent;
470         }
471
472         return ent_cache[kct];
473 }
474
475 #ifndef NDEBUG
476 /**
477  * Prints the old node name on cg obst and returns a pointer to it.
478  */
479 const char *ia32_get_old_node_name(ia32_code_gen_t *cg, ir_node *irn) {
480         ia32_isa_t *isa = (ia32_isa_t *)cg->arch_env->isa;
481
482         lc_eoprintf(firm_get_arg_env(), isa->name_obst, "%+F", irn);
483         obstack_1grow(isa->name_obst, 0);
484         return obstack_finish(isa->name_obst);
485 }
486 #endif /* NDEBUG */
487
488 /* determine if one operator is an Imm */
489 static ir_node *get_immediate_op(ir_node *op1, ir_node *op2) {
490         if (op1) {
491                 return is_ia32_Cnst(op1) ? op1 : (is_ia32_Cnst(op2) ? op2 : NULL);
492         } else {
493                 return is_ia32_Cnst(op2) ? op2 : NULL;
494         }
495 }
496
497 /* determine if one operator is not an Imm */
498 static ir_node *get_expr_op(ir_node *op1, ir_node *op2) {
499         return !is_ia32_Cnst(op1) ? op1 : (!is_ia32_Cnst(op2) ? op2 : NULL);
500 }
501
502 static void fold_immediate(ia32_transform_env_t *env, ir_node *node, int in1, int in2) {
503         ir_node *left;
504         ir_node *right;
505
506         if (! (env->cg->opt & IA32_OPT_IMMOPS))
507                 return;
508
509         left = get_irn_n(node, in1);
510         right = get_irn_n(node, in2);
511         if (! is_ia32_Cnst(right) && is_ia32_Cnst(left)) {
512                 /* we can only set right operand to immediate */
513                 if(!is_ia32_commutative(node))
514                         return;
515                 /* exchange left/right */
516                 set_irn_n(node, in1, right);
517                 set_irn_n(node, in2, ia32_get_admissible_noreg(env->cg, node, in2));
518                 copy_ia32_Immop_attr(node, left);
519         } else if(is_ia32_Cnst(right)) {
520                 set_irn_n(node, in2, ia32_get_admissible_noreg(env->cg, node, in2));
521                 copy_ia32_Immop_attr(node, right);
522         } else {
523                 return;
524         }
525
526         set_ia32_am_support(node, get_ia32_am_support(node) & ~ia32_am_Source);
527 }
528
529 /**
530  * Construct a standard binary operation, set AM and immediate if required.
531  *
532  * @param env   The transformation environment
533  * @param op1   The first operand
534  * @param op2   The second operand
535  * @param func  The node constructor function
536  * @return The constructed ia32 node.
537  */
538 static ir_node *gen_binop(ia32_transform_env_t *env, ir_node *node,
539                           ir_node *op1, ir_node *op2,
540                           construct_binop_func *func)
541 {
542         ir_node  *block    = transform_node(env, get_nodes_block(node));
543         ir_node  *new_op1  = transform_node(env, op1);
544         ir_node  *new_op2  = transform_node(env, op2);
545         ir_node  *new_node = NULL;
546         ir_graph *irg      = env->irg;
547         dbg_info *dbgi     = get_irn_dbg_info(node);
548         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
549         ir_node  *nomem    = new_NoMem();
550
551         new_node = func(dbgi, irg, block, noreg_gp, noreg_gp, new_op1, new_op2, nomem);
552         if (func == new_rd_ia32_IMul) {
553                 set_ia32_am_support(new_node, ia32_am_Source);
554         } else {
555                 set_ia32_am_support(new_node, ia32_am_Full);
556         }
557
558         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env->cg, node));
559         if (is_op_commutative(get_irn_op(node))) {
560                 set_ia32_commutative(new_node);
561         }
562         fold_immediate(env, new_node, 2, 3);
563
564         return new_node;
565 }
566
567 /**
568  * Construct a standard binary operation, set AM and immediate if required.
569  *
570  * @param env   The transformation environment
571  * @param op1   The first operand
572  * @param op2   The second operand
573  * @param func  The node constructor function
574  * @return The constructed ia32 node.
575  */
576 static ir_node *gen_binop_float(ia32_transform_env_t *env, ir_node *node,
577                                 ir_node *op1, ir_node *op2,
578                                 construct_binop_func *func)
579 {
580         ir_node  *block    = transform_node(env, get_nodes_block(node));
581         ir_node  *new_op1  = transform_node(env, op1);
582         ir_node  *new_op2  = transform_node(env, op2);
583         ir_node  *new_node = NULL;
584         dbg_info *dbgi     = get_irn_dbg_info(node);
585         ir_graph *irg      = env->irg;
586         ir_mode  *mode     = get_irn_mode(node);
587         ir_node  *noreg_gp = ia32_new_NoReg_gp(env->cg);
588         ir_node  *nomem    = new_NoMem();
589
590         new_node = func(dbgi, irg, block, noreg_gp, noreg_gp, new_op1, new_op2, nomem);
591         set_ia32_am_support(new_node, ia32_am_Source);
592         if (is_op_commutative(get_irn_op(node))) {
593                 set_ia32_commutative(new_node);
594         }
595         if (USE_SSE2(env->cg)) {
596                 set_ia32_ls_mode(new_node, mode);
597         }
598
599         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env->cg, node));
600
601         return new_node;
602 }
603
604
605 /**
606  * Construct a shift/rotate binary operation, sets AM and immediate if required.
607  *
608  * @param env   The transformation environment
609  * @param op1   The first operand
610  * @param op2   The second operand
611  * @param func  The node constructor function
612  * @return The constructed ia32 node.
613  */
614 static ir_node *gen_shift_binop(ia32_transform_env_t *env, ir_node *node,
615                                 ir_node *op1, ir_node *op2,
616                                 construct_binop_func *func)
617 {
618         ir_node  *block   = transform_node(env, get_nodes_block(node));
619         ir_node  *new_op1 = transform_node(env, op1);
620         ir_node  *new_op2 = transform_node(env, op2);
621         ir_node  *new_op  = NULL;
622         dbg_info *dbgi    = get_irn_dbg_info(node);
623         ir_graph *irg     = env->irg;
624         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
625         ir_node  *nomem   = new_NoMem();
626         ir_node  *expr_op;
627         ir_node  *imm_op;
628         tarval   *tv;
629
630         assert(! mode_is_float(get_irn_mode(node))
631                  && "Shift/Rotate with float not supported");
632
633         /* Check if immediate optimization is on and */
634         /* if it's an operation with immediate.      */
635         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, new_op2) : NULL;
636         expr_op = get_expr_op(new_op1, new_op2);
637
638         assert((expr_op || imm_op) && "invalid operands");
639
640         if (!expr_op) {
641                 /* We have two consts here: not yet supported */
642                 imm_op = NULL;
643         }
644
645         /* Limit imm_op within range imm8 */
646         if (imm_op) {
647                 tv = get_ia32_Immop_tarval(imm_op);
648
649                 if (tv) {
650                         tv = tarval_mod(tv, new_tarval_from_long(32, get_tarval_mode(tv)));
651                         set_ia32_Immop_tarval(imm_op, tv);
652                 }
653                 else {
654                         imm_op = NULL;
655                 }
656         }
657
658         /* integer operations */
659         if (imm_op) {
660                 /* This is shift/rot with const */
661                 DB((dbg, LEVEL_1, "Shift/Rot with immediate ..."));
662
663                 new_op = func(dbgi, irg, block, noreg, noreg, expr_op, noreg, nomem);
664                 copy_ia32_Immop_attr(new_op, imm_op);
665         } else {
666                 /* This is a normal shift/rot */
667                 DB((dbg, LEVEL_1, "Shift/Rot binop ..."));
668                 new_op = func(dbgi, irg, block, noreg, noreg, new_op1, new_op2, nomem);
669         }
670
671         /* set AM support */
672         set_ia32_am_support(new_op, ia32_am_Dest);
673
674         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
675
676         set_ia32_emit_cl(new_op);
677
678         return new_op;
679 }
680
681
682 /**
683  * Construct a standard unary operation, set AM and immediate if required.
684  *
685  * @param env   The transformation environment
686  * @param op    The operand
687  * @param func  The node constructor function
688  * @return The constructed ia32 node.
689  */
690 static ir_node *gen_unop(ia32_transform_env_t *env, ir_node *node, ir_node *op,
691                          construct_unop_func *func)
692 {
693         ir_node  *block    = transform_node(env, get_nodes_block(node));
694         ir_node  *new_op   = transform_node(env, op);
695         ir_node  *new_node = NULL;
696         ir_graph *irg      = env->irg;
697         dbg_info *dbgi     = get_irn_dbg_info(node);
698         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
699         ir_node  *nomem    = new_NoMem();
700
701         new_node = func(dbgi, irg, block, noreg, noreg, new_op, nomem);
702         DB((dbg, LEVEL_1, "INT unop ..."));
703         set_ia32_am_support(new_node, ia32_am_Dest);
704
705         SET_IA32_ORIG_NODE(new_node, ia32_get_old_node_name(env->cg, node));
706
707         return new_node;
708 }
709
710
711 /**
712  * Creates an ia32 Add.
713  *
714  * @param env   The transformation environment
715  * @return the created ia32 Add node
716  */
717 static ir_node *gen_Add(ia32_transform_env_t *env, ir_node *node) {
718         ir_node  *block   = transform_node(env, get_nodes_block(node));
719         ir_node  *op1     = get_Add_left(node);
720         ir_node  *new_op1 = transform_node(env, op1);
721         ir_node  *op2     = get_Add_right(node);
722         ir_node  *new_op2 = transform_node(env, op2);
723         ir_node  *new_op  = NULL;
724         ir_graph *irg     = env->irg;
725         dbg_info *dbgi    = get_irn_dbg_info(node);
726         ir_mode  *mode    = get_irn_mode(node);
727         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
728         ir_node  *nomem   = new_NoMem();
729         ir_node  *expr_op, *imm_op;
730
731         /* Check if immediate optimization is on and */
732         /* if it's an operation with immediate.      */
733         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(new_op1, new_op2) : NULL;
734         expr_op = get_expr_op(new_op1, new_op2);
735
736         assert((expr_op || imm_op) && "invalid operands");
737
738         if (mode_is_float(mode)) {
739                 FP_USED(env->cg);
740                 if (USE_SSE2(env->cg))
741                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_xAdd);
742                 else
743                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_vfadd);
744         }
745
746         /* integer ADD */
747         if (! expr_op) {
748                 ia32_immop_type_t tp1 = get_ia32_immop_type(new_op1);
749                 ia32_immop_type_t tp2 = get_ia32_immop_type(new_op2);
750
751                 /* No expr_op means, that we have two const - one symconst and */
752                 /* one tarval or another symconst - because this case is not   */
753                 /* covered by constant folding                                 */
754                 /* We need to check for:                                       */
755                 /*  1) symconst + const    -> becomes a LEA                    */
756                 /*  2) symconst + symconst -> becomes a const + LEA as the elf */
757                 /*        linker doesn't support two symconsts                 */
758
759                 if (tp1 == ia32_ImmSymConst && tp2 == ia32_ImmSymConst) {
760                         /* this is the 2nd case */
761                         new_op = new_rd_ia32_Lea(dbgi, irg, block, new_op1, noreg);
762                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_op2));
763                         set_ia32_am_flavour(new_op, ia32_am_OB);
764                         set_ia32_am_support(new_op, ia32_am_Source);
765                         set_ia32_op_type(new_op, ia32_AddrModeS);
766
767                         DBG_OPT_LEA3(new_op1, new_op2, node, new_op);
768                 } else if (tp1 == ia32_ImmSymConst) {
769                         tarval *tv = get_ia32_Immop_tarval(new_op2);
770                         long offs = get_tarval_long(tv);
771
772                         new_op = new_rd_ia32_Lea(dbgi, irg, block, noreg, noreg);
773                         DBG_OPT_LEA3(new_op1, new_op2, node, new_op);
774
775                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_op1));
776                         add_ia32_am_offs_int(new_op, offs);
777                         set_ia32_am_flavour(new_op, ia32_am_O);
778                         set_ia32_am_support(new_op, ia32_am_Source);
779                         set_ia32_op_type(new_op, ia32_AddrModeS);
780                 } else if (tp2 == ia32_ImmSymConst) {
781                         tarval *tv = get_ia32_Immop_tarval(new_op1);
782                         long offs = get_tarval_long(tv);
783
784                         new_op = new_rd_ia32_Lea(dbgi, irg, block, noreg, noreg);
785                         DBG_OPT_LEA3(new_op1, new_op2, node, new_op);
786
787                         add_ia32_am_offs_int(new_op, offs);
788                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_op2));
789                         set_ia32_am_flavour(new_op, ia32_am_O);
790                         set_ia32_am_support(new_op, ia32_am_Source);
791                         set_ia32_op_type(new_op, ia32_AddrModeS);
792                 } else {
793                         tarval *tv1 = get_ia32_Immop_tarval(new_op1);
794                         tarval *tv2 = get_ia32_Immop_tarval(new_op2);
795                         tarval *restv = tarval_add(tv1, tv2);
796
797                         DEBUG_ONLY(ir_fprintf(stderr, "Warning: add with 2 consts not folded: %+F\n", node));
798
799                         new_op = new_rd_ia32_Const(dbgi, irg, block);
800                         set_ia32_Const_tarval(new_op, restv);
801                         DBG_OPT_LEA3(new_op1, new_op2, node, new_op);
802                 }
803
804                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
805                 return new_op;
806         } else if (imm_op) {
807                 if ((env->cg->opt & IA32_OPT_INCDEC) && get_ia32_immop_type(imm_op) == ia32_ImmConst) {
808                         tarval_classification_t class_tv, class_negtv;
809                         tarval *tv = get_ia32_Immop_tarval(imm_op);
810
811                         /* optimize tarvals */
812                         class_tv    = classify_tarval(tv);
813                         class_negtv = classify_tarval(tarval_neg(tv));
814
815                         if (class_tv == TV_CLASSIFY_ONE) { /* + 1 == INC */
816                                 DB((dbg, LEVEL_2, "Add(1) to Inc ... "));
817                                 new_op     = new_rd_ia32_Inc(dbgi, irg, block, noreg, noreg, expr_op, nomem);
818                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
819                                 return new_op;
820                         } else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) { /* + (-1) == DEC */
821                                 DB((dbg, LEVEL_2, "Add(-1) to Dec ... "));
822                                 new_op     = new_rd_ia32_Dec(dbgi, irg, block, noreg, noreg, expr_op, nomem);
823                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
824                                 return new_op;
825                         }
826                 }
827         }
828
829         /* This is a normal add */
830         new_op = new_rd_ia32_Add(dbgi, irg, block, noreg, noreg, new_op1, new_op2, nomem);
831
832         /* set AM support */
833         set_ia32_am_support(new_op, ia32_am_Full);
834         set_ia32_commutative(new_op);
835
836         fold_immediate(env, new_op, 2, 3);
837
838         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
839
840         return new_op;
841 }
842
843 #if 0
844 static ir_node *create_ia32_Mul(ia32_transform_env_t *env, ir_node *node) {
845         ir_graph *irg = env->irg;
846         dbg_info *dbgi = get_irn_dbg_info(node);
847         ir_node *block = transform_node(env, get_nodes_block(node));
848         ir_node *op1 = get_Mul_left(node);
849         ir_node *op2 = get_Mul_right(node);
850         ir_node *new_op1 = transform_node(env, op1);
851         ir_node *new_op2 = transform_node(env, op2);
852         ir_node *noreg = ia32_new_NoReg_gp(env->cg);
853         ir_node *proj_EAX, *proj_EDX, *res;
854         ir_node *in[1];
855
856         res = new_rd_ia32_Mul(dbgi, irg, block, noreg, noreg, new_op1, new_op2, new_NoMem());
857         set_ia32_commutative(res);
858         set_ia32_am_support(res, ia32_am_Source);
859
860         /* imediates are not supported, so no fold_immediate */
861         proj_EAX = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EAX);
862         proj_EDX = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EDX);
863
864         /* keep EAX */
865         in[0] = proj_EDX;
866         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in);
867
868         return proj_EAX;
869 }
870 #endif /* if 0 */
871
872
873 /**
874  * Creates an ia32 Mul.
875  *
876  * @param env   The transformation environment
877  * @return the created ia32 Mul node
878  */
879 static ir_node *gen_Mul(ia32_transform_env_t *env, ir_node *node) {
880         ir_node *op1  = get_Mul_left(node);
881         ir_node *op2  = get_Mul_right(node);
882         ir_mode *mode = get_irn_mode(node);
883
884         if (mode_is_float(mode)) {
885                 FP_USED(env->cg);
886                 if (USE_SSE2(env->cg))
887                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_xMul);
888                 else
889                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_vfmul);
890         }
891
892         /*
893                 for the lower 32bit of the result it doesn't matter whether we use
894                 signed or unsigned multiplication so we use IMul as it has fewer
895                 constraints
896         */
897         return gen_binop(env, node, op1, op2, new_rd_ia32_IMul);
898 }
899
900 /**
901  * Creates an ia32 Mulh.
902  * Note: Mul produces a 64Bit result and Mulh returns the upper 32 bit of
903  * this result while Mul returns the lower 32 bit.
904  *
905  * @param env   The transformation environment
906  * @return the created ia32 Mulh node
907  */
908 static ir_node *gen_Mulh(ia32_transform_env_t *env, ir_node *node) {
909         ir_node  *block   = transform_node(env, get_nodes_block(node));
910         ir_node  *op1     = get_irn_n(node, 0);
911         ir_node  *new_op1 = transform_node(env, op1);
912         ir_node  *op2     = get_irn_n(node, 1);
913         ir_node  *new_op2 = transform_node(env, op2);
914         ir_graph *irg     = env->irg;
915         dbg_info *dbgi    = get_irn_dbg_info(node);
916         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
917         ir_mode  *mode    = get_irn_mode(node);
918         ir_node  *proj_EAX, *proj_EDX, *res;
919         ir_node  *in[1];
920
921         assert(!mode_is_float(mode) && "Mulh with float not supported");
922         if (mode_is_signed(mode)) {
923                 res = new_rd_ia32_IMul1OP(dbgi, irg, block, noreg, noreg, new_op1, new_op2, new_NoMem());
924         } else {
925                 res = new_rd_ia32_Mul(dbgi, irg, block, noreg, noreg, new_op1, new_op2, new_NoMem());
926         }
927
928         set_ia32_commutative(res);
929         set_ia32_am_support(res, ia32_am_Source);
930
931         set_ia32_am_support(res, ia32_am_Source);
932
933         proj_EAX = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EAX);
934         proj_EDX = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EDX);
935
936         /* keep EAX */
937         in[0] = proj_EAX;
938         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in);
939
940         return proj_EDX;
941 }
942
943
944
945 /**
946  * Creates an ia32 And.
947  *
948  * @param env   The transformation environment
949  * @return The created ia32 And node
950  */
951 static ir_node *gen_And(ia32_transform_env_t *env, ir_node *node) {
952         ir_node *op1 = get_And_left(node);
953         ir_node *op2 = get_And_right(node);
954
955         assert (! mode_is_float(get_irn_mode(node)));
956         return gen_binop(env, node, op1, op2, new_rd_ia32_And);
957 }
958
959
960
961 /**
962  * Creates an ia32 Or.
963  *
964  * @param env   The transformation environment
965  * @return The created ia32 Or node
966  */
967 static ir_node *gen_Or(ia32_transform_env_t *env, ir_node *node) {
968         ir_node *op1 = get_Or_left(node);
969         ir_node *op2 = get_Or_right(node);
970
971         assert (! mode_is_float(get_irn_mode(node)));
972         return gen_binop(env, node, op1, op2, new_rd_ia32_Or);
973 }
974
975
976
977 /**
978  * Creates an ia32 Eor.
979  *
980  * @param env   The transformation environment
981  * @return The created ia32 Eor node
982  */
983 static ir_node *gen_Eor(ia32_transform_env_t *env, ir_node *node) {
984         ir_node *op1 = get_Eor_left(node);
985         ir_node *op2 = get_Eor_right(node);
986
987         assert(! mode_is_float(get_irn_mode(node)));
988         return gen_binop(env, node, op1, op2, new_rd_ia32_Xor);
989 }
990
991
992
993 /**
994  * Creates an ia32 Max.
995  *
996  * @param env      The transformation environment
997  * @return the created ia32 Max node
998  */
999 static ir_node *gen_Max(ia32_transform_env_t *env, ir_node *node) {
1000         ir_node  *block   = transform_node(env, get_nodes_block(node));
1001         ir_node  *op1     = get_irn_n(node, 0);
1002         ir_node  *new_op1 = transform_node(env, op1);
1003         ir_node  *op2     = get_irn_n(node, 1);
1004         ir_node  *new_op2 = transform_node(env, op2);
1005         ir_graph *irg     = env->irg;
1006         ir_mode  *mode    = get_irn_mode(node);
1007         dbg_info *dbgi    = get_irn_dbg_info(node);
1008         ir_mode  *op_mode = get_irn_mode(op1);
1009         ir_node  *new_op;
1010
1011         assert(get_mode_size_bits(mode) == 32);
1012
1013         if (mode_is_float(mode)) {
1014                 FP_USED(env->cg);
1015                 if (USE_SSE2(env->cg)) {
1016                         new_op = gen_binop_float(env, node, new_op1, new_op2, new_rd_ia32_xMax);
1017                 } else {
1018                         panic("Can't create Max node");
1019                 }
1020         } else {
1021                 long pnc = pn_Cmp_Gt;
1022                 if (! mode_is_signed(op_mode)) {
1023                         pnc |= ia32_pn_Cmp_Unsigned;
1024                 }
1025                 new_op = new_rd_ia32_CmpCMov(dbgi, irg, block, new_op1, new_op2, new_op1, new_op2);
1026                 set_ia32_pncode(new_op, pnc);
1027                 set_ia32_am_support(new_op, ia32_am_None);
1028         }
1029         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1030
1031         return new_op;
1032 }
1033
1034 /**
1035  * Creates an ia32 Min.
1036  *
1037  * @param env      The transformation environment
1038  * @return the created ia32 Min node
1039  */
1040 static ir_node *gen_Min(ia32_transform_env_t *env, ir_node *node) {
1041         ir_node  *block   = transform_node(env, get_nodes_block(node));
1042         ir_node  *op1     = get_irn_n(node, 0);
1043         ir_node  *new_op1 = transform_node(env, op1);
1044         ir_node  *op2     = get_irn_n(node, 1);
1045         ir_node  *new_op2 = transform_node(env, op2);
1046         ir_graph *irg     = env->irg;
1047         ir_mode  *mode    = get_irn_mode(node);
1048         dbg_info *dbgi    = get_irn_dbg_info(node);
1049         ir_mode  *op_mode = get_irn_mode(op1);
1050         ir_node  *new_op;
1051
1052         assert(get_mode_size_bits(mode) == 32);
1053
1054         if (mode_is_float(mode)) {
1055                 FP_USED(env->cg);
1056                 if (USE_SSE2(env->cg)) {
1057                         new_op = gen_binop_float(env, node, op1, op2, new_rd_ia32_xMin);
1058                 } else {
1059                         panic("can't create Min node");
1060                 }
1061         } else {
1062                 long pnc = pn_Cmp_Lt;
1063                 if (! mode_is_signed(op_mode)) {
1064                         pnc |= ia32_pn_Cmp_Unsigned;
1065                 }
1066                 new_op = new_rd_ia32_CmpCMov(dbgi, irg, block, new_op1, new_op2, new_op1, new_op2);
1067                 set_ia32_pncode(new_op, pnc);
1068                 set_ia32_am_support(new_op, ia32_am_None);
1069         }
1070         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1071
1072         return new_op;
1073 }
1074
1075
1076 /**
1077  * Creates an ia32 Sub.
1078  *
1079  * @param env   The transformation environment
1080  * @return The created ia32 Sub node
1081  */
1082 static ir_node *gen_Sub(ia32_transform_env_t *env, ir_node *node) {
1083         ir_node  *block   = transform_node(env, get_nodes_block(node));
1084         ir_node  *op1     = get_Sub_left(node);
1085         ir_node  *new_op1 = transform_node(env, op1);
1086         ir_node  *op2     = get_Sub_right(node);
1087         ir_node  *new_op2 = transform_node(env, op2);
1088         ir_node  *new_op  = NULL;
1089         ir_graph *irg     = env->irg;
1090         dbg_info *dbgi    = get_irn_dbg_info(node);
1091         ir_mode  *mode    = get_irn_mode(node);
1092         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
1093         ir_node  *nomem   = new_NoMem();
1094         ir_node  *expr_op, *imm_op;
1095
1096         /* Check if immediate optimization is on and */
1097         /* if it's an operation with immediate.      */
1098         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, new_op2) : NULL;
1099         expr_op = get_expr_op(new_op1, new_op2);
1100
1101         assert((expr_op || imm_op) && "invalid operands");
1102
1103         if (mode_is_float(mode)) {
1104                 FP_USED(env->cg);
1105                 if (USE_SSE2(env->cg))
1106                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_xSub);
1107                 else
1108                         return gen_binop_float(env, node, op1, op2, new_rd_ia32_vfsub);
1109         }
1110
1111         /* integer SUB */
1112         if (! expr_op) {
1113                 ia32_immop_type_t tp1 = get_ia32_immop_type(new_op1);
1114                 ia32_immop_type_t tp2 = get_ia32_immop_type(new_op2);
1115
1116                 /* No expr_op means, that we have two const - one symconst and */
1117                 /* one tarval or another symconst - because this case is not   */
1118                 /* covered by constant folding                                 */
1119                 /* We need to check for:                                       */
1120                 /*  1) symconst - const    -> becomes a LEA                    */
1121                 /*  2) symconst - symconst -> becomes a const - LEA as the elf */
1122                 /*        linker doesn't support two symconsts                 */
1123                 if (tp1 == ia32_ImmSymConst && tp2 == ia32_ImmSymConst) {
1124                         /* this is the 2nd case */
1125                         new_op = new_rd_ia32_Lea(dbgi, irg, block, new_op1, noreg);
1126                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(op2));
1127                         set_ia32_am_sc_sign(new_op);
1128                         set_ia32_am_flavour(new_op, ia32_am_OB);
1129
1130                         DBG_OPT_LEA3(op1, op2, node, new_op);
1131                 } else if (tp1 == ia32_ImmSymConst) {
1132                         tarval *tv = get_ia32_Immop_tarval(new_op2);
1133                         long offs = get_tarval_long(tv);
1134
1135                         new_op = new_rd_ia32_Lea(dbgi, irg, block, noreg, noreg);
1136                         DBG_OPT_LEA3(op1, op2, node, new_op);
1137
1138                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_op1));
1139                         add_ia32_am_offs_int(new_op, -offs);
1140                         set_ia32_am_flavour(new_op, ia32_am_O);
1141                         set_ia32_am_support(new_op, ia32_am_Source);
1142                         set_ia32_op_type(new_op, ia32_AddrModeS);
1143                 } else if (tp2 == ia32_ImmSymConst) {
1144                         tarval *tv = get_ia32_Immop_tarval(new_op1);
1145                         long offs = get_tarval_long(tv);
1146
1147                         new_op = new_rd_ia32_Lea(dbgi, irg, block, noreg, noreg);
1148                         DBG_OPT_LEA3(op1, op2, node, new_op);
1149
1150                         add_ia32_am_offs_int(new_op, offs);
1151                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_op2));
1152                         set_ia32_am_sc_sign(new_op);
1153                         set_ia32_am_flavour(new_op, ia32_am_O);
1154                         set_ia32_am_support(new_op, ia32_am_Source);
1155                         set_ia32_op_type(new_op, ia32_AddrModeS);
1156                 } else {
1157                         tarval *tv1 = get_ia32_Immop_tarval(new_op1);
1158                         tarval *tv2 = get_ia32_Immop_tarval(new_op2);
1159                         tarval *restv = tarval_sub(tv1, tv2);
1160
1161                         DEBUG_ONLY(ir_fprintf(stderr, "Warning: sub with 2 consts not folded: %+F\n", node));
1162
1163                         new_op = new_rd_ia32_Const(dbgi, irg, block);
1164                         set_ia32_Const_tarval(new_op, restv);
1165                         DBG_OPT_LEA3(new_op1, new_op2, node, new_op);
1166                 }
1167
1168                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1169                 return new_op;
1170         } else if (imm_op) {
1171                 if ((env->cg->opt & IA32_OPT_INCDEC) && get_ia32_immop_type(imm_op) == ia32_ImmConst) {
1172                         tarval_classification_t class_tv, class_negtv;
1173                         tarval *tv = get_ia32_Immop_tarval(imm_op);
1174
1175                         /* optimize tarvals */
1176                         class_tv    = classify_tarval(tv);
1177                         class_negtv = classify_tarval(tarval_neg(tv));
1178
1179                         if (class_tv == TV_CLASSIFY_ONE) {
1180                                 DB((dbg, LEVEL_2, "Sub(1) to Dec ... "));
1181                                 new_op     = new_rd_ia32_Dec(dbgi, irg, block, noreg, noreg, expr_op, nomem);
1182                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1183                                 return new_op;
1184                         } else if (class_tv == TV_CLASSIFY_ALL_ONE || class_negtv == TV_CLASSIFY_ONE) {
1185                                 DB((dbg, LEVEL_2, "Sub(-1) to Inc ... "));
1186                                 new_op     = new_rd_ia32_Inc(dbgi, irg, block, noreg, noreg, expr_op, nomem);
1187                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1188                                 return new_op;
1189                         }
1190                 }
1191         }
1192
1193         /* This is a normal sub */
1194         new_op = new_rd_ia32_Sub(dbgi, irg, block, noreg, noreg, new_op1, new_op2, nomem);
1195
1196         /* set AM support */
1197         set_ia32_am_support(new_op, ia32_am_Full);
1198
1199         fold_immediate(env, new_op, 2, 3);
1200
1201         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1202
1203         return new_op;
1204 }
1205
1206
1207
1208 /**
1209  * Generates an ia32 DivMod with additional infrastructure for the
1210  * register allocator if needed.
1211  *
1212  * @param env      The transformation environment
1213  * @param dividend -no comment- :)
1214  * @param divisor  -no comment- :)
1215  * @param dm_flav  flavour_Div/Mod/DivMod
1216  * @return The created ia32 DivMod node
1217  */
1218 static ir_node *generate_DivMod(ia32_transform_env_t *env, ir_node *node,
1219                                 ir_node *dividend, ir_node *divisor,
1220                                 ia32_op_flavour_t dm_flav)
1221 {
1222         ir_node  *block        = transform_node(env, get_nodes_block(node));
1223         ir_node  *new_dividend = transform_node(env, dividend);
1224         ir_node  *new_divisor  = transform_node(env, divisor);
1225         ir_graph *irg          = env->irg;
1226         dbg_info *dbgi         = get_irn_dbg_info(node);
1227         ir_mode  *mode         = get_irn_mode(node);
1228         ir_node  *noreg        = ia32_new_NoReg_gp(env->cg);
1229         ir_node  *res, *proj_div, *proj_mod;
1230         ir_node  *edx_node, *cltd;
1231         ir_node  *in_keep[2];
1232         ir_node  *mem, *new_mem;
1233         ir_node  *projs[pn_DivMod_max];
1234         int      i;
1235
1236         ia32_collect_Projs(node, projs, pn_DivMod_max);
1237
1238         switch (dm_flav) {
1239                 case flavour_Div:
1240                         mem  = get_Div_mem(node);
1241                         proj_div = be_get_Proj_for_pn(node, pn_Div_res);
1242                         if (proj_div == NULL) {
1243                                 /* this can happen when we have divs left that could
1244                                    throw a division by zero exception... */
1245                                 mode = mode_Is;
1246                         } else {
1247                                 mode = get_irn_mode(proj_div);
1248                         }
1249                         break;
1250                 case flavour_Mod:
1251                         mem  = get_Mod_mem(node);
1252                         proj_mod = be_get_Proj_for_pn(node, pn_Mod_res);
1253                         if (proj_mod == NULL) {
1254                                 /* this can happen when we have divs left that could
1255                                    throw a division by zero exception... */
1256                                 mode = mode_Is;
1257                         } else {
1258                                 mode = get_irn_mode(proj_mod);
1259                         }
1260                         break;
1261                 case flavour_DivMod:
1262                         mem      = get_DivMod_mem(node);
1263                         proj_div = be_get_Proj_for_pn(node, pn_DivMod_res_div);
1264                         proj_mod = be_get_Proj_for_pn(node, pn_DivMod_res_mod);
1265                         if (proj_div != NULL) {
1266                                 mode = get_irn_mode(proj_div);
1267                         } else if(proj_mod != NULL) {
1268                                 mode = get_irn_mode(proj_mod);
1269                         } else {
1270                                 /* this can happen when we have divs left that could
1271                                    throw a division by zero exception... */
1272                                 mode = mode_Is;
1273                         }
1274                         break;
1275                 default:
1276                         panic("invalid divmod flavour!");
1277         }
1278         new_mem = transform_node(env, mem);
1279
1280         if (mode_is_signed(mode)) {
1281                 /* in signed mode, we need to sign extend the dividend */
1282                 cltd         = new_rd_ia32_Cltd(dbgi, irg, block, new_dividend);
1283                 new_dividend = new_rd_Proj(dbgi, irg, block, cltd, mode_Iu, pn_ia32_Cltd_EAX);
1284                 edx_node     = new_rd_Proj(dbgi, irg, block, cltd, mode_Iu, pn_ia32_Cltd_EDX);
1285         } else {
1286                 edx_node = new_rd_ia32_Const(dbgi, irg, block);
1287                 add_irn_dep(edx_node, be_abi_get_start_barrier(env->cg->birg->abi));
1288                 set_ia32_Immop_tarval(edx_node, get_tarval_null(mode_Iu));
1289         }
1290
1291         if (mode_is_signed(mode)) {
1292                 res = new_rd_ia32_IDiv(dbgi, irg, block, noreg, noreg, new_dividend, edx_node, new_divisor, new_mem, dm_flav);
1293         } else {
1294                 res = new_rd_ia32_Div(dbgi, irg, block, noreg, noreg, new_dividend, edx_node, new_divisor, new_mem, dm_flav);
1295         }
1296
1297         /* Matze: code can't handle this at the moment... */
1298 #if 0
1299         /* set AM support */
1300         set_ia32_am_support(res, ia32_am_Source);
1301 #endif
1302
1303         set_ia32_n_res(res, 2);
1304
1305         /* check, which Proj-Keep, we need to add */
1306         i = 0;
1307         if (proj_div == NULL) {
1308                 /* We have only mod result: add div res Proj-Keep */
1309                 in_keep[i] = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_ia32_Div_div_res);
1310                 ++i;
1311         }
1312         if (proj_mod == NULL) {
1313                 /* We have only div result: add mod res Proj-Keep */
1314                 in_keep[i] = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_ia32_Div_mod_res);
1315                 ++i;
1316         }
1317         if(i > 0)
1318                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, i, in_keep);
1319
1320         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1321
1322         return res;
1323 }
1324
1325
1326 /**
1327  * Wrapper for generate_DivMod. Sets flavour_Mod.
1328  *
1329  * @param env      The transformation environment
1330  */
1331 static ir_node *gen_Mod(ia32_transform_env_t *env, ir_node *node) {
1332         return generate_DivMod(env, node, get_Mod_left(node),
1333                                get_Mod_right(node), flavour_Mod);
1334 }
1335
1336 /**
1337  * Wrapper for generate_DivMod. Sets flavour_Div.
1338  *
1339  * @param env      The transformation environment
1340  */
1341 static ir_node *gen_Div(ia32_transform_env_t *env, ir_node *node) {
1342         return generate_DivMod(env, node, get_Div_left(node),
1343                                get_Div_right(node), flavour_Div);
1344 }
1345
1346 /**
1347  * Wrapper for generate_DivMod. Sets flavour_DivMod.
1348  */
1349 static ir_node *gen_DivMod(ia32_transform_env_t *env, ir_node *node) {
1350         return generate_DivMod(env, node, get_DivMod_left(node),
1351                                get_DivMod_right(node), flavour_DivMod);
1352 }
1353
1354
1355
1356 /**
1357  * Creates an ia32 floating Div.
1358  *
1359  * @param env   The transformation environment
1360  * @return The created ia32 xDiv node
1361  */
1362 static ir_node *gen_Quot(ia32_transform_env_t *env, ir_node *node) {
1363         ir_node  *block   = transform_node(env, get_nodes_block(node));
1364         ir_node  *op1     = get_Quot_left(node);
1365         ir_node  *new_op1 = transform_node(env, op1);
1366         ir_node  *op2     = get_Quot_right(node);
1367         ir_node  *new_op2 = transform_node(env, op2);
1368         ir_graph *irg     = env->irg;
1369         dbg_info *dbgi    = get_irn_dbg_info(node);
1370         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
1371         ir_node  *nomem   = new_rd_NoMem(env->irg);
1372         ir_node  *new_op;
1373
1374         FP_USED(env->cg);
1375         if (USE_SSE2(env->cg)) {
1376                 ir_mode *mode = get_irn_mode(op1);
1377                 if (is_ia32_xConst(new_op2)) {
1378                         new_op = new_rd_ia32_xDiv(dbgi, irg, block, noreg, noreg, new_op1, noreg, nomem);
1379                         set_ia32_am_support(new_op, ia32_am_None);
1380                         copy_ia32_Immop_attr(new_op, new_op2);
1381                 } else {
1382                         new_op = new_rd_ia32_xDiv(dbgi, irg, block, noreg, noreg, new_op1, new_op2, nomem);
1383                         // Matze: disabled for now, spillslot coalescer fails
1384                         //set_ia32_am_support(new_op, ia32_am_Source);
1385                 }
1386                 set_ia32_ls_mode(new_op, mode);
1387         } else {
1388                 new_op = new_rd_ia32_vfdiv(dbgi, irg, block, noreg, noreg, new_op1, new_op2, nomem);
1389                 // Matze: disabled for now (spillslot coalescer fails)
1390                 //set_ia32_am_support(new_op, ia32_am_Source);
1391         }
1392         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1393         return new_op;
1394 }
1395
1396
1397 /**
1398  * Creates an ia32 Shl.
1399  *
1400  * @param env   The transformation environment
1401  * @return The created ia32 Shl node
1402  */
1403 static ir_node *gen_Shl(ia32_transform_env_t *env, ir_node *node) {
1404         return gen_shift_binop(env, node, get_Shl_left(node), get_Shl_right(node),
1405                                new_rd_ia32_Shl);
1406 }
1407
1408
1409
1410 /**
1411  * Creates an ia32 Shr.
1412  *
1413  * @param env   The transformation environment
1414  * @return The created ia32 Shr node
1415  */
1416 static ir_node *gen_Shr(ia32_transform_env_t *env, ir_node *node) {
1417         return gen_shift_binop(env, node, get_Shr_left(node),
1418                                get_Shr_right(node), new_rd_ia32_Shr);
1419 }
1420
1421
1422
1423 /**
1424  * Creates an ia32 Sar.
1425  *
1426  * @param env   The transformation environment
1427  * @return The created ia32 Shrs node
1428  */
1429 static ir_node *gen_Shrs(ia32_transform_env_t *env, ir_node *node) {
1430         return gen_shift_binop(env, node, get_Shrs_left(node),
1431                                get_Shrs_right(node), new_rd_ia32_Sar);
1432 }
1433
1434
1435
1436 /**
1437  * Creates an ia32 RotL.
1438  *
1439  * @param env   The transformation environment
1440  * @param op1   The first operator
1441  * @param op2   The second operator
1442  * @return The created ia32 RotL node
1443  */
1444 static ir_node *gen_RotL(ia32_transform_env_t *env, ir_node *node,
1445                          ir_node *op1, ir_node *op2) {
1446         return gen_shift_binop(env, node, op1, op2, new_rd_ia32_Rol);
1447 }
1448
1449
1450
1451 /**
1452  * Creates an ia32 RotR.
1453  * NOTE: There is no RotR with immediate because this would always be a RotL
1454  *       "imm-mode_size_bits" which can be pre-calculated.
1455  *
1456  * @param env   The transformation environment
1457  * @param op1   The first operator
1458  * @param op2   The second operator
1459  * @return The created ia32 RotR node
1460  */
1461 static ir_node *gen_RotR(ia32_transform_env_t *env, ir_node *node, ir_node *op1,
1462                          ir_node *op2) {
1463         return gen_shift_binop(env, node, op1, op2, new_rd_ia32_Ror);
1464 }
1465
1466
1467
1468 /**
1469  * Creates an ia32 RotR or RotL (depending on the found pattern).
1470  *
1471  * @param env   The transformation environment
1472  * @return The created ia32 RotL or RotR node
1473  */
1474 static ir_node *gen_Rot(ia32_transform_env_t *env, ir_node *node) {
1475         ir_node *rotate = NULL;
1476         ir_node *op1    = get_Rot_left(node);
1477         ir_node *op2    = get_Rot_right(node);
1478
1479         /* Firm has only Rot (which is a RotL), so we are looking for a right (op2)
1480                  operand "-e+mode_size_bits" (it's an already modified "mode_size_bits-e",
1481                  that means we can create a RotR instead of an Add and a RotL */
1482
1483         if (get_irn_op(op2) == op_Add) {
1484                 ir_node *add = op2;
1485                 ir_node *left = get_Add_left(add);
1486                 ir_node *right = get_Add_right(add);
1487                 if (is_Const(right)) {
1488                         tarval  *tv   = get_Const_tarval(right);
1489                         ir_mode *mode = get_irn_mode(node);
1490                         long     bits = get_mode_size_bits(mode);
1491
1492                         if (get_irn_op(left) == op_Minus &&
1493                                         tarval_is_long(tv)       &&
1494                                         get_tarval_long(tv) == bits)
1495                         {
1496                                 DB((dbg, LEVEL_1, "RotL into RotR ... "));
1497                                 rotate = gen_RotR(env, node, op1, get_Minus_op(left));
1498                         }
1499                 }
1500         }
1501
1502         if (rotate == NULL) {
1503                 rotate = gen_RotL(env, node, op1, op2);
1504         }
1505
1506         return rotate;
1507 }
1508
1509
1510
1511 /**
1512  * Transforms a Minus node.
1513  *
1514  * @param env   The transformation environment
1515  * @param op    The Minus operand
1516  * @return The created ia32 Minus node
1517  */
1518 ir_node *gen_Minus_ex(ia32_transform_env_t *env, ir_node *node, ir_node *op) {
1519         ir_node   *block = transform_node(env, get_nodes_block(node));
1520         ir_graph  *irg   = env->irg;
1521         dbg_info  *dbgi  = get_irn_dbg_info(node);
1522         ir_mode   *mode  = get_irn_mode(node);
1523         ir_entity *ent;
1524         ir_node   *res;
1525         int       size;
1526
1527         if (mode_is_float(mode)) {
1528                 ir_node *new_op = transform_node(env, op);
1529                 FP_USED(env->cg);
1530                 if (USE_SSE2(env->cg)) {
1531                         ir_node *noreg_gp = ia32_new_NoReg_gp(env->cg);
1532                         ir_node *noreg_fp = ia32_new_NoReg_fp(env->cg);
1533                         ir_node *nomem    = new_rd_NoMem(irg);
1534
1535                         res = new_rd_ia32_xXor(dbgi, irg, block, noreg_gp, noreg_gp, new_op, noreg_fp, nomem);
1536
1537                         size = get_mode_size_bits(mode);
1538                         ent  = ia32_gen_fp_known_const(size == 32 ? ia32_SSIGN : ia32_DSIGN);
1539
1540                         set_ia32_am_sc(res, ent);
1541                         set_ia32_op_type(res, ia32_AddrModeS);
1542                         set_ia32_ls_mode(res, mode);
1543                 } else {
1544                         res = new_rd_ia32_vfchs(dbgi, irg, block, new_op);
1545                 }
1546         } else {
1547                 res = gen_unop(env, node, op, new_rd_ia32_Neg);
1548         }
1549
1550         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1551
1552         return res;
1553 }
1554
1555 /**
1556  * Transforms a Minus node.
1557  *
1558  * @param env   The transformation environment
1559  * @return The created ia32 Minus node
1560  */
1561 static ir_node *gen_Minus(ia32_transform_env_t *env, ir_node *node) {
1562         return gen_Minus_ex(env, node, get_Minus_op(node));
1563 }
1564
1565
1566 /**
1567  * Transforms a Not node.
1568  *
1569  * @param env   The transformation environment
1570  * @return The created ia32 Not node
1571  */
1572 static ir_node *gen_Not(ia32_transform_env_t *env, ir_node *node) {
1573         ir_node *op = get_Not_op(node);
1574
1575         assert (! mode_is_float(get_irn_mode(node)));
1576         return gen_unop(env, node, op, new_rd_ia32_Not);
1577 }
1578
1579
1580
1581 /**
1582  * Transforms an Abs node.
1583  *
1584  * @param env   The transformation environment
1585  * @return The created ia32 Abs node
1586  */
1587 static ir_node *gen_Abs(ia32_transform_env_t *env, ir_node *node) {
1588         ir_node   *block    = transform_node(env, get_nodes_block(node));
1589         ir_node   *op       = get_Abs_op(node);
1590         ir_node   *new_op   = transform_node(env, op);
1591         ir_graph  *irg      = env->irg;
1592         dbg_info  *dbgi     = get_irn_dbg_info(node);
1593         ir_mode   *mode     = get_irn_mode(node);
1594         ir_node   *noreg_gp = ia32_new_NoReg_gp(env->cg);
1595         ir_node   *noreg_fp = ia32_new_NoReg_fp(env->cg);
1596         ir_node   *nomem    = new_NoMem();
1597         ir_node   *res, *p_eax, *p_edx;
1598         int       size;
1599         ir_entity *ent;
1600
1601         if (mode_is_float(mode)) {
1602                 FP_USED(env->cg);
1603                 if (USE_SSE2(env->cg)) {
1604                         res = new_rd_ia32_xAnd(dbgi,irg, block, noreg_gp, noreg_gp, new_op, noreg_fp, nomem);
1605
1606                         size = get_mode_size_bits(mode);
1607                         ent  = ia32_gen_fp_known_const(size == 32 ? ia32_SABS : ia32_DABS);
1608
1609                         set_ia32_am_sc(res, ent);
1610
1611                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1612
1613                         set_ia32_op_type(res, ia32_AddrModeS);
1614                         set_ia32_ls_mode(res, mode);
1615                 }
1616                 else {
1617                         res = new_rd_ia32_vfabs(dbgi, irg, block, new_op);
1618                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1619                 }
1620         }
1621         else {
1622                 res   = new_rd_ia32_Cltd(dbgi, irg, block, new_op);
1623                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1624
1625                 p_eax = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EAX);
1626                 p_edx = new_rd_Proj(dbgi, irg, block, res, mode_Iu, pn_EDX);
1627
1628                 res   = new_rd_ia32_Xor(dbgi, irg, block, noreg_gp, noreg_gp, p_eax, p_edx, nomem);
1629                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1630
1631                 res   = new_rd_ia32_Sub(dbgi, irg, block, noreg_gp, noreg_gp, res, p_edx, nomem);
1632                 SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1633         }
1634
1635         return res;
1636 }
1637
1638
1639
1640 /**
1641  * Transforms a Load.
1642  *
1643  * @param env   The transformation environment
1644  * @return the created ia32 Load node
1645  */
1646 static ir_node *gen_Load(ia32_transform_env_t *env, ir_node *node) {
1647         ir_node  *block   = transform_node(env, get_nodes_block(node));
1648         ir_node  *ptr     = get_Load_ptr(node);
1649         ir_node  *new_ptr = transform_node(env, ptr);
1650         ir_node  *mem     = get_Load_mem(node);
1651         ir_node  *new_mem = transform_node(env, mem);
1652         ir_graph *irg     = env->irg;
1653         dbg_info *dbgi    = get_irn_dbg_info(node);
1654         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
1655         ir_mode  *mode    = get_Load_mode(node);
1656         ir_node  *lptr    = new_ptr;
1657         int      is_imm   = 0;
1658         ir_node  *new_op;
1659         ir_node  *projs[pn_Load_max];
1660         ia32_am_flavour_t am_flav = ia32_am_B;
1661
1662         ia32_collect_Projs(node, projs, pn_Load_max);
1663
1664         /*
1665                 check for special case: the loaded value might not be used (optimized, volatile, ...)
1666                 we add a Proj + Keep for volatile loads and ignore all other cases
1667         */
1668         if (! be_get_Proj_for_pn(node, pn_Load_res) && get_Load_volatility(node) == volatility_is_volatile) {
1669                 /* add a result proj and a Keep to produce a pseudo use */
1670                 ir_node *proj = new_r_Proj(irg, block, node, mode_Iu, pn_ia32_Load_res);
1671                 be_new_Keep(arch_get_irn_reg_class(env->cg->arch_env, proj, -1), irg, block, 1, &proj);
1672         }
1673
1674         /* address might be a constant (symconst or absolute address) */
1675         if (is_ia32_Const(new_ptr)) {
1676                 lptr   = noreg;
1677                 is_imm = 1;
1678         }
1679
1680         if (mode_is_float(mode)) {
1681                 FP_USED(env->cg);
1682                 if (USE_SSE2(env->cg)) {
1683                         new_op = new_rd_ia32_xLoad(dbgi, irg, block, lptr, noreg, new_mem);
1684                 } else {
1685                         new_op = new_rd_ia32_vfld(dbgi, irg, block, lptr, noreg, new_mem);
1686                 }
1687         } else {
1688                 new_op = new_rd_ia32_Load(dbgi, irg, block, lptr, noreg, new_mem);
1689         }
1690
1691         /* base is a constant address */
1692         if (is_imm) {
1693                 if (get_ia32_immop_type(new_ptr) == ia32_ImmSymConst) {
1694                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_ptr));
1695                         am_flav = ia32_am_N;
1696                 } else {
1697                         tarval *tv = get_ia32_Immop_tarval(new_ptr);
1698                         long offs = get_tarval_long(tv);
1699
1700                         add_ia32_am_offs_int(new_op, offs);
1701                         am_flav = ia32_am_O;
1702                 }
1703         }
1704
1705         set_ia32_am_support(new_op, ia32_am_Source);
1706         set_ia32_op_type(new_op, ia32_AddrModeS);
1707         set_ia32_am_flavour(new_op, am_flav);
1708         set_ia32_ls_mode(new_op, mode);
1709
1710         /* make sure we are scheduled behind the initial IncSP/Barrier
1711          * to avoid spills being placed before it
1712          */
1713         if (block == get_irg_start_block(irg)) {
1714                 add_irn_dep(new_op, get_irg_frame(irg));
1715         }
1716
1717         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1718
1719         return new_op;
1720 }
1721
1722
1723
1724 /**
1725  * Transforms a Store.
1726  *
1727  * @param env   The transformation environment
1728  * @return the created ia32 Store node
1729  */
1730 static ir_node *gen_Store(ia32_transform_env_t *env, ir_node *node) {
1731         ir_node  *block   = transform_node(env, get_nodes_block(node));
1732         ir_node  *ptr     = get_Store_ptr(node);
1733         ir_node  *new_ptr = transform_node(env, ptr);
1734         ir_node  *val     = get_Store_value(node);
1735         ir_node  *new_val = transform_node(env, val);
1736         ir_node  *mem     = get_Store_mem(node);
1737         ir_node  *new_mem = transform_node(env, mem);
1738         ir_graph *irg     = env->irg;
1739         dbg_info *dbgi    = get_irn_dbg_info(node);
1740         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
1741         ir_node  *sptr    = new_ptr;
1742         ir_mode  *mode    = get_irn_mode(val);
1743         ir_node  *sval    = new_val;
1744         int      is_imm   = 0;
1745         ir_node  *new_op;
1746         ia32_am_flavour_t am_flav = ia32_am_B;
1747
1748         if (is_ia32_Const(new_val)) {
1749                 assert(!mode_is_float(mode));
1750                 sval = noreg;
1751         }
1752
1753         /* address might be a constant (symconst or absolute address) */
1754         if (is_ia32_Const(new_ptr)) {
1755                 sptr   = noreg;
1756                 is_imm = 1;
1757         }
1758
1759         if (mode_is_float(mode)) {
1760                 FP_USED(env->cg);
1761                 if (USE_SSE2(env->cg)) {
1762                         new_op = new_rd_ia32_xStore(dbgi, irg, block, sptr, noreg, sval, new_mem);
1763                 } else {
1764                         new_op = new_rd_ia32_vfst(dbgi, irg, block, sptr, noreg, sval, new_mem);
1765                 }
1766         } else if (get_mode_size_bits(mode) == 8) {
1767                 new_op = new_rd_ia32_Store8Bit(dbgi, irg, block, sptr, noreg, sval, new_mem);
1768         } else {
1769                 new_op = new_rd_ia32_Store(dbgi, irg, block, sptr, noreg, sval, new_mem);
1770         }
1771
1772         /* stored const is an immediate value */
1773         if (is_ia32_Const(new_val)) {
1774                 assert(!mode_is_float(mode));
1775                 copy_ia32_Immop_attr(new_op, new_val);
1776         }
1777
1778         /* base is an constant address */
1779         if (is_imm) {
1780                 if (get_ia32_immop_type(new_ptr) == ia32_ImmSymConst) {
1781                         set_ia32_am_sc(new_op, get_ia32_Immop_symconst(new_ptr));
1782                         am_flav = ia32_am_N;
1783                 } else {
1784                         tarval *tv = get_ia32_Immop_tarval(new_ptr);
1785                         long offs = get_tarval_long(tv);
1786
1787                         add_ia32_am_offs_int(new_op, offs);
1788                         am_flav = ia32_am_O;
1789                 }
1790         }
1791
1792         set_ia32_am_support(new_op, ia32_am_Dest);
1793         set_ia32_op_type(new_op, ia32_AddrModeD);
1794         set_ia32_am_flavour(new_op, am_flav);
1795         set_ia32_ls_mode(new_op, mode);
1796
1797         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
1798
1799         return new_op;
1800 }
1801
1802
1803
1804 /**
1805  * Transforms a Cond -> Proj[b] -> Cmp into a CondJmp, CondJmp_i or TestJmp
1806  *
1807  * @param env   The transformation environment
1808  * @return The transformed node.
1809  */
1810 static ir_node *gen_Cond(ia32_transform_env_t *env, ir_node *node) {
1811         ir_node  *block    = transform_node(env, get_nodes_block(node));
1812         ir_graph *irg      = env->irg;
1813         dbg_info *dbgi     = get_irn_dbg_info(node);
1814         ir_node  *sel      = get_Cond_selector(node);
1815         ir_mode  *sel_mode = get_irn_mode(sel);
1816         ir_node  *res      = NULL;
1817         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
1818         ir_node  *cnst, *expr;
1819
1820         if (is_Proj(sel) && sel_mode == mode_b) {
1821                 ir_node *pred      = get_Proj_pred(sel);
1822                 ir_node *cmp_a     = get_Cmp_left(pred);
1823                 ir_node *new_cmp_a = transform_node(env, cmp_a);
1824                 ir_node *cmp_b     = get_Cmp_right(pred);
1825                 ir_node *new_cmp_b = transform_node(env, cmp_b);
1826                 ir_mode *cmp_mode  = get_irn_mode(cmp_a);
1827                 ir_node *nomem     = new_NoMem();
1828
1829                 int pnc = get_Proj_proj(sel);
1830                 if(mode_is_float(cmp_mode) || !mode_is_signed(cmp_mode)) {
1831                         pnc |= ia32_pn_Cmp_Unsigned;
1832                 }
1833
1834                 /* check if we can use a CondJmp with immediate */
1835                 cnst = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(new_cmp_a, new_cmp_b) : NULL;
1836                 expr = get_expr_op(new_cmp_a, new_cmp_b);
1837
1838                 if (cnst != NULL && expr != NULL) {
1839                         /* immop has to be the right operand, we might need to flip pnc */
1840                         if(cnst != new_cmp_b) {
1841                                 pnc = get_inversed_pnc(pnc);
1842                         }
1843
1844                         if ((pnc == pn_Cmp_Eq || pnc == pn_Cmp_Lg) && mode_needs_gp_reg(get_irn_mode(expr))) {
1845                                 if (get_ia32_immop_type(cnst) == ia32_ImmConst &&
1846                                         classify_tarval(get_ia32_Immop_tarval(cnst)) == TV_CLASSIFY_NULL)
1847                                 {
1848                                         /* a Cmp A =/!= 0 */
1849                                         ir_node    *op1  = expr;
1850                                         ir_node    *op2  = expr;
1851                                         int is_and = 0;
1852
1853                                         /* check, if expr is an only once used And operation */
1854                                         if (is_ia32_And(expr) && get_irn_n_edges(expr)) {
1855                                                 op1 = get_irn_n(expr, 2);
1856                                                 op2 = get_irn_n(expr, 3);
1857
1858                                                 is_and = (is_ia32_ImmConst(expr) || is_ia32_ImmSymConst(expr));
1859                                         }
1860                                         res = new_rd_ia32_TestJmp(dbgi, irg, block, op1, op2);
1861                                         set_ia32_pncode(res, pnc);
1862
1863                                         if (is_and) {
1864                                                 copy_ia32_Immop_attr(res, expr);
1865                                         }
1866
1867                                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1868                                         return res;
1869                                 }
1870                         }
1871
1872                         if (mode_is_float(cmp_mode)) {
1873                                 FP_USED(env->cg);
1874                                 if (USE_SSE2(env->cg)) {
1875                                         res = new_rd_ia32_xCondJmp(dbgi, irg, block, noreg, noreg, expr, noreg, nomem);
1876                                         set_ia32_ls_mode(res, cmp_mode);
1877                                 } else {
1878                                         assert(0);
1879                                 }
1880                         }
1881                         else {
1882                                 assert(get_mode_size_bits(cmp_mode) == 32);
1883                                 res = new_rd_ia32_CondJmp(dbgi, irg, block, noreg, noreg, expr, noreg, nomem);
1884                         }
1885                         copy_ia32_Immop_attr(res, cnst);
1886                 }
1887                 else {
1888                         ir_mode *cmp_mode = get_irn_mode(cmp_a);
1889
1890                         if (mode_is_float(cmp_mode)) {
1891                                 FP_USED(env->cg);
1892                                 if (USE_SSE2(env->cg)) {
1893                                         res = new_rd_ia32_xCondJmp(dbgi, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1894                                         set_ia32_ls_mode(res, cmp_mode);
1895                                 } else {
1896                                         ir_node *proj_eax;
1897                                         res = new_rd_ia32_vfCondJmp(dbgi, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1898                                         proj_eax = new_r_Proj(irg, block, res, mode_Iu, pn_ia32_vfCondJmp_temp_reg_eax);
1899                                         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, &proj_eax);
1900                                 }
1901                         }
1902                         else {
1903                                 assert(get_mode_size_bits(cmp_mode) == 32);
1904                                 res = new_rd_ia32_CondJmp(dbgi, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
1905                                 set_ia32_commutative(res);
1906                         }
1907                 }
1908
1909                 set_ia32_pncode(res, pnc);
1910                 // Matze: disabled for now, because the default collect_spills_walker
1911                 // is not able to detect the mode of the spilled value
1912                 // moreover, the lea optimize phase freely exchanges left/right
1913                 // without updating the pnc
1914                 //set_ia32_am_support(res, ia32_am_Source);
1915         }
1916         else {
1917                 /* determine the smallest switch case value */
1918                 ir_node *new_sel = transform_node(env, sel);
1919                 int switch_min = INT_MAX;
1920                 const ir_edge_t *edge;
1921
1922                 foreach_out_edge(node, edge) {
1923                         int pn = get_Proj_proj(get_edge_src_irn(edge));
1924                         switch_min = pn < switch_min ? pn : switch_min;
1925                 }
1926
1927                 if (switch_min) {
1928                         /* if smallest switch case is not 0 we need an additional sub */
1929                         res = new_rd_ia32_Lea(dbgi, irg, block, new_sel, noreg);
1930                         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1931                         add_ia32_am_offs_int(res, -switch_min);
1932                         set_ia32_am_flavour(res, ia32_am_OB);
1933                         set_ia32_am_support(res, ia32_am_Source);
1934                         set_ia32_op_type(res, ia32_AddrModeS);
1935                 }
1936
1937                 res = new_rd_ia32_SwitchJmp(dbgi, irg, block, switch_min ? res : new_sel, mode_T);
1938                 set_ia32_pncode(res, get_Cond_defaultProj(node));
1939         }
1940
1941         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
1942         return res;
1943 }
1944
1945
1946
1947 /**
1948  * Transforms a CopyB node.
1949  *
1950  * @param env   The transformation environment
1951  * @return The transformed node.
1952  */
1953 static ir_node *gen_CopyB(ia32_transform_env_t *env, ir_node *node) {
1954         ir_node  *block    = transform_node(env, get_nodes_block(node));
1955         ir_node  *src      = get_CopyB_src(node);
1956         ir_node  *new_src  = transform_node(env, src);
1957         ir_node  *dst      = get_CopyB_dst(node);
1958         ir_node  *new_dst  = transform_node(env, dst);
1959         ir_node  *mem      = get_CopyB_mem(node);
1960         ir_node  *new_mem  = transform_node(env, mem);
1961         ir_node  *res      = NULL;
1962         ir_graph *irg      = env->irg;
1963         dbg_info *dbgi     = get_irn_dbg_info(node);
1964         int      size      = get_type_size_bytes(get_CopyB_type(node));
1965         ir_mode  *dst_mode = get_irn_mode(dst);
1966         ir_mode  *src_mode = get_irn_mode(src);
1967         int      rem;
1968         ir_node  *in[3];
1969
1970         /* If we have to copy more than 32 bytes, we use REP MOVSx and */
1971         /* then we need the size explicitly in ECX.                    */
1972         if (size >= 32 * 4) {
1973                 rem = size & 0x3; /* size % 4 */
1974                 size >>= 2;
1975
1976                 res = new_rd_ia32_Const(dbgi, irg, block);
1977                 add_irn_dep(res, be_abi_get_start_barrier(env->cg->birg->abi));
1978                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1979
1980                 res = new_rd_ia32_CopyB(dbgi, irg, block, new_dst, new_src, res, new_mem);
1981                 set_ia32_Immop_tarval(res, new_tarval_from_long(rem, mode_Is));
1982
1983                 /* ok: now attach Proj's because rep movsd will destroy esi, edi and ecx */
1984                 in[0] = new_r_Proj(irg, block, res, dst_mode, pn_ia32_CopyB_DST);
1985                 in[1] = new_r_Proj(irg, block, res, src_mode, pn_ia32_CopyB_SRC);
1986                 in[2] = new_r_Proj(irg, block, res, mode_Iu, pn_ia32_CopyB_CNT);
1987                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 3, in);
1988         }
1989         else {
1990                 res = new_rd_ia32_CopyB_i(dbgi, irg, block, new_dst, new_src, new_mem);
1991                 set_ia32_Immop_tarval(res, new_tarval_from_long(size, mode_Is));
1992
1993                 /* ok: now attach Proj's because movsd will destroy esi and edi */
1994                 in[0] = new_r_Proj(irg, block, res, dst_mode, pn_ia32_CopyB_i_DST);
1995                 in[1] = new_r_Proj(irg, block, res, src_mode, pn_ia32_CopyB_i_SRC);
1996                 be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 2, in);
1997         }
1998
1999         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
2000
2001         return res;
2002 }
2003
2004
2005 #if 0
2006 /**
2007  * Transforms a Mux node into CMov.
2008  *
2009  * @param env   The transformation environment
2010  * @return The transformed node.
2011  */
2012 static ir_node *gen_Mux(ia32_transform_env_t *env, ir_node *node) {
2013         ir_node *new_op = new_rd_ia32_CMov(env->dbgi, env->irg, env->block, \
2014                 get_Mux_sel(node), get_Mux_false(node), get_Mux_true(node), env->mode);
2015
2016         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2017
2018         return new_op;
2019 }
2020 #endif
2021
2022 typedef ir_node *cmov_func_t(dbg_info *db, ir_graph *irg, ir_node *block,
2023                              ir_node *cmp_a, ir_node *cmp_b, ir_node *psi_true,
2024                              ir_node *psi_default);
2025
2026 /**
2027  * Transforms a Psi node into CMov.
2028  *
2029  * @param env   The transformation environment
2030  * @return The transformed node.
2031  */
2032 static ir_node *gen_Psi(ia32_transform_env_t *env, ir_node *node) {
2033         ir_node  *block           = transform_node(env, get_nodes_block(node));
2034         ir_node  *psi_true        = get_Psi_val(node, 0);
2035         ir_node  *new_psi_true    = transform_node(env, psi_true);
2036         ir_node  *psi_default     = get_Psi_default(node);
2037         ir_node  *new_psi_default = transform_node(env, psi_default);
2038         ia32_code_gen_t *cg       = env->cg;
2039         ir_graph *irg             = env->irg;
2040         dbg_info *dbgi            = get_irn_dbg_info(node);
2041         ir_mode  *mode            = get_irn_mode(node);
2042         ir_node  *cmp_proj        = get_Mux_sel(node);
2043         ir_node  *noreg           = ia32_new_NoReg_gp(cg);
2044         ir_node  *nomem           = new_rd_NoMem(irg);
2045         ir_node  *cmp, *cmp_a, *cmp_b, *and1, *and2, *new_op = NULL;
2046         ir_node  *new_cmp_a, *new_cmp_b;
2047         ir_mode  *cmp_mode;
2048         int      pnc;
2049
2050         assert(get_irn_mode(cmp_proj) == mode_b && "Condition for Psi must have mode_b");
2051
2052         cmp       = get_Proj_pred(cmp_proj);
2053         cmp_a     = get_Cmp_left(cmp);
2054         cmp_b     = get_Cmp_right(cmp);
2055         cmp_mode  = get_irn_mode(cmp_a);
2056         new_cmp_a = transform_node(env, cmp_a);
2057         new_cmp_b = transform_node(env, cmp_b);
2058
2059         pnc   = get_Proj_proj(cmp_proj);
2060         if (mode_is_float(cmp_mode) || !mode_is_signed(cmp_mode)) {
2061                 pnc |= ia32_pn_Cmp_Unsigned;
2062         }
2063
2064         if (mode_is_float(mode)) {
2065                 /* floating point psi */
2066                 FP_USED(cg);
2067
2068                 /* 1st case: compare operands are float too */
2069                 if (USE_SSE2(cg)) {
2070                         /* psi(cmp(a, b), t, f) can be done as: */
2071                         /* tmp = cmp a, b                       */
2072                         /* tmp2 = t and tmp                     */
2073                         /* tmp3 = f and not tmp                 */
2074                         /* res  = tmp2 or tmp3                  */
2075
2076                         /* in case the compare operands are int, we move them into xmm register */
2077                         if (! mode_is_float(get_irn_mode(cmp_a))) {
2078                                 new_cmp_a = gen_sse_conv_int2float(cg, dbgi, irg, block, new_cmp_a, node, mode_xmm);
2079                                 new_cmp_b = gen_sse_conv_int2float(cg, dbgi, irg, block, new_cmp_b, node, mode_xmm);
2080
2081                                 pnc |= 8;  /* transform integer compare to fp compare */
2082                         }
2083
2084                         new_op = new_rd_ia32_xCmp(dbgi, irg, block, noreg, noreg, new_cmp_a, new_cmp_b, nomem);
2085                         set_ia32_pncode(new_op, pnc);
2086                         set_ia32_am_support(new_op, ia32_am_Source);
2087                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
2088
2089                         and1 = new_rd_ia32_xAnd(dbgi, irg, block, noreg, noreg, new_psi_true, new_op, nomem);
2090                         set_ia32_am_support(and1, ia32_am_None);
2091                         set_ia32_commutative(and1);
2092                         SET_IA32_ORIG_NODE(and1, ia32_get_old_node_name(cg, node));
2093
2094                         and2 = new_rd_ia32_xAndNot(dbgi, irg, block, noreg, noreg, new_op, new_psi_default, nomem);
2095                         set_ia32_am_support(and2, ia32_am_None);
2096                         set_ia32_commutative(and2);
2097                         SET_IA32_ORIG_NODE(and2, ia32_get_old_node_name(cg, node));
2098
2099                         new_op = new_rd_ia32_xOr(dbgi, irg, block, noreg, noreg, and1, and2, nomem);
2100                         set_ia32_am_support(new_op, ia32_am_None);
2101                         set_ia32_commutative(new_op);
2102                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
2103                 }
2104                 else {
2105                         /* x87 FPU */
2106                         new_op = new_rd_ia32_vfCMov(dbgi, irg, block, new_cmp_a, new_cmp_b, new_psi_true, new_psi_default);
2107                         set_ia32_pncode(new_op, pnc);
2108                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2109                 }
2110         }
2111         else {
2112                 /* integer psi */
2113                 construct_binop_func *set_func  = NULL;
2114                 cmov_func_t          *cmov_func = NULL;
2115
2116                 if (mode_is_float(get_irn_mode(cmp_a))) {
2117                         /* 1st case: compare operands are floats */
2118                         FP_USED(cg);
2119
2120                         if (USE_SSE2(cg)) {
2121                                 /* SSE FPU */
2122                                 set_func  = new_rd_ia32_xCmpSet;
2123                                 cmov_func = new_rd_ia32_xCmpCMov;
2124                         }
2125                         else {
2126                                 /* x87 FPU */
2127                                 set_func  = new_rd_ia32_vfCmpSet;
2128                                 cmov_func = new_rd_ia32_vfCmpCMov;
2129                         }
2130
2131                         pnc &= ~0x8; /* fp compare -> int compare */
2132                 }
2133                 else {
2134                         /* 2nd case: compare operand are integer too */
2135                         set_func  = new_rd_ia32_CmpSet;
2136                         cmov_func = new_rd_ia32_CmpCMov;
2137                 }
2138
2139                 /* check for special case first: And/Or -- Cmp with 0 -- Psi */
2140                 if (is_ia32_Const_0(new_cmp_b) && is_Proj(new_cmp_a) && (is_ia32_And(get_Proj_pred(new_cmp_a)) || is_ia32_Or(get_Proj_pred(new_cmp_a)))) {
2141                         if (is_ia32_Const_1(psi_true) && is_ia32_Const_0(psi_default)) {
2142                                 /* first case for SETcc: default is 0, set to 1 iff condition is true */
2143                                 new_op = new_rd_ia32_PsiCondSet(dbgi, irg, block, new_cmp_a);
2144                                 set_ia32_pncode(new_op, pnc);
2145                         }
2146                         else if (is_ia32_Const_0(psi_true) && is_ia32_Const_1(psi_default)) {
2147                                 /* second case for SETcc: default is 1, set to 0 iff condition is true: */
2148                                 /*                        we invert condition and set default to 0      */
2149                                 new_op = new_rd_ia32_PsiCondSet(dbgi, irg, block, new_cmp_a);
2150                                 set_ia32_pncode(new_op, get_inversed_pnc(pnc));
2151                         }
2152                         else {
2153                                 /* otherwise: use CMOVcc */
2154                                 new_op = new_rd_ia32_PsiCondCMov(dbgi, irg, block, new_cmp_a, new_psi_true, new_psi_default);
2155                                 set_ia32_pncode(new_op, pnc);
2156                         }
2157
2158                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
2159                 }
2160                 else {
2161                         if (is_ia32_Const_1(psi_true) && is_ia32_Const_0(psi_default)) {
2162                                 /* first case for SETcc: default is 0, set to 1 iff condition is true */
2163                                 new_op = gen_binop(env, node, cmp_a, cmp_b, set_func);
2164                                 set_ia32_pncode(new_op, pnc);
2165                                 set_ia32_am_support(new_op, ia32_am_Source);
2166                         }
2167                         else if (is_ia32_Const_0(psi_true) && is_ia32_Const_1(psi_default)) {
2168                                 /* second case for SETcc: default is 1, set to 0 iff condition is true: */
2169                                 /*                        we invert condition and set default to 0      */
2170                                 new_op = gen_binop(env, node, cmp_a, cmp_b, set_func);
2171                                 set_ia32_pncode(new_op, get_inversed_pnc(pnc));
2172                                 set_ia32_am_support(new_op, ia32_am_Source);
2173                         }
2174                         else {
2175                                 /* otherwise: use CMOVcc */
2176                                 new_op = cmov_func(dbgi, irg, block, new_cmp_a, new_cmp_b, new_psi_true, new_psi_default);
2177                                 set_ia32_pncode(new_op, pnc);
2178                                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
2179                         }
2180                 }
2181         }
2182
2183         return new_op;
2184 }
2185
2186
2187 /**
2188  * Following conversion rules apply:
2189  *
2190  *  INT -> INT
2191  * ============
2192  *  1) n bit -> m bit   n > m (downscale)
2193  *     always ignored
2194  *  2) n bit -> m bit   n == m   (sign change)
2195  *     always ignored
2196  *  3) n bit -> m bit   n < m (upscale)
2197  *     a) source is signed:    movsx
2198  *     b) source is unsigned:  and with lower bits sets
2199  *
2200  *  INT -> FLOAT
2201  * ==============
2202  *  SSE(1/2) convert to float or double (cvtsi2ss/sd)
2203  *
2204  *  FLOAT -> INT
2205  * ==============
2206  *  SSE(1/2) convert from float or double to 32bit int (cvtss/sd2si)
2207  *
2208  *  FLOAT -> FLOAT
2209  * ================
2210  *  SSE(1/2) convert from float or double to double or float (cvtss/sd2sd/ss)
2211  *  x87 is mode_E internally, conversions happen only at load and store
2212  *  in non-strict semantic
2213  */
2214
2215 /**
2216  * Create a conversion from x87 state register to general purpose.
2217  */
2218 static ir_node *gen_x87_fp_to_gp(ia32_transform_env_t *env, ir_node *node) {
2219         ir_node         *block      = transform_node(env, get_nodes_block(node));
2220         ir_node         *op         = get_Conv_op(node);
2221         ir_node         *new_op     = transform_node(env, op);
2222         ia32_code_gen_t *cg         = env->cg;
2223         ir_graph        *irg        = env->irg;
2224         dbg_info        *dbgi       = get_irn_dbg_info(node);
2225         ir_node         *noreg      = ia32_new_NoReg_gp(cg);
2226         ir_node         *trunc_mode = ia32_new_Fpu_truncate(cg);
2227         ir_node         *fist, *load;
2228
2229         /* do a fist */
2230         fist = new_rd_ia32_vfist(dbgi, irg, block,
2231                         get_irg_frame(irg), noreg, new_op, trunc_mode, new_NoMem());
2232
2233         set_ia32_use_frame(fist);
2234         set_ia32_am_support(fist, ia32_am_Dest);
2235         set_ia32_op_type(fist, ia32_AddrModeD);
2236         set_ia32_am_flavour(fist, ia32_am_B);
2237         set_ia32_ls_mode(fist, mode_Iu);
2238         SET_IA32_ORIG_NODE(fist, ia32_get_old_node_name(cg, node));
2239
2240         /* do a Load */
2241         load = new_rd_ia32_Load(dbgi, irg, block, get_irg_frame(irg), noreg, fist);
2242
2243         set_ia32_use_frame(load);
2244         set_ia32_am_support(load, ia32_am_Source);
2245         set_ia32_op_type(load, ia32_AddrModeS);
2246         set_ia32_am_flavour(load, ia32_am_B);
2247         set_ia32_ls_mode(load, mode_Iu);
2248         SET_IA32_ORIG_NODE(load, ia32_get_old_node_name(cg, node));
2249
2250         return new_r_Proj(irg, block, load, mode_Iu, pn_ia32_Load_res);
2251 }
2252
2253 /**
2254  * Create a conversion from general purpose to x87 register
2255  */
2256 static ir_node *gen_x87_gp_to_fp(ia32_transform_env_t *env, ir_node *node, ir_mode *src_mode) {
2257         ir_node   *block  = transform_node(env, get_nodes_block(node));
2258         ir_node   *op     = get_Conv_op(node);
2259         ir_node   *new_op = transform_node(env, op);
2260         ir_graph  *irg    = env->irg;
2261         dbg_info  *dbgi   = get_irn_dbg_info(node);
2262         ir_node   *noreg  = ia32_new_NoReg_gp(env->cg);
2263         ir_node   *nomem  = new_NoMem();
2264         ir_node   *fild, *store;
2265         int       src_bits;
2266
2267         /* first convert to 32 bit if necessary */
2268         src_bits = get_mode_size_bits(src_mode);
2269         if (src_bits == 8) {
2270                 new_op = new_rd_ia32_Conv_I2I8Bit(dbgi, irg, block, noreg, noreg, new_op, nomem);
2271                 set_ia32_am_support(new_op, ia32_am_Source);
2272                 set_ia32_ls_mode(new_op, src_mode);
2273                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2274         } else if (src_bits < 32) {
2275                 new_op = new_rd_ia32_Conv_I2I(dbgi, irg, block, noreg, noreg, new_op, nomem);
2276                 set_ia32_am_support(new_op, ia32_am_Source);
2277                 set_ia32_ls_mode(new_op, src_mode);
2278                 SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2279         }
2280
2281         /* do a store */
2282         store = new_rd_ia32_Store(dbgi, irg, block, get_irg_frame(irg), noreg, new_op, nomem);
2283
2284         set_ia32_use_frame(store);
2285         set_ia32_am_support(store, ia32_am_Dest);
2286         set_ia32_op_type(store, ia32_AddrModeD);
2287         set_ia32_am_flavour(store, ia32_am_OB);
2288         set_ia32_ls_mode(store, mode_Iu);
2289
2290         /* do a fild */
2291         fild = new_rd_ia32_vfild(dbgi, irg, block, get_irg_frame(irg), noreg, store);
2292
2293         set_ia32_use_frame(fild);
2294         set_ia32_am_support(fild, ia32_am_Source);
2295         set_ia32_op_type(fild, ia32_AddrModeS);
2296         set_ia32_am_flavour(fild, ia32_am_OB);
2297         set_ia32_ls_mode(fild, mode_Iu);
2298
2299         return new_r_Proj(irg, block, fild, mode_vfp, pn_ia32_vfild_res);
2300 }
2301
2302 /**
2303  * Transforms a Conv node.
2304  *
2305  * @param env   The transformation environment
2306  * @return The created ia32 Conv node
2307  */
2308 static ir_node *gen_Conv(ia32_transform_env_t *env, ir_node *node) {
2309         ir_node  *block    = transform_node(env, get_nodes_block(node));
2310         ir_node  *op       = get_Conv_op(node);
2311         ir_node  *new_op   = transform_node(env, op);
2312         ir_graph *irg      = env->irg;
2313         dbg_info *dbgi     = get_irn_dbg_info(node);
2314         ir_mode  *src_mode = get_irn_mode(op);
2315         ir_mode  *tgt_mode = get_irn_mode(node);
2316         int      src_bits  = get_mode_size_bits(src_mode);
2317         int      tgt_bits  = get_mode_size_bits(tgt_mode);
2318         ir_node  *noreg    = ia32_new_NoReg_gp(env->cg);
2319         ir_node  *nomem    = new_rd_NoMem(irg);
2320         ir_node  *res;
2321
2322         if (src_mode == tgt_mode) {
2323                 if (get_Conv_strict(node)) {
2324                         if (USE_SSE2(env->cg)) {
2325                                 /* when we are in SSE mode, we can kill all strict no-op conversion */
2326                                 return new_op;
2327                         }
2328                 } else {
2329                         /* this should be optimized already, but who knows... */
2330                         DEBUG_ONLY(ir_fprintf(stderr, "Debug warning: conv %+F is pointless\n", node));
2331                         DB((dbg, LEVEL_1, "killed Conv(mode, mode) ..."));
2332                         return new_op;
2333                 }
2334         }
2335
2336         if (mode_is_float(src_mode)) {
2337                 /* we convert from float ... */
2338                 if (mode_is_float(tgt_mode)) {
2339                         /* ... to float */
2340                         if (USE_SSE2(env->cg)) {
2341                                 DB((dbg, LEVEL_1, "create Conv(float, float) ..."));
2342                                 res = new_rd_ia32_Conv_FP2FP(dbgi, irg, block, noreg, noreg, new_op, nomem);
2343                                 set_ia32_ls_mode(res, tgt_mode);
2344                         } else {
2345                                 // Matze: TODO what about strict convs?
2346                                 DEBUG_ONLY(ir_fprintf(stderr, "Debug warning: strict conv %+F ignored yet\n", node));
2347                                 DB((dbg, LEVEL_1, "killed Conv(float, float) ..."));
2348                                 return new_op;
2349                         }
2350                 } else {
2351                         /* ... to int */
2352                         DB((dbg, LEVEL_1, "create Conv(float, int) ..."));
2353                         if (USE_SSE2(env->cg)) {
2354                                 res = new_rd_ia32_Conv_FP2I(dbgi, irg, block, noreg, noreg, new_op, nomem);
2355                                 set_ia32_ls_mode(res, src_mode);
2356                         } else {
2357                                 return gen_x87_fp_to_gp(env, node);
2358                         }
2359                 }
2360         } else {
2361                 /* we convert from int ... */
2362                 if (mode_is_float(tgt_mode)) {
2363                         FP_USED(env->cg);
2364                         /* ... to float */
2365                         DB((dbg, LEVEL_1, "create Conv(int, float) ..."));
2366                         if (USE_SSE2(env->cg)) {
2367                                 res = new_rd_ia32_Conv_I2FP(dbgi, irg, block, noreg, noreg, new_op, nomem);
2368                                 set_ia32_ls_mode(res, tgt_mode);
2369                                 if(src_bits == 32) {
2370                                         set_ia32_am_support(res, ia32_am_Source);
2371                                 }
2372                         } else {
2373                                 return gen_x87_gp_to_fp(env, node, src_mode);
2374                         }
2375                 } else {
2376                         /* to int */
2377                         ir_mode *smaller_mode;
2378                         int     smaller_bits;
2379
2380                         if (src_bits == tgt_bits) {
2381                                 DB((dbg, LEVEL_1, "omitting unnecessary Conv(%+F, %+F) ...", src_mode, tgt_mode));
2382                                 return new_op;
2383                         }
2384
2385                         if (src_bits < tgt_bits) {
2386                                 smaller_mode = src_mode;
2387                                 smaller_bits = src_bits;
2388                         } else {
2389                                 smaller_mode = tgt_mode;
2390                                 smaller_bits = tgt_bits;
2391                         }
2392
2393                         /*
2394                                 The following is not correct, we can't change the mode,
2395                                 maybe others are using the load too
2396                                 better move this to a separate phase!
2397                         */
2398 #if 0
2399                         /* ... to int */
2400                         if(is_Proj(new_op)) {
2401                                 /* load operations do already sign/zero extend, so we have
2402                                  * nothing left to do */
2403                                 ir_node *pred = get_Proj_pred(new_op);
2404                                 if(is_ia32_Load(pred)) {
2405                                         set_ia32_ls_mode(pred, smaller_mode);
2406                                         return new_op;
2407                                 }
2408                         }
2409 #endif /* if 0 */
2410
2411                         DB((dbg, LEVEL_1, "create Conv(int, int) ...", src_mode, tgt_mode));
2412                         if (smaller_bits == 8) {
2413                                 res = new_rd_ia32_Conv_I2I8Bit(dbgi, irg, block, noreg, noreg, new_op, nomem);
2414                                 set_ia32_ls_mode(res, smaller_mode);
2415                         } else {
2416                                 res = new_rd_ia32_Conv_I2I(dbgi, irg, block, noreg, noreg, new_op, nomem);
2417                                 set_ia32_ls_mode(res, smaller_mode);
2418                         }
2419                         set_ia32_am_support(res, ia32_am_Source);
2420                 }
2421         }
2422
2423         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
2424
2425         return res;
2426 }
2427
2428
2429
2430 /********************************************
2431  *  _                          _
2432  * | |                        | |
2433  * | |__   ___ _ __   ___   __| | ___  ___
2434  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
2435  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
2436  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
2437  *
2438  ********************************************/
2439
2440 static ir_node *gen_be_StackParam(ia32_transform_env_t *env, ir_node *node) {
2441         ir_node  *block      = transform_node(env, get_nodes_block(node));
2442         ir_node   *ptr       = get_irn_n(node, be_pos_StackParam_ptr);
2443         ir_node   *new_ptr   = transform_node(env, ptr);
2444         ir_node   *new_op    = NULL;
2445         ir_graph  *irg       = env->irg;
2446         dbg_info  *dbgi      = get_irn_dbg_info(node);
2447         ir_node   *nomem     = new_rd_NoMem(env->irg);
2448         ir_entity *ent       = arch_get_frame_entity(env->cg->arch_env, node);
2449         ir_mode   *load_mode = get_irn_mode(node);
2450         ir_node   *noreg     = ia32_new_NoReg_gp(env->cg);
2451         ir_mode   *proj_mode;
2452         long      pn_res;
2453
2454         if (mode_is_float(load_mode)) {
2455                 FP_USED(env->cg);
2456                 if (USE_SSE2(env->cg)) {
2457                         new_op = new_rd_ia32_xLoad(dbgi, irg, block, new_ptr, noreg, nomem);
2458                         pn_res    = pn_ia32_xLoad_res;
2459                         proj_mode = mode_xmm;
2460                 } else {
2461                         new_op = new_rd_ia32_vfld(dbgi, irg, block, new_ptr, noreg, nomem);
2462                         pn_res    = pn_ia32_vfld_res;
2463                         proj_mode = mode_vfp;
2464                 }
2465         } else {
2466                 new_op = new_rd_ia32_Load(dbgi, irg, block, new_ptr, noreg, nomem);
2467                 proj_mode = mode_Iu;
2468                 pn_res = pn_ia32_Load_res;
2469         }
2470
2471         set_ia32_frame_ent(new_op, ent);
2472         set_ia32_use_frame(new_op);
2473
2474         set_ia32_am_support(new_op, ia32_am_Source);
2475         set_ia32_op_type(new_op, ia32_AddrModeS);
2476         set_ia32_am_flavour(new_op, ia32_am_B);
2477         set_ia32_ls_mode(new_op, load_mode);
2478         set_ia32_flags(new_op, get_ia32_flags(new_op) | arch_irn_flags_rematerializable);
2479
2480         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2481
2482         return new_rd_Proj(dbgi, irg, block, new_op, proj_mode, pn_res);
2483 }
2484
2485 /**
2486  * Transforms a FrameAddr into an ia32 Add.
2487  */
2488 static ir_node *gen_be_FrameAddr(ia32_transform_env_t *env, ir_node *node) {
2489         ir_node  *block  = transform_node(env, get_nodes_block(node));
2490         ir_node  *op     = get_irn_n(node, be_pos_FrameAddr_ptr);
2491         ir_node  *new_op = transform_node(env, op);
2492         ir_graph *irg    = env->irg;
2493         dbg_info *dbgi   = get_irn_dbg_info(node);
2494         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
2495         ir_node  *res;
2496
2497         res = new_rd_ia32_Lea(dbgi, irg, block, new_op, noreg);
2498         set_ia32_frame_ent(res, arch_get_frame_entity(env->cg->arch_env, node));
2499         set_ia32_am_support(res, ia32_am_Full);
2500         set_ia32_use_frame(res);
2501         set_ia32_am_flavour(res, ia32_am_OB);
2502
2503         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(env->cg, node));
2504
2505         return res;
2506 }
2507
2508 /**
2509  * Transforms a FrameLoad into an ia32 Load.
2510  */
2511 static ir_node *gen_be_FrameLoad(ia32_transform_env_t *env, ir_node *node) {
2512         ir_node   *block   = transform_node(env, get_nodes_block(node));
2513         ir_node   *mem     = get_irn_n(node, be_pos_FrameLoad_mem);
2514         ir_node   *new_mem = transform_node(env, mem);
2515         ir_node   *ptr     = get_irn_n(node, be_pos_FrameLoad_ptr);
2516         ir_node   *new_ptr = transform_node(env, ptr);
2517         ir_node   *new_op  = NULL;
2518         ir_graph  *irg     = env->irg;
2519         dbg_info  *dbgi    = get_irn_dbg_info(node);
2520         ir_node   *noreg   = ia32_new_NoReg_gp(env->cg);
2521         ir_entity *ent     = arch_get_frame_entity(env->cg->arch_env, node);
2522         ir_mode   *mode    = get_type_mode(get_entity_type(ent));
2523         ir_node   *projs[pn_Load_max];
2524
2525         ia32_collect_Projs(node, projs, pn_Load_max);
2526
2527         if (mode_is_float(mode)) {
2528                 FP_USED(env->cg);
2529                 if (USE_SSE2(env->cg)) {
2530                         new_op = new_rd_ia32_xLoad(dbgi, irg, block, new_ptr, noreg, new_mem);
2531                 }
2532                 else {
2533                         new_op = new_rd_ia32_vfld(dbgi, irg, block, new_ptr, noreg, new_mem);
2534                 }
2535         }
2536         else {
2537                 new_op = new_rd_ia32_Load(dbgi, irg, block, new_ptr, noreg, new_mem);
2538         }
2539
2540         set_ia32_frame_ent(new_op, ent);
2541         set_ia32_use_frame(new_op);
2542
2543         set_ia32_am_support(new_op, ia32_am_Source);
2544         set_ia32_op_type(new_op, ia32_AddrModeS);
2545         set_ia32_am_flavour(new_op, ia32_am_B);
2546         set_ia32_ls_mode(new_op, mode);
2547
2548         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2549
2550         return new_op;
2551 }
2552
2553
2554 /**
2555  * Transforms a FrameStore into an ia32 Store.
2556  */
2557 static ir_node *gen_be_FrameStore(ia32_transform_env_t *env, ir_node *node) {
2558         ir_node   *block   = transform_node(env, get_nodes_block(node));
2559         ir_node   *mem     = get_irn_n(node, be_pos_FrameStore_mem);
2560         ir_node   *new_mem = transform_node(env, mem);
2561         ir_node   *ptr     = get_irn_n(node, be_pos_FrameStore_ptr);
2562         ir_node   *new_ptr = transform_node(env, ptr);
2563         ir_node   *val     = get_irn_n(node, be_pos_FrameStore_val);
2564         ir_node   *new_val = transform_node(env, val);
2565         ir_node   *new_op  = NULL;
2566         ir_graph  *irg     = env->irg;
2567         dbg_info  *dbgi    = get_irn_dbg_info(node);
2568         ir_node   *noreg   = ia32_new_NoReg_gp(env->cg);
2569         ir_entity *ent     = arch_get_frame_entity(env->cg->arch_env, node);
2570         ir_mode   *mode    = get_irn_mode(val);
2571
2572         if (mode_is_float(mode)) {
2573                 FP_USED(env->cg);
2574                 if (USE_SSE2(env->cg)) {
2575                         new_op = new_rd_ia32_xStore(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
2576                 } else {
2577                         new_op = new_rd_ia32_vfst(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
2578                 }
2579         } else if (get_mode_size_bits(mode) == 8) {
2580                 new_op = new_rd_ia32_Store8Bit(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
2581         } else {
2582                 new_op = new_rd_ia32_Store(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
2583         }
2584
2585         set_ia32_frame_ent(new_op, ent);
2586         set_ia32_use_frame(new_op);
2587
2588         set_ia32_am_support(new_op, ia32_am_Dest);
2589         set_ia32_op_type(new_op, ia32_AddrModeD);
2590         set_ia32_am_flavour(new_op, ia32_am_B);
2591         set_ia32_ls_mode(new_op, mode);
2592
2593         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2594
2595         return new_op;
2596 }
2597
2598 /**
2599  * In case SSE is used we need to copy the result from XMM0 to FPU TOS before return.
2600  */
2601 static ir_node *gen_be_Return(ia32_transform_env_t *env, ir_node *node) {
2602         ir_graph  *irg     = env->irg;
2603         ir_node   *ret_val = get_irn_n(node, be_pos_Return_val);
2604         ir_node   *ret_mem = get_irn_n(node, be_pos_Return_mem);
2605         ir_entity *ent     = get_irg_entity(irg);
2606         ir_type   *tp      = get_entity_type(ent);
2607         dbg_info  *dbgi;
2608         ir_node   *block;
2609         ir_type   *res_type;
2610         ir_mode   *mode;
2611         ir_node   *frame, *sse_store, *fld, *mproj, *barrier;
2612         ir_node   *new_barrier, *new_ret_val, *new_ret_mem;
2613         ir_node   **in;
2614         int       pn_ret_val, pn_ret_mem, arity, i;
2615
2616         assert(ret_val != NULL);
2617         if (be_Return_get_n_rets(node) < 1 || ! USE_SSE2(env->cg)) {
2618                 return duplicate_node(env, node);
2619         }
2620
2621         res_type = get_method_res_type(tp, 0);
2622
2623         if (! is_Primitive_type(res_type)) {
2624                 return duplicate_node(env, node);
2625         }
2626
2627         mode = get_type_mode(res_type);
2628         if (! mode_is_float(mode)) {
2629                 return duplicate_node(env, node);
2630         }
2631
2632         assert(get_method_n_ress(tp) == 1);
2633
2634         pn_ret_val = get_Proj_proj(ret_val);
2635         pn_ret_mem = get_Proj_proj(ret_mem);
2636
2637         /* get the Barrier */
2638         barrier = get_Proj_pred(ret_val);
2639
2640         /* get result input of the Barrier */
2641         ret_val     = get_irn_n(barrier, pn_ret_val);
2642         new_ret_val = transform_node(env, ret_val);
2643
2644         /* get memory input of the Barrier */
2645         ret_mem     = get_irn_n(barrier, pn_ret_mem);
2646         new_ret_mem = transform_node(env, ret_mem);
2647
2648         frame = get_irg_frame(irg);
2649
2650         dbgi  = get_irn_dbg_info(barrier);
2651         block = transform_node(env, get_nodes_block(barrier));
2652
2653         /* store xmm0 onto stack */
2654         sse_store = new_rd_ia32_xStoreSimple(dbgi, irg, block, frame, new_ret_val, new_ret_mem);
2655         set_ia32_ls_mode(sse_store, mode);
2656         set_ia32_op_type(sse_store, ia32_AddrModeD);
2657         set_ia32_use_frame(sse_store);
2658         set_ia32_am_flavour(sse_store, ia32_am_B);
2659         set_ia32_am_support(sse_store, ia32_am_Dest);
2660
2661         /* load into st0 */
2662         fld = new_rd_ia32_SetST0(dbgi, irg, block, frame, sse_store);
2663         set_ia32_ls_mode(fld, mode);
2664         set_ia32_op_type(fld, ia32_AddrModeS);
2665         set_ia32_use_frame(fld);
2666         set_ia32_am_flavour(fld, ia32_am_B);
2667         set_ia32_am_support(fld, ia32_am_Source);
2668
2669         mproj = new_r_Proj(irg, block, fld, mode_M, pn_ia32_SetST0_M);
2670         fld   = new_r_Proj(irg, block, fld, mode_vfp, pn_ia32_SetST0_res);
2671         arch_set_irn_register(env->cg->arch_env, fld, &ia32_vfp_regs[REG_VF0]);
2672
2673         /* create a new barrier */
2674         arity = get_irn_arity(barrier);
2675         in = alloca(arity * sizeof(in[0]));
2676         for (i = 0; i < arity; ++i) {
2677                 ir_node *new_in;
2678
2679                 if (i == pn_ret_val) {
2680                         new_in = fld;
2681                 } else if (i == pn_ret_mem) {
2682                         new_in = mproj;
2683                 } else {
2684                         ir_node *in = get_irn_n(barrier, i);
2685                         new_in = transform_node(env, in);
2686                 }
2687                 in[i] = new_in;
2688         }
2689
2690         new_barrier = new_ir_node(dbgi, irg, block,
2691                                   get_irn_op(barrier), get_irn_mode(barrier),
2692                                   arity, in);
2693         copy_node_attr(barrier, new_barrier);
2694         duplicate_deps(env, barrier, new_barrier);
2695         set_new_node(barrier, new_barrier);
2696         mark_irn_visited(barrier);
2697
2698         /* transform normally */
2699         return duplicate_node(env, node);
2700 }
2701
2702 /**
2703  * Transform a be_AddSP into an ia32_AddSP. Eat up const sizes.
2704  */
2705 static ir_node *gen_be_AddSP(ia32_transform_env_t *env, ir_node *node) {
2706         ir_node  *block  = transform_node(env, get_nodes_block(node));
2707         ir_node  *sz     = get_irn_n(node, be_pos_AddSP_size);
2708         ir_node  *new_sz = transform_node(env, sz);
2709         ir_node  *sp     = get_irn_n(node, be_pos_AddSP_old_sp);
2710         ir_node  *new_sp = transform_node(env, sp);
2711         ir_graph *irg    = env->irg;
2712         dbg_info *dbgi   = get_irn_dbg_info(node);
2713         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
2714         ir_node  *nomem  = new_NoMem();
2715         ir_node  *new_op;
2716
2717         /* ia32 stack grows in reverse direction, make a SubSP */
2718         new_op = new_rd_ia32_SubSP(dbgi, irg, block, noreg, noreg, new_sp, new_sz, nomem);
2719         set_ia32_am_support(new_op, ia32_am_Source);
2720         fold_immediate(env, new_op, 2, 3);
2721
2722         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2723
2724         return new_op;
2725 }
2726
2727 /**
2728  * Transform a be_SubSP into an ia32_SubSP. Eat up const sizes.
2729  */
2730 static ir_node *gen_be_SubSP(ia32_transform_env_t *env, ir_node *node) {
2731         ir_node  *block  = transform_node(env, get_nodes_block(node));
2732         ir_node  *sz     = get_irn_n(node, be_pos_SubSP_size);
2733         ir_node  *new_sz = transform_node(env, sz);
2734         ir_node  *sp     = get_irn_n(node, be_pos_SubSP_old_sp);
2735         ir_node  *new_sp = transform_node(env, sp);
2736         ir_graph *irg    = env->irg;
2737         dbg_info *dbgi   = get_irn_dbg_info(node);
2738         ir_node  *noreg  = ia32_new_NoReg_gp(env->cg);
2739         ir_node  *nomem  = new_NoMem();
2740         ir_node  *new_op;
2741
2742         /* ia32 stack grows in reverse direction, make an AddSP */
2743         new_op = new_rd_ia32_AddSP(dbgi, irg, block, noreg, noreg, new_sp, new_sz, nomem);
2744         set_ia32_am_support(new_op, ia32_am_Source);
2745         fold_immediate(env, new_op, 2, 3);
2746
2747         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2748
2749         return new_op;
2750 }
2751
2752 /**
2753  * This function just sets the register for the Unknown node
2754  * as this is not done during register allocation because Unknown
2755  * is an "ignore" node.
2756  */
2757 static ir_node *gen_Unknown(ia32_transform_env_t *env, ir_node *node) {
2758         ir_mode *mode = get_irn_mode(node);
2759
2760         if (mode_is_float(mode)) {
2761                 if (USE_SSE2(env->cg))
2762                         return ia32_new_Unknown_xmm(env->cg);
2763                 else
2764                         return ia32_new_Unknown_vfp(env->cg);
2765         } else if (mode_needs_gp_reg(mode)) {
2766                 return ia32_new_Unknown_gp(env->cg);
2767         } else {
2768                 assert(0 && "unsupported Unknown-Mode");
2769         }
2770
2771         return NULL;
2772 }
2773
2774 /**
2775  * Change some phi modes
2776  */
2777 static ir_node *gen_Phi(ia32_transform_env_t *env, ir_node *node) {
2778         ir_node  *block = transform_node(env, get_nodes_block(node));
2779         ir_graph *irg   = env->irg;
2780         dbg_info *dbgi  = get_irn_dbg_info(node);
2781         ir_mode  *mode  = get_irn_mode(node);
2782         ir_node  *phi;
2783         int      i, arity;
2784
2785         if(mode_needs_gp_reg(mode)) {
2786                 /* we shouldn't have any 64bit stuff around anymore */
2787                 assert(get_mode_size_bits(mode) <= 32);
2788                 /* all integer operations are on 32bit registers now */
2789                 mode = mode_Iu;
2790         } else if(mode_is_float(mode)) {
2791                 assert(mode == mode_D || mode == mode_F);
2792                 if (USE_SSE2(env->cg)) {
2793                         mode = mode_xmm;
2794                 } else {
2795                         mode = mode_vfp;
2796                 }
2797         }
2798
2799         /* phi nodes allow loops, so we use the old arguments for now
2800          * and fix this later */
2801         phi = new_ir_node(dbgi, irg, block, op_Phi, mode, get_irn_arity(node), get_irn_in(node) + 1);
2802         copy_node_attr(node, phi);
2803         duplicate_deps(env, node, phi);
2804
2805         set_new_node(node, phi);
2806
2807         /* put the preds in the worklist */
2808         arity = get_irn_arity(node);
2809         for (i = 0; i < arity; ++i) {
2810                 ir_node *pred = get_irn_n(node, i);
2811                 pdeq_putr(env->worklist, pred);
2812         }
2813
2814         return phi;
2815 }
2816
2817 /**********************************************************************
2818  *  _                                _                   _
2819  * | |                              | |                 | |
2820  * | | _____      _____ _ __ ___  __| |  _ __   ___   __| | ___  ___
2821  * | |/ _ \ \ /\ / / _ \ '__/ _ \/ _` | | '_ \ / _ \ / _` |/ _ \/ __|
2822  * | | (_) \ V  V /  __/ | |  __/ (_| | | | | | (_) | (_| |  __/\__ \
2823  * |_|\___/ \_/\_/ \___|_|  \___|\__,_| |_| |_|\___/ \__,_|\___||___/
2824  *
2825  **********************************************************************/
2826
2827 /* These nodes are created in intrinsic lowering (64bit -> 32bit) */
2828
2829 typedef ir_node *construct_load_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
2830                                      ir_node *mem);
2831
2832 typedef ir_node *construct_store_func(dbg_info *db, ir_graph *irg, ir_node *block, ir_node *base, ir_node *index, \
2833                                       ir_node *val, ir_node *mem);
2834
2835 /**
2836  * Transforms a lowered Load into a "real" one.
2837  */
2838 static ir_node *gen_lowered_Load(ia32_transform_env_t *env, ir_node *node, construct_load_func func, char fp_unit) {
2839         ir_node  *block   = transform_node(env, get_nodes_block(node));
2840         ir_node  *ptr     = get_irn_n(node, 0);
2841         ir_node  *new_ptr = transform_node(env, ptr);
2842         ir_node  *mem     = get_irn_n(node, 1);
2843         ir_node  *new_mem = transform_node(env, mem);
2844         ir_graph *irg     = env->irg;
2845         dbg_info *dbgi    = get_irn_dbg_info(node);
2846         ir_mode  *mode    = get_ia32_ls_mode(node);
2847         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
2848         ir_node  *new_op;
2849
2850         /*
2851                 Could be that we have SSE2 unit, but due to 64Bit Div/Conv
2852                 lowering we have x87 nodes, so we need to enforce simulation.
2853         */
2854         if (mode_is_float(mode)) {
2855                 FP_USED(env->cg);
2856                 if (fp_unit == fp_x87)
2857                         FORCE_x87(env->cg);
2858         }
2859
2860         new_op  = func(dbgi, irg, block, new_ptr, noreg, new_mem);
2861
2862         set_ia32_am_support(new_op, ia32_am_Source);
2863         set_ia32_op_type(new_op, ia32_AddrModeS);
2864         set_ia32_am_flavour(new_op, ia32_am_OB);
2865         set_ia32_am_offs_int(new_op, 0);
2866         set_ia32_am_scale(new_op, 1);
2867         set_ia32_am_sc(new_op, get_ia32_am_sc(node));
2868         if (is_ia32_am_sc_sign(node))
2869                 set_ia32_am_sc_sign(new_op);
2870         set_ia32_ls_mode(new_op, get_ia32_ls_mode(node));
2871         if (is_ia32_use_frame(node)) {
2872                 set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
2873                 set_ia32_use_frame(new_op);
2874         }
2875
2876         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2877
2878         return new_op;
2879 }
2880
2881 /**
2882 * Transforms a lowered Store into a "real" one.
2883 */
2884 static ir_node *gen_lowered_Store(ia32_transform_env_t *env, ir_node *node, construct_store_func func, char fp_unit) {
2885         ir_node  *block   = transform_node(env, get_nodes_block(node));
2886         ir_node  *ptr     = get_irn_n(node, 0);
2887         ir_node  *new_ptr = transform_node(env, ptr);
2888         ir_node  *val     = get_irn_n(node, 1);
2889         ir_node  *new_val = transform_node(env, val);
2890         ir_node  *mem     = get_irn_n(node, 2);
2891         ir_node  *new_mem = transform_node(env, mem);
2892         ir_graph *irg     = env->irg;
2893         dbg_info *dbgi    = get_irn_dbg_info(node);
2894         ir_node  *noreg   = ia32_new_NoReg_gp(env->cg);
2895         ir_mode  *mode    = get_ia32_ls_mode(node);
2896         ir_node  *new_op;
2897         long     am_offs;
2898         ia32_am_flavour_t am_flav = ia32_B;
2899
2900         /*
2901                 Could be that we have SSE2 unit, but due to 64Bit Div/Conv
2902                 lowering we have x87 nodes, so we need to enforce simulation.
2903         */
2904         if (mode_is_float(mode)) {
2905                 FP_USED(env->cg);
2906                 if (fp_unit == fp_x87)
2907                         FORCE_x87(env->cg);
2908         }
2909
2910         new_op = func(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
2911
2912         if ((am_offs = get_ia32_am_offs_int(node)) != 0) {
2913                 am_flav |= ia32_O;
2914                 add_ia32_am_offs_int(new_op, am_offs);
2915         }
2916
2917         set_ia32_am_support(new_op, ia32_am_Dest);
2918         set_ia32_op_type(new_op, ia32_AddrModeD);
2919         set_ia32_am_flavour(new_op, am_flav);
2920         set_ia32_ls_mode(new_op, mode);
2921         set_ia32_frame_ent(new_op, get_ia32_frame_ent(node));
2922         set_ia32_use_frame(new_op);
2923
2924         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
2925
2926         return new_op;
2927 }
2928
2929
2930 /**
2931  * Transforms an ia32_l_XXX into a "real" XXX node
2932  *
2933  * @param env   The transformation environment
2934  * @return the created ia32 XXX node
2935  */
2936 #define GEN_LOWERED_OP(op)                                                     \
2937         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2938                 ir_mode *mode = get_irn_mode(node);                                    \
2939                 if (mode_is_float(mode))                                               \
2940                         FP_USED(env->cg);                                                  \
2941                 return gen_binop(env, node, get_binop_left(node),                      \
2942                                  get_binop_right(node), new_rd_ia32_##op);             \
2943         }
2944
2945 #define GEN_LOWERED_x87_OP(op)                                                 \
2946         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2947                 ir_node *new_op;                                                       \
2948                 FORCE_x87(env->cg);                                                    \
2949                 new_op = gen_binop_float(env, node, get_binop_left(node),              \
2950                                          get_binop_right(node), new_rd_ia32_##op);     \
2951                 return new_op;                                                         \
2952         }
2953
2954 #define GEN_LOWERED_UNOP(op)                                                   \
2955         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2956                 return gen_unop(env, node, get_unop_op(node), new_rd_ia32_##op);       \
2957         }
2958
2959 #define GEN_LOWERED_SHIFT_OP(op)                                               \
2960         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2961                 return gen_shift_binop(env, node, get_binop_left(node),                \
2962                                        get_binop_right(node), new_rd_ia32_##op);       \
2963         }
2964
2965 #define GEN_LOWERED_LOAD(op, fp_unit)                                          \
2966         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2967                 return gen_lowered_Load(env, node, new_rd_ia32_##op, fp_unit);         \
2968         }
2969
2970 #define GEN_LOWERED_STORE(op, fp_unit)                                         \
2971         static ir_node *gen_ia32_l_##op(ia32_transform_env_t *env, ir_node *node) {\
2972                 return gen_lowered_Store(env, node, new_rd_ia32_##op, fp_unit);        \
2973         }
2974
2975 GEN_LOWERED_OP(Adc)
2976 GEN_LOWERED_OP(Add)
2977 GEN_LOWERED_OP(Sbb)
2978 GEN_LOWERED_OP(Sub)
2979 GEN_LOWERED_OP(IMul)
2980 GEN_LOWERED_OP(Xor)
2981 GEN_LOWERED_x87_OP(vfprem)
2982 GEN_LOWERED_x87_OP(vfmul)
2983 GEN_LOWERED_x87_OP(vfsub)
2984
2985 GEN_LOWERED_UNOP(Neg)
2986
2987 GEN_LOWERED_LOAD(vfild, fp_x87)
2988 GEN_LOWERED_LOAD(Load, fp_none)
2989 /*GEN_LOWERED_STORE(vfist, fp_x87)
2990  *TODO
2991  */
2992 GEN_LOWERED_STORE(Store, fp_none)
2993
2994 static ir_node *gen_ia32_l_vfdiv(ia32_transform_env_t *env, ir_node *node) {
2995         ir_node  *block     = transform_node(env, get_nodes_block(node));
2996         ir_node  *left      = get_binop_left(node);
2997         ir_node  *new_left  = transform_node(env, left);
2998         ir_node  *right     = get_binop_right(node);
2999         ir_node  *new_right = transform_node(env, right);
3000         ir_node  *noreg     = ia32_new_NoReg_gp(env->cg);
3001         ir_graph *irg       = env->irg;
3002         dbg_info *dbgi      = get_irn_dbg_info(node);
3003         ir_node  *vfdiv;
3004
3005         vfdiv = new_rd_ia32_vfdiv(dbgi, irg, block, noreg, noreg, new_left, new_right, new_NoMem());
3006         clear_ia32_commutative(vfdiv);
3007         set_ia32_am_support(vfdiv, ia32_am_Source);
3008         fold_immediate(env, vfdiv, 2, 3);
3009
3010         SET_IA32_ORIG_NODE(vfdiv, ia32_get_old_node_name(env->cg, node));
3011
3012         FORCE_x87(env->cg);
3013
3014         return vfdiv;
3015 }
3016
3017 /**
3018  * Transforms a l_MulS into a "real" MulS node.
3019  *
3020  * @param env   The transformation environment
3021  * @return the created ia32 Mul node
3022  */
3023 static ir_node *gen_ia32_l_Mul(ia32_transform_env_t *env, ir_node *node) {
3024         ir_node  *block     = transform_node(env, get_nodes_block(node));
3025         ir_node  *left      = get_binop_left(node);
3026         ir_node  *new_left  = transform_node(env, left);
3027         ir_node  *right     = get_binop_right(node);
3028         ir_node  *new_right = transform_node(env, right);
3029         ir_node  *noreg     = ia32_new_NoReg_gp(env->cg);
3030         ir_graph *irg       = env->irg;
3031         dbg_info *dbgi      = get_irn_dbg_info(node);
3032         ir_node  *in[2];
3033
3034         /* l_Mul is already a mode_T node, so we create the Mul in the normal way   */
3035         /* and then skip the result Proj, because all needed Projs are already there. */
3036         ir_node *muls = new_rd_ia32_Mul(dbgi, irg, block, noreg, noreg, new_left, new_right, new_NoMem());
3037         clear_ia32_commutative(muls);
3038         set_ia32_am_support(muls, ia32_am_Source);
3039         fold_immediate(env, muls, 2, 3);
3040
3041         /* check if EAX and EDX proj exist, add missing one */
3042         in[0] = new_rd_Proj(dbgi, irg, block, muls, mode_Iu, pn_EAX);
3043         in[1] = new_rd_Proj(dbgi, irg, block, muls, mode_Iu, pn_EDX);
3044         be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 2, in);
3045
3046         SET_IA32_ORIG_NODE(muls, ia32_get_old_node_name(env->cg, node));
3047
3048         return muls;
3049 }
3050
3051 GEN_LOWERED_SHIFT_OP(Shl)
3052 GEN_LOWERED_SHIFT_OP(Shr)
3053 GEN_LOWERED_SHIFT_OP(Sar)
3054
3055 /**
3056  * Transforms a l_ShlD/l_ShrD into a ShlD/ShrD. Those nodes have 3 data inputs:
3057  * op1 - target to be shifted
3058  * op2 - contains bits to be shifted into target
3059  * op3 - shift count
3060  * Only op3 can be an immediate.
3061  */
3062 static ir_node *gen_lowered_64bit_shifts(ia32_transform_env_t *env, ir_node *node,
3063                                          ir_node *op1, ir_node *op2,
3064                                          ir_node *count)
3065 {
3066         ir_node  *block     = transform_node(env, get_nodes_block(node));
3067         ir_node  *new_op1   = transform_node(env, op1);
3068         ir_node  *new_op2   = transform_node(env, op2);
3069         ir_node  *new_count = transform_node(env, count);
3070         ir_node  *new_op    = NULL;
3071         ir_graph *irg       = env->irg;
3072         dbg_info *dbgi      = get_irn_dbg_info(node);
3073         ir_node  *noreg     = ia32_new_NoReg_gp(env->cg);
3074         ir_node  *nomem     = new_NoMem();
3075         ir_node  *imm_op;
3076         tarval   *tv;
3077
3078         assert(! mode_is_float(get_irn_mode(node)) && "Shift/Rotate with float not supported");
3079
3080         /* Check if immediate optimization is on and */
3081         /* if it's an operation with immediate.      */
3082         imm_op  = (env->cg->opt & IA32_OPT_IMMOPS) ? get_immediate_op(NULL, new_count) : NULL;
3083
3084         /* Limit imm_op within range imm8 */
3085         if (imm_op) {
3086                 tv = get_ia32_Immop_tarval(imm_op);
3087
3088                 if (tv) {
3089                         tv = tarval_mod(tv, new_tarval_from_long(32, get_tarval_mode(tv)));
3090                         set_ia32_Immop_tarval(imm_op, tv);
3091                 }
3092                 else {
3093                         imm_op = NULL;
3094                 }
3095         }
3096
3097         /* integer operations */
3098         if (imm_op) {
3099                 /* This is ShiftD with const */
3100                 DB((dbg, LEVEL_1, "ShiftD with immediate ..."));
3101
3102                 if (is_ia32_l_ShlD(node))
3103                         new_op = new_rd_ia32_ShlD(dbgi, irg, block, noreg, noreg,
3104                                                   new_op1, new_op2, noreg, nomem);
3105                 else
3106                         new_op = new_rd_ia32_ShrD(dbgi, irg, block, noreg, noreg,
3107                                                   new_op1, new_op2, noreg, nomem);
3108                 copy_ia32_Immop_attr(new_op, imm_op);
3109         }
3110         else {
3111                 /* This is a normal ShiftD */
3112                 DB((dbg, LEVEL_1, "ShiftD binop ..."));
3113                 if (is_ia32_l_ShlD(node))
3114                         new_op = new_rd_ia32_ShlD(dbgi, irg, block, noreg, noreg,
3115                                                   new_op1, new_op2, new_count, nomem);
3116                 else
3117                         new_op = new_rd_ia32_ShrD(dbgi, irg, block, noreg, noreg,
3118                                                   new_op1, new_op2, new_count, nomem);
3119         }
3120
3121         /* set AM support */
3122         // Matze: node has unsupported format (6inputs)
3123         //set_ia32_am_support(new_op, ia32_am_Dest);
3124
3125         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(env->cg, node));
3126
3127         set_ia32_emit_cl(new_op);
3128
3129         return new_op;
3130 }
3131
3132 static ir_node *gen_ia32_l_ShlD(ia32_transform_env_t *env, ir_node *node) {
3133         return gen_lowered_64bit_shifts(env, node, get_irn_n(node, 0),
3134                                         get_irn_n(node, 1), get_irn_n(node, 2));
3135 }
3136
3137 static ir_node *gen_ia32_l_ShrD(ia32_transform_env_t *env, ir_node *node) {
3138         return gen_lowered_64bit_shifts(env, node, get_irn_n(node, 0),
3139                                         get_irn_n(node, 1), get_irn_n(node, 2));
3140 }
3141
3142 /**
3143  * In case SSE Unit is used, the node is transformed into a vfst + xLoad.
3144  */
3145 static ir_node *gen_ia32_l_X87toSSE(ia32_transform_env_t *env, ir_node *node) {
3146         ir_node         *block   = transform_node(env, get_nodes_block(node));
3147         ir_node         *val     = get_irn_n(node, 1);
3148         ir_node         *new_val = transform_node(env, val);
3149         ia32_code_gen_t *cg      = env->cg;
3150         ir_node         *res     = NULL;
3151         ir_graph        *irg     = env->irg;
3152         dbg_info        *dbgi;
3153         ir_node         *noreg, *new_ptr, *new_mem;
3154         ir_node         *ptr, *mem;
3155
3156         if (USE_SSE2(cg)) {
3157                 return new_val;
3158         }
3159
3160         mem     = get_irn_n(node, 2);
3161         new_mem = transform_node(env, mem);
3162         ptr     = get_irn_n(node, 0);
3163         new_ptr = transform_node(env, ptr);
3164         noreg   = ia32_new_NoReg_gp(cg);
3165         dbgi    = get_irn_dbg_info(node);
3166
3167         /* Store x87 -> MEM */
3168         res = new_rd_ia32_vfst(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
3169         set_ia32_frame_ent(res, get_ia32_frame_ent(node));
3170         set_ia32_use_frame(res);
3171         set_ia32_ls_mode(res, get_ia32_ls_mode(node));
3172         set_ia32_am_support(res, ia32_am_Dest);
3173         set_ia32_am_flavour(res, ia32_B);
3174         set_ia32_op_type(res, ia32_AddrModeD);
3175
3176         /* Load MEM -> SSE */
3177         res = new_rd_ia32_xLoad(dbgi, irg, block, new_ptr, noreg, res);
3178         set_ia32_frame_ent(res, get_ia32_frame_ent(node));
3179         set_ia32_use_frame(res);
3180         set_ia32_ls_mode(res, get_ia32_ls_mode(node));
3181         set_ia32_am_support(res, ia32_am_Source);
3182         set_ia32_am_flavour(res, ia32_B);
3183         set_ia32_op_type(res, ia32_AddrModeS);
3184         res = new_rd_Proj(dbgi, irg, block, res, mode_xmm, pn_ia32_xLoad_res);
3185
3186         return res;
3187 }
3188
3189 /**
3190  * In case SSE Unit is used, the node is transformed into a xStore + vfld.
3191  */
3192 static ir_node *gen_ia32_l_SSEtoX87(ia32_transform_env_t *env, ir_node *node) {
3193         ir_node         *block   = transform_node(env, get_nodes_block(node));
3194         ir_node         *val     = get_irn_n(node, 1);
3195         ir_node         *new_val = transform_node(env, val);
3196         ia32_code_gen_t *cg      = env->cg;
3197         ir_graph        *irg     = env->irg;
3198         ir_node         *res     = NULL;
3199         ir_entity       *fent    = get_ia32_frame_ent(node);
3200         ir_mode         *lsmode  = get_ia32_ls_mode(node);
3201         int             offs     = 0;
3202         ir_node         *noreg, *new_ptr, *new_mem;
3203         ir_node         *ptr, *mem;
3204         dbg_info        *dbgi;
3205
3206         if (! USE_SSE2(cg)) {
3207                 /* SSE unit is not used -> skip this node. */
3208                 return new_val;
3209         }
3210
3211         ptr     = get_irn_n(node, 0);
3212         new_ptr = transform_node(env, ptr);
3213         mem     = get_irn_n(node, 2);
3214         new_mem = transform_node(env, mem);
3215         noreg   = ia32_new_NoReg_gp(cg);
3216         dbgi    = get_irn_dbg_info(node);
3217
3218         /* Store SSE -> MEM */
3219         if (is_ia32_xLoad(skip_Proj(new_val))) {
3220                 ir_node *ld = skip_Proj(new_val);
3221
3222                 /* we can vfld the value directly into the fpu */
3223                 fent = get_ia32_frame_ent(ld);
3224                 ptr  = get_irn_n(ld, 0);
3225                 offs = get_ia32_am_offs_int(ld);
3226         } else {
3227                 res = new_rd_ia32_xStore(dbgi, irg, block, new_ptr, noreg, new_val, new_mem);
3228                 set_ia32_frame_ent(res, fent);
3229                 set_ia32_use_frame(res);
3230                 set_ia32_ls_mode(res, lsmode);
3231                 set_ia32_am_support(res, ia32_am_Dest);
3232                 set_ia32_am_flavour(res, ia32_B);
3233                 set_ia32_op_type(res, ia32_AddrModeD);
3234                 mem = res;
3235         }
3236
3237         /* Load MEM -> x87 */
3238         res = new_rd_ia32_vfld(dbgi, irg, block, new_ptr, noreg, new_mem);
3239         set_ia32_frame_ent(res, fent);
3240         set_ia32_use_frame(res);
3241         set_ia32_ls_mode(res, lsmode);
3242         add_ia32_am_offs_int(res, offs);
3243         set_ia32_am_support(res, ia32_am_Source);
3244         set_ia32_am_flavour(res, ia32_B);
3245         set_ia32_op_type(res, ia32_AddrModeS);
3246         res = new_rd_Proj(dbgi, irg, block, res, mode_vfp, pn_ia32_vfld_res);
3247
3248         return res;
3249 }
3250
3251 /*********************************************************
3252  *                  _             _      _
3253  *                 (_)           | |    (_)
3254  *  _ __ ___   __ _ _ _ __     __| |_ __ ___   _____ _ __
3255  * | '_ ` _ \ / _` | | '_ \   / _` | '__| \ \ / / _ \ '__|
3256  * | | | | | | (_| | | | | | | (_| | |  | |\ V /  __/ |
3257  * |_| |_| |_|\__,_|_|_| |_|  \__,_|_|  |_| \_/ \___|_|
3258  *
3259  *********************************************************/
3260
3261 /**
3262  * the BAD transformer.
3263  */
3264 static ir_node *bad_transform(ia32_transform_env_t *env, ir_node *node) {
3265         panic("No transform function for %+F available.\n", node);
3266         return NULL;
3267 }
3268
3269 static ir_node *gen_End(ia32_transform_env_t *env, ir_node *node) {
3270         /* end has to be duplicated manually because we need a dynamic in array */
3271         ir_graph *irg   = env->irg;
3272         dbg_info *dbgi  = get_irn_dbg_info(node);
3273         ir_node  *block = transform_node(env, get_nodes_block(node));
3274         int      i, arity;
3275         ir_node  *new_end;
3276
3277         new_end = new_ir_node(dbgi, irg, block, op_End, mode_X, -1, NULL);
3278         copy_node_attr(node, new_end);
3279         duplicate_deps(env, node, new_end);
3280
3281         set_irg_end(irg, new_end);
3282         set_new_node(new_end, new_end);
3283
3284         /* transform preds */
3285         arity = get_irn_arity(node);
3286         for (i = 0; i < arity; ++i) {
3287                 ir_node *in     = get_irn_n(node, i);
3288                 ir_node *new_in = transform_node(env, in);
3289
3290                 add_End_keepalive(new_end, new_in);
3291         }
3292
3293         return new_end;
3294 }
3295
3296 static ir_node *gen_Block(ia32_transform_env_t *env, ir_node *node) {
3297         ir_graph *irg         = env->irg;
3298         dbg_info *dbgi        = get_irn_dbg_info(node);
3299         ir_node  *start_block = env->old_anchors[anchor_start_block];
3300         ir_node  *block;
3301         int      i, arity;
3302
3303         /*
3304          * We replace the ProjX from the start node with a jump,
3305          * so the startblock has no preds anymore now
3306          */
3307         if (node == start_block) {
3308                 return new_rd_Block(dbgi, irg, 0, NULL);
3309         }
3310
3311         /* we use the old blocks for now, because jumps allow cycles in the graph
3312          * we have to fix this later */
3313         block = new_ir_node(dbgi, irg, NULL, get_irn_op(node), get_irn_mode(node),
3314                             get_irn_arity(node), get_irn_in(node) + 1);
3315         copy_node_attr(node, block);
3316
3317 #ifdef DEBUG_libfirm
3318         block->node_nr = node->node_nr;
3319 #endif
3320         set_new_node(node, block);
3321
3322         /* put the preds in the worklist */
3323         arity = get_irn_arity(node);
3324         for (i = 0; i < arity; ++i) {
3325                 ir_node *in = get_irn_n(node, i);
3326                 pdeq_putr(env->worklist, in);
3327         }
3328
3329         return block;
3330 }
3331
3332 static ir_node *gen_Proj_be_AddSP(ia32_transform_env_t *env, ir_node *node) {
3333         ir_node  *block    = transform_node(env, get_nodes_block(node));
3334         ir_node  *pred     = get_Proj_pred(node);
3335         ir_node  *new_pred = transform_node(env, pred);
3336         ir_graph *irg      = env->irg;
3337         dbg_info *dbgi     = get_irn_dbg_info(node);
3338         long     proj      = get_Proj_proj(node);
3339
3340         if (proj == pn_be_AddSP_res) {
3341                 ir_node *res = new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_AddSP_stack);
3342                 arch_set_irn_register(env->cg->arch_env, res, &ia32_gp_regs[REG_ESP]);
3343                 return res;
3344         } else if (proj == pn_be_AddSP_M) {
3345                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_AddSP_M);
3346         }
3347
3348         assert(0);
3349         return new_rd_Unknown(irg, get_irn_mode(node));
3350 }
3351
3352 static ir_node *gen_Proj_be_SubSP(ia32_transform_env_t *env, ir_node *node) {
3353         ir_node  *block    = transform_node(env, get_nodes_block(node));
3354         ir_node  *pred     = get_Proj_pred(node);
3355         ir_node  *new_pred = transform_node(env, pred);
3356         ir_graph *irg      = env->irg;
3357         dbg_info *dbgi     = get_irn_dbg_info(node);
3358         long     proj      = get_Proj_proj(node);
3359
3360         if (proj == pn_be_SubSP_res) {
3361                 ir_node *res = new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_AddSP_stack);
3362                 arch_set_irn_register(env->cg->arch_env, res, &ia32_gp_regs[REG_ESP]);
3363                 return res;
3364         } else if (proj == pn_be_SubSP_M) {
3365                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_SubSP_M);
3366         }
3367
3368         assert(0);
3369         return new_rd_Unknown(irg, get_irn_mode(node));
3370 }
3371
3372 static ir_node *gen_Proj_Load(ia32_transform_env_t *env, ir_node *node) {
3373         ir_node  *block    = transform_node(env, get_nodes_block(node));
3374         ir_node  *pred     = get_Proj_pred(node);
3375         ir_node  *new_pred = transform_node(env, pred);
3376         ir_graph *irg      = env->irg;
3377         dbg_info *dbgi     = get_irn_dbg_info(node);
3378         long     proj      = get_Proj_proj(node);
3379
3380         /* renumber the proj */
3381         if (is_ia32_Load(new_pred)) {
3382                 if (proj == pn_Load_res) {
3383                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Load_res);
3384                 } else if (proj == pn_Load_M) {
3385                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Load_M);
3386                 }
3387         } else if (is_ia32_xLoad(new_pred)) {
3388                 if (proj == pn_Load_res) {
3389                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_xmm, pn_ia32_xLoad_res);
3390                 } else if (proj == pn_Load_M) {
3391                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_xLoad_M);
3392                 }
3393         } else if (is_ia32_vfld(new_pred)) {
3394                 if (proj == pn_Load_res) {
3395                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_vfp, pn_ia32_vfld_res);
3396                 } else if (proj == pn_Load_M) {
3397                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_vfld_M);
3398                 }
3399         }
3400
3401         assert(0);
3402         return new_rd_Unknown(irg, get_irn_mode(node));
3403 }
3404
3405 static ir_node *gen_Proj_DivMod(ia32_transform_env_t *env, ir_node *node) {
3406         ir_node  *block    = transform_node(env, get_nodes_block(node));
3407         ir_node  *pred     = get_Proj_pred(node);
3408         ir_node  *new_pred = transform_node(env, pred);
3409         ir_graph *irg      = env->irg;
3410         dbg_info *dbgi     = get_irn_dbg_info(node);
3411         ir_mode  *mode     = get_irn_mode(node);
3412         long     proj      = get_Proj_proj(node);
3413
3414         assert(is_ia32_Div(new_pred) || is_ia32_IDiv(new_pred));
3415
3416         switch (get_irn_opcode(pred)) {
3417         case iro_Div:
3418                 switch (proj) {
3419                 case pn_Div_M:
3420                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
3421                 case pn_Div_res:
3422                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_div_res);
3423                 default:
3424                         break;
3425                 }
3426                 break;
3427         case iro_Mod:
3428                 switch (proj) {
3429                 case pn_Mod_M:
3430                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
3431                 case pn_Mod_res:
3432                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_mod_res);
3433                 default:
3434                         break;
3435                 }
3436                 break;
3437         case iro_DivMod:
3438                 switch (proj) {
3439                 case pn_DivMod_M:
3440                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_Div_M);
3441                 case pn_DivMod_res_div:
3442                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_div_res);
3443                 case pn_DivMod_res_mod:
3444                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_Iu, pn_ia32_Div_mod_res);
3445                 default:
3446                         break;
3447                 }
3448                 break;
3449         default:
3450                 break;
3451         }
3452
3453         assert(0);
3454         return new_rd_Unknown(irg, mode);
3455 }
3456
3457 static ir_node *gen_Proj_CopyB(ia32_transform_env_t *env, ir_node *node) {
3458         ir_node  *block    = transform_node(env, get_nodes_block(node));
3459         ir_node  *pred     = get_Proj_pred(node);
3460         ir_node  *new_pred = transform_node(env, pred);
3461         ir_graph *irg      = env->irg;
3462         dbg_info *dbgi     = get_irn_dbg_info(node);
3463         ir_mode  *mode     = get_irn_mode(node);
3464         long     proj      = get_Proj_proj(node);
3465
3466         switch(proj) {
3467         case pn_CopyB_M_regular:
3468                 if (is_ia32_CopyB_i(new_pred)) {
3469                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_CopyB_i_M);
3470                 } else if (is_ia32_CopyB(new_pred)) {
3471                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_CopyB_M);
3472                 }
3473                 break;
3474         default:
3475                 break;
3476         }
3477
3478         assert(0);
3479         return new_rd_Unknown(irg, mode);
3480 }
3481
3482 static ir_node *gen_Proj_l_vfdiv(ia32_transform_env_t *env, ir_node *node) {
3483         ir_node  *block    = transform_node(env, get_nodes_block(node));
3484         ir_node  *pred     = get_Proj_pred(node);
3485         ir_node  *new_pred = transform_node(env, pred);
3486         ir_graph *irg      = env->irg;
3487         dbg_info *dbgi     = get_irn_dbg_info(node);
3488         ir_mode  *mode     = get_irn_mode(node);
3489         long     proj      = get_Proj_proj(node);
3490
3491         switch (proj) {
3492         case pn_ia32_l_vfdiv_M:
3493                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_vfdiv_M);
3494         case pn_ia32_l_vfdiv_res:
3495                 return new_rd_Proj(dbgi, irg, block, new_pred, mode_vfp, pn_ia32_vfdiv_res);
3496         default:
3497                 assert(0);
3498         }
3499
3500         return new_rd_Unknown(irg, mode);
3501 }
3502
3503 static ir_node *gen_Proj_Quot(ia32_transform_env_t *env, ir_node *node) {
3504         ir_node  *block    = transform_node(env, get_nodes_block(node));
3505         ir_node  *pred     = get_Proj_pred(node);
3506         ir_node  *new_pred = transform_node(env, pred);
3507         ir_graph *irg      = env->irg;
3508         dbg_info *dbgi     = get_irn_dbg_info(node);
3509         ir_mode  *mode     = get_irn_mode(node);
3510         long     proj      = get_Proj_proj(node);
3511
3512         switch(proj) {
3513         case pn_Quot_M:
3514                 if (is_ia32_xDiv(new_pred)) {
3515                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_xDiv_M);
3516                 } else if (is_ia32_vfdiv(new_pred)) {
3517                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_M, pn_ia32_vfdiv_M);
3518                 }
3519                 break;
3520         case pn_Quot_res:
3521                 if (is_ia32_xDiv(new_pred)) {
3522                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_xmm, pn_ia32_xDiv_res);
3523                 } else if (is_ia32_vfdiv(new_pred)) {
3524                         return new_rd_Proj(dbgi, irg, block, new_pred, mode_vfp, pn_ia32_vfdiv_res);
3525                 }
3526                 break;
3527         default:
3528                 break;
3529         }
3530
3531         assert(0);
3532         return new_rd_Unknown(irg, mode);
3533 }
3534
3535 static ir_node *gen_Proj_tls(ia32_transform_env_t *env, ir_node *node) {
3536         ir_node  *block = transform_node(env, get_nodes_block(node));
3537         ir_graph *irg   = env->irg;
3538         dbg_info *dbgi  = NULL;
3539         ir_node  *res   = new_rd_ia32_LdTls(dbgi, irg, block, mode_Iu);
3540
3541         return res;
3542 }
3543
3544 static ir_node *gen_Proj_be_Call(ia32_transform_env_t *env, ir_node *node) {
3545         ir_node  *block    = transform_node(env, get_nodes_block(node));
3546         ir_node  *call     = get_Proj_pred(node);
3547         ir_node  *new_call = transform_node(env, call);
3548         ir_graph *irg      = env->irg;
3549         dbg_info *dbgi     = get_irn_dbg_info(node);
3550         long     proj      = get_Proj_proj(node);
3551         ir_mode  *mode     = get_irn_mode(node);
3552         ir_node  *sse_load;
3553         const arch_register_class_t *cls;
3554
3555         /* The following is kinda tricky: If we're using SSE, then we have to
3556          * move the result value of the call in floating point registers to an
3557          * xmm register, we therefore construct a GetST0 -> xLoad sequence
3558          * after the call, we have to make sure to correctly make the
3559          * MemProj and the result Proj use these 2 nodes
3560          */
3561         if (proj == pn_be_Call_M_regular) {
3562                 // get new node for result, are we doing the sse load/store hack?
3563                 ir_node *call_res = be_get_Proj_for_pn(call, pn_be_Call_first_res);
3564                 ir_node *call_res_new;
3565                 ir_node *call_res_pred = NULL;
3566
3567                 if (call_res != NULL) {
3568                         call_res_new  = transform_node(env, call_res);
3569                         call_res_pred = get_Proj_pred(call_res_new);
3570                 }
3571
3572                 if (call_res_pred == NULL || be_is_Call(call_res_pred)) {
3573                         return new_rd_Proj(dbgi, irg, block, new_call, mode_M, pn_be_Call_M_regular);
3574                 } else {
3575                         assert(is_ia32_xLoad(call_res_pred));
3576                         return new_rd_Proj(dbgi, irg, block, call_res_pred, mode_M, pn_ia32_xLoad_M);
3577                 }
3578         }
3579         if (proj == pn_be_Call_first_res && mode_is_float(mode) && USE_SSE2(env->cg)) {
3580                 ir_node *fstp;
3581                 ir_node *frame = get_irg_frame(irg);
3582                 ir_node *noreg = ia32_new_NoReg_gp(env->cg);
3583                 ir_node *p;
3584                 ir_node *call_mem = be_get_Proj_for_pn(call, pn_be_Call_M_regular);
3585                 ir_node *keepin[1];
3586                 const arch_register_class_t *cls;
3587
3588                 /* in case there is no memory output: create one to serialize the copy FPU -> SSE */
3589                 call_mem = new_rd_Proj(dbgi, irg, block, new_call, mode_M, pn_be_Call_M_regular);
3590
3591                 /* store st(0) onto stack */
3592                 fstp = new_rd_ia32_GetST0(dbgi, irg, block, frame, noreg, call_mem);
3593
3594                 set_ia32_ls_mode(fstp, mode);
3595                 set_ia32_op_type(fstp, ia32_AddrModeD);
3596                 set_ia32_use_frame(fstp);
3597                 set_ia32_am_flavour(fstp, ia32_am_B);
3598                 set_ia32_am_support(fstp, ia32_am_Dest);
3599
3600                 /* load into SSE register */
3601                 sse_load = new_rd_ia32_xLoad(dbgi, irg, block, frame, noreg, fstp);
3602                 set_ia32_ls_mode(sse_load, mode);
3603                 set_ia32_op_type(sse_load, ia32_AddrModeS);
3604                 set_ia32_use_frame(sse_load);
3605                 set_ia32_am_flavour(sse_load, ia32_am_B);
3606                 set_ia32_am_support(sse_load, ia32_am_Source);
3607
3608                 sse_load = new_rd_Proj(dbgi, irg, block, sse_load, mode_xmm, pn_ia32_xLoad_res);
3609
3610                 /* now: create new Keep whith all former ins and one additional in - the result Proj */
3611
3612                 /* get a Proj representing a caller save register */
3613                 p = be_get_Proj_for_pn(call, pn_be_Call_first_res + 1);
3614                 assert(is_Proj(p) && "Proj expected.");
3615
3616                 /* user of the the proj is the Keep */
3617                 p = get_edge_src_irn(get_irn_out_edge_first(p));
3618                 assert(be_is_Keep(p) && "Keep expected.");
3619
3620                 /* keep the result */
3621                 cls = arch_get_irn_reg_class(env->cg->arch_env, sse_load, -1);
3622                 keepin[0] = sse_load;
3623                 be_new_Keep(cls, irg, block, 1, keepin);
3624
3625                 return sse_load;
3626         }
3627
3628         /* transform call modes */
3629         if (mode_is_data(mode)) {
3630                 cls = arch_get_irn_reg_class(env->cg->arch_env, node, -1);
3631                 mode = cls->mode;
3632         }
3633
3634         return new_rd_Proj(dbgi, irg, block, new_call, mode, proj);
3635 }
3636
3637 static ir_node *gen_Proj(ia32_transform_env_t *env, ir_node *node) {
3638         ir_graph *irg  = env->irg;
3639         dbg_info *dbgi = get_irn_dbg_info(node);
3640         ir_node  *pred = get_Proj_pred(node);
3641         long     proj  = get_Proj_proj(node);
3642
3643         if (is_Store(pred) || be_is_FrameStore(pred)) {
3644                 if (proj == pn_Store_M) {
3645                         return transform_node(env, pred);
3646                 } else {
3647                         assert(0);
3648                         return new_r_Bad(irg);
3649                 }
3650         } else if (is_Load(pred) || be_is_FrameLoad(pred)) {
3651                 return gen_Proj_Load(env, node);
3652         } else if (is_Div(pred) || is_Mod(pred) || is_DivMod(pred)) {
3653                 return gen_Proj_DivMod(env, node);
3654         } else if (is_CopyB(pred)) {
3655                 return gen_Proj_CopyB(env, node);
3656         } else if (is_Quot(pred)) {
3657                 return gen_Proj_Quot(env, node);
3658         } else if (is_ia32_l_vfdiv(pred)) {
3659                 return gen_Proj_l_vfdiv(env, node);
3660         } else if (be_is_SubSP(pred)) {
3661                 return gen_Proj_be_SubSP(env, node);
3662         } else if (be_is_AddSP(pred)) {
3663                 return gen_Proj_be_AddSP(env, node);
3664         } else if (be_is_Call(pred)) {
3665                 return gen_Proj_be_Call(env, node);
3666         } else if (get_irn_op(pred) == op_Start) {
3667                 if (proj == pn_Start_X_initial_exec) {
3668                         ir_node *block = get_nodes_block(pred);
3669                         ir_node *jump;
3670
3671                         /* we exchange the ProjX with a jump */
3672                         block = transform_node(env, block);
3673                         jump  = new_rd_Jmp(dbgi, irg, block);
3674                         ir_fprintf(stderr, "created jump: %+F\n", jump);
3675                         return jump;
3676                 }
3677                 if (node == env->old_anchors[anchor_tls]) {
3678                         return gen_Proj_tls(env, node);
3679                 }
3680         } else {
3681                 ir_node *new_pred = transform_node(env, pred);
3682                 ir_node *block    = transform_node(env, get_nodes_block(node));
3683                 ir_mode *mode     = get_irn_mode(node);
3684                 if (mode_needs_gp_reg(mode)) {
3685                         return new_r_Proj(irg, block, new_pred, mode_Iu, get_Proj_proj(node));
3686                 }
3687         }
3688
3689         return duplicate_node(env, node);
3690 }
3691
3692 /**
3693  * Enters all transform functions into the generic pointer
3694  */
3695 static void register_transformers(void) {
3696         ir_op *op_Max, *op_Min, *op_Mulh;
3697
3698         /* first clear the generic function pointer for all ops */
3699         clear_irp_opcodes_generic_func();
3700
3701 #define GEN(a)   { transform_func *func = gen_##a; op_##a->ops.generic = (op_func) func; }
3702 #define BAD(a)   op_##a->ops.generic = (op_func)bad_transform
3703
3704         GEN(Add);
3705         GEN(Sub);
3706         GEN(Mul);
3707         GEN(And);
3708         GEN(Or);
3709         GEN(Eor);
3710
3711         GEN(Shl);
3712         GEN(Shr);
3713         GEN(Shrs);
3714         GEN(Rot);
3715
3716         GEN(Quot);
3717
3718         GEN(Div);
3719         GEN(Mod);
3720         GEN(DivMod);
3721
3722         GEN(Minus);
3723         GEN(Conv);
3724         GEN(Abs);
3725         GEN(Not);
3726
3727         GEN(Load);
3728         GEN(Store);
3729         GEN(Cond);
3730
3731         GEN(CopyB);
3732         //GEN(Mux);
3733         BAD(Mux);
3734         GEN(Psi);
3735         GEN(Proj);
3736         GEN(Phi);
3737
3738         GEN(Block);
3739         GEN(End);
3740
3741         /* transform ops from intrinsic lowering */
3742         GEN(ia32_l_Add);
3743         GEN(ia32_l_Adc);
3744         GEN(ia32_l_Sub);
3745         GEN(ia32_l_Sbb);
3746         GEN(ia32_l_Neg);
3747         GEN(ia32_l_Mul);
3748         GEN(ia32_l_Xor);
3749         GEN(ia32_l_IMul);
3750         GEN(ia32_l_Shl);
3751         GEN(ia32_l_Shr);
3752         GEN(ia32_l_Sar);
3753         GEN(ia32_l_ShlD);
3754         GEN(ia32_l_ShrD);
3755         GEN(ia32_l_vfdiv);
3756         GEN(ia32_l_vfprem);
3757         GEN(ia32_l_vfmul);
3758         GEN(ia32_l_vfsub);
3759         GEN(ia32_l_vfild);
3760         GEN(ia32_l_Load);
3761         /* GEN(ia32_l_vfist); TODO */
3762         GEN(ia32_l_Store);
3763         GEN(ia32_l_X87toSSE);
3764         GEN(ia32_l_SSEtoX87);
3765
3766         GEN(Const);
3767         GEN(SymConst);
3768
3769         /* we should never see these nodes */
3770         BAD(Raise);
3771         BAD(Sel);
3772         BAD(InstOf);
3773         BAD(Cast);
3774         BAD(Free);
3775         BAD(Tuple);
3776         BAD(Id);
3777         //BAD(Bad);
3778         BAD(Confirm);
3779         BAD(Filter);
3780         BAD(CallBegin);
3781         BAD(EndReg);
3782         BAD(EndExcept);
3783
3784         /* handle generic backend nodes */
3785         GEN(be_FrameAddr);
3786         //GEN(be_Call);
3787         GEN(be_Return);
3788         GEN(be_FrameLoad);
3789         GEN(be_FrameStore);
3790         GEN(be_StackParam);
3791         GEN(be_AddSP);
3792         GEN(be_SubSP);
3793
3794         /* set the register for all Unknown nodes */
3795         GEN(Unknown);
3796
3797         op_Max = get_op_Max();
3798         if (op_Max)
3799                 GEN(Max);
3800         op_Min = get_op_Min();
3801         if (op_Min)
3802                 GEN(Min);
3803         op_Mulh = get_op_Mulh();
3804         if (op_Mulh)
3805                 GEN(Mulh);
3806
3807 #undef GEN
3808 #undef BAD
3809 }
3810
3811 static void duplicate_deps(ia32_transform_env_t *env, ir_node *old_node,
3812                            ir_node *new_node)
3813 {
3814         int i;
3815         int deps = get_irn_deps(old_node);
3816
3817         for (i = 0; i < deps; ++i) {
3818                 ir_node *dep     = get_irn_dep(old_node, i);
3819                 ir_node *new_dep = transform_node(env, dep);
3820
3821                 add_irn_dep(new_node, new_dep);
3822         }
3823 }
3824
3825 static ir_node *duplicate_node(ia32_transform_env_t *env, ir_node *node)
3826 {
3827         ir_node  *block = transform_node(env, get_nodes_block(node));
3828         ir_graph *irg   = env->irg;
3829         dbg_info *dbgi  = get_irn_dbg_info(node);
3830         ir_mode  *mode  = get_irn_mode(node);
3831         ir_op    *op    = get_irn_op(node);
3832         ir_node  *new_node;
3833         int      i, arity;
3834
3835         arity = get_irn_arity(node);
3836         if (op->opar == oparity_dynamic) {
3837                 new_node = new_ir_node(dbgi, irg, block, op, mode, -1, NULL);
3838                 for (i = 0; i < arity; ++i) {
3839                         ir_node *in = get_irn_n(node, i);
3840                         in = transform_node(env, in);
3841                         add_irn_n(new_node, in);
3842                 }
3843         } else {
3844                 ir_node **ins = alloca(arity * sizeof(ins[0]));
3845                 for (i = 0; i < arity; ++i) {
3846                         ir_node *in = get_irn_n(node, i);
3847                         ins[i] = transform_node(env, in);
3848                 }
3849
3850                 new_node = new_ir_node(dbgi, irg, block, op, mode, arity, ins);
3851         }
3852
3853         copy_node_attr(node, new_node);
3854         duplicate_deps(env, node, new_node);
3855
3856 #ifdef DEBUG_libfirm
3857         new_node->node_nr = node->node_nr;
3858 #endif
3859
3860         return new_node;
3861 }
3862
3863 /**
3864  * Calls transformation function for given node and marks it visited.
3865  */
3866 static ir_node *transform_node(ia32_transform_env_t *env, ir_node *node) {
3867         ir_node *new_node;
3868         ir_op   *op = get_irn_op(node);
3869
3870         if (irn_visited(node)) {
3871                 assert(get_new_node(node) != NULL);
3872                 return get_new_node(node);
3873         }
3874
3875         mark_irn_visited(node);
3876         DEBUG_ONLY(set_new_node(node, NULL));
3877
3878         if (op->ops.generic) {
3879                 transform_func *transform = (transform_func *)op->ops.generic;
3880
3881                 new_node = (*transform)(env, node);
3882                 assert(new_node != NULL);
3883         } else {
3884                 new_node = duplicate_node(env, node);
3885         }
3886         DB((dbg, LEVEL_4, "%+F -> %+F\n", node, new_node));
3887
3888         set_new_node(node, new_node);
3889         mark_irn_visited(new_node);
3890         hook_dead_node_elim_subst(current_ir_graph, node, new_node);
3891         return new_node;
3892 }
3893
3894 /**
3895  * Rewire nodes which are potential loops (like Phis) to avoid endless loops.
3896  */
3897 static void fix_loops(ia32_transform_env_t *env, ir_node *node) {
3898         int i, arity;
3899
3900         if (irn_visited(node))
3901                 return;
3902
3903         mark_irn_visited(node);
3904
3905         assert(node_is_in_irgs_storage(env->irg, node));
3906
3907         if (! is_Block(node)) {
3908                 ir_node *block     = get_nodes_block(node);
3909                 ir_node *new_block = (ir_node *)get_irn_link(block);
3910
3911                 if (new_block != NULL) {
3912                         set_nodes_block(node, new_block);
3913                         block = new_block;
3914                 }
3915
3916                 fix_loops(env, block);
3917         }
3918
3919         arity = get_irn_arity(node);
3920         for (i = 0; i < arity; ++i) {
3921                 ir_node *in = get_irn_n(node, i);
3922                 ir_node *nw = (ir_node *)get_irn_link(in);
3923
3924                 if (nw != NULL && nw != in) {
3925                         set_irn_n(node, i, nw);
3926                         in = nw;
3927                 }
3928
3929                 fix_loops(env, in);
3930         }
3931
3932         arity = get_irn_deps(node);
3933         for (i = 0; i < arity; ++i) {
3934                 ir_node *in = get_irn_dep(node, i);
3935                 ir_node *nw = (ir_node *)get_irn_link(in);
3936
3937                 if (nw != NULL && nw != in) {
3938                         set_irn_dep(node, i, nw);
3939                         in = nw;
3940                 }
3941
3942                 fix_loops(env, in);
3943         }
3944 }
3945
3946 static void pre_transform_node(ir_node **place, ia32_transform_env_t *env)
3947 {
3948         if (*place == NULL)
3949                 return;
3950
3951         *place = transform_node(env, *place);
3952 }
3953
3954 /**
3955  * Transforms all nodes. Deletes the old obstack and creates a new one.
3956  */
3957 static void transform_nodes(ia32_code_gen_t *cg) {
3958         int      i;
3959         ir_graph *irg = cg->irg;
3960         ir_node  *old_end;
3961         ia32_transform_env_t env;
3962
3963         hook_dead_node_elim(irg, 1);
3964
3965         inc_irg_visited(irg);
3966
3967         env.irg         = irg;
3968         env.cg          = cg;
3969         env.visited     = get_irg_visited(irg);
3970         env.worklist    = new_pdeq();
3971         env.old_anchors = alloca(anchor_max * sizeof(env.old_anchors[0]));
3972
3973         old_end = get_irg_end(irg);
3974
3975         /* put all anchor nodes in the worklist */
3976         for (i = 0; i < anchor_max; ++i) {
3977                 ir_node *anchor = irg->anchors[i];
3978
3979                 if (anchor == NULL)
3980                         continue;
3981                 pdeq_putr(env.worklist, anchor);
3982
3983                 /* remember anchor */
3984                 env.old_anchors[i] = anchor;
3985                 /* and set it to NULL to make sure we don't accidently use it */
3986                 irg->anchors[i] = NULL;
3987         }
3988
3989         /* pre transform some anchors (so they are available in the other transform
3990          * functions) */
3991         set_irg_bad(irg, transform_node(&env, env.old_anchors[anchor_bad]));
3992         set_irg_no_mem(irg, transform_node(&env, env.old_anchors[anchor_no_mem]));
3993         set_irg_start_block(irg, transform_node(&env, env.old_anchors[anchor_start_block]));
3994         set_irg_start(irg, transform_node(&env, env.old_anchors[anchor_start]));
3995         set_irg_frame(irg, transform_node(&env, env.old_anchors[anchor_frame]));
3996
3997         pre_transform_node(&cg->unknown_gp, &env);
3998         pre_transform_node(&cg->unknown_vfp, &env);
3999         pre_transform_node(&cg->unknown_xmm, &env);
4000         pre_transform_node(&cg->noreg_gp, &env);
4001         pre_transform_node(&cg->noreg_vfp, &env);
4002         pre_transform_node(&cg->noreg_xmm, &env);
4003
4004         /* process worklist (this should transform all nodes in the graph) */
4005         while (! pdeq_empty(env.worklist)) {
4006                 ir_node *node = pdeq_getl(env.worklist);
4007                 transform_node(&env, node);
4008         }
4009
4010         /* fix loops and set new anchors*/
4011         inc_irg_visited(irg);
4012         for (i = 0; i < anchor_max; ++i) {
4013                 ir_node *anchor = env.old_anchors[i];
4014
4015                 if (anchor == NULL)
4016                         continue;
4017
4018                 anchor = get_irn_link(anchor);
4019                 fix_loops(&env, anchor);
4020                 assert(irg->anchors[i] == NULL || irg->anchors[i] == anchor);
4021                 irg->anchors[i] = anchor;
4022         }
4023
4024         del_pdeq(env.worklist);
4025         free_End(old_end);
4026         hook_dead_node_elim(irg, 0);
4027 }
4028
4029 void ia32_transform_graph(ia32_code_gen_t *cg)
4030 {
4031         ir_graph *irg = cg->irg;
4032         be_irg_t *birg = cg->birg;
4033         ir_graph *old_current_ir_graph = current_ir_graph;
4034         int old_interprocedural_view = get_interprocedural_view();
4035         struct obstack *old_obst = NULL;
4036         struct obstack *new_obst = NULL;
4037
4038         current_ir_graph = irg;
4039         set_interprocedural_view(0);
4040         register_transformers();
4041
4042         /* most analysis info is wrong after transformation */
4043         free_callee_info(irg);
4044         free_irg_outs(irg);
4045         irg->outs_state = outs_none;
4046         free_trouts();
4047         free_loop_information(irg);
4048         set_irg_doms_inconsistent(irg);
4049         be_invalidate_liveness(birg);
4050         be_invalidate_dom_front(birg);
4051
4052         /* create a new obstack */
4053         old_obst = irg->obst;
4054         new_obst = xmalloc(sizeof(*new_obst));
4055         obstack_init(new_obst);
4056         irg->obst = new_obst;
4057         irg->last_node_idx = 0;
4058
4059         /* create new value table for CSE */
4060         del_identities(irg->value_table);
4061         irg->value_table = new_identities();
4062
4063         /* do the main transformation */
4064         transform_nodes(cg);
4065
4066         /* we don't want the globals anchor anymore */
4067         set_irg_globals(irg, new_r_Bad(irg));
4068
4069         /* free the old obstack */
4070         obstack_free(old_obst, 0);
4071         xfree(old_obst);
4072
4073         /* restore state */
4074         current_ir_graph = old_current_ir_graph;
4075         set_interprocedural_view(old_interprocedural_view);
4076
4077         /* recalculate edges */
4078         edges_deactivate(irg);
4079         edges_activate(irg);
4080 }
4081
4082 /**
4083  * Transforms a psi condition.
4084  */
4085 static void transform_psi_cond(ir_node *cond, ir_mode *mode, ia32_code_gen_t *cg) {
4086         int i;
4087
4088         /* if the mode is target mode, we have already seen this part of the tree */
4089         if (get_irn_mode(cond) == mode)
4090                 return;
4091
4092         assert(get_irn_mode(cond) == mode_b && "logical operator for condition must be mode_b");
4093
4094         set_irn_mode(cond, mode);
4095
4096         for (i = get_irn_arity(cond) - 1; i >= 0; i--) {
4097                 ir_node *in = get_irn_n(cond, i);
4098
4099                 /* if in is a compare: transform into Set/xCmp */
4100                 if (is_Proj(in)) {
4101                         ir_node  *new_op = NULL;
4102                         ir_node  *cmp    = get_Proj_pred(in);
4103                         ir_node  *cmp_a  = get_Cmp_left(cmp);
4104                         ir_node  *cmp_b  = get_Cmp_right(cmp);
4105                         dbg_info *dbgi   = get_irn_dbg_info(cmp);
4106                         ir_graph *irg    = get_irn_irg(cmp);
4107                         ir_node  *block  = get_nodes_block(cmp);
4108                         ir_node  *noreg  = ia32_new_NoReg_gp(cg);
4109                         ir_node  *nomem  = new_rd_NoMem(irg);
4110                         int      pnc     = get_Proj_proj(in);
4111
4112                         /* this is a compare */
4113                         if (mode_is_float(mode)) {
4114                                 /* Psi is float, we need a floating point compare */
4115
4116                                 if (USE_SSE2(cg)) {
4117                                         ir_mode *m = get_irn_mode(cmp_a);
4118                                         /* SSE FPU */
4119                                         if (! mode_is_float(m)) {
4120                                                 cmp_a = gen_sse_conv_int2float(cg, dbgi, irg, block, cmp_a, cmp_a, mode);
4121                                                 cmp_b = gen_sse_conv_int2float(cg, dbgi, irg, block, cmp_b, cmp_b, mode);
4122                                         } else if (m == mode_F) {
4123                                                 /* we convert cmp values always to double, to get correct bitmask with cmpsd */
4124                                                 cmp_a = gen_sse_conv_f2d(cg, dbgi, irg, block, cmp_a, cmp_a);
4125                                                 cmp_b = gen_sse_conv_f2d(cg, dbgi, irg, block, cmp_b, cmp_b);
4126                                         }
4127
4128                                         new_op = new_rd_ia32_xCmp(dbgi, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
4129                                         set_ia32_pncode(new_op, pnc);
4130                                         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, cmp));
4131                                 } else {
4132                                         /* x87 FPU */
4133                                         assert(0);
4134                                 }
4135                         } else {
4136                                 /* integer Psi */
4137                                 construct_binop_func *set_func  = NULL;
4138
4139                                 if (mode_is_float(get_irn_mode(cmp_a))) {
4140                                         /* 1st case: compare operands are floats */
4141                                         FP_USED(cg);
4142
4143                                         if (USE_SSE2(cg)) {
4144                                                 /* SSE FPU */
4145                                                 set_func  = new_rd_ia32_xCmpSet;
4146                                         } else {
4147                                                 /* x87 FPU */
4148                                                 set_func  = new_rd_ia32_vfCmpSet;
4149                                         }
4150
4151                                         pnc &= 7; /* fp compare -> int compare */
4152                                 } else {
4153                                         /* 2nd case: compare operand are integer too */
4154                                         set_func  = new_rd_ia32_CmpSet;
4155                                 }
4156
4157                                 new_op = set_func(dbgi, irg, block, noreg, noreg, cmp_a, cmp_b, nomem);
4158                                 if (! mode_is_signed(mode))
4159                                         pnc |= ia32_pn_Cmp_Unsigned;
4160
4161                                 set_ia32_pncode(new_op, pnc);
4162                                 set_ia32_am_support(new_op, ia32_am_Source);
4163                         }
4164
4165                         /* the the new compare as in */
4166                         set_irn_n(cond, i, new_op);
4167                 } else {
4168                         /* another complex condition */
4169                         transform_psi_cond(in, mode, cg);
4170                 }
4171         }
4172 }
4173
4174 /**
4175  * The Psi selector can be a tree of compares combined with "And"s and "Or"s.
4176  * We create a Set node, respectively a xCmp in case the Psi is a float, for
4177  * each compare, which causes the compare result to be stored in a register. The
4178  * "And"s and "Or"s are transformed later, we just have to set their mode right.
4179  */
4180 void ia32_transform_psi_cond_tree(ir_node *node, void *env) {
4181         ia32_code_gen_t *cg = env;
4182         ir_node         *psi_sel, *new_cmp, *block;
4183         ir_graph        *irg;
4184         ir_mode         *mode;
4185
4186         /* check for Psi */
4187         if (get_irn_opcode(node) != iro_Psi)
4188                 return;
4189
4190         psi_sel = get_Psi_cond(node, 0);
4191
4192         /* if psi_cond is a cmp: do nothing, this case is covered by gen_Psi */
4193         if (is_Proj(psi_sel)) {
4194                 assert(is_Cmp(get_Proj_pred(psi_sel)));
4195                 return;
4196         }
4197
4198         //mode = get_irn_mode(node);
4199         // TODO probably wrong...
4200         mode = mode_Iu;
4201
4202         transform_psi_cond(psi_sel, mode, cg);
4203
4204         irg   = get_irn_irg(node);
4205         block = get_nodes_block(node);
4206
4207         /* we need to compare the evaluated condition tree with 0 */
4208         mode = get_irn_mode(node);
4209         if (mode_is_float(mode)) {
4210                 /* BEWARE: new_r_Const_long works for floating point as well */
4211                 ir_node *zero = new_r_Const_long(irg, block, mode, 0);
4212
4213                 psi_sel = gen_sse_conv_int2float(cg, NULL, irg, block, psi_sel, NULL, mode);
4214                 new_cmp = new_r_Cmp(irg, block, psi_sel, zero);
4215                 new_cmp = new_r_Proj(irg, block, new_cmp, mode_b, pn_Cmp_Ne);
4216         } else {
4217                 ir_node *zero = new_r_Const_long(irg, block, mode_Iu, 0);
4218                 new_cmp = new_r_Cmp(irg, block, psi_sel, zero);
4219                 new_cmp = new_r_Proj(irg, block, new_cmp, mode_b, pn_Cmp_Gt | pn_Cmp_Lt);
4220         }
4221
4222         set_Psi_cond(node, 0, new_cmp);
4223 }
4224
4225 void ia32_init_transform(void)
4226 {
4227         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.transform");
4228 }