rewrite and improve Cond transformation
[libfirm] / ir / be / ia32 / ia32_spec.pl
1 # Creation: 2005/10/19
2 # $Id$
3 # This is the specification for the ia32 assembler Firm-operations
4
5 use File::Basename;
6
7 $new_emit_syntax = 1;
8 my $myname = $0;
9
10 # the cpu architecture (ia32, ia64, mips, sparc, ppc, ...)
11 $arch = "ia32";
12
13 # The node description is done as a perl hash initializer with the
14 # following structure:
15 #
16 # %nodes = (
17 #
18 # <op-name> => {
19 #   op_flags  => "N|L|C|X|I|F|Y|H|c|K",
20 #   irn_flags => "R|N|I|S"
21 #   arity     => "0|1|2|3 ... |variable|dynamic|any",
22 #   state     => "floats|pinned|mem_pinned|exc_pinned",
23 #   args      => [
24 #                    { type => "type 1", name => "name 1" },
25 #                    { type => "type 2", name => "name 2" },
26 #                    ...
27 #                  ],
28 #   comment   => "any comment for constructor",
29 #   reg_req   => { in => [ "reg_class|register" ], out => [ "reg_class|register|in_rX" ] },
30 #   cmp_attr  => "c source code for comparing node attributes",
31 #   emit      => "emit code with templates",
32 #   attr      => "attitional attribute arguments for constructor"
33 #   init_attr => "emit attribute initialization template"
34 #   rd_constructor => "c source code which constructs an ir_node"
35 #   latency   => "latency of this operation (can be float)"
36 #   attr_type => "name of the attribute struct",
37 # },
38 #
39 # ... # (all nodes you need to describe)
40 #
41 # ); # close the %nodes initializer
42
43 # op_flags: flags for the operation, OPTIONAL (default is "N")
44 # the op_flags correspond to the firm irop_flags:
45 #   N   irop_flag_none
46 #   L   irop_flag_labeled
47 #   C   irop_flag_commutative
48 #   X   irop_flag_cfopcode
49 #   I   irop_flag_ip_cfopcode
50 #   F   irop_flag_fragile
51 #   Y   irop_flag_forking
52 #   H   irop_flag_highlevel
53 #   c   irop_flag_constlike
54 #   K   irop_flag_keep
55 #
56 # irn_flags: special node flags, OPTIONAL (default is 0)
57 # following irn_flags are supported:
58 #   R   rematerializeable
59 #   N   not spillable
60 #   I   ignore for register allocation
61 #   S   modifies stack pointer
62 #
63 # state: state of the operation, OPTIONAL (default is "floats")
64 #
65 # arity: arity of the operation, MUST NOT BE OMITTED
66 #
67 # args:  the OPTIONAL arguments of the node constructor (debug, irg and block
68 #        are always the first 3 arguments and are always autmatically
69 #        created)
70 #        If this key is missing the following arguments will be created:
71 #        for i = 1 .. arity: ir_node *op_i
72 #        ir_mode *mode
73 #
74 # outs:  if a node defines more than one output, the names of the projections
75 #        nodes having outs having automatically the mode mode_T
76 #        One can also annotate some flags for each out, additional to irn_flags.
77 #        They are separated from name with a colon ':', and concatenated by pipe '|'
78 #        Only I and S are available at the moment (same meaning as in irn_flags).
79 #        example: [ "frame:I", "stack:I|S", "M" ]
80 #
81 # comment: OPTIONAL comment for the node constructor
82 #
83 # rd_constructor: for every operation there will be a
84 #      new_rd_<arch>_<op-name> function with the arguments from above
85 #      which creates the ir_node corresponding to the defined operation
86 #      you can either put the complete source code of this function here
87 #
88 #      This key is OPTIONAL. If omitted, the following constructor will
89 #      be created:
90 #      if (!op_<arch>_<op-name>) assert(0);
91 #      for i = 1 to arity
92 #         set in[i] = op_i
93 #      done
94 #      res = new_ir_node(db, irg, block, op_<arch>_<op-name>, mode, arity, in)
95 #      return res
96 #
97 # NOTE: rd_constructor and args are only optional if and only if arity is 0,1,2 or 3
98 #
99 # latency: the latency of the operation, default is 1
100 #
101
102 # register types:
103 #   0 - no special type
104 #   1 - caller save (register must be saved by the caller of a function)
105 #   2 - callee save (register must be saved by the called function)
106 #   4 - ignore (do not assign this register)
107 #   8 - emitter can choose an arbitrary register of this class
108 #  16 - the register is a virtual one
109 #  32 - register represents a state
110 # NOTE: Last entry of each class is the largest Firm-Mode a register can hold
111 %reg_classes = (
112         gp => [
113                 { name => "eax", type => 1 },
114                 { name => "edx", type => 1 },
115                 { name => "ebx", type => 2 },
116                 { name => "ecx", type => 1 },
117                 { name => "esi", type => 2 },
118                 { name => "edi", type => 2 },
119                 { name => "ebp", type => 2 },
120                 { name => "esp", type => 4 },
121                 { name => "gp_NOREG", type => 4 | 8 | 16 }, # we need a dummy register for NoReg nodes
122                 { name => "gp_UKNWN", type => 4 | 8 | 16 },  # we need a dummy register for Unknown nodes
123                 { mode => "mode_Iu" }
124         ],
125         mmx => [
126                 { name => "mm0", type => 4 },
127                 { name => "mm1", type => 4 },
128                 { name => "mm2", type => 4 },
129                 { name => "mm3", type => 4 },
130                 { name => "mm4", type => 4 },
131                 { name => "mm5", type => 4 },
132                 { name => "mm6", type => 4 },
133                 { name => "mm7", type => 4 },
134                 { mode => "mode_E" }
135         ],
136         xmm => [
137                 { name => "xmm0", type => 1 },
138                 { name => "xmm1", type => 1 },
139                 { name => "xmm2", type => 1 },
140                 { name => "xmm3", type => 1 },
141                 { name => "xmm4", type => 1 },
142                 { name => "xmm5", type => 1 },
143                 { name => "xmm6", type => 1 },
144                 { name => "xmm7", type => 1 },
145                 { name => "xmm_NOREG", type => 4 | 16 },     # we need a dummy register for NoReg nodes
146                 { name => "xmm_UKNWN", type => 4 | 8 | 16},  # we need a dummy register for Unknown nodes
147                 { mode => "mode_E" }
148         ],
149         vfp => [
150                 { name => "vf0", type => 1 | 16 },
151                 { name => "vf1", type => 1 | 16 },
152                 { name => "vf2", type => 1 | 16 },
153                 { name => "vf3", type => 1 | 16 },
154                 { name => "vf4", type => 1 | 16 },
155                 { name => "vf5", type => 1 | 16 },
156                 { name => "vf6", type => 1 | 16 },
157                 { name => "vf7", type => 1 | 16 },
158                 { name => "vfp_NOREG", type => 4 | 8 | 16 }, # we need a dummy register for NoReg nodes
159                 { name => "vfp_UKNWN", type => 4 | 8 | 16 },  # we need a dummy register for Unknown nodes
160                 { mode => "mode_E" }
161         ],
162         st => [
163                 { name => "st0", realname => "st",    type => 4 },
164                 { name => "st1", realname => "st(1)", type => 4 },
165                 { name => "st2", realname => "st(2)", type => 4 },
166                 { name => "st3", realname => "st(3)", type => 4 },
167                 { name => "st4", realname => "st(4)", type => 4 },
168                 { name => "st5", realname => "st(5)", type => 4 },
169                 { name => "st6", realname => "st(6)", type => 4 },
170                 { name => "st7", realname => "st(7)", type => 4 },
171                 { mode => "mode_E" }
172         ],
173         fp_cw => [      # the floating point control word
174                 { name => "fpcw", type => 4 | 32},
175                 { mode => "mode_fpcw" }
176         ],
177         flags => [
178                 { name => "eflags", type => 4 },
179                 { mode => "mode_Iu" }
180         ],
181         fp_sw => [
182                 { name => "fpsw", type => 4 },
183                 { mode => "mode_Hu" }
184         ],
185 ); # %reg_classes
186
187 %flags = (
188         CF  => { reg => "eflags", bit => 0 },
189         PF  => { reg => "eflags", bit => 2 },
190         AF  => { reg => "eflags", bit => 4 },
191         ZF  => { reg => "eflags", bit => 6 },
192         SF  => { reg => "eflags", bit => 7 },
193         TF  => { reg => "eflags", bit => 8 },
194         IF  => { reg => "eflags", bit => 9 },
195         DF  => { reg => "eflags", bit => 10 },
196         OF  => { reg => "eflags", bit => 11 },
197         IOPL0 => { reg => "eflags", bit => 12 },
198         IOPL1 => { reg => "eflags", bit => 13 },
199         NT  => { reg => "eflags", bit => 14 },
200         RF  => { reg => "eflags", bit => 16 },
201         VM  => { reg => "eflags", bit => 17 },
202         AC  => { reg => "eflags", bit => 18 },
203         VIF => { reg => "eflags", bit => 19 },
204         VIP => { reg => "eflags", bit => 20 },
205         ID  => { reg => "eflags", bit => 21 },
206
207         FP_IE => { reg => "fpsw", bit => 0 },
208         FP_DE => { reg => "fpsw", bit => 1 },
209         FP_ZE => { reg => "fpsw", bit => 2 },
210         FP_OE => { reg => "fpsw", bit => 3 },
211         FP_UE => { reg => "fpsw", bit => 4 },
212         FP_PE => { reg => "fpsw", bit => 5 },
213         FP_SF => { reg => "fpsw", bit => 6 },
214         FP_ES => { reg => "fpsw", bit => 7 },
215         FP_C0 => { reg => "fpsw", bit => 8 },
216         FP_C1 => { reg => "fpsw", bit => 9 },
217         FP_C2 => { reg => "fpsw", bit => 10 },
218         FP_TOP0 => { reg => "fpsw", bit => 11 },
219         FP_TOP1 => { reg => "fpsw", bit => 12 },
220         FP_TOP2 => { reg => "fpsw", bit => 13 },
221         FP_C3 => { reg => "fpsw", bit => 14 },
222         FP_B  => { reg => "fpsw", bit => 15 },
223
224         FP_IM => { reg => "fpcw", bit => 0 },
225         FP_DM => { reg => "fpcw", bit => 1 },
226         FP_ZM => { reg => "fpcw", bit => 2 },
227         FP_OM => { reg => "fpcw", bit => 3 },
228         FP_UM => { reg => "fpcw", bit => 4 },
229         FP_PM => { reg => "fpcw", bit => 5 },
230         FP_PC0 => { reg => "fpcw", bit => 8 },
231         FP_PC1 => { reg => "fpcw", bit => 9 },
232         FP_RC0 => { reg => "fpcw", bit => 10 },
233         FP_RC1 => { reg => "fpcw", bit => 11 },
234         FP_X  => { reg => "fpcw", bit => 12 }
235 ); # %flags
236
237 %cpu = (
238         GP     => [ 1, "GP_EAX", "GP_EBX", "GP_ECX", "GP_EDX", "GP_ESI", "GP_EDI", "GP_EBP" ],
239         SSE    => [ 1, "SSE_XMM0", "SSE_XMM1", "SSE_XMM2", "SSE_XMM3", "SSE_XMM4", "SSE_XMM5", "SSE_XMM6", "SSE_XMM7" ],
240         VFP    => [ 1, "VFP_VF0", "VFP_VF1", "VFP_VF2", "VFP_VF3", "VFP_VF4", "VFP_VF5", "VFP_VF6", "VFP_VF7" ],
241         BRANCH => [ 1, "BRANCH1", "BRANCH2" ],
242 ); # %cpu
243
244 %vliw = (
245         bundle_size       => 1,
246         bundels_per_cycle => 1
247 ); # vliw
248
249 %emit_templates = (
250         S0 => "${arch}_emit_source_register(env, node, 0);",
251         S1 => "${arch}_emit_source_register(env, node, 1);",
252         S2 => "${arch}_emit_source_register(env, node, 2);",
253         S3 => "${arch}_emit_source_register(env, node, 3);",
254         S4 => "${arch}_emit_source_register(env, node, 4);",
255         S5 => "${arch}_emit_source_register(env, node, 5);",
256         D0 => "${arch}_emit_dest_register(env, node, 0);",
257         D1 => "${arch}_emit_dest_register(env, node, 1);",
258         D2 => "${arch}_emit_dest_register(env, node, 2);",
259         D3 => "${arch}_emit_dest_register(env, node, 3);",
260         D4 => "${arch}_emit_dest_register(env, node, 4);",
261         D5 => "${arch}_emit_dest_register(env, node, 5);",
262         X0 => "${arch}_emit_x87_name(env, node, 0);",
263         X1 => "${arch}_emit_x87_name(env, node, 1);",
264         X2 => "${arch}_emit_x87_name(env, node, 2);",
265         C  => "${arch}_emit_immediate(env, node);",
266         SE => "${arch}_emit_extend_suffix(env, get_ia32_ls_mode(node));",
267         ME => "if(get_mode_size_bits(get_ia32_ls_mode(node)) != 32)\n
268                    ia32_emit_mode_suffix(env, node);",
269         M  => "${arch}_emit_mode_suffix(env, node);",
270         XM => "${arch}_emit_x87_mode_suffix(env, node);",
271         XXM => "${arch}_emit_xmm_mode_suffix(env, node);",
272         XSD => "${arch}_emit_xmm_mode_suffix_s(env, node);",
273         AM => "${arch}_emit_am(env, node);",
274         unop0 => "${arch}_emit_unop(env, node, 0);",
275         unop1 => "${arch}_emit_unop(env, node, 1);",
276         unop2 => "${arch}_emit_unop(env, node, 2);",
277         unop3 => "${arch}_emit_unop(env, node, 3);",
278         unop4 => "${arch}_emit_unop(env, node, 4);",
279         DAM0  => "${arch}_emit_am_or_dest_register(env, node, 0);",
280         DAM1  => "${arch}_emit_am_or_dest_register(env, node, 0);",
281         binop => "${arch}_emit_binop(env, node);",
282         x87_binop => "${arch}_emit_x87_binop(env, node);",
283 );
284
285 #--------------------------------------------------#
286 #                        _                         #
287 #                       (_)                        #
288 #  _ __   _____      __  _ _ __    ___  _ __  ___  #
289 # | '_ \ / _ \ \ /\ / / | | '__|  / _ \| '_ \/ __| #
290 # | | | |  __/\ V  V /  | | |    | (_) | |_) \__ \ #
291 # |_| |_|\___| \_/\_/   |_|_|     \___/| .__/|___/ #
292 #                                      | |         #
293 #                                      |_|         #
294 #--------------------------------------------------#
295
296 $default_attr_type = "ia32_attr_t";
297 $default_copy_attr = "ia32_copy_attr";
298
299 %init_attr = (
300         ia32_attr_t     => "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);",
301         ia32_x87_attr_t =>
302                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
303                 "\tinit_ia32_x87_attributes(res);",
304         ia32_asm_attr_t =>
305                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
306                 "\tinit_ia32_x87_attributes(res);".
307                 "\tinit_ia32_asm_attributes(res);",
308         ia32_immediate_attr_t =>
309                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
310                 "\tinit_ia32_immediate_attributes(res, symconst, symconst_sign, offset);"
311 );
312
313 %compare_attr = (
314         ia32_attr_t           => "ia32_compare_nodes_attr",
315         ia32_x87_attr_t       => "ia32_compare_x87_attr",
316         ia32_asm_attr_t       => "ia32_compare_asm_attr",
317         ia32_immediate_attr_t => "ia32_compare_immediate_attr",
318 );
319
320 %operands = (
321 );
322
323 $mode_xmm     = "mode_E";
324 $mode_gp      = "mode_Iu";
325 $mode_fpcw    = "mode_fpcw";
326 $status_flags = [ "CF", "PF", "AF", "ZF", "SF", "OF" ];
327 $fpcw_flags   = [ "FP_IM", "FP_DM", "FP_ZM", "FP_OM", "FP_UM", "FP_PM",
328                   "FP_PC0", "FP_PC1", "FP_RC0", "FP_RC1", "FP_X" ];
329
330 %nodes = (
331
332 Immediate => {
333         state     => "pinned",
334         op_flags  => "c",
335         irn_flags => "I",
336         reg_req   => { out => [ "gp_NOREG" ] },
337         attr      => "ir_entity *symconst, int symconst_sign, long offset",
338         attr_type => "ia32_immediate_attr_t",
339         mode      => $mode_gp,
340 },
341
342 Asm => {
343         mode      => "mode_T",
344         arity     => "variable",
345         out_arity => "variable",
346         attr_type => "ia32_asm_attr_t",
347 },
348
349 #-----------------------------------------------------------------#
350 #  _       _                                         _            #
351 # (_)     | |                                       | |           #
352 #  _ _ __ | |_ ___  __ _  ___ _ __   _ __   ___   __| | ___  ___  #
353 # | | '_ \| __/ _ \/ _` |/ _ \ '__| | '_ \ / _ \ / _` |/ _ \/ __| #
354 # | | | | | ||  __/ (_| |  __/ |    | | | | (_) | (_| |  __/\__ \ #
355 # |_|_| |_|\__\___|\__, |\___|_|    |_| |_|\___/ \__,_|\___||___/ #
356 #                   __/ |                                         #
357 #                  |___/                                          #
358 #-----------------------------------------------------------------#
359
360 # commutative operations
361
362 # NOTE:
363 # All nodes supporting Addressmode have 5 INs:
364 # 1 - base    r1 == NoReg in case of no AM or no base
365 # 2 - index   r2 == NoReg in case of no AM or no index
366 # 3 - op1     r3 == always present
367 # 4 - op2     r4 == NoReg in case of immediate operation
368 # 5 - mem     NoMem in case of no AM otherwise it takes the mem from the Load
369
370 Add => {
371         irn_flags => "R",
372         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
373         ins       => [ "base", "index", "left", "right", "mem" ],
374         emit      => '. add%M %binop',
375         units     => [ "GP" ],
376         mode      => $mode_gp,
377         modified_flags => $status_flags
378 },
379
380 Adc => {
381         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
382         emit      => '. adc%M %binop',
383         units     => [ "GP" ],
384         mode      => $mode_gp,
385         modified_flags => $status_flags
386 },
387
388 Add64Bit => {
389         irn_flags => "R",
390         arity     => 4,
391         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
392         emit      => '
393 . movl %S0, %D0
394 . movl %S1, %D1
395 . addl %S2, %D0
396 . adcl %S3, %D1
397 ',
398         outs      => [ "low_res", "high_res" ],
399         units     => [ "GP" ],
400         modified_flags => $status_flags
401 },
402
403 l_Add => {
404         op_flags  => "C",
405         irn_flags => "R",
406         cmp_attr  => "return 1;",
407         arity     => 2,
408 },
409
410 l_Adc => {
411         op_flags  => "C",
412         cmp_attr  => "return 1;",
413         arity     => 2,
414 },
415
416 Mul => {
417         # we should not rematrialize this node. It produces 2 results and has
418         # very strict constrains
419         reg_req   => { in => [ "gp", "gp", "eax", "gp", "none" ], out => [ "eax", "edx", "none" ] },
420         emit      => '. mul%M %unop3',
421         outs      => [ "EAX", "EDX", "M" ],
422         ins       => [ "base", "index", "val_high", "val_low", "mem" ],
423         latency   => 10,
424         units     => [ "GP" ],
425         modified_flags => $status_flags
426 },
427
428 l_Mul => {
429         # we should not rematrialize this node. It produces 2 results and has
430         # very strict constrains
431         op_flags  => "C",
432         cmp_attr  => "return 1;",
433         outs      => [ "EAX", "EDX", "M" ],
434         arity     => 2
435 },
436
437 IMul => {
438         irn_flags => "R",
439         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
440         emit      => '. imul%M %binop',
441         latency   => 5,
442         units     => [ "GP" ],
443         mode      => $mode_gp,
444         modified_flags => $status_flags
445 },
446
447 IMul1OP => {
448         irn_flags => "R",
449         reg_req   => { in => [ "gp", "gp", "eax", "gp", "none" ], out => [ "eax", "edx", "none" ] },
450         emit      => '. imul%M %unop3',
451         outs      => [ "EAX", "EDX", "M" ],
452         ins       => [ "base", "index", "val_high", "val_low", "mem" ],
453         latency   => 5,
454         units     => [ "GP" ],
455         modified_flags => $status_flags
456 },
457
458 l_IMul => {
459         op_flags  => "C",
460         cmp_attr  => "return 1;",
461         arity     => 2
462 },
463
464 And => {
465         irn_flags => "R",
466         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
467         emit      => '. and%M %binop',
468         units     => [ "GP" ],
469         mode      => $mode_gp,
470         modified_flags => $status_flags
471 },
472
473 Or => {
474         irn_flags => "R",
475         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
476         emit      => '. or%M %binop',
477         units     => [ "GP" ],
478         mode      => $mode_gp,
479         modified_flags => $status_flags
480 },
481
482 Xor => {
483         irn_flags => "R",
484         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
485         emit      => '. xor%M %binop',
486         units     => [ "GP" ],
487         mode      => $mode_gp,
488         modified_flags => $status_flags
489 },
490
491 l_Xor => {
492         op_flags  => "C",
493         cmp_attr  => "return 1;",
494         arity     => 2,
495         modified_flags => $status_flags
496 },
497
498 # not commutative operations
499
500 Sub => {
501         irn_flags => "R",
502         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
503         emit      => '. sub%M %binop',
504         units     => [ "GP" ],
505         mode      => $mode_gp,
506         modified_flags => $status_flags
507 },
508
509 Sbb => {
510         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3 !in_r4" ] },
511         emit      => '. sbb%M %binop',
512         units     => [ "GP" ],
513         mode      => $mode_gp,
514         modified_flags => $status_flags
515 },
516
517 Sub64Bit => {
518         irn_flags => "R",
519         arity     => 4,
520         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
521         emit      => '
522 . movl %S0, %D0
523 . movl %S1, %D1
524 . subl %S2, %D0
525 . sbbl %S3, %D1
526 ',
527         outs      => [ "low_res", "high_res" ],
528         units     => [ "GP" ],
529         modified_flags => $status_flags
530 },
531
532 l_Sub => {
533         irn_flags => "R",
534         cmp_attr  => "return 1;",
535         arity     => 2,
536 },
537
538 l_Sbb => {
539         cmp_attr  => "return 1;",
540         arity     => 2,
541 },
542
543 IDiv => {
544         op_flags  => "F|L",
545         state     => "exc_pinned",
546         reg_req   => { in => [ "gp", "gp", "eax", "edx", "gp", "none" ], out => [ "eax", "edx", "none" ] },
547         attr      => "ia32_op_flavour_t dm_flav",
548         init_attr => "attr->data.op_flav = dm_flav;",
549         emit      => ". idiv%M %unop4",
550         outs      => [ "div_res", "mod_res", "M" ],
551         latency   => 25,
552         units     => [ "GP" ],
553         modified_flags => $status_flags
554 },
555
556 Div => {
557         op_flags  => "F|L",
558         state     => "exc_pinned",
559         reg_req   => { in => [ "gp", "gp", "eax", "edx", "gp", "none" ], out => [ "eax", "edx", "none" ] },
560         attr      => "ia32_op_flavour_t dm_flav",
561         init_attr => "attr->data.op_flav = dm_flav;",
562         emit      => ". div%M %unop4",
563         outs      => [ "div_res", "mod_res", "M" ],
564         latency   => 25,
565         units     => [ "GP" ],
566         modified_flags => $status_flags
567 },
568
569 Shl => {
570         irn_flags => "R",
571         # "in_r3" would be enough as out requirement, but the register allocator
572         # does strange things then and doesn't respect the constraint for in4
573         # if the same value is attached to in3 and in4 (if you have "i << i" in C)
574         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
575         ins       => [ "base", "index", "left", "right", "mem" ],
576         emit      => '. shl%M %binop',
577         units     => [ "GP" ],
578         mode      => $mode_gp,
579         modified_flags => $status_flags
580 },
581
582 l_Shl => {
583         cmp_attr  => "return 1;",
584         arity     => 2
585 },
586
587 ShlD => {
588         irn_flags => "R",
589         # Out requirements is: different from all in
590         # This is because, out must be different from LowPart and ShiftCount.
591         # We could say "!ecx !in_r4" but it can occur, that all values live through
592         # this Shift and the only value dying is the ShiftCount. Then there would be
593         # a register missing, as result must not be ecx and all other registers are
594         # occupied. What we should write is "!in_r4 !in_r5", but this is not
595         # supported (and probably never will). So we create artificial interferences
596         # of the result with all inputs, so the spiller can always assure a free
597         # register.
598         reg_req   => { in => [ "gp", "gp", "gp", "gp", "ecx", "none" ], out => [ "!in" ] },
599         emit      =>
600 '
601 if (get_ia32_immop_type(node) == ia32_ImmNone) {
602         if (get_ia32_op_type(node) == ia32_AddrModeD) {
603                 . shld%M %%cl, %S3, %AM
604         } else {
605                 . shld%M %%cl, %S3, %S2
606         }
607 } else {
608         if (get_ia32_op_type(node) == ia32_AddrModeD) {
609                 . shld%M %C, %S3, %AM
610         } else {
611                 . shld%M %C, %S3, %S2
612         }
613 }
614 ',
615         latency   => 6,
616         units     => [ "GP" ],
617         mode      => $mode_gp,
618         modified_flags => $status_flags
619 },
620
621 l_ShlD => {
622         cmp_attr  => "return 1;",
623         arity     => 3,
624 },
625
626 Shr => {
627         irn_flags => "R",
628         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
629         emit      => '. shr%M %binop',
630         units     => [ "GP" ],
631         mode      => $mode_gp,
632         modified_flags => $status_flags
633 },
634
635 l_Shr => {
636         cmp_attr  => "return 1;",
637         arity     => 2
638 },
639
640 ShrD => {
641         irn_flags => "R",
642         # Out requirements is: different from all in
643         # This is because, out must be different from LowPart and ShiftCount.
644         # We could say "!ecx !in_r4" but it can occur, that all values live through
645         # this Shift and the only value dying is the ShiftCount. Then there would be a
646         # register missing, as result must not be ecx and all other registers are
647         # occupied. What we should write is "!in_r4 !in_r5", but this is not supported
648         # (and probably never will). So we create artificial interferences of the result
649         # with all inputs, so the spiller can always assure a free register.
650         reg_req   => { in => [ "gp", "gp", "gp", "gp", "ecx", "none" ], out => [ "!in" ] },
651         emit      => '
652 if (get_ia32_immop_type(node) == ia32_ImmNone) {
653         if (get_ia32_op_type(node) == ia32_AddrModeD) {
654                 . shrd%M %%cl, %S3, %AM
655         } else {
656                 . shrd%M %%cl, %S3, %S2
657         }
658 } else {
659         if (get_ia32_op_type(node) == ia32_AddrModeD) {
660                 . shrd%M %C, %S3, %AM
661         } else {
662                 . shrd%M %C, %S3, %S2
663         }
664 }
665 ',
666         latency   => 6,
667         units     => [ "GP" ],
668         mode      => $mode_gp,
669         modified_flags => $status_flags
670 },
671
672 l_ShrD => {
673         cmp_attr  => "return 1;",
674         arity     => 3
675 },
676
677 Sar => {
678         irn_flags => "R",
679         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
680         emit      => '. sar%M %binop',
681         units     => [ "GP" ],
682         mode      => $mode_gp,
683         modified_flags => $status_flags
684 },
685
686 l_Sar => {
687         cmp_attr  => "return 1;",
688         arity     => 2
689 },
690
691 Ror => {
692         irn_flags => "R",
693         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
694         emit      => '. ror%M %binop',
695         units     => [ "GP" ],
696         mode      => $mode_gp,
697         modified_flags => $status_flags
698 },
699
700 Rol => {
701         irn_flags => "R",
702         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
703         emit      => '. rol%M %binop',
704         units     => [ "GP" ],
705         mode      => $mode_gp,
706         modified_flags => $status_flags
707 },
708
709 # unary operations
710
711 Neg => {
712         irn_flags => "R",
713         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
714         emit      => '. neg%M %unop2',
715         ins       => [ "base", "index", "val", "mem" ],
716         units     => [ "GP" ],
717         mode      => $mode_gp,
718         modified_flags => $status_flags
719 },
720
721 Minus64Bit => {
722         irn_flags => "R",
723         reg_req   => { in => [ "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
724         emit      => '
725 . movl %S0, %D0
726 . movl %S0, %D1
727 . subl %S1, %D0
728 . sbbl %S2, %D1
729 ',
730         outs      => [ "low_res", "high_res" ],
731         units     => [ "GP" ],
732         modified_flags => $status_flags
733 },
734
735
736 l_Neg => {
737         cmp_attr  => "return 1;",
738         arity     => 1,
739 },
740
741 Inc => {
742         irn_flags => "R",
743         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
744         emit      => '. inc%M %unop2',
745         units     => [ "GP" ],
746         mode      => $mode_gp,
747         modified_flags => [ "OF", "SF", "ZF", "AF", "PF" ]
748 },
749
750 Dec => {
751         irn_flags => "R",
752         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
753         emit      => '. dec%M %unop2',
754         units     => [ "GP" ],
755         mode      => $mode_gp,
756         modified_flags => [ "OF", "SF", "ZF", "AF", "PF" ]
757 },
758
759 Not => {
760         irn_flags => "R",
761         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
762         ins       => [ "base", "index", "val", "mem" ],
763         emit      => '. not%M %unop2',
764         units     => [ "GP" ],
765         mode      => $mode_gp,
766         modified_flags => []
767 },
768
769 # other operations
770
771 CondJmp => {
772         state     => "pinned",
773         op_flags  => "L|X|Y",
774         reg_req   => { in  => [ "gp", "gp", "gp", "gp", "none" ],
775                        out => [ "none", "none"] },
776         ins       => [ "base", "index", "left", "right", "mem" ],
777         outs      => [ "false", "true" ],
778         attr      => "long pnc",
779         init_attr => "attr->pn_code = pnc;",
780         latency   => 3,
781         units     => [ "BRANCH" ],
782 },
783
784 TestJmp => {
785         state     => "pinned",
786         op_flags  => "L|X|Y",
787         reg_req   => { in  => [ "gp", "gp", "gp", "gp", "none" ],
788                        out => [ "none", "none" ] },
789         ins       => [ "base", "index", "left", "right", "mem" ],
790         outs      => [ "false", "true" ],
791         attr      => "long pnc",
792         init_attr => "attr->pn_code = pnc;",
793         latency   => 3,
794         units     => [ "BRANCH" ],
795 },
796
797 CJmpAM => {
798         state     => "pinned",
799         op_flags  => "L|X|Y",
800         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "none", "none" ] },
801         outs      => [ "false", "true" ],
802         units     => [ "BRANCH" ],
803 },
804
805 CJmp => {
806         state     => "pinned",
807         op_flags  => "L|X|Y",
808         reg_req   => { in => [ "gp", "gp" ] },
809         units     => [ "BRANCH" ],
810 },
811
812 SwitchJmp => {
813         state     => "pinned",
814         op_flags  => "L|X|Y",
815         reg_req   => { in => [ "gp" ], out => [ "none" ] },
816         latency   => 3,
817         units     => [ "BRANCH" ],
818         mode      => "mode_T",
819 },
820
821 Const => {
822         op_flags  => "c",
823         irn_flags => "R",
824         reg_req   => { out => [ "gp" ] },
825         units     => [ "GP" ],
826         mode      => $mode_gp,
827 },
828
829 Unknown_GP => {
830         state     => "pinned",
831         op_flags  => "c",
832         irn_flags => "I",
833         reg_req   => { out => [ "gp_UKNWN" ] },
834         units     => [],
835         emit      => "",
836         mode      => $mode_gp
837 },
838
839 Unknown_VFP => {
840         state     => "pinned",
841         op_flags  => "c",
842         irn_flags => "I",
843         reg_req   => { out => [ "vfp_UKNWN" ] },
844         units     => [],
845         emit      => "",
846         mode      => "mode_E",
847         attr_type => "ia32_x87_attr_t",
848 },
849
850 Unknown_XMM => {
851         state     => "pinned",
852         op_flags  => "c",
853         irn_flags => "I",
854         reg_req   => { out => [ "xmm_UKNWN" ] },
855         units     => [],
856         emit      => "",
857         mode      => "mode_E"
858 },
859
860 NoReg_GP => {
861         state     => "pinned",
862         op_flags  => "c",
863         irn_flags => "I",
864         reg_req   => { out => [ "gp_NOREG" ] },
865         units     => [],
866         emit      => "",
867         mode      => $mode_gp
868 },
869
870 NoReg_VFP => {
871         state     => "pinned",
872         op_flags  => "c",
873         irn_flags => "I",
874         reg_req   => { out => [ "vfp_NOREG" ] },
875         units     => [],
876         emit      => "",
877         mode      => "mode_E",
878         attr_type => "ia32_x87_attr_t",
879 },
880
881 NoReg_XMM => {
882         state     => "pinned",
883         op_flags  => "c",
884         irn_flags => "I",
885         reg_req   => { out => [ "xmm_NOREG" ] },
886         units     => [],
887         emit      => "",
888         mode      => "mode_E"
889 },
890
891 ChangeCW => {
892         state     => "pinned",
893         op_flags  => "c",
894         irn_flags => "I",
895         reg_req   => { out => [ "fp_cw" ] },
896         mode      => $mode_fpcw,
897         latency   => 3,
898         units     => [ "GP" ],
899         modified_flags => $fpcw_flags
900 },
901
902 FldCW => {
903         op_flags  => "L|F",
904         state     => "pinned",
905         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "fp_cw" ] },
906         latency   => 5,
907         emit      => ". fldcw %AM",
908         mode      => $mode_fpcw,
909         units     => [ "GP" ],
910         modified_flags => $fpcw_flags
911 },
912
913 FnstCW => {
914         op_flags  => "L|F",
915         state     => "pinned",
916         reg_req   => { in => [ "gp", "gp", "fp_cw", "none" ], out => [ "none" ] },
917         latency   => 5,
918         emit      => ". fnstcw %AM",
919         mode      => "mode_M",
920         units     => [ "GP" ],
921 },
922
923 Cltd => {
924         # we should not rematrialize this node. It produces 2 results and has
925         # very strict constrains
926         reg_req   => { in => [ "eax" ], out => [ "edx" ] },
927         ins       => [ "val" ],
928         emit      => '. cltd',
929         mode      => $mode_gp,
930         units     => [ "GP" ],
931 },
932
933 # Load / Store
934 #
935 # Note that we add additional latency values depending on address mode, so a
936 # lateny of 0 for load is correct
937
938 Load => {
939         op_flags  => "L|F",
940         state     => "exc_pinned",
941         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "gp", "none" ] },
942         latency   => 0,
943         emit      => ". mov%SE%ME%.l %AM, %D0",
944         outs      => [ "res", "M" ],
945         units     => [ "GP" ],
946 },
947
948 l_Load => {
949         op_flags  => "L|F",
950         cmp_attr  => "return 1;",
951         outs      => [ "res", "M" ],
952         arity     => 2,
953 },
954
955 l_Store => {
956         op_flags  => "L|F",
957         cmp_attr  => "return 1;",
958         state     => "exc_pinned",
959         arity     => 3,
960         mode      => "mode_M",
961 },
962
963 Store => {
964         op_flags  => "L|F",
965         state     => "exc_pinned",
966         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "none" ] },
967         emit      => '. mov%M %binop',
968         latency   => 2,
969         units     => [ "GP" ],
970         mode      => "mode_M",
971 },
972
973 Store8Bit => {
974         op_flags  => "L|F",
975         state     => "exc_pinned",
976         reg_req   => { in => [ "gp", "gp", "eax ebx ecx edx", "none" ], out => ["none" ] },
977         emit      => '. mov%M %binop',
978         latency   => 2,
979         units     => [ "GP" ],
980         mode      => "mode_M",
981 },
982
983 Lea => {
984         irn_flags => "R",
985         reg_req   => { in => [ "gp", "gp" ], out => [ "in_r1" ] },
986         emit      => '. leal %AM, %D0',
987         latency   => 2,
988         units     => [ "GP" ],
989         mode      => $mode_gp,
990         modified_flags => [],
991 },
992
993 Push => {
994         reg_req   => { in => [ "gp", "gp", "gp", "esp", "none" ], out => [ "esp", "none" ] },
995         emit      => '. push%M %unop2',
996         ins       => [ "base", "index", "val", "stack", "mem" ],
997         outs      => [ "stack:I|S", "M" ],
998         latency   => 2,
999         units     => [ "GP" ],
1000         modified_flags => [],
1001 },
1002
1003 Pop => {
1004         reg_req   => { in => [ "gp", "gp", "esp", "none" ], out => [ "esp", "gp", "none" ] },
1005         emit      => '. pop%M %DAM1',
1006         outs      => [ "stack:I|S", "res", "M" ],
1007         ins       => [ "base", "index", "stack", "mem" ],
1008         latency   => 3, # Pop is more expensive than Push on Athlon
1009         units     => [ "GP" ],
1010         modified_flags => [],
1011 },
1012
1013 Enter => {
1014         reg_req   => { in => [ "esp" ], out => [ "ebp", "esp", "none" ] },
1015         emit      => '. enter',
1016         outs      => [ "frame:I", "stack:I|S", "M" ],
1017         latency   => 15,
1018         units     => [ "GP" ],
1019 },
1020
1021 Leave => {
1022         reg_req   => { in => [ "esp", "ebp" ], out => [ "ebp", "esp" ] },
1023         emit      => '. leave',
1024         outs      => [ "frame:I", "stack:I|S" ],
1025         latency   => 3,
1026         units     => [ "GP" ],
1027 },
1028
1029 AddSP => {
1030         irn_flags => "I",
1031         reg_req   => { in => [ "gp", "gp", "esp", "gp", "none" ], out => [ "in_r3", "none" ] },
1032         emit      => '. addl %binop',
1033         outs      => [ "stack:S", "M" ],
1034         units     => [ "GP" ],
1035         modified_flags => $status_flags
1036 },
1037
1038 SubSP => {
1039         irn_flags => "I",
1040         reg_req   => { in => [ "gp", "gp", "esp", "gp", "none" ], out => [ "in_r3", "none" ] },
1041         emit      => '. subl %binop',
1042         outs      => [ "stack:S", "M" ],
1043         units     => [ "GP" ],
1044         modified_flags => $status_flags
1045 },
1046
1047 LdTls => {
1048         irn_flags => "R",
1049         reg_req   => { out => [ "gp" ] },
1050         units     => [ "GP" ],
1051 },
1052
1053 # the int instruction
1054 int => {
1055         reg_req   => { in => [ "none" ], out => [ "none" ] },
1056         mode      => "mode_M",
1057         attr      => "tarval *tv",
1058         init_attr => "\tset_ia32_Immop_tarval(res, tv);",
1059         emit      => '. int %C',
1060         units     => [ "GP" ],
1061         cmp_attr  => "return 1;",
1062 },
1063
1064
1065 #-----------------------------------------------------------------------------#
1066 #   _____ _____ ______    __ _             _                     _            #
1067 #  / ____/ ____|  ____|  / _| |           | |                   | |           #
1068 # | (___| (___ | |__    | |_| | ___   __ _| |_   _ __   ___   __| | ___  ___  #
1069 #  \___ \\___ \|  __|   |  _| |/ _ \ / _` | __| | '_ \ / _ \ / _` |/ _ \/ __| #
1070 #  ____) |___) | |____  | | | | (_) | (_| | |_  | | | | (_) | (_| |  __/\__ \ #
1071 # |_____/_____/|______| |_| |_|\___/ \__,_|\__| |_| |_|\___/ \__,_|\___||___/ #
1072 #-----------------------------------------------------------------------------#
1073
1074 # commutative operations
1075
1076 xAdd => {
1077         irn_flags => "R",
1078         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1079         emit      => '. add%XXM %binop',
1080         latency   => 4,
1081         units     => [ "SSE" ],
1082         mode      => "mode_E",
1083 },
1084
1085 xMul => {
1086         irn_flags => "R",
1087         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1088         emit      => '. mul%XXM %binop',
1089         latency   => 4,
1090         units     => [ "SSE" ],
1091         mode      => "mode_E",
1092 },
1093
1094 xMax => {
1095         irn_flags => "R",
1096         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1097         emit      => '. max%XXM %binop',
1098         latency   => 2,
1099         units     => [ "SSE" ],
1100         mode      => "mode_E",
1101 },
1102
1103 xMin => {
1104         irn_flags => "R",
1105         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1106         emit      => '. min%XXM %binop',
1107         latency   => 2,
1108         units     => [ "SSE" ],
1109         mode      => "mode_E",
1110 },
1111
1112 xAnd => {
1113         irn_flags => "R",
1114         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1115         emit      => '. andp%XSD %binop',
1116         latency   => 3,
1117         units     => [ "SSE" ],
1118         mode      => "mode_E",
1119 },
1120
1121 xOr => {
1122         irn_flags => "R",
1123         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1124         emit      => '. orp%XSD %binop',
1125         units     => [ "SSE" ],
1126         mode      => "mode_E",
1127 },
1128
1129 xXor => {
1130         irn_flags => "R",
1131         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1132         emit      => '. xorp%XSD %binop',
1133         latency   => 3,
1134         units     => [ "SSE" ],
1135         mode      => "mode_E",
1136 },
1137
1138 # not commutative operations
1139
1140 xAndNot => {
1141         irn_flags => "R",
1142         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4" ] },
1143         emit      => '. andnp%XSD %binop',
1144         latency   => 3,
1145         units     => [ "SSE" ],
1146         mode      => "mode_E",
1147 },
1148
1149 xSub => {
1150         irn_flags => "R",
1151         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1152         emit      => '. sub%XXM %binop',
1153         latency   => 4,
1154         units     => [ "SSE" ],
1155         mode      => "mode_E",
1156 },
1157
1158 xDiv => {
1159         irn_flags => "R",
1160         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4", "none" ] },
1161         outs      => [ "res", "M" ],
1162         emit      => '. div%XXM %binop',
1163         latency   => 16,
1164         units     => [ "SSE" ],
1165 },
1166
1167 # other operations
1168
1169 xCmp => {
1170         irn_flags => "R",
1171         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4" ] },
1172         latency   => 3,
1173         units     => [ "SSE" ],
1174         mode      => "mode_E",
1175 },
1176
1177 xCondJmp => {
1178         state     => "pinned",
1179         op_flags  => "L|X|Y",
1180         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "none", "none" ] },
1181         outs      => [ "false", "true" ],
1182         latency   => 5,
1183         units     => [ "SSE" ],
1184 },
1185
1186 xConst => {
1187         op_flags  => "c",
1188         irn_flags => "R",
1189         reg_req   => { out => [ "xmm" ] },
1190         emit      => '. mov%XXM %C, %D0',
1191         latency   => 2,
1192         units     => [ "SSE" ],
1193         mode      => "mode_E",
1194 },
1195
1196 # Load / Store
1197
1198 xLoad => {
1199         op_flags  => "L|F",
1200         state     => "exc_pinned",
1201         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "xmm", "none" ] },
1202         emit      => '. mov%XXM %AM, %D0',
1203         outs      => [ "res", "M" ],
1204         latency   => 2,
1205         units     => [ "SSE" ],
1206 },
1207
1208 xStore => {
1209         op_flags => "L|F",
1210         state    => "exc_pinned",
1211         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
1212         emit     => '. mov%XXM %binop',
1213         latency  => 2,
1214         units    => [ "SSE" ],
1215         mode     => "mode_M",
1216 },
1217
1218 xStoreSimple => {
1219         op_flags => "L|F",
1220         state    => "exc_pinned",
1221         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
1222         ins      => [ "base", "index", "val", "mem" ],
1223         emit     => '. mov%XXM %S2, %AM',
1224         latency  => 2,
1225         units    => [ "SSE" ],
1226         mode     => "mode_M",
1227 },
1228
1229 CvtSI2SS => {
1230         op_flags => "L|F",
1231         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm" ] },
1232         emit     => '. cvtsi2ss %D0, %AM',
1233         latency  => 2,
1234         units    => [ "SSE" ],
1235         mode     => $mode_xmm
1236 },
1237
1238 CvtSI2SD => {
1239         op_flags => "L|F",
1240         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm" ] },
1241         emit     => '. cvtsi2sd %unop2',
1242         latency  => 2,
1243         units    => [ "SSE" ],
1244         mode     => $mode_xmm
1245 },
1246
1247
1248 l_X87toSSE => {
1249         op_flags => "L|F",
1250         cmp_attr => "return 1;",
1251         arity    => 3,
1252 },
1253
1254 l_SSEtoX87 => {
1255         op_flags => "L|F",
1256         cmp_attr => "return 1;",
1257         arity    => 3,
1258 },
1259
1260 GetST0 => {
1261         op_flags => "L|F",
1262         irn_flags => "I",
1263         state    => "pinned",
1264         reg_req  => { in => [ "gp", "gp", "none" ] },
1265         emit     => '. fstp%XM %AM',
1266         latency  => 4,
1267         units    => [ "SSE" ],
1268         mode     => "mode_M",
1269 },
1270
1271 SetST0 => {
1272         op_flags => "L|F",
1273         irn_flags => "I",
1274         state    => "pinned",
1275         reg_req  => { in => [ "gp", "gp", "none" ], out => [ "vf0", "none" ] },
1276         ins      => [ "base", "index", "mem" ],
1277         emit     => '. fld%XM %AM',
1278         outs     => [ "res", "M" ],
1279         latency  => 2,
1280         units     => [ "SSE" ],
1281 },
1282
1283 # CopyB
1284
1285 CopyB => {
1286         op_flags => "F|H",
1287         state    => "pinned",
1288         reg_req  => { in => [ "edi", "esi", "ecx", "none" ], out => [ "edi", "esi", "ecx", "none" ] },
1289         outs     => [ "DST", "SRC", "CNT", "M" ],
1290         units    => [ "GP" ],
1291         modified_flags => [ "DF" ]
1292 },
1293
1294 CopyB_i => {
1295         op_flags => "F|H",
1296         state    => "pinned",
1297         reg_req  => { in => [ "edi", "esi", "none" ], out => [  "edi", "esi", "none" ] },
1298         outs     => [ "DST", "SRC", "M" ],
1299         units    => [ "GP" ],
1300         modified_flags => [ "DF" ]
1301 },
1302
1303 # Conversions
1304
1305 Conv_I2I => {
1306         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3", "none" ] },
1307         units    => [ "GP" ],
1308         ins      => [ "base", "index", "val", "mem" ],
1309         mode     => $mode_gp,
1310         modified_flags => $status_flags
1311 },
1312
1313 Conv_I2I8Bit => {
1314         reg_req  => { in => [ "gp", "gp", "eax ebx ecx edx", "none" ], out => [ "in_r3", "none" ] },
1315         ins      => [ "base", "index", "val", "mem" ],
1316         units    => [ "GP" ],
1317         mode     => $mode_gp,
1318         modified_flags => $status_flags
1319 },
1320
1321 Conv_I2FP => {
1322         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm", "none" ] },
1323         latency  => 10,
1324         units    => [ "SSE" ],
1325         mode     => "mode_E",
1326 },
1327
1328 Conv_FP2I => {
1329         reg_req  => { in => [ "gp", "gp", "xmm", "none" ], out => [ "gp", "none" ] },
1330         latency  => 10,
1331         units    => [ "SSE" ],
1332         mode     => $mode_gp,
1333 },
1334
1335 Conv_FP2FP => {
1336         reg_req  => { in => [ "gp", "gp", "xmm", "none" ], out => [ "xmm", "none" ] },
1337         latency  => 8,
1338         units    => [ "SSE" ],
1339         mode     => "mode_E",
1340 },
1341
1342 CmpCMov => {
1343         irn_flags => "R",
1344         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "in_r4" ] },
1345         ins       => [ "cmp_left", "cmp_right", "val_true", "val_false" ],
1346         attr      => "pn_Cmp pn_code",
1347         init_attr => "attr->pn_code = pn_code;",
1348         latency   => 2,
1349         units     => [ "GP" ],
1350         mode      => $mode_gp,
1351 },
1352
1353 xCmpCMov => {
1354         irn_flags => "R",
1355         reg_req   => { in => [ "xmm", "xmm", "gp", "gp" ], out => [ "in_r4" ] },
1356         latency   => 5,
1357         units     => [ "SSE" ],
1358         mode      => $mode_gp,
1359 },
1360
1361 vfCmpCMov => {
1362         irn_flags => "R",
1363         reg_req   => { in => [ "vfp", "vfp", "gp", "gp" ], out => [ "in_r4" ] },
1364         latency   => 10,
1365         units     => [ "VFP" ],
1366         mode      => $mode_gp,
1367         attr_type => "ia32_x87_attr_t",
1368 },
1369
1370 CmpSet => {
1371         irn_flags => "R",
1372         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "eax ebx ecx edx" ] },
1373         ins       => [ "base", "index", "cmp_left", "cmp_right", "mem" ],
1374         attr      => "pn_Cmp pn_code",
1375         init_attr => "attr->pn_code = pn_code;",
1376         latency   => 2,
1377         units     => [ "GP" ],
1378         mode      => $mode_gp,
1379 },
1380
1381 xCmpSet => {
1382         irn_flags => "R",
1383         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "eax ebx ecx edx" ] },
1384         latency   => 5,
1385         units     => [ "SSE" ],
1386         mode      => $mode_gp,
1387 },
1388
1389 vfCmpSet => {
1390         irn_flags => "R",
1391         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none" ], out => [ "eax ebx ecx edx" ] },
1392         latency   => 10,
1393         units     => [ "VFP" ],
1394         mode      => $mode_gp,
1395         attr_type => "ia32_x87_attr_t",
1396 },
1397
1398 vfCMov => {
1399         irn_flags => "R",
1400         reg_req   => { in => [ "vfp", "vfp", "vfp", "vfp" ], out => [ "vfp" ] },
1401         latency   => 10,
1402         units     => [ "VFP" ],
1403         mode      => "mode_E",
1404         attr_type => "ia32_x87_attr_t",
1405 },
1406
1407 #----------------------------------------------------------#
1408 #        _      _               _    __ _             _    #
1409 #       (_)    | |             | |  / _| |           | |   #
1410 # __   ___ _ __| |_ _   _  __ _| | | |_| | ___   __ _| |_  #
1411 # \ \ / / | '__| __| | | |/ _` | | |  _| |/ _ \ / _` | __| #
1412 #  \ V /| | |  | |_| |_| | (_| | | | | | | (_) | (_| | |_  #
1413 #   \_/ |_|_|   \__|\__,_|\__,_|_| |_| |_|\___/ \__,_|\__| #
1414 #                 | |                                      #
1415 #  _ __   ___   __| | ___  ___                             #
1416 # | '_ \ / _ \ / _` |/ _ \/ __|                            #
1417 # | | | | (_) | (_| |  __/\__ \                            #
1418 # |_| |_|\___/ \__,_|\___||___/                            #
1419 #----------------------------------------------------------#
1420
1421 vfadd => {
1422         irn_flags => "R",
1423         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1424         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1425         latency   => 4,
1426         units     => [ "VFP" ],
1427         mode      => "mode_E",
1428         attr_type => "ia32_x87_attr_t",
1429 },
1430
1431 vfmul => {
1432         irn_flags => "R",
1433         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1434         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1435         latency   => 4,
1436         units     => [ "VFP" ],
1437         mode      => "mode_E",
1438         attr_type => "ia32_x87_attr_t",
1439 },
1440
1441 l_vfmul => {
1442         op_flags  => "C",
1443         cmp_attr  => "return 1;",
1444         arity     => 2,
1445 },
1446
1447 vfsub => {
1448         irn_flags => "R",
1449         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1450         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1451         latency   => 4,
1452         units     => [ "VFP" ],
1453         mode      => "mode_E",
1454         attr_type => "ia32_x87_attr_t",
1455 },
1456
1457 l_vfsub => {
1458         cmp_attr  => "return 1;",
1459         arity     => 2,
1460 },
1461
1462 vfdiv => {
1463         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp", "none" ] },
1464         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1465         outs      => [ "res", "M" ],
1466         latency   => 20,
1467         units     => [ "VFP" ],
1468         attr_type => "ia32_x87_attr_t",
1469 },
1470
1471 l_vfdiv => {
1472         cmp_attr  => "return 1;",
1473         outs      => [ "res", "M" ],
1474         arity     => 2,
1475 },
1476
1477 vfprem => {
1478         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1479         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1480         latency   => 20,
1481         units     => [ "VFP" ],
1482         mode      => "mode_E",
1483         attr_type => "ia32_x87_attr_t",
1484 },
1485
1486 l_vfprem => {
1487         cmp_attr  => "return 1;",
1488         arity     => 2,
1489 },
1490
1491 vfabs => {
1492         irn_flags => "R",
1493         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1494         ins       => [ "value" ],
1495         latency   => 2,
1496         units     => [ "VFP" ],
1497         mode      => "mode_E",
1498         attr_type => "ia32_x87_attr_t",
1499 },
1500
1501 vfchs => {
1502         irn_flags => "R",
1503         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1504         ins       => [ "value" ],
1505         latency   => 2,
1506         units     => [ "VFP" ],
1507         mode      => "mode_E",
1508         attr_type => "ia32_x87_attr_t",
1509 },
1510
1511 # virtual Load and Store
1512
1513 vfld => {
1514         op_flags  => "L|F",
1515         state     => "exc_pinned",
1516         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "vfp", "none" ] },
1517         ins       => [ "base", "index", "mem" ],
1518         outs      => [ "res", "M" ],
1519         attr      => "ir_mode *store_mode",
1520         init_attr => "attr->attr.ls_mode = store_mode;",
1521         latency   => 2,
1522         units     => [ "VFP" ],
1523         attr_type => "ia32_x87_attr_t",
1524 },
1525
1526 vfst => {
1527         op_flags  => "L|F",
1528         state     => "exc_pinned",
1529         reg_req   => { in => [ "gp", "gp", "vfp", "none" ] },
1530         ins       => [ "base", "index", "val", "mem" ],
1531         attr      => "ir_mode *store_mode",
1532         init_attr => "attr->attr.ls_mode = store_mode;",
1533         latency   => 2,
1534         units     => [ "VFP" ],
1535         mode      => "mode_M",
1536         attr_type => "ia32_x87_attr_t",
1537 },
1538
1539 # Conversions
1540
1541 vfild => {
1542         state     => "exc_pinned",
1543         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "vfp", "none" ] },
1544         outs      => [ "res", "M" ],
1545         ins       => [ "base", "index", "mem" ],
1546         latency   => 4,
1547         units     => [ "VFP" ],
1548         attr_type => "ia32_x87_attr_t",
1549 },
1550
1551 l_vfild => {
1552         cmp_attr  => "return 1;",
1553         outs      => [ "res", "M" ],
1554         arity     => 2,
1555 },
1556
1557 vfist => {
1558         state     => "exc_pinned",
1559         reg_req   => { in => [ "gp", "gp", "vfp", "fpcw", "none" ] },
1560         ins       => [ "base", "index", "val", "fpcw", "mem" ],
1561         latency   => 4,
1562         units     => [ "VFP" ],
1563         mode      => "mode_M",
1564         attr_type => "ia32_x87_attr_t",
1565 },
1566
1567 l_vfist => {
1568         cmp_attr  => "return 1;",
1569         state     => "exc_pinned",
1570         arity     => 3,
1571         mode      => "mode_M",
1572 },
1573
1574
1575 # constants
1576
1577 vfldz => {
1578         irn_flags => "R",
1579         reg_req   => { out => [ "vfp" ] },
1580         latency   => 4,
1581         units     => [ "VFP" ],
1582         mode      => "mode_E",
1583         attr_type => "ia32_x87_attr_t",
1584 },
1585
1586 vfld1 => {
1587         irn_flags => "R",
1588         reg_req   => { out => [ "vfp" ] },
1589         latency   => 4,
1590         units     => [ "VFP" ],
1591         mode      => "mode_E",
1592         attr_type => "ia32_x87_attr_t",
1593 },
1594
1595 vfldpi => {
1596         irn_flags => "R",
1597         reg_req   => { out => [ "vfp" ] },
1598         latency   => 4,
1599         units     => [ "VFP" ],
1600         mode      => "mode_E",
1601         attr_type => "ia32_x87_attr_t",
1602 },
1603
1604 vfldln2 => {
1605         irn_flags => "R",
1606         reg_req   => { out => [ "vfp" ] },
1607         latency   => 4,
1608         units     => [ "VFP" ],
1609         mode      => "mode_E",
1610         attr_type => "ia32_x87_attr_t",
1611 },
1612
1613 vfldlg2 => {
1614         irn_flags => "R",
1615         reg_req   => { out => [ "vfp" ] },
1616         latency   => 4,
1617         units     => [ "VFP" ],
1618         mode      => "mode_E",
1619         attr_type => "ia32_x87_attr_t",
1620 },
1621
1622 vfldl2t => {
1623         irn_flags => "R",
1624         reg_req   => { out => [ "vfp" ] },
1625         latency   => 4,
1626         units     => [ "VFP" ],
1627         mode      => "mode_E",
1628         attr_type => "ia32_x87_attr_t",
1629 },
1630
1631 vfldl2e => {
1632         irn_flags => "R",
1633         reg_req   => { out => [ "vfp" ] },
1634         latency   => 4,
1635         units     => [ "VFP" ],
1636         mode      => "mode_E",
1637         attr_type => "ia32_x87_attr_t",
1638 },
1639
1640 vfConst => {
1641         op_flags  => "c",
1642         irn_flags => "R",
1643         reg_req   => { out => [ "vfp" ] },
1644         latency   => 3,
1645         units     => [ "VFP" ],
1646         mode      => "mode_E",
1647         attr_type => "ia32_x87_attr_t",
1648 },
1649
1650 # other
1651
1652 vfCondJmp => {
1653         state     => "pinned",
1654         op_flags  => "L|X|Y",
1655         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none" ], out => [ "none", "none", "eax" ] },
1656         outs      => [ "false", "true", "temp_reg_eax" ],
1657         latency   => 10,
1658         units     => [ "VFP" ],
1659         attr_type => "ia32_x87_attr_t",
1660 },
1661
1662 #------------------------------------------------------------------------#
1663 #       ___ _____    __ _             _                     _            #
1664 # __  _( _ )___  |  / _| | ___   __ _| |_   _ __   ___   __| | ___  ___  #
1665 # \ \/ / _ \  / /  | |_| |/ _ \ / _` | __| | '_ \ / _ \ / _` |/ _ \/ __| #
1666 #  >  < (_) |/ /   |  _| | (_) | (_| | |_  | | | | (_) | (_| |  __/\__ \ #
1667 # /_/\_\___//_/    |_| |_|\___/ \__,_|\__| |_| |_|\___/ \__,_|\___||___/ #
1668 #------------------------------------------------------------------------#
1669
1670 # Note: gas is strangely buggy: fdivrp and fdivp as well as fsubrp and fsubp
1671 #       are swapped, we work this around in the emitter...
1672
1673 fadd => {
1674         op_flags  => "R",
1675         rd_constructor => "NONE",
1676         reg_req   => { },
1677         emit      => '. fadd%XM %x87_binop',
1678         attr_type => "ia32_x87_attr_t",
1679 },
1680
1681 faddp => {
1682         op_flags  => "R",
1683         rd_constructor => "NONE",
1684         reg_req   => { },
1685         emit      => '. faddp %x87_binop',
1686         attr_type => "ia32_x87_attr_t",
1687 },
1688
1689 fmul => {
1690         op_flags  => "R",
1691         rd_constructor => "NONE",
1692         reg_req   => { },
1693         emit      => '. fmul%XM %x87_binop',
1694         attr_type => "ia32_x87_attr_t",
1695 },
1696
1697 fmulp => {
1698         op_flags  => "R",
1699         rd_constructor => "NONE",
1700         reg_req   => { },
1701         emit      => '. fmulp %x87_binop',,
1702         attr_type => "ia32_x87_attr_t",
1703 },
1704
1705 fsub => {
1706         op_flags  => "R",
1707         rd_constructor => "NONE",
1708         reg_req   => { },
1709         emit      => '. fsub%XM %x87_binop',
1710         attr_type => "ia32_x87_attr_t",
1711 },
1712
1713 fsubp => {
1714         op_flags  => "R",
1715         rd_constructor => "NONE",
1716         reg_req   => { },
1717 # see note about gas bugs
1718         emit      => '. fsubrp %x87_binop',
1719         attr_type => "ia32_x87_attr_t",
1720 },
1721
1722 fsubr => {
1723         op_flags  => "R",
1724         rd_constructor => "NONE",
1725         irn_flags => "R",
1726         reg_req   => { },
1727         emit      => '. fsubr%XM %x87_binop',
1728         attr_type => "ia32_x87_attr_t",
1729 },
1730
1731 fsubrp => {
1732         op_flags  => "R",
1733         rd_constructor => "NONE",
1734         irn_flags => "R",
1735         reg_req   => { },
1736 # see note about gas bugs
1737         emit      => '. fsubp %x87_binop',
1738         attr_type => "ia32_x87_attr_t",
1739 },
1740
1741 fprem => {
1742         op_flags  => "R",
1743         rd_constructor => "NONE",
1744         reg_req   => { },
1745         emit      => '. fprem1',
1746         attr_type => "ia32_x87_attr_t",
1747 },
1748
1749 # this node is just here, to keep the simulator running
1750 # we can omit this when a fprem simulation function exists
1751 fpremp => {
1752         op_flags  => "R",
1753         rd_constructor => "NONE",
1754         reg_req   => { },
1755         emit      => '. fprem1',
1756         attr_type => "ia32_x87_attr_t",
1757 },
1758
1759 fdiv => {
1760         op_flags  => "R",
1761         rd_constructor => "NONE",
1762         reg_req   => { },
1763         emit      => '. fdiv%XM %x87_binop',
1764         attr_type => "ia32_x87_attr_t",
1765 },
1766
1767 fdivp => {
1768         op_flags  => "R",
1769         rd_constructor => "NONE",
1770         reg_req   => { },
1771 # see note about gas bugs
1772         emit      => '. fdivrp %x87_binop',
1773         attr_type => "ia32_x87_attr_t",
1774 },
1775
1776 fdivr => {
1777         op_flags  => "R",
1778         rd_constructor => "NONE",
1779         reg_req   => { },
1780         emit      => '. fdivr%XM %x87_binop',
1781         attr_type => "ia32_x87_attr_t",
1782 },
1783
1784 fdivrp => {
1785         op_flags  => "R",
1786         rd_constructor => "NONE",
1787         reg_req   => { },
1788 # see note about gas bugs
1789         emit      => '. fdivp %x87_binop',
1790         attr_type => "ia32_x87_attr_t",
1791 },
1792
1793 fabs => {
1794         op_flags  => "R",
1795         rd_constructor => "NONE",
1796         reg_req   => { },
1797         emit      => '. fabs',
1798         attr_type => "ia32_x87_attr_t",
1799 },
1800
1801 fchs => {
1802         op_flags  => "R|K",
1803         rd_constructor => "NONE",
1804         reg_req   => { },
1805         emit      => '. fchs',
1806         attr_type => "ia32_x87_attr_t",
1807 },
1808
1809 # x87 Load and Store
1810
1811 fld => {
1812         rd_constructor => "NONE",
1813         op_flags  => "R|L|F",
1814         state     => "exc_pinned",
1815         reg_req   => { },
1816         emit      => '. fld%XM %AM',
1817         attr_type => "ia32_x87_attr_t",
1818 },
1819
1820 fst => {
1821         rd_constructor => "NONE",
1822         op_flags  => "R|L|F",
1823         state     => "exc_pinned",
1824         reg_req   => { },
1825         emit      => '. fst%XM %AM',
1826         mode      => "mode_M",
1827         attr_type => "ia32_x87_attr_t",
1828 },
1829
1830 fstp => {
1831         rd_constructor => "NONE",
1832         op_flags  => "R|L|F",
1833         state     => "exc_pinned",
1834         reg_req   => { },
1835         emit      => '. fstp%XM %AM',
1836         mode      => "mode_M",
1837         attr_type => "ia32_x87_attr_t",
1838 },
1839
1840 # Conversions
1841
1842 fild => {
1843         op_flags  => "R",
1844         rd_constructor => "NONE",
1845         reg_req   => { },
1846         emit      => '. fild%XM %AM',
1847         attr_type => "ia32_x87_attr_t",
1848 },
1849
1850 fist => {
1851         op_flags  => "R",
1852         state     => "exc_pinned",
1853         rd_constructor => "NONE",
1854         reg_req   => { },
1855         emit      => '. fist%XM %AM',
1856         mode      => "mode_M",
1857         attr_type => "ia32_x87_attr_t",
1858 },
1859
1860 fistp => {
1861         op_flags  => "R",
1862         state     => "exc_pinned",
1863         rd_constructor => "NONE",
1864         reg_req   => { },
1865         emit      => '. fistp%XM %AM',
1866         mode      => "mode_M",
1867         attr_type => "ia32_x87_attr_t",
1868 },
1869
1870 # constants
1871
1872 fldz => {
1873         op_flags  => "R|c|K",
1874         irn_flags  => "R",
1875         reg_req   => { },
1876         emit      => '. fldz',
1877         attr_type => "ia32_x87_attr_t",
1878 },
1879
1880 fld1 => {
1881         op_flags  => "R|c|K",
1882         irn_flags  => "R",
1883         reg_req   => { },
1884         emit      => '. fld1',
1885         attr_type => "ia32_x87_attr_t",
1886 },
1887
1888 fldpi => {
1889         op_flags  => "R|c|K",
1890         irn_flags  => "R",
1891         reg_req   => { },
1892         emit      => '. fldpi',
1893         attr_type => "ia32_x87_attr_t",
1894 },
1895
1896 fldln2 => {
1897         op_flags  => "R|c|K",
1898         irn_flags  => "R",
1899         reg_req   => { },
1900         emit      => '. fldln2',
1901         attr_type => "ia32_x87_attr_t",
1902 },
1903
1904 fldlg2 => {
1905         op_flags  => "R|c|K",
1906         irn_flags  => "R",
1907         reg_req   => { },
1908         emit      => '. fldlg2',
1909         attr_type => "ia32_x87_attr_t",
1910 },
1911
1912 fldl2t => {
1913         op_flags  => "R|c|K",
1914         irn_flags  => "R",
1915         reg_req   => { },
1916         emit      => '. fldll2t',
1917         attr_type => "ia32_x87_attr_t",
1918 },
1919
1920 fldl2e => {
1921         op_flags  => "R|c|K",
1922         irn_flags  => "R",
1923         reg_req   => { },
1924         emit      => '. fldl2e',
1925         attr_type => "ia32_x87_attr_t",
1926 },
1927
1928 # fxch, fpush, fpop
1929 # Note that it is NEVER allowed to do CSE on these nodes
1930 # Moreover, note the virtual register requierements!
1931
1932 fxch => {
1933         op_flags  => "R|K",
1934         reg_req   => { },
1935         cmp_attr  => "return 1;",
1936         emit      => '. fxch %X0',
1937         attr_type => "ia32_x87_attr_t",
1938 },
1939
1940 fpush => {
1941         op_flags  => "R|K",
1942         reg_req   => {},
1943         cmp_attr  => "return 1;",
1944         emit      => '. fld %X0',
1945         attr_type => "ia32_x87_attr_t",
1946 },
1947
1948 fpushCopy => {
1949         op_flags  => "R",
1950         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1951         cmp_attr  => "return 1;",
1952         emit      => '. fld %X0',
1953         attr_type => "ia32_x87_attr_t",
1954 },
1955
1956 fpop => {
1957         op_flags  => "R|K",
1958         reg_req   => { },
1959         cmp_attr  => "return 1;",
1960         emit      => '. fstp %X0',
1961         attr_type => "ia32_x87_attr_t",
1962 },
1963
1964 # compare
1965
1966 fcomJmp => {
1967         op_flags  => "L|X|Y",
1968         reg_req   => { },
1969         attr_type => "ia32_x87_attr_t",
1970 },
1971
1972 fcompJmp => {
1973         op_flags  => "L|X|Y",
1974         reg_req   => { },
1975         attr_type => "ia32_x87_attr_t",
1976 },
1977
1978 fcomppJmp => {
1979         op_flags  => "L|X|Y",
1980         reg_req   => { },
1981         attr_type => "ia32_x87_attr_t",
1982 },
1983
1984 fcomrJmp => {
1985         op_flags  => "L|X|Y",
1986         reg_req   => { },
1987         attr_type => "ia32_x87_attr_t",
1988 },
1989
1990 fcomrpJmp => {
1991         op_flags  => "L|X|Y",
1992         reg_req   => { },
1993         attr_type => "ia32_x87_attr_t",
1994 },
1995
1996 fcomrppJmp => {
1997         op_flags  => "L|X|Y",
1998         reg_req   => { },
1999         attr_type => "ia32_x87_attr_t",
2000 },
2001
2002
2003 # -------------------------------------------------------------------------------- #
2004 #  ____ ____  _____                  _                               _             #
2005 # / ___/ ___|| ____| __   _____  ___| |_ ___  _ __   _ __   ___   __| | ___  ___   #
2006 # \___ \___ \|  _|   \ \ / / _ \/ __| __/ _ \| '__| | '_ \ / _ \ / _` |/ _ \/ __|  #
2007 #  ___) |__) | |___   \ V /  __/ (__| || (_) | |    | | | | (_) | (_| |  __/\__ \  #
2008 # |____/____/|_____|   \_/ \___|\___|\__\___/|_|    |_| |_|\___/ \__,_|\___||___/  #
2009 #                                                                                  #
2010 # -------------------------------------------------------------------------------- #
2011
2012
2013 # Spilling and reloading of SSE registers, hardcoded, not generated #
2014
2015 xxLoad => {
2016         op_flags  => "L|F",
2017         state     => "exc_pinned",
2018         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "xmm", "none" ] },
2019         emit      => '. movdqu %D0, %AM',
2020         outs      => [ "res", "M" ],
2021         units     => [ "SSE" ],
2022 },
2023
2024 xxStore => {
2025         op_flags => "L|F",
2026         state    => "exc_pinned",
2027         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
2028         emit     => '. movdqu %binop',
2029         units    => [ "SSE" ],
2030         mode     => "mode_M",
2031 },
2032
2033 ); # end of %nodes
2034
2035 # Include the generated SIMD node specification written by the SIMD optimization
2036 $my_script_name = dirname($myname) . "/../ia32/ia32_simd_spec.pl";
2037 unless ($return = do $my_script_name) {
2038         warn "couldn't parse $my_script_name: $@" if $@;
2039         warn "couldn't do $my_script_name: $!"    unless defined $return;
2040         warn "couldn't run $my_script_name"       unless $return;
2041 }