fix fehler32 by removing this nearly pointless optimisation
[libfirm] / ir / be / ia32 / ia32_spec.pl
1 # Creation: 2005/10/19
2 # $Id$
3 # This is the specification for the ia32 assembler Firm-operations
4
5 use File::Basename;
6
7 $new_emit_syntax = 1;
8 my $myname = $0;
9
10 # the cpu architecture (ia32, ia64, mips, sparc, ppc, ...)
11 $arch = "ia32";
12
13 # The node description is done as a perl hash initializer with the
14 # following structure:
15 #
16 # %nodes = (
17 #
18 # <op-name> => {
19 #   op_flags  => "N|L|C|X|I|F|Y|H|c|K",
20 #   irn_flags => "R|N|I|S"
21 #   arity     => "0|1|2|3 ... |variable|dynamic|any",
22 #   state     => "floats|pinned|mem_pinned|exc_pinned",
23 #   args      => [
24 #                    { type => "type 1", name => "name 1" },
25 #                    { type => "type 2", name => "name 2" },
26 #                    ...
27 #                  ],
28 #   comment   => "any comment for constructor",
29 #   reg_req   => { in => [ "reg_class|register" ], out => [ "reg_class|register|in_rX" ] },
30 #   cmp_attr  => "c source code for comparing node attributes",
31 #   emit      => "emit code with templates",
32 #   attr      => "attitional attribute arguments for constructor"
33 #   init_attr => "emit attribute initialization template"
34 #   rd_constructor => "c source code which constructs an ir_node"
35 #   latency   => "latency of this operation (can be float)"
36 #   attr_type => "name of the attribute struct",
37 # },
38 #
39 # ... # (all nodes you need to describe)
40 #
41 # ); # close the %nodes initializer
42
43 # op_flags: flags for the operation, OPTIONAL (default is "N")
44 # the op_flags correspond to the firm irop_flags:
45 #   N   irop_flag_none
46 #   L   irop_flag_labeled
47 #   C   irop_flag_commutative
48 #   X   irop_flag_cfopcode
49 #   I   irop_flag_ip_cfopcode
50 #   F   irop_flag_fragile
51 #   Y   irop_flag_forking
52 #   H   irop_flag_highlevel
53 #   c   irop_flag_constlike
54 #   K   irop_flag_keep
55 #
56 # irn_flags: special node flags, OPTIONAL (default is 0)
57 # following irn_flags are supported:
58 #   R   rematerializeable
59 #   N   not spillable
60 #   I   ignore for register allocation
61 #   S   modifies stack pointer
62 #
63 # state: state of the operation, OPTIONAL (default is "floats")
64 #
65 # arity: arity of the operation, MUST NOT BE OMITTED
66 #
67 # args:  the OPTIONAL arguments of the node constructor (debug, irg and block
68 #        are always the first 3 arguments and are always autmatically
69 #        created)
70 #        If this key is missing the following arguments will be created:
71 #        for i = 1 .. arity: ir_node *op_i
72 #        ir_mode *mode
73 #
74 # outs:  if a node defines more than one output, the names of the projections
75 #        nodes having outs having automatically the mode mode_T
76 #        One can also annotate some flags for each out, additional to irn_flags.
77 #        They are separated from name with a colon ':', and concatenated by pipe '|'
78 #        Only I and S are available at the moment (same meaning as in irn_flags).
79 #        example: [ "frame:I", "stack:I|S", "M" ]
80 #
81 # comment: OPTIONAL comment for the node constructor
82 #
83 # rd_constructor: for every operation there will be a
84 #      new_rd_<arch>_<op-name> function with the arguments from above
85 #      which creates the ir_node corresponding to the defined operation
86 #      you can either put the complete source code of this function here
87 #
88 #      This key is OPTIONAL. If omitted, the following constructor will
89 #      be created:
90 #      if (!op_<arch>_<op-name>) assert(0);
91 #      for i = 1 to arity
92 #         set in[i] = op_i
93 #      done
94 #      res = new_ir_node(db, irg, block, op_<arch>_<op-name>, mode, arity, in)
95 #      return res
96 #
97 # NOTE: rd_constructor and args are only optional if and only if arity is 0,1,2 or 3
98 #
99 # latency: the latency of the operation, default is 1
100 #
101
102 # register types:
103 #   0 - no special type
104 #   1 - caller save (register must be saved by the caller of a function)
105 #   2 - callee save (register must be saved by the called function)
106 #   4 - ignore (do not assign this register)
107 #   8 - emitter can choose an arbitrary register of this class
108 #  16 - the register is a virtual one
109 #  32 - register represents a state
110 # NOTE: Last entry of each class is the largest Firm-Mode a register can hold
111 %reg_classes = (
112         gp => [
113                 { name => "eax", type => 1 },
114                 { name => "edx", type => 1 },
115                 { name => "ebx", type => 2 },
116                 { name => "ecx", type => 1 },
117                 { name => "esi", type => 2 },
118                 { name => "edi", type => 2 },
119                 { name => "ebp", type => 2 },
120                 { name => "esp", type => 4 },
121                 { name => "gp_NOREG", type => 4 | 8 | 16 }, # we need a dummy register for NoReg nodes
122                 { name => "gp_UKNWN", type => 4 | 8 | 16 },  # we need a dummy register for Unknown nodes
123                 { mode => "mode_Iu" }
124         ],
125         mmx => [
126                 { name => "mm0", type => 4 },
127                 { name => "mm1", type => 4 },
128                 { name => "mm2", type => 4 },
129                 { name => "mm3", type => 4 },
130                 { name => "mm4", type => 4 },
131                 { name => "mm5", type => 4 },
132                 { name => "mm6", type => 4 },
133                 { name => "mm7", type => 4 },
134                 { mode => "mode_E" }
135         ],
136         xmm => [
137                 { name => "xmm0", type => 1 },
138                 { name => "xmm1", type => 1 },
139                 { name => "xmm2", type => 1 },
140                 { name => "xmm3", type => 1 },
141                 { name => "xmm4", type => 1 },
142                 { name => "xmm5", type => 1 },
143                 { name => "xmm6", type => 1 },
144                 { name => "xmm7", type => 1 },
145                 { name => "xmm_NOREG", type => 4 | 16 },     # we need a dummy register for NoReg nodes
146                 { name => "xmm_UKNWN", type => 4 | 8 | 16},  # we need a dummy register for Unknown nodes
147                 { mode => "mode_E" }
148         ],
149         vfp => [
150                 { name => "vf0", type => 1 | 16 },
151                 { name => "vf1", type => 1 | 16 },
152                 { name => "vf2", type => 1 | 16 },
153                 { name => "vf3", type => 1 | 16 },
154                 { name => "vf4", type => 1 | 16 },
155                 { name => "vf5", type => 1 | 16 },
156                 { name => "vf6", type => 1 | 16 },
157                 { name => "vf7", type => 1 | 16 },
158                 { name => "vfp_NOREG", type => 4 | 8 | 16 }, # we need a dummy register for NoReg nodes
159                 { name => "vfp_UKNWN", type => 4 | 8 | 16 },  # we need a dummy register for Unknown nodes
160                 { mode => "mode_E" }
161         ],
162         st => [
163                 { name => "st0", realname => "st",    type => 4 },
164                 { name => "st1", realname => "st(1)", type => 4 },
165                 { name => "st2", realname => "st(2)", type => 4 },
166                 { name => "st3", realname => "st(3)", type => 4 },
167                 { name => "st4", realname => "st(4)", type => 4 },
168                 { name => "st5", realname => "st(5)", type => 4 },
169                 { name => "st6", realname => "st(6)", type => 4 },
170                 { name => "st7", realname => "st(7)", type => 4 },
171                 { mode => "mode_E" }
172         ],
173         fp_cw => [      # the floating point control word
174                 { name => "fpcw", type => 4 | 32},
175                 { mode => "mode_fpcw" }
176         ],
177         flags => [
178                 { name => "eflags", type => 4 },
179                 { mode => "mode_Iu" }
180         ],
181         fp_sw => [
182                 { name => "fpsw", type => 4 },
183                 { mode => "mode_Hu" }
184         ],
185 ); # %reg_classes
186
187 %flags = (
188         CF  => { reg => "eflags", bit => 0 },
189         PF  => { reg => "eflags", bit => 2 },
190         AF  => { reg => "eflags", bit => 4 },
191         ZF  => { reg => "eflags", bit => 6 },
192         SF  => { reg => "eflags", bit => 7 },
193         TF  => { reg => "eflags", bit => 8 },
194         IF  => { reg => "eflags", bit => 9 },
195         DF  => { reg => "eflags", bit => 10 },
196         OF  => { reg => "eflags", bit => 11 },
197         IOPL0 => { reg => "eflags", bit => 12 },
198         IOPL1 => { reg => "eflags", bit => 13 },
199         NT  => { reg => "eflags", bit => 14 },
200         RF  => { reg => "eflags", bit => 16 },
201         VM  => { reg => "eflags", bit => 17 },
202         AC  => { reg => "eflags", bit => 18 },
203         VIF => { reg => "eflags", bit => 19 },
204         VIP => { reg => "eflags", bit => 20 },
205         ID  => { reg => "eflags", bit => 21 },
206
207         FP_IE => { reg => "fpsw", bit => 0 },
208         FP_DE => { reg => "fpsw", bit => 1 },
209         FP_ZE => { reg => "fpsw", bit => 2 },
210         FP_OE => { reg => "fpsw", bit => 3 },
211         FP_UE => { reg => "fpsw", bit => 4 },
212         FP_PE => { reg => "fpsw", bit => 5 },
213         FP_SF => { reg => "fpsw", bit => 6 },
214         FP_ES => { reg => "fpsw", bit => 7 },
215         FP_C0 => { reg => "fpsw", bit => 8 },
216         FP_C1 => { reg => "fpsw", bit => 9 },
217         FP_C2 => { reg => "fpsw", bit => 10 },
218         FP_TOP0 => { reg => "fpsw", bit => 11 },
219         FP_TOP1 => { reg => "fpsw", bit => 12 },
220         FP_TOP2 => { reg => "fpsw", bit => 13 },
221         FP_C3 => { reg => "fpsw", bit => 14 },
222         FP_B  => { reg => "fpsw", bit => 15 },
223
224         FP_IM => { reg => "fpcw", bit => 0 },
225         FP_DM => { reg => "fpcw", bit => 1 },
226         FP_ZM => { reg => "fpcw", bit => 2 },
227         FP_OM => { reg => "fpcw", bit => 3 },
228         FP_UM => { reg => "fpcw", bit => 4 },
229         FP_PM => { reg => "fpcw", bit => 5 },
230         FP_PC0 => { reg => "fpcw", bit => 8 },
231         FP_PC1 => { reg => "fpcw", bit => 9 },
232         FP_RC0 => { reg => "fpcw", bit => 10 },
233         FP_RC1 => { reg => "fpcw", bit => 11 },
234         FP_X  => { reg => "fpcw", bit => 12 }
235 ); # %flags
236
237 %cpu = (
238         GP     => [ 1, "GP_EAX", "GP_EBX", "GP_ECX", "GP_EDX", "GP_ESI", "GP_EDI", "GP_EBP" ],
239         SSE    => [ 1, "SSE_XMM0", "SSE_XMM1", "SSE_XMM2", "SSE_XMM3", "SSE_XMM4", "SSE_XMM5", "SSE_XMM6", "SSE_XMM7" ],
240         VFP    => [ 1, "VFP_VF0", "VFP_VF1", "VFP_VF2", "VFP_VF3", "VFP_VF4", "VFP_VF5", "VFP_VF6", "VFP_VF7" ],
241         BRANCH => [ 1, "BRANCH1", "BRANCH2" ],
242 ); # %cpu
243
244 %vliw = (
245         bundle_size       => 1,
246         bundels_per_cycle => 1
247 ); # vliw
248
249 %emit_templates = (
250         S0 => "${arch}_emit_source_register(env, node, 0);",
251         S1 => "${arch}_emit_source_register(env, node, 1);",
252         S2 => "${arch}_emit_source_register(env, node, 2);",
253         S3 => "${arch}_emit_source_register(env, node, 3);",
254         S4 => "${arch}_emit_source_register(env, node, 4);",
255         S5 => "${arch}_emit_source_register(env, node, 5);",
256         D0 => "${arch}_emit_dest_register(env, node, 0);",
257         D1 => "${arch}_emit_dest_register(env, node, 1);",
258         D2 => "${arch}_emit_dest_register(env, node, 2);",
259         D3 => "${arch}_emit_dest_register(env, node, 3);",
260         D4 => "${arch}_emit_dest_register(env, node, 4);",
261         D5 => "${arch}_emit_dest_register(env, node, 5);",
262         X0 => "${arch}_emit_x87_name(env, node, 0);",
263         X1 => "${arch}_emit_x87_name(env, node, 1);",
264         X2 => "${arch}_emit_x87_name(env, node, 2);",
265         C  => "${arch}_emit_immediate(env, node);",
266         SE => "${arch}_emit_extend_suffix(env, get_ia32_ls_mode(node));",
267         ME => "if(get_mode_size_bits(get_ia32_ls_mode(node)) != 32)\n
268                    ia32_emit_mode_suffix(env, node);",
269         M  => "${arch}_emit_mode_suffix(env, node);",
270         XM => "${arch}_emit_x87_mode_suffix(env, node);",
271         XXM => "${arch}_emit_xmm_mode_suffix(env, node);",
272         XSD => "${arch}_emit_xmm_mode_suffix_s(env, node);",
273         AM => "${arch}_emit_am(env, node);",
274         unop0 => "${arch}_emit_unop(env, node, 0);",
275         unop1 => "${arch}_emit_unop(env, node, 1);",
276         unop2 => "${arch}_emit_unop(env, node, 2);",
277         unop3 => "${arch}_emit_unop(env, node, 3);",
278         unop4 => "${arch}_emit_unop(env, node, 4);",
279         DAM0  => "${arch}_emit_am_or_dest_register(env, node, 0);",
280         DAM1  => "${arch}_emit_am_or_dest_register(env, node, 0);",
281         binop => "${arch}_emit_binop(env, node);",
282         x87_binop => "${arch}_emit_x87_binop(env, node);",
283 );
284
285 #--------------------------------------------------#
286 #                        _                         #
287 #                       (_)                        #
288 #  _ __   _____      __  _ _ __    ___  _ __  ___  #
289 # | '_ \ / _ \ \ /\ / / | | '__|  / _ \| '_ \/ __| #
290 # | | | |  __/\ V  V /  | | |    | (_) | |_) \__ \ #
291 # |_| |_|\___| \_/\_/   |_|_|     \___/| .__/|___/ #
292 #                                      | |         #
293 #                                      |_|         #
294 #--------------------------------------------------#
295
296 $default_attr_type = "ia32_attr_t";
297 $default_copy_attr = "ia32_copy_attr";
298
299 %init_attr = (
300         ia32_attr_t     => "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);",
301         ia32_x87_attr_t =>
302                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
303                 "\tinit_ia32_x87_attributes(res);",
304         ia32_asm_attr_t =>
305                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
306                 "\tinit_ia32_x87_attributes(res);".
307                 "\tinit_ia32_asm_attributes(res);",
308         ia32_immediate_attr_t =>
309                 "\tinit_ia32_attributes(res, flags, in_reqs, out_reqs, exec_units, n_res, latency);\n".
310                 "\tinit_ia32_immediate_attributes(res, symconst, symconst_sign, offset);"
311 );
312
313 %compare_attr = (
314         ia32_attr_t           => "ia32_compare_nodes_attr",
315         ia32_x87_attr_t       => "ia32_compare_x87_attr",
316         ia32_asm_attr_t       => "ia32_compare_asm_attr",
317         ia32_immediate_attr_t => "ia32_compare_immediate_attr",
318 );
319
320 %operands = (
321 );
322
323 $mode_xmm     = "mode_E";
324 $mode_gp      = "mode_Iu";
325 $mode_fpcw    = "mode_fpcw";
326 $status_flags = [ "CF", "PF", "AF", "ZF", "SF", "OF" ];
327 $fpcw_flags   = [ "FP_IM", "FP_DM", "FP_ZM", "FP_OM", "FP_UM", "FP_PM",
328                   "FP_PC0", "FP_PC1", "FP_RC0", "FP_RC1", "FP_X" ];
329
330 %nodes = (
331
332 Immediate => {
333         state     => "pinned",
334         op_flags  => "c",
335         irn_flags => "I",
336         reg_req   => { out => [ "gp_NOREG" ] },
337         attr      => "ir_entity *symconst, int symconst_sign, long offset",
338         attr_type => "ia32_immediate_attr_t",
339         mode      => $mode_gp,
340 },
341
342 Asm => {
343         mode      => "mode_T",
344         arity     => "variable",
345         out_arity => "variable",
346         attr_type => "ia32_asm_attr_t",
347 },
348
349 #-----------------------------------------------------------------#
350 #  _       _                                         _            #
351 # (_)     | |                                       | |           #
352 #  _ _ __ | |_ ___  __ _  ___ _ __   _ __   ___   __| | ___  ___  #
353 # | | '_ \| __/ _ \/ _` |/ _ \ '__| | '_ \ / _ \ / _` |/ _ \/ __| #
354 # | | | | | ||  __/ (_| |  __/ |    | | | | (_) | (_| |  __/\__ \ #
355 # |_|_| |_|\__\___|\__, |\___|_|    |_| |_|\___/ \__,_|\___||___/ #
356 #                   __/ |                                         #
357 #                  |___/                                          #
358 #-----------------------------------------------------------------#
359
360 # commutative operations
361
362 # NOTE:
363 # All nodes supporting Addressmode have 5 INs:
364 # 1 - base    r1 == NoReg in case of no AM or no base
365 # 2 - index   r2 == NoReg in case of no AM or no index
366 # 3 - op1     r3 == always present
367 # 4 - op2     r4 == NoReg in case of immediate operation
368 # 5 - mem     NoMem in case of no AM otherwise it takes the mem from the Load
369
370 Add => {
371         irn_flags => "R",
372         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
373         ins       => [ "base", "index", "left", "right", "mem" ],
374         emit      => '. add%M %binop',
375         units     => [ "GP" ],
376         mode      => $mode_gp,
377         modified_flags => $status_flags
378 },
379
380 Adc => {
381         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
382         emit      => '. adc%M %binop',
383         units     => [ "GP" ],
384         mode      => $mode_gp,
385         modified_flags => $status_flags
386 },
387
388 Add64Bit => {
389         irn_flags => "R",
390         arity     => 4,
391         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
392         emit      => '
393 . movl %S0, %D0
394 . movl %S1, %D1
395 . addl %S2, %D0
396 . adcl %S3, %D1
397 ',
398         outs      => [ "low_res", "high_res" ],
399         units     => [ "GP" ],
400         modified_flags => $status_flags
401 },
402
403 l_Add => {
404         op_flags  => "C",
405         irn_flags => "R",
406         cmp_attr  => "return 1;",
407         arity     => 2,
408 },
409
410 l_Adc => {
411         op_flags  => "C",
412         cmp_attr  => "return 1;",
413         arity     => 2,
414 },
415
416 Mul => {
417         # we should not rematrialize this node. It produces 2 results and has
418         # very strict constrains
419         reg_req   => { in => [ "gp", "gp", "eax", "gp", "none" ], out => [ "eax", "edx", "none" ] },
420         emit      => '. mul%M %unop3',
421         outs      => [ "EAX", "EDX", "M" ],
422         ins       => [ "base", "index", "val_high", "val_low", "mem" ],
423         latency   => 10,
424         units     => [ "GP" ],
425         modified_flags => $status_flags
426 },
427
428 l_Mul => {
429         # we should not rematrialize this node. It produces 2 results and has
430         # very strict constrains
431         op_flags  => "C",
432         cmp_attr  => "return 1;",
433         outs      => [ "EAX", "EDX", "M" ],
434         arity     => 2
435 },
436
437 IMul => {
438         irn_flags => "R",
439         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
440         emit      => '. imul%M %binop',
441         latency   => 5,
442         units     => [ "GP" ],
443         mode      => $mode_gp,
444         modified_flags => $status_flags
445 },
446
447 IMul1OP => {
448         irn_flags => "R",
449         reg_req   => { in => [ "gp", "gp", "eax", "gp", "none" ], out => [ "eax", "edx", "none" ] },
450         emit      => '. imul%M %unop3',
451         outs      => [ "EAX", "EDX", "M" ],
452         ins       => [ "base", "index", "val_high", "val_low", "mem" ],
453         latency   => 5,
454         units     => [ "GP" ],
455         modified_flags => $status_flags
456 },
457
458 l_IMul => {
459         op_flags  => "C",
460         cmp_attr  => "return 1;",
461         arity     => 2
462 },
463
464 And => {
465         irn_flags => "R",
466         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
467         emit      => '. and%M %binop',
468         units     => [ "GP" ],
469         mode      => $mode_gp,
470         modified_flags => $status_flags
471 },
472
473 Or => {
474         irn_flags => "R",
475         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
476         emit      => '. or%M %binop',
477         units     => [ "GP" ],
478         mode      => $mode_gp,
479         modified_flags => $status_flags
480 },
481
482 Xor => {
483         irn_flags => "R",
484         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
485         emit      => '. xor%M %binop',
486         units     => [ "GP" ],
487         mode      => $mode_gp,
488         modified_flags => $status_flags
489 },
490
491 l_Xor => {
492         op_flags  => "C",
493         cmp_attr  => "return 1;",
494         arity     => 2,
495         modified_flags => $status_flags
496 },
497
498 # not commutative operations
499
500 Sub => {
501         irn_flags => "R",
502         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
503         emit      => '. sub%M %binop',
504         units     => [ "GP" ],
505         mode      => $mode_gp,
506         modified_flags => $status_flags
507 },
508
509 Sbb => {
510         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "in_r3 !in_r4" ] },
511         emit      => '. sbb%M %binop',
512         units     => [ "GP" ],
513         mode      => $mode_gp,
514         modified_flags => $status_flags
515 },
516
517 Sub64Bit => {
518         irn_flags => "R",
519         arity     => 4,
520         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
521         emit      => '
522 . movl %S0, %D0
523 . movl %S1, %D1
524 . subl %S2, %D0
525 . sbbl %S3, %D1
526 ',
527         outs      => [ "low_res", "high_res" ],
528         units     => [ "GP" ],
529         modified_flags => $status_flags
530 },
531
532 l_Sub => {
533         irn_flags => "R",
534         cmp_attr  => "return 1;",
535         arity     => 2,
536 },
537
538 l_Sbb => {
539         cmp_attr  => "return 1;",
540         arity     => 2,
541 },
542
543 IDiv => {
544         op_flags  => "F|L",
545         state     => "exc_pinned",
546         reg_req   => { in => [ "gp", "gp", "eax", "edx", "gp", "none" ], out => [ "eax", "edx", "none" ] },
547         attr      => "ia32_op_flavour_t dm_flav",
548         init_attr => "attr->data.op_flav = dm_flav;",
549         emit      => ". idiv%M %unop4",
550         outs      => [ "div_res", "mod_res", "M" ],
551         latency   => 25,
552         units     => [ "GP" ],
553         modified_flags => $status_flags
554 },
555
556 Div => {
557         op_flags  => "F|L",
558         state     => "exc_pinned",
559         reg_req   => { in => [ "gp", "gp", "eax", "edx", "gp", "none" ], out => [ "eax", "edx", "none" ] },
560         attr      => "ia32_op_flavour_t dm_flav",
561         init_attr => "attr->data.op_flav = dm_flav;",
562         emit      => ". div%M %unop4",
563         outs      => [ "div_res", "mod_res", "M" ],
564         latency   => 25,
565         units     => [ "GP" ],
566         modified_flags => $status_flags
567 },
568
569 Shl => {
570         irn_flags => "R",
571         # "in_r3" would be enough as out requirement, but the register allocator
572         # does strange things then and doesn't respect the constraint for in4
573         # if the same value is attached to in3 and in4 (if you have "i << i" in C)
574         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
575         ins       => [ "base", "index", "left", "right", "mem" ],
576         emit      => '. shl%M %binop',
577         units     => [ "GP" ],
578         mode      => $mode_gp,
579         modified_flags => $status_flags
580 },
581
582 l_Shl => {
583         cmp_attr  => "return 1;",
584         arity     => 2
585 },
586
587 ShlD => {
588         irn_flags => "R",
589         # Out requirements is: different from all in
590         # This is because, out must be different from LowPart and ShiftCount.
591         # We could say "!ecx !in_r4" but it can occur, that all values live through
592         # this Shift and the only value dying is the ShiftCount. Then there would be
593         # a register missing, as result must not be ecx and all other registers are
594         # occupied. What we should write is "!in_r4 !in_r5", but this is not
595         # supported (and probably never will). So we create artificial interferences
596         # of the result with all inputs, so the spiller can always assure a free
597         # register.
598         reg_req   => { in => [ "gp", "gp", "gp", "gp", "ecx", "none" ], out => [ "!in" ] },
599         emit      =>
600 '
601 if (get_ia32_immop_type(node) == ia32_ImmNone) {
602         if (get_ia32_op_type(node) == ia32_AddrModeD) {
603                 . shld%M %%cl, %S3, %AM
604         } else {
605                 . shld%M %%cl, %S3, %S2
606         }
607 } else {
608         if (get_ia32_op_type(node) == ia32_AddrModeD) {
609                 . shld%M %C, %S3, %AM
610         } else {
611                 . shld%M %C, %S3, %S2
612         }
613 }
614 ',
615         latency   => 6,
616         units     => [ "GP" ],
617         mode      => $mode_gp,
618         modified_flags => $status_flags
619 },
620
621 l_ShlD => {
622         cmp_attr  => "return 1;",
623         arity     => 3,
624 },
625
626 Shr => {
627         irn_flags => "R",
628         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
629         emit      => '. shr%M %binop',
630         units     => [ "GP" ],
631         mode      => $mode_gp,
632         modified_flags => $status_flags
633 },
634
635 l_Shr => {
636         cmp_attr  => "return 1;",
637         arity     => 2
638 },
639
640 ShrD => {
641         irn_flags => "R",
642         # Out requirements is: different from all in
643         # This is because, out must be different from LowPart and ShiftCount.
644         # We could say "!ecx !in_r4" but it can occur, that all values live through
645         # this Shift and the only value dying is the ShiftCount. Then there would be a
646         # register missing, as result must not be ecx and all other registers are
647         # occupied. What we should write is "!in_r4 !in_r5", but this is not supported
648         # (and probably never will). So we create artificial interferences of the result
649         # with all inputs, so the spiller can always assure a free register.
650         reg_req   => { in => [ "gp", "gp", "gp", "gp", "ecx", "none" ], out => [ "!in" ] },
651         emit      => '
652 if (get_ia32_immop_type(node) == ia32_ImmNone) {
653         if (get_ia32_op_type(node) == ia32_AddrModeD) {
654                 . shrd%M %%cl, %S3, %AM
655         } else {
656                 . shrd%M %%cl, %S3, %S2
657         }
658 } else {
659         if (get_ia32_op_type(node) == ia32_AddrModeD) {
660                 . shrd%M %C, %S3, %AM
661         } else {
662                 . shrd%M %C, %S3, %S2
663         }
664 }
665 ',
666         latency   => 6,
667         units     => [ "GP" ],
668         mode      => $mode_gp,
669         modified_flags => $status_flags
670 },
671
672 l_ShrD => {
673         cmp_attr  => "return 1;",
674         arity     => 3
675 },
676
677 Sar => {
678         irn_flags => "R",
679         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
680         emit      => '. sar%M %binop',
681         units     => [ "GP" ],
682         mode      => $mode_gp,
683         modified_flags => $status_flags
684 },
685
686 l_Sar => {
687         cmp_attr  => "return 1;",
688         arity     => 2
689 },
690
691 Ror => {
692         irn_flags => "R",
693         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
694         emit      => '. ror%M %binop',
695         units     => [ "GP" ],
696         mode      => $mode_gp,
697         modified_flags => $status_flags
698 },
699
700 Rol => {
701         irn_flags => "R",
702         reg_req   => { in => [ "gp", "gp", "gp", "ecx", "none" ], out => [ "in_r3 !in_r4" ] },
703         emit      => '. rol%M %binop',
704         units     => [ "GP" ],
705         mode      => $mode_gp,
706         modified_flags => $status_flags
707 },
708
709 # unary operations
710
711 Neg => {
712         irn_flags => "R",
713         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
714         emit      => '. neg%M %unop2',
715         ins       => [ "base", "index", "val", "mem" ],
716         units     => [ "GP" ],
717         mode      => $mode_gp,
718         modified_flags => $status_flags
719 },
720
721 Minus64Bit => {
722         irn_flags => "R",
723         reg_req   => { in => [ "gp", "gp", "gp" ], out => [ "!in", "!in" ] },
724         emit      => '
725 . movl %S0, %D0
726 . movl %S0, %D1
727 . subl %S1, %D0
728 . sbbl %S2, %D1
729 ',
730         outs      => [ "low_res", "high_res" ],
731         units     => [ "GP" ],
732         modified_flags => $status_flags
733 },
734
735
736 l_Neg => {
737         cmp_attr  => "return 1;",
738         arity     => 1,
739 },
740
741 Inc => {
742         irn_flags => "R",
743         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
744         emit      => '. inc%M %unop2',
745         units     => [ "GP" ],
746         mode      => $mode_gp,
747         modified_flags => [ "OF", "SF", "ZF", "AF", "PF" ]
748 },
749
750 Dec => {
751         irn_flags => "R",
752         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
753         emit      => '. dec%M %unop2',
754         units     => [ "GP" ],
755         mode      => $mode_gp,
756         modified_flags => [ "OF", "SF", "ZF", "AF", "PF" ]
757 },
758
759 Not => {
760         irn_flags => "R",
761         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3" ] },
762         ins       => [ "base", "index", "val", "mem" ],
763         emit      => '. not%M %unop2',
764         units     => [ "GP" ],
765         mode      => $mode_gp,
766         modified_flags => []
767 },
768
769 # other operations
770
771 CondJmp => {
772         state     => "pinned",
773         op_flags  => "L|X|Y",
774         reg_req   => { in  => [ "gp", "gp", "gp", "gp", "none" ],
775                        out => [ "none", "none"] },
776         ins       => [ "base", "index", "left", "right", "mem" ],
777         outs      => [ "false", "true" ],
778         attr      => "long pnc",
779         init_attr => "attr->pn_code = pnc;",
780         latency   => 3,
781         units     => [ "BRANCH" ],
782 },
783
784 TestJmp => {
785         state     => "pinned",
786         op_flags  => "L|X|Y",
787         reg_req   => { in  => [ "gp", "gp", "gp", "gp", "none" ],
788                        out => [ "none", "none" ] },
789         ins       => [ "base", "index", "left", "right", "mem" ],
790         outs      => [ "false", "true" ],
791         attr      => "long pnc",
792         init_attr => "attr->pn_code = pnc;",
793         latency   => 3,
794         units     => [ "BRANCH" ],
795 },
796
797 SwitchJmp => {
798         state     => "pinned",
799         op_flags  => "L|X|Y",
800         reg_req   => { in => [ "gp" ], out => [ "none" ] },
801         latency   => 3,
802         units     => [ "BRANCH" ],
803         mode      => "mode_T",
804 },
805
806 Const => {
807         op_flags  => "c",
808         irn_flags => "R",
809         reg_req   => { out => [ "gp" ] },
810         units     => [ "GP" ],
811         mode      => $mode_gp,
812 },
813
814 Unknown_GP => {
815         state     => "pinned",
816         op_flags  => "c",
817         irn_flags => "I",
818         reg_req   => { out => [ "gp_UKNWN" ] },
819         units     => [],
820         emit      => "",
821         mode      => $mode_gp
822 },
823
824 Unknown_VFP => {
825         state     => "pinned",
826         op_flags  => "c",
827         irn_flags => "I",
828         reg_req   => { out => [ "vfp_UKNWN" ] },
829         units     => [],
830         emit      => "",
831         mode      => "mode_E",
832         attr_type => "ia32_x87_attr_t",
833 },
834
835 Unknown_XMM => {
836         state     => "pinned",
837         op_flags  => "c",
838         irn_flags => "I",
839         reg_req   => { out => [ "xmm_UKNWN" ] },
840         units     => [],
841         emit      => "",
842         mode      => "mode_E"
843 },
844
845 NoReg_GP => {
846         state     => "pinned",
847         op_flags  => "c",
848         irn_flags => "I",
849         reg_req   => { out => [ "gp_NOREG" ] },
850         units     => [],
851         emit      => "",
852         mode      => $mode_gp
853 },
854
855 NoReg_VFP => {
856         state     => "pinned",
857         op_flags  => "c",
858         irn_flags => "I",
859         reg_req   => { out => [ "vfp_NOREG" ] },
860         units     => [],
861         emit      => "",
862         mode      => "mode_E",
863         attr_type => "ia32_x87_attr_t",
864 },
865
866 NoReg_XMM => {
867         state     => "pinned",
868         op_flags  => "c",
869         irn_flags => "I",
870         reg_req   => { out => [ "xmm_NOREG" ] },
871         units     => [],
872         emit      => "",
873         mode      => "mode_E"
874 },
875
876 ChangeCW => {
877         state     => "pinned",
878         op_flags  => "c",
879         irn_flags => "I",
880         reg_req   => { out => [ "fp_cw" ] },
881         mode      => $mode_fpcw,
882         latency   => 3,
883         units     => [ "GP" ],
884         modified_flags => $fpcw_flags
885 },
886
887 FldCW => {
888         op_flags  => "L|F",
889         state     => "pinned",
890         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "fp_cw" ] },
891         latency   => 5,
892         emit      => ". fldcw %AM",
893         mode      => $mode_fpcw,
894         units     => [ "GP" ],
895         modified_flags => $fpcw_flags
896 },
897
898 FnstCW => {
899         op_flags  => "L|F",
900         state     => "pinned",
901         reg_req   => { in => [ "gp", "gp", "fp_cw", "none" ], out => [ "none" ] },
902         latency   => 5,
903         emit      => ". fnstcw %AM",
904         mode      => "mode_M",
905         units     => [ "GP" ],
906 },
907
908 Cltd => {
909         # we should not rematrialize this node. It produces 2 results and has
910         # very strict constrains
911         reg_req   => { in => [ "eax" ], out => [ "edx" ] },
912         ins       => [ "val" ],
913         emit      => '. cltd',
914         mode      => $mode_gp,
915         units     => [ "GP" ],
916 },
917
918 # Load / Store
919 #
920 # Note that we add additional latency values depending on address mode, so a
921 # lateny of 0 for load is correct
922
923 Load => {
924         op_flags  => "L|F",
925         state     => "exc_pinned",
926         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "gp", "none" ] },
927         latency   => 0,
928         emit      => ". mov%SE%ME%.l %AM, %D0",
929         outs      => [ "res", "M" ],
930         units     => [ "GP" ],
931 },
932
933 l_Load => {
934         op_flags  => "L|F",
935         cmp_attr  => "return 1;",
936         outs      => [ "res", "M" ],
937         arity     => 2,
938 },
939
940 l_Store => {
941         op_flags  => "L|F",
942         cmp_attr  => "return 1;",
943         state     => "exc_pinned",
944         arity     => 3,
945         mode      => "mode_M",
946 },
947
948 Store => {
949         op_flags  => "L|F",
950         state     => "exc_pinned",
951         reg_req   => { in => [ "gp", "gp", "gp", "none" ], out => [ "none" ] },
952         emit      => '. mov%M %binop',
953         latency   => 2,
954         units     => [ "GP" ],
955         mode      => "mode_M",
956 },
957
958 Store8Bit => {
959         op_flags  => "L|F",
960         state     => "exc_pinned",
961         reg_req   => { in => [ "gp", "gp", "eax ebx ecx edx", "none" ], out => ["none" ] },
962         emit      => '. mov%M %binop',
963         latency   => 2,
964         units     => [ "GP" ],
965         mode      => "mode_M",
966 },
967
968 Lea => {
969         irn_flags => "R",
970         reg_req   => { in => [ "gp", "gp" ], out => [ "in_r1" ] },
971         emit      => '. leal %AM, %D0',
972         latency   => 2,
973         units     => [ "GP" ],
974         mode      => $mode_gp,
975         modified_flags => [],
976 },
977
978 Push => {
979         reg_req   => { in => [ "gp", "gp", "gp", "esp", "none" ], out => [ "esp", "none" ] },
980         emit      => '. push%M %unop2',
981         ins       => [ "base", "index", "val", "stack", "mem" ],
982         outs      => [ "stack:I|S", "M" ],
983         latency   => 2,
984         units     => [ "GP" ],
985         modified_flags => [],
986 },
987
988 Pop => {
989         reg_req   => { in => [ "gp", "gp", "esp", "none" ], out => [ "esp", "gp", "none" ] },
990         emit      => '. pop%M %DAM1',
991         outs      => [ "stack:I|S", "res", "M" ],
992         ins       => [ "base", "index", "stack", "mem" ],
993         latency   => 3, # Pop is more expensive than Push on Athlon
994         units     => [ "GP" ],
995         modified_flags => [],
996 },
997
998 Enter => {
999         reg_req   => { in => [ "esp" ], out => [ "ebp", "esp", "none" ] },
1000         emit      => '. enter',
1001         outs      => [ "frame:I", "stack:I|S", "M" ],
1002         latency   => 15,
1003         units     => [ "GP" ],
1004 },
1005
1006 Leave => {
1007         reg_req   => { in => [ "esp", "ebp" ], out => [ "ebp", "esp" ] },
1008         emit      => '. leave',
1009         outs      => [ "frame:I", "stack:I|S" ],
1010         latency   => 3,
1011         units     => [ "GP" ],
1012 },
1013
1014 AddSP => {
1015         irn_flags => "I",
1016         reg_req   => { in => [ "gp", "gp", "esp", "gp", "none" ], out => [ "in_r3", "none" ] },
1017         emit      => '. addl %binop',
1018         outs      => [ "stack:S", "M" ],
1019         units     => [ "GP" ],
1020         modified_flags => $status_flags
1021 },
1022
1023 SubSP => {
1024         irn_flags => "I",
1025         reg_req   => { in => [ "gp", "gp", "esp", "gp", "none" ], out => [ "in_r3", "none" ] },
1026         emit      => '. subl %binop',
1027         outs      => [ "stack:S", "M" ],
1028         units     => [ "GP" ],
1029         modified_flags => $status_flags
1030 },
1031
1032 LdTls => {
1033         irn_flags => "R",
1034         reg_req   => { out => [ "gp" ] },
1035         units     => [ "GP" ],
1036 },
1037
1038 # the int instruction
1039 int => {
1040         reg_req   => { in => [ "none" ], out => [ "none" ] },
1041         mode      => "mode_M",
1042         attr      => "tarval *tv",
1043         init_attr => "\tset_ia32_Immop_tarval(res, tv);",
1044         emit      => '. int %C',
1045         units     => [ "GP" ],
1046         cmp_attr  => "return 1;",
1047 },
1048
1049
1050 #-----------------------------------------------------------------------------#
1051 #   _____ _____ ______    __ _             _                     _            #
1052 #  / ____/ ____|  ____|  / _| |           | |                   | |           #
1053 # | (___| (___ | |__    | |_| | ___   __ _| |_   _ __   ___   __| | ___  ___  #
1054 #  \___ \\___ \|  __|   |  _| |/ _ \ / _` | __| | '_ \ / _ \ / _` |/ _ \/ __| #
1055 #  ____) |___) | |____  | | | | (_) | (_| | |_  | | | | (_) | (_| |  __/\__ \ #
1056 # |_____/_____/|______| |_| |_|\___/ \__,_|\__| |_| |_|\___/ \__,_|\___||___/ #
1057 #-----------------------------------------------------------------------------#
1058
1059 # commutative operations
1060
1061 xAdd => {
1062         irn_flags => "R",
1063         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1064         emit      => '. add%XXM %binop',
1065         latency   => 4,
1066         units     => [ "SSE" ],
1067         mode      => "mode_E",
1068 },
1069
1070 xMul => {
1071         irn_flags => "R",
1072         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1073         emit      => '. mul%XXM %binop',
1074         latency   => 4,
1075         units     => [ "SSE" ],
1076         mode      => "mode_E",
1077 },
1078
1079 xMax => {
1080         irn_flags => "R",
1081         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1082         emit      => '. max%XXM %binop',
1083         latency   => 2,
1084         units     => [ "SSE" ],
1085         mode      => "mode_E",
1086 },
1087
1088 xMin => {
1089         irn_flags => "R",
1090         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1091         emit      => '. min%XXM %binop',
1092         latency   => 2,
1093         units     => [ "SSE" ],
1094         mode      => "mode_E",
1095 },
1096
1097 xAnd => {
1098         irn_flags => "R",
1099         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1100         emit      => '. andp%XSD %binop',
1101         latency   => 3,
1102         units     => [ "SSE" ],
1103         mode      => "mode_E",
1104 },
1105
1106 xOr => {
1107         irn_flags => "R",
1108         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1109         emit      => '. orp%XSD %binop',
1110         units     => [ "SSE" ],
1111         mode      => "mode_E",
1112 },
1113
1114 xXor => {
1115         irn_flags => "R",
1116         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1117         emit      => '. xorp%XSD %binop',
1118         latency   => 3,
1119         units     => [ "SSE" ],
1120         mode      => "mode_E",
1121 },
1122
1123 # not commutative operations
1124
1125 xAndNot => {
1126         irn_flags => "R",
1127         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4" ] },
1128         emit      => '. andnp%XSD %binop',
1129         latency   => 3,
1130         units     => [ "SSE" ],
1131         mode      => "mode_E",
1132 },
1133
1134 xSub => {
1135         irn_flags => "R",
1136         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3" ] },
1137         emit      => '. sub%XXM %binop',
1138         latency   => 4,
1139         units     => [ "SSE" ],
1140         mode      => "mode_E",
1141 },
1142
1143 xDiv => {
1144         irn_flags => "R",
1145         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4", "none" ] },
1146         outs      => [ "res", "M" ],
1147         emit      => '. div%XXM %binop',
1148         latency   => 16,
1149         units     => [ "SSE" ],
1150 },
1151
1152 # other operations
1153
1154 xCmp => {
1155         irn_flags => "R",
1156         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "in_r3 !in_r4" ] },
1157         latency   => 3,
1158         units     => [ "SSE" ],
1159         mode      => "mode_E",
1160 },
1161
1162 xCondJmp => {
1163         state     => "pinned",
1164         op_flags  => "L|X|Y",
1165         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "none", "none" ] },
1166         ins       => [ "base", "index", "left", "right", "mem" ],
1167         outs      => [ "false", "true" ],
1168         attr      => "long pnc",
1169         init_attr => "attr->pn_code = pnc;",
1170         latency   => 5,
1171         units     => [ "SSE" ],
1172 },
1173
1174 xConst => {
1175         op_flags  => "c",
1176         irn_flags => "R",
1177         reg_req   => { out => [ "xmm" ] },
1178         emit      => '. mov%XXM %C, %D0',
1179         latency   => 2,
1180         units     => [ "SSE" ],
1181         mode      => "mode_E",
1182 },
1183
1184 # Load / Store
1185
1186 xLoad => {
1187         op_flags  => "L|F",
1188         state     => "exc_pinned",
1189         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "xmm", "none" ] },
1190         emit      => '. mov%XXM %AM, %D0',
1191         outs      => [ "res", "M" ],
1192         latency   => 2,
1193         units     => [ "SSE" ],
1194 },
1195
1196 xStore => {
1197         op_flags => "L|F",
1198         state    => "exc_pinned",
1199         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
1200         emit     => '. mov%XXM %binop',
1201         latency  => 2,
1202         units    => [ "SSE" ],
1203         mode     => "mode_M",
1204 },
1205
1206 xStoreSimple => {
1207         op_flags => "L|F",
1208         state    => "exc_pinned",
1209         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
1210         ins      => [ "base", "index", "val", "mem" ],
1211         emit     => '. mov%XXM %S2, %AM',
1212         latency  => 2,
1213         units    => [ "SSE" ],
1214         mode     => "mode_M",
1215 },
1216
1217 CvtSI2SS => {
1218         op_flags => "L|F",
1219         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm" ] },
1220         emit     => '. cvtsi2ss %D0, %AM',
1221         latency  => 2,
1222         units    => [ "SSE" ],
1223         mode     => $mode_xmm
1224 },
1225
1226 CvtSI2SD => {
1227         op_flags => "L|F",
1228         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm" ] },
1229         emit     => '. cvtsi2sd %unop2',
1230         latency  => 2,
1231         units    => [ "SSE" ],
1232         mode     => $mode_xmm
1233 },
1234
1235
1236 l_X87toSSE => {
1237         op_flags => "L|F",
1238         cmp_attr => "return 1;",
1239         arity    => 3,
1240 },
1241
1242 l_SSEtoX87 => {
1243         op_flags => "L|F",
1244         cmp_attr => "return 1;",
1245         arity    => 3,
1246 },
1247
1248 GetST0 => {
1249         op_flags => "L|F",
1250         irn_flags => "I",
1251         state    => "pinned",
1252         reg_req  => { in => [ "gp", "gp", "none" ] },
1253         emit     => '. fstp%XM %AM',
1254         latency  => 4,
1255         units    => [ "SSE" ],
1256         mode     => "mode_M",
1257 },
1258
1259 SetST0 => {
1260         op_flags => "L|F",
1261         irn_flags => "I",
1262         state    => "pinned",
1263         reg_req  => { in => [ "gp", "gp", "none" ], out => [ "vf0", "none" ] },
1264         ins      => [ "base", "index", "mem" ],
1265         emit     => '. fld%XM %AM',
1266         outs     => [ "res", "M" ],
1267         latency  => 2,
1268         units     => [ "SSE" ],
1269 },
1270
1271 # CopyB
1272
1273 CopyB => {
1274         op_flags => "F|H",
1275         state    => "pinned",
1276         reg_req  => { in => [ "edi", "esi", "ecx", "none" ], out => [ "edi", "esi", "ecx", "none" ] },
1277         outs     => [ "DST", "SRC", "CNT", "M" ],
1278         units    => [ "GP" ],
1279         modified_flags => [ "DF" ]
1280 },
1281
1282 CopyB_i => {
1283         op_flags => "F|H",
1284         state    => "pinned",
1285         reg_req  => { in => [ "edi", "esi", "none" ], out => [  "edi", "esi", "none" ] },
1286         outs     => [ "DST", "SRC", "M" ],
1287         units    => [ "GP" ],
1288         modified_flags => [ "DF" ]
1289 },
1290
1291 # Conversions
1292
1293 Conv_I2I => {
1294         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "in_r3", "none" ] },
1295         units    => [ "GP" ],
1296         ins      => [ "base", "index", "val", "mem" ],
1297         mode     => $mode_gp,
1298         modified_flags => $status_flags
1299 },
1300
1301 Conv_I2I8Bit => {
1302         reg_req  => { in => [ "gp", "gp", "eax ebx ecx edx", "none" ], out => [ "in_r3", "none" ] },
1303         ins      => [ "base", "index", "val", "mem" ],
1304         units    => [ "GP" ],
1305         mode     => $mode_gp,
1306         modified_flags => $status_flags
1307 },
1308
1309 Conv_I2FP => {
1310         reg_req  => { in => [ "gp", "gp", "gp", "none" ], out => [ "xmm", "none" ] },
1311         latency  => 10,
1312         units    => [ "SSE" ],
1313         mode     => "mode_E",
1314 },
1315
1316 Conv_FP2I => {
1317         reg_req  => { in => [ "gp", "gp", "xmm", "none" ], out => [ "gp", "none" ] },
1318         latency  => 10,
1319         units    => [ "SSE" ],
1320         mode     => $mode_gp,
1321 },
1322
1323 Conv_FP2FP => {
1324         reg_req  => { in => [ "gp", "gp", "xmm", "none" ], out => [ "xmm", "none" ] },
1325         latency  => 8,
1326         units    => [ "SSE" ],
1327         mode     => "mode_E",
1328 },
1329
1330 CmpCMov => {
1331         irn_flags => "R",
1332         reg_req   => { in => [ "gp", "gp", "gp", "gp" ], out => [ "in_r4" ] },
1333         ins       => [ "cmp_left", "cmp_right", "val_true", "val_false" ],
1334         attr      => "pn_Cmp pn_code",
1335         init_attr => "attr->pn_code = pn_code;",
1336         latency   => 2,
1337         units     => [ "GP" ],
1338         mode      => $mode_gp,
1339 },
1340
1341 xCmpCMov => {
1342         irn_flags => "R",
1343         reg_req   => { in => [ "xmm", "xmm", "gp", "gp" ], out => [ "in_r4" ] },
1344         latency   => 5,
1345         units     => [ "SSE" ],
1346         mode      => $mode_gp,
1347 },
1348
1349 vfCmpCMov => {
1350         irn_flags => "R",
1351         reg_req   => { in => [ "vfp", "vfp", "gp", "gp" ], out => [ "in_r4" ] },
1352         latency   => 10,
1353         units     => [ "VFP" ],
1354         mode      => $mode_gp,
1355         attr_type => "ia32_x87_attr_t",
1356 },
1357
1358 CmpSet => {
1359         irn_flags => "R",
1360         reg_req   => { in => [ "gp", "gp", "gp", "gp", "none" ], out => [ "eax ebx ecx edx" ] },
1361         ins       => [ "base", "index", "cmp_left", "cmp_right", "mem" ],
1362         attr      => "pn_Cmp pn_code",
1363         init_attr => "attr->pn_code = pn_code;",
1364         latency   => 2,
1365         units     => [ "GP" ],
1366         mode      => $mode_gp,
1367 },
1368
1369 xCmpSet => {
1370         irn_flags => "R",
1371         reg_req   => { in => [ "gp", "gp", "xmm", "xmm", "none" ], out => [ "eax ebx ecx edx" ] },
1372         latency   => 5,
1373         units     => [ "SSE" ],
1374         mode      => $mode_gp,
1375 },
1376
1377 vfCmpSet => {
1378         irn_flags => "R",
1379         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none" ], out => [ "eax ebx ecx edx" ] },
1380         latency   => 10,
1381         units     => [ "VFP" ],
1382         mode      => $mode_gp,
1383         attr_type => "ia32_x87_attr_t",
1384 },
1385
1386 vfCMov => {
1387         irn_flags => "R",
1388         reg_req   => { in => [ "vfp", "vfp", "vfp", "vfp" ], out => [ "vfp" ] },
1389         latency   => 10,
1390         units     => [ "VFP" ],
1391         mode      => "mode_E",
1392         attr_type => "ia32_x87_attr_t",
1393 },
1394
1395 #----------------------------------------------------------#
1396 #        _      _               _    __ _             _    #
1397 #       (_)    | |             | |  / _| |           | |   #
1398 # __   ___ _ __| |_ _   _  __ _| | | |_| | ___   __ _| |_  #
1399 # \ \ / / | '__| __| | | |/ _` | | |  _| |/ _ \ / _` | __| #
1400 #  \ V /| | |  | |_| |_| | (_| | | | | | | (_) | (_| | |_  #
1401 #   \_/ |_|_|   \__|\__,_|\__,_|_| |_| |_|\___/ \__,_|\__| #
1402 #                 | |                                      #
1403 #  _ __   ___   __| | ___  ___                             #
1404 # | '_ \ / _ \ / _` |/ _ \/ __|                            #
1405 # | | | | (_) | (_| |  __/\__ \                            #
1406 # |_| |_|\___/ \__,_|\___||___/                            #
1407 #----------------------------------------------------------#
1408
1409 vfadd => {
1410         irn_flags => "R",
1411         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1412         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1413         latency   => 4,
1414         units     => [ "VFP" ],
1415         mode      => "mode_E",
1416         attr_type => "ia32_x87_attr_t",
1417 },
1418
1419 vfmul => {
1420         irn_flags => "R",
1421         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1422         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1423         latency   => 4,
1424         units     => [ "VFP" ],
1425         mode      => "mode_E",
1426         attr_type => "ia32_x87_attr_t",
1427 },
1428
1429 l_vfmul => {
1430         op_flags  => "C",
1431         cmp_attr  => "return 1;",
1432         arity     => 2,
1433 },
1434
1435 vfsub => {
1436         irn_flags => "R",
1437         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1438         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1439         latency   => 4,
1440         units     => [ "VFP" ],
1441         mode      => "mode_E",
1442         attr_type => "ia32_x87_attr_t",
1443 },
1444
1445 l_vfsub => {
1446         cmp_attr  => "return 1;",
1447         arity     => 2,
1448 },
1449
1450 vfdiv => {
1451         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp", "none" ] },
1452         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1453         outs      => [ "res", "M" ],
1454         latency   => 20,
1455         units     => [ "VFP" ],
1456         attr_type => "ia32_x87_attr_t",
1457 },
1458
1459 l_vfdiv => {
1460         cmp_attr  => "return 1;",
1461         outs      => [ "res", "M" ],
1462         arity     => 2,
1463 },
1464
1465 vfprem => {
1466         reg_req   => { in => [ "gp", "gp", "vfp", "vfp", "none", "fpcw" ], out => [ "vfp" ] },
1467         ins       => [ "base", "index", "left", "right", "mem", "fpcw" ],
1468         latency   => 20,
1469         units     => [ "VFP" ],
1470         mode      => "mode_E",
1471         attr_type => "ia32_x87_attr_t",
1472 },
1473
1474 l_vfprem => {
1475         cmp_attr  => "return 1;",
1476         arity     => 2,
1477 },
1478
1479 vfabs => {
1480         irn_flags => "R",
1481         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1482         ins       => [ "value" ],
1483         latency   => 2,
1484         units     => [ "VFP" ],
1485         mode      => "mode_E",
1486         attr_type => "ia32_x87_attr_t",
1487 },
1488
1489 vfchs => {
1490         irn_flags => "R",
1491         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1492         ins       => [ "value" ],
1493         latency   => 2,
1494         units     => [ "VFP" ],
1495         mode      => "mode_E",
1496         attr_type => "ia32_x87_attr_t",
1497 },
1498
1499 # virtual Load and Store
1500
1501 vfld => {
1502         op_flags  => "L|F",
1503         state     => "exc_pinned",
1504         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "vfp", "none" ] },
1505         ins       => [ "base", "index", "mem" ],
1506         outs      => [ "res", "M" ],
1507         attr      => "ir_mode *store_mode",
1508         init_attr => "attr->attr.ls_mode = store_mode;",
1509         latency   => 2,
1510         units     => [ "VFP" ],
1511         attr_type => "ia32_x87_attr_t",
1512 },
1513
1514 vfst => {
1515         op_flags  => "L|F",
1516         state     => "exc_pinned",
1517         reg_req   => { in => [ "gp", "gp", "vfp", "none" ] },
1518         ins       => [ "base", "index", "val", "mem" ],
1519         attr      => "ir_mode *store_mode",
1520         init_attr => "attr->attr.ls_mode = store_mode;",
1521         latency   => 2,
1522         units     => [ "VFP" ],
1523         mode      => "mode_M",
1524         attr_type => "ia32_x87_attr_t",
1525 },
1526
1527 # Conversions
1528
1529 vfild => {
1530         state     => "exc_pinned",
1531         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "vfp", "none" ] },
1532         outs      => [ "res", "M" ],
1533         ins       => [ "base", "index", "mem" ],
1534         latency   => 4,
1535         units     => [ "VFP" ],
1536         attr_type => "ia32_x87_attr_t",
1537 },
1538
1539 l_vfild => {
1540         cmp_attr  => "return 1;",
1541         outs      => [ "res", "M" ],
1542         arity     => 2,
1543 },
1544
1545 vfist => {
1546         state     => "exc_pinned",
1547         reg_req   => { in => [ "gp", "gp", "vfp", "fpcw", "none" ] },
1548         ins       => [ "base", "index", "val", "fpcw", "mem" ],
1549         latency   => 4,
1550         units     => [ "VFP" ],
1551         mode      => "mode_M",
1552         attr_type => "ia32_x87_attr_t",
1553 },
1554
1555 l_vfist => {
1556         cmp_attr  => "return 1;",
1557         state     => "exc_pinned",
1558         arity     => 3,
1559         mode      => "mode_M",
1560 },
1561
1562
1563 # constants
1564
1565 vfldz => {
1566         irn_flags => "R",
1567         reg_req   => { out => [ "vfp" ] },
1568         latency   => 4,
1569         units     => [ "VFP" ],
1570         mode      => "mode_E",
1571         attr_type => "ia32_x87_attr_t",
1572 },
1573
1574 vfld1 => {
1575         irn_flags => "R",
1576         reg_req   => { out => [ "vfp" ] },
1577         latency   => 4,
1578         units     => [ "VFP" ],
1579         mode      => "mode_E",
1580         attr_type => "ia32_x87_attr_t",
1581 },
1582
1583 vfldpi => {
1584         irn_flags => "R",
1585         reg_req   => { out => [ "vfp" ] },
1586         latency   => 4,
1587         units     => [ "VFP" ],
1588         mode      => "mode_E",
1589         attr_type => "ia32_x87_attr_t",
1590 },
1591
1592 vfldln2 => {
1593         irn_flags => "R",
1594         reg_req   => { out => [ "vfp" ] },
1595         latency   => 4,
1596         units     => [ "VFP" ],
1597         mode      => "mode_E",
1598         attr_type => "ia32_x87_attr_t",
1599 },
1600
1601 vfldlg2 => {
1602         irn_flags => "R",
1603         reg_req   => { out => [ "vfp" ] },
1604         latency   => 4,
1605         units     => [ "VFP" ],
1606         mode      => "mode_E",
1607         attr_type => "ia32_x87_attr_t",
1608 },
1609
1610 vfldl2t => {
1611         irn_flags => "R",
1612         reg_req   => { out => [ "vfp" ] },
1613         latency   => 4,
1614         units     => [ "VFP" ],
1615         mode      => "mode_E",
1616         attr_type => "ia32_x87_attr_t",
1617 },
1618
1619 vfldl2e => {
1620         irn_flags => "R",
1621         reg_req   => { out => [ "vfp" ] },
1622         latency   => 4,
1623         units     => [ "VFP" ],
1624         mode      => "mode_E",
1625         attr_type => "ia32_x87_attr_t",
1626 },
1627
1628 vfConst => {
1629         op_flags  => "c",
1630         irn_flags => "R",
1631         reg_req   => { out => [ "vfp" ] },
1632         latency   => 3,
1633         units     => [ "VFP" ],
1634         mode      => "mode_E",
1635         attr_type => "ia32_x87_attr_t",
1636 },
1637
1638 # other
1639
1640 vfCondJmp => {
1641         state     => "pinned",
1642         op_flags  => "L|X|Y",
1643         reg_req   => { in => [ "vfp", "vfp" ], out => [ "none", "none", "eax" ] },
1644         ins       => [ "left", "right" ],
1645         outs      => [ "false", "true", "temp_reg_eax" ],
1646         attr      => "long pnc",
1647         init_attr => "attr->attr.pn_code = pnc;",
1648         latency   => 10,
1649         units     => [ "VFP" ],
1650         attr_type => "ia32_x87_attr_t",
1651 },
1652
1653 #------------------------------------------------------------------------#
1654 #       ___ _____    __ _             _                     _            #
1655 # __  _( _ )___  |  / _| | ___   __ _| |_   _ __   ___   __| | ___  ___  #
1656 # \ \/ / _ \  / /  | |_| |/ _ \ / _` | __| | '_ \ / _ \ / _` |/ _ \/ __| #
1657 #  >  < (_) |/ /   |  _| | (_) | (_| | |_  | | | | (_) | (_| |  __/\__ \ #
1658 # /_/\_\___//_/    |_| |_|\___/ \__,_|\__| |_| |_|\___/ \__,_|\___||___/ #
1659 #------------------------------------------------------------------------#
1660
1661 # Note: gas is strangely buggy: fdivrp and fdivp as well as fsubrp and fsubp
1662 #       are swapped, we work this around in the emitter...
1663
1664 fadd => {
1665         op_flags  => "R",
1666         rd_constructor => "NONE",
1667         reg_req   => { },
1668         emit      => '. fadd%XM %x87_binop',
1669         attr_type => "ia32_x87_attr_t",
1670 },
1671
1672 faddp => {
1673         op_flags  => "R",
1674         rd_constructor => "NONE",
1675         reg_req   => { },
1676         emit      => '. faddp %x87_binop',
1677         attr_type => "ia32_x87_attr_t",
1678 },
1679
1680 fmul => {
1681         op_flags  => "R",
1682         rd_constructor => "NONE",
1683         reg_req   => { },
1684         emit      => '. fmul%XM %x87_binop',
1685         attr_type => "ia32_x87_attr_t",
1686 },
1687
1688 fmulp => {
1689         op_flags  => "R",
1690         rd_constructor => "NONE",
1691         reg_req   => { },
1692         emit      => '. fmulp %x87_binop',,
1693         attr_type => "ia32_x87_attr_t",
1694 },
1695
1696 fsub => {
1697         op_flags  => "R",
1698         rd_constructor => "NONE",
1699         reg_req   => { },
1700         emit      => '. fsub%XM %x87_binop',
1701         attr_type => "ia32_x87_attr_t",
1702 },
1703
1704 fsubp => {
1705         op_flags  => "R",
1706         rd_constructor => "NONE",
1707         reg_req   => { },
1708 # see note about gas bugs
1709         emit      => '. fsubrp %x87_binop',
1710         attr_type => "ia32_x87_attr_t",
1711 },
1712
1713 fsubr => {
1714         op_flags  => "R",
1715         rd_constructor => "NONE",
1716         irn_flags => "R",
1717         reg_req   => { },
1718         emit      => '. fsubr%XM %x87_binop',
1719         attr_type => "ia32_x87_attr_t",
1720 },
1721
1722 fsubrp => {
1723         op_flags  => "R",
1724         rd_constructor => "NONE",
1725         irn_flags => "R",
1726         reg_req   => { },
1727 # see note about gas bugs
1728         emit      => '. fsubp %x87_binop',
1729         attr_type => "ia32_x87_attr_t",
1730 },
1731
1732 fprem => {
1733         op_flags  => "R",
1734         rd_constructor => "NONE",
1735         reg_req   => { },
1736         emit      => '. fprem1',
1737         attr_type => "ia32_x87_attr_t",
1738 },
1739
1740 # this node is just here, to keep the simulator running
1741 # we can omit this when a fprem simulation function exists
1742 fpremp => {
1743         op_flags  => "R",
1744         rd_constructor => "NONE",
1745         reg_req   => { },
1746         emit      => '. fprem1',
1747         attr_type => "ia32_x87_attr_t",
1748 },
1749
1750 fdiv => {
1751         op_flags  => "R",
1752         rd_constructor => "NONE",
1753         reg_req   => { },
1754         emit      => '. fdiv%XM %x87_binop',
1755         attr_type => "ia32_x87_attr_t",
1756 },
1757
1758 fdivp => {
1759         op_flags  => "R",
1760         rd_constructor => "NONE",
1761         reg_req   => { },
1762 # see note about gas bugs
1763         emit      => '. fdivrp %x87_binop',
1764         attr_type => "ia32_x87_attr_t",
1765 },
1766
1767 fdivr => {
1768         op_flags  => "R",
1769         rd_constructor => "NONE",
1770         reg_req   => { },
1771         emit      => '. fdivr%XM %x87_binop',
1772         attr_type => "ia32_x87_attr_t",
1773 },
1774
1775 fdivrp => {
1776         op_flags  => "R",
1777         rd_constructor => "NONE",
1778         reg_req   => { },
1779 # see note about gas bugs
1780         emit      => '. fdivp %x87_binop',
1781         attr_type => "ia32_x87_attr_t",
1782 },
1783
1784 fabs => {
1785         op_flags  => "R",
1786         rd_constructor => "NONE",
1787         reg_req   => { },
1788         emit      => '. fabs',
1789         attr_type => "ia32_x87_attr_t",
1790 },
1791
1792 fchs => {
1793         op_flags  => "R|K",
1794         rd_constructor => "NONE",
1795         reg_req   => { },
1796         emit      => '. fchs',
1797         attr_type => "ia32_x87_attr_t",
1798 },
1799
1800 # x87 Load and Store
1801
1802 fld => {
1803         rd_constructor => "NONE",
1804         op_flags  => "R|L|F",
1805         state     => "exc_pinned",
1806         reg_req   => { },
1807         emit      => '. fld%XM %AM',
1808         attr_type => "ia32_x87_attr_t",
1809 },
1810
1811 fst => {
1812         rd_constructor => "NONE",
1813         op_flags  => "R|L|F",
1814         state     => "exc_pinned",
1815         reg_req   => { },
1816         emit      => '. fst%XM %AM',
1817         mode      => "mode_M",
1818         attr_type => "ia32_x87_attr_t",
1819 },
1820
1821 fstp => {
1822         rd_constructor => "NONE",
1823         op_flags  => "R|L|F",
1824         state     => "exc_pinned",
1825         reg_req   => { },
1826         emit      => '. fstp%XM %AM',
1827         mode      => "mode_M",
1828         attr_type => "ia32_x87_attr_t",
1829 },
1830
1831 # Conversions
1832
1833 fild => {
1834         op_flags  => "R",
1835         rd_constructor => "NONE",
1836         reg_req   => { },
1837         emit      => '. fild%XM %AM',
1838         attr_type => "ia32_x87_attr_t",
1839 },
1840
1841 fist => {
1842         op_flags  => "R",
1843         state     => "exc_pinned",
1844         rd_constructor => "NONE",
1845         reg_req   => { },
1846         emit      => '. fist%XM %AM',
1847         mode      => "mode_M",
1848         attr_type => "ia32_x87_attr_t",
1849 },
1850
1851 fistp => {
1852         op_flags  => "R",
1853         state     => "exc_pinned",
1854         rd_constructor => "NONE",
1855         reg_req   => { },
1856         emit      => '. fistp%XM %AM',
1857         mode      => "mode_M",
1858         attr_type => "ia32_x87_attr_t",
1859 },
1860
1861 # constants
1862
1863 fldz => {
1864         op_flags  => "R|c|K",
1865         irn_flags  => "R",
1866         reg_req   => { },
1867         emit      => '. fldz',
1868         attr_type => "ia32_x87_attr_t",
1869 },
1870
1871 fld1 => {
1872         op_flags  => "R|c|K",
1873         irn_flags  => "R",
1874         reg_req   => { },
1875         emit      => '. fld1',
1876         attr_type => "ia32_x87_attr_t",
1877 },
1878
1879 fldpi => {
1880         op_flags  => "R|c|K",
1881         irn_flags  => "R",
1882         reg_req   => { },
1883         emit      => '. fldpi',
1884         attr_type => "ia32_x87_attr_t",
1885 },
1886
1887 fldln2 => {
1888         op_flags  => "R|c|K",
1889         irn_flags  => "R",
1890         reg_req   => { },
1891         emit      => '. fldln2',
1892         attr_type => "ia32_x87_attr_t",
1893 },
1894
1895 fldlg2 => {
1896         op_flags  => "R|c|K",
1897         irn_flags  => "R",
1898         reg_req   => { },
1899         emit      => '. fldlg2',
1900         attr_type => "ia32_x87_attr_t",
1901 },
1902
1903 fldl2t => {
1904         op_flags  => "R|c|K",
1905         irn_flags  => "R",
1906         reg_req   => { },
1907         emit      => '. fldll2t',
1908         attr_type => "ia32_x87_attr_t",
1909 },
1910
1911 fldl2e => {
1912         op_flags  => "R|c|K",
1913         irn_flags  => "R",
1914         reg_req   => { },
1915         emit      => '. fldl2e',
1916         attr_type => "ia32_x87_attr_t",
1917 },
1918
1919 # fxch, fpush, fpop
1920 # Note that it is NEVER allowed to do CSE on these nodes
1921 # Moreover, note the virtual register requierements!
1922
1923 fxch => {
1924         op_flags  => "R|K",
1925         reg_req   => { },
1926         cmp_attr  => "return 1;",
1927         emit      => '. fxch %X0',
1928         attr_type => "ia32_x87_attr_t",
1929 },
1930
1931 fpush => {
1932         op_flags  => "R|K",
1933         reg_req   => {},
1934         cmp_attr  => "return 1;",
1935         emit      => '. fld %X0',
1936         attr_type => "ia32_x87_attr_t",
1937 },
1938
1939 fpushCopy => {
1940         op_flags  => "R",
1941         reg_req   => { in => [ "vfp"], out => [ "vfp" ] },
1942         cmp_attr  => "return 1;",
1943         emit      => '. fld %X0',
1944         attr_type => "ia32_x87_attr_t",
1945 },
1946
1947 fpop => {
1948         op_flags  => "R|K",
1949         reg_req   => { },
1950         cmp_attr  => "return 1;",
1951         emit      => '. fstp %X0',
1952         attr_type => "ia32_x87_attr_t",
1953 },
1954
1955 # compare
1956
1957 fcomJmp => {
1958         op_flags  => "L|X|Y",
1959         reg_req   => { },
1960         attr_type => "ia32_x87_attr_t",
1961 },
1962
1963 fcompJmp => {
1964         op_flags  => "L|X|Y",
1965         reg_req   => { },
1966         attr_type => "ia32_x87_attr_t",
1967 },
1968
1969 fcomppJmp => {
1970         op_flags  => "L|X|Y",
1971         reg_req   => { },
1972         attr_type => "ia32_x87_attr_t",
1973 },
1974
1975 fcomrJmp => {
1976         op_flags  => "L|X|Y",
1977         reg_req   => { },
1978         attr_type => "ia32_x87_attr_t",
1979 },
1980
1981 fcomrpJmp => {
1982         op_flags  => "L|X|Y",
1983         reg_req   => { },
1984         attr_type => "ia32_x87_attr_t",
1985 },
1986
1987 fcomrppJmp => {
1988         op_flags  => "L|X|Y",
1989         reg_req   => { },
1990         attr_type => "ia32_x87_attr_t",
1991 },
1992
1993
1994 # -------------------------------------------------------------------------------- #
1995 #  ____ ____  _____                  _                               _             #
1996 # / ___/ ___|| ____| __   _____  ___| |_ ___  _ __   _ __   ___   __| | ___  ___   #
1997 # \___ \___ \|  _|   \ \ / / _ \/ __| __/ _ \| '__| | '_ \ / _ \ / _` |/ _ \/ __|  #
1998 #  ___) |__) | |___   \ V /  __/ (__| || (_) | |    | | | | (_) | (_| |  __/\__ \  #
1999 # |____/____/|_____|   \_/ \___|\___|\__\___/|_|    |_| |_|\___/ \__,_|\___||___/  #
2000 #                                                                                  #
2001 # -------------------------------------------------------------------------------- #
2002
2003
2004 # Spilling and reloading of SSE registers, hardcoded, not generated #
2005
2006 xxLoad => {
2007         op_flags  => "L|F",
2008         state     => "exc_pinned",
2009         reg_req   => { in => [ "gp", "gp", "none" ], out => [ "xmm", "none" ] },
2010         emit      => '. movdqu %D0, %AM',
2011         outs      => [ "res", "M" ],
2012         units     => [ "SSE" ],
2013 },
2014
2015 xxStore => {
2016         op_flags => "L|F",
2017         state    => "exc_pinned",
2018         reg_req  => { in => [ "gp", "gp", "xmm", "none" ] },
2019         emit     => '. movdqu %binop',
2020         units    => [ "SSE" ],
2021         mode     => "mode_M",
2022 },
2023
2024 ); # end of %nodes
2025
2026 # Include the generated SIMD node specification written by the SIMD optimization
2027 $my_script_name = dirname($myname) . "/../ia32/ia32_simd_spec.pl";
2028 unless ($return = do $my_script_name) {
2029         warn "couldn't parse $my_script_name: $@" if $@;
2030         warn "couldn't do $my_script_name: $!"    unless defined $return;
2031         warn "couldn't run $my_script_name"       unless $return;
2032 }