b40413b059e0c23220ab1491433dcb3f3e234d5c
[libfirm] / ir / be / ia32 / ia32_nodes_attr.h
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       Type definitions for ia32 node attributes.
23  * @author      Christian Wuerdig
24  * @version     $Id$
25  */
26 #ifndef FIRM_BE_IA32_IA32_NODES_ATTR_H
27 #define FIRM_BE_IA32_IA32_NODES_ATTR_H
28
29 #include "firm_config.h"
30
31 #include "firm_types.h"
32 #include "../bearch_t.h"
33 #include "../bemachine.h"
34
35 typedef enum { flavour_Div = 1, flavour_Mod, flavour_DivMod } ia32_op_flavour_t;
36 typedef enum { pn_EAX, pn_EDX } pn_ia32_Register;
37
38 typedef enum {
39         ia32_Normal,
40         ia32_AddrModeD,
41         ia32_AddrModeS
42 } ia32_op_type_t;
43
44 typedef enum {
45         ia32_ImmNone     = 0,
46         ia32_ImmConst    = 1,
47         ia32_ImmSymConst = 2,
48         ia32_ImmAsm      = 3
49 } ia32_immop_type_t;
50
51 typedef enum {
52         ia32_am_None   = 0,   /**<< no addrmode support */
53         ia32_am_Dest   = 1,   /**<< addrmode for destination only */
54         ia32_am_Source = 2,   /**<< addrmode for source only */
55         ia32_am_Full   = 3    /**<< full addmode support */
56 } ia32_am_type_t;
57
58 /**
59  * Different Address Mode properties:
60  * O - Offset is set
61  * B - Base is set
62  * I - Index is set
63  * S - Scale is set
64  */
65 enum {
66         ia32_O = (1 << 0),  /**< O - Offset is set */
67         ia32_B = (1 << 1),  /**< B - Base is set */
68         ia32_I = (1 << 2),  /**< I - Index is set */
69         ia32_S = (1 << 3)   /**< S - Scale is set */
70 };
71
72 /** Possible Address mode types */
73 typedef enum {
74         ia32_am_N    = 0,
75         ia32_am_O    = ia32_O,
76         ia32_am_B    = ia32_B,
77         ia32_am_I    = ia32_I,
78         ia32_am_IS   = ia32_I | ia32_S,
79         ia32_am_BI   = ia32_B | ia32_I,
80         ia32_am_OB   = ia32_O | ia32_B,
81         ia32_am_OIS  = ia32_O | ia32_I | ia32_S,
82         ia32_am_OBIS = ia32_O | ia32_B | ia32_I | ia32_S
83 } ia32_am_flavour_t;
84
85 enum {
86         ia32_pn_Cmp_Unsigned = 0x100 /**< set this flag in a pnc to indicate an unsigned compare operation */
87 };
88
89 #ifndef NDEBUG
90 typedef enum {
91         IA32_ATTR_INVALID         = 0,
92         IA32_ATTR_ia32_attr_t     = 1 << 0,
93         IA32_ATTR_ia32_x87_attr_t = 1 << 1,
94 } ia32_attr_type_t;
95 #endif
96
97 typedef struct ia32_attr_t ia32_attr_t;
98 struct ia32_attr_t {
99         struct {
100                 unsigned tp:3;              /**< ia32 node type. */
101                 unsigned imm_tp:2;          /**< ia32 immop type. */
102                 unsigned am_support:2;      /**< Indicates the address mode type supported by this node. */
103                 unsigned am_flavour:4;      /**< The concrete address mode characteristics. */
104                 unsigned am_scale:2;        /**< The address mode scale for index register. */
105                 unsigned am_sc_sign:1;      /**< The sign bit of the address mode symconst. */
106
107                 unsigned use_frame:1;       /**< Indicates whether the operation uses the frame pointer or not. */
108                 unsigned except_label:1;    /**< Set if this node needs a label because of posiible exception. */
109
110                 ia32_op_flavour_t op_flav:2;/**< Flavour of an op (flavour_Div/Mod/DivMod). */
111
112                 unsigned flags:4;           /**< Indicating if spillable, rematerializeable, stack modifying and/or ignore. */
113
114                 unsigned is_commutative:1;  /**< Indicates whether op is commutative or not. */
115
116                 unsigned emit_cl:1;         /**< Indicates whether we must emit cl instead of ecx (needed for shifts). */
117
118                 unsigned got_lea:1;         /**< Indicates whether or not this node already consumed a LEA. */
119
120                 unsigned need_stackent:1;   /**< Set to 1 if node need space on stack. */
121         } data;
122
123         int       *out_flags;     /**< flags for each produced value */
124
125         int        am_offs;       /**< offsets for AddrMode */
126         ir_entity *am_sc;         /**< SymConst for AddrMode */
127
128         union {
129                 tarval    *tv;        /**< tarval for immediate operations */
130                 ir_entity *sc;        /**< the symconst ident */
131                 ident     *asm_text;  /**< used by asm node */
132         } cnst_val;
133
134         ir_mode *ls_mode;     /**< Load/Store mode: This is the mode of the value
135                                    that is manipulated by this node. */
136
137         ir_entity *frame_ent; /**< the frame entity attached to this node */
138
139         long pn_code;       /**< projnum "types" (e.g. indicate compare operators and argument numbers for switches) */
140
141         unsigned latency;   /**< the latency of the instruction in clock cycles */
142
143 #ifndef NDEBUG
144         const char       *orig_node;      /**< holds the name of the original ir node */
145         unsigned          attr_type;      /**< bitfield indicating the attribute type */
146 #endif
147
148         const be_execution_unit_t ***exec_units; /**< list of units this operation can be executed on */
149
150         const arch_register_req_t **in_req;  /**< register requirements for arguments */
151         const arch_register_req_t **out_req; /**< register requirements for results */
152
153         const arch_register_t **slots;     /**< register slots for assigned registers */
154 };
155
156 typedef struct ia32_x87_attr_t ia32_x87_attr_t;
157 struct ia32_x87_attr_t {
158         ia32_attr_t  attr;
159         const arch_register_t *x87[3];    /**< register slots for x87 register */
160 };
161
162 /* the following union is necessary to indicate to the compiler that we might want to cast
163  * the structs (we use them to simulate OO-inheritance) */
164 union allow_casts_attr_t_ {
165         ia32_attr_t      attr;
166         ia32_x87_attr_t  x87_attr;
167 };
168
169 #ifndef NDEBUG
170 #define CAST_IA32_ATTR(type,ptr)        (assert( ((const ia32_attr_t*)(ptr))->attr_type & IA32_ATTR_ ## type ), (type*) (ptr))
171 #define CONST_CAST_IA32_ATTR(type,ptr)  (assert( ((const ia32_attr_t*)(ptr))->attr_type & IA32_ATTR_ ## type ), (const type*) (ptr))
172 #else
173 #define CAST_IA32_ATTR(type,ptr)        ((type*) (ptr))
174 #define CONST_CAST_IA32_ATTR(type,ptr)  ((const type*) (ptr))
175 #endif
176
177 #endif