5306d62a595c43e566fa257bc0ae8f25faebfd97
[libfirm] / ir / be / ia32 / ia32_finish.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   This file implements functions to finalize the irg for emit.
23  * @author  Christian Wuerdig
24  * @version $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include "irnode.h"
31 #include "ircons.h"
32 #include "irgmod.h"
33 #include "irgwalk.h"
34 #include "iredges.h"
35 #include "irprintf.h"
36 #include "pdeq.h"
37 #include "error.h"
38
39 #include "../bearch_t.h"
40 #include "../besched_t.h"
41 #include "../benode_t.h"
42
43 #include "bearch_ia32_t.h"
44 #include "ia32_finish.h"
45 #include "ia32_new_nodes.h"
46 #include "ia32_map_regs.h"
47 #include "ia32_transform.h"
48 #include "ia32_dbg_stat.h"
49 #include "ia32_optimize.h"
50 #include "gen_ia32_regalloc_if.h"
51
52 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
53
54 /**
55  * Transforms a Sub or xSub into Neg--Add iff OUT_REG == SRC2_REG.
56  * THIS FUNCTIONS MUST BE CALLED AFTER REGISTER ALLOCATION.
57  */
58 static void ia32_transform_sub_to_neg_add(ir_node *irn, ia32_code_gen_t *cg) {
59         ir_graph *irg;
60         ir_node *in1, *in2, *noreg, *nomem, *res;
61         ir_node *noreg_fp, *block;
62         ir_mode *mode = get_irn_mode(irn);
63         dbg_info *dbg = get_irn_dbg_info(irn);
64         const arch_register_t *in1_reg, *in2_reg, *out_reg, **slots;
65         int i, arity;
66
67         /* Return if not a Sub or xSub */
68         if (!is_ia32_Sub(irn) && !is_ia32_xSub(irn))
69                 return;
70         /* fix_am will solve this for AddressMode variants */
71         if(get_ia32_op_type(irn) != ia32_Normal)
72                 return;
73
74         noreg   = ia32_new_NoReg_gp(cg);
75         noreg_fp = ia32_new_NoReg_fp(cg);
76         nomem   = new_rd_NoMem(cg->irg);
77         in1     = get_irn_n(irn, n_ia32_binary_left);
78         in2     = get_irn_n(irn, n_ia32_binary_right);
79         in1_reg = arch_get_irn_register(cg->arch_env, in1);
80         in2_reg = arch_get_irn_register(cg->arch_env, in2);
81         out_reg = get_ia32_out_reg(irn, 0);
82
83         assert(get_irn_mode(irn) != mode_T);
84
85         irg     = cg->irg;
86         block   = get_nodes_block(irn);
87
88         /* in case of sub and OUT == SRC2 we can transform the sequence into neg src2 -- add */
89         if (out_reg != in2_reg)
90                 return;
91
92         /* generate the neg src2 */
93         if(mode_is_float(mode)) {
94                 int size;
95                 ir_entity *entity;
96                 ir_mode *op_mode = get_ia32_ls_mode(irn);
97
98                 res = new_rd_ia32_xXor(dbg, irg, block, noreg, noreg, nomem, in2, noreg_fp);
99                 size = get_mode_size_bits(op_mode);
100                 entity = ia32_gen_fp_known_const(size == 32 ? ia32_SSIGN : ia32_DSIGN);
101                 set_ia32_am_sc(res, entity);
102                 set_ia32_op_type(res, ia32_AddrModeS);
103                 set_ia32_ls_mode(res, op_mode);
104         } else {
105                 res = new_rd_ia32_Neg(dbg, irg, block, in2);
106         }
107         arch_set_irn_register(cg->arch_env, res, in2_reg);
108
109         /* add to schedule */
110         sched_add_before(irn, res);
111
112         /* generate the add */
113         if (mode_is_float(mode)) {
114                 res = new_rd_ia32_xAdd(dbg, irg, block, noreg, noreg, nomem, res, in1);
115                 set_ia32_am_support(res, ia32_am_Source, ia32_am_binary);
116                 set_ia32_ls_mode(res, get_ia32_ls_mode(irn));
117         } else {
118                 res = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, nomem, res, in1);
119                 set_ia32_am_support(res, ia32_am_Full, ia32_am_binary);
120                 set_ia32_commutative(res);
121         }
122
123         SET_IA32_ORIG_NODE(res, ia32_get_old_node_name(cg, irn));
124         /* copy register */
125         slots    = get_ia32_slots(res);
126         slots[0] = in2_reg;
127
128         /* exchange the add and the sub */
129         edges_reroute(irn, res, irg);
130
131         /* add to schedule */
132         sched_add_before(irn, res);
133
134         /* remove the old sub */
135         sched_remove(irn);
136         arity = get_irn_arity(irn);
137         for(i = 0; i < arity; ++i) {
138                 set_irn_n(irn, i, new_Bad());
139         }
140
141         DBG_OPT_SUB2NEGADD(irn, res);
142 }
143
144 static INLINE int need_constraint_copy(ir_node *irn) {
145         return  ! is_ia32_Lea(irn)      &&
146                 ! is_ia32_Conv_I2I(irn)     &&
147                 ! is_ia32_Conv_I2I8Bit(irn) &&
148                 ! is_ia32_CMov(irn);
149 }
150
151 /**
152  * Insert copies for all ia32 nodes where the should_be_same requirement
153  * is not fulfilled.
154  * Transform Sub into Neg -- Add if IN2 == OUT
155  */
156 static void assure_should_be_same_requirements(ia32_code_gen_t *cg,
157                                                ir_node *node)
158 {
159         ir_graph                   *irg      = cg->irg;
160         const arch_env_t           *arch_env = cg->arch_env;
161         const arch_register_req_t **reqs;
162         const arch_register_t      *out_reg, *in_reg;
163         int                         n_res, i;
164         ir_node                    *in_node, *block;
165         ia32_op_type_t              op_tp;
166
167         if(!is_ia32_irn(node))
168                 return;
169
170         /* some nodes are just a bit less efficient, but need no fixing if the
171          * should be same requirement is not fulfilled */
172         if(!need_constraint_copy(node))
173                 return;
174
175         op_tp = get_ia32_op_type(node);
176         reqs  = get_ia32_out_req_all(node);
177         n_res = get_ia32_n_res(node);
178         block = get_nodes_block(node);
179
180         /* check all OUT requirements, if there is a should_be_same */
181         for (i = 0; i < n_res; i++) {
182                 int                          i2, arity;
183                 int                          same_pos;
184                 ir_node                     *perm;
185                 ir_node                     *in[2];
186                 ir_node                     *perm_proj0;
187                 ir_node                     *perm_proj1;
188                 ir_node                     *uses_out_reg;
189                 const arch_register_req_t   *req = reqs[i];
190                 const arch_register_class_t *class;
191                 int                         uses_out_reg_pos;
192
193                 if (!arch_register_req_is(req, should_be_same))
194                         continue;
195
196                 same_pos = req->other_same[0];
197
198                 /* get in and out register */
199                 out_reg  = get_ia32_out_reg(node, i);
200                 in_node  = get_irn_n(node, same_pos);
201                 in_reg   = arch_get_irn_register(arch_env, in_node);
202
203                 /* requirement already fulfilled? */
204                 if (in_reg == out_reg)
205                         continue;
206                 /* unknowns can be changed to any register we want on emitting */
207                 if (is_unknown_reg(in_reg))
208                         continue;
209                 class = arch_register_get_class(in_reg);
210                 assert(class == arch_register_get_class(out_reg));
211
212                 /* check if any other input operands uses the out register */
213                 arity = get_irn_arity(node);
214                 uses_out_reg     = NULL;
215                 uses_out_reg_pos = -1;
216                 for(i2 = 0; i2 < arity; ++i2) {
217                         ir_node               *in     = get_irn_n(node, i2);
218                         const arch_register_t *in_reg;
219
220                         if(!mode_is_data(get_irn_mode(in)))
221                                 continue;
222
223                         in_reg = arch_get_irn_register(arch_env, in);
224
225                         if(in_reg != out_reg)
226                                 continue;
227
228                         if(uses_out_reg != NULL && in != uses_out_reg) {
229                                 panic("invalid register allocation");
230                         }
231                         uses_out_reg = in;
232                         if(uses_out_reg_pos >= 0)
233                                 uses_out_reg_pos = -1; /* multiple inputs... */
234                         else
235                                 uses_out_reg_pos = i2;
236                 }
237
238                 /* no-one else is using the out reg, we can simply copy it
239                  * (the register can't be live since the operation will override it
240                  *  anyway) */
241                 if(uses_out_reg == NULL) {
242                         ir_node *copy = be_new_Copy(class, irg, block, in_node);
243                         DBG_OPT_2ADDRCPY(copy);
244
245                         /* destination is the out register */
246                         arch_set_irn_register(arch_env, copy, out_reg);
247
248                         /* insert copy before the node into the schedule */
249                         sched_add_before(node, copy);
250
251                         /* set copy as in */
252                         set_irn_n(node, same_pos, copy);
253
254                         DBG((dbg, LEVEL_1, "created copy %+F for should be same argument "
255                              "at input %d of %+F\n", copy, same_pos, node));
256                         continue;
257                 }
258
259                 /* for commutative nodes we can simply swap the left/right */
260                 if(is_ia32_commutative(node) && uses_out_reg_pos == n_ia32_binary_right) {
261                         ia32_swap_left_right(node);
262                         DBG((dbg, LEVEL_1, "swapped left/right input of %+F to resolve "
263                              "should be same constraint\n", node));
264                         continue;
265                 }
266
267 #ifdef DEBUG_libfirm
268                 ir_fprintf(stderr, "Note: need perm to resolve should_be_same constraint at %+F (this is unsafe and should not happen in theory...)\n", node);
269 #endif
270                 /* the out reg is used as node input: we need to permutate our input
271                  * and the other (this is allowed, since the other node can't be live
272                  * after! the operation as we will override the register. */
273                 in[0] = in_node;
274                 in[1] = uses_out_reg;
275                 perm  = be_new_Perm(class, irg, block, 2, in);
276
277                 perm_proj0 = new_r_Proj(irg, block, perm, get_irn_mode(in[0]), 0);
278                 perm_proj1 = new_r_Proj(irg, block, perm, get_irn_mode(in[1]), 1);
279
280                 arch_set_irn_register(arch_env, perm_proj0, out_reg);
281                 arch_set_irn_register(arch_env, perm_proj1, in_reg);
282
283                 sched_add_before(node, perm);
284
285                 DBG((dbg, LEVEL_1, "created perm %+F for should be same argument "
286                      "at input %d of %+F (need permutate with %+F)\n", perm, same_pos,
287                      node, uses_out_reg));
288
289                 /* use the perm results */
290                 for(i2 = 0; i2 < arity; ++i2) {
291                         ir_node *in = get_irn_n(node, i2);
292
293                         if(in == in_node) {
294                                 set_irn_n(node, i2, perm_proj0);
295                         } else if(in == uses_out_reg) {
296                                 set_irn_n(node, i2, perm_proj1);
297                         }
298                 }
299         }
300 }
301
302 /**
303  * Following Problem:
304  * We have a source address mode node with base or index register equal to
305  * result register and unfulfilled should_be_same requirement. The constraint
306  * handler will insert a copy from the remaining input operand to the result
307  * register -> base or index is broken then.
308  * Solution: Turn back this address mode into explicit Load + Operation.
309  */
310 static void fix_am_source(ir_node *irn, void *env) {
311         ia32_code_gen_t            *cg = env;
312         const arch_env_t           *arch_env = cg->arch_env;
313         ir_node                    *base;
314         ir_node                    *index;
315         ir_node                    *noreg;
316         const arch_register_t      *reg_base;
317         const arch_register_t      *reg_index;
318         const arch_register_req_t **reqs;
319         int                         n_res, i;
320
321         /* check only ia32 nodes with source address mode */
322         if (! is_ia32_irn(irn) || get_ia32_op_type(irn) != ia32_AddrModeS)
323                 return;
324         /* only need to fix binary operations */
325         if (get_ia32_am_arity(irn) != ia32_am_binary)
326                 return;
327
328         base  = get_irn_n(irn, 0);
329         index = get_irn_n(irn, 1);
330
331         reg_base  = arch_get_irn_register(arch_env, base);
332         reg_index = arch_get_irn_register(arch_env, index);
333         reqs      = get_ia32_out_req_all(irn);
334
335         noreg = ia32_new_NoReg_gp(cg);
336
337         n_res = get_ia32_n_res(irn);
338
339         for (i = 0; i < n_res; i++) {
340                 if (arch_register_req_is(reqs[i], should_be_same)) {
341                         /* get in and out register */
342                         const arch_register_t *out_reg   = get_ia32_out_reg(irn, i);
343                         int                    same_pos  = reqs[i]->other_same[0];
344                         ir_node               *same_node = get_irn_n(irn, same_pos);
345                         const arch_register_t *same_reg
346                                 = arch_get_irn_register(arch_env, same_node);
347                         const arch_register_class_t *same_cls;
348                         ir_graph              *irg   = cg->irg;
349                         dbg_info              *dbgi  = get_irn_dbg_info(irn);
350                         ir_node               *block = get_nodes_block(irn);
351                         ir_mode               *proj_mode;
352                         ir_node               *load;
353                         ir_node               *load_res;
354                         ir_node               *mem;
355                         int                    pnres;
356
357                         /* should_be same constraint is fullfilled, nothing to do */
358                         if(out_reg == same_reg)
359                                 continue;
360
361                         /* we only need to do something if the out reg is the same as base
362                            or index register */
363                         if (out_reg != reg_base && out_reg != reg_index)
364                                 continue;
365
366                         /* turn back address mode */
367                         same_cls = arch_register_get_class(same_reg);
368                         mem = get_irn_n(irn, n_ia32_mem);
369                         assert(get_irn_mode(mem) == mode_M);
370                         if (same_cls == &ia32_reg_classes[CLASS_ia32_gp]) {
371                                 load      = new_rd_ia32_Load(dbgi, irg, block, base, index, mem);
372                                 pnres     = pn_ia32_Load_res;
373                                 proj_mode = mode_Iu;
374                         } else if (same_cls == &ia32_reg_classes[CLASS_ia32_xmm]) {
375                                 load      = new_rd_ia32_xLoad(dbgi, irg, block, base, index, mem,
376                                                               get_ia32_ls_mode(irn));
377                                 pnres     = pn_ia32_xLoad_res;
378                                 proj_mode = mode_E;
379                         } else {
380                                 panic("cannot turn back address mode for this register class");
381                         }
382
383                         /* copy address mode information to load */
384                         set_ia32_op_type(load, ia32_AddrModeS);
385                         ia32_copy_am_attrs(load, irn);
386
387                         /* insert the load into schedule */
388                         sched_add_before(irn, load);
389
390                         DBG((dbg, LEVEL_3, "irg %+F: build back AM source for node %+F, inserted load %+F\n", cg->irg, irn, load));
391
392                         load_res = new_r_Proj(cg->irg, block, load, proj_mode, pnres);
393                         arch_set_irn_register(cg->arch_env, load_res, out_reg);
394
395                         /* set the new input operand */
396                         set_irn_n(irn, n_ia32_binary_right, load_res);
397                         if(get_irn_mode(irn) == mode_T) {
398                                 const ir_edge_t *edge, *next;
399                                 foreach_out_edge_safe(irn, edge, next) {
400                                         ir_node *node = get_edge_src_irn(edge);
401                                         int      pn   = get_Proj_proj(node);
402                                         if(pn == 0) {
403                                                 exchange(node, irn);
404                                         } else {
405                                                 assert(pn == 1);
406                                                 set_Proj_pred(node, load);
407                                         }
408                                 }
409                                 set_irn_mode(irn, mode_Iu);
410                         }
411
412                         /* this is a normal node now */
413                         set_irn_n(irn, n_ia32_base,  noreg);
414                         set_irn_n(irn, n_ia32_index, noreg);
415                         set_ia32_op_type(irn, ia32_Normal);
416                         break;
417                 }
418         }
419 }
420
421 /**
422  * Block walker: finishes a block
423  */
424 static void ia32_finish_irg_walker(ir_node *block, void *env) {
425         ia32_code_gen_t *cg = env;
426         ir_node *irn, *next;
427
428         /* first: turn back AM source if necessary */
429         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
430                 next = sched_next(irn);
431                 fix_am_source(irn, env);
432         }
433
434         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
435                 ia32_code_gen_t *cg = env;
436
437                 next = sched_next(irn);
438
439                 /* check if there is a sub which need to be transformed */
440                 ia32_transform_sub_to_neg_add(irn, cg);
441         }
442
443         /* second: insert copies and finish irg */
444         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
445                 next = sched_next(irn);
446                 assure_should_be_same_requirements(cg, irn);
447         }
448 }
449
450 /**
451  * Block walker: pushes all blocks on a wait queue
452  */
453 static void ia32_push_on_queue_walker(ir_node *block, void *env) {
454         waitq *wq = env;
455         waitq_put(wq, block);
456 }
457
458
459 /**
460  * Add Copy nodes for not fulfilled should_be_equal constraints
461  */
462 void ia32_finish_irg(ir_graph *irg, ia32_code_gen_t *cg) {
463         waitq *wq = new_waitq();
464
465         /* Push the blocks on the waitq because ia32_finish_irg_walker starts more walks ... */
466         irg_block_walk_graph(irg, NULL, ia32_push_on_queue_walker, wq);
467
468         while (! waitq_empty(wq)) {
469                 ir_node *block = waitq_get(wq);
470                 ia32_finish_irg_walker(block, cg);
471         }
472         del_waitq(wq);
473 }
474
475 void ia32_init_finish(void)
476 {
477         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.finish");
478 }