Remove the unused macro constant SNPRINTF_BUF_LEN.
[libfirm] / ir / be / ia32 / ia32_finish.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief   This file implements functions to finalize the irg for emit.
23  * @author  Christian Wuerdig
24  */
25 #include "config.h"
26
27 #include "irnode.h"
28 #include "ircons.h"
29 #include "irgmod.h"
30 #include "irgwalk.h"
31 #include "iredges.h"
32 #include "irprintf.h"
33 #include "pdeq.h"
34 #include "error.h"
35
36 #include "bearch.h"
37 #include "besched.h"
38 #include "benode.h"
39
40 #include "bearch_ia32_t.h"
41 #include "ia32_finish.h"
42 #include "ia32_new_nodes.h"
43 #include "ia32_common_transform.h"
44 #include "ia32_transform.h"
45 #include "ia32_dbg_stat.h"
46 #include "ia32_optimize.h"
47 #include "gen_ia32_regalloc_if.h"
48
49 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
50
51 /**
52  * Transforms a Sub or xSub into Neg--Add iff OUT_REG != SRC1_REG && OUT_REG == SRC2_REG.
53  * THIS FUNCTIONS MUST BE CALLED AFTER REGISTER ALLOCATION.
54  */
55 static void ia32_transform_sub_to_neg_add(ir_node *irn)
56 {
57         ir_graph *irg;
58         ir_node *in1, *in2, *noreg, *nomem, *res;
59         ir_node *noreg_fp, *block;
60         dbg_info *dbgi;
61         const arch_register_t *in1_reg, *in2_reg, *out_reg;
62
63         /* fix_am will solve this for AddressMode variants */
64         if (get_ia32_op_type(irn) != ia32_Normal)
65                 return;
66
67         irg      = get_irn_irg(irn);
68         noreg    = ia32_new_NoReg_gp(irg);
69         noreg_fp = ia32_new_NoReg_xmm(irg);
70         nomem    = get_irg_no_mem(irg);
71         in1      = get_irn_n(irn, n_ia32_binary_left);
72         in2      = get_irn_n(irn, n_ia32_binary_right);
73         in1_reg  = arch_get_irn_register(in1);
74         in2_reg  = arch_get_irn_register(in2);
75         out_reg  = arch_get_irn_register_out(irn, 0);
76
77         if (out_reg == in1_reg)
78                 return;
79
80         /* in case of sub and OUT == SRC2 we can transform the sequence into neg src2 -- add */
81         if (out_reg != in2_reg)
82                 return;
83
84         block = get_nodes_block(irn);
85         dbgi   = get_irn_dbg_info(irn);
86
87         /* generate the neg src2 */
88         if (is_ia32_xSub(irn)) {
89                 int size;
90                 ir_entity *entity;
91                 ir_mode *op_mode = get_ia32_ls_mode(irn);
92
93                 assert(get_irn_mode(irn) != mode_T);
94
95                 res = new_bd_ia32_xXor(dbgi, block, noreg, noreg, nomem, in2, noreg_fp);
96                 size = get_mode_size_bits(op_mode);
97                 entity = ia32_gen_fp_known_const(size == 32 ? ia32_SSIGN : ia32_DSIGN);
98                 set_ia32_am_sc(res, entity);
99                 set_ia32_op_type(res, ia32_AddrModeS);
100                 set_ia32_ls_mode(res, op_mode);
101
102                 arch_set_irn_register(res, in2_reg);
103
104                 /* add to schedule */
105                 sched_add_before(irn, res);
106
107                 /* generate the add */
108                 res = new_bd_ia32_xAdd(dbgi, block, noreg, noreg, nomem, res, in1);
109                 set_ia32_ls_mode(res, get_ia32_ls_mode(irn));
110         } else {
111                 ir_node         *flags_proj = NULL;
112                 ir_node         *carry;
113                 const ir_edge_t *edge;
114
115                 if (get_irn_mode(irn) == mode_T) {
116                         /* collect the Proj uses */
117                         foreach_out_edge(irn, edge) {
118                                 ir_node *proj = get_edge_src_irn(edge);
119                                 long     pn   = get_Proj_proj(proj);
120                                 if (pn == pn_ia32_flags) {
121                                         assert(flags_proj == NULL);
122                                         flags_proj = proj;
123                                         break;
124                                 }
125                         }
126                 }
127
128                 if (is_ia32_Sbb(irn)) {
129                         /* Feed borrow (in CF) as carry (via CMC) into NOT+ADC. */
130                         carry = get_irn_n(irn, n_ia32_Sbb_eflags);
131                         carry = new_bd_ia32_Cmc(dbgi, block, carry);
132                         goto carry;
133                 } else if (flags_proj != 0) {
134                         /*
135                          * ARG, the above technique does NOT set the flags right.
136                          * So, we must produce the following code:
137                          * t1 = ~b
138                          * t2 = a + ~b + Carry
139                          * Complement Carry
140                          *
141                          * a + -b = a + (~b + 1)  would set the carry flag wrong IFF both a and b are zero.
142                          */
143                         ir_node *cmc;
144                         ir_node *nnot;
145                         ir_node *adc;
146                         ir_node *adc_flags;
147
148                         carry = new_bd_ia32_Stc(dbgi, block);
149
150 carry:
151                         nnot = new_bd_ia32_Not(dbgi, block, in2);
152                         arch_set_irn_register(nnot, in2_reg);
153                         sched_add_before(irn, nnot);
154
155                         arch_set_irn_register(carry, &ia32_registers[REG_EFLAGS]);
156                         sched_add_before(irn, carry);
157
158                         adc = new_bd_ia32_Adc(dbgi, block, noreg, noreg, nomem, nnot, in1, carry);
159                         arch_set_irn_register(adc, out_reg);
160                         set_ia32_commutative(adc);
161
162                         if (flags_proj != NULL) {
163                                 set_irn_mode(adc, mode_T);
164                                 adc_flags = new_r_Proj(adc, mode_Iu, pn_ia32_Adc_flags);
165                                 arch_set_irn_register(adc_flags, &ia32_registers[REG_EFLAGS]);
166
167                                 cmc = new_bd_ia32_Cmc(dbgi, block, adc_flags);
168                                 arch_set_irn_register(cmc, &ia32_registers[REG_EFLAGS]);
169                                 sched_add_after(irn, cmc);
170                                 exchange(flags_proj, cmc);
171                         }
172
173                         res = adc;
174                 } else {
175                         res = new_bd_ia32_Neg(dbgi, block, in2);
176                         arch_set_irn_register(res, in2_reg);
177
178                         /* add to schedule */
179                         sched_add_before(irn, res);
180
181                         /* generate the add */
182                         res = new_bd_ia32_Add(dbgi, block, noreg, noreg, nomem, res, in1);
183                         arch_set_irn_register(res, out_reg);
184                         set_ia32_commutative(res);
185                 }
186         }
187
188         /* exchange the add and the sub */
189         edges_reroute(irn, res);
190         sched_add_before(irn, res);
191
192         set_irn_mode(res, get_irn_mode(irn));
193
194         SET_IA32_ORIG_NODE(res, irn);
195
196         /* remove the old sub */
197         sched_remove(irn);
198         kill_node(irn);
199
200         DBG_OPT_SUB2NEGADD(irn, res);
201 }
202
203 static inline int need_constraint_copy(ir_node *irn)
204 {
205         /* TODO this should be determined from the node specification */
206         switch (get_ia32_irn_opcode(irn)) {
207                 case iro_ia32_IMul: {
208                         /* the 3 operand form of IMul needs no constraint copy */
209                         ir_node *right = get_irn_n(irn, n_ia32_IMul_right);
210                         return !is_ia32_Immediate(right);
211                 }
212
213                 case iro_ia32_Lea:
214                 case iro_ia32_Conv_I2I:
215                 case iro_ia32_Conv_I2I8Bit:
216                 case iro_ia32_CMovcc:
217                 case iro_ia32_Minus64Bit:
218                         return 0;
219
220                 default:
221                         return 1;
222         }
223 }
224
225 /**
226  * Returns the index of the "same" register.
227  * On the x86, we should have only one.
228  */
229 static int get_first_same(const arch_register_req_t* req)
230 {
231         const unsigned other = req->other_same;
232         int i;
233
234         for (i = 0; i < 32; ++i) {
235                 if (other & (1U << i)) return i;
236         }
237         panic("same position not found");
238 }
239
240 /**
241  * Insert copies for all ia32 nodes where the should_be_same requirement
242  * is not fulfilled.
243  * Transform Sub into Neg -- Add if IN2 == OUT
244  */
245 static void assure_should_be_same_requirements(ir_node *node)
246 {
247         const arch_register_t      *out_reg, *in_reg;
248         int                         n_res, i;
249         ir_node                    *in_node, *block;
250
251         n_res = arch_get_irn_n_outs(node);
252         block = get_nodes_block(node);
253
254         /* check all OUT requirements, if there is a should_be_same */
255         for (i = 0; i < n_res; i++) {
256                 int                          i2, arity;
257                 int                          same_pos;
258                 ir_node                     *uses_out_reg;
259                 const arch_register_req_t   *req = arch_get_irn_register_req_out(node, i);
260                 const arch_register_class_t *cls;
261                 int                         uses_out_reg_pos;
262
263                 if (!arch_register_req_is(req, should_be_same))
264                         continue;
265
266                 same_pos = get_first_same(req);
267
268                 /* get in and out register */
269                 out_reg = arch_get_irn_register_out(node, i);
270                 in_node = get_irn_n(node, same_pos);
271                 in_reg  = arch_get_irn_register(in_node);
272
273                 /* requirement already fulfilled? */
274                 if (in_reg == out_reg)
275                         continue;
276                 cls = arch_register_get_class(in_reg);
277                 assert(cls == arch_register_get_class(out_reg));
278
279                 /* check if any other input operands uses the out register */
280                 arity = get_irn_arity(node);
281                 uses_out_reg     = NULL;
282                 uses_out_reg_pos = -1;
283                 for (i2 = 0; i2 < arity; ++i2) {
284                         ir_node               *in     = get_irn_n(node, i2);
285                         const arch_register_t *other_in_reg;
286
287                         if (!mode_is_data(get_irn_mode(in)))
288                                 continue;
289
290                         other_in_reg = arch_get_irn_register(in);
291
292                         if (other_in_reg != out_reg)
293                                 continue;
294
295                         if (uses_out_reg != NULL && in != uses_out_reg) {
296                                 panic("invalid register allocation");
297                         }
298                         uses_out_reg = in;
299                         if (uses_out_reg_pos >= 0)
300                                 uses_out_reg_pos = -1; /* multiple inputs... */
301                         else
302                                 uses_out_reg_pos = i2;
303                 }
304
305                 /* no-one else is using the out reg, we can simply copy it
306                  * (the register can't be live since the operation will override it
307                  *  anyway) */
308                 if (uses_out_reg == NULL) {
309                         ir_node *copy = be_new_Copy(block, in_node);
310                         DBG_OPT_2ADDRCPY(copy);
311
312                         /* destination is the out register */
313                         arch_set_irn_register(copy, out_reg);
314
315                         /* insert copy before the node into the schedule */
316                         sched_add_before(node, copy);
317
318                         /* set copy as in */
319                         set_irn_n(node, same_pos, copy);
320
321                         DBG((dbg, LEVEL_1,
322                                 "created copy %+F for should be same argument at input %d of %+F\n",
323                                 copy, same_pos, node));
324                         continue;
325                 }
326
327                 /* for commutative nodes we can simply swap the left/right */
328                 if (uses_out_reg_pos == n_ia32_binary_right && is_ia32_commutative(node)) {
329                         ia32_swap_left_right(node);
330                         DBG((dbg, LEVEL_1,
331                                 "swapped left/right input of %+F to resolve should be same constraint\n",
332                                 node));
333                         continue;
334                 }
335
336                 panic("Unresolved should_be_same constraint");
337         }
338 }
339
340 /**
341  * Following Problem:
342  * We have a source address mode node with base or index register equal to
343  * result register and unfulfilled should_be_same requirement. The constraint
344  * handler will insert a copy from the remaining input operand to the result
345  * register -> base or index is broken then.
346  * Solution: Turn back this address mode into explicit Load + Operation.
347  */
348 static void fix_am_source(ir_node *irn)
349 {
350         int                         n_res, i;
351
352         /* check only ia32 nodes with source address mode */
353         if (!is_ia32_irn(irn) || get_ia32_op_type(irn) != ia32_AddrModeS)
354                 return;
355         /* only need to fix binary operations */
356         if (get_ia32_am_support(irn) != ia32_am_binary)
357                 return;
358
359         n_res = arch_get_irn_n_outs(irn);
360
361         for (i = 0; i < n_res; i++) {
362                 const arch_register_req_t *req = arch_get_irn_register_req_out(irn, i);
363                 const arch_register_t     *out_reg;
364                 int                        same_pos;
365                 ir_node                   *same_node;
366                 const arch_register_t     *same_reg;
367                 ir_node                   *load_res;
368
369                 if (!arch_register_req_is(req, should_be_same))
370                         continue;
371
372                 /* get in and out register */
373                 out_reg   = arch_get_irn_register_out(irn, i);
374                 same_pos  = get_first_same(req);
375                 same_node = get_irn_n(irn, same_pos);
376                 same_reg  = arch_get_irn_register(same_node);
377
378                 /* should_be same constraint is fullfilled, nothing to do */
379                 if (out_reg == same_reg)
380                         continue;
381
382                 /* we only need to do something if the out reg is the same as base
383                          or index register */
384                 if (out_reg != arch_get_irn_register(get_irn_n(irn, n_ia32_base)) &&
385                                 out_reg != arch_get_irn_register(get_irn_n(irn, n_ia32_index)))
386                         continue;
387
388                 load_res = ia32_turn_back_am(irn);
389                 arch_set_irn_register(load_res, out_reg);
390
391                 DBG((dbg, LEVEL_3,
392                         "irg %+F: build back AM source for node %+F, inserted load %+F\n",
393                         get_irn_irg(irn), irn, get_Proj_pred(load_res)));
394                 break;
395         }
396 }
397
398 /**
399  * Block walker: finishes a block
400  */
401 static void ia32_finish_irg_walker(ir_node *block, void *env)
402 {
403         ir_node *irn, *next;
404         (void) env;
405
406         /* first: turn back AM source if necessary */
407         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
408                 next = sched_next(irn);
409                 fix_am_source(irn);
410         }
411
412         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
413                 next = sched_next(irn);
414
415                 /* check if there is a sub which need to be transformed */
416                 if (is_ia32_Sub(irn) || is_ia32_Sbb(irn) || is_ia32_xSub(irn)) {
417                         ia32_transform_sub_to_neg_add(irn);
418                 }
419         }
420
421         /* second: insert copies and finish irg */
422         for (irn = sched_first(block); ! sched_is_end(irn); irn = next) {
423                 next = sched_next(irn);
424                 if (is_ia32_irn(irn)) {
425                         /* some nodes are just a bit less efficient, but need no fixing if the
426                          * should be same requirement is not fulfilled */
427                         if (need_constraint_copy(irn))
428                                 assure_should_be_same_requirements(irn);
429                 }
430         }
431 }
432
433 /**
434  * Block walker: pushes all blocks on a wait queue
435  */
436 static void ia32_push_on_queue_walker(ir_node *block, void *env)
437 {
438         waitq *wq = (waitq*)env;
439         waitq_put(wq, block);
440 }
441
442
443 /**
444  * Add Copy nodes for not fulfilled should_be_equal constraints
445  */
446 void ia32_finish_irg(ir_graph *irg)
447 {
448         waitq *wq = new_waitq();
449
450         /* Push the blocks on the waitq because ia32_finish_irg_walker starts more walks ... */
451         irg_block_walk_graph(irg, NULL, ia32_push_on_queue_walker, wq);
452
453         while (! waitq_empty(wq)) {
454                 ir_node *block = (ir_node*)waitq_get(wq);
455                 ia32_finish_irg_walker(block, NULL);
456         }
457         del_waitq(wq);
458 }
459
460 void ia32_init_finish(void)
461 {
462         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.finish");
463 }