fix warnings
[libfirm] / ir / be / ia32 / ia32_emitter.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This file implements the ia32 node emitter.
23  * @author      Christian Wuerdig, Matthias Braun
24  * @version     $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include <limits.h>
31
32 #include "xmalloc.h"
33 #include "tv.h"
34 #include "iredges.h"
35 #include "debug.h"
36 #include "irgwalk.h"
37 #include "irprintf.h"
38 #include "irop_t.h"
39 #include "irargs_t.h"
40 #include "irprog_t.h"
41 #include "iredges_t.h"
42 #include "execfreq.h"
43 #include "error.h"
44 #include "raw_bitset.h"
45
46 #include "../besched_t.h"
47 #include "../benode_t.h"
48 #include "../beabi.h"
49 #include "../be_dbgout.h"
50 #include "../beemitter.h"
51 #include "../begnuas.h"
52 #include "../beirg_t.h"
53
54 #include "ia32_emitter.h"
55 #include "gen_ia32_emitter.h"
56 #include "gen_ia32_regalloc_if.h"
57 #include "ia32_nodes_attr.h"
58 #include "ia32_new_nodes.h"
59 #include "ia32_map_regs.h"
60 #include "bearch_ia32_t.h"
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 #define BLOCK_PREFIX ".L"
65
66 #define SNPRINTF_BUF_LEN 128
67
68 /**
69  * Returns the register at in position pos.
70  */
71 static
72 const arch_register_t *get_in_reg(ia32_emit_env_t *env, const ir_node *irn,
73                                   int pos)
74 {
75         const arch_env_t       *arch_env = env->arch_env;
76         ir_node                *op;
77         const arch_register_t  *reg = NULL;
78
79         assert(get_irn_arity(irn) > pos && "Invalid IN position");
80
81         /* The out register of the operator at position pos is the
82            in register we need. */
83         op = get_irn_n(irn, pos);
84
85         reg = arch_get_irn_register(arch_env, op);
86
87         assert(reg && "no in register found");
88
89         /* in case of a joker register: just return a valid register */
90         if (arch_register_type_is(reg, joker)) {
91                 const arch_register_req_t *req;
92
93                 /* ask for the requirements */
94                 req = arch_get_register_req(arch_env, irn, pos);
95
96                 if (arch_register_req_is(req, limited)) {
97                         /* in case of limited requirements: get the first allowed register */
98                         unsigned idx = rbitset_next(req->limited, 0, 1);
99                         reg = arch_register_for_index(req->cls, idx);
100                 } else {
101                         /* otherwise get first register in class */
102                         reg = arch_register_for_index(req->cls, 0);
103                 }
104         }
105
106         return reg;
107 }
108
109 /**
110  * Returns the register at out position pos.
111  */
112 static
113 const arch_register_t *get_out_reg(ia32_emit_env_t *env, const ir_node *irn,
114                                    int pos)
115 {
116         const arch_env_t      *arch_env = env->arch_env;
117         ir_node               *proj;
118         const arch_register_t *reg = NULL;
119
120         /* 1st case: irn is not of mode_T, so it has only                 */
121         /*           one OUT register -> good                             */
122         /* 2nd case: irn is of mode_T -> collect all Projs and ask the    */
123         /*           Proj with the corresponding projnum for the register */
124
125         if (get_irn_mode(irn) != mode_T) {
126                 reg = arch_get_irn_register(arch_env, irn);
127         } else if (is_ia32_irn(irn)) {
128                 reg = get_ia32_out_reg(irn, pos);
129         } else {
130                 const ir_edge_t *edge;
131
132                 foreach_out_edge(irn, edge) {
133                         proj = get_edge_src_irn(edge);
134                         assert(is_Proj(proj) && "non-Proj from mode_T node");
135                         if (get_Proj_proj(proj) == pos) {
136                                 reg = arch_get_irn_register(arch_env, proj);
137                                 break;
138                         }
139                 }
140         }
141
142         assert(reg && "no out register found");
143         return reg;
144 }
145
146 /**
147  * Determine the gnu assembler suffix that indicates a mode
148  */
149 static
150 char get_mode_suffix(const ir_mode *mode) {
151         if(mode_is_float(mode)) {
152                 switch(get_mode_size_bits(mode)) {
153                 case 32:
154                         return 's';
155                 case 64:
156                         return 'l';
157                 case 80:
158                         return 't';
159                 }
160         } else {
161                 assert(mode_is_int(mode) || mode_is_reference(mode) || mode_is_character(mode));
162                 switch(get_mode_size_bits(mode)) {
163                 case 64:
164                         return 'q';
165                 case 32:
166                         return 'l';
167                 case 16:
168                         return 'w';
169                 case 8:
170                         return 'b';
171                 }
172         }
173         panic("Can't output mode_suffix for %+F\n", mode);
174 }
175
176 static
177 int produces_result(const ir_node *node) {
178         return !(is_ia32_St(node) ||
179                 is_ia32_CondJmp(node) ||
180                 is_ia32_xCondJmp(node) ||
181                 is_ia32_CmpSet(node) ||
182                 is_ia32_xCmpSet(node) ||
183                 is_ia32_SwitchJmp(node));
184 }
185
186 static
187 const char *ia32_get_reg_name_for_mode(ia32_emit_env_t *env, ir_mode *mode,
188                                        const arch_register_t *reg) {
189         switch(get_mode_size_bits(mode)) {
190                 case 8:
191                         return ia32_get_mapped_reg_name(env->isa->regs_8bit, reg);
192                 case 16:
193                         return ia32_get_mapped_reg_name(env->isa->regs_16bit, reg);
194                 default:
195                         return (char *)arch_register_get_name(reg);
196         }
197 }
198
199 /**
200  * Add a number to a prefix. This number will not be used a second time.
201  */
202 static
203 char *get_unique_label(char *buf, size_t buflen, const char *prefix) {
204         static unsigned long id = 0;
205         snprintf(buf, buflen, "%s%lu", prefix, ++id);
206         return buf;
207 }
208
209 /*************************************************************
210  *             _       _    __   _          _
211  *            (_)     | |  / _| | |        | |
212  *  _ __  _ __ _ _ __ | |_| |_  | |__   ___| |_ __   ___ _ __
213  * | '_ \| '__| | '_ \| __|  _| | '_ \ / _ \ | '_ \ / _ \ '__|
214  * | |_) | |  | | | | | |_| |   | | | |  __/ | |_) |  __/ |
215  * | .__/|_|  |_|_| |_|\__|_|   |_| |_|\___|_| .__/ \___|_|
216  * | |                                       | |
217  * |_|                                       |_|
218  *************************************************************/
219
220 // we have no C++ and can't define an implicit ia32_emit_env_t* cast to
221 // be_emit_env_t* so we cheat a bit...
222 #define be_emit_char(env,c)             be_emit_char(env->emit,c)
223 #define be_emit_string(env,s)           be_emit_string(env->emit,s)
224 #undef be_emit_cstring
225 #define be_emit_cstring(env,x)          { be_emit_string_len(env->emit, x, sizeof(x)-1); }
226 #define be_emit_ident(env,i)            be_emit_ident(env->emit,i)
227 #define be_emit_tarval(env,tv)          be_emit_tarval(env->emit,tv)
228 #define be_emit_write_line(env)         be_emit_write_line(env->emit)
229 #define be_emit_finish_line_gas(env,n)  be_emit_finish_line_gas(env->emit,n)
230 #define be_emit_pad_comment(env)        be_emit_pad_comment(env->emit)
231
232 void ia32_emit_source_register(ia32_emit_env_t *env, const ir_node *node, int pos)
233 {
234         const arch_register_t *reg = get_in_reg(env, node, pos);
235         const char *reg_name = arch_register_get_name(reg);
236
237         assert(pos < get_irn_arity(node));
238
239         be_emit_char(env, '%');
240         be_emit_string(env, reg_name);
241 }
242
243 void ia32_emit_dest_register(ia32_emit_env_t *env, const ir_node *node, int pos) {
244         const arch_register_t *reg = get_out_reg(env, node, pos);
245         const char *reg_name = arch_register_get_name(reg);
246
247         be_emit_char(env, '%');
248         be_emit_string(env, reg_name);
249 }
250
251 void ia32_emit_x87_name(ia32_emit_env_t *env, const ir_node *node, int pos)
252 {
253         const ia32_x87_attr_t *attr = get_ia32_x87_attr_const(node);
254
255         assert(pos < 3);
256         be_emit_char(env, '%');
257         be_emit_string(env, attr->x87[pos]->name);
258 }
259
260 void ia32_emit_immediate(ia32_emit_env_t *env, const ir_node *node)
261 {
262         tarval *tv;
263         ir_entity *ent;
264         ident *id;
265
266         be_emit_char(env, '$');
267
268         switch(get_ia32_immop_type(node)) {
269         case ia32_ImmConst:
270                 tv = get_ia32_Immop_tarval(node);
271                 be_emit_tarval(env, tv);
272                 return;
273         case ia32_ImmSymConst:
274                 ent = get_ia32_Immop_symconst(node);
275                 mark_entity_visited(ent);
276                 id = get_entity_ld_ident(ent);
277                 be_emit_ident(env, id);
278                 return;
279         case ia32_ImmNone:
280                 break;
281         }
282
283         assert(0);
284         be_emit_string(env, "BAD");
285         return;
286 }
287
288 static
289 void ia32_emit_mode_suffix_mode(ia32_emit_env_t *env, const ir_mode *mode)
290 {
291         be_emit_char(env, get_mode_suffix(mode));
292 }
293
294 void ia32_emit_mode_suffix(ia32_emit_env_t *env, const ir_node *node)
295 {
296         ir_mode *mode = get_ia32_ls_mode(node);
297         if(mode == NULL)
298                 mode = mode_Iu;
299
300         ia32_emit_mode_suffix_mode(env, mode);
301 }
302
303 void ia32_emit_x87_mode_suffix(ia32_emit_env_t *env, const ir_node *node)
304 {
305         ir_mode *mode = get_ia32_ls_mode(node);
306         if(mode != NULL)
307                 ia32_emit_mode_suffix_mode(env, mode);
308 }
309
310 static
311 char get_xmm_mode_suffix(ir_mode *mode)
312 {
313         assert(mode_is_float(mode));
314         switch(get_mode_size_bits(mode)) {
315         case 32:
316                 return 's';
317         case 64:
318                 return 'd';
319         default:
320                 assert(0);
321         }
322         return '%';
323 }
324
325 void ia32_emit_xmm_mode_suffix(ia32_emit_env_t *env, const ir_node *node)
326 {
327         ir_mode *mode = get_ia32_ls_mode(node);
328         assert(mode != NULL);
329         be_emit_char(env, 's');
330         be_emit_char(env, get_xmm_mode_suffix(mode));
331 }
332
333 void ia32_emit_xmm_mode_suffix_s(ia32_emit_env_t *env, const ir_node *node)
334 {
335         ir_mode *mode = get_ia32_ls_mode(node);
336         assert(mode != NULL);
337         be_emit_char(env, get_xmm_mode_suffix(mode));
338 }
339
340 void ia32_emit_extend_suffix(ia32_emit_env_t *env, const ir_mode *mode)
341 {
342         if(get_mode_size_bits(mode) == 32)
343                 return;
344         if(mode_is_signed(mode)) {
345                 be_emit_char(env, 's');
346         } else {
347                 be_emit_char(env, 'z');
348         }
349 }
350
351 static
352 void ia32_emit_function_object(ia32_emit_env_t *env, const char *name)
353 {
354         switch (be_gas_flavour) {
355         case GAS_FLAVOUR_NORMAL:
356                 be_emit_cstring(env, "\t.type\t");
357                 be_emit_string(env, name);
358                 be_emit_cstring(env, ", @function\n");
359                 be_emit_write_line(env);
360                 break;
361         case GAS_FLAVOUR_MINGW:
362                 be_emit_cstring(env, "\t.def\t");
363                 be_emit_string(env, name);
364                 be_emit_cstring(env, ";\t.scl\t2;\t.type\t32;\t.endef\n");
365                 be_emit_write_line(env);
366                 break;
367         default:
368                 break;
369         }
370 }
371
372 static
373 void ia32_emit_function_size(ia32_emit_env_t *env, const char *name)
374 {
375         switch (be_gas_flavour) {
376         case GAS_FLAVOUR_NORMAL:
377                 be_emit_cstring(env, "\t.size\t");
378                 be_emit_string(env, name);
379                 be_emit_cstring(env, ", .-");
380                 be_emit_string(env, name);
381                 be_emit_char(env, '\n');
382                 be_emit_write_line(env);
383                 break;
384         default:
385                 break;
386         }
387 }
388
389
390 static
391 void emit_ia32_Immediate(ia32_emit_env_t *env, const ir_node *node);
392
393 /**
394  * Emits registers and/or address mode of a binary operation.
395  */
396 void ia32_emit_binop(ia32_emit_env_t *env, const ir_node *node) {
397         const ir_node *right_op;
398
399         switch(get_ia32_op_type(node)) {
400         case ia32_Normal:
401                 right_op = get_irn_n(node, 3);
402                 if(is_ia32_Immediate(right_op)) {
403                         emit_ia32_Immediate(env, right_op);
404                         be_emit_cstring(env, ", ");
405                         ia32_emit_source_register(env, node, 2);
406                         break;
407                 } else if (is_ia32_ImmConst(node) || is_ia32_ImmSymConst(node)) {
408                         ia32_emit_immediate(env, node);
409                         be_emit_cstring(env, ", ");
410                         ia32_emit_source_register(env, node, 2);
411                 } else {
412                         const arch_register_t *in1 = get_in_reg(env, node, 2);
413                         const arch_register_t *in2 = get_in_reg(env, node, 3);
414                         const arch_register_t *out = produces_result(node) ? get_out_reg(env, node, 0) : NULL;
415                         const arch_register_t *in;
416                         const char            *in_name;
417
418                         in      = out ? (REGS_ARE_EQUAL(out, in2) ? in1 : in2) : in2;
419                         out     = out ? out : in1;
420                         in_name = arch_register_get_name(in);
421
422                         if (is_ia32_emit_cl(node)) {
423                                 assert(REGS_ARE_EQUAL(&ia32_gp_regs[REG_ECX], in) && "shift operation needs ecx");
424                                 in_name = "cl";
425                         }
426
427                         be_emit_char(env, '%');
428                         be_emit_string(env, in_name);
429                         be_emit_cstring(env, ", %");
430                         be_emit_string(env, arch_register_get_name(out));
431                 }
432                 break;
433         case ia32_AddrModeS:
434                 ia32_emit_am(env, node);
435                 be_emit_cstring(env, ", ");
436                 if (is_ia32_ImmConst(node) || is_ia32_ImmSymConst(node)) {
437                         assert(!produces_result(node) && "Source AM with Const must not produce result");
438                         ia32_emit_immediate(env, node);
439                 } else if (produces_result(node)) {
440                         ia32_emit_dest_register(env, node, 0);
441                 } else {
442                         ia32_emit_source_register(env, node, 2);
443                 }
444                 break;
445         case ia32_AddrModeD:
446                 right_op = get_irn_n(node, 3);
447                 if(is_ia32_Immediate(right_op)) {
448                         emit_ia32_Immediate(env, right_op);
449                         be_emit_cstring(env, ", ");
450                         ia32_emit_am(env, node);
451                         break;
452                 } else if (is_ia32_ImmConst(node) || is_ia32_ImmSymConst(node)) {
453                         ia32_emit_immediate(env, node);
454                         be_emit_cstring(env, ", ");
455                         ia32_emit_am(env, node);
456                 } else {
457                         const arch_register_t *in1 = get_in_reg(env, node,
458                                                                     get_irn_arity(node) == 5 ? 3 : 2);
459                         ir_mode               *mode = get_ia32_ls_mode(node);
460                         const char            *in_name;
461
462                         in_name = ia32_get_reg_name_for_mode(env, mode, in1);
463
464                         if (is_ia32_emit_cl(node)) {
465                                 assert(REGS_ARE_EQUAL(&ia32_gp_regs[REG_ECX], in1) && "shift operation needs ecx");
466                                 in_name = "cl";
467                         }
468
469                         be_emit_char(env, '%');
470                         be_emit_string(env, in_name);
471                         be_emit_cstring(env, ", ");
472                         ia32_emit_am(env, node);
473                 }
474                 break;
475         default:
476                 assert(0 && "unsupported op type");
477         }
478 }
479
480 /**
481  * Emits registers and/or address mode of a binary operation.
482  */
483 void ia32_emit_x87_binop(ia32_emit_env_t *env, const ir_node *node) {
484         switch(get_ia32_op_type(node)) {
485                 case ia32_Normal:
486                         if (is_ia32_ImmConst(node) || is_ia32_ImmSymConst(node)) {
487                                 // should not happen...
488                                 assert(0);
489                         } else {
490                                 const ia32_x87_attr_t *x87_attr = get_ia32_x87_attr_const(node);
491                                 const arch_register_t *in1      = x87_attr->x87[0];
492                                 const arch_register_t *in2      = x87_attr->x87[1];
493                                 const arch_register_t *out      = x87_attr->x87[2];
494                                 const arch_register_t *in;
495
496                                 in  = out ? (REGS_ARE_EQUAL(out, in2) ? in1 : in2) : in2;
497                                 out = out ? out : in1;
498
499                                 be_emit_char(env, '%');
500                                 be_emit_string(env, arch_register_get_name(in));
501                                 be_emit_cstring(env, ", %");
502                                 be_emit_string(env, arch_register_get_name(out));
503                         }
504                         break;
505                 case ia32_AddrModeS:
506                 case ia32_AddrModeD:
507                         ia32_emit_am(env, node);
508                         break;
509                 default:
510                         assert(0 && "unsupported op type");
511         }
512 }
513
514 void ia32_emit_am_or_dest_register(ia32_emit_env_t *env, const ir_node *node,
515                                    int pos) {
516         if(get_ia32_op_type(node) == ia32_Normal) {
517                 ia32_emit_dest_register(env, node, pos);
518         } else {
519                 assert(get_ia32_op_type(node) == ia32_AddrModeD);
520                 ia32_emit_am(env, node);
521         }
522 }
523
524 /**
525  * Emits registers and/or address mode of a unary operation.
526  */
527 void ia32_emit_unop(ia32_emit_env_t *env, const ir_node *node, int pos) {
528         const ir_node *op;
529
530         switch(get_ia32_op_type(node)) {
531         case ia32_Normal:
532                 op = get_irn_n(node, pos);
533                 if (is_ia32_Immediate(op)) {
534                         emit_ia32_Immediate(env, op);
535                 } else if (is_ia32_ImmConst(node) || is_ia32_ImmSymConst(node)) {
536                         ia32_emit_immediate(env, node);
537                 } else {
538                         ia32_emit_source_register(env, node, pos);
539                 }
540                 break;
541         case ia32_AddrModeS:
542         case ia32_AddrModeD:
543                 ia32_emit_am(env, node);
544                 break;
545         default:
546                 assert(0 && "unsupported op type");
547         }
548 }
549
550 /**
551  * Emits address mode.
552  */
553 void ia32_emit_am(ia32_emit_env_t *env, const ir_node *node) {
554         ir_entity *ent       = get_ia32_am_sc(node);
555         int        offs      = get_ia32_am_offs_int(node);
556         ir_node   *base      = get_irn_n(node, 0);
557         int        has_base  = !is_ia32_NoReg_GP(base);
558         ir_node   *index     = get_irn_n(node, 1);
559         int        has_index = !is_ia32_NoReg_GP(index);
560
561         /* just to be sure... */
562         assert(!is_ia32_use_frame(node) || get_ia32_frame_ent(node) != NULL);
563
564         /* emit offset */
565         if (ent != NULL) {
566                 ident *id;
567
568                 mark_entity_visited(ent);
569                 id = get_entity_ld_ident(ent);
570                 if (is_ia32_am_sc_sign(node))
571                         be_emit_char(env, '-');
572                 be_emit_ident(env, id);
573
574                 if(get_entity_owner(ent) == get_tls_type()) {
575                         if (get_entity_visibility(ent) == visibility_external_allocated) {
576                                 be_emit_cstring(env, "@INDNTPOFF");
577                         } else {
578                                 be_emit_cstring(env, "@NTPOFF");
579                         }
580                 }
581         }
582
583         if(offs != 0) {
584                 if(ent != NULL) {
585                         be_emit_irprintf(env->emit, "%+d", offs);
586                 } else {
587                         be_emit_irprintf(env->emit, "%d", offs);
588                 }
589         }
590
591         if (has_base || has_index) {
592                 be_emit_char(env, '(');
593
594                 /* emit base */
595                 if (has_base) {
596                         ia32_emit_source_register(env, node, 0);
597                 }
598
599                 /* emit index + scale */
600                 if (has_index) {
601                         int scale;
602                         be_emit_char(env, ',');
603                         ia32_emit_source_register(env, node, 1);
604
605                         scale = get_ia32_am_scale(node);
606                         if (scale > 0) {
607                                 be_emit_irprintf(env->emit, ",%d", 1 << get_ia32_am_scale(node));
608                         }
609                 }
610                 be_emit_char(env, ')');
611         }
612 }
613
614 /*************************************************
615  *                 _ _                         _
616  *                (_) |                       | |
617  *   ___ _ __ ___  _| |_    ___ ___  _ __   __| |
618  *  / _ \ '_ ` _ \| | __|  / __/ _ \| '_ \ / _` |
619  * |  __/ | | | | | | |_  | (_| (_) | | | | (_| |
620  *  \___|_| |_| |_|_|\__|  \___\___/|_| |_|\__,_|
621  *
622  *************************************************/
623
624 #undef IA32_DO_EMIT
625 #define IA32_DO_EMIT(irn) ia32_fprintf_format(F, irn, cmd_buf, cmnt_buf)
626
627 /*
628  * coding of conditions
629  */
630 struct cmp2conditon_t {
631         const char *name;
632         pn_Cmp      num;
633 };
634
635 /*
636  * positive conditions for signed compares
637  */
638 static
639 const struct cmp2conditon_t cmp2condition_s[] = {
640         { NULL,              pn_Cmp_False },  /* always false */
641         { "e",               pn_Cmp_Eq },     /* == */
642         { "l",               pn_Cmp_Lt },     /* < */
643         { "le",              pn_Cmp_Le },     /* <= */
644         { "g",               pn_Cmp_Gt },     /* > */
645         { "ge",              pn_Cmp_Ge },     /* >= */
646         { "ne",              pn_Cmp_Lg },     /* != */
647         { NULL,              pn_Cmp_Leg},     /* Floating point: ordered */
648         { NULL,              pn_Cmp_Uo },     /* Floating point: unordered */
649         { "e",               pn_Cmp_Ue },     /* Floating point: unordered or == */
650         { "b",               pn_Cmp_Ul },     /* Floating point: unordered or < */
651         { "be",              pn_Cmp_Ule },    /* Floating point: unordered or <= */
652         { "a",               pn_Cmp_Ug },     /* Floating point: unordered or > */
653         { "ae",              pn_Cmp_Uge },    /* Floating point: unordered or >= */
654         { "ne",              pn_Cmp_Ne },     /* Floating point: unordered or != */
655         { NULL,              pn_Cmp_True },   /* always true */
656 };
657
658 /*
659  * positive conditions for unsigned compares
660  */
661 static
662 const struct cmp2conditon_t cmp2condition_u[] = {
663         { NULL,              pn_Cmp_False },  /* always false */
664         { "e",               pn_Cmp_Eq },     /* == */
665         { "b",               pn_Cmp_Lt },     /* < */
666         { "be",              pn_Cmp_Le },     /* <= */
667         { "a",               pn_Cmp_Gt },     /* > */
668         { "ae",              pn_Cmp_Ge },     /* >= */
669         { "ne",              pn_Cmp_Lg },     /* != */
670         { NULL,              pn_Cmp_True },   /* always true */
671 };
672
673 /*
674  * returns the condition code
675  */
676 static
677 const char *get_cmp_suffix(int cmp_code)
678 {
679         assert( (cmp2condition_s[cmp_code & 15].num) == (cmp_code & 15));
680         assert( (cmp2condition_u[cmp_code & 7].num) == (cmp_code & 7));
681
682         if((cmp_code & ia32_pn_Cmp_Unsigned)) {
683                 return cmp2condition_u[cmp_code & 7].name;
684         } else {
685                 return cmp2condition_s[cmp_code & 15].name;
686         }
687 }
688
689 void ia32_emit_cmp_suffix(ia32_emit_env_t *env, long pnc)
690 {
691         be_emit_string(env, get_cmp_suffix(pnc));
692 }
693
694
695 /**
696  * Returns the target block for a control flow node.
697  */
698 static
699 ir_node *get_cfop_target_block(const ir_node *irn) {
700         return get_irn_link(irn);
701 }
702
703 static
704 void ia32_emit_block_name(ia32_emit_env_t *env, const ir_node *block)
705 {
706         be_emit_cstring(env, BLOCK_PREFIX);
707         be_emit_irprintf(env->emit, "%d", get_irn_node_nr(block));
708 }
709
710 /**
711  * Returns the target label for a control flow node.
712  */
713 static
714 void ia32_emit_cfop_target(ia32_emit_env_t * env, const ir_node *node) {
715         ir_node *block = get_cfop_target_block(node);
716
717         ia32_emit_block_name(env, block);
718 }
719
720 /** Return the next block in Block schedule */
721 static ir_node *next_blk_sched(const ir_node *block) {
722         return get_irn_link(block);
723 }
724
725 /**
726  * Returns the Proj with projection number proj and NOT mode_M
727  */
728 static
729 ir_node *get_proj(const ir_node *node, long proj) {
730         const ir_edge_t *edge;
731         ir_node         *src;
732
733         assert(get_irn_mode(node) == mode_T && "expected mode_T node");
734
735         foreach_out_edge(node, edge) {
736                 src = get_edge_src_irn(edge);
737
738                 assert(is_Proj(src) && "Proj expected");
739                 if (get_irn_mode(src) == mode_M)
740                         continue;
741
742                 if (get_Proj_proj(src) == proj)
743                         return src;
744         }
745         return NULL;
746 }
747
748 /**
749  * Emits the jump sequence for a conditional jump (cmp + jmp_true + jmp_false)
750  */
751 static
752 void finish_CondJmp(ia32_emit_env_t *env, const ir_node *node, ir_mode *mode,
753                     long pnc) {
754         const ir_node *proj_true;
755         const ir_node *proj_false;
756         const ir_node *block;
757         const ir_node *next_block;
758         int flipped = 0;
759
760         /* get both Proj's */
761         proj_true = get_proj(node, pn_Cond_true);
762         assert(proj_true && "CondJmp without true Proj");
763
764         proj_false = get_proj(node, pn_Cond_false);
765         assert(proj_false && "CondJmp without false Proj");
766
767         /* for now, the code works for scheduled and non-schedules blocks */
768         block = get_nodes_block(node);
769
770         /* we have a block schedule */
771         next_block = next_blk_sched(block);
772
773         if (get_cfop_target_block(proj_true) == next_block) {
774                 /* exchange both proj's so the second one can be omitted */
775                 const ir_node *t = proj_true;
776
777                 proj_true  = proj_false;
778                 proj_false = t;
779                 flipped    = 1;
780                 pnc        = get_negated_pnc(pnc, mode);
781         }
782
783         /* in case of unordered compare, check for parity */
784         if (pnc & pn_Cmp_Uo) {
785                 be_emit_cstring(env, "\tjp ");
786                 ia32_emit_cfop_target(env, proj_true);
787                 be_emit_finish_line_gas(env, proj_true);
788         }
789
790         be_emit_cstring(env, "\tj");
791         ia32_emit_cmp_suffix(env, pnc);
792         be_emit_char(env, ' ');
793         ia32_emit_cfop_target(env, proj_true);
794         be_emit_finish_line_gas(env, proj_true);
795
796         /* the second Proj might be a fallthrough */
797         if (get_cfop_target_block(proj_false) != next_block) {
798                 be_emit_cstring(env, "\tjmp ");
799                 ia32_emit_cfop_target(env, proj_false);
800                 be_emit_finish_line_gas(env, proj_false);
801         } else {
802                 be_emit_cstring(env, "\t/* fallthrough to ");
803                 ia32_emit_cfop_target(env, proj_false);
804                 be_emit_cstring(env, " */");
805                 be_emit_finish_line_gas(env, proj_false);
806         }
807 }
808
809 /**
810  * Emits code for conditional jump.
811  */
812 static
813 void CondJmp_emitter(ia32_emit_env_t *env, const ir_node *node) {
814         be_emit_cstring(env, "\tcmp ");
815         ia32_emit_binop(env, node);
816         be_emit_finish_line_gas(env, node);
817
818         finish_CondJmp(env, node, mode_Iu, get_ia32_pncode(node));
819 }
820
821 /**
822  * Emits code for conditional jump with two variables.
823  */
824 static
825 void emit_ia32_CondJmp(ia32_emit_env_t *env, const ir_node *node) {
826         CondJmp_emitter(env, node);
827 }
828
829 /**
830  * Emits code for conditional test and jump.
831  */
832 static
833 void TestJmp_emitter(ia32_emit_env_t *env, const ir_node *node) {
834         if(is_ia32_ImmSymConst(node) || is_ia32_ImmConst(node)) {
835                 be_emit_cstring(env, "\ttest ");
836                 ia32_emit_immediate(env, node);
837                 be_emit_cstring(env, ", ");
838                 ia32_emit_source_register(env, node, 0);
839                 be_emit_finish_line_gas(env, node);
840         } else {
841                 be_emit_cstring(env, "\ttest ");
842                 ia32_emit_source_register(env, node, 1);
843                 be_emit_cstring(env, ", ");
844                 ia32_emit_source_register(env, node, 0);
845                 be_emit_finish_line_gas(env, node);
846         }
847         finish_CondJmp(env, node, mode_Iu, get_ia32_pncode(node));
848 }
849
850 /**
851  * Emits code for conditional test and jump with two variables.
852  */
853 static
854 void emit_ia32_TestJmp(ia32_emit_env_t *env, const ir_node *node) {
855         TestJmp_emitter(env, node);
856 }
857
858 static
859 void emit_ia32_CJmp(ia32_emit_env_t *env, const ir_node *node) {
860         be_emit_cstring(env, "/* omitted redundant test */");
861         be_emit_finish_line_gas(env, node);
862
863         finish_CondJmp(env, node, mode_Is, get_ia32_pncode(node));
864 }
865
866 static
867 void emit_ia32_CJmpAM(ia32_emit_env_t *env, const ir_node *node) {
868         be_emit_cstring(env, "/* omitted redundant test/cmp */");
869         be_emit_finish_line_gas(env, node);
870
871         finish_CondJmp(env, node, mode_Is, get_ia32_pncode(node));
872 }
873
874 /**
875  * Emits code for conditional SSE floating point jump with two variables.
876  */
877 static
878 void emit_ia32_xCondJmp(ia32_emit_env_t *env, const ir_node *node) {
879         be_emit_cstring(env, "\tucomi");
880         ia32_emit_xmm_mode_suffix(env, node);
881         be_emit_char(env, ' ');
882         ia32_emit_binop(env, node);
883         be_emit_finish_line_gas(env, node);
884
885         finish_CondJmp(env, node, mode_F, get_ia32_pncode(node));
886 }
887
888 /**
889  * Emits code for conditional x87 floating point jump with two variables.
890  */
891 static
892 void emit_ia32_x87CondJmp(ia32_emit_env_t *env, const ir_node *node) {
893         const ia32_x87_attr_t *x87_attr = get_ia32_x87_attr_const(node);
894         const char            *reg      = x87_attr->x87[1]->name;
895         long                   pnc      = get_ia32_pncode(node);
896
897         switch (get_ia32_irn_opcode(node)) {
898         case iro_ia32_fcomrJmp:
899                 pnc = get_inversed_pnc(pnc);
900                 reg = x87_attr->x87[0]->name;
901         case iro_ia32_fcomJmp:
902         default:
903                 be_emit_cstring(env, "\tfucom ");
904                 break;
905         case iro_ia32_fcomrpJmp:
906                 pnc = get_inversed_pnc(pnc);
907                 reg = x87_attr->x87[0]->name;
908         case iro_ia32_fcompJmp:
909                 be_emit_cstring(env, "\tfucomp ");
910                 break;
911         case iro_ia32_fcomrppJmp:
912                 pnc = get_inversed_pnc(pnc);
913         case iro_ia32_fcomppJmp:
914                 be_emit_cstring(env, "\tfucompp ");
915                 reg = "";
916                 break;
917         }
918
919         if(reg[0] != '\0') {
920                 be_emit_char(env, '%');
921                 be_emit_string(env, reg);
922         }
923         be_emit_finish_line_gas(env, node);
924
925         be_emit_cstring(env, "\tfnstsw %ax");
926         be_emit_finish_line_gas(env, node);
927         be_emit_cstring(env, "\tsahf");
928         be_emit_finish_line_gas(env, node);
929
930         finish_CondJmp(env, node, mode_E, pnc);
931 }
932
933 static
934 void emit_register_or_immediate(ia32_emit_env_t *env, const ir_node *node,
935                                 int pos)
936 {
937         ir_node *op = get_irn_n(node, pos);
938         if(is_ia32_Immediate(op)) {
939                 emit_ia32_Immediate(env, op);
940         } else {
941                 ia32_emit_source_register(env, node, pos);
942         }
943 }
944
945 static
946 int is_ia32_Immediate_0(const ir_node *node)
947 {
948         const ia32_immediate_attr_t *attr = get_ia32_immediate_attr_const(node);
949         tarval                      *tv   = attr->offset;
950
951         if(tv == NULL || attr->symconst != NULL)
952                 return 0;
953
954         return classify_tarval(tv) == CNST_NULL;
955 }
956
957 static
958 void CMov_emitter(ia32_emit_env_t *env, const ir_node *node) {
959         long pnc = get_ia32_pncode(node);
960         const arch_register_t *in1, *in2, *out;
961
962         out = arch_get_irn_register(env->arch_env, node);
963         in1 = arch_get_irn_register(env->arch_env, get_irn_n(node, 2));
964         in2 = arch_get_irn_register(env->arch_env, get_irn_n(node, 3));
965
966         /* we have to emit the cmp first, because the destination register */
967         /* could be one of the compare registers                           */
968         if (is_ia32_CmpCMov(node)) {
969                 long pncr = pnc & ~ia32_pn_Cmp_Unsigned;
970                 ir_node *cmp_right = get_irn_n(node, 1);
971
972                 if( (pncr == pn_Cmp_Eq || pncr == pn_Cmp_Lg)
973                                 && is_ia32_Immediate(cmp_right)
974                                 && is_ia32_Immediate_0(cmp_right)) {
975                         be_emit_cstring(env, "\ttest ");
976                         ia32_emit_source_register(env, node, 0);
977                         be_emit_cstring(env, ", ");
978                         ia32_emit_source_register(env, node, 0);
979                 } else {
980                         be_emit_cstring(env, "\tcmp ");
981                         emit_register_or_immediate(env, node, 1);
982                         be_emit_cstring(env, ", ");
983                         ia32_emit_source_register(env, node, 0);
984                 }
985         } else if (is_ia32_xCmpCMov(node)) {
986                 be_emit_cstring(env, "\tucomis");
987                 ia32_emit_mode_suffix_mode(env, get_irn_mode(node));
988                 be_emit_char(env, ' ');
989                 ia32_emit_source_register(env, node, 1);
990                 be_emit_cstring(env, ", ");
991                 ia32_emit_source_register(env, node, 0);
992         } else {
993                 assert(0 && "unsupported CMov");
994         }
995         be_emit_finish_line_gas(env, node);
996
997         if (REGS_ARE_EQUAL(out, in2)) {
998                 /* best case: default in == out -> do nothing */
999         } else if (REGS_ARE_EQUAL(out, in1)) {
1000                 ir_node *n = (ir_node*) node;
1001                 /* true in == out -> need complement compare and exchange true and default in */
1002                 ir_node *t = get_irn_n(n, 2);
1003                 set_irn_n(n, 2, get_irn_n(n, 3));
1004                 set_irn_n(n, 3, t);
1005
1006                 pnc = get_negated_pnc(pnc, get_irn_mode(node));
1007         } else {
1008                 /* out is different from in: need copy default -> out */
1009                 be_emit_cstring(env, "\tmovl ");
1010                 ia32_emit_source_register(env, node, n_ia32_CmpCMov_val_false);
1011                 be_emit_cstring(env, ", ");
1012                 ia32_emit_dest_register(env, node, 0);
1013                 be_emit_finish_line_gas(env, node);
1014         }
1015
1016         be_emit_cstring(env, "\tcmov");
1017         ia32_emit_cmp_suffix(env, pnc);
1018         be_emit_cstring(env, "l ");
1019         ia32_emit_source_register(env, node, n_ia32_CmpCMov_val_true);
1020         be_emit_cstring(env, ", ");
1021         ia32_emit_dest_register(env, node, 0);
1022         be_emit_finish_line_gas(env, node);
1023 }
1024
1025 static
1026 void emit_ia32_CmpCMov(ia32_emit_env_t *env, const ir_node *node) {
1027         CMov_emitter(env, node);
1028 }
1029
1030 static
1031 void emit_ia32_xCmpCMov(ia32_emit_env_t *env, const ir_node *node) {
1032         CMov_emitter(env, node);
1033 }
1034
1035 static
1036 void Set_emitter(ia32_emit_env_t *env, const ir_node *node, ir_mode *mode) {
1037         long pnc = get_ia32_pncode(node);
1038         const char *reg8bit;
1039         const arch_register_t *out;
1040
1041         out     = arch_get_irn_register(env->arch_env, node);
1042         reg8bit = ia32_get_mapped_reg_name(env->isa->regs_8bit, out);
1043
1044         if (is_ia32_CmpSet(node)) {
1045                 long     pncr      = pnc & ~ia32_pn_Cmp_Unsigned;
1046                 ir_node *cmp_right = get_irn_n(node, n_ia32_CmpSet_cmp_right);
1047
1048                 if( (pncr == pn_Cmp_Eq || pncr == pn_Cmp_Lg)
1049                                 && is_ia32_Immediate(cmp_right)
1050                                 && is_ia32_Immediate_0(cmp_right)) {
1051                         be_emit_cstring(env, "\ttest ");
1052                         ia32_emit_source_register(env, node, n_ia32_CmpSet_cmp_left);
1053                         be_emit_cstring(env, ", ");
1054                         ia32_emit_source_register(env, node, n_ia32_CmpSet_cmp_left);
1055                 } else {
1056                         be_emit_cstring(env, "\tcmp ");
1057                         ia32_emit_binop(env, node);
1058                 }
1059         } else if (is_ia32_xCmpSet(node)) {
1060                 be_emit_cstring(env, "\tucomis");
1061                 ia32_emit_mode_suffix_mode(env, get_irn_mode(get_irn_n(node, 2)));
1062                 be_emit_char(env, ' ');
1063                 ia32_emit_binop(env, node);
1064         } else {
1065                 assert(0 && "unsupported Set");
1066         }
1067         be_emit_finish_line_gas(env, node);
1068
1069         /* use mov to clear target because it doesn't affect the eflags */
1070         be_emit_cstring(env, "\tmovl $0, %");
1071         be_emit_string(env, arch_register_get_name(out));
1072         be_emit_finish_line_gas(env, node);
1073
1074         be_emit_cstring(env, "\tset");
1075         ia32_emit_cmp_suffix(env, pnc);
1076         be_emit_cstring(env, " %");
1077         be_emit_string(env, reg8bit);
1078         be_emit_finish_line_gas(env, node);
1079 }
1080
1081 static
1082 void emit_ia32_CmpSet(ia32_emit_env_t *env, const ir_node *node) {
1083         Set_emitter(env, node, get_irn_mode(get_irn_n(node, 2)));
1084 }
1085
1086 static
1087 void emit_ia32_xCmpSet(ia32_emit_env_t *env, const ir_node *node) {
1088         Set_emitter(env, node, get_irn_mode(get_irn_n(node, 2)));
1089 }
1090
1091 static
1092 void emit_ia32_xCmp(ia32_emit_env_t *env, const ir_node *node) {
1093         int  sse_pnc  = -1;
1094         long pnc      = get_ia32_pncode(node);
1095         long unord    = pnc & pn_Cmp_Uo;
1096
1097         assert( (pnc & ia32_pn_Cmp_Unsigned) == 0);
1098
1099         switch (pnc) {
1100                 case pn_Cmp_Leg: /* odered */
1101                         sse_pnc = 7;
1102                         break;
1103                 case pn_Cmp_Uo:  /* unordered */
1104                         sse_pnc = 3;
1105                         break;
1106                 case pn_Cmp_Ue:
1107                 case pn_Cmp_Eq:  /* == */
1108                         sse_pnc = 0;
1109                         break;
1110                 case pn_Cmp_Ul:
1111                 case pn_Cmp_Lt:  /* < */
1112                         sse_pnc = 1;
1113                         break;
1114                 case pn_Cmp_Ule:
1115                 case pn_Cmp_Le: /* <= */
1116                         sse_pnc = 2;
1117                         break;
1118                 case pn_Cmp_Ug:
1119                 case pn_Cmp_Gt:  /* > */
1120                         sse_pnc = 6;
1121                         break;
1122                 case pn_Cmp_Uge:
1123                 case pn_Cmp_Ge: /* >= */
1124                         sse_pnc = 5;
1125                         break;
1126                 case pn_Cmp_Ne:
1127                 case pn_Cmp_Lg:  /* != */
1128                         sse_pnc = 4;
1129                         break;
1130         }
1131
1132         assert(sse_pnc >= 0 && "unsupported compare");
1133
1134         if (unord && sse_pnc != 3) {
1135                 /*
1136                         We need a separate compare against unordered.
1137                         Quick and Dirty solution:
1138                         - get some memory on stack
1139                         - compare
1140                         - store result
1141                         - compare
1142                         - and result and stored result
1143                     - cleanup stack
1144                 */
1145                 be_emit_cstring(env, "\tsubl $8, %esp");
1146                 be_emit_finish_line_gas(env, node);
1147
1148                 be_emit_cstring(env, "\tcmpsd $3, ");
1149                 ia32_emit_binop(env, node);
1150                 be_emit_finish_line_gas(env, node);
1151
1152                 be_emit_cstring(env, "\tmovsd ");
1153                 ia32_emit_dest_register(env, node, 0);
1154                 be_emit_cstring(env, ", (%esp)");
1155                 be_emit_finish_line_gas(env, node);
1156         }
1157
1158         be_emit_cstring(env, "\tcmpsd ");
1159         be_emit_irprintf(env->emit, "%d, ", sse_pnc);
1160         ia32_emit_binop(env, node);
1161         be_emit_finish_line_gas(env, node);
1162
1163         if (unord && sse_pnc != 3) {
1164                 be_emit_cstring(env, "\tandpd (%esp), ");
1165                 ia32_emit_dest_register(env, node, 0);
1166                 be_emit_finish_line_gas(env, node);
1167
1168                 be_emit_cstring(env, "\taddl $8, %esp");
1169                 be_emit_finish_line_gas(env, node);
1170         }
1171 }
1172
1173 /*********************************************************
1174  *                 _ _       _
1175  *                (_) |     (_)
1176  *   ___ _ __ ___  _| |_     _ _   _ _ __ ___  _ __  ___
1177  *  / _ \ '_ ` _ \| | __|   | | | | | '_ ` _ \| '_ \/ __|
1178  * |  __/ | | | | | | |_    | | |_| | | | | | | |_) \__ \
1179  *  \___|_| |_| |_|_|\__|   | |\__,_|_| |_| |_| .__/|___/
1180  *                         _/ |               | |
1181  *                        |__/                |_|
1182  *********************************************************/
1183
1184 /* jump table entry (target and corresponding number) */
1185 typedef struct _branch_t {
1186         ir_node *target;
1187         int      value;
1188 } branch_t;
1189
1190 /* jump table for switch generation */
1191 typedef struct _jmp_tbl_t {
1192         ir_node  *defProj;         /**< default target */
1193         int       min_value;       /**< smallest switch case */
1194         int       max_value;       /**< largest switch case */
1195         int       num_branches;    /**< number of jumps */
1196         char     *label;           /**< label of the jump table */
1197         branch_t *branches;        /**< jump array */
1198 } jmp_tbl_t;
1199
1200 /**
1201  * Compare two variables of type branch_t. Used to sort all switch cases
1202  */
1203 static
1204 int ia32_cmp_branch_t(const void *a, const void *b) {
1205         branch_t *b1 = (branch_t *)a;
1206         branch_t *b2 = (branch_t *)b;
1207
1208         if (b1->value <= b2->value)
1209                 return -1;
1210         else
1211                 return 1;
1212 }
1213
1214 /**
1215  * Emits code for a SwitchJmp (creates a jump table if
1216  * possible otherwise a cmp-jmp cascade). Port from
1217  * cggg ia32 backend
1218  */
1219 static
1220 void emit_ia32_SwitchJmp(ia32_emit_env_t *env, const ir_node *node) {
1221         unsigned long       interval;
1222         int                 last_value, i;
1223         long                pnc;
1224         jmp_tbl_t           tbl;
1225         ir_node            *proj;
1226         const ir_edge_t    *edge;
1227
1228         /* fill the table structure */
1229         tbl.label        = xmalloc(SNPRINTF_BUF_LEN);
1230         tbl.label        = get_unique_label(tbl.label, SNPRINTF_BUF_LEN, ".TBL_");
1231         tbl.defProj      = NULL;
1232         tbl.num_branches = get_irn_n_edges(node);
1233         tbl.branches     = xcalloc(tbl.num_branches, sizeof(tbl.branches[0]));
1234         tbl.min_value    = INT_MAX;
1235         tbl.max_value    = INT_MIN;
1236
1237         i = 0;
1238         /* go over all proj's and collect them */
1239         foreach_out_edge(node, edge) {
1240                 proj = get_edge_src_irn(edge);
1241                 assert(is_Proj(proj) && "Only proj allowed at SwitchJmp");
1242
1243                 pnc = get_Proj_proj(proj);
1244
1245                 /* create branch entry */
1246                 tbl.branches[i].target = proj;
1247                 tbl.branches[i].value  = pnc;
1248
1249                 tbl.min_value = pnc < tbl.min_value ? pnc : tbl.min_value;
1250                 tbl.max_value = pnc > tbl.max_value ? pnc : tbl.max_value;
1251
1252                 /* check for default proj */
1253                 if (pnc == get_ia32_pncode(node)) {
1254                         assert(tbl.defProj == NULL && "found two defProjs at SwitchJmp");
1255                         tbl.defProj = proj;
1256                 }
1257
1258                 i++;
1259         }
1260
1261         /* sort the branches by their number */
1262         qsort(tbl.branches, tbl.num_branches, sizeof(tbl.branches[0]), ia32_cmp_branch_t);
1263
1264         /* two-complement's magic make this work without overflow */
1265         interval = tbl.max_value - tbl.min_value;
1266
1267         /* emit the table */
1268         be_emit_cstring(env, "\tcmpl $");
1269         be_emit_irprintf(env->emit, "%u, ", interval);
1270         ia32_emit_source_register(env, node, 0);
1271         be_emit_finish_line_gas(env, node);
1272
1273         be_emit_cstring(env, "\tja ");
1274         ia32_emit_cfop_target(env, tbl.defProj);
1275         be_emit_finish_line_gas(env, node);
1276
1277         if (tbl.num_branches > 1) {
1278                 /* create table */
1279                 be_emit_cstring(env, "\tjmp *");
1280                 be_emit_string(env, tbl.label);
1281                 be_emit_cstring(env, "(,");
1282                 ia32_emit_source_register(env, node, 0);
1283                 be_emit_cstring(env, ",4)");
1284                 be_emit_finish_line_gas(env, node);
1285
1286                 be_gas_emit_switch_section(env->emit, GAS_SECTION_RODATA);
1287                 be_emit_cstring(env, "\t.align 4\n");
1288                 be_emit_write_line(env);
1289
1290                 be_emit_string(env, tbl.label);
1291                 be_emit_cstring(env, ":\n");
1292                 be_emit_write_line(env);
1293
1294                 be_emit_cstring(env, ".long ");
1295                 ia32_emit_cfop_target(env, tbl.branches[0].target);
1296                 be_emit_finish_line_gas(env, NULL);
1297
1298                 last_value = tbl.branches[0].value;
1299                 for (i = 1; i < tbl.num_branches; ++i) {
1300                         while (++last_value < tbl.branches[i].value) {
1301                                 be_emit_cstring(env, ".long ");
1302                                 ia32_emit_cfop_target(env, tbl.defProj);
1303                                 be_emit_finish_line_gas(env, NULL);
1304                         }
1305                         be_emit_cstring(env, ".long ");
1306                         ia32_emit_cfop_target(env, tbl.branches[i].target);
1307                         be_emit_finish_line_gas(env, NULL);
1308                 }
1309                 be_gas_emit_switch_section(env->emit, GAS_SECTION_TEXT);
1310         } else {
1311                 /* one jump is enough */
1312                 be_emit_cstring(env, "\tjmp ");
1313                 ia32_emit_cfop_target(env, tbl.branches[0].target);
1314                 be_emit_finish_line_gas(env, node);
1315         }
1316
1317         if (tbl.label)
1318                 free(tbl.label);
1319         if (tbl.branches)
1320                 free(tbl.branches);
1321 }
1322
1323 /**
1324  * Emits code for a unconditional jump.
1325  */
1326 static
1327 void emit_Jmp(ia32_emit_env_t *env, const ir_node *node) {
1328         ir_node *block, *next_block;
1329
1330         /* for now, the code works for scheduled and non-schedules blocks */
1331         block = get_nodes_block(node);
1332
1333         /* we have a block schedule */
1334         next_block = next_blk_sched(block);
1335         if (get_cfop_target_block(node) != next_block) {
1336                 be_emit_cstring(env, "\tjmp ");
1337                 ia32_emit_cfop_target(env, node);
1338         } else {
1339                 be_emit_cstring(env, "\t/* fallthrough to ");
1340                 ia32_emit_cfop_target(env, node);
1341                 be_emit_cstring(env, " */");
1342         }
1343         be_emit_finish_line_gas(env, node);
1344 }
1345
1346 static
1347 void emit_ia32_Immediate(ia32_emit_env_t *env, const ir_node *node)
1348 {
1349         const ia32_immediate_attr_t *attr = get_ia32_immediate_attr_const(node);
1350
1351         assert(attr->symconst != NULL || attr->offset != NULL);
1352         if(attr->symconst != NULL) {
1353                 ident *id = get_entity_ld_ident(attr->symconst);
1354
1355                 if(attr->attr.data.am_sc_sign)
1356                         be_emit_char(env, '-');
1357                 be_emit_ident(env, id);
1358         }
1359         if(attr->offset != NULL) {
1360                 if(attr->symconst != NULL)
1361                         be_emit_char(env, '+');
1362                 else
1363                         be_emit_char(env, '$');
1364                 be_emit_tarval(env, attr->offset);
1365         }
1366 }
1367
1368 static
1369 const char* emit_asm_operand(ia32_emit_env_t *env, const ir_node *node,
1370                              const char *s)
1371 {
1372         const arch_register_t *reg;
1373         const char            *reg_name;
1374         char                   c;
1375         char                   modifier = 0;
1376         int                    num      = -1;
1377         const ia32_attr_t     *attr;
1378         int                    n_outs;
1379         int                    p;
1380
1381         assert(*s == '%');
1382         c = *(++s);
1383
1384         /* parse modifiers */
1385         switch(c) {
1386         case 0:
1387                 ir_fprintf(stderr, "Warning: asm text (%+F) ends with %\n", node);
1388                 be_emit_char(env, '%');
1389                 return s + 1;
1390         case '%':
1391                 be_emit_char(env, '%');
1392                 return s + 1;
1393         case 'w':
1394         case 'b':
1395         case 'h':
1396                 modifier = c;
1397                 ++s;
1398                 break;
1399         case '0':
1400         case '1':
1401         case '2':
1402         case '3':
1403         case '4':
1404         case '5':
1405         case '6':
1406         case '7':
1407         case '8':
1408         case '9':
1409                 break;
1410         default:
1411                 ir_fprintf(stderr, "Warning: asm text (%+F) contains unknown modifier "
1412                            "'%c' for asm op\n", node, c);
1413                 ++s;
1414                 break;
1415         }
1416
1417         /* parse number */
1418         sscanf(s, "%d%n", &num, &p);
1419         if(num < 0) {
1420                 ir_fprintf(stderr, "Warning: Couldn't parse assembler operand (%+F)\n",
1421                            node);
1422                 return s;
1423         } else {
1424                 s += p;
1425         }
1426
1427         /* get register */
1428         attr   = get_ia32_attr_const(node);
1429         n_outs = ARR_LEN(attr->slots);
1430         if(num < n_outs) {
1431                 reg = get_out_reg(env, node, num);
1432         } else {
1433                 ir_node *pred;
1434                 int      in = num - n_outs;
1435                 if(in >= get_irn_arity(node)) {
1436                         ir_fprintf(stderr, "Warning: Invalid input %d specified in asm "
1437                                    "op (%+F)\n", num, node);
1438                         return s;
1439                 }
1440                 pred = get_irn_n(node, in);
1441                 /* might be an immediate value */
1442                 if(is_ia32_Immediate(pred)) {
1443                         emit_ia32_Immediate(env, pred);
1444                         return s;
1445                 }
1446                 reg = get_in_reg(env, node, in);
1447         }
1448         if(reg == NULL) {
1449                 ir_fprintf(stderr, "Warning: no register assigned for %d asm op "
1450                            "(%+F)\n", num, node);
1451                 return s;
1452         }
1453
1454         /* emit it */
1455         be_emit_char(env, '%');
1456         switch(modifier) {
1457         case 0:
1458                 reg_name = arch_register_get_name(reg);
1459                 break;
1460         case 'b':
1461                 reg_name = ia32_get_mapped_reg_name(env->isa->regs_8bit, reg);
1462                 break;
1463         case 'h':
1464                 reg_name = ia32_get_mapped_reg_name(env->isa->regs_8bit_high, reg);
1465                 break;
1466         case 'w':
1467                 reg_name = ia32_get_mapped_reg_name(env->isa->regs_16bit, reg);
1468                 break;
1469         default:
1470                 panic("Invalid asm op modifier");
1471         }
1472         be_emit_string(env, reg_name);
1473
1474         return s;
1475 }
1476
1477 /**
1478  * Emits code for an ASM pseudo op.
1479  */
1480 static
1481 void emit_ia32_Asm(ia32_emit_env_t *env, const ir_node *node)
1482 {
1483         const void            *gen_attr = get_irn_generic_attr_const(node);
1484         const ia32_asm_attr_t *attr
1485                 = CONST_CAST_IA32_ATTR(ia32_asm_attr_t, gen_attr);
1486         ident                 *asm_text = attr->asm_text;
1487         const char            *s        = get_id_str(asm_text);
1488
1489         be_emit_cstring(env, "# Begin ASM \t");
1490         be_emit_finish_line_gas(env, node);
1491
1492         if (s[0] != '\t')
1493                 be_emit_char(env, '\t');
1494
1495         while(*s != 0) {
1496                 if(*s == '%') {
1497                         s = emit_asm_operand(env, node, s);
1498                         continue;
1499                 } else {
1500                         be_emit_char(env, *s);
1501                 }
1502                 ++s;
1503         }
1504
1505         be_emit_char(env, '\n');
1506         be_emit_write_line(env);
1507
1508         be_emit_cstring(env, "# End ASM\n");
1509         be_emit_write_line(env);
1510 }
1511
1512 /**********************************
1513  *   _____                  ____
1514  *  / ____|                |  _ \
1515  * | |     ___  _ __  _   _| |_) |
1516  * | |    / _ \| '_ \| | | |  _ <
1517  * | |___| (_) | |_) | |_| | |_) |
1518  *  \_____\___/| .__/ \__, |____/
1519  *             | |     __/ |
1520  *             |_|    |___/
1521  **********************************/
1522
1523 /**
1524  * Emit movsb/w instructions to make mov count divideable by 4
1525  */
1526 static
1527 void emit_CopyB_prolog(ia32_emit_env_t *env, int rem) {
1528         be_emit_cstring(env, "\tcld");
1529         be_emit_finish_line_gas(env, NULL);
1530
1531         switch(rem) {
1532         case 1:
1533                 be_emit_cstring(env, "\tmovsb");
1534                 be_emit_finish_line_gas(env, NULL);
1535                 break;
1536         case 2:
1537                 be_emit_cstring(env, "\tmovsw");
1538                 be_emit_finish_line_gas(env, NULL);
1539                 break;
1540         case 3:
1541                 be_emit_cstring(env, "\tmovsb");
1542                 be_emit_finish_line_gas(env, NULL);
1543                 be_emit_cstring(env, "\tmovsw");
1544                 be_emit_finish_line_gas(env, NULL);
1545                 break;
1546         }
1547 }
1548
1549 /**
1550  * Emit rep movsd instruction for memcopy.
1551  */
1552 static
1553 void emit_ia32_CopyB(ia32_emit_env_t *env, const ir_node *node) {
1554         tarval *tv = get_ia32_Immop_tarval(node);
1555         int    rem = get_tarval_long(tv);
1556
1557         emit_CopyB_prolog(env, rem);
1558
1559         be_emit_cstring(env, "\trep movsd");
1560         be_emit_finish_line_gas(env, node);
1561 }
1562
1563 /**
1564  * Emits unrolled memcopy.
1565  */
1566 static
1567 void emit_ia32_CopyB_i(ia32_emit_env_t *env, const ir_node *node) {
1568         tarval *tv   = get_ia32_Immop_tarval(node);
1569         int     size = get_tarval_long(tv);
1570
1571         emit_CopyB_prolog(env, size & 0x3);
1572
1573         size >>= 2;
1574         while (size--) {
1575                 be_emit_cstring(env, "\tmovsd");
1576                 be_emit_finish_line_gas(env, NULL);
1577         }
1578 }
1579
1580
1581
1582 /***************************
1583  *   _____
1584  *  / ____|
1585  * | |     ___  _ ____   __
1586  * | |    / _ \| '_ \ \ / /
1587  * | |___| (_) | | | \ V /
1588  *  \_____\___/|_| |_|\_/
1589  *
1590  ***************************/
1591
1592 /**
1593  * Emit code for conversions (I, FP), (FP, I) and (FP, FP).
1594  */
1595 static
1596 void emit_ia32_Conv_with_FP(ia32_emit_env_t *env, const ir_node *node) {
1597         ir_mode            *ls_mode = get_ia32_ls_mode(node);
1598         int                 ls_bits = get_mode_size_bits(ls_mode);
1599
1600         be_emit_cstring(env, "\tcvt");
1601
1602         if(is_ia32_Conv_I2FP(node)) {
1603                 if(ls_bits == 32) {
1604                         be_emit_cstring(env, "si2ss");
1605                 } else {
1606                         be_emit_cstring(env, "si2sd");
1607                 }
1608         } else if(is_ia32_Conv_FP2I(node)) {
1609                 if(ls_bits == 32) {
1610                         be_emit_cstring(env, "ss2si");
1611                 } else {
1612                         be_emit_cstring(env, "sd2si");
1613                 }
1614         } else {
1615                 assert(is_ia32_Conv_FP2FP(node));
1616                 if(ls_bits == 32) {
1617                         be_emit_cstring(env, "sd2ss");
1618                 } else {
1619                         be_emit_cstring(env, "ss2sd");
1620                 }
1621         }
1622         be_emit_char(env, ' ');
1623
1624         switch(get_ia32_op_type(node)) {
1625                 case ia32_Normal:
1626                         ia32_emit_source_register(env, node, 2);
1627                         be_emit_cstring(env, ", ");
1628                         ia32_emit_dest_register(env, node, 0);
1629                         break;
1630                 case ia32_AddrModeS:
1631                         ia32_emit_dest_register(env, node, 0);
1632                         be_emit_cstring(env, ", ");
1633                         ia32_emit_am(env, node);
1634                         break;
1635                 default:
1636                         assert(0 && "unsupported op type for Conv");
1637         }
1638         be_emit_finish_line_gas(env, node);
1639 }
1640
1641 static
1642 void emit_ia32_Conv_I2FP(ia32_emit_env_t *env, const ir_node *node) {
1643         emit_ia32_Conv_with_FP(env, node);
1644 }
1645
1646 static
1647 void emit_ia32_Conv_FP2I(ia32_emit_env_t *env, const ir_node *node) {
1648         emit_ia32_Conv_with_FP(env, node);
1649 }
1650
1651 static
1652 void emit_ia32_Conv_FP2FP(ia32_emit_env_t *env, const ir_node *node) {
1653         emit_ia32_Conv_with_FP(env, node);
1654 }
1655
1656 /**
1657  * Emits code for an Int conversion.
1658  */
1659 static
1660 void emit_ia32_Conv_I2I(ia32_emit_env_t *env, const ir_node *node) {
1661         const char *sign_suffix;
1662         ir_mode *smaller_mode = get_ia32_ls_mode(node);
1663         int smaller_bits = get_mode_size_bits(smaller_mode);
1664         int signed_mode;
1665         const arch_register_t *in_reg, *out_reg;
1666
1667         assert(!mode_is_float(smaller_mode));
1668         assert(smaller_bits == 8 || smaller_bits == 16 || smaller_bits == 32);
1669
1670         signed_mode = mode_is_signed(smaller_mode);
1671         if(smaller_bits == 32) {
1672                 // this should not happen as it's no convert
1673                 assert(0);
1674                 sign_suffix = "";
1675         } else {
1676                 sign_suffix = signed_mode ? "s" : "z";
1677         }
1678
1679         switch(get_ia32_op_type(node)) {
1680                 case ia32_Normal:
1681                         in_reg  = get_in_reg(env, node, 2);
1682                         out_reg = get_out_reg(env, node, 0);
1683
1684                         if (REGS_ARE_EQUAL(in_reg, &ia32_gp_regs[REG_EAX]) &&
1685                                 REGS_ARE_EQUAL(out_reg, in_reg)                &&
1686                                 signed_mode &&
1687                                 smaller_bits == 16)
1688                         {
1689                                 /* argument and result are both in EAX and */
1690                                 /* signedness is ok: -> use the smaller cwtl opcode */
1691                                 be_emit_cstring(env, "\tcwtl");
1692                         } else {
1693                                 const char *sreg = ia32_get_reg_name_for_mode(env, smaller_mode, in_reg);
1694
1695                                 be_emit_cstring(env, "\tmov");
1696                                 be_emit_string(env, sign_suffix);
1697                                 ia32_emit_mode_suffix_mode(env, smaller_mode);
1698                                 be_emit_cstring(env, "l %");
1699                                 be_emit_string(env, sreg);
1700                                 be_emit_cstring(env, ", ");
1701                                 ia32_emit_dest_register(env, node, 0);
1702                         }
1703                         break;
1704                 case ia32_AddrModeS: {
1705                         be_emit_cstring(env, "\tmov");
1706                         be_emit_string(env, sign_suffix);
1707                         ia32_emit_mode_suffix_mode(env, smaller_mode);
1708                         be_emit_cstring(env, "l %");
1709                         ia32_emit_am(env, node);
1710                         be_emit_cstring(env, ", ");
1711                         ia32_emit_dest_register(env, node, 0);
1712                         break;
1713                 }
1714                 default:
1715                         assert(0 && "unsupported op type for Conv");
1716         }
1717         be_emit_finish_line_gas(env, node);
1718 }
1719
1720 /**
1721  * Emits code for an 8Bit Int conversion.
1722  */
1723 void emit_ia32_Conv_I2I8Bit(ia32_emit_env_t *env, const ir_node *node) {
1724         emit_ia32_Conv_I2I(env, node);
1725 }
1726
1727
1728 /*******************************************
1729  *  _                          _
1730  * | |                        | |
1731  * | |__   ___ _ __   ___   __| | ___  ___
1732  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1733  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1734  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1735  *
1736  *******************************************/
1737
1738 /**
1739  * Emits a backend call
1740  */
1741 static
1742 void emit_be_Call(ia32_emit_env_t *env, const ir_node *node) {
1743         ir_entity *ent = be_Call_get_entity(node);
1744
1745         be_emit_cstring(env, "\tcall ");
1746         if (ent) {
1747                 mark_entity_visited(ent);
1748                 be_emit_string(env, get_entity_ld_name(ent));
1749         } else {
1750                 be_emit_char(env, '*');
1751                 ia32_emit_dest_register(env, get_irn_n(node, be_pos_Call_ptr), 0);
1752         }
1753         be_emit_finish_line_gas(env, node);
1754 }
1755
1756 /**
1757  * Emits code to increase stack pointer.
1758  */
1759 static
1760 void emit_be_IncSP(ia32_emit_env_t *env, const ir_node *node) {
1761         int offs = be_get_IncSP_offset(node);
1762
1763         if (offs == 0)
1764                 return;
1765
1766         if (offs > 0) {
1767                 be_emit_cstring(env, "\tsubl $");
1768                 be_emit_irprintf(env->emit, "%u, ", offs);
1769                 ia32_emit_source_register(env, node, 0);
1770         } else {
1771                 be_emit_cstring(env, "\taddl $");
1772                 be_emit_irprintf(env->emit, "%u, ", -offs);
1773                 ia32_emit_source_register(env, node, 0);
1774         }
1775         be_emit_finish_line_gas(env, node);
1776 }
1777
1778 /**
1779  * Emits code to set stack pointer.
1780  */
1781 static
1782 void emit_be_SetSP(ia32_emit_env_t *env, const ir_node *node) {
1783         be_emit_cstring(env, "\tmovl ");
1784         ia32_emit_source_register(env, node, 2);
1785         be_emit_cstring(env, ", ");
1786         ia32_emit_dest_register(env, node, 0);
1787         be_emit_finish_line_gas(env, node);
1788 }
1789
1790 /**
1791  * Emits code for Copy/CopyKeep.
1792  */
1793 static
1794 void Copy_emitter(ia32_emit_env_t *env, const ir_node *node, const ir_node *op)
1795 {
1796         const arch_env_t *aenv = env->arch_env;
1797         ir_mode *mode;
1798
1799         if (REGS_ARE_EQUAL(arch_get_irn_register(aenv, node), arch_get_irn_register(aenv, op)) ||
1800                 arch_register_type_is(arch_get_irn_register(aenv, op), virtual))
1801                 return;
1802
1803         mode = get_irn_mode(node);
1804         if (mode == mode_E) {
1805                 be_emit_cstring(env, "\tmovsd ");
1806                 ia32_emit_source_register(env, node, 0);
1807                 be_emit_cstring(env, ", ");
1808                 ia32_emit_dest_register(env, node, 0);
1809         } else {
1810                 be_emit_cstring(env, "\tmovl ");
1811                 ia32_emit_source_register(env, node, 0);
1812                 be_emit_cstring(env, ", ");
1813                 ia32_emit_dest_register(env, node, 0);
1814         }
1815         be_emit_finish_line_gas(env, node);
1816 }
1817
1818 static
1819 void emit_be_Copy(ia32_emit_env_t *env, const ir_node *node) {
1820         Copy_emitter(env, node, be_get_Copy_op(node));
1821 }
1822
1823 static
1824 void emit_be_CopyKeep(ia32_emit_env_t *env, const ir_node *node) {
1825         Copy_emitter(env, node, be_get_CopyKeep_op(node));
1826 }
1827
1828 /**
1829  * Emits code for exchange.
1830  */
1831 static
1832 void emit_be_Perm(ia32_emit_env_t *env, const ir_node *node) {
1833         const arch_register_t *in1, *in2;
1834         const arch_register_class_t *cls1, *cls2;
1835
1836         in1 = arch_get_irn_register(env->arch_env, get_irn_n(node, 0));
1837         in2 = arch_get_irn_register(env->arch_env, get_irn_n(node, 1));
1838
1839         cls1 = arch_register_get_class(in1);
1840         cls2 = arch_register_get_class(in2);
1841
1842         assert(cls1 == cls2 && "Register class mismatch at Perm");
1843
1844         if (cls1 == &ia32_reg_classes[CLASS_ia32_gp]) {
1845                 be_emit_cstring(env, "\txchg ");
1846                 ia32_emit_source_register(env, node, 1);
1847                 be_emit_cstring(env, ", ");
1848                 ia32_emit_source_register(env, node, 0);
1849                 be_emit_finish_line_gas(env, node);
1850         } else if (cls1 == &ia32_reg_classes[CLASS_ia32_xmm]) {
1851                 be_emit_cstring(env, "\txorpd ");
1852                 ia32_emit_source_register(env, node, 1);
1853                 be_emit_cstring(env, ", ");
1854                 ia32_emit_source_register(env, node, 0);
1855                 be_emit_finish_line_gas(env, NULL);
1856
1857                 be_emit_cstring(env, "\txorpd ");
1858                 ia32_emit_source_register(env, node, 0);
1859                 be_emit_cstring(env, ", ");
1860                 ia32_emit_source_register(env, node, 1);
1861                 be_emit_finish_line_gas(env, NULL);
1862
1863                 be_emit_cstring(env, "\txorpd ");
1864                 ia32_emit_source_register(env, node, 1);
1865                 be_emit_cstring(env, ", ");
1866                 ia32_emit_source_register(env, node, 0);
1867                 be_emit_finish_line_gas(env, node);
1868         } else if (cls1 == &ia32_reg_classes[CLASS_ia32_vfp]) {
1869                 /* is a NOP */
1870         } else if (cls1 == &ia32_reg_classes[CLASS_ia32_st]) {
1871                 /* is a NOP */
1872         }
1873 }
1874
1875 /**
1876  * Emits code for Constant loading.
1877  */
1878 static
1879 void emit_ia32_Const(ia32_emit_env_t *env, const ir_node *node) {
1880         ia32_immop_type_t imm_tp = get_ia32_immop_type(node);
1881
1882         if (imm_tp == ia32_ImmSymConst) {
1883                 be_emit_cstring(env, "\tmovl ");
1884                 ia32_emit_immediate(env, node);
1885                 be_emit_cstring(env, ", ");
1886                 ia32_emit_dest_register(env, node, 0);
1887         } else {
1888                 tarval *tv = get_ia32_Immop_tarval(node);
1889                 assert(get_irn_mode(node) == mode_Iu);
1890                 /* beware: in some rare cases mode is mode_b which has no tarval_null() */
1891                 if (tarval_is_null(tv)) {
1892                         if (env->isa->opt_arch == arch_pentium_4) {
1893                                 /* P4 prefers sub r, r, others xor r, r */
1894                                 be_emit_cstring(env, "\tsubl ");
1895                         } else {
1896                                 be_emit_cstring(env, "\txorl ");
1897                         }
1898                         ia32_emit_dest_register(env, node, 0);
1899                         be_emit_cstring(env, ", ");
1900                         ia32_emit_dest_register(env, node, 0);
1901                 } else {
1902                         be_emit_cstring(env, "\tmovl ");
1903                         ia32_emit_immediate(env, node);
1904                         be_emit_cstring(env, ", ");
1905                         ia32_emit_dest_register(env, node, 0);
1906                 }
1907         }
1908         be_emit_finish_line_gas(env, node);
1909 }
1910
1911 /**
1912  * Emits code to load the TLS base
1913  */
1914 static
1915 void emit_ia32_LdTls(ia32_emit_env_t *env, const ir_node *node) {
1916         be_emit_cstring(env, "\tmovl %gs:0, ");
1917         ia32_emit_dest_register(env, node, 0);
1918         be_emit_finish_line_gas(env, node);
1919 }
1920
1921 static
1922 void emit_be_Return(ia32_emit_env_t *env, const ir_node *node) {
1923         be_emit_cstring(env, "\tret");
1924         be_emit_finish_line_gas(env, node);
1925 }
1926
1927 static
1928 void emit_Nothing(ia32_emit_env_t *env, const ir_node *node) {
1929 }
1930
1931
1932 /***********************************************************************************
1933  *                  _          __                                             _
1934  *                 (_)        / _|                                           | |
1935  *  _ __ ___   __ _ _ _ __   | |_ _ __ __ _ _ __ ___   _____      _____  _ __| | __
1936  * | '_ ` _ \ / _` | | '_ \  |  _| '__/ _` | '_ ` _ \ / _ \ \ /\ / / _ \| '__| |/ /
1937  * | | | | | | (_| | | | | | | | | | | (_| | | | | | |  __/\ V  V / (_) | |  |   <
1938  * |_| |_| |_|\__,_|_|_| |_| |_| |_|  \__,_|_| |_| |_|\___| \_/\_/ \___/|_|  |_|\_\
1939  *
1940  ***********************************************************************************/
1941
1942 /**
1943  * Enters the emitter functions for handled nodes into the generic
1944  * pointer of an opcode.
1945  */
1946 static
1947 void ia32_register_emitters(void) {
1948
1949 #define IA32_EMIT2(a,b) op_ia32_##a->ops.generic = (op_func)emit_ia32_##b
1950 #define IA32_EMIT(a)    IA32_EMIT2(a,a)
1951 #define EMIT(a)         op_##a->ops.generic = (op_func)emit_##a
1952 #define IGN(a)                  op_##a->ops.generic = (op_func)emit_Nothing
1953 #define BE_EMIT(a)      op_be_##a->ops.generic = (op_func)emit_be_##a
1954 #define BE_IGN(a)               op_be_##a->ops.generic = (op_func)emit_Nothing
1955
1956         /* first clear the generic function pointer for all ops */
1957         clear_irp_opcodes_generic_func();
1958
1959         /* register all emitter functions defined in spec */
1960         ia32_register_spec_emitters();
1961
1962         /* other ia32 emitter functions */
1963         IA32_EMIT(Asm);
1964         IA32_EMIT(CondJmp);
1965         IA32_EMIT(TestJmp);
1966         IA32_EMIT(CJmp);
1967         IA32_EMIT(CJmpAM);
1968         IA32_EMIT(CmpCMov);
1969         IA32_EMIT(CmpSet);
1970         IA32_EMIT(SwitchJmp);
1971         IA32_EMIT(CopyB);
1972         IA32_EMIT(CopyB_i);
1973         IA32_EMIT(Conv_I2FP);
1974         IA32_EMIT(Conv_FP2I);
1975         IA32_EMIT(Conv_FP2FP);
1976         IA32_EMIT(Conv_I2I);
1977         IA32_EMIT(Conv_I2I8Bit);
1978         IA32_EMIT(Const);
1979         IA32_EMIT(LdTls);
1980         IA32_EMIT(xCmp);
1981         IA32_EMIT(xCmpSet);
1982         IA32_EMIT(xCmpCMov);
1983         IA32_EMIT(xCondJmp);
1984         IA32_EMIT2(fcomJmp, x87CondJmp);
1985         IA32_EMIT2(fcompJmp, x87CondJmp);
1986         IA32_EMIT2(fcomppJmp, x87CondJmp);
1987         IA32_EMIT2(fcomrJmp, x87CondJmp);
1988         IA32_EMIT2(fcomrpJmp, x87CondJmp);
1989         IA32_EMIT2(fcomrppJmp, x87CondJmp);
1990
1991         /* benode emitter */
1992         BE_EMIT(Call);
1993         BE_EMIT(IncSP);
1994         BE_EMIT(SetSP);
1995         BE_EMIT(Copy);
1996         BE_EMIT(CopyKeep);
1997         BE_EMIT(Perm);
1998         BE_EMIT(Return);
1999
2000         BE_IGN(RegParams);
2001         BE_IGN(Barrier);
2002         BE_IGN(Keep);
2003
2004         /* firm emitter */
2005         EMIT(Jmp);
2006         IGN(Proj);
2007         IGN(Phi);
2008         IGN(Start);
2009
2010 #undef BE_EMIT
2011 #undef EMIT
2012 #undef IGN
2013 #undef IA32_EMIT2
2014 #undef IA32_EMIT
2015 }
2016
2017 static const char *last_name = NULL;
2018 static unsigned last_line = -1;
2019 static unsigned num = -1;
2020
2021 /**
2022  * Emit the debug support for node node.
2023  */
2024 static
2025 void ia32_emit_dbg(ia32_emit_env_t *env, const ir_node *node) {
2026         dbg_info *db = get_irn_dbg_info(node);
2027         unsigned lineno;
2028         const char *fname = be_retrieve_dbg_info(db, &lineno);
2029
2030         if (! env->cg->birg->main_env->options->stabs_debug_support)
2031                 return;
2032
2033         if (fname) {
2034                 if (last_name != fname) {
2035                         last_line = -1;
2036                         be_dbg_include_begin(env->cg->birg->main_env->db_handle, fname);
2037                         last_name = fname;
2038                 }
2039                 if (last_line != lineno) {
2040                         char name[64];
2041
2042                         snprintf(name, sizeof(name), ".LM%u", ++num);
2043                         last_line = lineno;
2044                         be_dbg_line(env->cg->birg->main_env->db_handle, lineno, name);
2045                         be_emit_string(env, name);
2046                         be_emit_cstring(env, ":\n");
2047                         be_emit_write_line(env);
2048                 }
2049         }
2050 }
2051
2052 typedef void (*emit_func_ptr) (ia32_emit_env_t *, const ir_node *);
2053
2054 /**
2055  * Emits code for a node.
2056  */
2057 static
2058 void ia32_emit_node(ia32_emit_env_t *env, const ir_node *node) {
2059         ir_op *op = get_irn_op(node);
2060
2061         DBG((dbg, LEVEL_1, "emitting code for %+F\n", node));
2062
2063         if (op->ops.generic) {
2064                 emit_func_ptr func = (emit_func_ptr) op->ops.generic;
2065                 ia32_emit_dbg(env, node);
2066                 (*func) (env, node);
2067         } else {
2068                 emit_Nothing(env, node);
2069                 ir_fprintf(stderr, "Warning: No emit handler for node %+F (%+G)\n", node, node);
2070         }
2071 }
2072
2073 /**
2074  * Emits gas alignment directives
2075  */
2076 static
2077 void ia32_emit_alignment(ia32_emit_env_t *env, unsigned align, unsigned skip) {
2078         be_emit_cstring(env, "\t.p2align ");
2079         be_emit_irprintf(env->emit, "%u,,%u\n", align, skip);
2080         be_emit_write_line(env);
2081 }
2082
2083 /**
2084  * Emits gas alignment directives for Functions depended on cpu architecture.
2085  */
2086 static
2087 void ia32_emit_align_func(ia32_emit_env_t *env, cpu_support cpu) {
2088         unsigned align;
2089         unsigned maximum_skip;
2090
2091         switch (cpu) {
2092                 case arch_i386:
2093                         align = 2;
2094                         break;
2095                 case arch_i486:
2096                         align = 4;
2097                         break;
2098                 case arch_k6:
2099                         align = 5;
2100                         break;
2101                 default:
2102                         align = 4;
2103         }
2104         maximum_skip = (1 << align) - 1;
2105         ia32_emit_alignment(env, align, maximum_skip);
2106 }
2107
2108 /**
2109  * Emits gas alignment directives for Labels depended on cpu architecture.
2110  */
2111 static
2112 void ia32_emit_align_label(ia32_emit_env_t *env, cpu_support cpu) {
2113         unsigned align; unsigned maximum_skip;
2114
2115         switch (cpu) {
2116                 case arch_i386:
2117                         align = 2;
2118                         break;
2119                 case arch_i486:
2120                         align = 4;
2121                         break;
2122                 case arch_k6:
2123                         align = 5;
2124                         break;
2125                 default:
2126                         align = 4;
2127         }
2128         maximum_skip = (1 << align) - 1;
2129         ia32_emit_alignment(env, align, maximum_skip);
2130 }
2131
2132 /**
2133  * Test wether a block should be aligned.
2134  * For cpus in the P4/Athlon class it is usefull to align jump labels to
2135  * 16 bytes. However we should only do that if the alignment nops before the
2136  * label aren't executed more often than we have jumps to the label.
2137  */
2138 static
2139 int should_align_block(ia32_emit_env_t *env, ir_node *block, ir_node *prev) {
2140         static const double DELTA = .0001;
2141         ir_exec_freq *exec_freq = env->cg->birg->exec_freq;
2142         double        block_freq;
2143         double        prev_freq = 0;  /**< execfreq of the fallthrough block */
2144         double        jmp_freq  = 0;  /**< execfreq of all non-fallthrough blocks */
2145         cpu_support   cpu       = env->isa->opt_arch;
2146         int           i, n_cfgpreds;
2147
2148         if(exec_freq == NULL)
2149                 return 0;
2150         if(cpu == arch_i386 || cpu == arch_i486)
2151                 return 0;
2152
2153         block_freq = get_block_execfreq(exec_freq, block);
2154         if(block_freq < DELTA)
2155                 return 0;
2156
2157         n_cfgpreds = get_Block_n_cfgpreds(block);
2158         for(i = 0; i < n_cfgpreds; ++i) {
2159                 ir_node *pred      = get_Block_cfgpred_block(block, i);
2160                 double   pred_freq = get_block_execfreq(exec_freq, pred);
2161
2162                 if(pred == prev) {
2163                         prev_freq += pred_freq;
2164                 } else {
2165                         jmp_freq  += pred_freq;
2166                 }
2167         }
2168
2169         if(prev_freq < DELTA && !(jmp_freq < DELTA))
2170                 return 1;
2171
2172         jmp_freq /= prev_freq;
2173
2174         switch (cpu) {
2175                 case arch_athlon:
2176                 case arch_athlon_64:
2177                 case arch_k6:
2178                         return jmp_freq > 3;
2179                 default:
2180                         return jmp_freq > 2;
2181         }
2182 }
2183
2184 static
2185 void ia32_emit_block_header(ia32_emit_env_t *env, ir_node *block, ir_node *prev)
2186 {
2187         int           n_cfgpreds;
2188         int           need_label;
2189         int           i, arity;
2190         ir_exec_freq  *exec_freq = env->cg->birg->exec_freq;
2191
2192         need_label = 1;
2193         n_cfgpreds = get_Block_n_cfgpreds(block);
2194         if (n_cfgpreds == 0) {
2195                 need_label = 0;
2196         } else if (n_cfgpreds == 1) {
2197                 ir_node *pred       = get_Block_cfgpred(block, 0);
2198                 ir_node *pred_block = get_nodes_block(pred);
2199
2200                 /* we don't need labels for fallthrough blocks, however switch-jmps
2201                  * are no fallthoughs */
2202                 if(pred_block == prev &&
2203                                 !(is_Proj(pred) && is_ia32_SwitchJmp(get_Proj_pred(pred)))) {
2204                         need_label = 0;
2205                 } else {
2206                         need_label = 1;
2207                 }
2208         } else {
2209                 need_label = 1;
2210         }
2211
2212         if (should_align_block(env, block, prev)) {
2213                 assert(need_label);
2214                 ia32_emit_align_label(env, env->isa->opt_arch);
2215         }
2216
2217         if(need_label) {
2218                 ia32_emit_block_name(env, block);
2219                 be_emit_char(env, ':');
2220
2221                 be_emit_pad_comment(env);
2222                 be_emit_cstring(env, "   /* preds:");
2223
2224                 /* emit list of pred blocks in comment */
2225                 arity = get_irn_arity(block);
2226                 for (i = 0; i < arity; ++i) {
2227                         ir_node *predblock = get_Block_cfgpred_block(block, i);
2228                         be_emit_irprintf(env->emit, " %d", get_irn_node_nr(predblock));
2229                 }
2230         } else {
2231                 be_emit_cstring(env, "\t/* ");
2232                 ia32_emit_block_name(env, block);
2233                 be_emit_cstring(env, ": ");
2234         }
2235         if (exec_freq != NULL) {
2236                 be_emit_irprintf(env->emit, " freq: %f",
2237                                  get_block_execfreq(exec_freq, block));
2238         }
2239         be_emit_cstring(env, " */\n");
2240         be_emit_write_line(env);
2241 }
2242
2243 /**
2244  * Walks over the nodes in a block connected by scheduling edges
2245  * and emits code for each node.
2246  */
2247 static
2248 void ia32_gen_block(ia32_emit_env_t *env, ir_node *block, ir_node *last_block)
2249 {
2250         const ir_node *node;
2251
2252         ia32_emit_block_header(env, block, last_block);
2253
2254         /* emit the contents of the block */
2255         ia32_emit_dbg(env, block);
2256         sched_foreach(block, node) {
2257                 ia32_emit_node(env, node);
2258         }
2259 }
2260
2261 /**
2262  * Emits code for function start.
2263  */
2264 static
2265 void ia32_emit_func_prolog(ia32_emit_env_t *env, ir_graph *irg) {
2266         ir_entity  *irg_ent  = get_irg_entity(irg);
2267         const char *irg_name = get_entity_ld_name(irg_ent);
2268         cpu_support cpu      = env->isa->opt_arch;
2269         const be_irg_t *birg = env->cg->birg;
2270
2271         be_emit_write_line(env);
2272         be_gas_emit_switch_section(env->emit, GAS_SECTION_TEXT);
2273         be_dbg_method_begin(birg->main_env->db_handle, irg_ent, be_abi_get_stack_layout(birg->abi));
2274         ia32_emit_align_func(env, cpu);
2275         if (get_entity_visibility(irg_ent) == visibility_external_visible) {
2276                 be_emit_cstring(env, ".global ");
2277                 be_emit_string(env, irg_name);
2278                 be_emit_char(env, '\n');
2279                 be_emit_write_line(env);
2280         }
2281         ia32_emit_function_object(env, irg_name);
2282         be_emit_string(env, irg_name);
2283         be_emit_cstring(env, ":\n");
2284         be_emit_write_line(env);
2285 }
2286
2287 /**
2288  * Emits code for function end
2289  */
2290 static
2291 void ia32_emit_func_epilog(ia32_emit_env_t *env, ir_graph *irg) {
2292         const char *irg_name = get_entity_ld_name(get_irg_entity(irg));
2293         const be_irg_t *birg = env->cg->birg;
2294
2295         ia32_emit_function_size(env, irg_name);
2296         be_dbg_method_end(birg->main_env->db_handle);
2297         be_emit_char(env, '\n');
2298         be_emit_write_line(env);
2299 }
2300
2301 /**
2302  * Block-walker:
2303  * Sets labels for control flow nodes (jump target)
2304  */
2305 static
2306 void ia32_gen_labels(ir_node *block, void *data) {
2307         ir_node *pred;
2308         int n = get_Block_n_cfgpreds(block);
2309
2310         for (n--; n >= 0; n--) {
2311                 pred = get_Block_cfgpred(block, n);
2312                 set_irn_link(pred, block);
2313         }
2314 }
2315
2316 /**
2317  * Emit an exception label if the current instruction can fail.
2318  */
2319 void ia32_emit_exc_label(ia32_emit_env_t *env, const ir_node *node) {
2320         if (get_ia32_exc_label(node)) {
2321                 be_emit_irprintf(env->emit, ".EXL%u\n", 0);
2322                 be_emit_write_line(env);
2323         }
2324 }
2325
2326 /**
2327  * Main driver. Emits the code for one routine.
2328  */
2329 void ia32_gen_routine(ia32_code_gen_t *cg, ir_graph *irg) {
2330         ia32_emit_env_t env;
2331         ir_node *block;
2332         ir_node *last_block = NULL;
2333         int i, n;
2334
2335         env.isa      = (ia32_isa_t *)cg->arch_env->isa;
2336         env.emit     = &env.isa->emit;
2337         env.arch_env = cg->arch_env;
2338         env.cg       = cg;
2339
2340         ia32_register_emitters();
2341
2342         ia32_emit_func_prolog(&env, irg);
2343         irg_block_walk_graph(irg, ia32_gen_labels, NULL, &env);
2344
2345         n = ARR_LEN(cg->blk_sched);
2346         for (i = 0; i < n;) {
2347                 ir_node *next_bl;
2348
2349                 block   = cg->blk_sched[i];
2350                 ++i;
2351                 next_bl = i < n ? cg->blk_sched[i] : NULL;
2352
2353                 /* set here the link. the emitter expects to find the next block here */
2354                 set_irn_link(block, next_bl);
2355                 ia32_gen_block(&env, block, last_block);
2356                 last_block = block;
2357         }
2358
2359         ia32_emit_func_epilog(&env, irg);
2360 }
2361
2362 void ia32_init_emitter(void)
2363 {
2364         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.emitter");
2365 }