9d850a8e0ae2eafa855ac7d5909b1c25f0c435f1
[libfirm] / ir / be / ia32 / ia32_emitter.c
1 /**
2  * This file implements the node emitter.
3  * @author Christian Wuerdig
4  * $Id$
5  */
6
7 #ifdef HAVE_CONFIG_H
8 #include "config.h"
9 #endif
10
11 #include <limits.h>
12
13 #include "xmalloc.h"
14 #include "tv.h"
15 #include "iredges.h"
16 #include "debug.h"
17 #include "irgwalk.h"
18 #include "irprintf.h"
19 #include "irop_t.h"
20 #include "irargs_t.h"
21 #include "irprog_t.h"
22 #include "iredges_t.h"
23 #include "execfreq.h"
24
25 #include "../besched_t.h"
26 #include "../benode_t.h"
27 #include "../beabi.h"
28 #include "../be_dbgout.h"
29
30 #include "ia32_emitter.h"
31 #include "gen_ia32_emitter.h"
32 #include "gen_ia32_regalloc_if.h"
33 #include "ia32_nodes_attr.h"
34 #include "ia32_new_nodes.h"
35 #include "ia32_map_regs.h"
36 #include "bearch_ia32_t.h"
37
38 #define BLOCK_PREFIX(x) ".L" x
39
40 #define SNPRINTF_BUF_LEN 128
41
42 /* global arch_env for lc_printf functions */
43 static const arch_env_t *arch_env = NULL;
44
45 /** by default, we generate assembler code for the Linux gas */
46 asm_flavour_t asm_flavour = ASM_LINUX_GAS;
47
48 /**
49  * Switch to a new section
50  */
51 void ia32_switch_section(FILE *F, section_t sec) {
52         static section_t curr_sec = NO_SECTION;
53         static const char *text[ASM_MAX][SECTION_MAX] = {
54                 {
55                         ".section\t.text",
56                         ".section\t.data",
57                         ".section\t.rodata",
58                         ".section\t.bss",
59                         ".section\t.tbss,\"awT\",@nobits",
60                         ".section\t.ctors,\"aw\",@progbits"
61                 },
62                 {
63                         ".section\t.text",
64                         ".section\t.data",
65                         ".section .rdata,\"dr\"",
66                         ".section\t.bss",
67                         ".section\t.tbss,\"awT\",@nobits",
68                         ".section\t.ctors,\"aw\",@progbits"
69                 }
70         };
71
72         if (curr_sec == sec)
73                 return;
74
75         curr_sec = sec;
76         switch (sec) {
77
78         case NO_SECTION:
79                 break;
80
81         case SECTION_TEXT:
82         case SECTION_DATA:
83         case SECTION_RODATA:
84         case SECTION_COMMON:
85         case SECTION_TLS:
86         case SECTION_CTOR:
87                 fprintf(F, "\t%s\n", text[asm_flavour][sec]);
88                 break;
89
90         default:
91                 break;
92         }
93 }
94
95 static void ia32_dump_function_object(FILE *F, const char *name)
96 {
97         switch (asm_flavour) {
98         case ASM_LINUX_GAS:
99                 fprintf(F, "\t.type\t%s, @function\n", name);
100                 break;
101         case ASM_MINGW_GAS:
102                 fprintf(F, "\t.def\t%s;\t.scl\t2;\t.type\t32;\t.endef\n", name);
103                 break;
104         default:
105                 break;
106         }
107 }
108
109 static void ia32_dump_function_size(FILE *F, const char *name)
110 {
111         switch (asm_flavour) {
112         case ASM_LINUX_GAS:
113                 fprintf(F, "\t.size\t%s, .-%s\n", name, name);
114                 break;
115         default:
116                 break;
117         }
118 }
119
120 /*************************************************************
121  *             _       _    __   _          _
122  *            (_)     | |  / _| | |        | |
123  *  _ __  _ __ _ _ __ | |_| |_  | |__   ___| |_ __   ___ _ __
124  * | '_ \| '__| | '_ \| __|  _| | '_ \ / _ \ | '_ \ / _ \ '__|
125  * | |_) | |  | | | | | |_| |   | | | |  __/ | |_) |  __/ |
126  * | .__/|_|  |_|_| |_|\__|_|   |_| |_|\___|_| .__/ \___|_|
127  * | |                                       | |
128  * |_|                                       |_|
129  *************************************************************/
130
131 /* We always pass the ir_node which is a pointer. */
132 static int ia32_get_arg_type(const lc_arg_occ_t *occ) {
133         return lc_arg_type_ptr;
134 }
135
136
137 /**
138  * Returns the register at in position pos.
139  */
140 static const arch_register_t *get_in_reg(const ir_node *irn, int pos) {
141         ir_node                *op;
142         const arch_register_t  *reg = NULL;
143
144         assert(get_irn_arity(irn) > pos && "Invalid IN position");
145
146         /* The out register of the operator at position pos is the
147            in register we need. */
148         op = get_irn_n(irn, pos);
149
150         reg = arch_get_irn_register(arch_env, op);
151
152         assert(reg && "no in register found");
153
154         /* in case of a joker register: just return a valid register */
155         if (arch_register_type_is(reg, joker)) {
156                 arch_register_req_t       req;
157                 const arch_register_req_t *p_req;
158
159                 /* ask for the requirements */
160                 p_req = arch_get_register_req(arch_env, &req, irn, pos);
161
162                 if (arch_register_req_is(p_req, limited)) {
163                         /* in case of limited requirements: get the first allowed register */
164
165                         bitset_t *bs = bitset_alloca(arch_register_class_n_regs(p_req->cls));
166                         int      idx;
167
168                         p_req->limited(p_req->limited_env, bs);
169                         idx = bitset_next_set(bs, 0);
170                         reg = arch_register_for_index(p_req->cls, idx);
171                 }
172                 else {
173                         /* otherwise get first register in class */
174                         reg = arch_register_for_index(p_req->cls, 0);
175                 }
176         }
177
178         return reg;
179 }
180
181 /**
182  * Returns the register at out position pos.
183  */
184 static const arch_register_t *get_out_reg(const ir_node *irn, int pos) {
185         ir_node                *proj;
186         const arch_register_t  *reg = NULL;
187
188         /* 1st case: irn is not of mode_T, so it has only                 */
189         /*           one OUT register -> good                             */
190         /* 2nd case: irn is of mode_T -> collect all Projs and ask the    */
191         /*           Proj with the corresponding projnum for the register */
192
193         if (get_irn_mode(irn) != mode_T) {
194                 reg = arch_get_irn_register(arch_env, irn);
195         }
196         else if (is_ia32_irn(irn)) {
197                 reg = get_ia32_out_reg(irn, pos);
198         }
199         else {
200                 const ir_edge_t *edge;
201
202                 foreach_out_edge(irn, edge) {
203                         proj = get_edge_src_irn(edge);
204                         assert(is_Proj(proj) && "non-Proj from mode_T node");
205                         if (get_Proj_proj(proj) == pos) {
206                                 reg = arch_get_irn_register(arch_env, proj);
207                                 break;
208                         }
209                 }
210         }
211
212         assert(reg && "no out register found");
213         return reg;
214 }
215
216 enum io_direction {
217   IN_REG,
218   OUT_REG
219 };
220
221 /**
222  * Returns the name of the in register at position pos.
223  */
224 static const char *get_ia32_reg_name(ir_node *irn, int pos, enum io_direction in_out) {
225         const arch_register_t *reg;
226
227         if (in_out == IN_REG) {
228                 reg = get_in_reg(irn, pos);
229
230                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_vfp]) {
231                         /* FIXME: works for binop only */
232                         assert(2 <= pos && pos <= 3);
233                         reg = get_ia32_attr(irn)->x87[pos - 2];
234                 }
235         }
236         else {
237                 /* destination address mode nodes don't have outputs */
238                 if (is_ia32_irn(irn) && get_ia32_op_type(irn) == ia32_AddrModeD) {
239                         return "MEM";
240                 }
241
242                 reg = get_out_reg(irn, pos);
243                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_vfp])
244                         reg = get_ia32_attr(irn)->x87[pos + 2];
245         }
246         return arch_register_get_name(reg);
247 }
248
249 /**
250  * Get the register name for a node.
251  */
252 static int ia32_get_reg_name(lc_appendable_t *app,
253     const lc_arg_occ_t *occ, const lc_arg_value_t *arg)
254 {
255         const char *buf;
256         ir_node    *irn = arg->v_ptr;
257         int         nr = occ->width - 1;
258
259         if (! irn)
260                 return lc_appendable_snadd(app, "(null)", 6);
261
262         buf = get_ia32_reg_name(irn, nr, occ->conversion == 'S' ? IN_REG : OUT_REG);
263
264         /* append the stupid % to register names */
265         lc_appendable_chadd(app, '%');
266         return lc_appendable_snadd(app, buf, strlen(buf));
267 }
268
269 /**
270  * Get the x87 register name for a node.
271  */
272 static int ia32_get_x87_name(lc_appendable_t *app,
273     const lc_arg_occ_t *occ, const lc_arg_value_t *arg)
274 {
275         const char  *buf;
276         ir_node     *irn = arg->v_ptr;
277         int         nr = occ->width - 1;
278         ia32_attr_t *attr;
279         int         res = 0;
280
281         if (! irn)
282                 return lc_appendable_snadd(app, "(null)", 6);
283
284         attr = get_ia32_attr(irn);
285         buf  = attr->x87[nr]->name;
286
287         res += lc_appendable_chadd(app, '%');
288         res += lc_appendable_snadd(app, buf, strlen(buf));
289
290         return res;
291 }
292
293 /**
294  * Returns the tarval, offset or scale of an ia32 as a string.
295  */
296 static int ia32_const_to_str(lc_appendable_t *app,
297     const lc_arg_occ_t *occ, const lc_arg_value_t *arg)
298 {
299         const char *buf;
300         ir_node    *irn = arg->v_ptr;
301
302         if (! irn)
303                 return lc_arg_append(app, occ, "(null)", 6);
304
305         if (occ->conversion == 'C') {
306                 buf = get_ia32_cnst(irn);
307         }
308         else { /* 'O' */
309                 buf = get_ia32_am_offs(irn);
310         }
311
312         return buf ? lc_appendable_snadd(app, buf, strlen(buf)) : 0;
313 }
314
315 /**
316  * Determines the SSE suffix depending on the mode.
317  */
318 static int ia32_get_mode_suffix(lc_appendable_t *app,
319     const lc_arg_occ_t *occ, const lc_arg_value_t *arg)
320 {
321         ir_node *irn  = arg->v_ptr;
322         ir_mode *mode = get_irn_mode(irn);
323
324         if (mode == mode_T) {
325                 mode = get_ia32_res_mode(irn);
326                 if (! mode)
327                         mode = get_ia32_ls_mode(irn);
328         }
329
330         if (! irn)
331                 return lc_arg_append(app, occ, "(null)", 6);
332
333         if (mode_is_float(mode)) {
334                 return lc_appendable_chadd(app, get_mode_size_bits(mode) == 32 ? 's' : 'd');
335         }
336         else {
337                 return lc_appendable_chadd(app, mode_is_signed(mode) ? 's' : 'z');
338         }
339 }
340
341 /**
342  * Return the ia32 printf arg environment.
343  * We use the firm environment with some additional handlers.
344  */
345 const lc_arg_env_t *ia32_get_arg_env(void) {
346         static lc_arg_env_t *env = NULL;
347
348         static const lc_arg_handler_t ia32_reg_handler   = { ia32_get_arg_type, ia32_get_reg_name };
349         static const lc_arg_handler_t ia32_const_handler = { ia32_get_arg_type, ia32_const_to_str };
350         static const lc_arg_handler_t ia32_mode_handler  = { ia32_get_arg_type, ia32_get_mode_suffix };
351         static const lc_arg_handler_t ia32_x87_handler   = { ia32_get_arg_type, ia32_get_x87_name };
352
353         if(env == NULL) {
354                 /* extend the firm printer */
355                 env = firm_get_arg_env();
356
357                 lc_arg_register(env, "ia32:sreg", 'S', &ia32_reg_handler);
358                 lc_arg_register(env, "ia32:dreg", 'D', &ia32_reg_handler);
359                 lc_arg_register(env, "ia32:cnst", 'C', &ia32_const_handler);
360                 lc_arg_register(env, "ia32:offs", 'O', &ia32_const_handler);
361                 lc_arg_register(env, "ia32:mode", 'M', &ia32_mode_handler);
362                 lc_arg_register(env, "ia32:x87",  'X', &ia32_x87_handler);
363         }
364
365         return env;
366 }
367
368 static const char *ia32_get_reg_name_for_mode(ia32_emit_env_t *env, ir_mode *mode, const arch_register_t *reg) {
369         switch(get_mode_size_bits(mode)) {
370                 case 8:
371                         return ia32_get_mapped_reg_name(env->isa->regs_8bit, reg);
372                 case 16:
373                         return ia32_get_mapped_reg_name(env->isa->regs_16bit, reg);
374                 default:
375                         return (char *)arch_register_get_name(reg);
376         }
377 }
378
379 /**
380  * Emits registers and/or address mode of a binary operation.
381  */
382 const char *ia32_emit_binop(const ir_node *n, ia32_emit_env_t *env) {
383         static char *buf = NULL;
384
385         /* verify that this function is never called on non-AM supporting operations */
386         //assert(get_ia32_am_support(n) != ia32_am_None && "emit binop expects addressmode support");
387
388 #define PRODUCES_RESULT(n)   \
389         (!(is_ia32_St(n)      || \
390         is_ia32_Store8Bit(n)  || \
391         is_ia32_CondJmp(n)    || \
392         is_ia32_xCondJmp(n)   || \
393         is_ia32_CmpSet(n)     || \
394         is_ia32_xCmpSet(n)    || \
395         is_ia32_SwitchJmp(n)))
396
397         if (! buf) {
398                 buf = xcalloc(1, SNPRINTF_BUF_LEN);
399         }
400         else {
401                 memset(buf, 0, SNPRINTF_BUF_LEN);
402         }
403
404         switch(get_ia32_op_type(n)) {
405                 case ia32_Normal:
406                         if (is_ia32_ImmConst(n)) {
407                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%3S, %s", n, get_ia32_cnst(n));
408                         }
409                         else if (is_ia32_ImmSymConst(n)) {
410                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%3S, OFFSET FLAT:%s", n, get_ia32_cnst(n));
411                         }
412                         else {
413                                 const arch_register_t *in1 = get_in_reg(n, 2);
414                                 const arch_register_t *in2 = get_in_reg(n, 3);
415                                 const arch_register_t *out = PRODUCES_RESULT(n) ? get_out_reg(n, 0) : NULL;
416                                 const arch_register_t *in;
417                                 const char            *in_name;
418
419                                 in      = out ? (REGS_ARE_EQUAL(out, in2) ? in1 : in2) : in2;
420                                 out     = out ? out : in1;
421                                 in_name = arch_register_get_name(in);
422
423                                 if (is_ia32_emit_cl(n)) {
424                                         assert(REGS_ARE_EQUAL(&ia32_gp_regs[REG_ECX], in) && "shift operation needs ecx");
425                                         in_name = "cl";
426                                 }
427
428                                 snprintf(buf, SNPRINTF_BUF_LEN, "%%%s, %%%s", arch_register_get_name(out), in_name);
429                         }
430                         break;
431                 case ia32_AddrModeS:
432                         if (is_ia32_ImmConst(n) || is_ia32_ImmSymConst(n)) {
433                                 assert(! PRODUCES_RESULT(n) && "Source AM with Const must not produce result");
434                                 snprintf(buf, SNPRINTF_BUF_LEN, "%s, %s", get_ia32_cnst(n), ia32_emit_am(n, env));
435                         }
436                         else {
437                                 if (PRODUCES_RESULT(n)) {
438                                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%1D, %s", n, ia32_emit_am(n, env));
439                                 }
440                                 else {
441                                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%3S, %s", n, ia32_emit_am(n, env));
442                                 }
443                         }
444                         break;
445                 case ia32_AddrModeD:
446                         if (is_ia32_ImmConst(n) || is_ia32_ImmSymConst(n)) {
447                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%s,%s%s",
448                                         ia32_emit_am(n, env),
449                                         is_ia32_ImmSymConst(n) ? " OFFSET FLAT:" : " ",  /* In case of a symconst we must add OFFSET to */
450                                         get_ia32_cnst(n));                               /* tell the assembler to store it's address.   */
451                         }
452                         else {
453                                 const arch_register_t *in1 = get_in_reg(n, get_irn_arity(n) == 5 ? 3 : 2);
454                                 ir_mode               *mode = get_ia32_res_mode(n);
455                                 const char            *in_name;
456
457                                 mode    = mode ? mode : get_ia32_ls_mode(n);
458                                 in_name = ia32_get_reg_name_for_mode(env, mode, in1);
459
460                                 if (is_ia32_emit_cl(n)) {
461                                         assert(REGS_ARE_EQUAL(&ia32_gp_regs[REG_ECX], in1) && "shift operation needs ecx");
462                                         in_name = "cl";
463                                 }
464
465                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%s, %%%s", ia32_emit_am(n, env), in_name);
466                         }
467                         break;
468                 default:
469                         assert(0 && "unsupported op type");
470         }
471
472 #undef PRODUCES_RESULT
473
474         return buf;
475 }
476
477 /**
478  * Returns the xxx PTR string for a given mode
479  *
480  * @param mode      the mode
481  * @param x87_insn  if non-zero returns the string for a x87 instruction
482  *                  else for a SSE instruction
483  */
484 static const char *pointer_size(ir_mode *mode, int x87_insn)
485 {
486         if (mode) {
487                 switch (get_mode_size_bits(mode)) {
488                 case 8:  return "BYTE PTR";
489                 case 16: return "WORD PTR";
490                 case 32: return "DWORD PTR";
491                 case 64:
492                         if (x87_insn)
493                                 return "QWORD PTR";
494                         return NULL;
495                 case 80:
496                 case 96: return "XWORD PTR";
497                 default: return NULL;
498                 }
499         }
500         return NULL;
501 }
502
503 /**
504  * Emits registers and/or address mode of a binary operation.
505  */
506 const char *ia32_emit_x87_binop(const ir_node *n, ia32_emit_env_t *env) {
507         static char *buf = NULL;
508
509         /* verify that this function is never called on non-AM supporting operations */
510         //assert(get_ia32_am_support(n) != ia32_am_None && "emit binop expects addressmode support");
511
512         if (! buf) {
513                 buf = xcalloc(1, SNPRINTF_BUF_LEN);
514         }
515         else {
516                 memset(buf, 0, SNPRINTF_BUF_LEN);
517         }
518
519         switch(get_ia32_op_type(n)) {
520                 case ia32_Normal:
521                         if (is_ia32_ImmConst(n) || is_ia32_ImmSymConst(n)) {
522                                 ir_mode *mode = get_ia32_ls_mode(n);
523                                 const char *p = pointer_size(mode, 1);
524                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%s %s", p, get_ia32_cnst(n));
525                         }
526                         else {
527                                 ia32_attr_t *attr = get_ia32_attr(n);
528                                 const arch_register_t *in1 = attr->x87[0];
529                                 const arch_register_t *in2 = attr->x87[1];
530                                 const arch_register_t *out = attr->x87[2];
531                                 const arch_register_t *in;
532
533                                 in  = out ? (REGS_ARE_EQUAL(out, in2) ? in1 : in2) : in2;
534                                 out = out ? out : in1;
535
536                                 snprintf(buf, SNPRINTF_BUF_LEN, "%%%s, %%%s",
537                                         arch_register_get_name(out), arch_register_get_name(in));
538                         }
539                         break;
540                 case ia32_AddrModeS:
541                 case ia32_AddrModeD:
542                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%s", ia32_emit_am(n, env));
543                         break;
544                 default:
545                         assert(0 && "unsupported op type");
546         }
547
548         return buf;
549 }
550
551 /**
552  * Emits registers and/or address mode of a unary operation.
553  */
554 const char *ia32_emit_unop(const ir_node *n, ia32_emit_env_t *env) {
555         static char *buf = NULL;
556
557         if (! buf) {
558                 buf = xcalloc(1, SNPRINTF_BUF_LEN);
559         }
560         else {
561                 memset(buf, 0, SNPRINTF_BUF_LEN);
562         }
563
564         switch(get_ia32_op_type(n)) {
565                 case ia32_Normal:
566                         if (is_ia32_ImmConst(n)) {
567                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%C", n);
568                         }
569                         else if (is_ia32_ImmSymConst(n)) {
570                                 lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "OFFSET FLAT:%C", n);
571                         }
572                         else {
573                                 if (is_ia32_MulS(n) || is_ia32_Mulh(n)) {
574                                         /* MulS and Mulh implicitly multiply by EAX */
575                                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%4S", n);
576                                 } else if(is_ia32_Push(n)) {
577                                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%3S", n);
578                                 } else {
579                                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%1D", n);
580                                 }
581                         }
582                         break;
583                 case ia32_AddrModeD:
584                         assert(!is_ia32_Push(n));
585                         snprintf(buf, SNPRINTF_BUF_LEN, "%s", ia32_emit_am(n, env));
586                         break;
587                 case ia32_AddrModeS:
588                         /*
589                                 Mulh is emitted via emit_unop
590                                 imul [MEM]  means EDX:EAX <- EAX * [MEM]
591                         */
592                         assert((is_ia32_Mulh(n) || is_ia32_MulS(n) || is_ia32_Push(n)) && "Only MulS and Mulh can have AM source as unop");
593                         lc_esnprintf(ia32_get_arg_env(), buf, SNPRINTF_BUF_LEN, "%s", ia32_emit_am(n, env));
594                         break;
595                 default:
596                         assert(0 && "unsupported op type");
597         }
598
599         return buf;
600 }
601
602 /**
603  * Emits address mode.
604  */
605 const char *ia32_emit_am(const ir_node *n, ia32_emit_env_t *env) {
606         ia32_am_flavour_t am_flav    = get_ia32_am_flavour(n);
607         int               had_output = 0;
608         char              *s;
609         const char        *p;
610         static struct obstack *obst  = NULL;
611         ir_mode *mode = get_ia32_ls_mode(n);
612
613         if (! is_ia32_Lea(n))
614                 assert(mode && "AM node must have ls_mode attribute set.");
615
616         if (! obst) {
617                 obst = xcalloc(1, sizeof(*obst));
618         }
619         else {
620                 obstack_free(obst, NULL);
621         }
622
623         /* obstack_free with NULL results in an uninitialized obstack */
624         obstack_init(obst);
625
626         p = pointer_size(mode, ia32_has_x87_register(n) || is_ia32_GetST0(n) || is_ia32_SetST0(n));
627         if (p)
628                 obstack_printf(obst, "%s ", p);
629
630         /* emit address mode symconst */
631         if (get_ia32_am_sc(n)) {
632                 if (is_ia32_am_sc_sign(n))
633                         obstack_printf(obst, "-");
634                 obstack_printf(obst, "%s", get_id_str(get_ia32_am_sc(n)));
635         }
636
637         if (am_flav & ia32_B) {
638                 obstack_printf(obst, "[");
639                 lc_eoprintf(ia32_get_arg_env(), obst, "%1S", n);
640                 had_output = 1;
641         }
642
643         if (am_flav & ia32_I) {
644                 if (had_output) {
645                         obstack_printf(obst, "+");
646                 }
647                 else {
648                         obstack_printf(obst, "[");
649                 }
650
651                 lc_eoprintf(ia32_get_arg_env(), obst, "%2S", n);
652
653                 if (am_flav & ia32_S) {
654                         obstack_printf(obst, "*%d", 1 << get_ia32_am_scale(n));
655                 }
656
657                 had_output = 1;
658         }
659
660         if (am_flav & ia32_O) {
661                 int offs = get_ia32_am_offs_int(n);
662
663                 if (offs != 0) {
664                         /* omit explicit + if there was no base or index */
665                         if (! had_output) {
666                                 obstack_printf(obst, "[%d", offs);
667                         } else {
668                                 obstack_printf(obst, "%+d", offs);
669                         }
670
671                         had_output = 1;
672                 }
673         }
674
675         if (had_output)
676                 obstack_printf(obst, "] ");
677
678         obstack_1grow(obst, '\0');
679         s = obstack_finish(obst);
680
681         return s;
682 }
683
684 /**
685  * emit an address
686  */
687 const char *ia32_emit_adr(const ir_node *irn, ia32_emit_env_t *env)
688 {
689         static char buf[SNPRINTF_BUF_LEN];
690         ir_mode    *mode = get_ia32_ls_mode(irn);
691         const char *adr  = get_ia32_cnst(irn);
692         const char *pref = pointer_size(mode, ia32_has_x87_register(irn));
693
694         snprintf(buf, SNPRINTF_BUF_LEN, "%s %s", pref ? pref : "", adr);
695         return buf;
696 }
697
698 /**
699  * Formated print of commands and comments.
700  */
701 static void ia32_fprintf_format(FILE *F, const ir_node *irn, char *cmd_buf, char *cmnt_buf) {
702         unsigned lineno;
703         const char *name = irn ? be_retrieve_dbg_info(get_irn_dbg_info((ir_node *)irn), &lineno) : NULL;
704
705         if (name)
706                 fprintf(F, "\t%-35s %-60s /* %s:%u */\n", cmd_buf, cmnt_buf, name, lineno);
707         else
708                 fprintf(F, "\t%-35s %-60s\n", cmd_buf, cmnt_buf);
709 }
710
711
712
713 /**
714  * Add a number to a prefix. This number will not be used a second time.
715  */
716 static char *get_unique_label(char *buf, size_t buflen, const char *prefix) {
717         static unsigned long id = 0;
718         snprintf(buf, buflen, "%s%lu", prefix, ++id);
719         return buf;
720 }
721
722
723
724 /*************************************************
725  *                 _ _                         _
726  *                (_) |                       | |
727  *   ___ _ __ ___  _| |_    ___ ___  _ __   __| |
728  *  / _ \ '_ ` _ \| | __|  / __/ _ \| '_ \ / _` |
729  * |  __/ | | | | | | |_  | (_| (_) | | | | (_| |
730  *  \___|_| |_| |_|_|\__|  \___\___/|_| |_|\__,_|
731  *
732  *************************************************/
733
734 #undef IA32_DO_EMIT
735 #define IA32_DO_EMIT(irn) ia32_fprintf_format(F, irn, cmd_buf, cmnt_buf)
736
737 /*
738  * coding of conditions
739  */
740 struct cmp2conditon_t {
741         const char *name;
742         pn_Cmp      num;
743 };
744
745 /*
746  * positive conditions for signed compares
747  */
748 static const struct cmp2conditon_t cmp2condition_s[] = {
749   { NULL,              pn_Cmp_False },  /* always false */
750   { "e",               pn_Cmp_Eq },     /* == */
751   { "l",               pn_Cmp_Lt },     /* < */
752   { "le",              pn_Cmp_Le },     /* <= */
753   { "g",               pn_Cmp_Gt },     /* > */
754   { "ge",              pn_Cmp_Ge },     /* >= */
755   { "ne",              pn_Cmp_Lg },     /* != */
756   { "ordered",         pn_Cmp_Leg },    /* Floating point: ordered */
757   { "unordered",       pn_Cmp_Uo },     /* FLoting point: unordered */
758   { "e",               pn_Cmp_Ue },     /* Floating point: unordered or == */
759   { "b",               pn_Cmp_Ul },     /* Floating point: unordered or < */
760   { "be",              pn_Cmp_Ule },    /* Floating point: unordered or <= */
761   { "a",               pn_Cmp_Ug },     /* Floating point: unordered or > */
762   { "ae",              pn_Cmp_Uge },    /* Floating point: unordered or >= */
763   { "ne",              pn_Cmp_Ne },     /* Floating point: unordered or != */
764   { NULL,              pn_Cmp_True },   /* always true */
765 };
766
767 /*
768  * positive conditions for unsigned compares
769  */
770 static const struct cmp2conditon_t cmp2condition_u[] = {
771         { NULL,              pn_Cmp_False },  /* always false */
772         { "e",               pn_Cmp_Eq },     /* == */
773         { "b",               pn_Cmp_Lt },     /* < */
774         { "be",              pn_Cmp_Le },     /* <= */
775         { "a",               pn_Cmp_Gt },     /* > */
776         { "ae",              pn_Cmp_Ge },     /* >= */
777         { "ne",              pn_Cmp_Lg },     /* != */
778         { "ordered",         pn_Cmp_Leg },    /* Floating point: ordered */
779         { "unordered",       pn_Cmp_Uo },     /* FLoting point: unordered */
780         { "e",               pn_Cmp_Ue },     /* Floating point: unordered or == */
781         { "b",               pn_Cmp_Ul },     /* Floating point: unordered or < */
782         { "be",              pn_Cmp_Ule },    /* Floating point: unordered or <= */
783         { "a",               pn_Cmp_Ug },     /* Floating point: unordered or > */
784         { "ae",              pn_Cmp_Uge },    /* Floating point: unordered or >= */
785         { "ne",              pn_Cmp_Ne },     /* Floating point: unordered or != */
786         { NULL,              pn_Cmp_True },   /* always true */
787 };
788
789 /*
790  * returns the condition code
791  */
792 static const char *get_cmp_suffix(int cmp_code, int unsigned_cmp)
793 {
794         assert(cmp2condition_s[cmp_code].num == cmp_code);
795         assert(cmp2condition_u[cmp_code].num == cmp_code);
796
797         return unsigned_cmp ? cmp2condition_u[cmp_code & 7].name : cmp2condition_s[cmp_code & 7].name;
798 }
799
800 /**
801  * Returns the target block for a control flow node.
802  */
803 static ir_node *get_cfop_target_block(const ir_node *irn) {
804         return get_irn_link(irn);
805 }
806
807 /**
808  * Returns the target label for a control flow node.
809  */
810 static char *get_cfop_target(const ir_node *irn, char *buf) {
811         ir_node *bl = get_cfop_target_block(irn);
812
813         snprintf(buf, SNPRINTF_BUF_LEN, BLOCK_PREFIX("%ld"), get_irn_node_nr(bl));
814         return buf;
815 }
816
817 /** Return the next block in Block schedule */
818 static ir_node *next_blk_sched(const ir_node *block) {
819         return get_irn_link(block);
820 }
821
822 /**
823  * Returns the Proj with projection number proj and NOT mode_M
824  */
825 static ir_node *get_proj(const ir_node *irn, long proj) {
826         const ir_edge_t *edge;
827         ir_node         *src;
828
829         assert(get_irn_mode(irn) == mode_T && "expected mode_T node");
830
831         foreach_out_edge(irn, edge) {
832                 src = get_edge_src_irn(edge);
833
834                 assert(is_Proj(src) && "Proj expected");
835                 if (get_irn_mode(src) == mode_M)
836                         continue;
837
838                 if (get_Proj_proj(src) == proj)
839                         return src;
840         }
841         return NULL;
842 }
843
844 /**
845  * Emits the jump sequence for a conditional jump (cmp + jmp_true + jmp_false)
846  */
847 static void finish_CondJmp(FILE *F, const ir_node *irn, ir_mode *mode) {
848         const ir_node *proj_true;
849         const ir_node *proj_false;
850         const ir_node *block;
851         const ir_node *next_block;
852         char buf[SNPRINTF_BUF_LEN];
853         char cmd_buf[SNPRINTF_BUF_LEN];
854         char cmnt_buf[SNPRINTF_BUF_LEN];
855         int is_unsigned;
856         int pnc;
857         int flipped = 0;
858
859         /* get both Proj's */
860         proj_true = get_proj(irn, pn_Cond_true);
861         assert(proj_true && "CondJmp without true Proj");
862
863         proj_false = get_proj(irn, pn_Cond_false);
864         assert(proj_false && "CondJmp without false Proj");
865
866         pnc = get_ia32_pncode(irn);
867
868         /* for now, the code works for scheduled and non-schedules blocks */
869         block = get_nodes_block(irn);
870
871         /* we have a block schedule */
872         next_block = next_blk_sched(block);
873
874         if (get_cfop_target_block(proj_true) == next_block) {
875                 /* exchange both proj's so the second one can be omitted */
876                 const ir_node *t = proj_true;
877
878                 proj_true  = proj_false;
879                 proj_false = t;
880                 flipped    = 1;
881                 pnc        = get_negated_pnc(pnc, mode);
882         }
883
884         /* the first Proj must always be created */
885         is_unsigned = mode_is_float(mode) || ! mode_is_signed(mode);
886
887         /* in case of unordered compare, check for parity */
888         if (pnc & pn_Cmp_Uo) {
889                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "jp %s", get_cfop_target(proj_true, buf));
890                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* jump to false if result is unordered */");
891                 IA32_DO_EMIT(irn);
892         }
893
894         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "j%s %s",
895                  get_cmp_suffix(pnc, is_unsigned),
896                  get_cfop_target(proj_true, buf));
897         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* %s(a, b) %s*/",
898                  get_pnc_string(pnc), flipped ? "(was flipped)" : "");
899         IA32_DO_EMIT(irn);
900
901         /* the second Proj might be a fallthrough */
902         if (get_cfop_target_block(proj_false) != next_block) {
903                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "jmp %s", get_cfop_target(proj_false, buf));
904                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* otherwise */");
905         }
906         else {
907                 cmd_buf[0] = '\0';
908                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* fallthrough %s */", get_cfop_target(proj_false, buf));
909         }
910         IA32_DO_EMIT(irn);
911 }
912
913 /**
914  * Emits code for conditional jump.
915  */
916 static void CondJmp_emitter(const ir_node *irn, ia32_emit_env_t *env) {
917         FILE *F = env->out;
918         char cmd_buf[SNPRINTF_BUF_LEN];
919         char cmnt_buf[SNPRINTF_BUF_LEN];
920
921         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "cmp %s", ia32_emit_binop(irn, env));
922         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F */", irn);
923         IA32_DO_EMIT(irn);
924         finish_CondJmp(F, irn, get_ia32_res_mode(irn));
925 }
926
927 /**
928  * Emits code for conditional jump with two variables.
929  */
930 static void emit_ia32_CondJmp(const ir_node *irn, ia32_emit_env_t *env) {
931         CondJmp_emitter(irn, env);
932 }
933
934 /**
935  * Emits code for conditional test and jump.
936  */
937 static void TestJmp_emitter(const ir_node *irn, ia32_emit_env_t *env) {
938
939 #define IA32_IS_IMMOP (is_ia32_ImmConst(irn) || is_ia32_ImmSymConst(irn))
940
941         FILE       *F   = env->out;
942         const char *op1 = arch_register_get_name(get_in_reg(irn, 0));
943         const char *op2 = IA32_IS_IMMOP ? get_ia32_cnst(irn) : NULL;
944         char        cmd_buf[SNPRINTF_BUF_LEN];
945         char        cmnt_buf[SNPRINTF_BUF_LEN];
946
947         if (! op2)
948                 op2 = arch_register_get_name(get_in_reg(irn, 1));
949
950         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "test %%%s,%s%s ", op1, IA32_IS_IMMOP ? " " : " %", op2);
951         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F */", irn);
952
953         IA32_DO_EMIT(irn);
954         finish_CondJmp(F, irn, get_ia32_res_mode(irn));
955
956 #undef IA32_IS_IMMOP
957 }
958
959 /**
960  * Emits code for conditional test and jump with two variables.
961  */
962 static void emit_ia32_TestJmp(const ir_node *irn, ia32_emit_env_t *env) {
963         TestJmp_emitter(irn, env);
964 }
965
966 static void emit_ia32_CJmp(const ir_node *irn, ia32_emit_env_t *env) {
967         FILE *F = env->out;
968         char cmd_buf[SNPRINTF_BUF_LEN];
969         char cmnt_buf[SNPRINTF_BUF_LEN];
970
971         snprintf(cmd_buf, SNPRINTF_BUF_LEN, " ");
972         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F omitted redundant test */", irn);
973         IA32_DO_EMIT(irn);
974         finish_CondJmp(F, irn, get_ia32_res_mode(irn));
975 }
976
977 static void emit_ia32_CJmpAM(const ir_node *irn, ia32_emit_env_t *env) {
978         FILE *F = env->out;
979         char cmd_buf[SNPRINTF_BUF_LEN];
980         char cmnt_buf[SNPRINTF_BUF_LEN];
981
982         snprintf(cmd_buf, SNPRINTF_BUF_LEN, " ");
983         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F omitted redundant test/cmp */", irn);
984         IA32_DO_EMIT(irn);
985         finish_CondJmp(F, irn, get_ia32_res_mode(irn));
986 }
987
988 /**
989  * Emits code for conditional SSE floating point jump with two variables.
990  */
991 static void emit_ia32_xCondJmp(ir_node *irn, ia32_emit_env_t *env) {
992         FILE *F = env->out;
993         char cmd_buf[SNPRINTF_BUF_LEN];
994         char cmnt_buf[SNPRINTF_BUF_LEN];
995         const lc_arg_env_t *arg_env = ia32_get_arg_env();
996
997         lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "ucomis%M %s", irn, ia32_emit_binop(irn, env));
998         lc_esnprintf(arg_env, cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F */", irn);
999         IA32_DO_EMIT(irn);
1000
1001         finish_CondJmp(F, irn, mode_F);
1002 }
1003
1004 /**
1005  * Emits code for conditional x87 floating point jump with two variables.
1006  */
1007 static void emit_ia32_x87CondJmp(ir_node *irn, ia32_emit_env_t *env) {
1008         FILE *F = env->out;
1009         char cmd_buf[SNPRINTF_BUF_LEN];
1010         char cmnt_buf[SNPRINTF_BUF_LEN];
1011         ia32_attr_t *attr = get_ia32_attr(irn);
1012         const char *reg = attr->x87[1]->name;
1013         const char *instr = "fcom";
1014         int reverse = 0;
1015
1016         switch (get_ia32_irn_opcode(irn)) {
1017         case iro_ia32_fcomrJmp:
1018                 reverse = 1;
1019         case iro_ia32_fcomJmp:
1020         default:
1021                 instr = "fucom";
1022                 break;
1023         case iro_ia32_fcomrpJmp:
1024                 reverse = 1;
1025         case iro_ia32_fcompJmp:
1026                 instr = "fucomp";
1027                 break;
1028         case iro_ia32_fcomrppJmp:
1029                 reverse = 1;
1030         case iro_ia32_fcomppJmp:
1031                 instr = "fucompp";
1032                 reg = "";
1033                 break;
1034         }
1035
1036         if (reverse)
1037                 set_ia32_pncode(irn, (long)get_inversed_pnc(get_ia32_pncode(irn)));
1038
1039         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "%s %s%s", instr, reg[0] == '\0' ? "" : "%", reg);
1040         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F */", irn);
1041         IA32_DO_EMIT(irn);
1042         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "fnstsw %%ax", irn);
1043         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* Store x87 FPU Control Word */");
1044         IA32_DO_EMIT(irn);
1045         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "sahf");
1046         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* Store ah into flags */");
1047         IA32_DO_EMIT(irn);
1048
1049         /* the compare flags must be evaluated using carry , ie unsigned */
1050         finish_CondJmp(F, irn, mode_Iu);
1051 }
1052
1053 static void CMov_emitter(ir_node *irn, ia32_emit_env_t *env) {
1054         FILE               *F       = env->out;
1055         const lc_arg_env_t *arg_env = ia32_get_arg_env();
1056         ir_mode    *mode       = get_irn_mode(get_irn_n(irn, 0));
1057         int        is_unsigned = mode_is_float(mode) || ! mode_is_signed(mode);
1058         const char *cmp_suffix = get_cmp_suffix(get_ia32_pncode(irn), is_unsigned);
1059         int is_PsiCondCMov     = is_ia32_PsiCondCMov(irn);
1060         int idx_left  = 2 - is_PsiCondCMov;
1061         int idx_right = 3 - is_PsiCondCMov;
1062
1063         char cmd_buf[SNPRINTF_BUF_LEN];
1064         char cmnt_buf[SNPRINTF_BUF_LEN];
1065         const arch_register_t *in1, *in2, *out;
1066
1067         out = arch_get_irn_register(env->arch_env, irn);
1068         in1 = arch_get_irn_register(env->arch_env, get_irn_n(irn, idx_left));
1069         in2 = arch_get_irn_register(env->arch_env, get_irn_n(irn, idx_right));
1070
1071         /* we have to emit the cmp first, because the destination register */
1072         /* could be one of the compare registers                           */
1073         if (is_ia32_CmpCMov(irn)) {
1074                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "cmp %1S, %2S", irn, irn);
1075         }
1076         else if (is_ia32_xCmpCMov(irn)) {
1077                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "ucomis%M %1S, %2S", get_irn_n(irn, 0), irn, irn);
1078         }
1079         else if (is_PsiCondCMov) {
1080                 /* omit compare because flags are already set by And/Or */
1081                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "test %1S, %1S", irn, irn);
1082         }
1083         else {
1084                 assert(0 && "unsupported CMov");
1085         }
1086         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* Psi condition */" );
1087         IA32_DO_EMIT(irn);
1088
1089         if (REGS_ARE_EQUAL(out, in2)) {
1090                 /* best case: default in == out -> do nothing */
1091         }
1092         else if (REGS_ARE_EQUAL(out, in1)) {
1093                 /* true in == out -> need complement compare and exchange true and default in */
1094                 ir_node *t = get_irn_n(irn, idx_left);
1095                 set_irn_n(irn, idx_left, get_irn_n(irn, idx_right));
1096                 set_irn_n(irn, idx_right, t);
1097
1098                 cmp_suffix  = get_cmp_suffix(get_negated_pnc(get_ia32_pncode(irn), get_irn_mode(irn)), is_unsigned);
1099
1100         }
1101         else {
1102                 /* out is different from in: need copy default -> out */
1103                 if (is_PsiCondCMov)
1104                         lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, %3S", irn, irn);
1105                 else
1106                         lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, %4S", irn, irn);
1107
1108                 lc_esnprintf(arg_env, cmnt_buf, SNPRINTF_BUF_LEN, "/* copy default -> out */" );
1109                 IA32_DO_EMIT(irn);
1110         }
1111
1112         if (is_PsiCondCMov)
1113                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "cmov%s %1D, %2S", cmp_suffix, irn, irn);
1114         else
1115                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "cmov%s %1D, %3S", cmp_suffix, irn, irn);
1116
1117         lc_esnprintf(arg_env, cmnt_buf, SNPRINTF_BUF_LEN, "/* condition is true case */" );
1118         IA32_DO_EMIT(irn);
1119 }
1120
1121 static void emit_ia32_CmpCMov(ir_node *irn, ia32_emit_env_t *env) {
1122         CMov_emitter(irn, env);
1123 }
1124
1125 static void emit_ia32_PsiCondCMov(ir_node *irn, ia32_emit_env_t *env) {
1126         CMov_emitter(irn, env);
1127 }
1128
1129 static void emit_ia32_xCmpCMov(ir_node *irn, ia32_emit_env_t *env) {
1130         CMov_emitter(irn, env);
1131 }
1132
1133 static void Set_emitter(ir_node *irn, ir_mode *mode, ia32_emit_env_t *env) {
1134         FILE               *F       = env->out;
1135         const lc_arg_env_t *arg_env = ia32_get_arg_env();
1136         int        is_unsigned = mode_is_float(mode) || ! mode_is_signed(mode);
1137         const char *cmp_suffix = get_cmp_suffix(get_ia32_pncode(irn), is_unsigned);
1138         const char *reg8bit;
1139
1140         char cmd_buf[SNPRINTF_BUF_LEN];
1141         char cmnt_buf[SNPRINTF_BUF_LEN];
1142         const arch_register_t *out;
1143
1144         out     = arch_get_irn_register(env->arch_env, irn);
1145         reg8bit = ia32_get_mapped_reg_name(env->isa->regs_8bit, out);
1146
1147         if (is_ia32_CmpSet(irn)) {
1148                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "cmp %s", ia32_emit_binop(irn, env));
1149         }
1150         else if (is_ia32_xCmpSet(irn)) {
1151                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "ucomis%M %s", get_irn_n(irn, 2), ia32_emit_binop(irn, env));
1152         }
1153         else if (is_ia32_PsiCondSet(irn)) {
1154                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "cmp %1S, 0", irn);
1155         }
1156         else {
1157                 assert(0 && "unsupported Set");
1158         }
1159         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* calculate Psi condition */" );
1160         IA32_DO_EMIT(irn);
1161
1162         /* use mov to clear target because it doesn't affect the eflags */
1163         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "mov %%%s, 0", arch_register_get_name(out));
1164         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* clear target as set modifies only lower 8 bit */");
1165         IA32_DO_EMIT(irn);
1166
1167         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "set%s %%%s", cmp_suffix, reg8bit);
1168         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* set 1 iff true, 0 otherweise */" );
1169         IA32_DO_EMIT(irn);
1170 }
1171
1172 static void emit_ia32_CmpSet(ir_node *irn, ia32_emit_env_t *env) {
1173         Set_emitter(irn, get_irn_mode(get_irn_n(irn, 2)), env);
1174 }
1175
1176 static void emit_ia32_PsiCondSet(ir_node *irn, ia32_emit_env_t *env) {
1177         Set_emitter(irn, get_irn_mode(get_irn_n(irn, 0)), env);
1178 }
1179
1180 static void emit_ia32_xCmpSet(ir_node *irn, ia32_emit_env_t *env) {
1181         Set_emitter(irn, get_irn_mode(get_irn_n(irn, 2)), env);
1182 }
1183
1184 static void emit_ia32_xCmp(ir_node *irn, ia32_emit_env_t *env) {
1185         FILE               *F       = env->out;
1186         const lc_arg_env_t *arg_env = ia32_get_arg_env();
1187         int                sse_pnc  = -1;
1188         long               pnc      = get_ia32_pncode(irn);
1189         long               unord    = pnc & pn_Cmp_Uo;
1190         char cmd_buf[SNPRINTF_BUF_LEN];
1191         char cmnt_buf[SNPRINTF_BUF_LEN];
1192
1193         switch (pnc) {
1194                 case pn_Cmp_Leg: /* odered */
1195                         sse_pnc = 7;
1196                         break;
1197                 case pn_Cmp_Uo:  /* unordered */
1198                         sse_pnc = 3;
1199                         break;
1200                 case pn_Cmp_Ue:
1201                 case pn_Cmp_Eq:  /* == */
1202                         sse_pnc = 0;
1203                         break;
1204                 case pn_Cmp_Ul:
1205                 case pn_Cmp_Lt:  /* < */
1206                         sse_pnc = 1;
1207                         break;
1208                 case pn_Cmp_Ule:
1209                 case pn_Cmp_Le: /* <= */
1210                         sse_pnc = 2;
1211                         break;
1212                 case pn_Cmp_Ug:
1213                 case pn_Cmp_Gt:  /* > */
1214                         sse_pnc = 6;
1215                         break;
1216                 case pn_Cmp_Uge:
1217                 case pn_Cmp_Ge: /* >= */
1218                         sse_pnc = 5;
1219                         break;
1220                 case pn_Cmp_Ne:
1221                 case pn_Cmp_Lg:  /* != */
1222                         sse_pnc = 4;
1223                         break;
1224         }
1225
1226         assert(sse_pnc >= 0 && "unsupported compare");
1227
1228         if (unord && sse_pnc != 3) {
1229                 /*
1230                         We need a separate compare against unordered.
1231                         Quick and Dirty solution:
1232                         - get some memory on stack
1233                         - compare
1234                         - store result
1235                         - compare
1236                         - and result and stored result
1237                     - cleanup stack
1238                 */
1239                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "sub %%esp, 8");
1240                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* reserve some space for unordered compare result */");
1241                 IA32_DO_EMIT(NULL);
1242                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "cmpsd %s, 3", ia32_emit_binop(irn, env));
1243                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* SSE compare: unordered */");
1244                 IA32_DO_EMIT(NULL);
1245                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "movsd [%%esp], %1D", irn);
1246                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* store compare result */");
1247                 IA32_DO_EMIT(NULL);
1248         }
1249
1250         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "cmpsd %s, %d", ia32_emit_binop(irn, env), sse_pnc);
1251         lc_esnprintf(arg_env, cmnt_buf, SNPRINTF_BUF_LEN, "/* SSE compare (%+F) with result in %1D */", irn, irn);
1252         IA32_DO_EMIT(irn);
1253
1254         if (unord && sse_pnc != 3) {
1255                 lc_esnprintf(arg_env, cmd_buf, SNPRINTF_BUF_LEN, "andpd %1D, [%%esp]", irn);
1256                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* build the final result */");
1257                 IA32_DO_EMIT(NULL);
1258                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "add %%esp, 8");
1259                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* free allocated space */");
1260                 IA32_DO_EMIT(NULL);
1261         }
1262 }
1263
1264 /*********************************************************
1265  *                 _ _       _
1266  *                (_) |     (_)
1267  *   ___ _ __ ___  _| |_     _ _   _ _ __ ___  _ __  ___
1268  *  / _ \ '_ ` _ \| | __|   | | | | | '_ ` _ \| '_ \/ __|
1269  * |  __/ | | | | | | |_    | | |_| | | | | | | |_) \__ \
1270  *  \___|_| |_| |_|_|\__|   | |\__,_|_| |_| |_| .__/|___/
1271  *                         _/ |               | |
1272  *                        |__/                |_|
1273  *********************************************************/
1274
1275 /* jump table entry (target and corresponding number) */
1276 typedef struct _branch_t {
1277         ir_node *target;
1278         int      value;
1279 } branch_t;
1280
1281 /* jump table for switch generation */
1282 typedef struct _jmp_tbl_t {
1283         ir_node  *defProj;         /**< default target */
1284         int       min_value;       /**< smallest switch case */
1285         int       max_value;       /**< largest switch case */
1286         int       num_branches;    /**< number of jumps */
1287         char     *label;           /**< label of the jump table */
1288         branch_t *branches;        /**< jump array */
1289 } jmp_tbl_t;
1290
1291 /**
1292  * Compare two variables of type branch_t. Used to sort all switch cases
1293  */
1294 static int ia32_cmp_branch_t(const void *a, const void *b) {
1295         branch_t *b1 = (branch_t *)a;
1296         branch_t *b2 = (branch_t *)b;
1297
1298         if (b1->value <= b2->value)
1299                 return -1;
1300         else
1301                 return 1;
1302 }
1303
1304 /**
1305  * Emits code for a SwitchJmp (creates a jump table if
1306  * possible otherwise a cmp-jmp cascade). Port from
1307  * cggg ia32 backend
1308  */
1309 static void emit_ia32_SwitchJmp(const ir_node *irn, ia32_emit_env_t *emit_env) {
1310         unsigned long       interval;
1311         char                buf[SNPRINTF_BUF_LEN];
1312         int                 last_value, i, pn;
1313         jmp_tbl_t           tbl;
1314         ir_node            *proj;
1315         const ir_edge_t    *edge;
1316         const lc_arg_env_t *env = ia32_get_arg_env();
1317         FILE               *F   = emit_env->out;
1318         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1319
1320         /* fill the table structure */
1321         tbl.label        = xmalloc(SNPRINTF_BUF_LEN);
1322         tbl.label        = get_unique_label(tbl.label, SNPRINTF_BUF_LEN, ".TBL_");
1323         tbl.defProj      = NULL;
1324         tbl.num_branches = get_irn_n_edges(irn);
1325         tbl.branches     = xcalloc(tbl.num_branches, sizeof(tbl.branches[0]));
1326         tbl.min_value    = INT_MAX;
1327         tbl.max_value    = INT_MIN;
1328
1329         i = 0;
1330         /* go over all proj's and collect them */
1331         foreach_out_edge(irn, edge) {
1332                 proj = get_edge_src_irn(edge);
1333                 assert(is_Proj(proj) && "Only proj allowed at SwitchJmp");
1334
1335                 pn = get_Proj_proj(proj);
1336
1337                 /* create branch entry */
1338                 tbl.branches[i].target = proj;
1339                 tbl.branches[i].value  = pn;
1340
1341                 tbl.min_value = pn < tbl.min_value ? pn : tbl.min_value;
1342                 tbl.max_value = pn > tbl.max_value ? pn : tbl.max_value;
1343
1344                 /* check for default proj */
1345                 if (pn == get_ia32_pncode(irn)) {
1346                         assert(tbl.defProj == NULL && "found two defProjs at SwitchJmp");
1347                         tbl.defProj = proj;
1348                 }
1349
1350                 i++;
1351         }
1352
1353         /* sort the branches by their number */
1354         qsort(tbl.branches, tbl.num_branches, sizeof(tbl.branches[0]), ia32_cmp_branch_t);
1355
1356         /* two-complement's magic make this work without overflow */
1357         interval = tbl.max_value - tbl.min_value;
1358
1359         /* emit the table */
1360         lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "cmp %1S, %u", irn, interval);
1361         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* compare for switch */");
1362         IA32_DO_EMIT(irn);
1363
1364         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "ja %s", get_cfop_target(tbl.defProj, buf));
1365         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* default jump if out of range  */");
1366         IA32_DO_EMIT(irn);
1367
1368         if (tbl.num_branches > 1) {
1369                 /* create table */
1370
1371                 lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "jmp %s[%1S*4]", tbl.label, irn);
1372                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* get jump table entry as target */");
1373                 IA32_DO_EMIT(irn);
1374
1375                 ia32_switch_section(F, SECTION_RODATA);
1376                 fprintf(F, "\t.align 4\n");
1377
1378                 fprintf(F, "%s:\n", tbl.label);
1379
1380                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, ".long %s", get_cfop_target(tbl.branches[0].target, buf));
1381                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* case %d */",  tbl.branches[0].value);
1382                 IA32_DO_EMIT(irn);
1383
1384                 last_value = tbl.branches[0].value;
1385                 for (i = 1; i < tbl.num_branches; ++i) {
1386                         while (++last_value < tbl.branches[i].value) {
1387                                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, ".long %s", get_cfop_target(tbl.defProj, buf));
1388                                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* default case */");
1389                                 IA32_DO_EMIT(irn);
1390                         }
1391                         snprintf(cmd_buf, SNPRINTF_BUF_LEN, ".long %s", get_cfop_target(tbl.branches[i].target, buf));
1392                         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* case %d */", last_value);
1393                         IA32_DO_EMIT(irn);
1394                 }
1395                 ia32_switch_section(F, SECTION_TEXT);
1396         }
1397         else {
1398                 /* one jump is enough */
1399                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "jmp %s", get_cfop_target(tbl.branches[0].target, buf));
1400                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* only one case given */");
1401                 IA32_DO_EMIT(irn);
1402         }
1403
1404         if (tbl.label)
1405                 free(tbl.label);
1406         if (tbl.branches)
1407                 free(tbl.branches);
1408 }
1409
1410 /**
1411  * Emits code for a unconditional jump.
1412  */
1413 static void emit_Jmp(const ir_node *irn, ia32_emit_env_t *env) {
1414         ir_node *block, *next_bl;
1415         FILE *F = env->out;
1416         char buf[SNPRINTF_BUF_LEN], cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1417
1418         /* for now, the code works for scheduled and non-schedules blocks */
1419         block = get_nodes_block(irn);
1420
1421         /* we have a block schedule */
1422         next_bl = next_blk_sched(block);
1423         if (get_cfop_target_block(irn) != next_bl) {
1424                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "jmp %s", get_cfop_target(irn, buf));
1425                 lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F(%+F) */", irn, get_cfop_target_block(irn));
1426         }
1427         else {
1428                 cmd_buf[0] = '\0';
1429                 lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* fallthrough %s */", get_cfop_target(irn, buf));
1430         }
1431         IA32_DO_EMIT(irn);
1432 }
1433
1434 /****************************
1435  *                  _
1436  *                 (_)
1437  *  _ __  _ __ ___  _  ___
1438  * | '_ \| '__/ _ \| |/ __|
1439  * | |_) | | | (_) | |\__ \
1440  * | .__/|_|  \___/| ||___/
1441  * | |            _/ |
1442  * |_|           |__/
1443  ****************************/
1444
1445 /**
1446  * Emits code for a proj -> node
1447  */
1448 static void emit_Proj(const ir_node *irn, ia32_emit_env_t *env) {
1449         ir_node *pred = get_Proj_pred(irn);
1450
1451         if (get_irn_op(pred) == op_Start) {
1452                 switch(get_Proj_proj(irn)) {
1453                         case pn_Start_X_initial_exec:
1454                                 emit_Jmp(irn, env);
1455                                 break;
1456                         default:
1457                                 break;
1458                 }
1459         }
1460 }
1461
1462 /**********************************
1463  *   _____                  ____
1464  *  / ____|                |  _ \
1465  * | |     ___  _ __  _   _| |_) |
1466  * | |    / _ \| '_ \| | | |  _ <
1467  * | |___| (_) | |_) | |_| | |_) |
1468  *  \_____\___/| .__/ \__, |____/
1469  *             | |     __/ |
1470  *             |_|    |___/
1471  **********************************/
1472
1473 /**
1474  * Emit movsb/w instructions to make mov count divideable by 4
1475  */
1476 static void emit_CopyB_prolog(FILE *F, const ir_node *irn, int rem) {
1477         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1478
1479         ir_fprintf(F, "\t/* memcopy prolog %+F */\n", irn);
1480
1481         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "cld");
1482         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* copy direction forward */");
1483
1484         switch(rem) {
1485                 case 1:
1486                         IA32_DO_EMIT(NULL);
1487                         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "movsb");
1488                         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy remainder 1 */");
1489                         break;
1490                 case 2:
1491                         IA32_DO_EMIT(NULL);
1492                         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "movsw");
1493                         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy remainder 2 */");
1494                         break;
1495                 case 3:
1496                         IA32_DO_EMIT(NULL);
1497                         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "movsb");
1498                         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy remainder 3 */");
1499                         IA32_DO_EMIT(NULL);
1500                         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "movsw");
1501                         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy remainder 3 */");
1502                         break;
1503         }
1504
1505         IA32_DO_EMIT(NULL);
1506 }
1507
1508 /**
1509  * Emit rep movsd instruction for memcopy.
1510  */
1511 static void emit_ia32_CopyB(const ir_node *irn, ia32_emit_env_t *emit_env) {
1512         FILE   *F  = emit_env->out;
1513         tarval *tv = get_ia32_Immop_tarval(irn);
1514         int    rem = get_tarval_long(tv);
1515         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1516
1517         emit_CopyB_prolog(F, irn, rem);
1518
1519         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "rep movsd");
1520         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy */");
1521         IA32_DO_EMIT(irn);
1522 }
1523
1524 /**
1525  * Emits unrolled memcopy.
1526  */
1527 static void emit_ia32_CopyB_i(const ir_node *irn, ia32_emit_env_t *emit_env) {
1528         tarval *tv   = get_ia32_Immop_tarval(irn);
1529         int     size = get_tarval_long(tv);
1530         FILE   *F    = emit_env->out;
1531         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1532
1533         emit_CopyB_prolog(F, irn, size & 0x3);
1534
1535         size >>= 2;
1536         while (size--) {
1537                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "movsd");
1538                 snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* memcopy unrolled */");
1539                 IA32_DO_EMIT(irn);
1540         }
1541 }
1542
1543
1544
1545 /***************************
1546  *   _____
1547  *  / ____|
1548  * | |     ___  _ ____   __
1549  * | |    / _ \| '_ \ \ / /
1550  * | |___| (_) | | | \ V /
1551  *  \_____\___/|_| |_|\_/
1552  *
1553  ***************************/
1554
1555 /**
1556  * Emit code for conversions (I, FP), (FP, I) and (FP, FP).
1557  */
1558 static void emit_ia32_Conv_with_FP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1559         FILE               *F        = emit_env->out;
1560         const lc_arg_env_t *env      = ia32_get_arg_env();
1561         ir_mode            *src_mode = get_ia32_src_mode(irn);
1562         ir_mode            *tgt_mode = get_ia32_tgt_mode(irn);
1563         char               *from, *to, buf[64];
1564         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1565
1566         from = mode_is_float(src_mode) ? (get_mode_size_bits(src_mode) == 32 ? "ss" : "sd") : "si";
1567         to   = mode_is_float(tgt_mode) ? (get_mode_size_bits(tgt_mode) == 32 ? "ss" : "sd") : "si";
1568
1569         switch(get_ia32_op_type(irn)) {
1570                 case ia32_Normal:
1571                         lc_esnprintf(env, buf, sizeof(buf), "%1D, %3S", irn, irn);
1572                         break;
1573                 case ia32_AddrModeS:
1574                         lc_esnprintf(env, buf, sizeof(buf), "%1D, %s", irn, ia32_emit_am(irn, emit_env));
1575                         break;
1576                 default:
1577                         assert(0 && "unsupported op type for Conv");
1578         }
1579
1580         snprintf(cmd_buf, SNPRINTF_BUF_LEN, "cvt%s2%s %s", from, to, buf);
1581         lc_esnprintf(env, cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F(%+F, %+F) */", irn, src_mode, tgt_mode);
1582         IA32_DO_EMIT(irn);
1583 }
1584
1585 static void emit_ia32_Conv_I2FP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1586         emit_ia32_Conv_with_FP(irn, emit_env);
1587 }
1588
1589 static void emit_ia32_Conv_FP2I(const ir_node *irn, ia32_emit_env_t *emit_env) {
1590         emit_ia32_Conv_with_FP(irn, emit_env);
1591 }
1592
1593 static void emit_ia32_Conv_FP2FP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1594         emit_ia32_Conv_with_FP(irn, emit_env);
1595 }
1596
1597 /**
1598  * Emits code for an Int conversion.
1599  */
1600 static void emit_ia32_Conv_I2I(const ir_node *irn, ia32_emit_env_t *emit_env) {
1601         FILE               *F        = emit_env->out;
1602         const lc_arg_env_t *env      = ia32_get_arg_env();
1603         char               *move_cmd = "movzx";
1604         char               *conv_cmd = NULL;
1605         ir_mode            *src_mode = get_ia32_src_mode(irn);
1606         ir_mode            *tgt_mode = get_ia32_tgt_mode(irn);
1607         int                signed_mode;
1608         int n, m;
1609         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1610         const arch_register_t *in_reg, *out_reg;
1611
1612         n = get_mode_size_bits(src_mode);
1613         m = get_mode_size_bits(tgt_mode);
1614
1615         assert(n == 8 || n == 16 || n == 32);
1616         assert(m == 8 || m == 16 || m == 32);
1617         assert(n != m);
1618
1619         signed_mode = mode_is_signed(n < m ? src_mode : tgt_mode);
1620         if(signed_mode) {
1621                 move_cmd = "movsx";
1622         }
1623
1624         switch(get_ia32_op_type(irn)) {
1625                 case ia32_Normal:
1626                         in_reg  = get_in_reg(irn, 2);
1627                         out_reg = get_out_reg(irn, 0);
1628
1629                         if (REGS_ARE_EQUAL(in_reg, &ia32_gp_regs[REG_EAX]) &&
1630                                 REGS_ARE_EQUAL(out_reg, in_reg)                &&
1631                                 signed_mode)
1632                         {
1633                                 if (n == 8 || m == 8)
1634                                         conv_cmd = "cbw";
1635                                 else if (n == 16 || m == 16)
1636                                         conv_cmd = "cwde";
1637
1638                                 /* argument and result are both in EAX and */
1639                                 /* signedness is ok: -> use converts       */
1640                                 lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "%s", conv_cmd);
1641                         }
1642                         else if (REGS_ARE_EQUAL(out_reg, in_reg) &&     ! signed_mode)
1643                         {
1644                                 /* argument and result are in the same register */
1645                                 /* and signedness is ok: -> use and with mask   */
1646                                 int mask = (1 << (n < m ? n : m)) - 1;
1647                                 lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "and %1D, 0x%x", irn, mask);
1648                         }
1649                         else {
1650                                 /* use move w/o sign extension */
1651                                 lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "%s %1D, %%%s",
1652                                         move_cmd, irn, ia32_get_reg_name_for_mode(emit_env, n < m ? src_mode : tgt_mode, in_reg));
1653                         }
1654
1655                         break;
1656                 case ia32_AddrModeS:
1657                         lc_esnprintf(env, cmd_buf, SNPRINTF_BUF_LEN, "%s %1D, %s",
1658                                 move_cmd, irn, ia32_emit_am(irn, emit_env));
1659                         break;
1660                 default:
1661                         assert(0 && "unsupported op type for Conv");
1662         }
1663
1664         lc_esnprintf(env, cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F(%d Bit mode_%F -> %d Bit mode_%F) */",
1665                 irn, n, src_mode, m, tgt_mode);
1666
1667         IA32_DO_EMIT(irn);
1668 }
1669
1670 /**
1671  * Emits code for an 8Bit Int conversion.
1672  */
1673 void emit_ia32_Conv_I2I8Bit(const ir_node *irn, ia32_emit_env_t *emit_env) {
1674         emit_ia32_Conv_I2I(irn, emit_env);
1675 }
1676
1677
1678 /*******************************************
1679  *  _                          _
1680  * | |                        | |
1681  * | |__   ___ _ __   ___   __| | ___  ___
1682  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1683  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1684  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1685  *
1686  *******************************************/
1687
1688 /**
1689  * Emits a backend call
1690  */
1691 static void emit_be_Call(const ir_node *irn, ia32_emit_env_t *emit_env) {
1692         FILE *F = emit_env->out;
1693         ir_entity *ent = be_Call_get_entity(irn);
1694         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1695
1696         if (ent) {
1697                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, "call %s", get_entity_ld_name(ent));
1698         }
1699         else {
1700                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "call %1D", get_irn_n(irn, be_pos_Call_ptr));
1701         }
1702
1703         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F (be_Call) */", irn);
1704
1705         IA32_DO_EMIT(irn);
1706 }
1707
1708 /**
1709  * Emits code to increase stack pointer.
1710  */
1711 static void emit_be_IncSP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1712         FILE          *F    = emit_env->out;
1713         int offs = be_get_IncSP_offset(irn);
1714         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1715
1716         if (offs) {
1717                 if (offs > 0)
1718                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "sub %1S, %u", irn, offs);
1719                 else
1720                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "add %1S, %u", irn, -offs);
1721                 lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F (IncSP) */", irn);
1722         }
1723         else {
1724                 snprintf(cmd_buf, SNPRINTF_BUF_LEN, " ");
1725                 lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* omitted %+F (IncSP) with 0 */", irn);
1726         }
1727
1728         IA32_DO_EMIT(irn);
1729 }
1730
1731 /**
1732  * Emits code to set stack pointer.
1733  */
1734 static void emit_be_SetSP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1735         FILE *F = emit_env->out;
1736         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1737
1738         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, %3S", irn, irn);
1739         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F (restore SP) */", irn);
1740         IA32_DO_EMIT(irn);
1741 }
1742
1743 /**
1744  * Emits code for Copy/CopyKeep.
1745  */
1746 static void Copy_emitter(const ir_node *irn, ir_node *op, ia32_emit_env_t *emit_env) {
1747         FILE             *F    = emit_env->out;
1748         const arch_env_t *aenv = emit_env->arch_env;
1749         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1750
1751         if (REGS_ARE_EQUAL(arch_get_irn_register(aenv, irn), arch_get_irn_register(aenv, op)) ||
1752                 arch_register_type_is(arch_get_irn_register(aenv, op), virtual))
1753                 return;
1754
1755         if (mode_is_float(get_irn_mode(irn)))
1756                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "movs%M %1D, %1S", irn, irn, irn);
1757         else
1758                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, %1S", irn, irn);
1759         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F */", irn);
1760         IA32_DO_EMIT(irn);
1761 }
1762
1763 static void emit_be_Copy(const ir_node *irn, ia32_emit_env_t *emit_env) {
1764         Copy_emitter(irn, be_get_Copy_op(irn), emit_env);
1765 }
1766
1767 static void emit_be_CopyKeep(const ir_node *irn, ia32_emit_env_t *emit_env) {
1768         Copy_emitter(irn, be_get_CopyKeep_op(irn), emit_env);
1769 }
1770
1771 /**
1772  * Emits code for exchange.
1773  */
1774 static void emit_be_Perm(const ir_node *irn, ia32_emit_env_t *emit_env) {
1775         FILE *F = emit_env->out;
1776         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1777         const arch_register_t *in1, *in2;
1778         const arch_register_class_t *cls1, *cls2;
1779
1780         in1 = arch_get_irn_register(emit_env->arch_env, get_irn_n(irn, 0));
1781         in2 = arch_get_irn_register(emit_env->arch_env, get_irn_n(irn, 1));
1782
1783         cls1 = arch_register_get_class(in1);
1784         cls2 = arch_register_get_class(in2);
1785
1786         assert(cls1 == cls2 && "Register class mismatch at Perm");
1787
1788         if (cls1 == &ia32_reg_classes[CLASS_ia32_gp]) {
1789 #if 0
1790                 if(emit_env->isa->opt_arch == arch_athlon) {
1791                         // xchg commands are Vector path on athlons and therefore stall the DirectPath pipeline
1792                         // it is often beneficial to use the 3 xor trick instead of an xchg
1793                         cmnt_buf[0] = 0;
1794                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "xor %1S, %2S", irn, irn);
1795                         IA32_DO_EMIT(irn);
1796                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "xor %2S, %1S", irn, irn);
1797                         IA32_DO_EMIT(irn);
1798                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "xor %1S, %2S", irn, irn);
1799                 } else {
1800 #endif
1801                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "xchg %1S, %2S", irn, irn);
1802 #if 0
1803                 }
1804 #endif
1805         }
1806         else if (cls1 == &ia32_reg_classes[CLASS_ia32_xmm]) {
1807                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN,
1808                         "pxor %1S, %2S\n\tpxor %2S, %1S\n\tpxor %1S, %2S", irn, irn, irn, irn, irn, irn);
1809         }
1810         else if (cls1 == &ia32_reg_classes[CLASS_ia32_vfp]) {
1811                 /* is a NOP */
1812                 cmd_buf[0] = '\0';
1813         }
1814         else if (cls1 == &ia32_reg_classes[CLASS_ia32_st]) {
1815                 /* is a NOP */
1816                 cmd_buf[0] = '\0';
1817         }
1818
1819         lc_esnprintf(ia32_get_arg_env(), cmnt_buf, SNPRINTF_BUF_LEN, "/* %+F(%1A, %2A) */", irn, irn, irn);
1820         IA32_DO_EMIT(irn);
1821 }
1822
1823 /**
1824  * Emits code for Constant loading.
1825  */
1826 static void emit_ia32_Const(const ir_node *n, ia32_emit_env_t *env) {
1827         FILE *F = env->out;
1828         char cmd_buf[256], cmnt_buf[256];
1829         const lc_arg_env_t *arg_env = ia32_get_arg_env();
1830         ir_mode *mode = get_irn_mode(n);
1831         tarval *tv = get_ia32_Immop_tarval(n);
1832
1833         if (get_ia32_op_type(n) == ia32_SymConst) {
1834                 lc_esnprintf(arg_env, cmd_buf, 256, "mov %1D, OFFSET FLAT:%C ", n, n);
1835                 lc_esnprintf(arg_env, cmnt_buf, 256, "/* Move address of SymConst into register */");
1836         } else {
1837                 assert(mode == get_tarval_mode(tv) || (mode_is_reference(get_tarval_mode(tv)) && mode == mode_Iu));
1838                 /* beware: in some rare cases mode is mode_b which has no tarval_null() */
1839                 if (tv == get_tarval_b_false() || tv == get_tarval_null(mode)) {
1840                         const char *instr = "xor";
1841                         if (env->isa->opt_arch == arch_pentium_4) {
1842                                 /* P4 prefers sub r, r, others xor r, r */
1843                                 instr = "sub";
1844                         }
1845                         lc_esnprintf(arg_env, cmd_buf, 256, "%s %1D, %1D ", instr, n, n);
1846                         lc_esnprintf(arg_env, cmnt_buf, 256, "/* optimized mov 0 to register */");
1847                 } else {
1848                         lc_esnprintf(arg_env, cmd_buf, 256, "mov %1D, %C ", n, n);
1849                         lc_esnprintf(arg_env, cmnt_buf, 256, "/* Mov Const into register */");
1850                 }
1851         }
1852         lc_efprintf(arg_env, F, "\t%-35s %-60s /* %+F (%+G) */\n", cmd_buf, cmnt_buf, n, n);
1853 }
1854
1855 /**
1856  * Emits code to increase stack pointer.
1857  */
1858 static void emit_ia32_AddSP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1859         FILE *F = emit_env->out;
1860         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1861
1862         if (is_ia32_ImmConst(irn)) {
1863                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "sub %1D, %C", irn, irn);
1864         }
1865         else if (is_ia32_ImmSymConst(irn)) {
1866                 if (get_ia32_op_type(irn) == ia32_Normal)
1867                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "sub %1D, OFFSET_FLAT:%C", irn, irn);
1868                 else /* source address mode */
1869                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "sub %1D, [%s%s]", irn, get_id_str(get_ia32_am_sc(irn)), get_ia32_am_offs(irn));
1870         }
1871         else {
1872                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "sub %1D, %2S", irn, irn);
1873         }
1874         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* reserve space on stack */");
1875
1876         IA32_DO_EMIT(irn);
1877 }
1878
1879 /**
1880  * Emits code to increase stack pointer.
1881  */
1882 static void emit_ia32_SubSP(const ir_node *irn, ia32_emit_env_t *emit_env) {
1883         FILE *F = emit_env->out;
1884         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1885
1886         if (is_ia32_ImmConst(irn)) {
1887                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "add %1D, %C", irn, irn);
1888         }
1889         else if (is_ia32_ImmSymConst(irn)) {
1890                 if (get_ia32_op_type(irn) == ia32_Normal)
1891                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "add %1D, OFFSET_FLAT:%C", irn, irn);
1892                 else /* source address mode */
1893                         lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "add %1D, [%s%s]", irn, get_id_str(get_ia32_am_sc(irn)), get_ia32_am_offs(irn));
1894         }
1895         else {
1896                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "add %1D, %2S", irn, irn);
1897         }
1898         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* free space on stack */");
1899
1900         IA32_DO_EMIT(irn);
1901 }
1902
1903 /**
1904  * Emits code to load the TLS base
1905  */
1906 static void emit_ia32_LdTls(const ir_node *irn, ia32_emit_env_t *emit_env) {
1907         FILE *F = emit_env->out;
1908         char cmd_buf[SNPRINTF_BUF_LEN], cmnt_buf[SNPRINTF_BUF_LEN];
1909
1910         switch (asm_flavour) {
1911         case ASM_LINUX_GAS:
1912                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, DWORD PTR %%gs:0", irn);
1913                 break;
1914         case ASM_MINGW_GAS:
1915                 lc_esnprintf(ia32_get_arg_env(), cmd_buf, SNPRINTF_BUF_LEN, "mov %1D, DWORD PTR %%gs:0", irn);
1916                 break;
1917         default:
1918                 assert(0 && "unsupported TLS");
1919                 break;
1920         }
1921         snprintf(cmnt_buf, SNPRINTF_BUF_LEN, "/* get thread local storage base */");
1922
1923         IA32_DO_EMIT(irn);
1924 }
1925
1926 static void emit_be_Return(const ir_node *n, ia32_emit_env_t *env) {
1927         FILE *F = env->out;
1928         const lc_arg_env_t *arg_env = ia32_get_arg_env();
1929
1930         lc_efprintf(arg_env, F, "\t%-35s %-60s /* %+F (%+G) */\n", "ret", "/* be_Return */", n, n);
1931 }
1932
1933 static void emit_Nothing(const ir_node *n, ia32_emit_env_t *env) {
1934         FILE *F = env->out;
1935
1936         ir_fprintf(F, "\t%35s /* %+F (%+G) */\n", " ", n, n);
1937 }
1938
1939
1940 /***********************************************************************************
1941  *                  _          __                                             _
1942  *                 (_)        / _|                                           | |
1943  *  _ __ ___   __ _ _ _ __   | |_ _ __ __ _ _ __ ___   _____      _____  _ __| | __
1944  * | '_ ` _ \ / _` | | '_ \  |  _| '__/ _` | '_ ` _ \ / _ \ \ /\ / / _ \| '__| |/ /
1945  * | | | | | | (_| | | | | | | | | | | (_| | | | | | |  __/\ V  V / (_) | |  |   <
1946  * |_| |_| |_|\__,_|_|_| |_| |_| |_|  \__,_|_| |_| |_|\___| \_/\_/ \___/|_|  |_|\_\
1947  *
1948  ***********************************************************************************/
1949
1950 /**
1951  * Enters the emitter functions for handled nodes into the generic
1952  * pointer of an opcode.
1953  */
1954 static void ia32_register_emitters(void) {
1955
1956 #define IA32_EMIT2(a,b) op_ia32_##a->ops.generic = (op_func)emit_ia32_##b
1957 #define IA32_EMIT(a)    IA32_EMIT2(a,a)
1958 #define EMIT(a)         op_##a->ops.generic = (op_func)emit_##a
1959 #define IGN(a)                  op_##a->ops.generic = (op_func)emit_Nothing
1960 #define BE_EMIT(a)      op_be_##a->ops.generic = (op_func)emit_be_##a
1961 #define BE_IGN(a)               op_be_##a->ops.generic = (op_func)emit_Nothing
1962
1963         /* first clear the generic function pointer for all ops */
1964         clear_irp_opcodes_generic_func();
1965
1966         /* register all emitter functions defined in spec */
1967         ia32_register_spec_emitters();
1968
1969         /* other ia32 emitter functions */
1970         IA32_EMIT(CondJmp);
1971         IA32_EMIT(TestJmp);
1972         IA32_EMIT(CJmp);
1973         IA32_EMIT(CJmpAM);
1974         IA32_EMIT(CmpCMov);
1975         IA32_EMIT(PsiCondCMov);
1976         IA32_EMIT(CmpSet);
1977         IA32_EMIT(PsiCondSet);
1978         IA32_EMIT(SwitchJmp);
1979         IA32_EMIT(CopyB);
1980         IA32_EMIT(CopyB_i);
1981         IA32_EMIT(Conv_I2FP);
1982         IA32_EMIT(Conv_FP2I);
1983         IA32_EMIT(Conv_FP2FP);
1984         IA32_EMIT(Conv_I2I);
1985         IA32_EMIT(Conv_I2I8Bit);
1986         IA32_EMIT(Const);
1987         IA32_EMIT(AddSP);
1988         IA32_EMIT(SubSP);
1989         IA32_EMIT(LdTls);
1990         IA32_EMIT(xCmp);
1991         IA32_EMIT(xCmpSet);
1992         IA32_EMIT(xCmpCMov);
1993         IA32_EMIT(xCondJmp);
1994         IA32_EMIT2(fcomJmp, x87CondJmp);
1995         IA32_EMIT2(fcompJmp, x87CondJmp);
1996         IA32_EMIT2(fcomppJmp, x87CondJmp);
1997         IA32_EMIT2(fcomrJmp, x87CondJmp);
1998         IA32_EMIT2(fcomrpJmp, x87CondJmp);
1999         IA32_EMIT2(fcomrppJmp, x87CondJmp);
2000
2001         /* benode emitter */
2002         BE_EMIT(Call);
2003         BE_EMIT(IncSP);
2004         BE_EMIT(SetSP);
2005         BE_EMIT(Copy);
2006         BE_EMIT(CopyKeep);
2007         BE_EMIT(Perm);
2008         BE_EMIT(Return);
2009
2010         BE_IGN(RegParams);
2011         BE_IGN(Barrier);
2012         BE_IGN(Keep);
2013
2014         /* firm emitter */
2015         EMIT(Jmp);
2016         EMIT(Proj);
2017         IGN(Phi);
2018         IGN(Start);
2019
2020 #undef BE_EMIT
2021 #undef EMIT
2022 #undef IGN
2023 #undef IA32_EMIT2
2024 #undef IA32_EMIT
2025 }
2026
2027 static const char *last_name = NULL;
2028 static unsigned last_line = -1;
2029 static unsigned num = -1;
2030
2031 /**
2032  * Emit the debug support for node irn.
2033  */
2034 static void ia32_emit_dbg(const ir_node *irn, ia32_emit_env_t *env) {
2035         dbg_info *db = get_irn_dbg_info(irn);
2036         unsigned lineno;
2037         const char *fname = be_retrieve_dbg_info(db, &lineno);
2038
2039         if (! env->cg->birg->main_env->options->stabs_debug_support)
2040                 return;
2041
2042         if (fname) {
2043                 if (last_name != fname) {
2044                         last_line = -1;
2045                         be_dbg_include_begin(env->cg->birg->main_env->db_handle, fname);
2046                         last_name = fname;
2047                 }
2048                 if (last_line != lineno) {
2049                         char name[64];
2050                         FILE *F = env->out;
2051
2052                         snprintf(name, sizeof(name), ".LM%u", ++num);
2053                         last_line = lineno;
2054                         be_dbg_line(env->cg->birg->main_env->db_handle, lineno, name);
2055                         fprintf(F, "%s:\n", name);
2056                 }
2057         }
2058 }
2059
2060 /**
2061  * Emits code for a node.
2062  */
2063 static void ia32_emit_node(const ir_node *irn, void *env) {
2064         ia32_emit_env_t   *emit_env = env;
2065         ir_op             *op       = get_irn_op(irn);
2066         DEBUG_ONLY(firm_dbg_module_t *mod = emit_env->mod;)
2067
2068         DBG((mod, LEVEL_1, "emitting code for %+F\n", irn));
2069
2070         if (op->ops.generic) {
2071                 void (*emit)(const ir_node *, void *) = (void (*)(const ir_node *, void *))op->ops.generic;
2072                 ia32_emit_dbg(irn, emit_env);
2073                 (*emit)(irn, env);
2074         }
2075         else {
2076                 emit_Nothing(irn, env);
2077                 ir_fprintf(stderr, "Warning: No emit handler for node %+F (%+G)\n", irn, irn);
2078         }
2079 }
2080
2081 /**
2082  * Emits gas alignment directives
2083  */
2084 static void ia32_emit_alignment(FILE *F, unsigned align, unsigned skip) {
2085         fprintf(F, "\t.p2align %u,,%u\n", align, skip);
2086 }
2087
2088 /**
2089  * Emits gas alignment directives for Functions depended on cpu architecture.
2090  */
2091 static void ia32_emit_align_func(FILE *F, cpu_support cpu) {
2092         unsigned align;
2093         unsigned maximum_skip;
2094
2095         switch (cpu) {
2096                 case arch_i386:
2097                         align = 2;
2098                         break;
2099                 case arch_i486:
2100                         align = 4;
2101                         break;
2102                 case arch_k6:
2103                         align = 5;
2104                         break;
2105                 default:
2106                         align = 4;
2107         }
2108         maximum_skip = (1 << align) - 1;
2109         ia32_emit_alignment(F, align, maximum_skip);
2110 }
2111
2112 /**
2113  * Emits gas alignment directives for Labels depended on cpu architecture.
2114  */
2115 static void ia32_emit_align_label(FILE *F, cpu_support cpu) {
2116         unsigned align; unsigned maximum_skip;
2117
2118         switch (cpu) {
2119                 case arch_i386:
2120                         align = 2;
2121                         break;
2122                 case arch_i486:
2123                         align = 4;
2124                         break;
2125                 case arch_k6:
2126                         align = 5;
2127                         break;
2128                 default:
2129                         align = 4;
2130         }
2131         maximum_skip = (1 << align) - 1;
2132         ia32_emit_alignment(F, align, maximum_skip);
2133 }
2134
2135 static int is_first_loop_block(ir_node *block, ir_node *prev_block, ia32_emit_env_t *env) {
2136         ir_exec_freq *exec_freq = env->cg->birg->exec_freq;
2137         double block_freq, prev_freq;
2138         static const double DELTA = .0001;
2139         cpu_support cpu = env->isa->opt_arch;
2140
2141         if(exec_freq == NULL)
2142                 return 0;
2143         if(cpu == arch_i386 || cpu == arch_i486)
2144                 return 0;
2145
2146         block_freq = get_block_execfreq(exec_freq, block);
2147         prev_freq = get_block_execfreq(exec_freq, prev_block);
2148
2149         if(block_freq < DELTA || prev_freq < DELTA)
2150                 return 0;
2151
2152         block_freq /= prev_freq;
2153
2154         switch (cpu) {
2155                 case arch_athlon:
2156                 case arch_athlon_64:
2157                 case arch_k6:
2158                         return block_freq > 3;
2159                 default:
2160                         break;
2161         }
2162
2163         return block_freq > 2;
2164 }
2165
2166 /**
2167  * Walks over the nodes in a block connected by scheduling edges
2168  * and emits code for each node.
2169  */
2170 static void ia32_gen_block(ir_node *block, ir_node *last_block, ia32_emit_env_t *env) {
2171         ir_graph      *irg         = get_irn_irg(block);
2172         ir_node       *start_block = get_irg_start_block(irg);
2173         int           need_label   = 1;
2174         FILE          *F           = env->out;
2175         const ir_node *irn;
2176         int           i;
2177
2178         assert(is_Block(block));
2179
2180         if (block == start_block)
2181                 need_label = 0;
2182
2183         if (need_label && get_irn_arity(block) == 1) {
2184                 ir_node *pred_block = get_Block_cfgpred_block(block, 0);
2185
2186                 if (pred_block == last_block && get_irn_n_edges_kind(pred_block, EDGE_KIND_BLOCK) <= 2)
2187                         need_label = 0;
2188         }
2189
2190         /* special case: if one of our cfg preds is a switch-jmp we need a label, */
2191         /*               otherwise there might be jump table entries jumping to   */
2192         /*               non-existent (omitted) labels                            */
2193         for (i = get_Block_n_cfgpreds(block) - 1; i >= 0; --i) {
2194                 ir_node *pred = get_Block_cfgpred(block, i);
2195
2196                 if (is_Proj(pred)) {
2197                         assert(get_irn_mode(pred) == mode_X);
2198                         if (is_ia32_SwitchJmp(get_Proj_pred(pred))) {
2199                                 need_label = 1;
2200                                 break;
2201                         }
2202                 }
2203         }
2204
2205         /* special case because the start block contains no jump instruction */
2206         if (last_block == start_block) {
2207                 const ir_edge_t *edge;
2208                 ir_node *startsucc = NULL;
2209
2210                 foreach_block_succ(start_block, edge) {
2211                         startsucc = get_edge_src_irn(edge);
2212                         if (startsucc != start_block)
2213                                 break;
2214                 }
2215                 assert(startsucc != NULL);
2216
2217                 /* if the last block was the start block and we are not inside the */
2218                 /* start successor, emit a jump to the start successor             */
2219                 if (startsucc != block) {
2220                         char buf[SNPRINTF_BUF_LEN];
2221                         ir_snprintf(buf, sizeof(buf), BLOCK_PREFIX("%d"),
2222                                     get_irn_node_nr(startsucc));
2223                         ir_fprintf(F, "\tjmp %s\n", buf);
2224                 }
2225         }
2226
2227         if (need_label) {
2228                 char cmd_buf[SNPRINTF_BUF_LEN];
2229                 int i, arity;
2230                 int align = 1;
2231                 ir_exec_freq *exec_freq = env->cg->birg->exec_freq;
2232
2233                 /* align the loop headers */
2234                 if (! is_first_loop_block(block, last_block, env)) {
2235                         /* align blocks where the previous block has no fallthrough */
2236                         arity = get_irn_arity(block);
2237
2238                         for (i = 0; i < arity; ++i) {
2239                                 ir_node *predblock = get_Block_cfgpred_block(block, i);
2240
2241                                 if (predblock == last_block) {
2242                                         align = 0;
2243                                         break;
2244                                 }
2245                         }
2246                 }
2247
2248                 if (align)
2249                         ia32_emit_align_label(env->out, env->isa->opt_arch);
2250
2251                 ir_snprintf(cmd_buf, sizeof(cmd_buf), BLOCK_PREFIX("%d:"),
2252                             get_irn_node_nr(block));
2253                 fprintf(F, "%-43s ", cmd_buf);
2254
2255                 /* emit list of pred blocks in comment */
2256                 fprintf(F, "/* preds:");
2257
2258                 arity = get_irn_arity(block);
2259                 for (i = 0; i < arity; ++i) {
2260                         ir_node *predblock = get_Block_cfgpred_block(block, i);
2261                         fprintf(F, " %ld", get_irn_node_nr(predblock));
2262                 }
2263
2264                 if (exec_freq != NULL) {
2265                         fprintf(F, " freq: %f", get_block_execfreq(exec_freq, block));
2266                 }
2267
2268                 fprintf(F, " */\n");
2269         }
2270
2271         /* emit the contents of the block */
2272         ia32_emit_dbg(block, env);
2273         sched_foreach(block, irn) {
2274                 ia32_emit_node(irn, env);
2275         }
2276 }
2277
2278 /**
2279  * Emits code for function start.
2280  */
2281 static void ia32_emit_func_prolog(FILE *F, ir_graph *irg, ia32_emit_env_t *emit_env) {
2282         ir_entity  *irg_ent  = get_irg_entity(irg);
2283         const char *irg_name = get_entity_ld_name(irg_ent);
2284         cpu_support cpu      = emit_env->isa->opt_arch;
2285         const be_irg_t *birg = emit_env->cg->birg;
2286
2287         fprintf(F, "\n");
2288         ia32_switch_section(F, SECTION_TEXT);
2289         be_dbg_method_begin(birg->main_env->db_handle, irg_ent, be_abi_get_stack_layout(birg->abi));
2290         ia32_emit_align_func(F, cpu);
2291         if (get_entity_visibility(irg_ent) == visibility_external_visible) {
2292                 fprintf(F, ".globl %s\n", irg_name);
2293         }
2294         ia32_dump_function_object(F, irg_name);
2295         fprintf(F, "%s:\n", irg_name);
2296 }
2297
2298 /**
2299  * Emits code for function end
2300  */
2301 static void ia32_emit_func_epilog(FILE *F, ir_graph *irg, ia32_emit_env_t *emit_env) {
2302         const char *irg_name = get_entity_ld_name(get_irg_entity(irg));
2303         const be_irg_t *birg = emit_env->cg->birg;
2304
2305         ia32_dump_function_size(F, irg_name);
2306         be_dbg_method_end(birg->main_env->db_handle);
2307         fprintf(F, "\n");
2308 }
2309
2310 /**
2311  * Block-walker:
2312  * Sets labels for control flow nodes (jump target)
2313  * TODO: Jump optimization
2314  */
2315 static void ia32_gen_labels(ir_node *block, void *env) {
2316         ir_node *pred;
2317         int n = get_Block_n_cfgpreds(block);
2318
2319         for (n--; n >= 0; n--) {
2320                 pred = get_Block_cfgpred(block, n);
2321                 set_irn_link(pred, block);
2322         }
2323 }
2324
2325 /**
2326  * Main driver. Emits the code for one routine.
2327  */
2328 void ia32_gen_routine(FILE *F, ir_graph *irg, const ia32_code_gen_t *cg) {
2329         ia32_emit_env_t emit_env;
2330         ir_node *block;
2331         ir_node *last_block = NULL;
2332
2333         emit_env.out      = F;
2334         emit_env.arch_env = cg->arch_env;
2335         emit_env.cg       = cg;
2336         emit_env.isa      = (ia32_isa_t *)cg->arch_env->isa;
2337         FIRM_DBG_REGISTER(emit_env.mod, "firm.be.ia32.emitter");
2338
2339         /* set the global arch_env (needed by print hooks) */
2340         arch_env = cg->arch_env;
2341
2342         ia32_register_emitters();
2343
2344         ia32_emit_func_prolog(F, irg, &emit_env);
2345         irg_block_walk_graph(irg, ia32_gen_labels, NULL, &emit_env);
2346
2347         if ((cg->opt & IA32_OPT_EXTBB) && cg->blk_sched) {
2348                 int i, n = ARR_LEN(cg->blk_sched);
2349
2350                 for (i = 0; i < n;) {
2351                         ir_node *next_bl;
2352
2353                         block   = cg->blk_sched[i];
2354                         ++i;
2355                         next_bl = i < n ? cg->blk_sched[i] : NULL;
2356
2357                         /* set here the link. the emitter expects to find the next block here */
2358                         set_irn_link(block, next_bl);
2359                         ia32_gen_block(block, last_block, &emit_env);
2360                         last_block = block;
2361                 }
2362         }
2363         else {
2364                 /* "normal" block schedule: Note the get_next_block() returns the NUMBER of the block
2365                    in the block schedule. As this number should NEVER be equal the next block,
2366                    we does not need a clear block link here. */
2367
2368                 //irg_walk_blkwise_graph(irg, NULL, ia32_gen_block, &emit_env);
2369                 // TODO
2370         }
2371
2372         ia32_emit_func_epilog(F, irg, &emit_env);
2373 }