00ccab4313b51312cf36fe3cb8e68f9bd378f7fe
[libfirm] / ir / be / ia32 / ia32_emitter.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This file implements the ia32 node emitter.
23  * @author      Christian Wuerdig, Matthias Braun
24  * @version     $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include <limits.h>
31
32 #include "xmalloc.h"
33 #include "tv.h"
34 #include "iredges.h"
35 #include "debug.h"
36 #include "irgwalk.h"
37 #include "irprintf.h"
38 #include "irop_t.h"
39 #include "irargs_t.h"
40 #include "irprog_t.h"
41 #include "iredges_t.h"
42 #include "execfreq.h"
43 #include "error.h"
44 #include "raw_bitset.h"
45
46 #include "../besched_t.h"
47 #include "../benode_t.h"
48 #include "../beabi.h"
49 #include "../be_dbgout.h"
50 #include "../beemitter.h"
51 #include "../begnuas.h"
52 #include "../beirg_t.h"
53
54 #include "ia32_emitter.h"
55 #include "gen_ia32_emitter.h"
56 #include "gen_ia32_regalloc_if.h"
57 #include "ia32_nodes_attr.h"
58 #include "ia32_new_nodes.h"
59 #include "ia32_map_regs.h"
60 #include "bearch_ia32_t.h"
61
62 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
63
64 #define BLOCK_PREFIX ".L"
65
66 #define SNPRINTF_BUF_LEN 128
67
68 static const arch_env_t *arch_env;
69 static const ia32_isa_t *isa;
70 static ia32_code_gen_t  *cg;
71
72 /**
73  * Returns the register at in position pos.
74  */
75 static const arch_register_t *get_in_reg(const ir_node *irn, int pos)
76 {
77         ir_node               *op;
78         const arch_register_t *reg = NULL;
79
80         assert(get_irn_arity(irn) > pos && "Invalid IN position");
81
82         /* The out register of the operator at position pos is the
83            in register we need. */
84         op = get_irn_n(irn, pos);
85
86         reg = arch_get_irn_register(arch_env, op);
87
88         assert(reg && "no in register found");
89
90         if(reg == &ia32_gp_regs[REG_GP_NOREG])
91                 panic("trying to emit noreg for %+F input %d", irn, pos);
92
93         /* in case of unknown register: just return a valid register */
94         if (reg == &ia32_gp_regs[REG_GP_UKNWN]) {
95                 const arch_register_req_t *req;
96
97                 /* ask for the requirements */
98                 req = arch_get_register_req(arch_env, irn, pos);
99
100                 if (arch_register_req_is(req, limited)) {
101                         /* in case of limited requirements: get the first allowed register */
102                         unsigned idx = rbitset_next(req->limited, 0, 1);
103                         reg = arch_register_for_index(req->cls, idx);
104                 } else {
105                         /* otherwise get first register in class */
106                         reg = arch_register_for_index(req->cls, 0);
107                 }
108         }
109
110         return reg;
111 }
112
113 /**
114  * Returns the register at out position pos.
115  */
116 static const arch_register_t *get_out_reg(const ir_node *irn, int pos)
117 {
118         ir_node               *proj;
119         const arch_register_t *reg = NULL;
120
121         /* 1st case: irn is not of mode_T, so it has only                 */
122         /*           one OUT register -> good                             */
123         /* 2nd case: irn is of mode_T -> collect all Projs and ask the    */
124         /*           Proj with the corresponding projnum for the register */
125
126         if (get_irn_mode(irn) != mode_T) {
127                 assert(pos == 0);
128                 reg = arch_get_irn_register(arch_env, irn);
129         } else if (is_ia32_irn(irn)) {
130                 reg = get_ia32_out_reg(irn, pos);
131         } else {
132                 const ir_edge_t *edge;
133
134                 foreach_out_edge(irn, edge) {
135                         proj = get_edge_src_irn(edge);
136                         assert(is_Proj(proj) && "non-Proj from mode_T node");
137                         if (get_Proj_proj(proj) == pos) {
138                                 reg = arch_get_irn_register(arch_env, proj);
139                                 break;
140                         }
141                 }
142         }
143
144         assert(reg && "no out register found");
145         return reg;
146 }
147
148 /**
149  * Add a number to a prefix. This number will not be used a second time.
150  */
151 static char *get_unique_label(char *buf, size_t buflen, const char *prefix)
152 {
153         static unsigned long id = 0;
154         snprintf(buf, buflen, "%s%lu", prefix, ++id);
155         return buf;
156 }
157
158 /*************************************************************
159  *             _       _    __   _          _
160  *            (_)     | |  / _| | |        | |
161  *  _ __  _ __ _ _ __ | |_| |_  | |__   ___| |_ __   ___ _ __
162  * | '_ \| '__| | '_ \| __|  _| | '_ \ / _ \ | '_ \ / _ \ '__|
163  * | |_) | |  | | | | | |_| |   | | | |  __/ | |_) |  __/ |
164  * | .__/|_|  |_|_| |_|\__|_|   |_| |_|\___|_| .__/ \___|_|
165  * | |                                       | |
166  * |_|                                       |_|
167  *************************************************************/
168
169 static void emit_8bit_register(const arch_register_t *reg)
170 {
171         const char *reg_name = arch_register_get_name(reg);
172
173         be_emit_char('%');
174         be_emit_char(reg_name[1]);
175         be_emit_char('l');
176 }
177
178 static void emit_16bit_register(const arch_register_t *reg)
179 {
180         const char *reg_name = ia32_get_mapped_reg_name(isa->regs_16bit, reg);
181
182         be_emit_char('%');
183         be_emit_string(reg_name);
184 }
185
186 static void emit_register(const arch_register_t *reg, const ir_mode *mode)
187 {
188         const char *reg_name;
189
190         if(mode != NULL) {
191                 int size = get_mode_size_bits(mode);
192                 if(size == 8) {
193                         emit_8bit_register(reg);
194                         return;
195                 } else if(size == 16) {
196                         emit_16bit_register(reg);
197                         return;
198                 } else {
199                         assert(mode_is_float(mode) || size == 32);
200                 }
201         }
202
203         reg_name = arch_register_get_name(reg);
204
205         be_emit_char('%');
206         be_emit_string(reg_name);
207 }
208
209 void ia32_emit_source_register(const ir_node *node, int pos)
210 {
211         const arch_register_t *reg      = get_in_reg(node, pos);
212
213         emit_register(reg, NULL);
214 }
215
216 static void emit_ia32_Immediate(const ir_node *node);
217
218 void ia32_emit_8bit_source_register_or_immediate(const ir_node *node, int pos)
219 {
220         const arch_register_t *reg;
221         ir_node               *in = get_irn_n(node, pos);
222         if(is_ia32_Immediate(in)) {
223                 emit_ia32_Immediate(in);
224                 return;
225         }
226
227         reg = get_in_reg(node, pos);
228         emit_8bit_register(reg);
229 }
230
231 void ia32_emit_dest_register(const ir_node *node, int pos)
232 {
233         const arch_register_t *reg  = get_out_reg(node, pos);
234
235         emit_register(reg, NULL);
236 }
237
238 void ia32_emit_8bit_dest_register(const ir_node *node, int pos)
239 {
240         const arch_register_t *reg  = get_out_reg(node, pos);
241
242         emit_register(reg, mode_Bu);
243 }
244
245 void ia32_emit_x87_register(const ir_node *node, int pos)
246 {
247         const ia32_x87_attr_t *attr = get_ia32_x87_attr_const(node);
248
249         assert(pos < 3);
250         be_emit_char('%');
251         be_emit_string(attr->x87[pos]->name);
252 }
253
254 static void ia32_emit_mode_suffix_mode(const ir_mode *mode)
255 {
256         if(mode_is_float(mode)) {
257                 switch(get_mode_size_bits(mode)) {
258                 case 32: be_emit_char('s'); return;
259                 case 64: be_emit_char('l'); return;
260                 case 80: be_emit_char('t'); return;
261                 }
262         } else {
263                 assert(mode_is_int(mode) || mode_is_reference(mode));
264                 switch(get_mode_size_bits(mode)) {
265                 case 64: be_emit_cstring("ll"); return;
266                                  /* gas docu says q is the suffix but gcc, objdump and icc use
267                                         ll apparently */
268                 case 32: be_emit_char('l'); return;
269                 case 16: be_emit_char('w'); return;
270                 case 8:  be_emit_char('b'); return;
271                 }
272         }
273         panic("Can't output mode_suffix for %+F\n", mode);
274 }
275
276 void ia32_emit_mode_suffix(const ir_node *node)
277 {
278         ir_mode *mode = get_ia32_ls_mode(node);
279         if(mode == NULL)
280                 mode = mode_Iu;
281
282         ia32_emit_mode_suffix_mode(mode);
283 }
284
285 void ia32_emit_x87_mode_suffix(const ir_node *node)
286 {
287         ir_mode *mode = get_ia32_ls_mode(node);
288         assert(mode != NULL);
289         /* we only need to emit the mode on address mode */
290         if(get_ia32_op_type(node) != ia32_Normal)
291                 ia32_emit_mode_suffix_mode(mode);
292 }
293
294 static
295 char get_xmm_mode_suffix(ir_mode *mode)
296 {
297         assert(mode_is_float(mode));
298         switch(get_mode_size_bits(mode)) {
299         case 32:
300                 return 's';
301         case 64:
302                 return 'd';
303         default:
304                 assert(0);
305         }
306         return '%';
307 }
308
309 void ia32_emit_xmm_mode_suffix(const ir_node *node)
310 {
311         ir_mode *mode = get_ia32_ls_mode(node);
312         assert(mode != NULL);
313         be_emit_char('s');
314         be_emit_char(get_xmm_mode_suffix(mode));
315 }
316
317 void ia32_emit_xmm_mode_suffix_s(const ir_node *node)
318 {
319         ir_mode *mode = get_ia32_ls_mode(node);
320         assert(mode != NULL);
321         be_emit_char(get_xmm_mode_suffix(mode));
322 }
323
324 void ia32_emit_extend_suffix(const ir_mode *mode)
325 {
326         if(get_mode_size_bits(mode) == 32)
327                 return;
328         if(mode_is_signed(mode)) {
329                 be_emit_char('s');
330         } else {
331                 be_emit_char('z');
332         }
333 }
334
335 static
336 void ia32_emit_function_object(const char *name)
337 {
338         switch (be_gas_flavour) {
339         case GAS_FLAVOUR_NORMAL:
340                 be_emit_cstring("\t.type\t");
341                 be_emit_string(name);
342                 be_emit_cstring(", @function\n");
343                 be_emit_write_line();
344                 break;
345         case GAS_FLAVOUR_MINGW:
346                 be_emit_cstring("\t.def\t");
347                 be_emit_string(name);
348                 be_emit_cstring(";\t.scl\t2;\t.type\t32;\t.endef\n");
349                 be_emit_write_line();
350                 break;
351         default:
352                 break;
353         }
354 }
355
356 static
357 void ia32_emit_function_size(const char *name)
358 {
359         switch (be_gas_flavour) {
360         case GAS_FLAVOUR_NORMAL:
361                 be_emit_cstring("\t.size\t");
362                 be_emit_string(name);
363                 be_emit_cstring(", .-");
364                 be_emit_string(name);
365                 be_emit_char('\n');
366                 be_emit_write_line();
367                 break;
368         default:
369                 break;
370         }
371 }
372
373
374 void ia32_emit_source_register_or_immediate(const ir_node *node, int pos)
375 {
376         ir_node *in = get_irn_n(node, pos);
377         if(is_ia32_Immediate(in)) {
378                 emit_ia32_Immediate(in);
379         } else {
380                 const ir_mode         *mode = get_ia32_ls_mode(node);
381                 const arch_register_t *reg  = get_in_reg(node, pos);
382                 emit_register(reg, mode);
383         }
384 }
385
386 /**
387  * Emits registers and/or address mode of a binary operation.
388  */
389 void ia32_emit_binop(const ir_node *node) {
390         const ir_node         *right_op  = get_irn_n(node, n_ia32_binary_right);
391         const ir_mode         *mode      = get_ia32_ls_mode(node);
392         const arch_register_t *reg_left;
393
394         switch(get_ia32_op_type(node)) {
395         case ia32_Normal:
396                 reg_left = get_in_reg(node, n_ia32_binary_left);
397                 if(is_ia32_Immediate(right_op)) {
398                         emit_ia32_Immediate(right_op);
399                         be_emit_cstring(", ");
400                         emit_register(reg_left, mode);
401                         break;
402                 } else {
403                         const arch_register_t *reg_right
404                                 = get_in_reg(node, n_ia32_binary_right);
405                         emit_register(reg_right, mode);
406                         be_emit_cstring(", ");
407                         emit_register(reg_left, mode);
408                 }
409                 break;
410         case ia32_AddrModeS:
411                 if(is_ia32_Immediate(right_op)) {
412                         emit_ia32_Immediate(right_op);
413                         be_emit_cstring(", ");
414                         ia32_emit_am(node);
415                 } else {
416                         reg_left = get_in_reg(node, n_ia32_binary_left);
417                         ia32_emit_am(node);
418                         be_emit_cstring(", ");
419                         emit_register(reg_left, mode);
420                 }
421                 break;
422         case ia32_AddrModeD:
423                 panic("DestMode can't be output by %%binop anymore");
424                 break;
425         default:
426                 assert(0 && "unsupported op type");
427         }
428 }
429
430 /**
431  * Emits registers and/or address mode of a binary operation.
432  */
433 void ia32_emit_x87_binop(const ir_node *node) {
434         switch(get_ia32_op_type(node)) {
435                 case ia32_Normal:
436                         {
437                                 const ia32_x87_attr_t *x87_attr = get_ia32_x87_attr_const(node);
438                                 const arch_register_t *in1      = x87_attr->x87[0];
439                                 const arch_register_t *in2      = x87_attr->x87[1];
440                                 const arch_register_t *out      = x87_attr->x87[2];
441                                 const arch_register_t *in;
442
443                                 in  = out ? ((out == in2) ? in1 : in2) : in2;
444                                 out = out ? out : in1;
445
446                                 be_emit_char('%');
447                                 be_emit_string(arch_register_get_name(in));
448                                 be_emit_cstring(", %");
449                                 be_emit_string(arch_register_get_name(out));
450                         }
451                         break;
452                 case ia32_AddrModeS:
453                         ia32_emit_am(node);
454                         break;
455                 case ia32_AddrModeD:
456                 default:
457                         assert(0 && "unsupported op type");
458         }
459 }
460
461 void ia32_emit_am_or_dest_register(const ir_node *node,
462                                    int pos) {
463         if(get_ia32_op_type(node) == ia32_Normal) {
464                 ia32_emit_dest_register(node, pos);
465         } else {
466                 assert(get_ia32_op_type(node) == ia32_AddrModeD);
467                 ia32_emit_am(node);
468         }
469 }
470
471 /**
472  * Emits registers and/or address mode of a unary operation.
473  */
474 void ia32_emit_unop(const ir_node *node, int pos) {
475         const ir_node *op;
476
477         switch(get_ia32_op_type(node)) {
478         case ia32_Normal:
479                 op = get_irn_n(node, pos);
480                 if (is_ia32_Immediate(op)) {
481                         emit_ia32_Immediate(op);
482                 } else {
483                         ia32_emit_source_register(node, pos);
484                 }
485                 break;
486         case ia32_AddrModeS:
487         case ia32_AddrModeD:
488                 ia32_emit_am(node);
489                 break;
490         default:
491                 assert(0 && "unsupported op type");
492         }
493 }
494
495 /**
496  * Emits address mode.
497  */
498 void ia32_emit_am(const ir_node *node) {
499         ir_entity *ent       = get_ia32_am_sc(node);
500         int        offs      = get_ia32_am_offs_int(node);
501         ir_node   *base      = get_irn_n(node, 0);
502         int        has_base  = !is_ia32_NoReg_GP(base);
503         ir_node   *index     = get_irn_n(node, 1);
504         int        has_index = !is_ia32_NoReg_GP(index);
505
506         /* just to be sure... */
507         assert(!is_ia32_use_frame(node) || get_ia32_frame_ent(node) != NULL);
508
509         /* emit offset */
510         if (ent != NULL) {
511                 ident *id;
512
513                 set_entity_backend_marked(ent, 1);
514                 id = get_entity_ld_ident(ent);
515                 if (is_ia32_am_sc_sign(node))
516                         be_emit_char('-');
517                 be_emit_ident(id);
518
519                 if(get_entity_owner(ent) == get_tls_type()) {
520                         if (get_entity_visibility(ent) == visibility_external_allocated) {
521                                 be_emit_cstring("@INDNTPOFF");
522                         } else {
523                                 be_emit_cstring("@NTPOFF");
524                         }
525                 }
526         }
527
528         if(offs != 0) {
529                 if(ent != NULL) {
530                         be_emit_irprintf("%+d", offs);
531                 } else {
532                         be_emit_irprintf("%d", offs);
533                 }
534         }
535
536         if (has_base || has_index) {
537                 be_emit_char('(');
538
539                 /* emit base */
540                 if (has_base) {
541                         const arch_register_t *reg = get_in_reg(node, n_ia32_base);
542                         emit_register(reg, NULL);
543                 }
544
545                 /* emit index + scale */
546                 if (has_index) {
547                         const arch_register_t *reg = get_in_reg(node, n_ia32_index);
548                         int scale;
549                         be_emit_char(',');
550                         emit_register(reg, NULL);
551
552                         scale = get_ia32_am_scale(node);
553                         if (scale > 0) {
554                                 be_emit_irprintf(",%d", 1 << get_ia32_am_scale(node));
555                         }
556                 }
557                 be_emit_char(')');
558         }
559
560         /* special case if nothing is set */
561         if(ent == NULL && offs == 0 && !has_base && !has_index) {
562                 be_emit_char('0');
563         }
564 }
565
566 /*************************************************
567  *                 _ _                         _
568  *                (_) |                       | |
569  *   ___ _ __ ___  _| |_    ___ ___  _ __   __| |
570  *  / _ \ '_ ` _ \| | __|  / __/ _ \| '_ \ / _` |
571  * |  __/ | | | | | | |_  | (_| (_) | | | | (_| |
572  *  \___|_| |_| |_|_|\__|  \___\___/|_| |_|\__,_|
573  *
574  *************************************************/
575
576 #undef IA32_DO_EMIT
577 #define IA32_DO_EMIT(irn) ia32_fprintf_format(F, irn, cmd_buf, cmnt_buf)
578
579 /*
580  * coding of conditions
581  */
582 struct cmp2conditon_t {
583         const char *name;
584         int         num;
585 };
586
587 /*
588  * positive conditions for signed compares
589  */
590 static const struct cmp2conditon_t cmp2condition_s[] = {
591         { NULL,              pn_Cmp_False },  /* always false */
592         { "e",               pn_Cmp_Eq },     /* == */
593         { "l",               pn_Cmp_Lt },     /* < */
594         { "le",              pn_Cmp_Le },     /* <= */
595         { "g",               pn_Cmp_Gt },     /* > */
596         { "ge",              pn_Cmp_Ge },     /* >= */
597         { "ne",              pn_Cmp_Lg },     /* != */
598         { NULL,              pn_Cmp_Leg},     /* always true */
599 };
600
601 /*
602  * positive conditions for unsigned compares
603  */
604 static const struct cmp2conditon_t cmp2condition_u[] = {
605         { NULL,              pn_Cmp_False },  /* always false */
606         { "e",               pn_Cmp_Eq },     /* == */
607         { "b",               pn_Cmp_Lt },     /* < */
608         { "be",              pn_Cmp_Le },     /* <= */
609         { "a",               pn_Cmp_Gt },     /* > */
610         { "ae",              pn_Cmp_Ge },     /* >= */
611         { "ne",              pn_Cmp_Lg },     /* != */
612         { NULL,              pn_Cmp_Leg },   /* always true  */
613 };
614
615 enum {
616         ia32_pn_Cmp_unsigned = 0x1000,
617         ia32_pn_Cmp_float    = 0x2000,
618 };
619
620 /**
621  * walks up a tree of copies/perms/spills/reloads to find the original value
622  * that is moved around
623  */
624 static ir_node *find_original_value(ir_node *node)
625 {
626         inc_irg_visited(current_ir_graph);
627         while(1) {
628                 mark_irn_visited(node);
629                 if(be_is_Copy(node)) {
630                         node = be_get_Copy_op(node);
631                 } else if(be_is_CopyKeep(node)) {
632                         node = be_get_CopyKeep_op(node);
633                 } else if(is_Proj(node)) {
634                         ir_node *pred = get_Proj_pred(node);
635                         if(be_is_Perm(pred)) {
636                                 node = get_irn_n(pred, get_Proj_proj(node));
637                         } else if(be_is_MemPerm(pred)) {
638                                 node = get_irn_n(pred, get_Proj_proj(node) + 1);
639                         } else if(is_ia32_Load(pred)) {
640                                 node = get_irn_n(pred, n_ia32_Load_mem);
641                         } else {
642                                 return node;
643                         }
644                 } else if(is_ia32_Store(node)) {
645                         node = get_irn_n(node, n_ia32_Store_val);
646                 } else if(is_Phi(node)) {
647                         int i, arity;
648                         arity = get_irn_arity(node);
649                         for(i = 0; i < arity; ++i) {
650                                 ir_node *in = get_irn_n(node, i);
651                                 if(irn_visited(in))
652                                         continue;
653                                 node = in;
654                                 break;
655                         }
656                         assert(i < arity);
657                 } else {
658                         return node;
659                 }
660         }
661 }
662
663 static int determine_final_pnc(const ir_node *node, int flags_pos,
664                                int pnc)
665 {
666         ir_node           *flags = get_irn_n(node, flags_pos);
667         const ia32_attr_t *flags_attr;
668         flags = skip_Proj(flags);
669
670         if(is_ia32_Sahf(flags)) {
671                 ir_node *cmp = get_irn_n(flags, n_ia32_Sahf_val);
672                 if(!(is_ia32_FucomFnstsw(cmp) || is_ia32_FucompFnstsw(cmp)
673                                 || is_ia32_FucomppFnstsw(cmp) || is_ia32_FtstFnstsw(cmp))) {
674                         cmp = find_original_value(cmp);
675                         assert(is_ia32_FucomFnstsw(cmp) || is_ia32_FucompFnstsw(cmp)
676                                || is_ia32_FucomppFnstsw(cmp) || is_ia32_FtstFnstsw(cmp));
677                 }
678
679                 flags_attr = get_ia32_attr_const(cmp);
680                 if(flags_attr->data.ins_permuted)
681                         pnc = get_mirrored_pnc(pnc);
682                 pnc |= ia32_pn_Cmp_float;
683         } else if(is_ia32_Ucomi(flags) || is_ia32_Fucomi(flags)
684                         || is_ia32_Fucompi(flags)) {
685                 flags_attr = get_ia32_attr_const(flags);
686
687                 if(flags_attr->data.ins_permuted)
688                         pnc = get_mirrored_pnc(pnc);
689                 pnc |= ia32_pn_Cmp_float;
690         } else {
691                 assert(is_ia32_Cmp(flags) || is_ia32_Test(flags)
692                                 || is_ia32_Cmp8Bit(flags) || is_ia32_Test8Bit(flags));
693                 flags_attr = get_ia32_attr_const(flags);
694
695                 if(flags_attr->data.ins_permuted)
696                         pnc = get_mirrored_pnc(pnc);
697                 if(flags_attr->data.cmp_unsigned)
698                         pnc |= ia32_pn_Cmp_unsigned;
699         }
700
701         return pnc;
702 }
703
704 static void ia32_emit_cmp_suffix(int pnc)
705 {
706         const char        *str;
707
708         if((pnc & ia32_pn_Cmp_float) || (pnc & ia32_pn_Cmp_unsigned)) {
709                 pnc = pnc & 7;
710                 assert(cmp2condition_u[pnc].num == pnc);
711                 str = cmp2condition_u[pnc].name;
712         } else {
713                 pnc = pnc & 7;
714                 assert(cmp2condition_s[pnc].num == pnc);
715                 str = cmp2condition_s[pnc].name;
716         }
717
718         be_emit_string(str);
719 }
720
721 void ia32_emit_cmp_suffix_node(const ir_node *node,
722                                int flags_pos)
723 {
724         pn_Cmp pnc = get_ia32_pncode(node);
725
726         pnc = determine_final_pnc(node, flags_pos, pnc);
727         ia32_emit_cmp_suffix(pnc);
728 }
729
730 /**
731  * Returns the target block for a control flow node.
732  */
733 static
734 ir_node *get_cfop_target_block(const ir_node *irn) {
735         return get_irn_link(irn);
736 }
737
738 /**
739  * Emits a block label for the given block.
740  */
741 static
742 void ia32_emit_block_name(const ir_node *block)
743 {
744         if (has_Block_label(block)) {
745                 be_emit_string(be_gas_label_prefix());
746                 be_emit_irprintf("%u", (unsigned)get_Block_label(block));
747         } else {
748                 be_emit_cstring(BLOCK_PREFIX);
749                 be_emit_irprintf("%d", get_irn_node_nr(block));
750         }
751 }
752
753 /**
754  * Emits the target label for a control flow node.
755  */
756 static void ia32_emit_cfop_target(const ir_node *node)
757 {
758         ir_node *block = get_cfop_target_block(node);
759
760         ia32_emit_block_name(block);
761 }
762
763 /** Return the next block in Block schedule */
764 static ir_node *next_blk_sched(const ir_node *block)
765 {
766         return get_irn_link(block);
767 }
768
769 /**
770  * Returns the Proj with projection number proj and NOT mode_M
771  */
772 static ir_node *get_proj(const ir_node *node, long proj) {
773         const ir_edge_t *edge;
774         ir_node         *src;
775
776         assert(get_irn_mode(node) == mode_T && "expected mode_T node");
777
778         foreach_out_edge(node, edge) {
779                 src = get_edge_src_irn(edge);
780
781                 assert(is_Proj(src) && "Proj expected");
782                 if (get_irn_mode(src) == mode_M)
783                         continue;
784
785                 if (get_Proj_proj(src) == proj)
786                         return src;
787         }
788         return NULL;
789 }
790
791 /**
792  * Emits the jump sequence for a conditional jump (cmp + jmp_true + jmp_false)
793  */
794 static void emit_ia32_Jcc(const ir_node *node)
795 {
796         const ir_node *proj_true;
797         const ir_node *proj_false;
798         const ir_node *block;
799         const ir_node *next_block;
800         pn_Cmp         pnc = get_ia32_pncode(node);
801
802         pnc = determine_final_pnc(node, 0, pnc);
803
804         /* get both Projs */
805         proj_true = get_proj(node, pn_ia32_Jcc_true);
806         assert(proj_true && "Jcc without true Proj");
807
808         proj_false = get_proj(node, pn_ia32_Jcc_false);
809         assert(proj_false && "Jcc without false Proj");
810
811         block      = get_nodes_block(node);
812         next_block = next_blk_sched(block);
813
814         if (get_cfop_target_block(proj_true) == next_block) {
815                 /* exchange both proj's so the second one can be omitted */
816                 const ir_node *t = proj_true;
817
818                 proj_true  = proj_false;
819                 proj_false = t;
820                 if(pnc & ia32_pn_Cmp_float) {
821                         pnc = get_negated_pnc(pnc, mode_F);
822                 } else {
823                         pnc = get_negated_pnc(pnc, mode_Iu);
824                 }
825         }
826
827         if (pnc & ia32_pn_Cmp_float) {
828                 /* Some floating point comparisons require a test of the parity flag,
829                  * which indicates that the result is unordered */
830                 switch (pnc & 15) {
831                         case pn_Cmp_Uo:
832                                 be_emit_cstring("\tjp ");
833                                 ia32_emit_cfop_target(proj_true);
834                                 be_emit_finish_line_gas(proj_true);
835                                 break;
836
837                         case pn_Cmp_Leg:
838                                 be_emit_cstring("\tjnp ");
839                                 ia32_emit_cfop_target(proj_true);
840                                 be_emit_finish_line_gas(proj_true);
841                                 break;
842
843                         case pn_Cmp_Eq:
844                         case pn_Cmp_Lt:
845                         case pn_Cmp_Le:
846                                 be_emit_cstring("\tjp ");
847                                 ia32_emit_cfop_target(proj_false);
848                                 be_emit_finish_line_gas(proj_false);
849                                 goto emit_jcc;
850
851                         case pn_Cmp_Ug:
852                         case pn_Cmp_Uge:
853                         case pn_Cmp_Ne:
854                                 be_emit_cstring("\tjp ");
855                                 ia32_emit_cfop_target(proj_true);
856                                 be_emit_finish_line_gas(proj_true);
857                                 goto emit_jcc;
858
859                         default:
860                                 goto emit_jcc;
861                 }
862         } else {
863 emit_jcc:
864                 be_emit_cstring("\tj");
865                 ia32_emit_cmp_suffix(pnc);
866                 be_emit_char(' ');
867                 ia32_emit_cfop_target(proj_true);
868                 be_emit_finish_line_gas(proj_true);
869         }
870
871         /* the second Proj might be a fallthrough */
872         if (get_cfop_target_block(proj_false) != next_block) {
873                 be_emit_cstring("\tjmp ");
874                 ia32_emit_cfop_target(proj_false);
875                 be_emit_finish_line_gas(proj_false);
876         } else {
877                 be_emit_cstring("\t/* fallthrough to ");
878                 ia32_emit_cfop_target(proj_false);
879                 be_emit_cstring(" */");
880                 be_emit_finish_line_gas(proj_false);
881         }
882 }
883
884 static void emit_ia32_CMov(const ir_node *node)
885 {
886         const ia32_attr_t     *attr         = get_ia32_attr_const(node);
887         int                    ins_permuted = attr->data.ins_permuted;
888         const arch_register_t *out          = arch_get_irn_register(arch_env, node);
889         pn_Cmp                 pnc          = get_ia32_pncode(node);
890         const arch_register_t *in_true;
891         const arch_register_t *in_false;
892
893         pnc = determine_final_pnc(node, n_ia32_CMov_eflags, pnc);
894
895         in_true  = arch_get_irn_register(arch_env,
896                                          get_irn_n(node, n_ia32_CMov_val_true));
897         in_false = arch_get_irn_register(arch_env,
898                                          get_irn_n(node, n_ia32_CMov_val_false));
899
900         /* should be same constraint fullfilled? */
901         if(out == in_false) {
902                 /* yes -> nothing to do */
903         } else if(out == in_true) {
904                 const arch_register_t *tmp;
905
906                 assert(get_ia32_op_type(node) == ia32_Normal);
907
908                 ins_permuted = !ins_permuted;
909
910                 tmp      = in_true;
911                 in_true  = in_false;
912                 in_false = tmp;
913         } else {
914                 /* we need a mov */
915                 be_emit_cstring("\tmovl ");
916                 emit_register(in_false, NULL);
917                 be_emit_cstring(", ");
918                 emit_register(out, NULL);
919                 be_emit_finish_line_gas(node);
920         }
921
922         if(ins_permuted) {
923                 if(pnc & ia32_pn_Cmp_float) {
924                         pnc = get_negated_pnc(pnc, mode_F);
925                 } else {
926                         pnc = get_negated_pnc(pnc, mode_Iu);
927                 }
928         }
929
930         /* TODO: handling of Nans isn't correct yet */
931
932         be_emit_cstring("\tcmov");
933         ia32_emit_cmp_suffix(pnc);
934         be_emit_char(' ');
935         if(get_ia32_op_type(node) == ia32_AddrModeS) {
936                 ia32_emit_am(node);
937         } else {
938                 emit_register(in_true, get_ia32_ls_mode(node));
939         }
940         be_emit_cstring(", ");
941         emit_register(out, get_ia32_ls_mode(node));
942         be_emit_finish_line_gas(node);
943 }
944
945 /*********************************************************
946  *                 _ _       _
947  *                (_) |     (_)
948  *   ___ _ __ ___  _| |_     _ _   _ _ __ ___  _ __  ___
949  *  / _ \ '_ ` _ \| | __|   | | | | | '_ ` _ \| '_ \/ __|
950  * |  __/ | | | | | | |_    | | |_| | | | | | | |_) \__ \
951  *  \___|_| |_| |_|_|\__|   | |\__,_|_| |_| |_| .__/|___/
952  *                         _/ |               | |
953  *                        |__/                |_|
954  *********************************************************/
955
956 /* jump table entry (target and corresponding number) */
957 typedef struct _branch_t {
958         ir_node *target;
959         int      value;
960 } branch_t;
961
962 /* jump table for switch generation */
963 typedef struct _jmp_tbl_t {
964         ir_node  *defProj;         /**< default target */
965         long      min_value;       /**< smallest switch case */
966         long      max_value;       /**< largest switch case */
967         long      num_branches;    /**< number of jumps */
968         char     *label;           /**< label of the jump table */
969         branch_t *branches;        /**< jump array */
970 } jmp_tbl_t;
971
972 /**
973  * Compare two variables of type branch_t. Used to sort all switch cases
974  */
975 static
976 int ia32_cmp_branch_t(const void *a, const void *b) {
977         branch_t *b1 = (branch_t *)a;
978         branch_t *b2 = (branch_t *)b;
979
980         if (b1->value <= b2->value)
981                 return -1;
982         else
983                 return 1;
984 }
985
986 /**
987  * Emits code for a SwitchJmp (creates a jump table if
988  * possible otherwise a cmp-jmp cascade). Port from
989  * cggg ia32 backend
990  */
991 static
992 void emit_ia32_SwitchJmp(const ir_node *node) {
993         unsigned long       interval;
994         int                 last_value, i;
995         long                pnc;
996         jmp_tbl_t           tbl;
997         ir_node            *proj;
998         const ir_edge_t    *edge;
999
1000         /* fill the table structure */
1001         tbl.label        = xmalloc(SNPRINTF_BUF_LEN);
1002         tbl.label        = get_unique_label(tbl.label, SNPRINTF_BUF_LEN, ".TBL_");
1003         tbl.defProj      = NULL;
1004         tbl.num_branches = get_irn_n_edges(node);
1005         tbl.branches     = xcalloc(tbl.num_branches, sizeof(tbl.branches[0]));
1006         tbl.min_value    = INT_MAX;
1007         tbl.max_value    = INT_MIN;
1008
1009         i = 0;
1010         /* go over all proj's and collect them */
1011         foreach_out_edge(node, edge) {
1012                 proj = get_edge_src_irn(edge);
1013                 assert(is_Proj(proj) && "Only proj allowed at SwitchJmp");
1014
1015                 pnc = get_Proj_proj(proj);
1016
1017                 /* create branch entry */
1018                 tbl.branches[i].target = proj;
1019                 tbl.branches[i].value  = pnc;
1020
1021                 tbl.min_value = pnc < tbl.min_value ? pnc : tbl.min_value;
1022                 tbl.max_value = pnc > tbl.max_value ? pnc : tbl.max_value;
1023
1024                 /* check for default proj */
1025                 if (pnc == get_ia32_pncode(node)) {
1026                         assert(tbl.defProj == NULL && "found two defProjs at SwitchJmp");
1027                         tbl.defProj = proj;
1028                 }
1029
1030                 i++;
1031         }
1032
1033         /* sort the branches by their number */
1034         qsort(tbl.branches, tbl.num_branches, sizeof(tbl.branches[0]), ia32_cmp_branch_t);
1035
1036         /* two-complement's magic make this work without overflow */
1037         interval = tbl.max_value - tbl.min_value;
1038
1039         /* emit the table */
1040         be_emit_cstring("\tcmpl $");
1041         be_emit_irprintf("%u, ", interval);
1042         ia32_emit_source_register(node, 0);
1043         be_emit_finish_line_gas(node);
1044
1045         be_emit_cstring("\tja ");
1046         ia32_emit_cfop_target(tbl.defProj);
1047         be_emit_finish_line_gas(node);
1048
1049         if (tbl.num_branches > 1) {
1050                 /* create table */
1051                 be_emit_cstring("\tjmp *");
1052                 be_emit_string(tbl.label);
1053                 be_emit_cstring("(,");
1054                 ia32_emit_source_register(node, 0);
1055                 be_emit_cstring(",4)");
1056                 be_emit_finish_line_gas(node);
1057
1058                 be_gas_emit_switch_section(GAS_SECTION_RODATA);
1059                 be_emit_cstring("\t.align 4\n");
1060                 be_emit_write_line();
1061
1062                 be_emit_string(tbl.label);
1063                 be_emit_cstring(":\n");
1064                 be_emit_write_line();
1065
1066                 be_emit_cstring(".long ");
1067                 ia32_emit_cfop_target(tbl.branches[0].target);
1068                 be_emit_finish_line_gas(NULL);
1069
1070                 last_value = tbl.branches[0].value;
1071                 for (i = 1; i < tbl.num_branches; ++i) {
1072                         while (++last_value < tbl.branches[i].value) {
1073                                 be_emit_cstring(".long ");
1074                                 ia32_emit_cfop_target(tbl.defProj);
1075                                 be_emit_finish_line_gas(NULL);
1076                         }
1077                         be_emit_cstring(".long ");
1078                         ia32_emit_cfop_target(tbl.branches[i].target);
1079                         be_emit_finish_line_gas(NULL);
1080                 }
1081                 be_gas_emit_switch_section(GAS_SECTION_TEXT);
1082         } else {
1083                 /* one jump is enough */
1084                 be_emit_cstring("\tjmp ");
1085                 ia32_emit_cfop_target(tbl.branches[0].target);
1086                 be_emit_finish_line_gas(node);
1087         }
1088
1089         if (tbl.label)
1090                 free(tbl.label);
1091         if (tbl.branches)
1092                 free(tbl.branches);
1093 }
1094
1095 /**
1096  * Emits code for a unconditional jump.
1097  */
1098 static void emit_Jmp(const ir_node *node)
1099 {
1100         ir_node *block, *next_block;
1101
1102         /* for now, the code works for scheduled and non-schedules blocks */
1103         block = get_nodes_block(node);
1104
1105         /* we have a block schedule */
1106         next_block = next_blk_sched(block);
1107         if (get_cfop_target_block(node) != next_block) {
1108                 be_emit_cstring("\tjmp ");
1109                 ia32_emit_cfop_target(node);
1110         } else {
1111                 be_emit_cstring("\t/* fallthrough to ");
1112                 ia32_emit_cfop_target(node);
1113                 be_emit_cstring(" */");
1114         }
1115         be_emit_finish_line_gas(node);
1116 }
1117
1118 static void emit_ia32_Immediate(const ir_node *node)
1119 {
1120         const ia32_immediate_attr_t *attr = get_ia32_immediate_attr_const(node);
1121
1122         be_emit_char('$');
1123         if(attr->symconst != NULL) {
1124                 ident *id = get_entity_ld_ident(attr->symconst);
1125
1126                 if(attr->attr.data.am_sc_sign)
1127                         be_emit_char('-');
1128                 be_emit_ident(id);
1129         }
1130         if(attr->symconst == NULL || attr->offset != 0) {
1131                 if(attr->symconst != NULL) {
1132                         be_emit_irprintf("%+d", attr->offset);
1133                 } else {
1134                         be_emit_irprintf("0x%X", attr->offset);
1135                 }
1136         }
1137 }
1138
1139 static const char* emit_asm_operand(const ir_node *node, const char *s)
1140 {
1141         const ia32_attr_t     *ia32_attr = get_ia32_attr_const(node);
1142         const ia32_asm_attr_t *attr      = CONST_CAST_IA32_ATTR(ia32_asm_attr_t,
1143                                                             ia32_attr);
1144         const arch_register_t *reg;
1145         const ia32_asm_reg_t  *asm_regs = attr->register_map;
1146         const ia32_asm_reg_t  *asm_reg;
1147         const char            *reg_name;
1148         char                   c;
1149         char                   modifier = 0;
1150         int                    num      = -1;
1151         int                    p;
1152
1153         assert(*s == '%');
1154         c = *(++s);
1155
1156         /* parse modifiers */
1157         switch(c) {
1158         case 0:
1159                 ir_fprintf(stderr, "Warning: asm text (%+F) ends with %\n", node);
1160                 be_emit_char('%');
1161                 return s + 1;
1162         case '%':
1163                 be_emit_char('%');
1164                 return s + 1;
1165         case 'w':
1166         case 'b':
1167         case 'h':
1168                 modifier = c;
1169                 ++s;
1170                 break;
1171         case '0':
1172         case '1':
1173         case '2':
1174         case '3':
1175         case '4':
1176         case '5':
1177         case '6':
1178         case '7':
1179         case '8':
1180         case '9':
1181                 break;
1182         default:
1183                 ir_fprintf(stderr, "Warning: asm text (%+F) contains unknown modifier "
1184                            "'%c' for asm op\n", node, c);
1185                 ++s;
1186                 break;
1187         }
1188
1189         /* parse number */
1190         sscanf(s, "%d%n", &num, &p);
1191         if(num < 0) {
1192                 ir_fprintf(stderr, "Warning: Couldn't parse assembler operand (%+F)\n",
1193                            node);
1194                 return s;
1195         } else {
1196                 s += p;
1197         }
1198
1199         if(num < 0 || num >= ARR_LEN(asm_regs)) {
1200                 ir_fprintf(stderr, "Error: Custom assembler references invalid "
1201                            "input/output (%+F)\n", node);
1202                 return s;
1203         }
1204         asm_reg = & asm_regs[num];
1205         assert(asm_reg->valid);
1206
1207         /* get register */
1208         if(asm_reg->use_input == 0) {
1209                 reg = get_out_reg(node, asm_reg->inout_pos);
1210         } else {
1211                 ir_node *pred = get_irn_n(node, asm_reg->inout_pos);
1212
1213                 /* might be an immediate value */
1214                 if(is_ia32_Immediate(pred)) {
1215                         emit_ia32_Immediate(pred);
1216                         return s;
1217                 }
1218                 reg = get_in_reg(node, asm_reg->inout_pos);
1219         }
1220         if(reg == NULL) {
1221                 ir_fprintf(stderr, "Warning: no register assigned for %d asm op "
1222                            "(%+F)\n", num, node);
1223                 return s;
1224         }
1225
1226         if(asm_reg->memory) {
1227                 be_emit_char('(');
1228         }
1229
1230         /* emit it */
1231         if(modifier != 0) {
1232                 be_emit_char('%');
1233                 switch(modifier) {
1234                 case 'b':
1235                         reg_name = ia32_get_mapped_reg_name(isa->regs_8bit, reg);
1236                         break;
1237                 case 'h':
1238                         reg_name = ia32_get_mapped_reg_name(isa->regs_8bit_high, reg);
1239                         break;
1240                 case 'w':
1241                         reg_name = ia32_get_mapped_reg_name(isa->regs_16bit, reg);
1242                         break;
1243                 default:
1244                         panic("Invalid asm op modifier");
1245                 }
1246                 be_emit_string(reg_name);
1247         } else {
1248                 emit_register(reg, asm_reg->mode);
1249         }
1250
1251         if(asm_reg->memory) {
1252                 be_emit_char(')');
1253         }
1254
1255         return s;
1256 }
1257
1258 /**
1259  * Emits code for an ASM pseudo op.
1260  */
1261 static void emit_ia32_Asm(const ir_node *node)
1262 {
1263         const void            *gen_attr = get_irn_generic_attr_const(node);
1264         const ia32_asm_attr_t *attr
1265                 = CONST_CAST_IA32_ATTR(ia32_asm_attr_t, gen_attr);
1266         ident                 *asm_text = attr->asm_text;
1267         const char            *s        = get_id_str(asm_text);
1268
1269         be_emit_cstring("# Begin ASM \t");
1270         be_emit_finish_line_gas(node);
1271
1272         if (s[0] != '\t')
1273                 be_emit_char('\t');
1274
1275         while(*s != 0) {
1276                 if(*s == '%') {
1277                         s = emit_asm_operand(node, s);
1278                         continue;
1279                 } else {
1280                         be_emit_char(*s);
1281                 }
1282                 ++s;
1283         }
1284
1285         be_emit_char('\n');
1286         be_emit_write_line();
1287
1288         be_emit_cstring("# End ASM\n");
1289         be_emit_write_line();
1290 }
1291
1292 /**********************************
1293  *   _____                  ____
1294  *  / ____|                |  _ \
1295  * | |     ___  _ __  _   _| |_) |
1296  * | |    / _ \| '_ \| | | |  _ <
1297  * | |___| (_) | |_) | |_| | |_) |
1298  *  \_____\___/| .__/ \__, |____/
1299  *             | |     __/ |
1300  *             |_|    |___/
1301  **********************************/
1302
1303 /**
1304  * Emit movsb/w instructions to make mov count divideable by 4
1305  */
1306 static void emit_CopyB_prolog(int rem) {
1307         be_emit_cstring("\tcld");
1308         be_emit_finish_line_gas(NULL);
1309
1310         switch(rem) {
1311         case 1:
1312                 be_emit_cstring("\tmovsb");
1313                 be_emit_finish_line_gas(NULL);
1314                 break;
1315         case 2:
1316                 be_emit_cstring("\tmovsw");
1317                 be_emit_finish_line_gas(NULL);
1318                 break;
1319         case 3:
1320                 be_emit_cstring("\tmovsb");
1321                 be_emit_finish_line_gas(NULL);
1322                 be_emit_cstring("\tmovsw");
1323                 be_emit_finish_line_gas(NULL);
1324                 break;
1325         }
1326 }
1327
1328 /**
1329  * Emit rep movsd instruction for memcopy.
1330  */
1331 static void emit_ia32_CopyB(const ir_node *node)
1332 {
1333         int rem = get_ia32_pncode(node);
1334
1335         emit_CopyB_prolog(rem);
1336
1337         be_emit_cstring("\trep movsd");
1338         be_emit_finish_line_gas(node);
1339 }
1340
1341 /**
1342  * Emits unrolled memcopy.
1343  */
1344 static void emit_ia32_CopyB_i(const ir_node *node)
1345 {
1346         int size = get_ia32_pncode(node);
1347
1348         emit_CopyB_prolog(size & 0x3);
1349
1350         size >>= 2;
1351         while (size--) {
1352                 be_emit_cstring("\tmovsd");
1353                 be_emit_finish_line_gas(NULL);
1354         }
1355 }
1356
1357
1358
1359 /***************************
1360  *   _____
1361  *  / ____|
1362  * | |     ___  _ ____   __
1363  * | |    / _ \| '_ \ \ / /
1364  * | |___| (_) | | | \ V /
1365  *  \_____\___/|_| |_|\_/
1366  *
1367  ***************************/
1368
1369 /**
1370  * Emit code for conversions (I, FP), (FP, I) and (FP, FP).
1371  */
1372 static void emit_ia32_Conv_with_FP(const ir_node *node)
1373 {
1374         ir_mode            *ls_mode = get_ia32_ls_mode(node);
1375         int                 ls_bits = get_mode_size_bits(ls_mode);
1376
1377         be_emit_cstring("\tcvt");
1378
1379         if(is_ia32_Conv_I2FP(node)) {
1380                 if(ls_bits == 32) {
1381                         be_emit_cstring("si2ss");
1382                 } else {
1383                         be_emit_cstring("si2sd");
1384                 }
1385         } else if(is_ia32_Conv_FP2I(node)) {
1386                 if(ls_bits == 32) {
1387                         be_emit_cstring("ss2si");
1388                 } else {
1389                         be_emit_cstring("sd2si");
1390                 }
1391         } else {
1392                 assert(is_ia32_Conv_FP2FP(node));
1393                 if(ls_bits == 32) {
1394                         be_emit_cstring("sd2ss");
1395                 } else {
1396                         be_emit_cstring("ss2sd");
1397                 }
1398         }
1399         be_emit_char(' ');
1400
1401         switch(get_ia32_op_type(node)) {
1402                 case ia32_Normal:
1403                         ia32_emit_source_register(node, n_ia32_unary_op);
1404                         break;
1405                 case ia32_AddrModeS:
1406                         ia32_emit_am(node);
1407                         break;
1408                 default:
1409                         assert(0 && "unsupported op type for Conv");
1410         }
1411         be_emit_cstring(", ");
1412         ia32_emit_dest_register(node, 0);
1413         be_emit_finish_line_gas(node);
1414 }
1415
1416 static void emit_ia32_Conv_I2FP(const ir_node *node)
1417 {
1418         emit_ia32_Conv_with_FP(node);
1419 }
1420
1421 static void emit_ia32_Conv_FP2I(const ir_node *node)
1422 {
1423         emit_ia32_Conv_with_FP(node);
1424 }
1425
1426 static void emit_ia32_Conv_FP2FP(const ir_node *node)
1427 {
1428         emit_ia32_Conv_with_FP(node);
1429 }
1430
1431 /**
1432  * Emits code for an Int conversion.
1433  */
1434 static void emit_ia32_Conv_I2I(const ir_node *node)
1435 {
1436         const char            *sign_suffix;
1437         ir_mode               *smaller_mode = get_ia32_ls_mode(node);
1438         int                    smaller_bits = get_mode_size_bits(smaller_mode);
1439         int                    signed_mode;
1440         const arch_register_t *in_reg, *out_reg;
1441
1442         assert(!mode_is_float(smaller_mode));
1443         assert(smaller_bits == 8 || smaller_bits == 16 || smaller_bits == 32);
1444
1445         signed_mode = mode_is_signed(smaller_mode);
1446         if(smaller_bits == 32) {
1447                 // this should not happen as it's no convert
1448                 assert(0);
1449                 sign_suffix = "";
1450         } else {
1451                 sign_suffix = signed_mode ? "s" : "z";
1452         }
1453
1454         out_reg = get_out_reg(node, 0);
1455
1456         switch(get_ia32_op_type(node)) {
1457                 case ia32_Normal:
1458                         in_reg  = get_in_reg(node, n_ia32_unary_op);
1459
1460                         if (in_reg  == &ia32_gp_regs[REG_EAX] &&
1461                                 out_reg == &ia32_gp_regs[REG_EAX] &&
1462                                 signed_mode &&
1463                                 smaller_bits == 16)
1464                         {
1465                                 /* argument and result are both in EAX and */
1466                                 /* signedness is ok: -> use the smaller cwtl opcode */
1467                                 be_emit_cstring("\tcwtl");
1468                         } else {
1469                                 be_emit_cstring("\tmov");
1470                                 be_emit_string(sign_suffix);
1471                                 ia32_emit_mode_suffix_mode(smaller_mode);
1472                                 be_emit_cstring("l ");
1473                                 emit_register(in_reg, smaller_mode);
1474                                 be_emit_cstring(", ");
1475                                 emit_register(out_reg, NULL);
1476                         }
1477                         break;
1478                 case ia32_AddrModeS: {
1479                         be_emit_cstring("\tmov");
1480                         be_emit_string(sign_suffix);
1481                         ia32_emit_mode_suffix_mode(smaller_mode);
1482                         be_emit_cstring("l ");
1483                         ia32_emit_am(node);
1484                         be_emit_cstring(", ");
1485                         emit_register(out_reg, NULL);
1486                         break;
1487                 }
1488                 default:
1489                         assert(0 && "unsupported op type for Conv");
1490         }
1491         be_emit_finish_line_gas(node);
1492 }
1493
1494
1495 /*******************************************
1496  *  _                          _
1497  * | |                        | |
1498  * | |__   ___ _ __   ___   __| | ___  ___
1499  * | '_ \ / _ \ '_ \ / _ \ / _` |/ _ \/ __|
1500  * | |_) |  __/ | | | (_) | (_| |  __/\__ \
1501  * |_.__/ \___|_| |_|\___/ \__,_|\___||___/
1502  *
1503  *******************************************/
1504
1505 /**
1506  * Emits a backend call
1507  */
1508 static void emit_be_Call(const ir_node *node)
1509 {
1510         ir_entity *ent = be_Call_get_entity(node);
1511
1512         be_emit_cstring("\tcall ");
1513         if (ent) {
1514                 set_entity_backend_marked(ent, 1);
1515                 be_emit_string(get_entity_ld_name(ent));
1516         } else {
1517                 const arch_register_t *reg = get_in_reg(node, be_pos_Call_ptr);
1518                 be_emit_char('*');
1519                 emit_register(reg, NULL);
1520         }
1521         be_emit_finish_line_gas(node);
1522 }
1523
1524 /**
1525  * Emits code to increase stack pointer.
1526  */
1527 static void emit_be_IncSP(const ir_node *node)
1528 {
1529         int                    offs = be_get_IncSP_offset(node);
1530         const arch_register_t *reg  = arch_get_irn_register(arch_env, node);
1531
1532         if (offs == 0)
1533                 return;
1534
1535         if (offs > 0) {
1536                 be_emit_cstring("\tsubl $");
1537                 be_emit_irprintf("%u, ", offs);
1538                 emit_register(reg, NULL);
1539         } else {
1540                 be_emit_cstring("\taddl $");
1541                 be_emit_irprintf("%u, ", -offs);
1542                 emit_register(reg, NULL);
1543         }
1544         be_emit_finish_line_gas(node);
1545 }
1546
1547 /**
1548  * Emits code for Copy/CopyKeep.
1549  */
1550 static void Copy_emitter(const ir_node *node, const ir_node *op)
1551 {
1552         const arch_register_t *in  = arch_get_irn_register(arch_env, op);
1553         const arch_register_t *out = arch_get_irn_register(arch_env, node);
1554         ir_mode               *mode;
1555
1556         if(in == out) {
1557                 return;
1558         }
1559         if(is_unknown_reg(in))
1560                 return;
1561         /* copies of vf nodes aren't real... */
1562         if(arch_register_get_class(in) == &ia32_reg_classes[CLASS_ia32_vfp])
1563                 return;
1564
1565         mode = get_irn_mode(node);
1566         if (mode == mode_E) {
1567                 be_emit_cstring("\tmovsd ");
1568                 emit_register(in, NULL);
1569                 be_emit_cstring(", ");
1570                 emit_register(out, NULL);
1571         } else {
1572                 be_emit_cstring("\tmovl ");
1573                 emit_register(in, NULL);
1574                 be_emit_cstring(", ");
1575                 emit_register(out, NULL);
1576         }
1577         be_emit_finish_line_gas(node);
1578 }
1579
1580 static void emit_be_Copy(const ir_node *node)
1581 {
1582         Copy_emitter(node, be_get_Copy_op(node));
1583 }
1584
1585 static void emit_be_CopyKeep(const ir_node *node)
1586 {
1587         Copy_emitter(node, be_get_CopyKeep_op(node));
1588 }
1589
1590 /**
1591  * Emits code for exchange.
1592  */
1593 static void emit_be_Perm(const ir_node *node)
1594 {
1595         const arch_register_t *in0, *in1;
1596         const arch_register_class_t *cls0, *cls1;
1597
1598         in0 = arch_get_irn_register(arch_env, get_irn_n(node, 0));
1599         in1 = arch_get_irn_register(arch_env, get_irn_n(node, 1));
1600
1601         cls0 = arch_register_get_class(in0);
1602         cls1 = arch_register_get_class(in1);
1603
1604         assert(cls0 == cls1 && "Register class mismatch at Perm");
1605
1606         if (cls0 == &ia32_reg_classes[CLASS_ia32_gp]) {
1607                 be_emit_cstring("\txchg ");
1608                 emit_register(in1, NULL);
1609                 be_emit_cstring(", ");
1610                 emit_register(in0, NULL);
1611                 be_emit_finish_line_gas(node);
1612         } else if (cls0 == &ia32_reg_classes[CLASS_ia32_xmm]) {
1613                 be_emit_cstring("\txorpd ");
1614                 emit_register(in1, NULL);
1615                 be_emit_cstring(", ");
1616                 emit_register(in0, NULL);
1617                 be_emit_finish_line_gas(NULL);
1618
1619                 be_emit_cstring("\txorpd ");
1620                 emit_register(in0, NULL);
1621                 be_emit_cstring(", ");
1622                 emit_register(in1, NULL);
1623                 be_emit_finish_line_gas(NULL);
1624
1625                 be_emit_cstring("\txorpd ");
1626                 emit_register(in1, NULL);
1627                 be_emit_cstring(", ");
1628                 emit_register(in0, NULL);
1629                 be_emit_finish_line_gas(node);
1630         } else if (cls0 == &ia32_reg_classes[CLASS_ia32_vfp]) {
1631                 /* is a NOP */
1632         } else if (cls0 == &ia32_reg_classes[CLASS_ia32_st]) {
1633                 /* is a NOP */
1634         } else {
1635                 panic("unexpected register class in be_Perm (%+F)\n", node);
1636         }
1637 }
1638
1639 /**
1640  * Emits code for Constant loading.
1641  */
1642 static void emit_ia32_Const(const ir_node *node)
1643 {
1644         be_emit_cstring("\tmovl ");
1645         emit_ia32_Immediate(node);
1646         be_emit_cstring(", ");
1647         ia32_emit_dest_register(node, 0);
1648
1649         be_emit_finish_line_gas(node);
1650 }
1651
1652 /**
1653  * Emits code to load the TLS base
1654  */
1655 static void emit_ia32_LdTls(const ir_node *node)
1656 {
1657         be_emit_cstring("\tmovl %gs:0, ");
1658         ia32_emit_dest_register(node, 0);
1659         be_emit_finish_line_gas(node);
1660 }
1661
1662 /* helper function for emit_ia32_Minus64Bit */
1663 static void emit_mov(const ir_node* node, const arch_register_t *src, const arch_register_t *dst)
1664 {
1665         be_emit_cstring("\tmovl ");
1666         emit_register(src, NULL);
1667         be_emit_cstring(", ");
1668         emit_register(dst, NULL);
1669         be_emit_finish_line_gas(node);
1670 }
1671
1672 /* helper function for emit_ia32_Minus64Bit */
1673 static void emit_neg(const ir_node* node, const arch_register_t *reg)
1674 {
1675         be_emit_cstring("\tnegl ");
1676         emit_register(reg, NULL);
1677         be_emit_finish_line_gas(node);
1678 }
1679
1680 /* helper function for emit_ia32_Minus64Bit */
1681 static void emit_sbb0(const ir_node* node, const arch_register_t *reg)
1682 {
1683         be_emit_cstring("\tsbbl $0, ");
1684         emit_register(reg, NULL);
1685         be_emit_finish_line_gas(node);
1686 }
1687
1688 /* helper function for emit_ia32_Minus64Bit */
1689 static void emit_sbb(const ir_node* node, const arch_register_t *src, const arch_register_t *dst)
1690 {
1691         be_emit_cstring("\tsbbl ");
1692         emit_register(src, NULL);
1693         be_emit_cstring(", ");
1694         emit_register(dst, NULL);
1695         be_emit_finish_line_gas(node);
1696 }
1697
1698 /* helper function for emit_ia32_Minus64Bit */
1699 static void emit_xchg(const ir_node* node, const arch_register_t *src, const arch_register_t *dst)
1700 {
1701         be_emit_cstring("\txchgl ");
1702         emit_register(src, NULL);
1703         be_emit_cstring(", ");
1704         emit_register(dst, NULL);
1705         be_emit_finish_line_gas(node);
1706 }
1707
1708 /* helper function for emit_ia32_Minus64Bit */
1709 static void emit_zero(const ir_node* node, const arch_register_t *reg)
1710 {
1711         be_emit_cstring("\txorl ");
1712         emit_register(reg, NULL);
1713         be_emit_cstring(", ");
1714         emit_register(reg, NULL);
1715         be_emit_finish_line_gas(node);
1716 }
1717
1718 static void emit_ia32_Minus64Bit(const ir_node *node)
1719 {
1720         const arch_register_t *in_lo  = get_in_reg(node, 0);
1721         const arch_register_t *in_hi  = get_in_reg(node, 1);
1722         const arch_register_t *out_lo = get_out_reg(node, 0);
1723         const arch_register_t *out_hi = get_out_reg(node, 1);
1724
1725         if (out_lo == in_lo) {
1726                 if (out_hi != in_hi) {
1727                         /* a -> a, b -> d */
1728                         goto zero_neg;
1729                 } else {
1730                         /* a -> a, b -> b */
1731                         goto normal_neg;
1732                 }
1733         } else if (out_lo == in_hi) {
1734                 if (out_hi == in_lo) {
1735                         /* a -> b, b -> a */
1736                         emit_xchg(node, in_lo, in_hi);
1737                         goto normal_neg;
1738                 } else {
1739                         /* a -> b, b -> d */
1740                         emit_mov(node, in_hi, out_hi);
1741                         emit_mov(node, in_lo, out_lo);
1742                         goto normal_neg;
1743                 }
1744         } else {
1745                 if (out_hi == in_lo) {
1746                         /* a -> c, b -> a */
1747                         emit_mov(node, in_lo, out_lo);
1748                         goto zero_neg;
1749                 } else if (out_hi == in_hi) {
1750                         /* a -> c, b -> b */
1751                         emit_mov(node, in_lo, out_lo);
1752                         goto normal_neg;
1753                 } else {
1754                         /* a -> c, b -> d */
1755                         emit_mov(node, in_lo, out_lo);
1756                         goto zero_neg;
1757                 }
1758         }
1759
1760 normal_neg:
1761         emit_neg( node, out_hi);
1762         emit_neg( node, out_lo);
1763         emit_sbb0(node, out_hi);
1764         return;
1765
1766 zero_neg:
1767         emit_zero(node, out_hi);
1768         emit_neg( node, out_lo);
1769         emit_sbb( node, in_hi, out_hi);
1770 }
1771
1772 static void emit_be_Return(const ir_node *node)
1773 {
1774         unsigned pop;
1775         be_emit_cstring("\tret");
1776
1777         pop = be_Return_get_pop(node);
1778         if(pop > 0) {
1779                 be_emit_irprintf(" $%d", pop);
1780         }
1781         be_emit_finish_line_gas(node);
1782 }
1783
1784 static void emit_Nothing(const ir_node *node)
1785 {
1786         (void) node;
1787 }
1788
1789
1790 /***********************************************************************************
1791  *                  _          __                                             _
1792  *                 (_)        / _|                                           | |
1793  *  _ __ ___   __ _ _ _ __   | |_ _ __ __ _ _ __ ___   _____      _____  _ __| | __
1794  * | '_ ` _ \ / _` | | '_ \  |  _| '__/ _` | '_ ` _ \ / _ \ \ /\ / / _ \| '__| |/ /
1795  * | | | | | | (_| | | | | | | | | | | (_| | | | | | |  __/\ V  V / (_) | |  |   <
1796  * |_| |_| |_|\__,_|_|_| |_| |_| |_|  \__,_|_| |_| |_|\___| \_/\_/ \___/|_|  |_|\_\
1797  *
1798  ***********************************************************************************/
1799
1800 /**
1801  * Enters the emitter functions for handled nodes into the generic
1802  * pointer of an opcode.
1803  */
1804 static
1805 void ia32_register_emitters(void) {
1806
1807 #define IA32_EMIT2(a,b) op_ia32_##a->ops.generic = (op_func)emit_ia32_##b
1808 #define IA32_EMIT(a)    IA32_EMIT2(a,a)
1809 #define EMIT(a)         op_##a->ops.generic = (op_func)emit_##a
1810 #define IGN(a)                  op_##a->ops.generic = (op_func)emit_Nothing
1811 #define BE_EMIT(a)      op_be_##a->ops.generic = (op_func)emit_be_##a
1812 #define BE_IGN(a)               op_be_##a->ops.generic = (op_func)emit_Nothing
1813
1814         /* first clear the generic function pointer for all ops */
1815         clear_irp_opcodes_generic_func();
1816
1817         /* register all emitter functions defined in spec */
1818         ia32_register_spec_emitters();
1819
1820         /* other ia32 emitter functions */
1821         IA32_EMIT(Asm);
1822         IA32_EMIT(CMov);
1823         IA32_EMIT(SwitchJmp);
1824         IA32_EMIT(CopyB);
1825         IA32_EMIT(CopyB_i);
1826         IA32_EMIT(Conv_I2FP);
1827         IA32_EMIT(Conv_FP2I);
1828         IA32_EMIT(Conv_FP2FP);
1829         IA32_EMIT(Conv_I2I);
1830         IA32_EMIT2(Conv_I2I8Bit, Conv_I2I);
1831         IA32_EMIT(Const);
1832         IA32_EMIT(LdTls);
1833         IA32_EMIT(Minus64Bit);
1834         IA32_EMIT(Jcc);
1835
1836         /* benode emitter */
1837         BE_EMIT(Call);
1838         BE_EMIT(IncSP);
1839         BE_EMIT(Copy);
1840         BE_EMIT(CopyKeep);
1841         BE_EMIT(Perm);
1842         BE_EMIT(Return);
1843
1844         BE_IGN(RegParams);
1845         BE_IGN(Barrier);
1846         BE_IGN(Keep);
1847
1848         /* firm emitter */
1849         EMIT(Jmp);
1850         IGN(Proj);
1851         IGN(Phi);
1852         IGN(Start);
1853
1854 #undef BE_EMIT
1855 #undef EMIT
1856 #undef IGN
1857 #undef IA32_EMIT2
1858 #undef IA32_EMIT
1859 }
1860
1861 static const char *last_name = NULL;
1862 static unsigned last_line = -1;
1863 static unsigned num = -1;
1864
1865 /**
1866  * Emit the debug support for node node.
1867  */
1868 static void ia32_emit_dbg(const ir_node *node)
1869 {
1870         dbg_info *db = get_irn_dbg_info(node);
1871         unsigned lineno;
1872         const char *fname = be_retrieve_dbg_info(db, &lineno);
1873
1874         if (! cg->birg->main_env->options->stabs_debug_support)
1875                 return;
1876
1877         if (fname) {
1878                 if (last_name != fname) {
1879                         last_line = -1;
1880                         be_dbg_include_begin(cg->birg->main_env->db_handle, fname);
1881                         last_name = fname;
1882                 }
1883                 if (last_line != lineno) {
1884                         char name[64];
1885
1886                         snprintf(name, sizeof(name), ".LM%u", ++num);
1887                         last_line = lineno;
1888                         be_dbg_line(cg->birg->main_env->db_handle, lineno, name);
1889                         be_emit_string(name);
1890                         be_emit_cstring(":\n");
1891                         be_emit_write_line();
1892                 }
1893         }
1894 }
1895
1896 typedef void (*emit_func_ptr) (const ir_node *);
1897
1898 /**
1899  * Emits code for a node.
1900  */
1901 static void ia32_emit_node(const ir_node *node)
1902 {
1903         ir_op *op = get_irn_op(node);
1904
1905         DBG((dbg, LEVEL_1, "emitting code for %+F\n", node));
1906
1907         if (op->ops.generic) {
1908                 emit_func_ptr func = (emit_func_ptr) op->ops.generic;
1909                 ia32_emit_dbg(node);
1910                 (*func) (node);
1911         } else {
1912                 emit_Nothing(node);
1913                 ir_fprintf(stderr, "Error: No emit handler for node %+F (%+G, graph %+F)\n", node, node, current_ir_graph);
1914                 abort();
1915         }
1916 }
1917
1918 /**
1919  * Emits gas alignment directives
1920  */
1921 static void ia32_emit_alignment(unsigned align, unsigned skip)
1922 {
1923         be_emit_cstring("\t.p2align ");
1924         be_emit_irprintf("%u,,%u\n", align, skip);
1925         be_emit_write_line();
1926 }
1927
1928 /**
1929  * Emits gas alignment directives for Functions depended on cpu architecture.
1930  */
1931 static void ia32_emit_align_func(cpu_support cpu)
1932 {
1933         unsigned align;
1934         unsigned maximum_skip;
1935
1936         switch (cpu) {
1937                 case arch_i386:
1938                         align = 2;
1939                         break;
1940                 case arch_i486:
1941                         align = 4;
1942                         break;
1943                 case arch_k6:
1944                         align = 5;
1945                         break;
1946                 default:
1947                         align = 4;
1948         }
1949         maximum_skip = (1 << align) - 1;
1950         ia32_emit_alignment(align, maximum_skip);
1951 }
1952
1953 /**
1954  * Emits gas alignment directives for Labels depended on cpu architecture.
1955  */
1956 static void ia32_emit_align_label(cpu_support cpu)
1957 {
1958         unsigned align; unsigned maximum_skip;
1959
1960         switch (cpu) {
1961                 case arch_i386:
1962                         align = 2;
1963                         break;
1964                 case arch_i486:
1965                         align = 4;
1966                         break;
1967                 case arch_k6:
1968                         align = 5;
1969                         break;
1970                 default:
1971                         align = 4;
1972         }
1973         maximum_skip = (1 << align) - 1;
1974         ia32_emit_alignment(align, maximum_skip);
1975 }
1976
1977 /**
1978  * Test wether a block should be aligned.
1979  * For cpus in the P4/Athlon class it is usefull to align jump labels to
1980  * 16 bytes. However we should only do that if the alignment nops before the
1981  * label aren't executed more often than we have jumps to the label.
1982  */
1983 static int should_align_block(ir_node *block, ir_node *prev)
1984 {
1985         static const double DELTA = .0001;
1986         ir_exec_freq *exec_freq   = cg->birg->exec_freq;
1987         double        block_freq;
1988         double        prev_freq = 0;  /**< execfreq of the fallthrough block */
1989         double        jmp_freq  = 0;  /**< execfreq of all non-fallthrough blocks */
1990         cpu_support   cpu       = isa->opt_arch;
1991         int           i, n_cfgpreds;
1992
1993         if(exec_freq == NULL)
1994                 return 0;
1995         if(cpu == arch_i386 || cpu == arch_i486)
1996                 return 0;
1997
1998         block_freq = get_block_execfreq(exec_freq, block);
1999         if(block_freq < DELTA)
2000                 return 0;
2001
2002         n_cfgpreds = get_Block_n_cfgpreds(block);
2003         for(i = 0; i < n_cfgpreds; ++i) {
2004                 ir_node *pred      = get_Block_cfgpred_block(block, i);
2005                 double   pred_freq = get_block_execfreq(exec_freq, pred);
2006
2007                 if(pred == prev) {
2008                         prev_freq += pred_freq;
2009                 } else {
2010                         jmp_freq  += pred_freq;
2011                 }
2012         }
2013
2014         if(prev_freq < DELTA && !(jmp_freq < DELTA))
2015                 return 1;
2016
2017         jmp_freq /= prev_freq;
2018
2019         switch (cpu) {
2020                 case arch_athlon:
2021                 case arch_athlon_64:
2022                 case arch_k6:
2023                         return jmp_freq > 3;
2024                 default:
2025                         return jmp_freq > 2;
2026         }
2027 }
2028
2029 static void ia32_emit_block_header(ir_node *block, ir_node *prev)
2030 {
2031         int           n_cfgpreds;
2032         int           need_label;
2033         int           i, arity;
2034         ir_exec_freq  *exec_freq = cg->birg->exec_freq;
2035
2036         n_cfgpreds = get_Block_n_cfgpreds(block);
2037         need_label = (n_cfgpreds != 0);
2038
2039         if (should_align_block(block, prev)) {
2040                 assert(need_label);
2041                 ia32_emit_align_label(isa->opt_arch);
2042         }
2043
2044         if(need_label) {
2045                 ia32_emit_block_name(block);
2046                 be_emit_char(':');
2047
2048                 be_emit_pad_comment();
2049                 be_emit_cstring("   /* preds:");
2050
2051                 /* emit list of pred blocks in comment */
2052                 arity = get_irn_arity(block);
2053                 for (i = 0; i < arity; ++i) {
2054                         ir_node *predblock = get_Block_cfgpred_block(block, i);
2055                         be_emit_irprintf(" %d", get_irn_node_nr(predblock));
2056                 }
2057         } else {
2058                 be_emit_cstring("\t/* ");
2059                 ia32_emit_block_name(block);
2060                 be_emit_cstring(": ");
2061         }
2062         if (exec_freq != NULL) {
2063                 be_emit_irprintf(" freq: %f",
2064                                  get_block_execfreq(exec_freq, block));
2065         }
2066         be_emit_cstring(" */\n");
2067         be_emit_write_line();
2068 }
2069
2070 /**
2071  * Walks over the nodes in a block connected by scheduling edges
2072  * and emits code for each node.
2073  */
2074 static void ia32_gen_block(ir_node *block, ir_node *last_block)
2075 {
2076         const ir_node *node;
2077
2078         ia32_emit_block_header(block, last_block);
2079
2080         /* emit the contents of the block */
2081         ia32_emit_dbg(block);
2082         sched_foreach(block, node) {
2083                 ia32_emit_node(node);
2084         }
2085 }
2086
2087 /**
2088  * Emits code for function start.
2089  */
2090 static void ia32_emit_func_prolog(ir_graph *irg)
2091 {
2092         ir_entity  *irg_ent  = get_irg_entity(irg);
2093         const char *irg_name = get_entity_ld_name(irg_ent);
2094         cpu_support cpu      = isa->opt_arch;
2095         const be_irg_t *birg = cg->birg;
2096
2097         be_emit_write_line();
2098         be_gas_emit_switch_section(GAS_SECTION_TEXT);
2099         be_dbg_method_begin(birg->main_env->db_handle, irg_ent, be_abi_get_stack_layout(birg->abi));
2100         ia32_emit_align_func(cpu);
2101         if (get_entity_visibility(irg_ent) == visibility_external_visible) {
2102                 be_emit_cstring(".global ");
2103                 be_emit_string(irg_name);
2104                 be_emit_char('\n');
2105                 be_emit_write_line();
2106         }
2107         ia32_emit_function_object(irg_name);
2108         be_emit_string(irg_name);
2109         be_emit_cstring(":\n");
2110         be_emit_write_line();
2111 }
2112
2113 /**
2114  * Emits code for function end
2115  */
2116 static void ia32_emit_func_epilog(ir_graph *irg)
2117 {
2118         const char     *irg_name = get_entity_ld_name(get_irg_entity(irg));
2119         const be_irg_t *birg     = cg->birg;
2120
2121         ia32_emit_function_size(irg_name);
2122         be_dbg_method_end(birg->main_env->db_handle);
2123         be_emit_char('\n');
2124         be_emit_write_line();
2125 }
2126
2127 /**
2128  * Block-walker:
2129  * Sets labels for control flow nodes (jump target)
2130  */
2131 static void ia32_gen_labels(ir_node *block, void *data)
2132 {
2133         ir_node *pred;
2134         int n = get_Block_n_cfgpreds(block);
2135         (void) data;
2136
2137         for (n--; n >= 0; n--) {
2138                 pred = get_Block_cfgpred(block, n);
2139                 set_irn_link(pred, block);
2140         }
2141 }
2142
2143 /**
2144  * Emit an exception label if the current instruction can fail.
2145  */
2146 void ia32_emit_exc_label(const ir_node *node)
2147 {
2148         if (get_ia32_exc_label(node)) {
2149                 be_emit_irprintf(".EXL%u\n", 0);
2150                 be_emit_write_line();
2151         }
2152 }
2153
2154 /**
2155  * Main driver. Emits the code for one routine.
2156  */
2157 void ia32_gen_routine(ia32_code_gen_t *ia32_cg, ir_graph *irg)
2158 {
2159         ir_node *block;
2160         ir_node *last_block = NULL;
2161         int i, n;
2162
2163         cg       = ia32_cg;
2164         isa      = (const ia32_isa_t*) cg->arch_env->isa;
2165         arch_env = cg->arch_env;
2166
2167         ia32_register_emitters();
2168
2169         ia32_emit_func_prolog(irg);
2170         irg_block_walk_graph(irg, ia32_gen_labels, NULL, NULL);
2171
2172         n = ARR_LEN(cg->blk_sched);
2173         for (i = 0; i < n;) {
2174                 ir_node *next_bl;
2175
2176                 block   = cg->blk_sched[i];
2177                 ++i;
2178                 next_bl = i < n ? cg->blk_sched[i] : NULL;
2179
2180                 /* set here the link. the emitter expects to find the next block here */
2181                 set_irn_link(block, next_bl);
2182                 ia32_gen_block(block, last_block);
2183                 last_block = block;
2184         }
2185
2186         ia32_emit_func_epilog(irg);
2187 }
2188
2189 void ia32_init_emitter(void)
2190 {
2191         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.emitter");
2192 }