Add some Processor specific instruction selections
[libfirm] / ir / be / ia32 / bearch_ia32_t.h
1 #ifndef _BEARCH_IA32_T_H_
2 #define _BEARCH_IA32_T_H_
3
4 #include "firm_config.h"
5
6 #include "pmap.h"
7 #include "debug.h"
8 #include "bearch_ia32.h"
9 #include "ia32_nodes_attr.h"
10 #include "set.h"
11 #include "../be.h"
12
13 #ifdef NDEBUG
14 #define SET_IA32_ORIG_NODE(n, o)
15 #else
16 #define SET_IA32_ORIG_NODE(n, o) set_ia32_orig_node(n, o);
17 #endif /* NDEBUG */
18
19 /* some typedefs */
20
21 /**
22  * Bitmask for the backend optimization settings.
23  */
24 typedef enum _ia32_optimize_t {
25         IA32_OPT_INCDEC    = 1,   /**< optimize add/sub 1/-1 to inc/dec */
26         IA32_OPT_DOAM      = 2,   /**< do address mode optimizations */
27         IA32_OPT_PLACECNST = 4,   /**< place constants in the blocks where they are used */
28         IA32_OPT_IMMOPS    = 8,   /**< create operations with immediate operands */
29         IA32_OPT_EXTBB     = 16,  /**< do extended basic block scheduling */
30 } ia32_optimize_t;
31
32 /**
33  * Architectures. Clustered for easier macro implementation,
34  * do not change.
35  */
36 typedef enum cpu_support {
37         arch_i386,          /**< i386 */
38         arch_i486,          /**< i486 */
39         arch_pentium,       /**< Pentium */
40         arch_pentium_pro,   /**< Pentium Pro */
41         arch_pentium_mmx,   /**< Pentium MMX */
42         arch_pentium_2,     /**< Pentium II */
43         arch_pentium_3,     /**< Pentium III */
44         arch_pentium_4,     /**< Pentium IV */
45         arch_pentium_m,     /**< Pentium M */
46         arch_core,          /**< Core */
47         arch_k6,            /**< K6 */
48         arch_athlon,        /**< Athlon */
49         arch_athlon_64,     /**< Athlon64 */
50         arch_opteron,       /**< Opteron */
51 } cpu_support;
52
53 /** checks for l <= x <= h */
54 #define _IN_RANGE(x, l, h)      ((unsigned)((x) - (l)) <= (unsigned)((h) - (l)))
55
56 /** returns true if it's Intel architecture */
57 #define ARCH_INTEL(x)           _IN_RANGE((x), arch_i386, arch_core)
58
59 /** returns true if it's AMD architecture */
60 #define ARCH_AMD(x)                     _IN_RANGE((x), arch_k6, arch_opteron)
61
62 /** floating point support */
63 typedef enum fp_support {
64         fp_none,  /**< no floating point instructions are used */
65         fp_x87,   /**< use x87 instructions */
66         fp_sse2   /**< use SSE2 instructions */
67 } fp_support;
68
69 /** Sets the used flag to the current floating point architecture. */
70 #define FP_USED(cg)  ((cg)->used_fp = (cg)->fp_kind)
71
72 /** Returns non-zero if the current floating point architecture is SSE2. */
73 #define USE_SSE2(cg) ((cg)->fp_kind == fp_sse2)
74
75 /** Returns non-zero if the current floating point architecture is x87. */
76 #define USE_x87(cg)  ((cg)->fp_kind == fp_x87)
77
78 typedef struct _ia32_isa_t ia32_isa_t;
79
80 /**
81  * IA32 code generator
82  */
83 typedef struct _ia32_code_gen_t {
84         const arch_code_generator_if_t *impl;          /**< implementation */
85         ir_graph                       *irg;           /**< current irg */
86         const arch_env_t               *arch_env;      /**< the arch env */
87         set                            *reg_set;       /**< set to memorize registers for non-ia32 nodes (e.g. phi nodes) */
88         ia32_isa_t                     *isa;           /**< for fast access to the isa object */
89         const be_irg_t                 *birg;          /**< The be-irg (contains additional information about the irg) */
90         ir_node                        **blk_sched;    /**< an array containing the scheduled blocks */
91         ia32_optimize_t                 opt;           /**< contains optimization information */
92         entity                         *fp_to_gp;      /**< allocated entity for fp to gp conversion */
93         entity                         *gp_to_fp;      /**< allocated entity for gp to fp conversion */
94         int                             arch;          /**< instruction architecture */
95         int                             opt_arch;      /**< optimize for architecture */
96         int                             fp_kind;       /**< floating point kind */
97         char                            used_fp;       /**< which floating point unit used in this graph */
98         DEBUG_ONLY(firm_dbg_module_t   *mod;)          /**< debugging module */
99 } ia32_code_gen_t;
100
101 /**
102  * IA32 ISA object
103  */
104 struct _ia32_isa_t {
105   arch_isa_t            arch_isa;       /**< must be derived from arch_isa_t */
106         pmap                  *regs_16bit;    /**< Contains the 16bits names of the gp registers */
107         pmap                  *regs_8bit;     /**< Contains the 8bits names of the gp registers */
108         pmap                  *types;         /**< A map of modes to primitive types */
109         pmap                  *tv_ent;        /**< A map of entities that store const tarvals */
110         ia32_optimize_t        opt;           /**< contains optimization information */
111         int                    arch;          /**< instruction architecture */
112         int                    opt_arch;      /**< optimize for architecture */
113         int                    fp_kind;       /**< floating point kind */
114         ia32_code_gen_t       *cg;            /**< the current code generator */
115         FILE                  *out;           /**< output file */
116 #ifndef NDEBUG
117         struct obstack        *name_obst;     /**< holds the original node names (for debugging) */
118         unsigned long          name_obst_size;
119 #endif /* NDEBUG */
120 };
121
122 typedef struct _ia32_irn_ops_t {
123         const arch_irn_ops_if_t *impl;
124         ia32_code_gen_t         *cg;
125 } ia32_irn_ops_t;
126
127 /* this is a struct to minimize the number of parameters
128    for transformation walker */
129 typedef struct _ia32_transform_env_t {
130         dbg_info          *dbg;        /**< The node debug info */
131         ir_graph          *irg;        /**< The irg, the node should be created in */
132         ir_node           *block;      /**< The block, the node should belong to */
133         ir_node           *irn;        /**< The irn, to be transformed */
134         ir_mode           *mode;       /**< The mode of the irn */
135         ia32_code_gen_t   *cg;         /**< The code generator */
136         DEBUG_ONLY(firm_dbg_module_t *mod;) /**< The firm debugger */
137 } ia32_transform_env_t;
138
139 /**
140  * Creates the unique per irg GP NoReg node.
141  */
142 ir_node *ia32_new_NoReg_gp(ia32_code_gen_t *cg);
143
144 /**
145  * Creates the unique per irg FP NoReg node.
146  */
147 ir_node *ia32_new_NoReg_fp(ia32_code_gen_t *cg);
148
149 #endif /* _BEARCH_IA32_T_H_ */