use a 'low-tech' solution for emitting 8- and 16-bit register names. This also fixes...
[libfirm] / ir / be / ia32 / bearch_ia32_t.h
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This is the main ia32 firm backend driver.
23  * @author      Christian Wuerdig
24  * @version     $Id$
25  */
26 #ifndef FIRM_BE_IA32_BEARCH_IA32_T_H
27 #define FIRM_BE_IA32_BEARCH_IA32_T_H
28
29 #include "config.h"
30 #include "pmap.h"
31 #include "debug.h"
32 #include "ia32_nodes_attr.h"
33 #include "set.h"
34 #include "pdeq.h"
35
36 #include "be.h"
37 #include "../bemachine.h"
38 #include "../beemitter.h"
39 #include "gen_ia32_regalloc_if.h"
40
41 #ifdef NDEBUG
42 #define SET_IA32_ORIG_NODE(n, o)
43 #else  /* ! NDEBUG */
44 #define SET_IA32_ORIG_NODE(n, o) set_ia32_orig_node(n, o)
45 #endif /* NDEBUG */
46
47 typedef struct ia32_isa_t            ia32_isa_t;
48 typedef struct ia32_irn_ops_t        ia32_irn_ops_t;
49 typedef struct ia32_intrinsic_env_t  ia32_intrinsic_env_t;
50
51 typedef struct ia32_irg_data_t {
52         ir_node  **blk_sched;    /**< an array containing the scheduled blocks */
53         unsigned do_x87_sim:1;   /**< set to 1 if x87 simulation should be enforced */
54         unsigned dump:1;         /**< set to 1 if graphs should be dumped */
55         ir_node  *noreg_gp;       /**< unique NoReg_GP node */
56         ir_node  *noreg_vfp;      /**< unique NoReg_VFP node */
57         ir_node  *noreg_xmm;      /**< unique NoReg_XMM node */
58
59         ir_node  *fpu_trunc_mode; /**< truncate fpu mode */
60         ir_node  *get_eip;        /**< get eip node */
61 } ia32_irg_data_t;
62
63 /**
64  * IA32 ISA object
65  */
66 struct ia32_isa_t {
67         arch_env_t             base;            /**< must be derived from arch_env_t */
68         pmap                  *types;           /**< A map of modes to primitivetypes */
69         pmap                  *tv_ent;          /**< A map of entities that store const tarvals */
70         const be_machine_t    *cpu;             /**< the abstract machine */
71 };
72
73 /**
74  * A helper type collecting needed info for IA32 intrinsic lowering.
75  */
76 struct ia32_intrinsic_env_t {
77         ia32_isa_t *isa;     /**< the isa object */
78         ir_graph   *irg;     /**< the irg, these entities belong to */
79         ir_entity  *divdi3;  /**< entity for __divdi3 library call */
80         ir_entity  *moddi3;  /**< entity for __moddi3 library call */
81         ir_entity  *udivdi3; /**< entity for __udivdi3 library call */
82         ir_entity  *umoddi3; /**< entity for __umoddi3 library call */
83 };
84
85 typedef enum transformer_t {
86         TRANSFORMER_DEFAULT,
87 #ifdef FIRM_GRGEN_BE
88         TRANSFORMER_PBQP,
89         TRANSFORMER_RAND
90 #endif
91 } transformer_t;
92
93 #ifdef FIRM_GRGEN_BE
94 /** The selected transformer. */
95 extern transformer_t be_transformer;
96
97 #else
98 #define be_transformer TRANSFORMER_DEFAULT
99 #endif
100
101 /** The mode for the floating point control word. */
102 extern ir_mode *ia32_mode_fpcw;
103
104 static inline ia32_irg_data_t *ia32_get_irg_data(const ir_graph *irg)
105 {
106         return (ia32_irg_data_t*) be_birg_from_irg(irg)->isa_link;
107 }
108
109 /**
110  * Returns the unique per irg GP NoReg node.
111  */
112 ir_node *ia32_new_NoReg_gp(ir_graph *irg);
113 ir_node *ia32_new_NoReg_xmm(ir_graph *irg);
114 ir_node *ia32_new_NoReg_vfp(ir_graph *irg);
115
116 /**
117  * Returns the unique per irg FPU truncation mode node.
118  */
119 ir_node *ia32_new_Fpu_truncate(ir_graph *irg);
120
121 /**
122  * Split instruction with source AM into Load and separate instruction.
123  * @return result of the Load
124  */
125 ir_node *ia32_turn_back_am(ir_node *node);
126
127 /**
128  * Maps all intrinsic calls that the backend support
129  * and map all instructions the backend did not support
130  * to runtime calls.
131  */
132 void ia32_handle_intrinsics(void);
133
134 /**
135  * Ia32 implementation.
136  *
137  * @param method   the method type of the emulation function entity
138  * @param op       the emulated ir_op
139  * @param imode    the input mode of the emulated opcode
140  * @param omode    the output mode of the emulated opcode
141  * @param context  the context parameter
142  */
143 ir_entity *ia32_create_intrinsic_fkt(ir_type *method, const ir_op *op,
144                                      const ir_mode *imode, const ir_mode *omode,
145                                      void *context);
146
147 /**
148  * Return the stack entity that contains the return address.
149  */
150 ir_entity *ia32_get_return_address_entity(void);
151
152 /**
153  * Return the stack entity that contains the frame address.
154  */
155 ir_entity *ia32_get_frame_address_entity(void);
156
157 #endif