Removed the callee/caller saved flag from register specification.
[libfirm] / ir / be / ia32 / bearch_ia32.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This is the main ia32 firm backend driver.
23  * @author      Christian Wuerdig
24  * @version     $Id$
25  */
26 #include "config.h"
27
28 #include "lc_opts.h"
29 #include "lc_opts_enum.h"
30
31 #include <math.h>
32
33 #include "irarch.h"
34 #include "irgwalk.h"
35 #include "irprog.h"
36 #include "irprintf.h"
37 #include "iredges_t.h"
38 #include "ircons.h"
39 #include "irflag.h"
40 #include "irgmod.h"
41 #include "irgopt.h"
42 #include "irbitset.h"
43 #include "irgopt.h"
44 #include "irdump.h"
45 #include "pdeq.h"
46 #include "pset.h"
47 #include "debug.h"
48 #include "error.h"
49 #include "xmalloc.h"
50 #include "irtools.h"
51 #include "iroptimize.h"
52 #include "instrument.h"
53 #include "iropt_t.h"
54 #include "lower_dw.h"
55
56 #include "../beabi.h"
57 #include "../beirg.h"
58 #include "../benode.h"
59 #include "../belower.h"
60 #include "../besched.h"
61 #include "be.h"
62 #include "../be_t.h"
63 #include "../beirgmod.h"
64 #include "../be_dbgout.h"
65 #include "../beblocksched.h"
66 #include "../bemachine.h"
67 #include "../bespillslots.h"
68 #include "../bemodule.h"
69 #include "../begnuas.h"
70 #include "../bestate.h"
71 #include "../beflags.h"
72 #include "../betranshlp.h"
73 #include "../belistsched.h"
74 #include "../beabihelper.h"
75
76 #include "bearch_ia32_t.h"
77
78 #include "ia32_new_nodes.h"
79 #include "gen_ia32_regalloc_if.h"
80 #include "gen_ia32_machine.h"
81 #include "ia32_common_transform.h"
82 #include "ia32_transform.h"
83 #include "ia32_emitter.h"
84 #include "ia32_optimize.h"
85 #include "ia32_x87.h"
86 #include "ia32_dbg_stat.h"
87 #include "ia32_finish.h"
88 #include "ia32_fpu.h"
89 #include "ia32_architecture.h"
90
91 #ifdef FIRM_GRGEN_BE
92 #include "ia32_pbqp_transform.h"
93
94 transformer_t be_transformer = TRANSFORMER_DEFAULT;
95 #endif
96
97 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
98
99 ir_mode         *ia32_mode_fpcw       = NULL;
100
101 /** The current omit-fp state */
102 static ir_type *omit_fp_between_type   = NULL;
103 static ir_type *between_type           = NULL;
104 static ir_entity *old_bp_ent           = NULL;
105 static ir_entity *ret_addr_ent         = NULL;
106 static ir_entity *omit_fp_ret_addr_ent = NULL;
107
108 /**
109  * The environment for the intrinsic mapping.
110  */
111 static ia32_intrinsic_env_t intrinsic_env = {
112         NULL,    /* the isa */
113         NULL,    /* the irg, these entities belong to */
114         NULL,    /* entity for __divdi3 library call */
115         NULL,    /* entity for __moddi3 library call */
116         NULL,    /* entity for __udivdi3 library call */
117         NULL,    /* entity for __umoddi3 library call */
118 };
119
120
121 typedef ir_node *(*create_const_node_func) (dbg_info *dbg, ir_node *block);
122
123 /**
124  * Used to create per-graph unique pseudo nodes.
125  */
126 static inline ir_node *create_const(ir_graph *irg, ir_node **place,
127                                     create_const_node_func func,
128                                     const arch_register_t* reg)
129 {
130         ir_node *block, *res;
131
132         if (*place != NULL)
133                 return *place;
134
135         block = get_irg_start_block(irg);
136         res = func(NULL, block);
137         arch_set_irn_register(res, reg);
138         *place = res;
139
140         return res;
141 }
142
143 /* Creates the unique per irg GP NoReg node. */
144 ir_node *ia32_new_NoReg_gp(ir_graph *irg)
145 {
146         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
147         return create_const(irg, &irg_data->noreg_gp, new_bd_ia32_NoReg_GP,
148                             &ia32_registers[REG_GP_NOREG]);
149 }
150
151 ir_node *ia32_new_NoReg_vfp(ir_graph *irg)
152 {
153         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
154         return create_const(irg, &irg_data->noreg_vfp, new_bd_ia32_NoReg_VFP,
155                             &ia32_registers[REG_VFP_NOREG]);
156 }
157
158 ir_node *ia32_new_NoReg_xmm(ir_graph *irg)
159 {
160         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
161         return create_const(irg, &irg_data->noreg_xmm, new_bd_ia32_NoReg_XMM,
162                             &ia32_registers[REG_XMM_NOREG]);
163 }
164
165 ir_node *ia32_new_Fpu_truncate(ir_graph *irg)
166 {
167         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
168         return create_const(irg, &irg_data->fpu_trunc_mode, new_bd_ia32_ChangeCW,
169                         &ia32_registers[REG_FPCW]);
170 }
171
172
173 /**
174  * Returns the admissible noreg register node for input register pos of node irn.
175  */
176 static ir_node *ia32_get_admissible_noreg(ir_node *irn, int pos)
177 {
178         ir_graph                  *irg = get_irn_irg(irn);
179         const arch_register_req_t *req = arch_get_register_req(irn, pos);
180
181         assert(req != NULL && "Missing register requirements");
182         if (req->cls == &ia32_reg_classes[CLASS_ia32_gp])
183                 return ia32_new_NoReg_gp(irg);
184
185         if (ia32_cg_config.use_sse2) {
186                 return ia32_new_NoReg_xmm(irg);
187         } else {
188                 return ia32_new_NoReg_vfp(irg);
189         }
190 }
191
192 static arch_irn_class_t ia32_classify(const ir_node *irn)
193 {
194         arch_irn_class_t classification = arch_irn_class_none;
195
196         assert(is_ia32_irn(irn));
197
198         if (is_ia32_is_reload(irn))
199                 classification |= arch_irn_class_reload;
200
201         if (is_ia32_is_spill(irn))
202                 classification |= arch_irn_class_spill;
203
204         if (is_ia32_is_remat(irn))
205                 classification |= arch_irn_class_remat;
206
207         return classification;
208 }
209
210 /**
211  * The IA32 ABI callback object.
212  */
213 typedef struct {
214         be_abi_call_flags_bits_t flags;  /**< The call flags. */
215         ir_graph *irg;                   /**< The associated graph. */
216 } ia32_abi_env_t;
217
218 static ir_entity *ia32_get_frame_entity(const ir_node *irn)
219 {
220         return is_ia32_irn(irn) ? get_ia32_frame_ent(irn) : NULL;
221 }
222
223 static void ia32_set_frame_entity(ir_node *node, ir_entity *entity)
224 {
225         if (is_be_node(node))
226                 be_node_set_frame_entity(node, entity);
227         else
228                 set_ia32_frame_ent(node, entity);
229 }
230
231 static void ia32_set_frame_offset(ir_node *irn, int bias)
232 {
233         if (get_ia32_frame_ent(irn) == NULL)
234                 return;
235
236         if (is_ia32_Pop(irn) || is_ia32_PopMem(irn)) {
237                 ir_graph          *irg     = get_irn_irg(irn);
238                 be_stack_layout_t *layout  = be_get_irg_stack_layout(irg);
239                 if (layout->sp_relative) {
240                         /* Pop nodes modify the stack pointer before calculating the
241                          * destination address, so fix this here
242                          */
243                         bias -= 4;
244                 }
245         }
246         add_ia32_am_offs_int(irn, bias);
247 }
248
249 static int ia32_get_sp_bias(const ir_node *node)
250 {
251         if (is_ia32_Call(node))
252                 return -(int)get_ia32_call_attr_const(node)->pop;
253
254         if (is_ia32_Push(node))
255                 return 4;
256
257         if (is_ia32_Pop(node) || is_ia32_PopMem(node))
258                 return -4;
259
260         if (is_ia32_Leave(node) || is_ia32_CopyEbpEsp(node)) {
261                 return SP_BIAS_RESET;
262         }
263
264         return 0;
265 }
266
267 /**
268  * Build the between type and entities if not already build.
269  */
270 static void ia32_build_between_type(void)
271 {
272 #define IDENT(s) new_id_from_chars(s, sizeof(s)-1)
273         if (! between_type) {
274                 ir_type *old_bp_type   = new_type_primitive(mode_Iu);
275                 ir_type *ret_addr_type = new_type_primitive(mode_Iu);
276
277                 between_type           = new_type_struct(IDENT("ia32_between_type"));
278                 old_bp_ent             = new_entity(between_type, IDENT("old_bp"), old_bp_type);
279                 ret_addr_ent           = new_entity(between_type, IDENT("ret_addr"), ret_addr_type);
280
281                 set_entity_offset(old_bp_ent, 0);
282                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
283                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
284                 set_type_state(between_type, layout_fixed);
285
286                 omit_fp_between_type = new_type_struct(IDENT("ia32_between_type_omit_fp"));
287                 omit_fp_ret_addr_ent = new_entity(omit_fp_between_type, IDENT("ret_addr"), ret_addr_type);
288
289                 set_entity_offset(omit_fp_ret_addr_ent, 0);
290                 set_type_size_bytes(omit_fp_between_type, get_type_size_bytes(ret_addr_type));
291                 set_type_state(omit_fp_between_type, layout_fixed);
292         }
293 #undef IDENT
294 }
295
296 /**
297  * Produces the type which sits between the stack args and the locals on the stack.
298  * it will contain the return address and space to store the old base pointer.
299  * @return The Firm type modeling the ABI between type.
300  */
301 static ir_type *ia32_abi_get_between_type(ir_graph *irg)
302 {
303         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
304         ia32_build_between_type();
305         return layout->sp_relative ? omit_fp_between_type : between_type;
306 }
307
308 /**
309  * Return the stack entity that contains the return address.
310  */
311 ir_entity *ia32_get_return_address_entity(ir_graph *irg)
312 {
313         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
314         ia32_build_between_type();
315         return layout->sp_relative ? omit_fp_ret_addr_ent : ret_addr_ent;
316 }
317
318 /**
319  * Return the stack entity that contains the frame address.
320  */
321 ir_entity *ia32_get_frame_address_entity(ir_graph *irg)
322 {
323         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
324         ia32_build_between_type();
325         return layout->sp_relative ? NULL : old_bp_ent;
326 }
327
328 /**
329  * Get the estimated cycle count for @p irn.
330  *
331  * @param self The this pointer.
332  * @param irn  The node.
333  *
334  * @return     The estimated cycle count for this operation
335  */
336 static int ia32_get_op_estimated_cost(const ir_node *irn)
337 {
338         int            cost;
339         ia32_op_type_t op_tp;
340
341         if (is_Proj(irn))
342                 return 0;
343         if (!is_ia32_irn(irn))
344                 return 0;
345
346         assert(is_ia32_irn(irn));
347
348         cost  = get_ia32_latency(irn);
349         op_tp = get_ia32_op_type(irn);
350
351         if (is_ia32_CopyB(irn)) {
352                 cost = 250;
353         }
354         else if (is_ia32_CopyB_i(irn)) {
355                 int size = get_ia32_copyb_size(irn);
356                 cost     = 20 + (int)ceil((4/3) * size);
357         }
358         /* in case of address mode operations add additional cycles */
359         else if (op_tp == ia32_AddrModeD || op_tp == ia32_AddrModeS) {
360                 /*
361                         In case of stack access and access to fixed addresses add 5 cycles
362                         (we assume they are in cache), other memory operations cost 20
363                         cycles.
364                 */
365                 if (is_ia32_use_frame(irn) || (
366                     is_ia32_NoReg_GP(get_irn_n(irn, n_ia32_base)) &&
367                     is_ia32_NoReg_GP(get_irn_n(irn, n_ia32_index))
368                     )) {
369                         cost += 5;
370                 } else {
371                         cost += 20;
372                 }
373         }
374
375         return cost;
376 }
377
378 /**
379  * Returns the inverse operation if @p irn, recalculating the argument at position @p i.
380  *
381  * @param irn       The original operation
382  * @param i         Index of the argument we want the inverse operation to yield
383  * @param inverse   struct to be filled with the resulting inverse op
384  * @param obstack   The obstack to use for allocation of the returned nodes array
385  * @return          The inverse operation or NULL if operation invertible
386  */
387 static arch_inverse_t *ia32_get_inverse(const ir_node *irn, int i, arch_inverse_t *inverse, struct obstack *obst)
388 {
389         (void) irn;
390         (void) i;
391         (void) inverse;
392         (void) obst;
393         return NULL;
394
395 #if 0
396         ir_mode  *mode;
397         ir_mode  *irn_mode;
398         ir_node  *block, *noreg, *nomem;
399         dbg_info *dbg;
400
401         /* we cannot invert non-ia32 irns */
402         if (! is_ia32_irn(irn))
403                 return NULL;
404
405         /* operand must always be a real operand (not base, index or mem) */
406         if (i != n_ia32_binary_left && i != n_ia32_binary_right)
407                 return NULL;
408
409         /* we don't invert address mode operations */
410         if (get_ia32_op_type(irn) != ia32_Normal)
411                 return NULL;
412
413         /* TODO: adjust for new immediates... */
414         ir_fprintf(stderr, "TODO: fix get_inverse for new immediates (%+F)\n",
415                    irn);
416         return NULL;
417
418         block    = get_nodes_block(irn);
419         mode     = get_irn_mode(irn);
420         irn_mode = get_irn_mode(irn);
421         noreg    = get_irn_n(irn, 0);
422         nomem    = get_irg_no_mem(irg);
423         dbg      = get_irn_dbg_info(irn);
424
425         /* initialize structure */
426         inverse->nodes = obstack_alloc(obst, 2 * sizeof(inverse->nodes[0]));
427         inverse->costs = 0;
428         inverse->n     = 1;
429
430         switch (get_ia32_irn_opcode(irn)) {
431                 case iro_ia32_Add:
432                         if (get_ia32_immop_type(irn) == ia32_ImmConst) {
433                                 /* we have an add with a const here */
434                                 /* invers == add with negated const */
435                                 inverse->nodes[0] = new_bd_ia32_Add(dbg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
436                                 inverse->costs   += 1;
437                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
438                                 set_ia32_Immop_tarval(inverse->nodes[0], tarval_neg(get_ia32_Immop_tarval(irn)));
439                                 set_ia32_commutative(inverse->nodes[0]);
440                         }
441                         else if (get_ia32_immop_type(irn) == ia32_ImmSymConst) {
442                                 /* we have an add with a symconst here */
443                                 /* invers == sub with const */
444                                 inverse->nodes[0] = new_bd_ia32_Sub(dbg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
445                                 inverse->costs   += 2;
446                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
447                         }
448                         else {
449                                 /* normal add: inverse == sub */
450                                 inverse->nodes[0] = new_bd_ia32_Sub(dbg, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, i ^ 1));
451                                 inverse->costs   += 2;
452                         }
453                         break;
454                 case iro_ia32_Sub:
455                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
456                                 /* we have a sub with a const/symconst here */
457                                 /* invers == add with this const */
458                                 inverse->nodes[0] = new_bd_ia32_Add(dbg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
459                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
460                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
461                         }
462                         else {
463                                 /* normal sub */
464                                 if (i == n_ia32_binary_left) {
465                                         inverse->nodes[0] = new_bd_ia32_Add(dbg, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, 3));
466                                 }
467                                 else {
468                                         inverse->nodes[0] = new_bd_ia32_Sub(dbg, block, noreg, noreg, nomem, get_irn_n(irn, n_ia32_binary_left), (ir_node*) irn);
469                                 }
470                                 inverse->costs += 1;
471                         }
472                         break;
473                 case iro_ia32_Xor:
474                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
475                                 /* xor with const: inverse = xor */
476                                 inverse->nodes[0] = new_bd_ia32_Xor(dbg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
477                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
478                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
479                         }
480                         else {
481                                 /* normal xor */
482                                 inverse->nodes[0] = new_bd_ia32_Xor(dbg, block, noreg, noreg, nomem, (ir_node *) irn, get_irn_n(irn, i));
483                                 inverse->costs   += 1;
484                         }
485                         break;
486                 case iro_ia32_Not: {
487                         inverse->nodes[0] = new_bd_ia32_Not(dbg, block, (ir_node*) irn);
488                         inverse->costs   += 1;
489                         break;
490                 }
491                 case iro_ia32_Neg: {
492                         inverse->nodes[0] = new_bd_ia32_Neg(dbg, block, (ir_node*) irn);
493                         inverse->costs   += 1;
494                         break;
495                 }
496                 default:
497                         /* inverse operation not supported */
498                         return NULL;
499         }
500
501         return inverse;
502 #endif
503 }
504
505 static ir_mode *get_spill_mode_mode(const ir_mode *mode)
506 {
507         if (mode_is_float(mode))
508                 return mode_D;
509
510         return mode_Iu;
511 }
512
513 /**
514  * Get the mode that should be used for spilling value node
515  */
516 static ir_mode *get_spill_mode(const ir_node *node)
517 {
518         ir_mode *mode = get_irn_mode(node);
519         return get_spill_mode_mode(mode);
520 }
521
522 /**
523  * Checks whether an addressmode reload for a node with mode mode is compatible
524  * with a spillslot of mode spill_mode
525  */
526 static int ia32_is_spillmode_compatible(const ir_mode *mode, const ir_mode *spillmode)
527 {
528         return !mode_is_float(mode) || mode == spillmode;
529 }
530
531 /**
532  * Check if irn can load its operand at position i from memory (source addressmode).
533  * @param irn    The irn to be checked
534  * @param i      The operands position
535  * @return Non-Zero if operand can be loaded
536  */
537 static int ia32_possible_memory_operand(const ir_node *irn, unsigned int i)
538 {
539         ir_node       *op        = get_irn_n(irn, i);
540         const ir_mode *mode      = get_irn_mode(op);
541         const ir_mode *spillmode = get_spill_mode(op);
542
543         if (!is_ia32_irn(irn)                              ||  /* must be an ia32 irn */
544             get_ia32_op_type(irn) != ia32_Normal           ||  /* must not already be a addressmode irn */
545             !ia32_is_spillmode_compatible(mode, spillmode) ||
546             is_ia32_use_frame(irn))                            /* must not already use frame */
547                 return 0;
548
549         switch (get_ia32_am_support(irn)) {
550                 case ia32_am_none:
551                         return 0;
552
553                 case ia32_am_unary:
554                         if (i != n_ia32_unary_op)
555                                 return 0;
556                         break;
557
558                 case ia32_am_binary:
559                         switch (i) {
560                                 case n_ia32_binary_left: {
561                                         const arch_register_req_t *req;
562                                         if (!is_ia32_commutative(irn))
563                                                 return 0;
564
565                                         /* we can't swap left/right for limited registers
566                                          * (As this (currently) breaks constraint handling copies)
567                                          */
568                                         req = arch_get_in_register_req(irn, n_ia32_binary_left);
569                                         if (req->type & arch_register_req_type_limited)
570                                                 return 0;
571                                         break;
572                                 }
573
574                                 case n_ia32_binary_right:
575                                         break;
576
577                                 default:
578                                         return 0;
579                         }
580                         break;
581
582                 default:
583                         panic("Unknown AM type");
584         }
585
586         /* HACK: must not already use "real" memory.
587          * This can happen for Call and Div */
588         if (!is_NoMem(get_irn_n(irn, n_ia32_mem)))
589                 return 0;
590
591         return 1;
592 }
593
594 static void ia32_perform_memory_operand(ir_node *irn, ir_node *spill,
595                                         unsigned int i)
596 {
597         ir_mode *load_mode;
598         ir_mode *dest_op_mode;
599
600         assert(ia32_possible_memory_operand(irn, i) && "Cannot perform memory operand change");
601
602         set_ia32_op_type(irn, ia32_AddrModeS);
603
604         load_mode    = get_irn_mode(get_irn_n(irn, i));
605         dest_op_mode = get_ia32_ls_mode(irn);
606         if (get_mode_size_bits(load_mode) <= get_mode_size_bits(dest_op_mode)) {
607                 set_ia32_ls_mode(irn, load_mode);
608         }
609         set_ia32_use_frame(irn);
610         set_ia32_need_stackent(irn);
611
612         if (i == n_ia32_binary_left                    &&
613             get_ia32_am_support(irn) == ia32_am_binary &&
614             /* immediates are only allowed on the right side */
615             !is_ia32_Immediate(get_irn_n(irn, n_ia32_binary_right))) {
616                 ia32_swap_left_right(irn);
617                 i = n_ia32_binary_right;
618         }
619
620         assert(is_NoMem(get_irn_n(irn, n_ia32_mem)));
621
622         set_irn_n(irn, n_ia32_base, get_irg_frame(get_irn_irg(irn)));
623         set_irn_n(irn, n_ia32_mem,  spill);
624         set_irn_n(irn, i,           ia32_get_admissible_noreg(irn, i));
625         set_ia32_is_reload(irn);
626 }
627
628 static const be_abi_callbacks_t ia32_abi_callbacks = {
629         ia32_abi_get_between_type,
630 };
631
632 /* register allocator interface */
633 static const arch_irn_ops_t ia32_irn_ops = {
634         ia32_classify,
635         ia32_get_frame_entity,
636         ia32_set_frame_offset,
637         ia32_get_sp_bias,
638         ia32_get_inverse,
639         ia32_get_op_estimated_cost,
640         ia32_possible_memory_operand,
641         ia32_perform_memory_operand,
642 };
643
644 static ir_entity *mcount = NULL;
645 static int gprof = 0;
646
647 static void ia32_before_abi(ir_graph *irg)
648 {
649         if (gprof) {
650                 if (mcount == NULL) {
651                         ir_type *tp = new_type_method(0, 0);
652                         ident   *id = new_id_from_str("mcount");
653                         mcount = new_entity(get_glob_type(), id, tp);
654                         /* FIXME: enter the right ld_ident here */
655                         set_entity_ld_ident(mcount, get_entity_ident(mcount));
656                         set_entity_visibility(mcount, ir_visibility_external);
657                 }
658                 instrument_initcall(irg, mcount);
659         }
660 }
661
662 /**
663  * Transforms the standard firm graph into
664  * an ia32 firm graph
665  */
666 static void ia32_prepare_graph(ir_graph *irg)
667 {
668         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
669
670 #ifdef FIRM_GRGEN_BE
671         switch (be_transformer) {
672         case TRANSFORMER_DEFAULT:
673                 /* transform remaining nodes into assembler instructions */
674                 ia32_transform_graph(irg);
675                 break;
676
677         case TRANSFORMER_PBQP:
678         case TRANSFORMER_RAND:
679                 /* transform nodes into assembler instructions by PBQP magic */
680                 ia32_transform_graph_by_pbqp(irg);
681                 break;
682
683         default:
684                 panic("invalid transformer");
685         }
686 #else
687         ia32_transform_graph(irg);
688 #endif
689
690         /* do local optimizations (mainly CSE) */
691         optimize_graph_df(irg);
692
693         if (irg_data->dump)
694                 dump_ir_graph(irg, "transformed");
695
696         /* optimize address mode */
697         ia32_optimize_graph(irg);
698
699         /* do code placement, to optimize the position of constants */
700         place_code(irg);
701
702         if (irg_data->dump)
703                 dump_ir_graph(irg, "place");
704 }
705
706 ir_node *ia32_turn_back_am(ir_node *node)
707 {
708         dbg_info *dbgi  = get_irn_dbg_info(node);
709         ir_graph *irg   = get_irn_irg(node);
710         ir_node  *block = get_nodes_block(node);
711         ir_node  *base  = get_irn_n(node, n_ia32_base);
712         ir_node  *index = get_irn_n(node, n_ia32_index);
713         ir_node  *mem   = get_irn_n(node, n_ia32_mem);
714         ir_node  *noreg;
715
716         ir_node  *load     = new_bd_ia32_Load(dbgi, block, base, index, mem);
717         ir_node  *load_res = new_rd_Proj(dbgi, load, mode_Iu, pn_ia32_Load_res);
718
719         ia32_copy_am_attrs(load, node);
720         if (is_ia32_is_reload(node))
721                 set_ia32_is_reload(load);
722         set_irn_n(node, n_ia32_mem, get_irg_no_mem(irg));
723
724         switch (get_ia32_am_support(node)) {
725                 case ia32_am_unary:
726                         set_irn_n(node, n_ia32_unary_op, load_res);
727                         break;
728
729                 case ia32_am_binary:
730                         if (is_ia32_Immediate(get_irn_n(node, n_ia32_binary_right))) {
731                                 set_irn_n(node, n_ia32_binary_left, load_res);
732                         } else {
733                                 set_irn_n(node, n_ia32_binary_right, load_res);
734                         }
735                         break;
736
737                 default:
738                         panic("Unknown AM type");
739         }
740         noreg = ia32_new_NoReg_gp(current_ir_graph);
741         set_irn_n(node, n_ia32_base,  noreg);
742         set_irn_n(node, n_ia32_index, noreg);
743         set_ia32_am_offs_int(node, 0);
744         set_ia32_am_sc(node, NULL);
745         set_ia32_am_scale(node, 0);
746         clear_ia32_am_sc_sign(node);
747
748         /* rewire mem-proj */
749         if (get_irn_mode(node) == mode_T) {
750                 const ir_edge_t *edge;
751                 foreach_out_edge(node, edge) {
752                         ir_node *out = get_edge_src_irn(edge);
753                         if (get_irn_mode(out) == mode_M) {
754                                 set_Proj_pred(out, load);
755                                 set_Proj_proj(out, pn_ia32_Load_M);
756                                 break;
757                         }
758                 }
759         }
760
761         set_ia32_op_type(node, ia32_Normal);
762         if (sched_is_scheduled(node))
763                 sched_add_before(node, load);
764
765         return load_res;
766 }
767
768 static ir_node *flags_remat(ir_node *node, ir_node *after)
769 {
770         /* we should turn back source address mode when rematerializing nodes */
771         ia32_op_type_t type;
772         ir_node        *block;
773         ir_node        *copy;
774
775         if (is_Block(after)) {
776                 block = after;
777         } else {
778                 block = get_nodes_block(after);
779         }
780
781         type = get_ia32_op_type(node);
782         switch (type) {
783                 case ia32_AddrModeS:
784                         ia32_turn_back_am(node);
785                         break;
786
787                 case ia32_AddrModeD:
788                         /* TODO implement this later... */
789                         panic("found DestAM with flag user %+F this should not happen", node);
790                         break;
791
792                 default: assert(type == ia32_Normal); break;
793         }
794
795         copy = exact_copy(node);
796         set_nodes_block(copy, block);
797         sched_add_after(after, copy);
798
799         return copy;
800 }
801
802 /**
803  * Called before the register allocator.
804  */
805 static void ia32_before_ra(ir_graph *irg)
806 {
807         /* setup fpu rounding modes */
808         ia32_setup_fpu_mode(irg);
809
810         /* fixup flags */
811         be_sched_fix_flags(irg, &ia32_reg_classes[CLASS_ia32_flags],
812                            &flags_remat, NULL);
813
814         be_add_missing_keeps(irg);
815 }
816
817
818 /**
819  * Transforms a be_Reload into a ia32 Load.
820  */
821 static void transform_to_Load(ir_node *node)
822 {
823         ir_graph *irg        = get_irn_irg(node);
824         dbg_info *dbg        = get_irn_dbg_info(node);
825         ir_node *block       = get_nodes_block(node);
826         ir_entity *ent       = be_get_frame_entity(node);
827         ir_mode *mode        = get_irn_mode(node);
828         ir_mode *spillmode   = get_spill_mode(node);
829         ir_node *noreg       = ia32_new_NoReg_gp(irg);
830         ir_node *sched_point = NULL;
831         ir_node *ptr         = get_irg_frame(irg);
832         ir_node *mem         = get_irn_n(node, n_be_Reload_mem);
833         ir_node *new_op, *proj;
834         const arch_register_t *reg;
835
836         if (sched_is_scheduled(node)) {
837                 sched_point = sched_prev(node);
838         }
839
840         if (mode_is_float(spillmode)) {
841                 if (ia32_cg_config.use_sse2)
842                         new_op = new_bd_ia32_xLoad(dbg, block, ptr, noreg, mem, spillmode);
843                 else
844                         new_op = new_bd_ia32_vfld(dbg, block, ptr, noreg, mem, spillmode);
845         }
846         else if (get_mode_size_bits(spillmode) == 128) {
847                 /* Reload 128 bit SSE registers */
848                 new_op = new_bd_ia32_xxLoad(dbg, block, ptr, noreg, mem);
849         }
850         else
851                 new_op = new_bd_ia32_Load(dbg, block, ptr, noreg, mem);
852
853         set_ia32_op_type(new_op, ia32_AddrModeS);
854         set_ia32_ls_mode(new_op, spillmode);
855         set_ia32_frame_ent(new_op, ent);
856         set_ia32_use_frame(new_op);
857         set_ia32_is_reload(new_op);
858
859         DBG_OPT_RELOAD2LD(node, new_op);
860
861         proj = new_rd_Proj(dbg, new_op, mode, pn_ia32_Load_res);
862
863         if (sched_point) {
864                 sched_add_after(sched_point, new_op);
865                 sched_remove(node);
866         }
867
868         /* copy the register from the old node to the new Load */
869         reg = arch_get_irn_register(node);
870         arch_set_irn_register(proj, reg);
871
872         SET_IA32_ORIG_NODE(new_op, node);
873
874         exchange(node, proj);
875 }
876
877 /**
878  * Transforms a be_Spill node into a ia32 Store.
879  */
880 static void transform_to_Store(ir_node *node)
881 {
882         ir_graph *irg  = get_irn_irg(node);
883         dbg_info *dbg  = get_irn_dbg_info(node);
884         ir_node *block = get_nodes_block(node);
885         ir_entity *ent = be_get_frame_entity(node);
886         const ir_node *spillval = get_irn_n(node, n_be_Spill_val);
887         ir_mode *mode  = get_spill_mode(spillval);
888         ir_node *noreg = ia32_new_NoReg_gp(irg);
889         ir_node *nomem = get_irg_no_mem(irg);
890         ir_node *ptr   = get_irg_frame(irg);
891         ir_node *val   = get_irn_n(node, n_be_Spill_val);
892         ir_node *res;
893         ir_node *store;
894         ir_node *sched_point = NULL;
895
896         if (sched_is_scheduled(node)) {
897                 sched_point = sched_prev(node);
898         }
899
900         if (mode_is_float(mode)) {
901                 if (ia32_cg_config.use_sse2) {
902                         store = new_bd_ia32_xStore(dbg, block, ptr, noreg, nomem, val);
903                         res   = new_r_Proj(store, mode_M, pn_ia32_xStore_M);
904                 } else {
905                         store = new_bd_ia32_vfst(dbg, block, ptr, noreg, nomem, val, mode);
906                         res   = new_r_Proj(store, mode_M, pn_ia32_vfst_M);
907                 }
908         } else if (get_mode_size_bits(mode) == 128) {
909                 /* Spill 128 bit SSE registers */
910                 store = new_bd_ia32_xxStore(dbg, block, ptr, noreg, nomem, val);
911                 res   = new_r_Proj(store, mode_M, pn_ia32_xxStore_M);
912         } else if (get_mode_size_bits(mode) == 8) {
913                 store = new_bd_ia32_Store8Bit(dbg, block, ptr, noreg, nomem, val);
914                 res   = new_r_Proj(store, mode_M, pn_ia32_Store8Bit_M);
915         } else {
916                 store = new_bd_ia32_Store(dbg, block, ptr, noreg, nomem, val);
917                 res   = new_r_Proj(store, mode_M, pn_ia32_Store_M);
918         }
919
920         set_ia32_op_type(store, ia32_AddrModeD);
921         set_ia32_ls_mode(store, mode);
922         set_ia32_frame_ent(store, ent);
923         set_ia32_use_frame(store);
924         set_ia32_is_spill(store);
925         SET_IA32_ORIG_NODE(store, node);
926         DBG_OPT_SPILL2ST(node, store);
927
928         if (sched_point) {
929                 sched_add_after(sched_point, store);
930                 sched_remove(node);
931         }
932
933         exchange(node, res);
934 }
935
936 static ir_node *create_push(ir_node *node, ir_node *schedpoint, ir_node *sp, ir_node *mem, ir_entity *ent)
937 {
938         dbg_info *dbg = get_irn_dbg_info(node);
939         ir_node *block = get_nodes_block(node);
940         ir_graph *irg = get_irn_irg(node);
941         ir_node *noreg = ia32_new_NoReg_gp(irg);
942         ir_node *frame = get_irg_frame(irg);
943
944         ir_node *push = new_bd_ia32_Push(dbg, block, frame, noreg, mem, noreg, sp);
945
946         set_ia32_frame_ent(push, ent);
947         set_ia32_use_frame(push);
948         set_ia32_op_type(push, ia32_AddrModeS);
949         set_ia32_ls_mode(push, mode_Is);
950         set_ia32_is_spill(push);
951
952         sched_add_before(schedpoint, push);
953         return push;
954 }
955
956 static ir_node *create_pop(ir_node *node, ir_node *schedpoint, ir_node *sp, ir_entity *ent)
957 {
958         dbg_info *dbg   = get_irn_dbg_info(node);
959         ir_node  *block = get_nodes_block(node);
960         ir_graph *irg   = get_irn_irg(node);
961         ir_node  *noreg = ia32_new_NoReg_gp(irg);
962         ir_node  *frame = get_irg_frame(irg);
963
964         ir_node *pop = new_bd_ia32_PopMem(dbg, block, frame, noreg,
965                                           get_irg_no_mem(irg), sp);
966
967         set_ia32_frame_ent(pop, ent);
968         set_ia32_use_frame(pop);
969         set_ia32_op_type(pop, ia32_AddrModeD);
970         set_ia32_ls_mode(pop, mode_Is);
971         set_ia32_is_reload(pop);
972
973         sched_add_before(schedpoint, pop);
974
975         return pop;
976 }
977
978 static ir_node* create_spproj(ir_node *node, ir_node *pred, int pos)
979 {
980         dbg_info *dbg = get_irn_dbg_info(node);
981         ir_mode *spmode = mode_Iu;
982         const arch_register_t *spreg = &ia32_registers[REG_ESP];
983         ir_node *sp;
984
985         sp = new_rd_Proj(dbg, pred, spmode, pos);
986         arch_set_irn_register(sp, spreg);
987
988         return sp;
989 }
990
991 /**
992  * Transform MemPerm, currently we do this the ugly way and produce
993  * push/pop into/from memory cascades. This is possible without using
994  * any registers.
995  */
996 static void transform_MemPerm(ir_node *node)
997 {
998         ir_node         *block = get_nodes_block(node);
999         ir_graph        *irg   = get_irn_irg(node);
1000         ir_node         *sp    = be_get_initial_reg_value(irg, &ia32_registers[REG_ESP]);
1001         int              arity = be_get_MemPerm_entity_arity(node);
1002         ir_node        **pops  = ALLOCAN(ir_node*, arity);
1003         ir_node         *in[1];
1004         ir_node         *keep;
1005         int              i;
1006         const ir_edge_t *edge;
1007         const ir_edge_t *next;
1008
1009         /* create Pushs */
1010         for (i = 0; i < arity; ++i) {
1011                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
1012                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
1013                 ir_type *enttype = get_entity_type(inent);
1014                 unsigned entsize = get_type_size_bytes(enttype);
1015                 unsigned entsize2 = get_type_size_bytes(get_entity_type(outent));
1016                 ir_node *mem = get_irn_n(node, i + 1);
1017                 ir_node *push;
1018
1019                 /* work around cases where entities have different sizes */
1020                 if (entsize2 < entsize)
1021                         entsize = entsize2;
1022                 assert( (entsize == 4 || entsize == 8) && "spillslot on x86 should be 32 or 64 bit");
1023
1024                 push = create_push(node, node, sp, mem, inent);
1025                 sp = create_spproj(node, push, pn_ia32_Push_stack);
1026                 if (entsize == 8) {
1027                         /* add another push after the first one */
1028                         push = create_push(node, node, sp, mem, inent);
1029                         add_ia32_am_offs_int(push, 4);
1030                         sp = create_spproj(node, push, pn_ia32_Push_stack);
1031                 }
1032
1033                 set_irn_n(node, i, new_r_Bad(irg, mode_X));
1034         }
1035
1036         /* create pops */
1037         for (i = arity - 1; i >= 0; --i) {
1038                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
1039                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
1040                 ir_type *enttype = get_entity_type(outent);
1041                 unsigned entsize = get_type_size_bytes(enttype);
1042                 unsigned entsize2 = get_type_size_bytes(get_entity_type(inent));
1043                 ir_node *pop;
1044
1045                 /* work around cases where entities have different sizes */
1046                 if (entsize2 < entsize)
1047                         entsize = entsize2;
1048                 assert( (entsize == 4 || entsize == 8) && "spillslot on x86 should be 32 or 64 bit");
1049
1050                 pop = create_pop(node, node, sp, outent);
1051                 sp = create_spproj(node, pop, pn_ia32_Pop_stack);
1052                 if (entsize == 8) {
1053                         add_ia32_am_offs_int(pop, 4);
1054
1055                         /* add another pop after the first one */
1056                         pop = create_pop(node, node, sp, outent);
1057                         sp = create_spproj(node, pop, pn_ia32_Pop_stack);
1058                 }
1059
1060                 pops[i] = pop;
1061         }
1062
1063         in[0] = sp;
1064         keep  = be_new_Keep(block, 1, in);
1065         sched_add_before(node, keep);
1066
1067         /* exchange memprojs */
1068         foreach_out_edge_safe(node, edge, next) {
1069                 ir_node *proj = get_edge_src_irn(edge);
1070                 int p = get_Proj_proj(proj);
1071
1072                 assert(p < arity);
1073
1074                 set_Proj_pred(proj, pops[p]);
1075                 set_Proj_proj(proj, pn_ia32_Pop_M);
1076         }
1077
1078         /* remove memperm */
1079         sched_remove(node);
1080         kill_node(node);
1081 }
1082
1083 /**
1084  * Block-Walker: Calls the transform functions Spill and Reload.
1085  */
1086 static void ia32_after_ra_walker(ir_node *block, void *env)
1087 {
1088         ir_node *node, *prev;
1089         (void) env;
1090
1091         /* beware: the schedule is changed here */
1092         for (node = sched_last(block); !sched_is_begin(node); node = prev) {
1093                 prev = sched_prev(node);
1094
1095                 if (be_is_Reload(node)) {
1096                         transform_to_Load(node);
1097                 } else if (be_is_Spill(node)) {
1098                         transform_to_Store(node);
1099                 } else if (be_is_MemPerm(node)) {
1100                         transform_MemPerm(node);
1101                 }
1102         }
1103 }
1104
1105 /**
1106  * Collects nodes that need frame entities assigned.
1107  */
1108 static void ia32_collect_frame_entity_nodes(ir_node *node, void *data)
1109 {
1110         be_fec_env_t  *env = (be_fec_env_t*)data;
1111         const ir_mode *mode;
1112         int            align;
1113
1114         if (be_is_Reload(node) && be_get_frame_entity(node) == NULL) {
1115                 mode  = get_spill_mode_mode(get_irn_mode(node));
1116                 align = get_mode_size_bytes(mode);
1117         } else if (is_ia32_irn(node)         &&
1118                         get_ia32_frame_ent(node) == NULL &&
1119                         is_ia32_use_frame(node)) {
1120                 if (is_ia32_need_stackent(node))
1121                         goto need_stackent;
1122
1123                 switch (get_ia32_irn_opcode(node)) {
1124 need_stackent:
1125                         case iro_ia32_Load: {
1126                                 const ia32_attr_t *attr = get_ia32_attr_const(node);
1127
1128                                 if (attr->data.need_32bit_stackent) {
1129                                         mode = mode_Is;
1130                                 } else if (attr->data.need_64bit_stackent) {
1131                                         mode = mode_Ls;
1132                                 } else {
1133                                         mode = get_ia32_ls_mode(node);
1134                                         if (is_ia32_is_reload(node))
1135                                                 mode = get_spill_mode_mode(mode);
1136                                 }
1137                                 align = get_mode_size_bytes(mode);
1138                                 break;
1139                         }
1140
1141                         case iro_ia32_vfild:
1142                         case iro_ia32_vfld:
1143                         case iro_ia32_xLoad: {
1144                                 mode  = get_ia32_ls_mode(node);
1145                                 align = 4;
1146                                 break;
1147                         }
1148
1149                         case iro_ia32_FldCW: {
1150                                 /* although 2 byte would be enough 4 byte performs best */
1151                                 mode  = mode_Iu;
1152                                 align = 4;
1153                                 break;
1154                         }
1155
1156                         default:
1157 #ifndef NDEBUG
1158                                 panic("unexpected frame user while collection frame entity nodes");
1159
1160                         case iro_ia32_FnstCW:
1161                         case iro_ia32_Store8Bit:
1162                         case iro_ia32_Store:
1163                         case iro_ia32_fst:
1164                         case iro_ia32_fstp:
1165                         case iro_ia32_vfist:
1166                         case iro_ia32_vfisttp:
1167                         case iro_ia32_vfst:
1168                         case iro_ia32_xStore:
1169                         case iro_ia32_xStoreSimple:
1170 #endif
1171                                 return;
1172                 }
1173         } else {
1174                 return;
1175         }
1176         be_node_needs_frame_entity(env, node, mode, align);
1177 }
1178
1179 static int determine_ebp_input(ir_node *ret)
1180 {
1181         const arch_register_t *bp = &ia32_registers[REG_EBP];
1182         int   arity               = get_irn_arity(ret);
1183         int   i;
1184
1185         for (i = 0; i < arity; ++i) {
1186                 ir_node *input = get_irn_n(ret, i);
1187                 if (arch_get_irn_register(input) == bp)
1188                         return i;
1189         }
1190         panic("no ebp input found at %+F", ret);
1191 }
1192
1193 static void introduce_epilog(ir_node *ret)
1194 {
1195         const arch_register_t *sp         = &ia32_registers[REG_ESP];
1196         const arch_register_t *bp         = &ia32_registers[REG_EBP];
1197         ir_graph              *irg        = get_irn_irg(ret);
1198         ir_type               *frame_type = get_irg_frame_type(irg);
1199         unsigned               frame_size = get_type_size_bytes(frame_type);
1200         be_stack_layout_t     *layout     = be_get_irg_stack_layout(irg);
1201         ir_node               *block      = get_nodes_block(ret);
1202         ir_node               *first_sp   = get_irn_n(ret, n_be_Return_sp);
1203         ir_node               *curr_sp    = first_sp;
1204         ir_mode               *mode_gp    = mode_Iu;
1205
1206         if (!layout->sp_relative) {
1207                 int      n_ebp   = determine_ebp_input(ret);
1208                 ir_node *curr_bp = get_irn_n(ret, n_ebp);
1209                 if (ia32_cg_config.use_leave) {
1210                         ir_node *leave = new_bd_ia32_Leave(NULL, block, curr_bp);
1211                         curr_bp        = new_r_Proj(leave, mode_gp, pn_ia32_Leave_frame);
1212                         curr_sp        = new_r_Proj(leave, mode_gp, pn_ia32_Leave_stack);
1213                         arch_set_irn_register(curr_bp, bp);
1214                         arch_set_irn_register(curr_sp, sp);
1215                         sched_add_before(ret, leave);
1216                 } else {
1217                         ir_node *pop;
1218                         ir_node *curr_mem = get_irn_n(ret, n_be_Return_mem);
1219                         /* copy ebp to esp */
1220                         curr_sp = new_bd_ia32_CopyEbpEsp(NULL, block, curr_bp);
1221                         arch_set_irn_register(curr_sp, sp);
1222                         sched_add_before(ret, curr_sp);
1223
1224                         /* pop ebp */
1225                         pop      = new_bd_ia32_PopEbp(NULL, block, curr_mem, curr_sp);
1226                         curr_bp  = new_r_Proj(pop, mode_gp, pn_ia32_PopEbp_res);
1227                         curr_sp  = new_r_Proj(pop, mode_gp, pn_ia32_PopEbp_stack);
1228                         curr_mem = new_r_Proj(pop, mode_M, pn_ia32_Pop_M);
1229                         arch_set_irn_register(curr_bp, bp);
1230                         arch_set_irn_register(curr_sp, sp);
1231                         sched_add_before(ret, pop);
1232
1233                         set_irn_n(ret, n_be_Return_mem, curr_mem);
1234                 }
1235                 set_irn_n(ret, n_ebp, curr_bp);
1236         } else {
1237                 ir_node *incsp = be_new_IncSP(sp, block, curr_sp, -(int)frame_size, 0);
1238                 sched_add_before(ret, incsp);
1239                 curr_sp = incsp;
1240         }
1241         set_irn_n(ret, n_be_Return_sp, curr_sp);
1242
1243         /* keep verifier happy... */
1244         if (get_irn_n_edges(first_sp) == 0 && is_Proj(first_sp)) {
1245                 kill_node(first_sp);
1246         }
1247 }
1248
1249 /**
1250  * put the Prolog code at the beginning, epilog code before each return
1251  */
1252 static void introduce_prolog_epilog(ir_graph *irg)
1253 {
1254         const arch_register_t *sp         = &ia32_registers[REG_ESP];
1255         const arch_register_t *bp         = &ia32_registers[REG_EBP];
1256         ir_node               *start      = get_irg_start(irg);
1257         ir_node               *block      = get_nodes_block(start);
1258         ir_type               *frame_type = get_irg_frame_type(irg);
1259         unsigned               frame_size = get_type_size_bytes(frame_type);
1260         be_stack_layout_t     *layout     = be_get_irg_stack_layout(irg);
1261         ir_node               *initial_sp = be_get_initial_reg_value(irg, sp);
1262         ir_node               *curr_sp    = initial_sp;
1263         ir_mode               *mode_gp    = mode_Iu;
1264
1265         if (!layout->sp_relative) {
1266                 /* push ebp */
1267                 ir_node *mem        = get_irg_initial_mem(irg);
1268                 ir_node *noreg      = ia32_new_NoReg_gp(irg);
1269                 ir_node *initial_bp = be_get_initial_reg_value(irg, bp);
1270                 ir_node *curr_bp    = initial_bp;
1271                 ir_node *push       = new_bd_ia32_Push(NULL, block, noreg, noreg, mem, curr_bp, curr_sp);
1272                 ir_node *incsp;
1273
1274                 curr_sp = new_r_Proj(push, mode_gp, pn_ia32_Push_stack);
1275                 mem     = new_r_Proj(push, mode_M, pn_ia32_Push_M);
1276                 arch_set_irn_register(curr_sp, sp);
1277                 sched_add_after(start, push);
1278
1279                 /* move esp to ebp */
1280                 curr_bp = be_new_Copy(bp->reg_class, block, curr_sp);
1281                 sched_add_after(push, curr_bp);
1282                 be_set_constr_single_reg_out(curr_bp, 0, bp, arch_register_req_type_ignore);
1283                 curr_sp = be_new_CopyKeep_single(sp->reg_class, block, curr_sp, curr_bp, mode_gp);
1284                 sched_add_after(curr_bp, curr_sp);
1285                 be_set_constr_single_reg_out(curr_sp, 0, sp, arch_register_req_type_produces_sp);
1286                 edges_reroute(initial_bp, curr_bp);
1287                 set_irn_n(push, n_ia32_Push_val, initial_bp);
1288
1289                 incsp = be_new_IncSP(sp, block, curr_sp, frame_size, 0);
1290                 edges_reroute(initial_sp, incsp);
1291                 set_irn_n(push, n_ia32_Push_stack, initial_sp);
1292                 sched_add_after(curr_sp, incsp);
1293
1294                 layout->initial_bias = -4;
1295         } else {
1296                 ir_node *incsp = be_new_IncSP(sp, block, curr_sp, frame_size, 0);
1297                 edges_reroute(initial_sp, incsp);
1298                 be_set_IncSP_pred(incsp, curr_sp);
1299                 sched_add_after(start, incsp);
1300         }
1301
1302         /* introduce epilog for every return node */
1303         {
1304                 ir_node *end_block = get_irg_end_block(irg);
1305                 int      arity     = get_irn_arity(end_block);
1306                 int      i;
1307
1308                 for (i = 0; i < arity; ++i) {
1309                         ir_node *ret = get_irn_n(end_block, i);
1310                         assert(be_is_Return(ret));
1311                         introduce_epilog(ret);
1312                 }
1313         }
1314 }
1315
1316 /**
1317  * We transform Spill and Reload here. This needs to be done before
1318  * stack biasing otherwise we would miss the corrected offset for these nodes.
1319  */
1320 static void ia32_after_ra(ir_graph *irg)
1321 {
1322         be_stack_layout_t *stack_layout = be_get_irg_stack_layout(irg);
1323         bool               at_begin     = stack_layout->sp_relative ? true : false;
1324         be_fec_env_t      *fec_env      = be_new_frame_entity_coalescer(irg);
1325
1326         /* create and coalesce frame entities */
1327         irg_walk_graph(irg, NULL, ia32_collect_frame_entity_nodes, fec_env);
1328         be_assign_entities(fec_env, ia32_set_frame_entity, at_begin);
1329         be_free_frame_entity_coalescer(fec_env);
1330
1331         irg_block_walk_graph(irg, NULL, ia32_after_ra_walker, NULL);
1332
1333         introduce_prolog_epilog(irg);
1334 }
1335
1336 /**
1337  * Last touchups for the graph before emit: x87 simulation to replace the
1338  * virtual with real x87 instructions, creating a block schedule and peephole
1339  * optimisations.
1340  */
1341 static void ia32_finish(ir_graph *irg)
1342 {
1343         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
1344
1345         ia32_finish_irg(irg);
1346
1347         /* we might have to rewrite x87 virtual registers */
1348         if (irg_data->do_x87_sim) {
1349                 ia32_x87_simulate_graph(irg);
1350         }
1351
1352         /* do peephole optimisations */
1353         ia32_peephole_optimization(irg);
1354
1355         /* create block schedule, this also removes empty blocks which might
1356          * produce critical edges */
1357         irg_data->blk_sched = be_create_block_schedule(irg);
1358 }
1359
1360 /**
1361  * Emits the code, closes the output file and frees
1362  * the code generator interface.
1363  */
1364 static void ia32_emit(ir_graph *irg)
1365 {
1366         if (ia32_cg_config.emit_machcode) {
1367                 ia32_gen_binary_routine(irg);
1368         } else {
1369                 ia32_gen_routine(irg);
1370         }
1371 }
1372
1373 /**
1374  * Returns the node representing the PIC base.
1375  */
1376 static ir_node *ia32_get_pic_base(ir_graph *irg)
1377 {
1378         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
1379         ir_node         *block;
1380         ir_node         *get_eip = irg_data->get_eip;
1381         if (get_eip != NULL)
1382                 return get_eip;
1383
1384         block             = get_irg_start_block(irg);
1385         get_eip           = new_bd_ia32_GetEIP(NULL, block);
1386         irg_data->get_eip = get_eip;
1387
1388         return get_eip;
1389 }
1390
1391 /**
1392  * Initializes a IA32 code generator.
1393  */
1394 static void ia32_init_graph(ir_graph *irg)
1395 {
1396         struct obstack  *obst     = be_get_be_obst(irg);
1397         ia32_irg_data_t *irg_data = OALLOCZ(obst, ia32_irg_data_t);
1398
1399         irg_data->dump = (be_get_irg_options(irg)->dump_flags & DUMP_BE) ? 1 : 0;
1400
1401         if (gprof) {
1402                 /* Linux gprof implementation needs base pointer */
1403                 be_get_irg_options(irg)->omit_fp = 0;
1404         }
1405
1406         be_birg_from_irg(irg)->isa_link = irg_data;
1407 }
1408
1409
1410 /**
1411  * Set output modes for GCC
1412  */
1413 static const tarval_mode_info mo_integer = {
1414         TVO_HEX,
1415         "0x",
1416         NULL,
1417 };
1418
1419 /*
1420  * set the tarval output mode of all integer modes to decimal
1421  */
1422 static void set_tarval_output_modes(void)
1423 {
1424         size_t i;
1425
1426         for (i = get_irp_n_modes(); i > 0;) {
1427                 ir_mode *mode = get_irp_mode(--i);
1428
1429                 if (mode_is_int(mode))
1430                         set_tarval_mode_output_option(mode, &mo_integer);
1431         }
1432 }
1433
1434 extern const arch_isa_if_t ia32_isa_if;
1435
1436 /**
1437  * The template that generates a new ISA object.
1438  * Note that this template can be changed by command line
1439  * arguments.
1440  */
1441 static ia32_isa_t ia32_isa_template = {
1442         {
1443                 &ia32_isa_if,            /* isa interface implementation */
1444                 N_IA32_REGISTERS,
1445                 ia32_registers,
1446                 N_IA32_CLASSES,
1447                 ia32_reg_classes,
1448                 &ia32_registers[REG_ESP],  /* stack pointer register */
1449                 &ia32_registers[REG_EBP],  /* base pointer register */
1450                 &ia32_reg_classes[CLASS_ia32_gp],  /* static link pointer register class */
1451                 2,                       /* power of two stack alignment, 2^2 == 4 */
1452                 NULL,                    /* main environment */
1453                 7,                       /* costs for a spill instruction */
1454                 5,                       /* costs for a reload instruction */
1455                 false,                   /* no custom abi handling */
1456         },
1457         NULL,                    /* types */
1458         NULL,                    /* tv_ents */
1459         NULL,                    /* abstract machine */
1460 };
1461
1462 static void init_asm_constraints(void)
1463 {
1464         be_init_default_asm_constraint_flags();
1465
1466         asm_constraint_flags['a'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1467         asm_constraint_flags['b'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1468         asm_constraint_flags['c'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1469         asm_constraint_flags['d'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1470         asm_constraint_flags['D'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1471         asm_constraint_flags['S'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1472         asm_constraint_flags['Q'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1473         asm_constraint_flags['q'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1474         asm_constraint_flags['A'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1475         asm_constraint_flags['l'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1476         asm_constraint_flags['R'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1477         asm_constraint_flags['r'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1478         asm_constraint_flags['p'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1479         asm_constraint_flags['f'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1480         asm_constraint_flags['t'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1481         asm_constraint_flags['u'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1482         asm_constraint_flags['Y'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1483         asm_constraint_flags['X'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1484         asm_constraint_flags['n'] = ASM_CONSTRAINT_FLAG_SUPPORTS_IMMEDIATE;
1485         asm_constraint_flags['g'] = ASM_CONSTRAINT_FLAG_SUPPORTS_IMMEDIATE;
1486
1487         /* no support for autodecrement/autoincrement */
1488         asm_constraint_flags['<'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1489         asm_constraint_flags['>'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1490         /* no float consts */
1491         asm_constraint_flags['E'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1492         asm_constraint_flags['F'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1493         /* makes no sense on x86 */
1494         asm_constraint_flags['s'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1495         /* no support for sse consts yet */
1496         asm_constraint_flags['C'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1497         /* no support for x87 consts yet */
1498         asm_constraint_flags['G'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1499         /* no support for mmx registers yet */
1500         asm_constraint_flags['y'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1501         /* not available in 32bit mode */
1502         asm_constraint_flags['Z'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1503         asm_constraint_flags['e'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1504
1505         /* no code yet to determine register class needed... */
1506         asm_constraint_flags['X'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1507 }
1508
1509 /**
1510  * Initializes the backend ISA.
1511  */
1512 static arch_env_t *ia32_init(FILE *file_handle)
1513 {
1514         ia32_isa_t *isa = XMALLOC(ia32_isa_t);
1515
1516         set_tarval_output_modes();
1517
1518         *isa = ia32_isa_template;
1519
1520         if (ia32_mode_fpcw == NULL) {
1521                 ia32_mode_fpcw = new_ir_mode("Fpcw", irms_int_number, 16, 0, irma_none, 0);
1522         }
1523
1524         ia32_register_init();
1525         ia32_create_opcodes(&ia32_irn_ops);
1526
1527         be_emit_init(file_handle);
1528         isa->types          = pmap_create();
1529         isa->tv_ent         = pmap_create();
1530         isa->cpu            = ia32_init_machine_description();
1531
1532         /* enter the ISA object into the intrinsic environment */
1533         intrinsic_env.isa = isa;
1534
1535         return &isa->base;
1536 }
1537
1538
1539
1540 /**
1541  * Closes the output file and frees the ISA structure.
1542  */
1543 static void ia32_done(void *self)
1544 {
1545         ia32_isa_t *isa = (ia32_isa_t*)self;
1546
1547         /* emit now all global declarations */
1548         be_gas_emit_decls(isa->base.main_env);
1549
1550         pmap_destroy(isa->tv_ent);
1551         pmap_destroy(isa->types);
1552
1553         be_emit_exit();
1554
1555         free(self);
1556 }
1557
1558
1559 /**
1560  * Get the register class which shall be used to store a value of a given mode.
1561  * @param self The this pointer.
1562  * @param mode The mode in question.
1563  * @return A register class which can hold values of the given mode.
1564  */
1565 static const arch_register_class_t *ia32_get_reg_class_for_mode(const ir_mode *mode)
1566 {
1567         if (mode_is_float(mode)) {
1568                 return ia32_cg_config.use_sse2 ? &ia32_reg_classes[CLASS_ia32_xmm] : &ia32_reg_classes[CLASS_ia32_vfp];
1569         }
1570         else
1571                 return &ia32_reg_classes[CLASS_ia32_gp];
1572 }
1573
1574 /**
1575  * Returns the register for parameter nr.
1576  */
1577 static const arch_register_t *ia32_get_RegParam_reg(unsigned cc, unsigned nr,
1578                                                     const ir_mode *mode)
1579 {
1580         static const arch_register_t *gpreg_param_reg_fastcall[] = {
1581                 &ia32_registers[REG_ECX],
1582                 &ia32_registers[REG_EDX],
1583                 NULL
1584         };
1585         static const unsigned MAXNUM_GPREG_ARGS = 3;
1586
1587         static const arch_register_t *gpreg_param_reg_regparam[] = {
1588                 &ia32_registers[REG_EAX],
1589                 &ia32_registers[REG_EDX],
1590                 &ia32_registers[REG_ECX]
1591         };
1592
1593         static const arch_register_t *gpreg_param_reg_this[] = {
1594                 &ia32_registers[REG_ECX],
1595                 NULL,
1596                 NULL
1597         };
1598
1599         static const arch_register_t *fpreg_sse_param_reg_std[] = {
1600                 &ia32_registers[REG_XMM0],
1601                 &ia32_registers[REG_XMM1],
1602                 &ia32_registers[REG_XMM2],
1603                 &ia32_registers[REG_XMM3],
1604                 &ia32_registers[REG_XMM4],
1605                 &ia32_registers[REG_XMM5],
1606                 &ia32_registers[REG_XMM6],
1607                 &ia32_registers[REG_XMM7]
1608         };
1609
1610         static const arch_register_t *fpreg_sse_param_reg_this[] = {
1611                 NULL,  /* in case of a "this" pointer, the first parameter must not be a float */
1612         };
1613         static const unsigned MAXNUM_SSE_ARGS = 8;
1614
1615         if ((cc & cc_this_call) && nr == 0)
1616                 return gpreg_param_reg_this[0];
1617
1618         if (! (cc & cc_reg_param))
1619                 return NULL;
1620
1621         if (mode_is_float(mode)) {
1622                 if (!ia32_cg_config.use_sse2 || (cc & cc_fpreg_param) == 0)
1623                         return NULL;
1624                 if (nr >= MAXNUM_SSE_ARGS)
1625                         return NULL;
1626
1627                 if (cc & cc_this_call) {
1628                         return fpreg_sse_param_reg_this[nr];
1629                 }
1630                 return fpreg_sse_param_reg_std[nr];
1631         } else if (mode_is_int(mode) || mode_is_reference(mode)) {
1632                 unsigned num_regparam;
1633
1634                 if (get_mode_size_bits(mode) > 32)
1635                         return NULL;
1636
1637                 if (nr >= MAXNUM_GPREG_ARGS)
1638                         return NULL;
1639
1640                 if (cc & cc_this_call) {
1641                         return gpreg_param_reg_this[nr];
1642                 }
1643                 num_regparam = cc & ~cc_bits;
1644                 if (num_regparam == 0) {
1645                         /* default fastcall */
1646                         return gpreg_param_reg_fastcall[nr];
1647                 }
1648                 if (nr < num_regparam)
1649                         return gpreg_param_reg_regparam[nr];
1650                 return NULL;
1651         }
1652
1653         panic("unknown argument mode");
1654 }
1655
1656 /**
1657  * Get the ABI restrictions for procedure calls.
1658  * @param self        The this pointer.
1659  * @param method_type The type of the method (procedure) in question.
1660  * @param abi         The abi object to be modified
1661  */
1662 static void ia32_get_call_abi(const void *self, ir_type *method_type,
1663                               be_abi_call_t *abi)
1664 {
1665         ir_type  *tp;
1666         ir_mode  *mode;
1667         unsigned  cc;
1668         int       n, i, regnum;
1669         int                 pop_amount = 0;
1670         be_abi_call_flags_t call_flags = be_abi_call_get_flags(abi);
1671
1672         (void) self;
1673
1674         /* set abi flags for calls */
1675         call_flags.bits.left_to_right         = 0;  /* always last arg first on stack */
1676         call_flags.bits.store_args_sequential = 0;
1677         /* call_flags.bits.try_omit_fp                 not changed: can handle both settings */
1678         call_flags.bits.fp_free               = 0;  /* the frame pointer is fixed in IA32 */
1679         call_flags.bits.call_has_imm          = 0;  /* No call immediate, we handle this by ourselves */
1680
1681         /* set parameter passing style */
1682         be_abi_call_set_flags(abi, call_flags, &ia32_abi_callbacks);
1683
1684         cc = get_method_calling_convention(method_type);
1685         if (get_method_variadicity(method_type) == variadicity_variadic) {
1686                 /* pass all parameters of a variadic function on the stack */
1687                 cc = cc_cdecl_set | (cc & cc_this_call);
1688         } else {
1689                 if (get_method_additional_properties(method_type) & mtp_property_private &&
1690                     ia32_cg_config.optimize_cc) {
1691                         /* set the fast calling conventions (allowing up to 3) */
1692                         cc = SET_FASTCALL(cc) | 3;
1693                 }
1694         }
1695
1696         /* we have to pop the shadow parameter ourself for compound calls */
1697         if ( (get_method_calling_convention(method_type) & cc_compound_ret)
1698                         && !(cc & cc_reg_param)) {
1699                 pop_amount += get_mode_size_bytes(mode_P_data);
1700         }
1701
1702         n = get_method_n_params(method_type);
1703         for (i = regnum = 0; i < n; i++) {
1704                 ir_mode               *mode;
1705                 const arch_register_t *reg = NULL;
1706
1707                 tp   = get_method_param_type(method_type, i);
1708                 mode = get_type_mode(tp);
1709                 if (mode != NULL) {
1710                         reg  = ia32_get_RegParam_reg(cc, regnum, mode);
1711                 }
1712                 if (reg != NULL) {
1713                         be_abi_call_param_reg(abi, i, reg, ABI_CONTEXT_BOTH);
1714                         ++regnum;
1715                 } else {
1716                         /* Micro optimisation: if the mode is shorter than 4 bytes, load 4 bytes.
1717                          * movl has a shorter opcode than mov[sz][bw]l */
1718                         ir_mode *load_mode = mode;
1719
1720                         if (mode != NULL) {
1721                                 unsigned size = get_mode_size_bytes(mode);
1722
1723                                 if (cc & cc_callee_clear_stk) {
1724                                         pop_amount += (size + 3U) & ~3U;
1725                                 }
1726
1727                                 if (size < 4) load_mode = mode_Iu;
1728                         }
1729
1730                         be_abi_call_param_stack(abi, i, load_mode, 4, 0, 0, ABI_CONTEXT_BOTH);
1731                 }
1732         }
1733
1734         be_abi_call_set_pop(abi, pop_amount);
1735
1736         /* set return registers */
1737         n = get_method_n_ress(method_type);
1738
1739         assert(n <= 2 && "more than two results not supported");
1740
1741         /* In case of 64bit returns, we will have two 32bit values */
1742         if (n == 2) {
1743                 tp   = get_method_res_type(method_type, 0);
1744                 mode = get_type_mode(tp);
1745
1746                 assert(!mode_is_float(mode) && "two FP results not supported");
1747
1748                 tp   = get_method_res_type(method_type, 1);
1749                 mode = get_type_mode(tp);
1750
1751                 assert(!mode_is_float(mode) && "mixed INT, FP results not supported");
1752
1753                 be_abi_call_res_reg(abi, 0, &ia32_registers[REG_EAX], ABI_CONTEXT_BOTH);
1754                 be_abi_call_res_reg(abi, 1, &ia32_registers[REG_EDX], ABI_CONTEXT_BOTH);
1755         }
1756         else if (n == 1) {
1757                 const arch_register_t *reg;
1758
1759                 tp   = get_method_res_type(method_type, 0);
1760                 assert(is_atomic_type(tp));
1761                 mode = get_type_mode(tp);
1762
1763                 reg = mode_is_float(mode) ? &ia32_registers[REG_VF0] : &ia32_registers[REG_EAX];
1764
1765                 be_abi_call_res_reg(abi, 0, reg, ABI_CONTEXT_BOTH);
1766         }
1767 }
1768
1769 /**
1770  * Returns the necessary byte alignment for storing a register of given class.
1771  */
1772 static int ia32_get_reg_class_alignment(const arch_register_class_t *cls)
1773 {
1774         ir_mode *mode = arch_register_class_mode(cls);
1775         int bytes     = get_mode_size_bytes(mode);
1776
1777         if (mode_is_float(mode) && bytes > 8)
1778                 return 16;
1779         return bytes;
1780 }
1781
1782 /**
1783  * Return irp irgs in the desired order.
1784  */
1785 static ir_graph **ia32_get_irg_list(const void *self, ir_graph ***irg_list)
1786 {
1787         (void) self;
1788         (void) irg_list;
1789         return NULL;
1790 }
1791
1792 static void ia32_mark_remat(ir_node *node)
1793 {
1794         if (is_ia32_irn(node)) {
1795                 set_ia32_is_remat(node);
1796         }
1797 }
1798
1799 /**
1800  * Check if Mux(sel, mux_true, mux_false) would represent a Max or Min operation
1801  */
1802 static bool mux_is_float_min_max(ir_node *sel, ir_node *mux_true,
1803                                  ir_node *mux_false)
1804 {
1805         ir_node    *cmp_l;
1806         ir_node    *cmp_r;
1807         ir_relation relation;
1808
1809         if (!is_Cmp(sel))
1810                 return false;
1811
1812         cmp_l = get_Cmp_left(sel);
1813         cmp_r = get_Cmp_right(sel);
1814         if (!mode_is_float(get_irn_mode(cmp_l)))
1815                 return false;
1816
1817         /* check for min/max. They're defined as (C-Semantik):
1818          *  min(a, b) = a < b ? a : b
1819          *  or min(a, b) = a <= b ? a : b
1820          *  max(a, b) = a > b ? a : b
1821          *  or max(a, b) = a >= b ? a : b
1822          * (Note we only handle float min/max here)
1823          */
1824         relation = get_Cmp_relation(sel);
1825         switch (relation) {
1826         case ir_relation_greater_equal:
1827         case ir_relation_greater:
1828                 /* this is a max */
1829                 if (cmp_l == mux_true && cmp_r == mux_false)
1830                         return true;
1831                 break;
1832         case ir_relation_less_equal:
1833         case ir_relation_less:
1834                 /* this is a min */
1835                 if (cmp_l == mux_true && cmp_r == mux_false)
1836                         return true;
1837                 break;
1838         case ir_relation_unordered_greater_equal:
1839         case ir_relation_unordered_greater:
1840                 /* this is a min */
1841                 if (cmp_l == mux_false && cmp_r == mux_true)
1842                         return true;
1843                 break;
1844         case ir_relation_unordered_less_equal:
1845         case ir_relation_unordered_less:
1846                 /* this is a max */
1847                 if (cmp_l == mux_false && cmp_r == mux_true)
1848                         return true;
1849                 break;
1850
1851         default:
1852                 break;
1853         }
1854
1855         return false;
1856 }
1857
1858 static bool mux_is_set(ir_node *sel, ir_node *mux_true, ir_node *mux_false)
1859 {
1860         ir_mode *mode = get_irn_mode(mux_true);
1861         (void) sel;
1862
1863         if (!mode_is_int(mode) && !mode_is_reference(mode)
1864                         && mode != mode_b)
1865                 return false;
1866
1867         if (is_Const(mux_true) && is_Const(mux_false)) {
1868                 /* we can create a set plus up two 3 instructions for any combination
1869                  * of constants */
1870                 return true;
1871         }
1872
1873         return false;
1874 }
1875
1876 static bool mux_is_float_const_const(ir_node *sel, ir_node *mux_true,
1877                                      ir_node *mux_false)
1878 {
1879         (void) sel;
1880
1881         if (!mode_is_float(get_irn_mode(mux_true)))
1882                 return false;
1883
1884         return is_Const(mux_true) && is_Const(mux_false);
1885 }
1886
1887 static bool mux_is_doz(ir_node *sel, ir_node *mux_true, ir_node *mux_false)
1888 {
1889         ir_node    *cmp_left;
1890         ir_node    *cmp_right;
1891         ir_node    *sub_left;
1892         ir_node    *sub_right;
1893         ir_mode    *mode;
1894         ir_relation relation;
1895
1896         if (!is_Cmp(sel))
1897                 return false;
1898
1899         mode = get_irn_mode(mux_true);
1900         if (mode_is_signed(mode) || mode_is_float(mode))
1901                 return false;
1902
1903         relation  = get_Cmp_relation(sel);
1904         cmp_left  = get_Cmp_left(sel);
1905         cmp_right = get_Cmp_right(sel);
1906
1907         /* "move" zero constant to false input */
1908         if (is_Const(mux_true) && is_Const_null(mux_true)) {
1909                 ir_node *tmp = mux_false;
1910                 mux_false = mux_true;
1911                 mux_true  = tmp;
1912                 relation = get_negated_relation(relation);
1913         }
1914         if (!is_Const(mux_false) || !is_Const_null(mux_false))
1915                 return false;
1916         if (!is_Sub(mux_true))
1917                 return false;
1918         sub_left  = get_Sub_left(mux_true);
1919         sub_right = get_Sub_right(mux_true);
1920
1921         /* Mux(a >=u b, 0, a-b) */
1922         if ((relation & ir_relation_greater)
1923                         && sub_left == cmp_left && sub_right == cmp_right)
1924                 return true;
1925         /* Mux(a <=u b, 0, b-a) */
1926         if ((relation & ir_relation_less)
1927                         && sub_left == cmp_right && sub_right == cmp_left)
1928                 return true;
1929
1930         return false;
1931 }
1932
1933 static int ia32_is_mux_allowed(ir_node *sel, ir_node *mux_false,
1934                                ir_node *mux_true)
1935 {
1936         ir_mode *mode;
1937
1938         /* we can handle Set for all modes and compares */
1939         if (mux_is_set(sel, mux_true, mux_false))
1940                 return true;
1941         /* SSE has own min/max operations */
1942         if (ia32_cg_config.use_sse2
1943                         && mux_is_float_min_max(sel, mux_true, mux_false))
1944                 return true;
1945         /* we can handle Mux(?, Const[f], Const[f]) */
1946         if (mux_is_float_const_const(sel, mux_true, mux_false)) {
1947 #ifdef FIRM_GRGEN_BE
1948                 /* well, some code selectors can't handle it */
1949                 if (be_transformer != TRANSFORMER_PBQP
1950                                 || be_transformer != TRANSFORMER_RAND)
1951                         return true;
1952 #else
1953                 return true;
1954 #endif
1955         }
1956
1957         /* no support for 64bit inputs to cmov */
1958         mode = get_irn_mode(mux_true);
1959         if (get_mode_size_bits(mode) > 32)
1960                 return false;
1961         /* we can handle Abs for all modes and compares (except 64bit) */
1962         if (ir_mux_is_abs(sel, mux_true, mux_false) != 0)
1963                 return true;
1964         /* we can't handle MuxF yet */
1965         if (mode_is_float(mode))
1966                 return false;
1967
1968         if (mux_is_doz(sel, mux_true, mux_false))
1969                 return true;
1970
1971         /* Check Cmp before the node */
1972         if (is_Cmp(sel)) {
1973                 ir_mode *cmp_mode = get_irn_mode(get_Cmp_left(sel));
1974
1975                 /* we can't handle 64bit compares */
1976                 if (get_mode_size_bits(cmp_mode) > 32)
1977                         return false;
1978
1979                 /* we can't handle float compares */
1980                 if (mode_is_float(cmp_mode))
1981                         return false;
1982         }
1983
1984         /* did we disable cmov generation? */
1985         if (!ia32_cg_config.use_cmov)
1986                 return false;
1987
1988         /* we can use a cmov */
1989         return true;
1990 }
1991
1992 static asm_constraint_flags_t ia32_parse_asm_constraint(const char **c)
1993 {
1994         (void) c;
1995
1996         /* we already added all our simple flags to the flags modifier list in
1997          * init, so this flag we don't know. */
1998         return ASM_CONSTRAINT_FLAG_INVALID;
1999 }
2000
2001 static int ia32_is_valid_clobber(const char *clobber)
2002 {
2003         return ia32_get_clobber_register(clobber) != NULL;
2004 }
2005
2006 static ir_node *ia32_create_set(ir_node *cond)
2007 {
2008         /* ia32-set function produces 8-bit results which have to be converted */
2009         ir_node *set   = ir_create_mux_set(cond, mode_Bu);
2010         ir_node *block = get_nodes_block(set);
2011         return new_r_Conv(block, set, mode_Iu);
2012 }
2013
2014 static void ia32_lower_for_target(void)
2015 {
2016         size_t i, n_irgs = get_irp_n_irgs();
2017         lower_mode_b_config_t lower_mode_b_config = {
2018                 mode_Iu,  /* lowered mode */
2019                 ia32_create_set,
2020                 0,        /* don't lower direct compares */
2021         };
2022         lower_params_t params = {
2023                 4,                                     /* def_ptr_alignment */
2024                 LF_COMPOUND_RETURN | LF_RETURN_HIDDEN, /* flags */
2025                 ADD_HIDDEN_ALWAYS_IN_FRONT,            /* hidden_params */
2026                 NULL,                                  /* find pointer type */
2027                 NULL,                                  /* ret_compound_in_regs */
2028         };
2029
2030         /* perform doubleword lowering */
2031         lwrdw_param_t lower_dw_params = {
2032                 1,  /* little endian */
2033                 64, /* doubleword size */
2034                 ia32_create_intrinsic_fkt,
2035                 &intrinsic_env,
2036         };
2037
2038         /* lower compound param handling */
2039         lower_calls_with_compounds(&params);
2040
2041         ir_prepare_dw_lowering(&lower_dw_params);
2042         ir_lower_dw_ops();
2043
2044         for (i = 0; i < n_irgs; ++i) {
2045                 ir_graph *irg = get_irp_irg(i);
2046                 /* lower for mode_b stuff */
2047                 ir_lower_mode_b(irg, &lower_mode_b_config);
2048                 /* break up switches with wide ranges */
2049                 lower_switch(irg, 4, 256, true);
2050         }
2051 }
2052
2053 /**
2054  * Create the trampoline code.
2055  */
2056 static ir_node *ia32_create_trampoline_fkt(ir_node *block, ir_node *mem, ir_node *trampoline, ir_node *env, ir_node *callee)
2057 {
2058         ir_graph *irg  = get_irn_irg(block);
2059         ir_node  *p    = trampoline;
2060         ir_mode  *mode = get_irn_mode(p);
2061         ir_node  *st;
2062
2063         /* mov  ecx,<env> */
2064         st  = new_r_Store(block, mem, p, new_r_Const_long(irg, mode_Bu, 0xb9), cons_none);
2065         mem = new_r_Proj(st, mode_M, pn_Store_M);
2066         p   = new_r_Add(block, p, new_r_Const_long(irg, mode_Iu, 1), mode);
2067         st  = new_r_Store(block, mem, p, env, cons_none);
2068         mem = new_r_Proj(st, mode_M, pn_Store_M);
2069         p   = new_r_Add(block, p, new_r_Const_long(irg, mode_Iu, 4), mode);
2070         /* jmp  <callee> */
2071         st  = new_r_Store(block, mem, p, new_r_Const_long(irg, mode_Bu, 0xe9), cons_none);
2072         mem = new_r_Proj(st, mode_M, pn_Store_M);
2073         p   = new_r_Add(block, p, new_r_Const_long(irg, mode_Iu, 1), mode);
2074         st  = new_r_Store(block, mem, p, callee, cons_none);
2075         mem = new_r_Proj(st, mode_M, pn_Store_M);
2076         p   = new_r_Add(block, p, new_r_Const_long(irg, mode_Iu, 4), mode);
2077
2078         return mem;
2079 }
2080
2081 /**
2082  * Returns the libFirm configuration parameter for this backend.
2083  */
2084 static const backend_params *ia32_get_libfirm_params(void)
2085 {
2086         static const ir_settings_arch_dep_t ad = {
2087                 1,                   /* also use subs */
2088                 4,                   /* maximum shifts */
2089                 63,                  /* maximum shift amount */
2090                 ia32_evaluate_insn,  /* evaluate the instruction sequence */
2091
2092                 1,  /* allow Mulhs */
2093                 1,  /* allow Mulus */
2094                 32, /* Mulh allowed up to 32 bit */
2095         };
2096         static backend_params p = {
2097                 1,     /* support inline assembly */
2098                 1,     /* support Rotl nodes */
2099                 0,     /* little endian */
2100                 NULL,  /* will be set later */
2101                 ia32_is_mux_allowed,
2102                 NULL,  /* float arithmetic mode, will be set below */
2103                 12,    /* size of trampoline code */
2104                 4,     /* alignment of trampoline code */
2105                 ia32_create_trampoline_fkt,
2106                 4      /* alignment of stack parameter */
2107         };
2108
2109         ia32_setup_cg_config();
2110
2111         /* doesn't really belong here, but this is the earliest place the backend
2112          * is called... */
2113         init_asm_constraints();
2114
2115         p.dep_param    = &ad;
2116         if (! ia32_cg_config.use_sse2)
2117                 p.mode_float_arithmetic = mode_E;
2118         return &p;
2119 }
2120
2121 /**
2122  * Check if the given register is callee or caller save.
2123  */
2124 static int ia32_register_saved_by(const arch_register_t *reg, int callee)
2125 {
2126         if (callee) {
2127                 /* check for callee saved */
2128                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_gp]) {
2129                         switch (reg->index) {
2130                         case REG_GP_EBX:
2131                         case REG_GP_ESI:
2132                         case REG_GP_EDI:
2133                         case REG_GP_EBP:
2134                                 return 1;
2135                         default:
2136                                 return 0;
2137                         }
2138                 }
2139         } else {
2140                 /* check for caller saved */
2141                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_gp]) {
2142                         switch (reg->index) {
2143                         case REG_GP_EDX:
2144                         case REG_GP_ECX:
2145                         case REG_GP_EAX:
2146                                 return 1;
2147                         default:
2148                                 return 0;
2149                         }
2150                 } else if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_xmm]) {
2151                         /* all XMM registers are caller save */
2152                         return reg->index != REG_XMM_NOREG;
2153                 } else if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_vfp]) {
2154                         /* all VFP registers are caller save */
2155                         return reg->index != REG_VFP_NOREG;
2156                 }
2157         }
2158         return 0;
2159 }
2160
2161 static const lc_opt_enum_int_items_t gas_items[] = {
2162         { "elf",   OBJECT_FILE_FORMAT_ELF    },
2163         { "mingw", OBJECT_FILE_FORMAT_COFF   },
2164         { "macho", OBJECT_FILE_FORMAT_MACH_O },
2165         { NULL,    0 }
2166 };
2167
2168 static lc_opt_enum_int_var_t gas_var = {
2169         (int*) &be_gas_object_file_format, gas_items
2170 };
2171
2172 #ifdef FIRM_GRGEN_BE
2173 static const lc_opt_enum_int_items_t transformer_items[] = {
2174         { "default", TRANSFORMER_DEFAULT },
2175         { "pbqp",    TRANSFORMER_PBQP    },
2176         { "random",  TRANSFORMER_RAND    },
2177         { NULL,      0                   }
2178 };
2179
2180 static lc_opt_enum_int_var_t transformer_var = {
2181         (int*)&be_transformer, transformer_items
2182 };
2183 #endif
2184
2185 static const lc_opt_table_entry_t ia32_options[] = {
2186         LC_OPT_ENT_ENUM_INT("gasmode", "set the GAS compatibility mode", &gas_var),
2187 #ifdef FIRM_GRGEN_BE
2188         LC_OPT_ENT_ENUM_INT("transformer", "the transformer used for code selection", &transformer_var),
2189 #endif
2190         LC_OPT_ENT_INT ("stackalign", "set power of two stack alignment for calls",
2191                         &ia32_isa_template.base.stack_alignment),
2192         LC_OPT_ENT_BOOL("gprof",      "create gprof profiling code",                                    &gprof),
2193         LC_OPT_LAST
2194 };
2195
2196 const arch_isa_if_t ia32_isa_if = {
2197         ia32_init,
2198         ia32_lower_for_target,
2199         ia32_done,
2200         ia32_handle_intrinsics,
2201         ia32_get_reg_class_for_mode,
2202         ia32_get_call_abi,
2203         ia32_get_reg_class_alignment,
2204         ia32_get_libfirm_params,
2205         ia32_get_irg_list,
2206         ia32_mark_remat,
2207         ia32_parse_asm_constraint,
2208         ia32_is_valid_clobber,
2209
2210         ia32_init_graph,
2211         ia32_get_pic_base,   /* return node used as base in pic code addresses */
2212         ia32_before_abi,     /* before abi introduce hook */
2213         ia32_prepare_graph,
2214         ia32_before_ra,      /* before register allocation hook */
2215         ia32_after_ra,       /* after register allocation hook */
2216         ia32_finish,         /* called before codegen */
2217         ia32_emit,           /* emit && done */
2218         ia32_register_saved_by,
2219 };
2220
2221 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ia32)
2222 void be_init_arch_ia32(void)
2223 {
2224         lc_opt_entry_t *be_grp   = lc_opt_get_grp(firm_opt_get_root(), "be");
2225         lc_opt_entry_t *ia32_grp = lc_opt_get_grp(be_grp, "ia32");
2226
2227         lc_opt_add_table(ia32_grp, ia32_options);
2228         be_register_isa_if("ia32", &ia32_isa_if);
2229
2230         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.cg");
2231
2232         ia32_init_emitter();
2233         ia32_init_finish();
2234         ia32_init_optimize();
2235         ia32_init_transform();
2236         ia32_init_x87();
2237         ia32_init_architecture();
2238 }