Let foreach_out_edge_kind() and foreach_out_edge_kind_safe() declare their iterator...
[libfirm] / ir / be / ia32 / bearch_ia32.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This is the main ia32 firm backend driver.
23  * @author      Christian Wuerdig
24  */
25 #include "config.h"
26
27 #include "lc_opts.h"
28 #include "lc_opts_enum.h"
29
30 #include <math.h>
31
32 #include "irarch.h"
33 #include "irgwalk.h"
34 #include "irprog.h"
35 #include "irprintf.h"
36 #include "iredges_t.h"
37 #include "ircons.h"
38 #include "irflag.h"
39 #include "irgmod.h"
40 #include "irgopt.h"
41 #include "irgopt.h"
42 #include "irdump.h"
43 #include "pdeq.h"
44 #include "pset.h"
45 #include "debug.h"
46 #include "error.h"
47 #include "xmalloc.h"
48 #include "irtools.h"
49 #include "iroptimize.h"
50 #include "instrument.h"
51 #include "iropt_t.h"
52 #include "lower_dw.h"
53 #include "lower_calls.h"
54 #include "lower_mode_b.h"
55 #include "lower_softfloat.h"
56
57 #include "beabi.h"
58 #include "beirg.h"
59 #include "benode.h"
60 #include "belower.h"
61 #include "besched.h"
62 #include "be.h"
63 #include "be_t.h"
64 #include "beirgmod.h"
65 #include "beblocksched.h"
66 #include "bespillutil.h"
67 #include "bespillslots.h"
68 #include "bemodule.h"
69 #include "begnuas.h"
70 #include "bestate.h"
71 #include "beflags.h"
72 #include "betranshlp.h"
73 #include "belistsched.h"
74 #include "beabihelper.h"
75 #include "bestack.h"
76
77 #include "bearch_ia32_t.h"
78
79 #include "ia32_new_nodes.h"
80 #include "gen_ia32_regalloc_if.h"
81 #include "ia32_common_transform.h"
82 #include "ia32_transform.h"
83 #include "ia32_emitter.h"
84 #include "ia32_optimize.h"
85 #include "ia32_x87.h"
86 #include "ia32_dbg_stat.h"
87 #include "ia32_finish.h"
88 #include "ia32_fpu.h"
89 #include "ia32_architecture.h"
90
91 #ifdef FIRM_GRGEN_BE
92 #include "ia32_pbqp_transform.h"
93
94 transformer_t be_transformer = TRANSFORMER_DEFAULT;
95 #endif
96
97 ir_mode *ia32_mode_fpcw;
98 ir_mode *ia32_mode_E;
99 ir_type *ia32_type_E;
100
101 /** The current omit-fp state */
102 static ir_type *omit_fp_between_type   = NULL;
103 static ir_type *between_type           = NULL;
104 static ir_entity *old_bp_ent           = NULL;
105 static ir_entity *ret_addr_ent         = NULL;
106 static ir_entity *omit_fp_ret_addr_ent = NULL;
107
108 /**
109  * The environment for the intrinsic mapping.
110  */
111 static ia32_intrinsic_env_t intrinsic_env = {
112         NULL,    /* the isa */
113         NULL,    /* the irg, these entities belong to */
114         NULL,    /* entity for __divdi3 library call */
115         NULL,    /* entity for __moddi3 library call */
116         NULL,    /* entity for __udivdi3 library call */
117         NULL,    /* entity for __umoddi3 library call */
118 };
119
120
121 typedef ir_node *(*create_const_node_func) (dbg_info *dbgi, ir_node *block);
122
123 /**
124  * Used to create per-graph unique pseudo nodes.
125  */
126 static inline ir_node *create_const(ir_graph *irg, ir_node **place,
127                                     create_const_node_func func,
128                                     const arch_register_t* reg)
129 {
130         ir_node *block, *res;
131
132         if (*place != NULL)
133                 return *place;
134
135         block = get_irg_start_block(irg);
136         res = func(NULL, block);
137         arch_set_irn_register(res, reg);
138         *place = res;
139
140         return res;
141 }
142
143 /* Creates the unique per irg GP NoReg node. */
144 ir_node *ia32_new_NoReg_gp(ir_graph *irg)
145 {
146         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
147         return create_const(irg, &irg_data->noreg_gp, new_bd_ia32_NoReg_GP,
148                             &ia32_registers[REG_GP_NOREG]);
149 }
150
151 ir_node *ia32_new_NoReg_vfp(ir_graph *irg)
152 {
153         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
154         return create_const(irg, &irg_data->noreg_vfp, new_bd_ia32_NoReg_VFP,
155                             &ia32_registers[REG_VFP_NOREG]);
156 }
157
158 ir_node *ia32_new_NoReg_xmm(ir_graph *irg)
159 {
160         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
161         return create_const(irg, &irg_data->noreg_xmm, new_bd_ia32_NoReg_XMM,
162                             &ia32_registers[REG_XMM_NOREG]);
163 }
164
165 ir_node *ia32_new_Fpu_truncate(ir_graph *irg)
166 {
167         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
168         return create_const(irg, &irg_data->fpu_trunc_mode, new_bd_ia32_ChangeCW,
169                         &ia32_registers[REG_FPCW]);
170 }
171
172
173 /**
174  * Returns the admissible noreg register node for input register pos of node irn.
175  */
176 static ir_node *ia32_get_admissible_noreg(ir_node *irn, int pos)
177 {
178         ir_graph                  *irg = get_irn_irg(irn);
179         const arch_register_req_t *req = arch_get_irn_register_req_in(irn, pos);
180
181         assert(req != NULL && "Missing register requirements");
182         if (req->cls == &ia32_reg_classes[CLASS_ia32_gp])
183                 return ia32_new_NoReg_gp(irg);
184
185         if (ia32_cg_config.use_sse2) {
186                 return ia32_new_NoReg_xmm(irg);
187         } else {
188                 return ia32_new_NoReg_vfp(irg);
189         }
190 }
191
192 static ir_entity *ia32_get_frame_entity(const ir_node *irn)
193 {
194         return is_ia32_irn(irn) ? get_ia32_frame_ent(irn) : NULL;
195 }
196
197 static void ia32_set_frame_entity(ir_node *node, ir_entity *entity)
198 {
199         if (is_be_node(node))
200                 be_node_set_frame_entity(node, entity);
201         else
202                 set_ia32_frame_ent(node, entity);
203 }
204
205 static void ia32_set_frame_offset(ir_node *irn, int bias)
206 {
207         if (get_ia32_frame_ent(irn) == NULL)
208                 return;
209
210         if (is_ia32_Pop(irn) || is_ia32_PopMem(irn)) {
211                 ir_graph          *irg     = get_irn_irg(irn);
212                 be_stack_layout_t *layout  = be_get_irg_stack_layout(irg);
213                 if (layout->sp_relative) {
214                         /* Pop nodes modify the stack pointer before calculating the
215                          * destination address, so fix this here
216                          */
217                         bias -= 4;
218                 }
219         }
220         add_ia32_am_offs_int(irn, bias);
221 }
222
223 static int ia32_get_sp_bias(const ir_node *node)
224 {
225         if (is_ia32_Call(node))
226                 return -(int)get_ia32_call_attr_const(node)->pop;
227
228         if (is_ia32_Push(node))
229                 return 4;
230
231         if (is_ia32_Pop(node) || is_ia32_PopMem(node))
232                 return -4;
233
234         if (is_ia32_Leave(node) || is_ia32_CopyEbpEsp(node)) {
235                 return SP_BIAS_RESET;
236         }
237
238         return 0;
239 }
240
241 /**
242  * Build the between type and entities if not already build.
243  */
244 static void ia32_build_between_type(void)
245 {
246 #define IDENT(s) new_id_from_chars(s, sizeof(s)-1)
247         if (between_type == NULL) {
248                 ir_type *old_bp_type   = new_type_primitive(mode_Iu);
249                 ir_type *ret_addr_type = new_type_primitive(mode_Iu);
250
251                 between_type           = new_type_struct(IDENT("ia32_between_type"));
252                 old_bp_ent             = new_entity(between_type, IDENT("old_bp"), old_bp_type);
253                 ret_addr_ent           = new_entity(between_type, IDENT("ret_addr"), ret_addr_type);
254
255                 set_entity_offset(old_bp_ent, 0);
256                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
257                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
258                 set_type_state(between_type, layout_fixed);
259
260                 omit_fp_between_type = new_type_struct(IDENT("ia32_between_type_omit_fp"));
261                 omit_fp_ret_addr_ent = new_entity(omit_fp_between_type, IDENT("ret_addr"), ret_addr_type);
262
263                 set_entity_offset(omit_fp_ret_addr_ent, 0);
264                 set_type_size_bytes(omit_fp_between_type, get_type_size_bytes(ret_addr_type));
265                 set_type_state(omit_fp_between_type, layout_fixed);
266         }
267 #undef IDENT
268 }
269
270 /**
271  * Produces the type which sits between the stack args and the locals on the stack.
272  * it will contain the return address and space to store the old base pointer.
273  * @return The Firm type modeling the ABI between type.
274  */
275 static ir_type *ia32_abi_get_between_type(ir_graph *irg)
276 {
277         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
278         ia32_build_between_type();
279         return layout->sp_relative ? omit_fp_between_type : between_type;
280 }
281
282 /**
283  * Return the stack entity that contains the return address.
284  */
285 ir_entity *ia32_get_return_address_entity(ir_graph *irg)
286 {
287         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
288         ia32_build_between_type();
289         return layout->sp_relative ? omit_fp_ret_addr_ent : ret_addr_ent;
290 }
291
292 /**
293  * Return the stack entity that contains the frame address.
294  */
295 ir_entity *ia32_get_frame_address_entity(ir_graph *irg)
296 {
297         const be_stack_layout_t *layout = be_get_irg_stack_layout(irg);
298         ia32_build_between_type();
299         return layout->sp_relative ? NULL : old_bp_ent;
300 }
301
302 /**
303  * Get the estimated cycle count for @p irn.
304  *
305  * @param self The this pointer.
306  * @param irn  The node.
307  *
308  * @return     The estimated cycle count for this operation
309  */
310 static int ia32_get_op_estimated_cost(const ir_node *irn)
311 {
312         int            cost;
313         ia32_op_type_t op_tp;
314
315         if (is_Proj(irn))
316                 return 0;
317         if (!is_ia32_irn(irn))
318                 return 0;
319
320         assert(is_ia32_irn(irn));
321
322         cost  = get_ia32_latency(irn);
323         op_tp = get_ia32_op_type(irn);
324
325         if (is_ia32_CopyB(irn)) {
326                 cost = 250;
327         }
328         else if (is_ia32_CopyB_i(irn)) {
329                 int size = get_ia32_copyb_size(irn);
330                 cost     = 20 + (int)ceil((4/3) * size);
331         }
332         /* in case of address mode operations add additional cycles */
333         else if (op_tp == ia32_AddrModeD || op_tp == ia32_AddrModeS) {
334                 /*
335                         In case of stack access and access to fixed addresses add 5 cycles
336                         (we assume they are in cache), other memory operations cost 20
337                         cycles.
338                 */
339                 if (is_ia32_use_frame(irn) || (
340                     is_ia32_NoReg_GP(get_irn_n(irn, n_ia32_base)) &&
341                     is_ia32_NoReg_GP(get_irn_n(irn, n_ia32_index))
342                     )) {
343                         cost += 5;
344                 } else {
345                         cost += 20;
346                 }
347         }
348
349         return cost;
350 }
351
352 /**
353  * Returns the inverse operation if @p irn, recalculating the argument at position @p i.
354  *
355  * @param irn       The original operation
356  * @param i         Index of the argument we want the inverse operation to yield
357  * @param inverse   struct to be filled with the resulting inverse op
358  * @param obstack   The obstack to use for allocation of the returned nodes array
359  * @return          The inverse operation or NULL if operation invertible
360  */
361 static arch_inverse_t *ia32_get_inverse(const ir_node *irn, int i, arch_inverse_t *inverse, struct obstack *obst)
362 {
363         (void) irn;
364         (void) i;
365         (void) inverse;
366         (void) obst;
367         return NULL;
368
369 #if 0
370         ir_mode  *mode;
371         ir_mode  *irn_mode;
372         ir_node  *block, *noreg, *nomem;
373         dbg_info *dbgi;
374
375         /* we cannot invert non-ia32 irns */
376         if (! is_ia32_irn(irn))
377                 return NULL;
378
379         /* operand must always be a real operand (not base, index or mem) */
380         if (i != n_ia32_binary_left && i != n_ia32_binary_right)
381                 return NULL;
382
383         /* we don't invert address mode operations */
384         if (get_ia32_op_type(irn) != ia32_Normal)
385                 return NULL;
386
387         /* TODO: adjust for new immediates... */
388         ir_fprintf(stderr, "TODO: fix get_inverse for new immediates (%+F)\n",
389                    irn);
390         return NULL;
391
392         block    = get_nodes_block(irn);
393         mode     = get_irn_mode(irn);
394         irn_mode = get_irn_mode(irn);
395         noreg    = get_irn_n(irn, 0);
396         nomem    = get_irg_no_mem(irg);
397         dbgi     = get_irn_dbg_info(irn);
398
399         /* initialize structure */
400         inverse->nodes = obstack_alloc(obst, 2 * sizeof(inverse->nodes[0]));
401         inverse->costs = 0;
402         inverse->n     = 1;
403
404         switch (get_ia32_irn_opcode(irn)) {
405                 case iro_ia32_Add:
406                         if (get_ia32_immop_type(irn) == ia32_ImmConst) {
407                                 /* we have an add with a const here */
408                                 /* invers == add with negated const */
409                                 inverse->nodes[0] = new_bd_ia32_Add(dbgi, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
410                                 inverse->costs   += 1;
411                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
412                                 set_ia32_Immop_tarval(inverse->nodes[0], tarval_neg(get_ia32_Immop_tarval(irn)));
413                                 set_ia32_commutative(inverse->nodes[0]);
414                         }
415                         else if (get_ia32_immop_type(irn) == ia32_ImmSymConst) {
416                                 /* we have an add with a symconst here */
417                                 /* invers == sub with const */
418                                 inverse->nodes[0] = new_bd_ia32_Sub(dbgi, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
419                                 inverse->costs   += 2;
420                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
421                         }
422                         else {
423                                 /* normal add: inverse == sub */
424                                 inverse->nodes[0] = new_bd_ia32_Sub(dbgi, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, i ^ 1));
425                                 inverse->costs   += 2;
426                         }
427                         break;
428                 case iro_ia32_Sub:
429                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
430                                 /* we have a sub with a const/symconst here */
431                                 /* invers == add with this const */
432                                 inverse->nodes[0] = new_bd_ia32_Add(dbgi, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
433                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
434                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
435                         }
436                         else {
437                                 /* normal sub */
438                                 if (i == n_ia32_binary_left) {
439                                         inverse->nodes[0] = new_bd_ia32_Add(dbgi, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, 3));
440                                 }
441                                 else {
442                                         inverse->nodes[0] = new_bd_ia32_Sub(dbgi, block, noreg, noreg, nomem, get_irn_n(irn, n_ia32_binary_left), (ir_node*) irn);
443                                 }
444                                 inverse->costs += 1;
445                         }
446                         break;
447                 case iro_ia32_Xor:
448                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
449                                 /* xor with const: inverse = xor */
450                                 inverse->nodes[0] = new_bd_ia32_Xor(dbgi, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
451                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
452                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
453                         }
454                         else {
455                                 /* normal xor */
456                                 inverse->nodes[0] = new_bd_ia32_Xor(dbgi, block, noreg, noreg, nomem, (ir_node *) irn, get_irn_n(irn, i));
457                                 inverse->costs   += 1;
458                         }
459                         break;
460                 case iro_ia32_Not: {
461                         inverse->nodes[0] = new_bd_ia32_Not(dbgi, block, (ir_node*) irn);
462                         inverse->costs   += 1;
463                         break;
464                 }
465                 case iro_ia32_Neg: {
466                         inverse->nodes[0] = new_bd_ia32_Neg(dbgi, block, (ir_node*) irn);
467                         inverse->costs   += 1;
468                         break;
469                 }
470                 default:
471                         /* inverse operation not supported */
472                         return NULL;
473         }
474
475         return inverse;
476 #endif
477 }
478
479 static ir_mode *get_spill_mode_mode(const ir_mode *mode)
480 {
481         if (mode_is_float(mode))
482                 return mode_D;
483
484         return mode_Iu;
485 }
486
487 /**
488  * Get the mode that should be used for spilling value node
489  */
490 static ir_mode *get_spill_mode(const ir_node *node)
491 {
492         ir_mode *mode = get_irn_mode(node);
493         return get_spill_mode_mode(mode);
494 }
495
496 /**
497  * Checks whether an addressmode reload for a node with mode mode is compatible
498  * with a spillslot of mode spill_mode
499  */
500 static int ia32_is_spillmode_compatible(const ir_mode *mode, const ir_mode *spillmode)
501 {
502         return !mode_is_float(mode) || mode == spillmode;
503 }
504
505 /**
506  * Check if irn can load its operand at position i from memory (source addressmode).
507  * @param irn    The irn to be checked
508  * @param i      The operands position
509  * @return Non-Zero if operand can be loaded
510  */
511 static int ia32_possible_memory_operand(const ir_node *irn, unsigned int i)
512 {
513         ir_node       *op        = get_irn_n(irn, i);
514         const ir_mode *mode      = get_irn_mode(op);
515         const ir_mode *spillmode = get_spill_mode(op);
516
517         if (!is_ia32_irn(irn)                              ||  /* must be an ia32 irn */
518             get_ia32_op_type(irn) != ia32_Normal           ||  /* must not already be a addressmode irn */
519             !ia32_is_spillmode_compatible(mode, spillmode) ||
520             is_ia32_use_frame(irn))                            /* must not already use frame */
521                 return 0;
522
523         switch (get_ia32_am_support(irn)) {
524                 case ia32_am_none:
525                         return 0;
526
527                 case ia32_am_unary:
528                         if (i != n_ia32_unary_op)
529                                 return 0;
530                         break;
531
532                 case ia32_am_binary:
533                         switch (i) {
534                                 case n_ia32_binary_left: {
535                                         const arch_register_req_t *req;
536                                         if (!is_ia32_commutative(irn))
537                                                 return 0;
538
539                                         /* we can't swap left/right for limited registers
540                                          * (As this (currently) breaks constraint handling copies)
541                                          */
542                                         req = arch_get_irn_register_req_in(irn, n_ia32_binary_left);
543                                         if (req->type & arch_register_req_type_limited)
544                                                 return 0;
545                                         break;
546                                 }
547
548                                 case n_ia32_binary_right:
549                                         break;
550
551                                 default:
552                                         return 0;
553                         }
554                         break;
555
556                 default:
557                         panic("Unknown AM type");
558         }
559
560         /* HACK: must not already use "real" memory.
561          * This can happen for Call and Div */
562         if (!is_NoMem(get_irn_n(irn, n_ia32_mem)))
563                 return 0;
564
565         return 1;
566 }
567
568 static void ia32_perform_memory_operand(ir_node *irn, ir_node *spill,
569                                         unsigned int i)
570 {
571         ir_mode *load_mode;
572         ir_mode *dest_op_mode;
573
574         assert(ia32_possible_memory_operand(irn, i) && "Cannot perform memory operand change");
575
576         set_ia32_op_type(irn, ia32_AddrModeS);
577
578         load_mode    = get_irn_mode(get_irn_n(irn, i));
579         dest_op_mode = get_ia32_ls_mode(irn);
580         if (get_mode_size_bits(load_mode) <= get_mode_size_bits(dest_op_mode)) {
581                 set_ia32_ls_mode(irn, load_mode);
582         }
583         set_ia32_use_frame(irn);
584         set_ia32_need_stackent(irn);
585
586         if (i == n_ia32_binary_left                    &&
587             get_ia32_am_support(irn) == ia32_am_binary &&
588             /* immediates are only allowed on the right side */
589             !is_ia32_Immediate(get_irn_n(irn, n_ia32_binary_right))) {
590                 ia32_swap_left_right(irn);
591                 i = n_ia32_binary_right;
592         }
593
594         assert(is_NoMem(get_irn_n(irn, n_ia32_mem)));
595
596         set_irn_n(irn, n_ia32_base, get_irg_frame(get_irn_irg(irn)));
597         set_irn_n(irn, n_ia32_mem,  spill);
598         set_irn_n(irn, i,           ia32_get_admissible_noreg(irn, i));
599         set_ia32_is_reload(irn);
600 }
601
602 static const be_abi_callbacks_t ia32_abi_callbacks = {
603         ia32_abi_get_between_type,
604 };
605
606 /* register allocator interface */
607 static const arch_irn_ops_t ia32_irn_ops = {
608         ia32_get_frame_entity,
609         ia32_set_frame_offset,
610         ia32_get_sp_bias,
611         ia32_get_inverse,
612         ia32_get_op_estimated_cost,
613         ia32_possible_memory_operand,
614         ia32_perform_memory_operand,
615 };
616
617 static ir_entity *mcount = NULL;
618 static int gprof = 0;
619
620 static void ia32_before_abi(ir_graph *irg)
621 {
622         if (gprof) {
623                 if (mcount == NULL) {
624                         ir_type *tp = new_type_method(0, 0);
625                         ident   *id = new_id_from_str("mcount");
626                         mcount = new_entity(get_glob_type(), id, tp);
627                         /* FIXME: enter the right ld_ident here */
628                         set_entity_ld_ident(mcount, get_entity_ident(mcount));
629                         set_entity_visibility(mcount, ir_visibility_external);
630                 }
631                 instrument_initcall(irg, mcount);
632         }
633 }
634
635 /**
636  * Transforms the standard firm graph into
637  * an ia32 firm graph
638  */
639 static void ia32_prepare_graph(ir_graph *irg)
640 {
641         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
642
643 #ifdef FIRM_GRGEN_BE
644         switch (be_transformer) {
645         case TRANSFORMER_DEFAULT:
646                 /* transform remaining nodes into assembler instructions */
647                 ia32_transform_graph(irg);
648                 break;
649
650         case TRANSFORMER_PBQP:
651         case TRANSFORMER_RAND:
652                 /* transform nodes into assembler instructions by PBQP magic */
653                 ia32_transform_graph_by_pbqp(irg);
654                 break;
655
656         default:
657                 panic("invalid transformer");
658         }
659 #else
660         ia32_transform_graph(irg);
661 #endif
662
663         /* do local optimizations (mainly CSE) */
664         optimize_graph_df(irg);
665         /* backend code expects that outedges are always enabled */
666         assure_edges(irg);
667
668         if (irg_data->dump)
669                 dump_ir_graph(irg, "transformed");
670
671         /* optimize address mode */
672         ia32_optimize_graph(irg);
673
674         /* do code placement, to optimize the position of constants */
675         place_code(irg);
676         /* backend code expects that outedges are always enabled */
677         assure_edges(irg);
678
679         if (irg_data->dump)
680                 dump_ir_graph(irg, "place");
681 }
682
683 ir_node *ia32_turn_back_am(ir_node *node)
684 {
685         dbg_info *dbgi  = get_irn_dbg_info(node);
686         ir_graph *irg   = get_irn_irg(node);
687         ir_node  *block = get_nodes_block(node);
688         ir_node  *base  = get_irn_n(node, n_ia32_base);
689         ir_node  *idx   = get_irn_n(node, n_ia32_index);
690         ir_node  *mem   = get_irn_n(node, n_ia32_mem);
691         ir_node  *noreg;
692
693         ir_node  *load     = new_bd_ia32_Load(dbgi, block, base, idx, mem);
694         ir_node  *load_res = new_rd_Proj(dbgi, load, mode_Iu, pn_ia32_Load_res);
695
696         ia32_copy_am_attrs(load, node);
697         if (is_ia32_is_reload(node))
698                 set_ia32_is_reload(load);
699         set_irn_n(node, n_ia32_mem, get_irg_no_mem(irg));
700
701         switch (get_ia32_am_support(node)) {
702                 case ia32_am_unary:
703                         set_irn_n(node, n_ia32_unary_op, load_res);
704                         break;
705
706                 case ia32_am_binary:
707                         if (is_ia32_Immediate(get_irn_n(node, n_ia32_binary_right))) {
708                                 set_irn_n(node, n_ia32_binary_left, load_res);
709                         } else {
710                                 set_irn_n(node, n_ia32_binary_right, load_res);
711                         }
712                         break;
713
714                 default:
715                         panic("Unknown AM type");
716         }
717         noreg = ia32_new_NoReg_gp(current_ir_graph);
718         set_irn_n(node, n_ia32_base,  noreg);
719         set_irn_n(node, n_ia32_index, noreg);
720         set_ia32_am_offs_int(node, 0);
721         set_ia32_am_sc(node, NULL);
722         set_ia32_am_scale(node, 0);
723         clear_ia32_am_sc_sign(node);
724
725         /* rewire mem-proj */
726         if (get_irn_mode(node) == mode_T) {
727                 foreach_out_edge(node, edge) {
728                         ir_node *out = get_edge_src_irn(edge);
729                         if (get_irn_mode(out) == mode_M) {
730                                 set_Proj_pred(out, load);
731                                 set_Proj_proj(out, pn_ia32_Load_M);
732                                 break;
733                         }
734                 }
735         }
736
737         set_ia32_op_type(node, ia32_Normal);
738         if (sched_is_scheduled(node))
739                 sched_add_before(node, load);
740
741         return load_res;
742 }
743
744 static ir_node *flags_remat(ir_node *node, ir_node *after)
745 {
746         /* we should turn back source address mode when rematerializing nodes */
747         ia32_op_type_t type;
748         ir_node        *block;
749         ir_node        *copy;
750
751         if (is_Block(after)) {
752                 block = after;
753         } else {
754                 block = get_nodes_block(after);
755         }
756
757         type = get_ia32_op_type(node);
758         switch (type) {
759                 case ia32_AddrModeS:
760                         ia32_turn_back_am(node);
761                         break;
762
763                 case ia32_AddrModeD:
764                         /* TODO implement this later... */
765                         panic("found DestAM with flag user %+F this should not happen", node);
766
767                 default: assert(type == ia32_Normal); break;
768         }
769
770         copy = exact_copy(node);
771         set_nodes_block(copy, block);
772         sched_add_after(after, copy);
773
774         return copy;
775 }
776
777 /**
778  * Called before the register allocator.
779  */
780 static void ia32_before_ra(ir_graph *irg)
781 {
782         /* setup fpu rounding modes */
783         ia32_setup_fpu_mode(irg);
784
785         /* fixup flags */
786         be_sched_fix_flags(irg, &ia32_reg_classes[CLASS_ia32_flags],
787                            &flags_remat, NULL);
788
789         be_add_missing_keeps(irg);
790 }
791
792
793 /**
794  * Transforms a be_Reload into a ia32 Load.
795  */
796 static void transform_to_Load(ir_node *node)
797 {
798         ir_graph *irg        = get_irn_irg(node);
799         dbg_info *dbgi       = get_irn_dbg_info(node);
800         ir_node *block       = get_nodes_block(node);
801         ir_entity *ent       = be_get_frame_entity(node);
802         ir_mode *mode        = get_irn_mode(node);
803         ir_mode *spillmode   = get_spill_mode(node);
804         ir_node *noreg       = ia32_new_NoReg_gp(irg);
805         ir_node *sched_point = NULL;
806         ir_node *ptr         = get_irg_frame(irg);
807         ir_node *mem         = get_irn_n(node, n_be_Reload_mem);
808         ir_node *new_op, *proj;
809         const arch_register_t *reg;
810
811         if (sched_is_scheduled(node)) {
812                 sched_point = sched_prev(node);
813         }
814
815         if (mode_is_float(spillmode)) {
816                 if (ia32_cg_config.use_sse2)
817                         new_op = new_bd_ia32_xLoad(dbgi, block, ptr, noreg, mem, spillmode);
818                 else
819                         new_op = new_bd_ia32_vfld(dbgi, block, ptr, noreg, mem, spillmode);
820         }
821         else if (get_mode_size_bits(spillmode) == 128) {
822                 /* Reload 128 bit SSE registers */
823                 new_op = new_bd_ia32_xxLoad(dbgi, block, ptr, noreg, mem);
824         }
825         else
826                 new_op = new_bd_ia32_Load(dbgi, block, ptr, noreg, mem);
827
828         set_ia32_op_type(new_op, ia32_AddrModeS);
829         set_ia32_ls_mode(new_op, spillmode);
830         set_ia32_frame_ent(new_op, ent);
831         set_ia32_use_frame(new_op);
832         set_ia32_is_reload(new_op);
833
834         DBG_OPT_RELOAD2LD(node, new_op);
835
836         proj = new_rd_Proj(dbgi, new_op, mode, pn_ia32_Load_res);
837
838         if (sched_point) {
839                 sched_add_after(sched_point, new_op);
840                 sched_remove(node);
841         }
842
843         /* copy the register from the old node to the new Load */
844         reg = arch_get_irn_register(node);
845         arch_set_irn_register(proj, reg);
846
847         SET_IA32_ORIG_NODE(new_op, node);
848
849         exchange(node, proj);
850 }
851
852 /**
853  * Transforms a be_Spill node into a ia32 Store.
854  */
855 static void transform_to_Store(ir_node *node)
856 {
857         ir_graph *irg  = get_irn_irg(node);
858         dbg_info *dbgi = get_irn_dbg_info(node);
859         ir_node *block = get_nodes_block(node);
860         ir_entity *ent = be_get_frame_entity(node);
861         const ir_node *spillval = get_irn_n(node, n_be_Spill_val);
862         ir_mode *mode  = get_spill_mode(spillval);
863         ir_node *noreg = ia32_new_NoReg_gp(irg);
864         ir_node *nomem = get_irg_no_mem(irg);
865         ir_node *ptr   = get_irg_frame(irg);
866         ir_node *val   = get_irn_n(node, n_be_Spill_val);
867         ir_node *res;
868         ir_node *store;
869         ir_node *sched_point = NULL;
870
871         if (sched_is_scheduled(node)) {
872                 sched_point = sched_prev(node);
873         }
874
875         if (mode_is_float(mode)) {
876                 if (ia32_cg_config.use_sse2) {
877                         store = new_bd_ia32_xStore(dbgi, block, ptr, noreg, nomem, val);
878                         res   = new_r_Proj(store, mode_M, pn_ia32_xStore_M);
879                 } else {
880                         store = new_bd_ia32_vfst(dbgi, block, ptr, noreg, nomem, val, mode);
881                         res   = new_r_Proj(store, mode_M, pn_ia32_vfst_M);
882                 }
883         } else if (get_mode_size_bits(mode) == 128) {
884                 /* Spill 128 bit SSE registers */
885                 store = new_bd_ia32_xxStore(dbgi, block, ptr, noreg, nomem, val);
886                 res   = new_r_Proj(store, mode_M, pn_ia32_xxStore_M);
887         } else if (get_mode_size_bits(mode) == 8) {
888                 store = new_bd_ia32_Store8Bit(dbgi, block, ptr, noreg, nomem, val);
889                 res   = new_r_Proj(store, mode_M, pn_ia32_Store8Bit_M);
890         } else {
891                 store = new_bd_ia32_Store(dbgi, block, ptr, noreg, nomem, val);
892                 res   = new_r_Proj(store, mode_M, pn_ia32_Store_M);
893         }
894
895         set_ia32_op_type(store, ia32_AddrModeD);
896         set_ia32_ls_mode(store, mode);
897         set_ia32_frame_ent(store, ent);
898         set_ia32_use_frame(store);
899         set_ia32_is_spill(store);
900         SET_IA32_ORIG_NODE(store, node);
901         DBG_OPT_SPILL2ST(node, store);
902
903         if (sched_point) {
904                 sched_add_after(sched_point, store);
905                 sched_remove(node);
906         }
907
908         exchange(node, res);
909 }
910
911 static ir_node *create_push(ir_node *node, ir_node *schedpoint, ir_node *sp, ir_node *mem, ir_entity *ent)
912 {
913         dbg_info *dbgi  = get_irn_dbg_info(node);
914         ir_node  *block = get_nodes_block(node);
915         ir_graph *irg   = get_irn_irg(node);
916         ir_node  *noreg = ia32_new_NoReg_gp(irg);
917         ir_node  *frame = get_irg_frame(irg);
918
919         ir_node *push = new_bd_ia32_Push(dbgi, block, frame, noreg, mem, noreg, sp);
920
921         set_ia32_frame_ent(push, ent);
922         set_ia32_use_frame(push);
923         set_ia32_op_type(push, ia32_AddrModeS);
924         set_ia32_ls_mode(push, mode_Is);
925         set_ia32_is_spill(push);
926
927         sched_add_before(schedpoint, push);
928         return push;
929 }
930
931 static ir_node *create_pop(ir_node *node, ir_node *schedpoint, ir_node *sp, ir_entity *ent)
932 {
933         dbg_info *dbgi  = get_irn_dbg_info(node);
934         ir_node  *block = get_nodes_block(node);
935         ir_graph *irg   = get_irn_irg(node);
936         ir_node  *noreg = ia32_new_NoReg_gp(irg);
937         ir_node  *frame = get_irg_frame(irg);
938
939         ir_node *pop = new_bd_ia32_PopMem(dbgi, block, frame, noreg,
940                                           get_irg_no_mem(irg), sp);
941
942         set_ia32_frame_ent(pop, ent);
943         set_ia32_use_frame(pop);
944         set_ia32_op_type(pop, ia32_AddrModeD);
945         set_ia32_ls_mode(pop, mode_Is);
946         set_ia32_is_reload(pop);
947
948         sched_add_before(schedpoint, pop);
949
950         return pop;
951 }
952
953 static ir_node* create_spproj(ir_node *node, ir_node *pred, int pos)
954 {
955         dbg_info *dbgi   = get_irn_dbg_info(node);
956         ir_mode  *spmode = mode_Iu;
957         const arch_register_t *spreg = &ia32_registers[REG_ESP];
958         ir_node *sp;
959
960         sp = new_rd_Proj(dbgi, pred, spmode, pos);
961         arch_set_irn_register(sp, spreg);
962
963         return sp;
964 }
965
966 /**
967  * Transform MemPerm, currently we do this the ugly way and produce
968  * push/pop into/from memory cascades. This is possible without using
969  * any registers.
970  */
971 static void transform_MemPerm(ir_node *node)
972 {
973         ir_node  *block = get_nodes_block(node);
974         ir_graph *irg   = get_irn_irg(node);
975         ir_node  *sp    = be_get_initial_reg_value(irg, &ia32_registers[REG_ESP]);
976         int       arity = be_get_MemPerm_entity_arity(node);
977         ir_node **pops  = ALLOCAN(ir_node*, arity);
978         ir_node  *in[1];
979         ir_node  *keep;
980         int       i;
981
982         /* create Pushs */
983         for (i = 0; i < arity; ++i) {
984                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
985                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
986                 ir_type *enttype = get_entity_type(inent);
987                 unsigned entsize = get_type_size_bytes(enttype);
988                 unsigned entsize2 = get_type_size_bytes(get_entity_type(outent));
989                 ir_node *mem = get_irn_n(node, i + 1);
990                 ir_node *push;
991
992                 /* work around cases where entities have different sizes */
993                 if (entsize2 < entsize)
994                         entsize = entsize2;
995                 assert( (entsize == 4 || entsize == 8) && "spillslot on x86 should be 32 or 64 bit");
996
997                 push = create_push(node, node, sp, mem, inent);
998                 sp = create_spproj(node, push, pn_ia32_Push_stack);
999                 if (entsize == 8) {
1000                         /* add another push after the first one */
1001                         push = create_push(node, node, sp, mem, inent);
1002                         add_ia32_am_offs_int(push, 4);
1003                         sp = create_spproj(node, push, pn_ia32_Push_stack);
1004                 }
1005
1006                 set_irn_n(node, i, new_r_Bad(irg, mode_X));
1007         }
1008
1009         /* create pops */
1010         for (i = arity - 1; i >= 0; --i) {
1011                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
1012                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
1013                 ir_type *enttype = get_entity_type(outent);
1014                 unsigned entsize = get_type_size_bytes(enttype);
1015                 unsigned entsize2 = get_type_size_bytes(get_entity_type(inent));
1016                 ir_node *pop;
1017
1018                 /* work around cases where entities have different sizes */
1019                 if (entsize2 < entsize)
1020                         entsize = entsize2;
1021                 assert( (entsize == 4 || entsize == 8) && "spillslot on x86 should be 32 or 64 bit");
1022
1023                 pop = create_pop(node, node, sp, outent);
1024                 sp = create_spproj(node, pop, pn_ia32_Pop_stack);
1025                 if (entsize == 8) {
1026                         add_ia32_am_offs_int(pop, 4);
1027
1028                         /* add another pop after the first one */
1029                         pop = create_pop(node, node, sp, outent);
1030                         sp = create_spproj(node, pop, pn_ia32_Pop_stack);
1031                 }
1032
1033                 pops[i] = pop;
1034         }
1035
1036         in[0] = sp;
1037         keep  = be_new_Keep(block, 1, in);
1038         sched_add_before(node, keep);
1039
1040         /* exchange memprojs */
1041         foreach_out_edge_safe(node, edge) {
1042                 ir_node *proj = get_edge_src_irn(edge);
1043                 int p = get_Proj_proj(proj);
1044
1045                 assert(p < arity);
1046
1047                 set_Proj_pred(proj, pops[p]);
1048                 set_Proj_proj(proj, pn_ia32_Pop_M);
1049         }
1050
1051         /* remove memperm */
1052         sched_remove(node);
1053         kill_node(node);
1054 }
1055
1056 /**
1057  * Block-Walker: Calls the transform functions Spill and Reload.
1058  */
1059 static void ia32_after_ra_walker(ir_node *block, void *env)
1060 {
1061         ir_node *node, *prev;
1062         (void) env;
1063
1064         /* beware: the schedule is changed here */
1065         for (node = sched_last(block); !sched_is_begin(node); node = prev) {
1066                 prev = sched_prev(node);
1067
1068                 if (be_is_Reload(node)) {
1069                         transform_to_Load(node);
1070                 } else if (be_is_Spill(node)) {
1071                         transform_to_Store(node);
1072                 } else if (be_is_MemPerm(node)) {
1073                         transform_MemPerm(node);
1074                 }
1075         }
1076 }
1077
1078 /**
1079  * Collects nodes that need frame entities assigned.
1080  */
1081 static void ia32_collect_frame_entity_nodes(ir_node *node, void *data)
1082 {
1083         be_fec_env_t  *env = (be_fec_env_t*)data;
1084         const ir_mode *mode;
1085         int            align;
1086
1087         if (be_is_Reload(node) && be_get_frame_entity(node) == NULL) {
1088                 mode  = get_spill_mode_mode(get_irn_mode(node));
1089                 align = get_mode_size_bytes(mode);
1090         } else if (is_ia32_irn(node)         &&
1091                         get_ia32_frame_ent(node) == NULL &&
1092                         is_ia32_use_frame(node)) {
1093                 if (is_ia32_need_stackent(node))
1094                         goto need_stackent;
1095
1096                 switch (get_ia32_irn_opcode(node)) {
1097 need_stackent:
1098                         case iro_ia32_Load: {
1099                                 const ia32_attr_t *attr = get_ia32_attr_const(node);
1100
1101                                 if (attr->data.need_32bit_stackent) {
1102                                         mode = mode_Is;
1103                                 } else if (attr->data.need_64bit_stackent) {
1104                                         mode = mode_Ls;
1105                                 } else {
1106                                         mode = get_ia32_ls_mode(node);
1107                                         if (is_ia32_is_reload(node))
1108                                                 mode = get_spill_mode_mode(mode);
1109                                 }
1110                                 align = get_mode_size_bytes(mode);
1111                                 break;
1112                         }
1113
1114                         case iro_ia32_vfild:
1115                         case iro_ia32_vfld:
1116                         case iro_ia32_xLoad: {
1117                                 mode  = get_ia32_ls_mode(node);
1118                                 align = 4;
1119                                 break;
1120                         }
1121
1122                         case iro_ia32_FldCW: {
1123                                 /* although 2 byte would be enough 4 byte performs best */
1124                                 mode  = mode_Iu;
1125                                 align = 4;
1126                                 break;
1127                         }
1128
1129                         default:
1130 #ifndef NDEBUG
1131                                 panic("unexpected frame user while collection frame entity nodes");
1132
1133                         case iro_ia32_FnstCW:
1134                         case iro_ia32_Store8Bit:
1135                         case iro_ia32_Store:
1136                         case iro_ia32_fst:
1137                         case iro_ia32_fstp:
1138                         case iro_ia32_vfist:
1139                         case iro_ia32_vfisttp:
1140                         case iro_ia32_vfst:
1141                         case iro_ia32_xStore:
1142                         case iro_ia32_xStoreSimple:
1143 #endif
1144                                 return;
1145                 }
1146         } else {
1147                 return;
1148         }
1149         be_node_needs_frame_entity(env, node, mode, align);
1150 }
1151
1152 static int determine_ebp_input(ir_node *ret)
1153 {
1154         const arch_register_t *bp = &ia32_registers[REG_EBP];
1155         int   arity               = get_irn_arity(ret);
1156         int   i;
1157
1158         for (i = 0; i < arity; ++i) {
1159                 ir_node *input = get_irn_n(ret, i);
1160                 if (arch_get_irn_register(input) == bp)
1161                         return i;
1162         }
1163         panic("no ebp input found at %+F", ret);
1164 }
1165
1166 static void introduce_epilog(ir_node *ret)
1167 {
1168         const arch_register_t *sp         = &ia32_registers[REG_ESP];
1169         const arch_register_t *bp         = &ia32_registers[REG_EBP];
1170         ir_graph              *irg        = get_irn_irg(ret);
1171         ir_type               *frame_type = get_irg_frame_type(irg);
1172         unsigned               frame_size = get_type_size_bytes(frame_type);
1173         be_stack_layout_t     *layout     = be_get_irg_stack_layout(irg);
1174         ir_node               *block      = get_nodes_block(ret);
1175         ir_node               *first_sp   = get_irn_n(ret, n_be_Return_sp);
1176         ir_node               *curr_sp    = first_sp;
1177         ir_mode               *mode_gp    = mode_Iu;
1178
1179         if (!layout->sp_relative) {
1180                 int      n_ebp   = determine_ebp_input(ret);
1181                 ir_node *curr_bp = get_irn_n(ret, n_ebp);
1182                 if (ia32_cg_config.use_leave) {
1183                         ir_node *leave = new_bd_ia32_Leave(NULL, block, curr_bp);
1184                         curr_bp        = new_r_Proj(leave, mode_gp, pn_ia32_Leave_frame);
1185                         curr_sp        = new_r_Proj(leave, mode_gp, pn_ia32_Leave_stack);
1186                         arch_set_irn_register(curr_bp, bp);
1187                         arch_set_irn_register(curr_sp, sp);
1188                         sched_add_before(ret, leave);
1189                 } else {
1190                         ir_node *pop;
1191                         ir_node *curr_mem = get_irn_n(ret, n_be_Return_mem);
1192                         /* copy ebp to esp */
1193                         curr_sp = new_bd_ia32_CopyEbpEsp(NULL, block, curr_bp);
1194                         arch_set_irn_register(curr_sp, sp);
1195                         sched_add_before(ret, curr_sp);
1196
1197                         /* pop ebp */
1198                         pop      = new_bd_ia32_PopEbp(NULL, block, curr_mem, curr_sp);
1199                         curr_bp  = new_r_Proj(pop, mode_gp, pn_ia32_PopEbp_res);
1200                         curr_sp  = new_r_Proj(pop, mode_gp, pn_ia32_PopEbp_stack);
1201                         curr_mem = new_r_Proj(pop, mode_M, pn_ia32_Pop_M);
1202                         arch_set_irn_register(curr_bp, bp);
1203                         arch_set_irn_register(curr_sp, sp);
1204                         sched_add_before(ret, pop);
1205
1206                         set_irn_n(ret, n_be_Return_mem, curr_mem);
1207                 }
1208                 set_irn_n(ret, n_ebp, curr_bp);
1209         } else {
1210                 ir_node *incsp = be_new_IncSP(sp, block, curr_sp, -(int)frame_size, 0);
1211                 sched_add_before(ret, incsp);
1212                 curr_sp = incsp;
1213         }
1214         set_irn_n(ret, n_be_Return_sp, curr_sp);
1215
1216         /* keep verifier happy... */
1217         if (get_irn_n_edges(first_sp) == 0 && is_Proj(first_sp)) {
1218                 kill_node(first_sp);
1219         }
1220 }
1221
1222 /**
1223  * put the Prolog code at the beginning, epilog code before each return
1224  */
1225 static void introduce_prolog_epilog(ir_graph *irg)
1226 {
1227         const arch_register_t *sp         = &ia32_registers[REG_ESP];
1228         const arch_register_t *bp         = &ia32_registers[REG_EBP];
1229         ir_node               *start      = get_irg_start(irg);
1230         ir_node               *block      = get_nodes_block(start);
1231         ir_type               *frame_type = get_irg_frame_type(irg);
1232         unsigned               frame_size = get_type_size_bytes(frame_type);
1233         be_stack_layout_t     *layout     = be_get_irg_stack_layout(irg);
1234         ir_node               *initial_sp = be_get_initial_reg_value(irg, sp);
1235         ir_node               *curr_sp    = initial_sp;
1236         ir_mode               *mode_gp    = mode_Iu;
1237
1238         if (!layout->sp_relative) {
1239                 /* push ebp */
1240                 ir_node *mem        = get_irg_initial_mem(irg);
1241                 ir_node *noreg      = ia32_new_NoReg_gp(irg);
1242                 ir_node *initial_bp = be_get_initial_reg_value(irg, bp);
1243                 ir_node *curr_bp    = initial_bp;
1244                 ir_node *push       = new_bd_ia32_Push(NULL, block, noreg, noreg, mem, curr_bp, curr_sp);
1245                 ir_node *incsp;
1246
1247                 curr_sp = new_r_Proj(push, mode_gp, pn_ia32_Push_stack);
1248                 mem     = new_r_Proj(push, mode_M, pn_ia32_Push_M);
1249                 arch_set_irn_register(curr_sp, sp);
1250                 sched_add_after(start, push);
1251
1252                 /* move esp to ebp */
1253                 curr_bp = be_new_Copy(block, curr_sp);
1254                 sched_add_after(push, curr_bp);
1255                 be_set_constr_single_reg_out(curr_bp, 0, bp, arch_register_req_type_ignore);
1256                 curr_sp = be_new_CopyKeep_single(block, curr_sp, curr_bp);
1257                 sched_add_after(curr_bp, curr_sp);
1258                 be_set_constr_single_reg_out(curr_sp, 0, sp, arch_register_req_type_produces_sp);
1259                 edges_reroute(initial_bp, curr_bp);
1260                 set_irn_n(push, n_ia32_Push_val, initial_bp);
1261
1262                 incsp = be_new_IncSP(sp, block, curr_sp, frame_size, 0);
1263                 edges_reroute(initial_sp, incsp);
1264                 set_irn_n(push, n_ia32_Push_stack, initial_sp);
1265                 sched_add_after(curr_sp, incsp);
1266
1267                 /* make sure the initial IncSP is really used by someone */
1268                 if (get_irn_n_edges(incsp) <= 1) {
1269                         ir_node *in[] = { incsp };
1270                         ir_node *keep = be_new_Keep(block, 1, in);
1271                         sched_add_after(incsp, keep);
1272                 }
1273
1274                 layout->initial_bias = -4;
1275         } else {
1276                 ir_node *incsp = be_new_IncSP(sp, block, curr_sp, frame_size, 0);
1277                 edges_reroute(initial_sp, incsp);
1278                 be_set_IncSP_pred(incsp, curr_sp);
1279                 sched_add_after(start, incsp);
1280         }
1281
1282         /* introduce epilog for every return node */
1283         {
1284                 ir_node *end_block = get_irg_end_block(irg);
1285                 int      arity     = get_irn_arity(end_block);
1286                 int      i;
1287
1288                 for (i = 0; i < arity; ++i) {
1289                         ir_node *ret = get_irn_n(end_block, i);
1290                         assert(be_is_Return(ret));
1291                         introduce_epilog(ret);
1292                 }
1293         }
1294 }
1295
1296 /**
1297  * Last touchups for the graph before emit: x87 simulation to replace the
1298  * virtual with real x87 instructions, creating a block schedule and peephole
1299  * optimisations.
1300  */
1301 static void ia32_finish_graph(ir_graph *irg)
1302 {
1303         ia32_irg_data_t   *irg_data     = ia32_get_irg_data(irg);
1304         be_stack_layout_t *stack_layout = be_get_irg_stack_layout(irg);
1305         bool               at_begin     = stack_layout->sp_relative ? true : false;
1306         be_fec_env_t      *fec_env      = be_new_frame_entity_coalescer(irg);
1307
1308         /* create and coalesce frame entities */
1309         irg_walk_graph(irg, NULL, ia32_collect_frame_entity_nodes, fec_env);
1310         be_assign_entities(fec_env, ia32_set_frame_entity, at_begin);
1311         be_free_frame_entity_coalescer(fec_env);
1312
1313         irg_block_walk_graph(irg, NULL, ia32_after_ra_walker, NULL);
1314
1315         introduce_prolog_epilog(irg);
1316
1317         /* fix stack entity offsets */
1318         be_abi_fix_stack_nodes(irg);
1319         be_abi_fix_stack_bias(irg);
1320
1321         /* fix 2-address code constraints */
1322         ia32_finish_irg(irg);
1323
1324         /* we might have to rewrite x87 virtual registers */
1325         if (irg_data->do_x87_sim) {
1326                 ia32_x87_simulate_graph(irg);
1327         }
1328
1329         /* do peephole optimisations */
1330         ia32_peephole_optimization(irg);
1331
1332         be_remove_dead_nodes_from_schedule(irg);
1333
1334         /* create block schedule, this also removes empty blocks which might
1335          * produce critical edges */
1336         irg_data->blk_sched = be_create_block_schedule(irg);
1337 }
1338
1339 /**
1340  * Emits the code, closes the output file and frees
1341  * the code generator interface.
1342  */
1343 static void ia32_emit(ir_graph *irg)
1344 {
1345         if (ia32_cg_config.emit_machcode) {
1346                 ia32_gen_binary_routine(irg);
1347         } else {
1348                 ia32_gen_routine(irg);
1349         }
1350 }
1351
1352 /**
1353  * Returns the node representing the PIC base.
1354  */
1355 static ir_node *ia32_get_pic_base(ir_graph *irg)
1356 {
1357         ia32_irg_data_t *irg_data = ia32_get_irg_data(irg);
1358         ir_node         *block;
1359         ir_node         *get_eip = irg_data->get_eip;
1360         if (get_eip != NULL)
1361                 return get_eip;
1362
1363         block             = get_irg_start_block(irg);
1364         get_eip           = new_bd_ia32_GetEIP(NULL, block);
1365         irg_data->get_eip = get_eip;
1366
1367         return get_eip;
1368 }
1369
1370 /**
1371  * Initializes a IA32 code generator.
1372  */
1373 static void ia32_init_graph(ir_graph *irg)
1374 {
1375         struct obstack  *obst     = be_get_be_obst(irg);
1376         ia32_irg_data_t *irg_data = OALLOCZ(obst, ia32_irg_data_t);
1377
1378         irg_data->dump = (be_options.dump_flags & DUMP_BE) ? 1 : 0;
1379
1380         if (gprof) {
1381                 /* Linux gprof implementation needs base pointer */
1382                 be_options.omit_fp = 0;
1383         }
1384
1385         be_birg_from_irg(irg)->isa_link = irg_data;
1386 }
1387
1388 static const tarval_mode_info mo_integer = {
1389         TVO_HEX,
1390         "0x",
1391         NULL,
1392 };
1393
1394 /*
1395  * set the tarval output mode of all integer modes to decimal
1396  */
1397 static void set_tarval_output_modes(void)
1398 {
1399         size_t i;
1400
1401         for (i = ir_get_n_modes(); i > 0;) {
1402                 ir_mode *mode = ir_get_mode(--i);
1403
1404                 if (mode_is_int(mode))
1405                         set_tarval_mode_output_option(mode, &mo_integer);
1406         }
1407 }
1408
1409 extern const arch_isa_if_t ia32_isa_if;
1410
1411 static void init_asm_constraints(void)
1412 {
1413         be_init_default_asm_constraint_flags();
1414
1415         asm_constraint_flags['a'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1416         asm_constraint_flags['b'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1417         asm_constraint_flags['c'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1418         asm_constraint_flags['d'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1419         asm_constraint_flags['D'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1420         asm_constraint_flags['S'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1421         asm_constraint_flags['Q'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1422         asm_constraint_flags['q'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1423         asm_constraint_flags['A'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1424         asm_constraint_flags['l'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1425         asm_constraint_flags['R'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1426         asm_constraint_flags['r'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1427         asm_constraint_flags['p'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1428         asm_constraint_flags['f'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1429         asm_constraint_flags['t'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1430         asm_constraint_flags['u'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1431         asm_constraint_flags['Y'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1432         asm_constraint_flags['X'] = ASM_CONSTRAINT_FLAG_SUPPORTS_REGISTER;
1433         asm_constraint_flags['n'] = ASM_CONSTRAINT_FLAG_SUPPORTS_IMMEDIATE;
1434         asm_constraint_flags['g'] = ASM_CONSTRAINT_FLAG_SUPPORTS_IMMEDIATE;
1435
1436         /* no support for autodecrement/autoincrement */
1437         asm_constraint_flags['<'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1438         asm_constraint_flags['>'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1439         /* no float consts */
1440         asm_constraint_flags['E'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1441         asm_constraint_flags['F'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1442         /* makes no sense on x86 */
1443         asm_constraint_flags['s'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1444         /* no support for sse consts yet */
1445         asm_constraint_flags['C'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1446         /* no support for x87 consts yet */
1447         asm_constraint_flags['G'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1448         /* no support for mmx registers yet */
1449         asm_constraint_flags['y'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1450         /* not available in 32bit mode */
1451         asm_constraint_flags['Z'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1452         asm_constraint_flags['e'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1453
1454         /* no code yet to determine register class needed... */
1455         asm_constraint_flags['X'] = ASM_CONSTRAINT_FLAG_NO_SUPPORT;
1456 }
1457
1458 /**
1459  * Check if Mux(sel, mux_true, mux_false) would represent a Max or Min operation
1460  */
1461 static bool mux_is_float_min_max(ir_node *sel, ir_node *mux_true,
1462                                  ir_node *mux_false)
1463 {
1464         ir_node    *cmp_l;
1465         ir_node    *cmp_r;
1466         ir_relation relation;
1467
1468         if (!is_Cmp(sel))
1469                 return false;
1470
1471         cmp_l = get_Cmp_left(sel);
1472         cmp_r = get_Cmp_right(sel);
1473         if (!mode_is_float(get_irn_mode(cmp_l)))
1474                 return false;
1475
1476         /* check for min/max. They're defined as (C-Semantik):
1477          *  min(a, b) = a < b ? a : b
1478          *  or min(a, b) = a <= b ? a : b
1479          *  max(a, b) = a > b ? a : b
1480          *  or max(a, b) = a >= b ? a : b
1481          * (Note we only handle float min/max here)
1482          */
1483         relation = get_Cmp_relation(sel);
1484         switch (relation) {
1485         case ir_relation_greater_equal:
1486         case ir_relation_greater:
1487                 /* this is a max */
1488                 if (cmp_l == mux_true && cmp_r == mux_false)
1489                         return true;
1490                 break;
1491         case ir_relation_less_equal:
1492         case ir_relation_less:
1493                 /* this is a min */
1494                 if (cmp_l == mux_true && cmp_r == mux_false)
1495                         return true;
1496                 break;
1497         case ir_relation_unordered_greater_equal:
1498         case ir_relation_unordered_greater:
1499                 /* this is a min */
1500                 if (cmp_l == mux_false && cmp_r == mux_true)
1501                         return true;
1502                 break;
1503         case ir_relation_unordered_less_equal:
1504         case ir_relation_unordered_less:
1505                 /* this is a max */
1506                 if (cmp_l == mux_false && cmp_r == mux_true)
1507                         return true;
1508                 break;
1509
1510         default:
1511                 break;
1512         }
1513
1514         return false;
1515 }
1516
1517 static bool mux_is_set(ir_node *sel, ir_node *mux_true, ir_node *mux_false)
1518 {
1519         ir_mode *mode = get_irn_mode(mux_true);
1520         (void) sel;
1521
1522         if (!mode_is_int(mode) && !mode_is_reference(mode)
1523                         && mode != mode_b)
1524                 return false;
1525
1526         if (is_Const(mux_true) && is_Const(mux_false)) {
1527                 /* we can create a set plus up two 3 instructions for any combination
1528                  * of constants */
1529                 return true;
1530         }
1531
1532         return false;
1533 }
1534
1535 static bool mux_is_float_const_const(ir_node *sel, ir_node *mux_true,
1536                                      ir_node *mux_false)
1537 {
1538         (void) sel;
1539
1540         if (!mode_is_float(get_irn_mode(mux_true)))
1541                 return false;
1542
1543         return is_Const(mux_true) && is_Const(mux_false);
1544 }
1545
1546 static bool mux_is_doz(ir_node *sel, ir_node *mux_true, ir_node *mux_false)
1547 {
1548         ir_node    *cmp_left;
1549         ir_node    *cmp_right;
1550         ir_node    *sub_left;
1551         ir_node    *sub_right;
1552         ir_mode    *mode;
1553         ir_relation relation;
1554
1555         if (!is_Cmp(sel))
1556                 return false;
1557
1558         mode = get_irn_mode(mux_true);
1559         if (mode_is_signed(mode) || mode_is_float(mode))
1560                 return false;
1561
1562         relation  = get_Cmp_relation(sel);
1563         cmp_left  = get_Cmp_left(sel);
1564         cmp_right = get_Cmp_right(sel);
1565
1566         /* "move" zero constant to false input */
1567         if (is_Const(mux_true) && is_Const_null(mux_true)) {
1568                 ir_node *tmp = mux_false;
1569                 mux_false = mux_true;
1570                 mux_true  = tmp;
1571                 relation = get_negated_relation(relation);
1572         }
1573         if (!is_Const(mux_false) || !is_Const_null(mux_false))
1574                 return false;
1575         if (!is_Sub(mux_true))
1576                 return false;
1577         sub_left  = get_Sub_left(mux_true);
1578         sub_right = get_Sub_right(mux_true);
1579
1580         /* Mux(a >=u b, 0, a-b) */
1581         if ((relation & ir_relation_greater)
1582                         && sub_left == cmp_left && sub_right == cmp_right)
1583                 return true;
1584         /* Mux(a <=u b, 0, b-a) */
1585         if ((relation & ir_relation_less)
1586                         && sub_left == cmp_right && sub_right == cmp_left)
1587                 return true;
1588
1589         return false;
1590 }
1591
1592 static int ia32_is_mux_allowed(ir_node *sel, ir_node *mux_false,
1593                                ir_node *mux_true)
1594 {
1595         ir_mode *mode;
1596
1597         /* middleend can handle some things */
1598         if (ir_is_optimizable_mux(sel, mux_false, mux_true))
1599                 return true;
1600         /* we can handle Set for all modes and compares */
1601         if (mux_is_set(sel, mux_true, mux_false))
1602                 return true;
1603         /* SSE has own min/max operations */
1604         if (ia32_cg_config.use_sse2
1605                         && mux_is_float_min_max(sel, mux_true, mux_false))
1606                 return true;
1607         /* we can handle Mux(?, Const[f], Const[f]) */
1608         if (mux_is_float_const_const(sel, mux_true, mux_false)) {
1609 #ifdef FIRM_GRGEN_BE
1610                 /* well, some code selectors can't handle it */
1611                 if (be_transformer != TRANSFORMER_PBQP
1612                                 || be_transformer != TRANSFORMER_RAND)
1613                         return true;
1614 #else
1615                 return true;
1616 #endif
1617         }
1618
1619         /* no support for 64bit inputs to cmov */
1620         mode = get_irn_mode(mux_true);
1621         if (get_mode_size_bits(mode) > 32)
1622                 return false;
1623         /* we can handle Abs for all modes and compares (except 64bit) */
1624         if (ir_mux_is_abs(sel, mux_false, mux_true) != 0)
1625                 return true;
1626         /* we can't handle MuxF yet */
1627         if (mode_is_float(mode))
1628                 return false;
1629
1630         if (mux_is_doz(sel, mux_true, mux_false))
1631                 return true;
1632
1633         /* Check Cmp before the node */
1634         if (is_Cmp(sel)) {
1635                 ir_mode *cmp_mode = get_irn_mode(get_Cmp_left(sel));
1636
1637                 /* we can't handle 64bit compares */
1638                 if (get_mode_size_bits(cmp_mode) > 32)
1639                         return false;
1640
1641                 /* we can't handle float compares */
1642                 if (mode_is_float(cmp_mode))
1643                         return false;
1644         }
1645
1646         /* did we disable cmov generation? */
1647         if (!ia32_cg_config.use_cmov)
1648                 return false;
1649
1650         /* we can use a cmov */
1651         return true;
1652 }
1653
1654 /**
1655  * Create the trampoline code.
1656  */
1657 static ir_node *ia32_create_trampoline_fkt(ir_node *block, ir_node *mem, ir_node *trampoline, ir_node *env, ir_node *callee)
1658 {
1659         ir_graph *const irg  = get_irn_irg(block);
1660         ir_node  *      p    = trampoline;
1661         ir_mode  *const mode = get_irn_mode(p);
1662         ir_node  *const one  = new_r_Const(irg, get_mode_one(mode_Iu));
1663         ir_node  *const four = new_r_Const_long(irg, mode_Iu, 4);
1664         ir_node  *      st;
1665
1666         /* mov  ecx,<env> */
1667         st  = new_r_Store(block, mem, p, new_r_Const_long(irg, mode_Bu, 0xb9), cons_none);
1668         mem = new_r_Proj(st, mode_M, pn_Store_M);
1669         p   = new_r_Add(block, p, one, mode);
1670         st  = new_r_Store(block, mem, p, env, cons_none);
1671         mem = new_r_Proj(st, mode_M, pn_Store_M);
1672         p   = new_r_Add(block, p, four, mode);
1673         /* jmp  <callee> */
1674         st  = new_r_Store(block, mem, p, new_r_Const_long(irg, mode_Bu, 0xe9), cons_none);
1675         mem = new_r_Proj(st, mode_M, pn_Store_M);
1676         p   = new_r_Add(block, p, one, mode);
1677         st  = new_r_Store(block, mem, p, callee, cons_none);
1678         mem = new_r_Proj(st, mode_M, pn_Store_M);
1679         p   = new_r_Add(block, p, four, mode);
1680
1681         return mem;
1682 }
1683
1684 static const ir_settings_arch_dep_t ia32_arch_dep = {
1685         1,                   /* also use subs */
1686         4,                   /* maximum shifts */
1687         63,                  /* maximum shift amount */
1688         ia32_evaluate_insn,  /* evaluate the instruction sequence */
1689
1690         1,  /* allow Mulhs */
1691         1,  /* allow Mulus */
1692         32, /* Mulh allowed up to 32 bit */
1693 };
1694 static backend_params ia32_backend_params = {
1695         1,     /* support inline assembly */
1696         1,     /* support Rotl nodes */
1697         0,     /* little endian */
1698         1,     /* modulo shift efficient */
1699         0,     /* non-modulo shift not efficient */
1700         &ia32_arch_dep, /* will be set later */
1701         ia32_is_mux_allowed,
1702         32,    /* machine_size */
1703         NULL,  /* float arithmetic mode, will be set below */
1704         NULL,  /* long long type */
1705         NULL,  /* unsigned long long type */
1706         NULL,  /* long double type */
1707         12,    /* size of trampoline code */
1708         4,     /* alignment of trampoline code */
1709         ia32_create_trampoline_fkt,
1710         4      /* alignment of stack parameter */
1711 };
1712
1713 /**
1714  * Initializes the backend ISA.
1715  */
1716 static void ia32_init(void)
1717 {
1718         ir_mode *mode_long_long;
1719         ir_mode *mode_unsigned_long_long;
1720         ir_type *type_long_long;
1721         ir_type *type_unsigned_long_long;
1722
1723         ia32_setup_cg_config();
1724
1725         init_asm_constraints();
1726
1727         ia32_mode_fpcw = new_int_mode("Fpcw", irma_twos_complement, 16, 0, 0);
1728
1729         /* note mantissa is 64bit but with explicitely encoded 1 so the really
1730          * usable part as counted by firm is only 63 bits */
1731         ia32_mode_E = new_float_mode("E", irma_x86_extended_float, 15, 63);
1732         ia32_type_E = new_type_primitive(ia32_mode_E);
1733         set_type_size_bytes(ia32_type_E, 12);
1734         set_type_alignment_bytes(ia32_type_E, 4);
1735
1736         mode_long_long = new_int_mode("long long", irma_twos_complement, 64, 1, 64);
1737         type_long_long = new_type_primitive(mode_long_long);
1738         mode_unsigned_long_long
1739                 = new_int_mode("unsigned long long", irma_twos_complement, 64, 0, 64);
1740         type_unsigned_long_long = new_type_primitive(mode_unsigned_long_long);
1741
1742         ia32_backend_params.type_long_long          = type_long_long;
1743         ia32_backend_params.type_unsigned_long_long = type_unsigned_long_long;
1744
1745         if (ia32_cg_config.use_sse2 || ia32_cg_config.use_softfloat) {
1746                 ia32_backend_params.mode_float_arithmetic = NULL;
1747                 ia32_backend_params.type_long_double = NULL;
1748         } else {
1749                 ia32_backend_params.mode_float_arithmetic = ia32_mode_E;
1750                 ia32_backend_params.type_long_double      = ia32_type_E;
1751         }
1752
1753         ia32_register_init();
1754         obstack_init(&opcodes_obst);
1755         ia32_create_opcodes(&ia32_irn_ops);
1756 }
1757
1758 static void ia32_finish(void)
1759 {
1760         if (between_type != NULL) {
1761                 free_type(between_type);
1762                 between_type = NULL;
1763         }
1764         ia32_free_opcodes();
1765         obstack_free(&opcodes_obst, NULL);
1766 }
1767
1768 /**
1769  * The template that generates a new ISA object.
1770  * Note that this template can be changed by command line
1771  * arguments.
1772  */
1773 static ia32_isa_t ia32_isa_template = {
1774         {
1775                 &ia32_isa_if,            /* isa interface implementation */
1776                 N_IA32_REGISTERS,
1777                 ia32_registers,
1778                 N_IA32_CLASSES,
1779                 ia32_reg_classes,
1780                 &ia32_registers[REG_ESP],  /* stack pointer register */
1781                 &ia32_registers[REG_EBP],  /* base pointer register */
1782                 &ia32_reg_classes[CLASS_ia32_gp],  /* static link pointer register class */
1783                 2,                       /* power of two stack alignment, 2^2 == 4 */
1784                 NULL,                    /* main environment */
1785                 7,                       /* costs for a spill instruction */
1786                 5,                       /* costs for a reload instruction */
1787                 false,                   /* no custom abi handling */
1788         },
1789         NULL,                    /* tv_ents */
1790         IA32_FPU_ARCH_X87,       /* FPU architecture */
1791 };
1792
1793 static arch_env_t *ia32_begin_codegeneration(const be_main_env_t *env)
1794 {
1795         ia32_isa_t *isa = XMALLOC(ia32_isa_t);
1796
1797         set_tarval_output_modes();
1798
1799         *isa        = ia32_isa_template;
1800         isa->tv_ent = pmap_create();
1801
1802         /* enter the ISA object into the intrinsic environment */
1803         intrinsic_env.isa = isa;
1804
1805         be_emit_init(env->file_handle);
1806         be_gas_begin_compilation_unit(env);
1807
1808         return &isa->base;
1809 }
1810
1811 /**
1812  * Closes the output file and frees the ISA structure.
1813  */
1814 static void ia32_end_codegeneration(void *self)
1815 {
1816         ia32_isa_t *isa = (ia32_isa_t*)self;
1817
1818         /* emit now all global declarations */
1819         be_gas_end_compilation_unit(isa->base.main_env);
1820
1821         be_emit_exit();
1822
1823         pmap_destroy(isa->tv_ent);
1824         free(self);
1825 }
1826
1827 /**
1828  * Returns the register for parameter nr.
1829  */
1830 static const arch_register_t *ia32_get_RegParam_reg(unsigned cc, unsigned nr,
1831                                                     const ir_mode *mode)
1832 {
1833         static const arch_register_t *gpreg_param_reg_fastcall[] = {
1834                 &ia32_registers[REG_ECX],
1835                 &ia32_registers[REG_EDX],
1836                 NULL
1837         };
1838         static const unsigned MAXNUM_GPREG_ARGS = 3;
1839
1840         static const arch_register_t *gpreg_param_reg_regparam[] = {
1841                 &ia32_registers[REG_EAX],
1842                 &ia32_registers[REG_EDX],
1843                 &ia32_registers[REG_ECX]
1844         };
1845
1846         static const arch_register_t *gpreg_param_reg_this[] = {
1847                 &ia32_registers[REG_ECX],
1848                 NULL,
1849                 NULL
1850         };
1851
1852         static const arch_register_t *fpreg_sse_param_reg_std[] = {
1853                 &ia32_registers[REG_XMM0],
1854                 &ia32_registers[REG_XMM1],
1855                 &ia32_registers[REG_XMM2],
1856                 &ia32_registers[REG_XMM3],
1857                 &ia32_registers[REG_XMM4],
1858                 &ia32_registers[REG_XMM5],
1859                 &ia32_registers[REG_XMM6],
1860                 &ia32_registers[REG_XMM7]
1861         };
1862
1863         static const arch_register_t *fpreg_sse_param_reg_this[] = {
1864                 NULL,  /* in case of a "this" pointer, the first parameter must not be a float */
1865         };
1866         static const unsigned MAXNUM_SSE_ARGS = 8;
1867
1868         if ((cc & cc_this_call) && nr == 0)
1869                 return gpreg_param_reg_this[0];
1870
1871         if (! (cc & cc_reg_param))
1872                 return NULL;
1873
1874         if (mode_is_float(mode)) {
1875                 if (!ia32_cg_config.use_sse2 || (cc & cc_fpreg_param) == 0)
1876                         return NULL;
1877                 if (nr >= MAXNUM_SSE_ARGS)
1878                         return NULL;
1879
1880                 if (cc & cc_this_call) {
1881                         return fpreg_sse_param_reg_this[nr];
1882                 }
1883                 return fpreg_sse_param_reg_std[nr];
1884         } else if (mode_is_int(mode) || mode_is_reference(mode)) {
1885                 unsigned num_regparam;
1886
1887                 if (get_mode_size_bits(mode) > 32)
1888                         return NULL;
1889
1890                 if (nr >= MAXNUM_GPREG_ARGS)
1891                         return NULL;
1892
1893                 if (cc & cc_this_call) {
1894                         return gpreg_param_reg_this[nr];
1895                 }
1896                 num_regparam = cc & ~cc_bits;
1897                 if (num_regparam == 0) {
1898                         /* default fastcall */
1899                         return gpreg_param_reg_fastcall[nr];
1900                 }
1901                 if (nr < num_regparam)
1902                         return gpreg_param_reg_regparam[nr];
1903                 return NULL;
1904         }
1905
1906         panic("unknown argument mode");
1907 }
1908
1909 /**
1910  * Get the ABI restrictions for procedure calls.
1911  */
1912 static void ia32_get_call_abi(ir_type *method_type, be_abi_call_t *abi)
1913 {
1914         unsigned  cc;
1915         int       n, i, regnum;
1916         int                 pop_amount = 0;
1917         be_abi_call_flags_t call_flags = be_abi_call_get_flags(abi);
1918
1919         /* set abi flags for calls */
1920         /* call_flags.bits.try_omit_fp                 not changed: can handle both settings */
1921         call_flags.bits.call_has_imm = false;  /* No call immediate, we handle this by ourselves */
1922
1923         /* set parameter passing style */
1924         be_abi_call_set_flags(abi, call_flags, &ia32_abi_callbacks);
1925
1926         cc = get_method_calling_convention(method_type);
1927         if (get_method_variadicity(method_type) == variadicity_variadic) {
1928                 /* pass all parameters of a variadic function on the stack */
1929                 cc = cc_cdecl_set | (cc & cc_this_call);
1930         } else {
1931                 if (get_method_additional_properties(method_type) & mtp_property_private &&
1932                     ia32_cg_config.optimize_cc) {
1933                         /* set the fast calling conventions (allowing up to 3) */
1934                         cc = SET_FASTCALL(cc) | 3;
1935                 }
1936         }
1937
1938         /* we have to pop the shadow parameter ourself for compound calls */
1939         if ( (get_method_calling_convention(method_type) & cc_compound_ret)
1940                         && !(cc & cc_reg_param)) {
1941                 pop_amount += get_mode_size_bytes(mode_P_data);
1942         }
1943
1944         n = get_method_n_params(method_type);
1945         for (i = regnum = 0; i < n; i++) {
1946                 const arch_register_t *reg  = NULL;
1947                 ir_type               *tp   = get_method_param_type(method_type, i);
1948                 ir_mode               *mode = get_type_mode(tp);
1949
1950                 if (mode != NULL) {
1951                         reg  = ia32_get_RegParam_reg(cc, regnum, mode);
1952                 }
1953                 if (reg != NULL) {
1954                         be_abi_call_param_reg(abi, i, reg, ABI_CONTEXT_BOTH);
1955                         ++regnum;
1956                 } else {
1957                         /* Micro optimisation: if the mode is shorter than 4 bytes, load 4 bytes.
1958                          * movl has a shorter opcode than mov[sz][bw]l */
1959                         ir_mode *load_mode = mode;
1960
1961                         if (mode != NULL) {
1962                                 unsigned size = get_mode_size_bytes(mode);
1963
1964                                 if (cc & cc_callee_clear_stk) {
1965                                         pop_amount += (size + 3U) & ~3U;
1966                                 }
1967
1968                                 if (size < 4) load_mode = mode_Iu;
1969                         }
1970
1971                         be_abi_call_param_stack(abi, i, load_mode, 4, 0, 0, ABI_CONTEXT_BOTH);
1972                 }
1973         }
1974
1975         be_abi_call_set_pop(abi, pop_amount);
1976
1977         /* set return registers */
1978         n = get_method_n_ress(method_type);
1979
1980         assert(n <= 2 && "more than two results not supported");
1981
1982         /* In case of 64bit returns, we will have two 32bit values */
1983         if (n == 2) {
1984                 ir_type *tp   = get_method_res_type(method_type, 0);
1985                 ir_mode *mode = get_type_mode(tp);
1986
1987                 assert(!mode_is_float(mode) && "two FP results not supported");
1988
1989                 tp   = get_method_res_type(method_type, 1);
1990                 mode = get_type_mode(tp);
1991
1992                 assert(!mode_is_float(mode) && "mixed INT, FP results not supported");
1993
1994                 be_abi_call_res_reg(abi, 0, &ia32_registers[REG_EAX], ABI_CONTEXT_BOTH);
1995                 be_abi_call_res_reg(abi, 1, &ia32_registers[REG_EDX], ABI_CONTEXT_BOTH);
1996         }
1997         else if (n == 1) {
1998                 ir_type *tp   = get_method_res_type(method_type, 0);
1999                 ir_mode *mode = get_type_mode(tp);
2000                 const arch_register_t *reg;
2001                 assert(is_atomic_type(tp));
2002
2003                 reg = mode_is_float(mode) ? &ia32_registers[REG_VF0] : &ia32_registers[REG_EAX];
2004
2005                 be_abi_call_res_reg(abi, 0, reg, ABI_CONTEXT_BOTH);
2006         }
2007 }
2008
2009 static void ia32_mark_remat(ir_node *node)
2010 {
2011         if (is_ia32_irn(node)) {
2012                 set_ia32_is_remat(node);
2013         }
2014 }
2015
2016 static asm_constraint_flags_t ia32_parse_asm_constraint(const char **c)
2017 {
2018         (void) c;
2019
2020         /* we already added all our simple flags to the flags modifier list in
2021          * init, so this flag we don't know. */
2022         return ASM_CONSTRAINT_FLAG_INVALID;
2023 }
2024
2025 static int ia32_is_valid_clobber(const char *clobber)
2026 {
2027         return ia32_get_clobber_register(clobber) != NULL;
2028 }
2029
2030 static void ia32_lower_for_target(void)
2031 {
2032         size_t i, n_irgs = get_irp_n_irgs();
2033
2034         /* perform doubleword lowering */
2035         lwrdw_param_t lower_dw_params = {
2036                 1,  /* little endian */
2037                 64, /* doubleword size */
2038                 ia32_create_intrinsic_fkt,
2039                 &intrinsic_env,
2040         };
2041
2042         /* lower compound param handling
2043          * Note: we lower compound arguments ourself, since on ia32 we don't
2044          * have hidden parameters but know where to find the structs on the stack.
2045          * (This also forces us to always allocate space for the compound arguments
2046          *  on the callframe and we can't just use an arbitrary position on the
2047          *  stackframe)
2048          */
2049         lower_calls_with_compounds(LF_RETURN_HIDDEN | LF_DONT_LOWER_ARGUMENTS);
2050
2051         /* replace floating point operations by function calls */
2052         if (ia32_cg_config.use_softfloat) {
2053                 lower_floating_point();
2054         }
2055
2056         ir_prepare_dw_lowering(&lower_dw_params);
2057         ir_lower_dw_ops();
2058
2059         for (i = 0; i < n_irgs; ++i) {
2060                 ir_graph *irg = get_irp_irg(i);
2061                 /* lower for mode_b stuff */
2062                 ir_lower_mode_b(irg, mode_Iu);
2063                 /* break up switches with wide ranges */
2064                 lower_switch(irg, 4, 256, false);
2065         }
2066
2067         for (i = 0; i < n_irgs; ++i) {
2068                 ir_graph *irg = get_irp_irg(i);
2069                 /* Turn all small CopyBs into loads/stores, keep medium-sized CopyBs,
2070                  * so we can generate rep movs later, and turn all big CopyBs into
2071                  * memcpy calls. */
2072                 lower_CopyB(irg, 64, 8193, true);
2073         }
2074 }
2075
2076 /**
2077  * Returns the libFirm configuration parameter for this backend.
2078  */
2079 static const backend_params *ia32_get_libfirm_params(void)
2080 {
2081         return &ia32_backend_params;
2082 }
2083
2084 /**
2085  * Check if the given register is callee or caller save.
2086  */
2087 static int ia32_register_saved_by(const arch_register_t *reg, int callee)
2088 {
2089         if (callee) {
2090                 /* check for callee saved */
2091                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_gp]) {
2092                         switch (reg->index) {
2093                         case REG_GP_EBX:
2094                         case REG_GP_ESI:
2095                         case REG_GP_EDI:
2096                         case REG_GP_EBP:
2097                                 return 1;
2098                         default:
2099                                 return 0;
2100                         }
2101                 }
2102         } else {
2103                 /* check for caller saved */
2104                 if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_gp]) {
2105                         switch (reg->index) {
2106                         case REG_GP_EDX:
2107                         case REG_GP_ECX:
2108                         case REG_GP_EAX:
2109                                 return 1;
2110                         default:
2111                                 return 0;
2112                         }
2113                 } else if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_xmm]) {
2114                         /* all XMM registers are caller save */
2115                         return reg->index != REG_XMM_NOREG;
2116                 } else if (reg->reg_class == &ia32_reg_classes[CLASS_ia32_vfp]) {
2117                         /* all VFP registers are caller save */
2118                         return reg->index != REG_VFP_NOREG;
2119                 }
2120         }
2121         return 0;
2122 }
2123
2124 static const lc_opt_enum_int_items_t gas_items[] = {
2125         { "elf",   OBJECT_FILE_FORMAT_ELF    },
2126         { "mingw", OBJECT_FILE_FORMAT_COFF   },
2127         { "macho", OBJECT_FILE_FORMAT_MACH_O },
2128         { NULL,    0 }
2129 };
2130
2131 static lc_opt_enum_int_var_t gas_var = {
2132         (int*) &be_gas_object_file_format, gas_items
2133 };
2134
2135 #ifdef FIRM_GRGEN_BE
2136 static const lc_opt_enum_int_items_t transformer_items[] = {
2137         { "default", TRANSFORMER_DEFAULT },
2138         { "pbqp",    TRANSFORMER_PBQP    },
2139         { "random",  TRANSFORMER_RAND    },
2140         { NULL,      0                   }
2141 };
2142
2143 static lc_opt_enum_int_var_t transformer_var = {
2144         (int*)&be_transformer, transformer_items
2145 };
2146 #endif
2147
2148 static const lc_opt_table_entry_t ia32_options[] = {
2149         LC_OPT_ENT_ENUM_INT("gasmode", "set the GAS compatibility mode", &gas_var),
2150 #ifdef FIRM_GRGEN_BE
2151         LC_OPT_ENT_ENUM_INT("transformer", "the transformer used for code selection", &transformer_var),
2152 #endif
2153         LC_OPT_ENT_INT ("stackalign", "set power of two stack alignment for calls",
2154                         &ia32_isa_template.base.stack_alignment),
2155         LC_OPT_ENT_BOOL("gprof",      "create gprof profiling code",                                    &gprof),
2156         LC_OPT_LAST
2157 };
2158
2159 const arch_isa_if_t ia32_isa_if = {
2160         ia32_init,
2161         ia32_finish,
2162         ia32_get_libfirm_params,
2163         ia32_lower_for_target,
2164         ia32_parse_asm_constraint,
2165         ia32_is_valid_clobber,
2166
2167         ia32_begin_codegeneration,
2168         ia32_end_codegeneration,
2169         ia32_init_graph,
2170         ia32_get_call_abi,
2171         ia32_mark_remat,
2172         ia32_get_pic_base,   /* return node used as base in pic code addresses */
2173         be_new_spill,
2174         be_new_reload,
2175         ia32_register_saved_by,
2176
2177         ia32_handle_intrinsics,
2178         ia32_before_abi,     /* before abi introduce hook */
2179         ia32_prepare_graph,
2180         ia32_before_ra,      /* before register allocation hook */
2181         ia32_finish_graph,   /* called before codegen */
2182         ia32_emit,           /* emit && done */
2183 };
2184
2185 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ia32)
2186 void be_init_arch_ia32(void)
2187 {
2188         lc_opt_entry_t *be_grp   = lc_opt_get_grp(firm_opt_get_root(), "be");
2189         lc_opt_entry_t *ia32_grp = lc_opt_get_grp(be_grp, "ia32");
2190
2191         lc_opt_add_table(ia32_grp, ia32_options);
2192         be_register_isa_if("ia32", &ia32_isa_if);
2193
2194         ia32_init_emitter();
2195         ia32_init_finish();
2196         ia32_init_optimize();
2197         ia32_init_transform();
2198         ia32_init_x87();
2199         ia32_init_architecture();
2200 }