- fix a conceptual bug in peephole, we need a callback before and after
[libfirm] / ir / be / ia32 / bearch_ia32.c
1 /*
2  * Copyright (C) 1995-2007 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       This is the main ia32 firm backend driver.
23  * @author      Christian Wuerdig
24  * @version     $Id$
25  */
26 #ifdef HAVE_CONFIG_H
27 #include "config.h"
28 #endif
29
30 #include <libcore/lc_opts.h>
31 #include <libcore/lc_opts_enum.h>
32
33 #include <math.h>
34
35 #include "pseudo_irg.h"
36 #include "irarch.h"
37 #include "irgwalk.h"
38 #include "irprog.h"
39 #include "irprintf.h"
40 #include "iredges_t.h"
41 #include "ircons.h"
42 #include "irgmod.h"
43 #include "irgopt.h"
44 #include "irbitset.h"
45 #include "irgopt.h"
46 #include "pdeq.h"
47 #include "pset.h"
48 #include "debug.h"
49 #include "error.h"
50 #include "xmalloc.h"
51 #include "irtools.h"
52
53 #include "../beabi.h"
54 #include "../beirg_t.h"
55 #include "../benode_t.h"
56 #include "../belower.h"
57 #include "../besched_t.h"
58 #include "be.h"
59 #include "../be_t.h"
60 #include "../beirgmod.h"
61 #include "../be_dbgout.h"
62 #include "../beblocksched.h"
63 #include "../bemachine.h"
64 #include "../beilpsched.h"
65 #include "../bespillslots.h"
66 #include "../bemodule.h"
67 #include "../begnuas.h"
68 #include "../bestate.h"
69 #include "../beflags.h"
70
71 #include "bearch_ia32_t.h"
72
73 #include "ia32_new_nodes.h"
74 #include "gen_ia32_regalloc_if.h"
75 #include "gen_ia32_machine.h"
76 #include "ia32_transform.h"
77 #include "ia32_emitter.h"
78 #include "ia32_map_regs.h"
79 #include "ia32_optimize.h"
80 #include "ia32_x87.h"
81 #include "ia32_dbg_stat.h"
82 #include "ia32_finish.h"
83 #include "ia32_util.h"
84 #include "ia32_fpu.h"
85
86 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
87
88 /* TODO: ugly */
89 static set *cur_reg_set = NULL;
90
91 ir_mode         *mode_fpcw       = NULL;
92 ia32_code_gen_t *ia32_current_cg = NULL;
93
94 /**
95  * The environment for the intrinsic mapping.
96  */
97 static ia32_intrinsic_env_t intrinsic_env = {
98         NULL,    /* the isa */
99         NULL,    /* the irg, these entities belong to */
100         NULL,    /* entity for first div operand (move into FPU) */
101         NULL,    /* entity for second div operand (move into FPU) */
102         NULL,    /* entity for converts ll -> d */
103         NULL,    /* entity for converts d -> ll */
104         NULL,    /* entity for __divdi3 library call */
105         NULL,    /* entity for __moddi3 library call */
106         NULL,    /* entity for __udivdi3 library call */
107         NULL,    /* entity for __umoddi3 library call */
108         NULL,    /* bias value for conversion from float to unsigned 64 */
109 };
110
111
112 typedef ir_node *(*create_const_node_func) (dbg_info *dbg, ir_graph *irg, ir_node *block);
113
114 static INLINE ir_node *create_const(ia32_code_gen_t *cg, ir_node **place,
115                                     create_const_node_func func,
116                                     const arch_register_t* reg)
117 {
118         ir_node *block, *res;
119
120         if(*place != NULL)
121                 return *place;
122
123         block = get_irg_start_block(cg->irg);
124         res = func(NULL, cg->irg, block);
125         arch_set_irn_register(cg->arch_env, res, reg);
126         *place = res;
127
128         add_irn_dep(get_irg_end(cg->irg), res);
129         /* add_irn_dep(get_irg_start(cg->irg), res); */
130
131         return res;
132 }
133
134 /* Creates the unique per irg GP NoReg node. */
135 ir_node *ia32_new_NoReg_gp(ia32_code_gen_t *cg) {
136         return create_const(cg, &cg->noreg_gp, new_rd_ia32_NoReg_GP,
137                             &ia32_gp_regs[REG_GP_NOREG]);
138 }
139
140 ir_node *ia32_new_NoReg_vfp(ia32_code_gen_t *cg) {
141         return create_const(cg, &cg->noreg_vfp, new_rd_ia32_NoReg_VFP,
142                             &ia32_vfp_regs[REG_VFP_NOREG]);
143 }
144
145 ir_node *ia32_new_NoReg_xmm(ia32_code_gen_t *cg) {
146         return create_const(cg, &cg->noreg_xmm, new_rd_ia32_NoReg_XMM,
147                             &ia32_xmm_regs[REG_XMM_NOREG]);
148 }
149
150 /* Creates the unique per irg FP NoReg node. */
151 ir_node *ia32_new_NoReg_fp(ia32_code_gen_t *cg) {
152         return USE_SSE2(cg) ? ia32_new_NoReg_xmm(cg) : ia32_new_NoReg_vfp(cg);
153 }
154
155 ir_node *ia32_new_Unknown_gp(ia32_code_gen_t *cg) {
156         return create_const(cg, &cg->unknown_gp, new_rd_ia32_Unknown_GP,
157                             &ia32_gp_regs[REG_GP_UKNWN]);
158 }
159
160 ir_node *ia32_new_Unknown_vfp(ia32_code_gen_t *cg) {
161         return create_const(cg, &cg->unknown_vfp, new_rd_ia32_Unknown_VFP,
162                             &ia32_vfp_regs[REG_VFP_UKNWN]);
163 }
164
165 ir_node *ia32_new_Unknown_xmm(ia32_code_gen_t *cg) {
166         return create_const(cg, &cg->unknown_xmm, new_rd_ia32_Unknown_XMM,
167                             &ia32_xmm_regs[REG_XMM_UKNWN]);
168 }
169
170 ir_node *ia32_new_Fpu_truncate(ia32_code_gen_t *cg) {
171         return create_const(cg, &cg->fpu_trunc_mode, new_rd_ia32_ChangeCW,
172                         &ia32_fp_cw_regs[REG_FPCW]);
173 }
174
175
176 /**
177  * Returns gp_noreg or fp_noreg, depending in input requirements.
178  */
179 ir_node *ia32_get_admissible_noreg(ia32_code_gen_t *cg, ir_node *irn, int pos) {
180         const arch_register_req_t *req;
181
182         req = arch_get_register_req(cg->arch_env, irn, pos);
183         assert(req != NULL && "Missing register requirements");
184         if (req->cls == &ia32_reg_classes[CLASS_ia32_gp])
185                 return ia32_new_NoReg_gp(cg);
186
187         return ia32_new_NoReg_fp(cg);
188 }
189
190 /**************************************************
191  *                         _ _              _  __
192  *                        | | |            (_)/ _|
193  *  _ __ ___  __ _    __ _| | | ___   ___   _| |_
194  * | '__/ _ \/ _` |  / _` | | |/ _ \ / __| | |  _|
195  * | | |  __/ (_| | | (_| | | | (_) | (__  | | |
196  * |_|  \___|\__, |  \__,_|_|_|\___/ \___| |_|_|
197  *            __/ |
198  *           |___/
199  **************************************************/
200
201 /**
202  * Return register requirements for an ia32 node.
203  * If the node returns a tuple (mode_T) then the proj's
204  * will be asked for this information.
205  */
206 static const arch_register_req_t *ia32_get_irn_reg_req(const void *self,
207                                                        const ir_node *node,
208                                                                                                            int pos)
209 {
210         long node_pos = pos == -1 ? 0 : pos;
211         ir_mode *mode     = is_Block(node) ? NULL : get_irn_mode(node);
212         (void) self;
213
214         if (is_Block(node) || mode == mode_X) {
215                 return arch_no_register_req;
216         }
217
218         if (mode == mode_T && pos < 0) {
219                 return arch_no_register_req;
220         }
221
222         if (is_Proj(node)) {
223                 if(mode == mode_M)
224                         return arch_no_register_req;
225
226                 if(pos >= 0) {
227                         return arch_no_register_req;
228                 }
229
230                 node_pos = (pos == -1) ? get_Proj_proj(node) : pos;
231                 node     = skip_Proj_const(node);
232         }
233
234         if (is_ia32_irn(node)) {
235                 const arch_register_req_t *req;
236                 if(pos >= 0)
237                         req = get_ia32_in_req(node, pos);
238                 else
239                         req = get_ia32_out_req(node, node_pos);
240
241                 assert(req != NULL);
242
243                 return req;
244         }
245
246         /* unknowns should be transformed already */
247         assert(!is_Unknown(node));
248
249         return arch_no_register_req;
250 }
251
252 static void ia32_set_irn_reg(const void *self, ir_node *irn,
253                              const arch_register_t *reg)
254 {
255         int                   pos = 0;
256         (void) self;
257
258         if (get_irn_mode(irn) == mode_X) {
259                 return;
260         }
261
262         if (is_Proj(irn)) {
263                 pos = get_Proj_proj(irn);
264                 irn = skip_Proj(irn);
265         }
266
267         if (is_ia32_irn(irn)) {
268                 const arch_register_t **slots;
269
270                 slots      = get_ia32_slots(irn);
271                 slots[pos] = reg;
272         } else {
273                 ia32_set_firm_reg(irn, reg, cur_reg_set);
274         }
275 }
276
277 static const arch_register_t *ia32_get_irn_reg(const void *self,
278                                                const ir_node *irn)
279 {
280         int pos = 0;
281         const arch_register_t *reg = NULL;
282         (void) self;
283
284         if (is_Proj(irn)) {
285
286                 if (get_irn_mode(irn) == mode_X) {
287                         return NULL;
288                 }
289
290                 pos = get_Proj_proj(irn);
291                 irn = skip_Proj_const(irn);
292         }
293
294         if (is_ia32_irn(irn)) {
295                 const arch_register_t **slots;
296                 slots = get_ia32_slots(irn);
297                 assert(pos < get_ia32_n_res(irn));
298                 reg   = slots[pos];
299         } else {
300                 reg = ia32_get_firm_reg(irn, cur_reg_set);
301         }
302
303         return reg;
304 }
305
306 static arch_irn_class_t ia32_classify(const void *self, const ir_node *irn) {
307         arch_irn_class_t classification = arch_irn_class_normal;
308         (void) self;
309
310         irn = skip_Proj_const(irn);
311
312         if (is_cfop(irn))
313                 classification |= arch_irn_class_branch;
314
315         if (! is_ia32_irn(irn))
316                 return classification & ~arch_irn_class_normal;
317
318         if (is_ia32_Ld(irn))
319                 classification |= arch_irn_class_load;
320
321         if (is_ia32_St(irn))
322                 classification |= arch_irn_class_store;
323
324         if (is_ia32_need_stackent(irn))
325                 classification |= arch_irn_class_reload;
326
327         return classification;
328 }
329
330 static arch_irn_flags_t ia32_get_flags(const void *self, const ir_node *irn) {
331         arch_irn_flags_t flags = arch_irn_flags_none;
332         (void) self;
333
334         if (is_Unknown(irn))
335                 return arch_irn_flags_ignore;
336
337         if(is_Proj(irn) && mode_is_datab(get_irn_mode(irn))) {
338                 ir_node *pred = get_Proj_pred(irn);
339
340                 if(is_ia32_irn(pred)) {
341                         flags = get_ia32_out_flags(pred, get_Proj_proj(irn));
342                 }
343
344                 irn = pred;
345         }
346
347         if (is_ia32_irn(irn)) {
348                 flags |= get_ia32_flags(irn);
349         }
350
351         return flags;
352 }
353
354 /**
355  * The IA32 ABI callback object.
356  */
357 typedef struct {
358         be_abi_call_flags_bits_t flags;  /**< The call flags. */
359         const arch_isa_t *isa;           /**< The ISA handle. */
360         const arch_env_t *aenv;          /**< The architecture environment. */
361         ir_graph *irg;                   /**< The associated graph. */
362 } ia32_abi_env_t;
363
364 static ir_entity *ia32_get_frame_entity(const void *self, const ir_node *irn) {
365         (void) self;
366         return is_ia32_irn(irn) ? get_ia32_frame_ent(irn) : NULL;
367 }
368
369 static void ia32_set_frame_entity(const void *self, ir_node *irn, ir_entity *ent) {
370         (void) self;
371         set_ia32_frame_ent(irn, ent);
372 }
373
374 static void ia32_set_frame_offset(const void *self, ir_node *irn, int bias) {
375         const ia32_irn_ops_t *ops = self;
376
377         if (get_ia32_frame_ent(irn)) {
378                 if (is_ia32_Pop(irn)) {
379                         int omit_fp = be_abi_omit_fp(ops->cg->birg->abi);
380                         if (omit_fp) {
381                                 /* Pop nodes modify the stack pointer before calculating the destination
382                                  * address, so fix this here
383                                  */
384                                 bias -= 4;
385                         }
386                 }
387
388                 add_ia32_am_offs_int(irn, bias);
389         }
390 }
391
392 static int ia32_get_sp_bias(const void *self, const ir_node *node)
393 {
394         (void) self;
395
396         if (is_ia32_Push(node))
397                 return 4;
398
399         if (is_ia32_Pop(node))
400                 return -4;
401
402         return 0;
403 }
404
405 /**
406  * Put all registers which are saved by the prologue/epilogue in a set.
407  *
408  * @param self  The callback object.
409  * @param s     The result set.
410  */
411 static void ia32_abi_dont_save_regs(void *self, pset *s)
412 {
413         ia32_abi_env_t *env = self;
414         if(env->flags.try_omit_fp)
415                 pset_insert_ptr(s, env->isa->bp);
416 }
417
418 /**
419  * Generate the routine prologue.
420  *
421  * @param self    The callback object.
422  * @param mem     A pointer to the mem node. Update this if you define new memory.
423  * @param reg_map A map mapping all callee_save/ignore/parameter registers to their defining nodes.
424  *
425  * @return        The register which shall be used as a stack frame base.
426  *
427  * All nodes which define registers in @p reg_map must keep @p reg_map current.
428  */
429 static const arch_register_t *ia32_abi_prologue(void *self, ir_node **mem, pmap *reg_map)
430 {
431         ia32_abi_env_t *env = self;
432         const ia32_isa_t *isa     = (ia32_isa_t *)env->isa;
433         ia32_code_gen_t *cg = isa->cg;
434
435         if (! env->flags.try_omit_fp) {
436                 ir_node *bl      = get_irg_start_block(env->irg);
437                 ir_node *curr_sp = be_abi_reg_map_get(reg_map, env->isa->sp);
438                 ir_node *curr_bp = be_abi_reg_map_get(reg_map, env->isa->bp);
439                 ir_node *noreg = ia32_new_NoReg_gp(cg);
440                 ir_node *push;
441
442                 /* ALL nodes representing bp must be set to ignore. */
443                 be_node_set_flags(get_Proj_pred(curr_bp), BE_OUT_POS(get_Proj_proj(curr_bp)), arch_irn_flags_ignore);
444
445                 /* push ebp */
446                 push    = new_rd_ia32_Push(NULL, env->irg, bl, noreg, noreg, *mem, curr_sp, curr_bp);
447                 curr_sp = new_r_Proj(env->irg, bl, push, get_irn_mode(curr_sp), pn_ia32_Push_stack);
448                 *mem    = new_r_Proj(env->irg, bl, push, mode_M, pn_ia32_Push_M);
449
450                 /* the push must have SP out register */
451                 arch_set_irn_register(env->aenv, curr_sp, env->isa->sp);
452                 set_ia32_flags(push, arch_irn_flags_ignore);
453
454                 /* move esp to ebp */
455                 curr_bp  = be_new_Copy(env->isa->bp->reg_class, env->irg, bl, curr_sp);
456                 be_set_constr_single_reg(curr_bp, BE_OUT_POS(0), env->isa->bp);
457                 arch_set_irn_register(env->aenv, curr_bp, env->isa->bp);
458                 be_node_set_flags(curr_bp, BE_OUT_POS(0), arch_irn_flags_ignore);
459
460                 /* beware: the copy must be done before any other sp use */
461                 curr_sp = be_new_CopyKeep_single(env->isa->sp->reg_class, env->irg, bl, curr_sp, curr_bp, get_irn_mode(curr_sp));
462                 be_set_constr_single_reg(curr_sp, BE_OUT_POS(0), env->isa->sp);
463                 arch_set_irn_register(env->aenv, curr_sp, env->isa->sp);
464                 be_node_set_flags(curr_sp, BE_OUT_POS(0), arch_irn_flags_ignore);
465
466                 be_abi_reg_map_set(reg_map, env->isa->sp, curr_sp);
467                 be_abi_reg_map_set(reg_map, env->isa->bp, curr_bp);
468
469                 return env->isa->bp;
470         }
471
472         return env->isa->sp;
473 }
474
475 /**
476  * Generate the routine epilogue.
477  * @param self    The callback object.
478  * @param bl      The block for the epilog
479  * @param mem     A pointer to the mem node. Update this if you define new memory.
480  * @param reg_map A map mapping all callee_save/ignore/parameter registers to their defining nodes.
481  * @return        The register which shall be used as a stack frame base.
482  *
483  * All nodes which define registers in @p reg_map must keep @p reg_map current.
484  */
485 static void ia32_abi_epilogue(void *self, ir_node *bl, ir_node **mem, pmap *reg_map)
486 {
487         ia32_abi_env_t *env     = self;
488         ir_node        *curr_sp = be_abi_reg_map_get(reg_map, env->isa->sp);
489         ir_node        *curr_bp = be_abi_reg_map_get(reg_map, env->isa->bp);
490
491         if (env->flags.try_omit_fp) {
492                 /* simply remove the stack frame here */
493                 curr_sp = be_new_IncSP(env->isa->sp, env->irg, bl, curr_sp, BE_STACK_FRAME_SIZE_SHRINK);
494                 add_irn_dep(curr_sp, *mem);
495         } else {
496                 const ia32_isa_t *isa     = (ia32_isa_t *)env->isa;
497                 ia32_code_gen_t *cg = isa->cg;
498                 ir_mode         *mode_bp = env->isa->bp->reg_class->mode;
499                 ir_graph        *irg     = current_ir_graph;
500
501                 if (ARCH_AMD(isa->opt_arch)) {
502                         ir_node *leave;
503
504                         /* leave */
505                         leave   = new_rd_ia32_Leave(NULL, irg, bl, curr_sp, curr_bp);
506                         set_ia32_flags(leave, arch_irn_flags_ignore);
507                         curr_bp = new_r_Proj(irg, bl, leave, mode_bp, pn_ia32_Leave_frame);
508                         curr_sp = new_r_Proj(irg, bl, leave, get_irn_mode(curr_sp), pn_ia32_Leave_stack);
509                 } else {
510                         ir_node *noreg = ia32_new_NoReg_gp(cg);
511                         ir_node *pop;
512
513                         /* the old SP is not needed anymore (kill the proj) */
514                         assert(is_Proj(curr_sp));
515                         be_kill_node(curr_sp);
516
517                         /* copy ebp to esp */
518                         curr_sp = be_new_Copy(&ia32_reg_classes[CLASS_ia32_gp], irg, bl, curr_bp);
519                         arch_set_irn_register(env->aenv, curr_sp, env->isa->sp);
520                         be_node_set_flags(curr_sp, BE_OUT_POS(0), arch_irn_flags_ignore);
521
522                         /* pop ebp */
523                         pop     = new_rd_ia32_Pop(NULL, env->irg, bl, noreg, noreg, *mem, curr_sp);
524                         set_ia32_flags(pop, arch_irn_flags_ignore);
525                         curr_bp = new_r_Proj(irg, bl, pop, mode_bp, pn_ia32_Pop_res);
526                         curr_sp = new_r_Proj(irg, bl, pop, get_irn_mode(curr_sp), pn_ia32_Pop_stack);
527
528                         *mem = new_r_Proj(irg, bl, pop, mode_M, pn_ia32_Pop_M);
529                 }
530                 arch_set_irn_register(env->aenv, curr_sp, env->isa->sp);
531                 arch_set_irn_register(env->aenv, curr_bp, env->isa->bp);
532         }
533
534         be_abi_reg_map_set(reg_map, env->isa->sp, curr_sp);
535         be_abi_reg_map_set(reg_map, env->isa->bp, curr_bp);
536 }
537
538 /**
539  * Initialize the callback object.
540  * @param call The call object.
541  * @param aenv The architecture environment.
542  * @param irg  The graph with the method.
543  * @return     Some pointer. This pointer is passed to all other callback functions as self object.
544  */
545 static void *ia32_abi_init(const be_abi_call_t *call, const arch_env_t *aenv, ir_graph *irg)
546 {
547         ia32_abi_env_t *env    = xmalloc(sizeof(env[0]));
548         be_abi_call_flags_t fl = be_abi_call_get_flags(call);
549         env->flags = fl.bits;
550         env->irg   = irg;
551         env->aenv  = aenv;
552         env->isa   = aenv->isa;
553         return env;
554 }
555
556 /**
557  * Destroy the callback object.
558  * @param self The callback object.
559  */
560 static void ia32_abi_done(void *self) {
561         free(self);
562 }
563
564 /**
565  * Produces the type which sits between the stack args and the locals on the stack.
566  * it will contain the return address and space to store the old base pointer.
567  * @return The Firm type modeling the ABI between type.
568  */
569 static ir_type *ia32_abi_get_between_type(void *self)
570 {
571 #define IDENT(s) new_id_from_chars(s, sizeof(s)-1)
572         static ir_type *omit_fp_between_type = NULL;
573         static ir_type *between_type         = NULL;
574
575         ia32_abi_env_t *env = self;
576
577         if (! between_type) {
578                 ir_entity *old_bp_ent;
579                 ir_entity *ret_addr_ent;
580                 ir_entity *omit_fp_ret_addr_ent;
581
582                 ir_type *old_bp_type   = new_type_primitive(IDENT("bp"), mode_Iu);
583                 ir_type *ret_addr_type = new_type_primitive(IDENT("return_addr"), mode_Iu);
584
585                 between_type           = new_type_struct(IDENT("ia32_between_type"));
586                 old_bp_ent             = new_entity(between_type, IDENT("old_bp"), old_bp_type);
587                 ret_addr_ent           = new_entity(between_type, IDENT("ret_addr"), ret_addr_type);
588
589                 set_entity_offset(old_bp_ent, 0);
590                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
591                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
592                 set_type_state(between_type, layout_fixed);
593
594                 omit_fp_between_type = new_type_struct(IDENT("ia32_between_type_omit_fp"));
595                 omit_fp_ret_addr_ent = new_entity(omit_fp_between_type, IDENT("ret_addr"), ret_addr_type);
596
597                 set_entity_offset(omit_fp_ret_addr_ent, 0);
598                 set_type_size_bytes(omit_fp_between_type, get_type_size_bytes(ret_addr_type));
599                 set_type_state(omit_fp_between_type, layout_fixed);
600         }
601
602         return env->flags.try_omit_fp ? omit_fp_between_type : between_type;
603 #undef IDENT
604 }
605
606 /**
607  * Get the estimated cycle count for @p irn.
608  *
609  * @param self The this pointer.
610  * @param irn  The node.
611  *
612  * @return     The estimated cycle count for this operation
613  */
614 static int ia32_get_op_estimated_cost(const void *self, const ir_node *irn)
615 {
616         int cost;
617         ia32_op_type_t op_tp;
618         const ia32_irn_ops_t *ops = self;
619
620         if (is_Proj(irn))
621                 return 0;
622         if (!is_ia32_irn(irn))
623                 return 0;
624
625         assert(is_ia32_irn(irn));
626
627         cost  = get_ia32_latency(irn);
628         op_tp = get_ia32_op_type(irn);
629
630         if (is_ia32_CopyB(irn)) {
631                 cost = 250;
632                 if (ARCH_INTEL(ops->cg->arch))
633                         cost += 150;
634         }
635         else if (is_ia32_CopyB_i(irn)) {
636                 int size = get_ia32_copyb_size(irn);
637                 cost     = 20 + (int)ceil((4/3) * size);
638                 if (ARCH_INTEL(ops->cg->arch))
639                         cost += 150;
640         }
641         /* in case of address mode operations add additional cycles */
642         else if (op_tp == ia32_AddrModeD || op_tp == ia32_AddrModeS) {
643                 /*
644                         In case of stack access and access to fixed addresses add 5 cycles
645                         (we assume they are in cache), other memory operations cost 20
646                         cycles.
647                 */
648                 if(is_ia32_use_frame(irn) ||
649                                 (is_ia32_NoReg_GP(get_irn_n(irn, 0)) &&
650                          is_ia32_NoReg_GP(get_irn_n(irn, 1)))) {
651                         cost += 5;
652                 } else {
653                         cost += 20;
654                 }
655         }
656
657         return cost;
658 }
659
660 /**
661  * Returns the inverse operation if @p irn, recalculating the argument at position @p i.
662  *
663  * @param irn       The original operation
664  * @param i         Index of the argument we want the inverse operation to yield
665  * @param inverse   struct to be filled with the resulting inverse op
666  * @param obstack   The obstack to use for allocation of the returned nodes array
667  * @return          The inverse operation or NULL if operation invertible
668  */
669 static arch_inverse_t *ia32_get_inverse(const void *self, const ir_node *irn, int i, arch_inverse_t *inverse, struct obstack *obst) {
670         ir_graph *irg;
671         ir_mode  *mode;
672         ir_mode  *irn_mode;
673         ir_node  *block, *noreg, *nomem;
674         dbg_info *dbg;
675         (void) self;
676
677         /* we cannot invert non-ia32 irns */
678         if (! is_ia32_irn(irn))
679                 return NULL;
680
681         /* operand must always be a real operand (not base, index or mem) */
682         if (i != n_ia32_binary_left && i != n_ia32_binary_right)
683                 return NULL;
684
685         /* we don't invert address mode operations */
686         if (get_ia32_op_type(irn) != ia32_Normal)
687                 return NULL;
688
689         /* TODO: adjust for new immediates... */
690         ir_fprintf(stderr, "TODO: fix get_inverse for new immediates (%+F)\n",
691                    irn);
692         return NULL;
693
694         irg      = get_irn_irg(irn);
695         block    = get_nodes_block(irn);
696         mode     = get_irn_mode(irn);
697         irn_mode = get_irn_mode(irn);
698         noreg    = get_irn_n(irn, 0);
699         nomem    = new_r_NoMem(irg);
700         dbg      = get_irn_dbg_info(irn);
701
702         /* initialize structure */
703         inverse->nodes = obstack_alloc(obst, 2 * sizeof(inverse->nodes[0]));
704         inverse->costs = 0;
705         inverse->n     = 1;
706
707         switch (get_ia32_irn_opcode(irn)) {
708                 case iro_ia32_Add:
709 #if 0
710                         if (get_ia32_immop_type(irn) == ia32_ImmConst) {
711                                 /* we have an add with a const here */
712                                 /* invers == add with negated const */
713                                 inverse->nodes[0] = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
714                                 inverse->costs   += 1;
715                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
716                                 set_ia32_Immop_tarval(inverse->nodes[0], tarval_neg(get_ia32_Immop_tarval(irn)));
717                                 set_ia32_commutative(inverse->nodes[0]);
718                         }
719                         else if (get_ia32_immop_type(irn) == ia32_ImmSymConst) {
720                                 /* we have an add with a symconst here */
721                                 /* invers == sub with const */
722                                 inverse->nodes[0] = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
723                                 inverse->costs   += 2;
724                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
725                         }
726                         else {
727                                 /* normal add: inverse == sub */
728                                 inverse->nodes[0] = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, i ^ 1));
729                                 inverse->costs   += 2;
730                         }
731 #endif
732                         break;
733                 case iro_ia32_Sub:
734 #if 0
735                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
736                                 /* we have a sub with a const/symconst here */
737                                 /* invers == add with this const */
738                                 inverse->nodes[0] = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
739                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
740                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
741                         }
742                         else {
743                                 /* normal sub */
744                                 if (i == n_ia32_binary_left) {
745                                         inverse->nodes[0] = new_rd_ia32_Add(dbg, irg, block, noreg, noreg, nomem, (ir_node*) irn, get_irn_n(irn, 3));
746                                 }
747                                 else {
748                                         inverse->nodes[0] = new_rd_ia32_Sub(dbg, irg, block, noreg, noreg, nomem, get_irn_n(irn, n_ia32_binary_left), (ir_node*) irn);
749                                 }
750                                 inverse->costs += 1;
751                         }
752 #endif
753                         break;
754                 case iro_ia32_Xor:
755 #if 0
756                         if (get_ia32_immop_type(irn) != ia32_ImmNone) {
757                                 /* xor with const: inverse = xor */
758                                 inverse->nodes[0] = new_rd_ia32_Xor(dbg, irg, block, noreg, noreg, nomem, get_irn_n(irn, i), noreg);
759                                 inverse->costs   += (get_ia32_immop_type(irn) == ia32_ImmSymConst) ? 5 : 1;
760                                 copy_ia32_Immop_attr(inverse->nodes[0], (ir_node *)irn);
761                         }
762                         else {
763                                 /* normal xor */
764                                 inverse->nodes[0] = new_rd_ia32_Xor(dbg, irg, block, noreg, noreg, nomem, (ir_node *) irn, get_irn_n(irn, i));
765                                 inverse->costs   += 1;
766                         }
767 #endif
768                         break;
769                 case iro_ia32_Not: {
770                         inverse->nodes[0] = new_rd_ia32_Not(dbg, irg, block, (ir_node*) irn);
771                         inverse->costs   += 1;
772                         break;
773                 }
774                 case iro_ia32_Neg: {
775                         inverse->nodes[0] = new_rd_ia32_Neg(dbg, irg, block, (ir_node*) irn);
776                         inverse->costs   += 1;
777                         break;
778                 }
779                 default:
780                         /* inverse operation not supported */
781                         return NULL;
782         }
783
784         return inverse;
785 }
786
787 static ir_mode *get_spill_mode_mode(const ir_mode *mode)
788 {
789         if(mode_is_float(mode))
790                 return mode_D;
791
792         return mode_Iu;
793 }
794
795 /**
796  * Get the mode that should be used for spilling value node
797  */
798 static ir_mode *get_spill_mode(const ir_node *node)
799 {
800         ir_mode *mode = get_irn_mode(node);
801         return get_spill_mode_mode(mode);
802 }
803
804 /**
805  * Checks whether an addressmode reload for a node with mode mode is compatible
806  * with a spillslot of mode spill_mode
807  */
808 static int ia32_is_spillmode_compatible(const ir_mode *mode, const ir_mode *spillmode)
809 {
810         if(mode_is_float(mode)) {
811                 return mode == spillmode;
812         } else {
813                 return 1;
814         }
815 }
816
817 /**
818  * Check if irn can load it's operand at position i from memory (source addressmode).
819  * @param self   Pointer to irn ops itself
820  * @param irn    The irn to be checked
821  * @param i      The operands position
822  * @return Non-Zero if operand can be loaded
823  */
824 static int ia32_possible_memory_operand(const void *self, const ir_node *irn, unsigned int i) {
825         ir_node *op = get_irn_n(irn, i);
826         const ir_mode *mode = get_irn_mode(op);
827         const ir_mode *spillmode = get_spill_mode(op);
828         (void) self;
829
830         if (! is_ia32_irn(irn)                                  ||  /* must be an ia32 irn */
831                 get_ia32_am_arity(irn) != ia32_am_binary              ||  /* must be a binary operation TODO is this necessary? */
832                 get_ia32_op_type(irn) != ia32_Normal                  ||  /* must not already be a addressmode irn */
833                 ! (get_ia32_am_support(irn) & ia32_am_Source)         ||  /* must be capable of source addressmode */
834                 ! ia32_is_spillmode_compatible(mode, spillmode)       ||
835                 (i != n_ia32_binary_left && i != n_ia32_binary_right) || /* a "real" operand position must be requested */
836                 is_ia32_use_frame(irn))                                  /* must not already use frame */
837                 return 0;
838
839         if (i == n_ia32_binary_left) {
840                 const arch_register_req_t *req;
841                 if(!is_ia32_commutative(irn))
842                         return 0;
843                 /* we can't swap left/right for limited registers
844                  * (As this (currently) breaks constraint handling copies)
845                  */
846                 req = get_ia32_in_req(irn, n_ia32_binary_left);
847                 if(req->type & arch_register_req_type_limited) {
848                         return 0;
849                 }
850         }
851
852         return 1;
853 }
854
855 static void ia32_perform_memory_operand(const void *self, ir_node *irn,
856                                         ir_node *spill, unsigned int i)
857 {
858         const ia32_irn_ops_t *ops = self;
859         ia32_code_gen_t      *cg  = ops->cg;
860
861         assert(ia32_possible_memory_operand(self, irn, i) && "Cannot perform memory operand change");
862
863         if (i == n_ia32_binary_left) {
864                 ia32_swap_left_right(irn);
865         }
866
867         set_ia32_op_type(irn, ia32_AddrModeS);
868         set_ia32_ls_mode(irn, get_irn_mode(get_irn_n(irn, i)));
869         set_ia32_use_frame(irn);
870         set_ia32_need_stackent(irn);
871
872         set_irn_n(irn, n_ia32_base, get_irg_frame(get_irn_irg(irn)));
873         set_irn_n(irn, n_ia32_binary_right, ia32_get_admissible_noreg(cg, irn, n_ia32_binary_right));
874         set_irn_n(irn, n_ia32_mem, spill);
875
876         /* immediates are only allowed on the right side */
877         if (i == n_ia32_binary_left && is_ia32_Immediate(get_irn_n(irn, n_ia32_binary_left))) {
878                 ia32_swap_left_right(irn);
879         }
880 }
881
882 static const be_abi_callbacks_t ia32_abi_callbacks = {
883         ia32_abi_init,
884         ia32_abi_done,
885         ia32_abi_get_between_type,
886         ia32_abi_dont_save_regs,
887         ia32_abi_prologue,
888         ia32_abi_epilogue
889 };
890
891 /* fill register allocator interface */
892
893 static const arch_irn_ops_if_t ia32_irn_ops_if = {
894         ia32_get_irn_reg_req,
895         ia32_set_irn_reg,
896         ia32_get_irn_reg,
897         ia32_classify,
898         ia32_get_flags,
899         ia32_get_frame_entity,
900         ia32_set_frame_entity,
901         ia32_set_frame_offset,
902         ia32_get_sp_bias,
903         ia32_get_inverse,
904         ia32_get_op_estimated_cost,
905         ia32_possible_memory_operand,
906         ia32_perform_memory_operand,
907 };
908
909 static ia32_irn_ops_t ia32_irn_ops = {
910         &ia32_irn_ops_if,
911         NULL
912 };
913
914
915
916 /**************************************************
917  *                _                         _  __
918  *               | |                       (_)/ _|
919  *   ___ ___   __| | ___  __ _  ___ _ __    _| |_
920  *  / __/ _ \ / _` |/ _ \/ _` |/ _ \ '_ \  | |  _|
921  * | (_| (_) | (_| |  __/ (_| |  __/ | | | | | |
922  *  \___\___/ \__,_|\___|\__, |\___|_| |_| |_|_|
923  *                        __/ |
924  *                       |___/
925  **************************************************/
926
927 static void ia32_before_abi(void *self) {
928         lower_mode_b_config_t lower_mode_b_config = {
929                 mode_Iu,  /* lowered mode */
930                 mode_Bu,  /* prefered mode for set */
931                 0,        /* don't lower direct compares */
932         };
933         ia32_code_gen_t *cg = self;
934
935         ir_lower_mode_b(cg->irg, &lower_mode_b_config);
936         if(cg->dump)
937                 be_dump(cg->irg, "-lower_modeb", dump_ir_block_graph_sched);
938 }
939
940 /**
941  * Transforms the standard firm graph into
942  * an ia32 firm graph
943  */
944 static void ia32_prepare_graph(void *self) {
945         ia32_code_gen_t *cg = self;
946
947         /* do local optimisations */
948         optimize_graph_df(cg->irg);
949
950         /* TODO: we often have dead code reachable through out-edges here. So for
951          * now we rebuild edges (as we need correct user count for code selection)
952          */
953 #if 1
954         edges_deactivate(cg->irg);
955         edges_activate(cg->irg);
956 #endif
957
958         if(cg->dump)
959                 be_dump(cg->irg, "-pre_transform", dump_ir_block_graph_sched);
960
961         /* transform nodes into assembler instructions */
962         ia32_transform_graph(cg);
963
964         /* do local optimisations (mainly CSE) */
965         optimize_graph_df(cg->irg);
966
967         if (cg->dump)
968                 be_dump(cg->irg, "-transformed", dump_ir_block_graph_sched);
969
970         /* optimize address mode */
971         ia32_optimize_graph(cg);
972
973         if (cg->dump)
974                 be_dump(cg->irg, "-am", dump_ir_block_graph_sched);
975
976         /* do code placement, to optimize the position of constants */
977         place_code(cg->irg);
978
979         if (cg->dump)
980                 be_dump(cg->irg, "-place", dump_ir_block_graph_sched);
981 }
982
983 /**
984  * Dummy functions for hooks we don't need but which must be filled.
985  */
986 static void ia32_before_sched(void *self) {
987         (void) self;
988 }
989
990 static void turn_back_am(ir_node *node)
991 {
992         ir_graph *irg   = current_ir_graph;
993         dbg_info *dbgi  = get_irn_dbg_info(node);
994         ir_node  *block = get_nodes_block(node);
995         ir_node  *base  = get_irn_n(node, n_ia32_base);
996         ir_node  *index = get_irn_n(node, n_ia32_index);
997         ir_node  *mem   = get_irn_n(node, n_ia32_mem);
998         ir_node  *noreg = ia32_new_NoReg_gp(ia32_current_cg);
999         ir_node  *load;
1000         ir_node  *load_res;
1001         ir_node  *mem_proj;
1002         const ir_edge_t *edge;
1003
1004         load     = new_rd_ia32_Load(dbgi, irg, block, base, index, mem);
1005         load_res = new_rd_Proj(dbgi, irg, block, load, mode_Iu, pn_ia32_Load_res);
1006
1007         ia32_copy_am_attrs(load, node);
1008         set_irn_n(node, n_ia32_mem, new_NoMem());
1009
1010         switch (get_ia32_am_arity(node)) {
1011                 case ia32_am_unary:
1012                         set_irn_n(node, n_ia32_unary_op, load_res);
1013                         break;
1014
1015                 case ia32_am_binary:
1016                         if (is_ia32_Immediate(get_irn_n(node, n_ia32_Cmp_right))) {
1017                                 assert(is_ia32_Cmp(node)  || is_ia32_Cmp8Bit(node) ||
1018                                        is_ia32_Test(node) || is_ia32_Test8Bit(node));
1019                                 set_irn_n(node, n_ia32_binary_left, load_res);
1020                         } else {
1021                                 set_irn_n(node, n_ia32_binary_right, load_res);
1022                         }
1023                         break;
1024
1025                 case ia32_am_ternary:
1026                         set_irn_n(node, n_ia32_binary_right, load_res);
1027                         break;
1028
1029                 default: break;
1030         }
1031         set_irn_n(node, n_ia32_base, noreg);
1032         set_irn_n(node, n_ia32_index, noreg);
1033         set_ia32_am_offs_int(node, 0);
1034         set_ia32_am_sc(node, NULL);
1035         set_ia32_am_scale(node, 0);
1036         clear_ia32_am_sc_sign(node);
1037
1038         /* rewire mem-proj */
1039         if(get_irn_mode(node) == mode_T) {
1040                 mem_proj = NULL;
1041                 foreach_out_edge(node, edge) {
1042                         ir_node *out = get_edge_src_irn(edge);
1043                         if(get_Proj_proj(out) == pn_ia32_mem) {
1044                                 mem_proj = out;
1045                                 break;
1046                         }
1047                 }
1048
1049                 if(mem_proj != NULL) {
1050                         set_Proj_pred(mem_proj, load);
1051                         set_Proj_proj(mem_proj, pn_ia32_Load_M);
1052                 }
1053         }
1054
1055         set_ia32_op_type(node, ia32_Normal);
1056         if(sched_is_scheduled(node))
1057                 sched_add_before(node, load);
1058 }
1059
1060 static ir_node *flags_remat(ir_node *node, ir_node *after)
1061 {
1062         /* we should turn back source address mode when rematerializing nodes */
1063         ia32_op_type_t  type = get_ia32_op_type(node);
1064         ir_node        *block;
1065         ir_node        *copy;
1066
1067         if(is_Block(after)) {
1068                 block = after;
1069         } else {
1070                 block = get_nodes_block(after);
1071         }
1072
1073         switch (type) {
1074                 case ia32_AddrModeS: turn_back_am(node); break;
1075
1076                 case ia32_AddrModeD:
1077                         /* TODO implement this later... */
1078                         panic("found DestAM with flag user %+F this should not happen", node);
1079                         break;
1080
1081                 default: assert(type == ia32_Normal); break;
1082         }
1083
1084         copy = exact_copy(node);
1085         set_nodes_block(copy, block);
1086         sched_add_after(after, copy);
1087
1088         return copy;
1089 }
1090
1091 /**
1092  * Called before the register allocator.
1093  * Calculate a block schedule here. We need it for the x87
1094  * simulator and the emitter.
1095  */
1096 static void ia32_before_ra(void *self) {
1097         ia32_code_gen_t *cg = self;
1098
1099         /* setup fpu rounding modes */
1100         ia32_setup_fpu_mode(cg);
1101
1102         /* fixup flags */
1103         be_sched_fix_flags(cg->birg, &ia32_reg_classes[CLASS_ia32_flags],
1104                            &flags_remat);
1105
1106         ia32_add_missing_keeps(cg);
1107 }
1108
1109
1110 /**
1111  * Transforms a be_Reload into a ia32 Load.
1112  */
1113 static void transform_to_Load(ia32_code_gen_t *cg, ir_node *node) {
1114         ir_graph *irg        = get_irn_irg(node);
1115         dbg_info *dbg        = get_irn_dbg_info(node);
1116         ir_node *block       = get_nodes_block(node);
1117         ir_entity *ent       = be_get_frame_entity(node);
1118         ir_mode *mode        = get_irn_mode(node);
1119         ir_mode *spillmode   = get_spill_mode(node);
1120         ir_node *noreg       = ia32_new_NoReg_gp(cg);
1121         ir_node *sched_point = NULL;
1122         ir_node *ptr         = get_irg_frame(irg);
1123         ir_node *mem         = get_irn_n(node, be_pos_Reload_mem);
1124         ir_node *new_op, *proj;
1125         const arch_register_t *reg;
1126
1127         if (sched_is_scheduled(node)) {
1128                 sched_point = sched_prev(node);
1129         }
1130
1131         if (mode_is_float(spillmode)) {
1132                 if (USE_SSE2(cg))
1133                         new_op = new_rd_ia32_xLoad(dbg, irg, block, ptr, noreg, mem, spillmode);
1134                 else
1135                         new_op = new_rd_ia32_vfld(dbg, irg, block, ptr, noreg, mem, spillmode);
1136         }
1137         else if (get_mode_size_bits(spillmode) == 128) {
1138                 // Reload 128 bit sse registers
1139                 new_op = new_rd_ia32_xxLoad(dbg, irg, block, ptr, noreg, mem);
1140         }
1141         else
1142                 new_op = new_rd_ia32_Load(dbg, irg, block, ptr, noreg, mem);
1143
1144         set_ia32_op_type(new_op, ia32_AddrModeS);
1145         set_ia32_ls_mode(new_op, spillmode);
1146         set_ia32_frame_ent(new_op, ent);
1147         set_ia32_use_frame(new_op);
1148
1149         DBG_OPT_RELOAD2LD(node, new_op);
1150
1151         proj = new_rd_Proj(dbg, irg, block, new_op, mode, pn_ia32_Load_res);
1152
1153         if (sched_point) {
1154                 sched_add_after(sched_point, new_op);
1155                 sched_remove(node);
1156         }
1157
1158         /* copy the register from the old node to the new Load */
1159         reg = arch_get_irn_register(cg->arch_env, node);
1160         arch_set_irn_register(cg->arch_env, new_op, reg);
1161
1162         SET_IA32_ORIG_NODE(new_op, ia32_get_old_node_name(cg, node));
1163
1164         exchange(node, proj);
1165 }
1166
1167 /**
1168  * Transforms a be_Spill node into a ia32 Store.
1169  */
1170 static void transform_to_Store(ia32_code_gen_t *cg, ir_node *node) {
1171         ir_graph *irg  = get_irn_irg(node);
1172         dbg_info *dbg  = get_irn_dbg_info(node);
1173         ir_node *block = get_nodes_block(node);
1174         ir_entity *ent = be_get_frame_entity(node);
1175         const ir_node *spillval = get_irn_n(node, be_pos_Spill_val);
1176         ir_mode *mode  = get_spill_mode(spillval);
1177         ir_node *noreg = ia32_new_NoReg_gp(cg);
1178         ir_node *nomem = new_rd_NoMem(irg);
1179         ir_node *ptr   = get_irg_frame(irg);
1180         ir_node *val   = get_irn_n(node, be_pos_Spill_val);
1181         ir_node *store;
1182         ir_node *sched_point = NULL;
1183
1184         if (sched_is_scheduled(node)) {
1185                 sched_point = sched_prev(node);
1186         }
1187
1188         /* No need to spill unknown values... */
1189         if(is_ia32_Unknown_GP(val) ||
1190                 is_ia32_Unknown_VFP(val) ||
1191                 is_ia32_Unknown_XMM(val)) {
1192                 store = nomem;
1193                 if(sched_point)
1194                         sched_remove(node);
1195
1196                 exchange(node, store);
1197                 return;
1198         }
1199
1200         if (mode_is_float(mode)) {
1201                 if (USE_SSE2(cg))
1202                         store = new_rd_ia32_xStore(dbg, irg, block, ptr, noreg, nomem, val);
1203                 else
1204                         store = new_rd_ia32_vfst(dbg, irg, block, ptr, noreg, nomem, val, mode);
1205         } else if (get_mode_size_bits(mode) == 128) {
1206                 // Spill 128 bit SSE registers
1207                 store = new_rd_ia32_xxStore(dbg, irg, block, ptr, noreg, nomem, val);
1208         } else if (get_mode_size_bits(mode) == 8) {
1209                 store = new_rd_ia32_Store8Bit(dbg, irg, block, ptr, noreg, nomem, val);
1210         } else {
1211                 store = new_rd_ia32_Store(dbg, irg, block, ptr, noreg, nomem, val);
1212         }
1213
1214         set_ia32_op_type(store, ia32_AddrModeD);
1215         set_ia32_ls_mode(store, mode);
1216         set_ia32_frame_ent(store, ent);
1217         set_ia32_use_frame(store);
1218         SET_IA32_ORIG_NODE(store, ia32_get_old_node_name(cg, node));
1219         DBG_OPT_SPILL2ST(node, store);
1220
1221         if (sched_point) {
1222                 sched_add_after(sched_point, store);
1223                 sched_remove(node);
1224         }
1225
1226         exchange(node, store);
1227 }
1228
1229 static ir_node *create_push(ia32_code_gen_t *cg, ir_node *node, ir_node *schedpoint, ir_node *sp, ir_node *mem, ir_entity *ent) {
1230         ir_graph *irg = get_irn_irg(node);
1231         dbg_info *dbg = get_irn_dbg_info(node);
1232         ir_node *block = get_nodes_block(node);
1233         ir_node *noreg = ia32_new_NoReg_gp(cg);
1234         ir_node *frame = get_irg_frame(irg);
1235
1236         ir_node *push = new_rd_ia32_Push(dbg, irg, block, frame, noreg, mem, sp, noreg);
1237
1238         set_ia32_frame_ent(push, ent);
1239         set_ia32_use_frame(push);
1240         set_ia32_op_type(push, ia32_AddrModeS);
1241         set_ia32_ls_mode(push, mode_Is);
1242
1243         sched_add_before(schedpoint, push);
1244         return push;
1245 }
1246
1247 static ir_node *create_pop(ia32_code_gen_t *cg, ir_node *node, ir_node *schedpoint, ir_node *sp, ir_entity *ent) {
1248         ir_graph *irg = get_irn_irg(node);
1249         dbg_info *dbg = get_irn_dbg_info(node);
1250         ir_node *block = get_nodes_block(node);
1251         ir_node *noreg = ia32_new_NoReg_gp(cg);
1252         ir_node *frame = get_irg_frame(irg);
1253
1254         ir_node *pop = new_rd_ia32_Pop(dbg, irg, block, frame, noreg, new_NoMem(), sp);
1255
1256         set_ia32_frame_ent(pop, ent);
1257         set_ia32_use_frame(pop);
1258         set_ia32_op_type(pop, ia32_AddrModeD);
1259         set_ia32_ls_mode(pop, mode_Is);
1260
1261         sched_add_before(schedpoint, pop);
1262
1263         return pop;
1264 }
1265
1266 static ir_node* create_spproj(ia32_code_gen_t *cg, ir_node *node, ir_node *pred, int pos) {
1267         ir_graph *irg = get_irn_irg(node);
1268         dbg_info *dbg = get_irn_dbg_info(node);
1269         ir_node *block = get_nodes_block(node);
1270         ir_mode *spmode = mode_Iu;
1271         const arch_register_t *spreg = &ia32_gp_regs[REG_ESP];
1272         ir_node *sp;
1273
1274         sp = new_rd_Proj(dbg, irg, block, pred, spmode, pos);
1275         arch_set_irn_register(cg->arch_env, sp, spreg);
1276
1277         return sp;
1278 }
1279
1280 /**
1281  * Transform memperm, currently we do this the ugly way and produce
1282  * push/pop into/from memory cascades. This is possible without using
1283  * any registers.
1284  */
1285 static void transform_MemPerm(ia32_code_gen_t *cg, ir_node *node) {
1286         ir_graph *irg = get_irn_irg(node);
1287         ir_node *block = get_nodes_block(node);
1288         ir_node *in[1];
1289         ir_node *keep;
1290         int i, arity;
1291         ir_node *sp = be_abi_get_ignore_irn(cg->birg->abi, &ia32_gp_regs[REG_ESP]);
1292         const ir_edge_t *edge;
1293         const ir_edge_t *next;
1294         ir_node **pops;
1295
1296         arity = be_get_MemPerm_entity_arity(node);
1297         pops = alloca(arity * sizeof(pops[0]));
1298
1299         // create pushs
1300         for(i = 0; i < arity; ++i) {
1301                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
1302                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
1303                 ir_type *enttype = get_entity_type(inent);
1304                 int entbits = get_type_size_bits(enttype);
1305                 int entbits2 = get_type_size_bits(get_entity_type(outent));
1306                 ir_node *mem = get_irn_n(node, i + 1);
1307                 ir_node *push;
1308
1309                 /* work around cases where entities have different sizes */
1310                 if(entbits2 < entbits)
1311                         entbits = entbits2;
1312                 assert( (entbits == 32 || entbits == 64) && "spillslot on x86 should be 32 or 64 bit");
1313
1314                 push = create_push(cg, node, node, sp, mem, inent);
1315                 sp = create_spproj(cg, node, push, pn_ia32_Push_stack);
1316                 if(entbits == 64) {
1317                         // add another push after the first one
1318                         push = create_push(cg, node, node, sp, mem, inent);
1319                         add_ia32_am_offs_int(push, 4);
1320                         sp = create_spproj(cg, node, push, pn_ia32_Push_stack);
1321                 }
1322
1323                 set_irn_n(node, i, new_Bad());
1324         }
1325
1326         // create pops
1327         for(i = arity - 1; i >= 0; --i) {
1328                 ir_entity *inent = be_get_MemPerm_in_entity(node, i);
1329                 ir_entity *outent = be_get_MemPerm_out_entity(node, i);
1330                 ir_type *enttype = get_entity_type(outent);
1331                 int entbits = get_type_size_bits(enttype);
1332                 int entbits2 = get_type_size_bits(get_entity_type(inent));
1333                 ir_node *pop;
1334
1335                 /* work around cases where entities have different sizes */
1336                 if(entbits2 < entbits)
1337                         entbits = entbits2;
1338                 assert( (entbits == 32 || entbits == 64) && "spillslot on x86 should be 32 or 64 bit");
1339
1340                 pop = create_pop(cg, node, node, sp, outent);
1341                 sp = create_spproj(cg, node, pop, pn_ia32_Pop_stack);
1342                 if(entbits == 64) {
1343                         add_ia32_am_offs_int(pop, 4);
1344
1345                         // add another pop after the first one
1346                         pop = create_pop(cg, node, node, sp, outent);
1347                         sp = create_spproj(cg, node, pop, pn_ia32_Pop_stack);
1348                 }
1349
1350                 pops[i] = pop;
1351         }
1352
1353         in[0] = sp;
1354         keep  = be_new_Keep(&ia32_reg_classes[CLASS_ia32_gp], irg, block, 1, in);
1355         sched_add_before(node, keep);
1356
1357         // exchange memprojs
1358         foreach_out_edge_safe(node, edge, next) {
1359                 ir_node *proj = get_edge_src_irn(edge);
1360                 int p = get_Proj_proj(proj);
1361
1362                 assert(p < arity);
1363
1364                 set_Proj_pred(proj, pops[p]);
1365                 set_Proj_proj(proj, pn_ia32_Pop_M);
1366         }
1367
1368         // remove memperm
1369         arity = get_irn_arity(node);
1370         for(i = 0; i < arity; ++i) {
1371                 set_irn_n(node, i, new_Bad());
1372         }
1373         sched_remove(node);
1374 }
1375
1376 /**
1377  * Block-Walker: Calls the transform functions Spill and Reload.
1378  */
1379 static void ia32_after_ra_walker(ir_node *block, void *env) {
1380         ir_node *node, *prev;
1381         ia32_code_gen_t *cg = env;
1382
1383         /* beware: the schedule is changed here */
1384         for (node = sched_last(block); !sched_is_begin(node); node = prev) {
1385                 prev = sched_prev(node);
1386
1387                 if (be_is_Reload(node)) {
1388                         transform_to_Load(cg, node);
1389                 } else if (be_is_Spill(node)) {
1390                         transform_to_Store(cg, node);
1391                 } else if(be_is_MemPerm(node)) {
1392                         transform_MemPerm(cg, node);
1393                 }
1394         }
1395 }
1396
1397 /**
1398  * Collects nodes that need frame entities assigned.
1399  */
1400 static void ia32_collect_frame_entity_nodes(ir_node *node, void *data)
1401 {
1402         be_fec_env_t *env = data;
1403
1404         if (be_is_Reload(node) && be_get_frame_entity(node) == NULL) {
1405                 const ir_mode *mode = get_spill_mode_mode(get_irn_mode(node));
1406                 int align = get_mode_size_bytes(mode);
1407                 be_node_needs_frame_entity(env, node, mode, align);
1408         } else if(is_ia32_irn(node) && get_ia32_frame_ent(node) == NULL
1409                   && is_ia32_use_frame(node)) {
1410                 if (is_ia32_need_stackent(node) || is_ia32_Load(node)) {
1411                         const ir_mode     *mode  = get_ia32_ls_mode(node);
1412                         const ia32_attr_t *attr  = get_ia32_attr_const(node);
1413                         int                align = get_mode_size_bytes(mode);
1414
1415                         if(attr->data.need_64bit_stackent) {
1416                                 mode = mode_Ls;
1417                         }
1418                         if(attr->data.need_32bit_stackent) {
1419                                 mode = mode_Is;
1420                         }
1421                         be_node_needs_frame_entity(env, node, mode, align);
1422                 } else if (is_ia32_vfild(node) || is_ia32_xLoad(node)
1423                            || is_ia32_vfld(node)) {
1424                         const ir_mode *mode  = get_ia32_ls_mode(node);
1425                         int            align = 4;
1426                         be_node_needs_frame_entity(env, node, mode, align);
1427                 } else if(is_ia32_FldCW(node)) {
1428                         /* although 2 byte would be enough 4 byte performs best */
1429                         const ir_mode *mode  = mode_Iu;
1430                         int            align = 4;
1431                         be_node_needs_frame_entity(env, node, mode, align);
1432                 } else {
1433 #ifndef NDEBUG
1434                         assert(is_ia32_St(node) ||
1435                                    is_ia32_xStoreSimple(node) ||
1436                                    is_ia32_vfst(node) ||
1437                                    is_ia32_vfist(node) ||
1438                                is_ia32_FnstCW(node));
1439 #endif
1440                 }
1441         }
1442 }
1443
1444 /**
1445  * We transform Spill and Reload here. This needs to be done before
1446  * stack biasing otherwise we would miss the corrected offset for these nodes.
1447  */
1448 static void ia32_after_ra(void *self) {
1449         ia32_code_gen_t *cg = self;
1450         ir_graph *irg = cg->irg;
1451         be_fec_env_t *fec_env = be_new_frame_entity_coalescer(cg->birg);
1452
1453         /* create and coalesce frame entities */
1454         irg_walk_graph(irg, NULL, ia32_collect_frame_entity_nodes, fec_env);
1455         be_assign_entities(fec_env);
1456         be_free_frame_entity_coalescer(fec_env);
1457
1458         irg_block_walk_graph(irg, NULL, ia32_after_ra_walker, cg);
1459 }
1460
1461 /**
1462  * Last touchups for the graph before emit: x87 simulation to replace the
1463  * virtual with real x87 instructions, creating a block schedule and peephole
1464  * optimisations.
1465  */
1466 static void ia32_finish(void *self) {
1467         ia32_code_gen_t *cg = self;
1468         ir_graph        *irg = cg->irg;
1469
1470         ia32_finish_irg(irg, cg);
1471
1472         /* we might have to rewrite x87 virtual registers */
1473         if (cg->do_x87_sim) {
1474                 x87_simulate_graph(cg->arch_env, cg->birg);
1475         }
1476
1477         /* do peephole optimisations */
1478         ia32_peephole_optimization(cg);
1479
1480         /* create block schedule, this also removes empty blocks which might
1481          * produce critical edges */
1482         cg->blk_sched = be_create_block_schedule(irg, cg->birg->exec_freq);
1483 }
1484
1485 /**
1486  * Emits the code, closes the output file and frees
1487  * the code generator interface.
1488  */
1489 static void ia32_codegen(void *self) {
1490         ia32_code_gen_t *cg = self;
1491         ir_graph        *irg = cg->irg;
1492
1493         ia32_gen_routine(cg, irg);
1494
1495         cur_reg_set = NULL;
1496
1497         /* remove it from the isa */
1498         cg->isa->cg = NULL;
1499
1500         assert(ia32_current_cg == cg);
1501         ia32_current_cg = NULL;
1502
1503         /* de-allocate code generator */
1504         del_set(cg->reg_set);
1505         free(cg);
1506 }
1507
1508 static void *ia32_cg_init(be_irg_t *birg);
1509
1510 static const arch_code_generator_if_t ia32_code_gen_if = {
1511         ia32_cg_init,
1512         ia32_before_abi,     /* before abi introduce hook */
1513         ia32_prepare_graph,
1514         NULL,                /* spill */
1515         ia32_before_sched,   /* before scheduling hook */
1516         ia32_before_ra,      /* before register allocation hook */
1517         ia32_after_ra,       /* after register allocation hook */
1518         ia32_finish,         /* called before codegen */
1519         ia32_codegen         /* emit && done */
1520 };
1521
1522 /**
1523  * Initializes a IA32 code generator.
1524  */
1525 static void *ia32_cg_init(be_irg_t *birg) {
1526         ia32_isa_t      *isa = (ia32_isa_t *)birg->main_env->arch_env->isa;
1527         ia32_code_gen_t *cg  = xcalloc(1, sizeof(*cg));
1528
1529         cg->impl      = &ia32_code_gen_if;
1530         cg->irg       = birg->irg;
1531         cg->reg_set   = new_set(ia32_cmp_irn_reg_assoc, 1024);
1532         cg->arch_env  = birg->main_env->arch_env;
1533         cg->isa       = isa;
1534         cg->birg      = birg;
1535         cg->blk_sched = NULL;
1536         cg->fp_kind   = isa->fp_kind;
1537         cg->dump      = (birg->main_env->options->dump_flags & DUMP_BE) ? 1 : 0;
1538
1539         /* copy optimizations from isa for easier access */
1540         cg->opt      = isa->opt;
1541         cg->arch     = isa->arch;
1542         cg->opt_arch = isa->opt_arch;
1543
1544         /* enter it */
1545         isa->cg = cg;
1546
1547 #ifndef NDEBUG
1548         if (isa->name_obst) {
1549                 obstack_free(isa->name_obst, NULL);
1550                 obstack_init(isa->name_obst);
1551         }
1552 #endif /* NDEBUG */
1553
1554         cur_reg_set = cg->reg_set;
1555
1556         ia32_irn_ops.cg = cg;
1557
1558         assert(ia32_current_cg == NULL);
1559         ia32_current_cg = cg;
1560
1561         return (arch_code_generator_t *)cg;
1562 }
1563
1564
1565
1566 /*****************************************************************
1567  *  ____             _                  _   _____  _____
1568  * |  _ \           | |                | | |_   _|/ ____|  /\
1569  * | |_) | __ _  ___| | _____ _ __   __| |   | | | (___   /  \
1570  * |  _ < / _` |/ __| |/ / _ \ '_ \ / _` |   | |  \___ \ / /\ \
1571  * | |_) | (_| | (__|   <  __/ | | | (_| |  _| |_ ____) / ____ \
1572  * |____/ \__,_|\___|_|\_\___|_| |_|\__,_| |_____|_____/_/    \_\
1573  *
1574  *****************************************************************/
1575
1576 /**
1577  * Set output modes for GCC
1578  */
1579 static const tarval_mode_info mo_integer = {
1580         TVO_HEX,
1581         "0x",
1582         NULL,
1583 };
1584
1585 /*
1586  * set the tarval output mode of all integer modes to decimal
1587  */
1588 static void set_tarval_output_modes(void)
1589 {
1590         int i;
1591
1592         for (i = get_irp_n_modes() - 1; i >= 0; --i) {
1593                 ir_mode *mode = get_irp_mode(i);
1594
1595                 if (mode_is_int(mode))
1596                         set_tarval_mode_output_option(mode, &mo_integer);
1597         }
1598 }
1599
1600 const arch_isa_if_t ia32_isa_if;
1601
1602 /**
1603  * The template that generates a new ISA object.
1604  * Note that this template can be changed by command line
1605  * arguments.
1606  */
1607 static ia32_isa_t ia32_isa_template = {
1608         {
1609                 &ia32_isa_if,            /* isa interface implementation */
1610                 &ia32_gp_regs[REG_ESP],  /* stack pointer register */
1611                 &ia32_gp_regs[REG_EBP],  /* base pointer register */
1612                 -1,                      /* stack direction */
1613                 NULL,                    /* main environment */
1614                 7,                       /* costs for a spill instruction */
1615                 5,                       /* costs for a reload instruction */
1616         },
1617         NULL,                    /* 16bit register names */
1618         NULL,                    /* 8bit register names */
1619         NULL,                    /* 8bit register names high */
1620         NULL,                    /* types */
1621         NULL,                    /* tv_ents */
1622         (0                 |
1623         IA32_OPT_INCDEC    |     /* optimize add 1, sub 1 into inc/dec               default: on */
1624         IA32_OPT_CC),
1625         arch_pentium_4,          /* instruction architecture */
1626         arch_pentium_4,          /* optimize for architecture */
1627         fp_x87,                  /* floating point mode */
1628         NULL,                    /* current code generator */
1629 #ifndef NDEBUG
1630         NULL,                    /* name obstack */
1631         0                        /* name obst size */
1632 #endif
1633 };
1634
1635 static void set_arch_costs(enum cpu_support arch);
1636
1637 /**
1638  * Initializes the backend ISA.
1639  */
1640 static void *ia32_init(FILE *file_handle) {
1641         static int inited = 0;
1642         ia32_isa_t *isa;
1643
1644         if (inited)
1645                 return NULL;
1646         inited = 1;
1647
1648         set_tarval_output_modes();
1649
1650         isa = xmalloc(sizeof(*isa));
1651         memcpy(isa, &ia32_isa_template, sizeof(*isa));
1652
1653         if(mode_fpcw == NULL) {
1654                 mode_fpcw = new_ir_mode("Fpcw", irms_int_number, 16, 0, irma_none, 0);
1655         }
1656
1657         ia32_register_init();
1658         ia32_create_opcodes();
1659
1660         set_arch_costs(isa->opt_arch);
1661
1662         if ((ARCH_INTEL(isa->arch) && isa->arch < arch_pentium_4) ||
1663             (ARCH_AMD(isa->arch) && isa->arch < arch_athlon))
1664                 /* no SSE2 for these cpu's */
1665                 isa->fp_kind = fp_x87;
1666
1667         if (ARCH_INTEL(isa->opt_arch) && isa->opt_arch >= arch_pentium_4) {
1668                 /* Pentium 4 don't like inc and dec instructions */
1669                 isa->opt &= ~IA32_OPT_INCDEC;
1670         }
1671
1672         be_emit_init(file_handle);
1673         isa->regs_16bit     = pmap_create();
1674         isa->regs_8bit      = pmap_create();
1675         isa->regs_8bit_high = pmap_create();
1676         isa->types          = pmap_create();
1677         isa->tv_ent         = pmap_create();
1678         isa->cpu            = ia32_init_machine_description();
1679
1680         ia32_build_16bit_reg_map(isa->regs_16bit);
1681         ia32_build_8bit_reg_map(isa->regs_8bit);
1682         ia32_build_8bit_reg_map_high(isa->regs_8bit_high);
1683
1684 #ifndef NDEBUG
1685         isa->name_obst = xmalloc(sizeof(*isa->name_obst));
1686         obstack_init(isa->name_obst);
1687 #endif /* NDEBUG */
1688
1689         /* enter the ISA object into the intrinsic environment */
1690         intrinsic_env.isa = isa;
1691         ia32_handle_intrinsics();
1692
1693         /* needed for the debug support */
1694         be_gas_emit_switch_section(GAS_SECTION_TEXT);
1695         be_emit_cstring(".Ltext0:\n");
1696         be_emit_write_line();
1697
1698         /* we mark referenced global entities, so we can only emit those which
1699          * are actually referenced. (Note: you mustn't use the type visited flag
1700          * elsewhere in the backend)
1701          */
1702         inc_master_type_visited();
1703
1704         return isa;
1705 }
1706
1707
1708
1709 /**
1710  * Closes the output file and frees the ISA structure.
1711  */
1712 static void ia32_done(void *self) {
1713         ia32_isa_t *isa = self;
1714
1715         /* emit now all global declarations */
1716         be_gas_emit_decls(isa->arch_isa.main_env, 1);
1717
1718         pmap_destroy(isa->regs_16bit);
1719         pmap_destroy(isa->regs_8bit);
1720         pmap_destroy(isa->regs_8bit_high);
1721         pmap_destroy(isa->tv_ent);
1722         pmap_destroy(isa->types);
1723
1724 #ifndef NDEBUG
1725         obstack_free(isa->name_obst, NULL);
1726 #endif /* NDEBUG */
1727
1728         be_emit_exit();
1729
1730         free(self);
1731 }
1732
1733
1734 /**
1735  * Return the number of register classes for this architecture.
1736  * We report always these:
1737  *  - the general purpose registers
1738  *  - the SSE floating point register set
1739  *  - the virtual floating point registers
1740  *  - the SSE vector register set
1741  */
1742 static unsigned ia32_get_n_reg_class(const void *self) {
1743         (void) self;
1744         return N_CLASSES;
1745 }
1746
1747 /**
1748  * Return the register class for index i.
1749  */
1750 static const arch_register_class_t *ia32_get_reg_class(const void *self,
1751                                                        unsigned i)
1752 {
1753         (void) self;
1754         assert(i < N_CLASSES);
1755         return &ia32_reg_classes[i];
1756 }
1757
1758 /**
1759  * Get the register class which shall be used to store a value of a given mode.
1760  * @param self The this pointer.
1761  * @param mode The mode in question.
1762  * @return A register class which can hold values of the given mode.
1763  */
1764 const arch_register_class_t *ia32_get_reg_class_for_mode(const void *self, const ir_mode *mode) {
1765         const ia32_isa_t *isa = self;
1766         if (mode_is_float(mode)) {
1767                 return USE_SSE2(isa) ? &ia32_reg_classes[CLASS_ia32_xmm] : &ia32_reg_classes[CLASS_ia32_vfp];
1768         }
1769         else
1770                 return &ia32_reg_classes[CLASS_ia32_gp];
1771 }
1772
1773 /**
1774  * Get the ABI restrictions for procedure calls.
1775  * @param self        The this pointer.
1776  * @param method_type The type of the method (procedure) in question.
1777  * @param abi         The abi object to be modified
1778  */
1779 static void ia32_get_call_abi(const void *self, ir_type *method_type, be_abi_call_t *abi) {
1780         const ia32_isa_t *isa = self;
1781         ir_type  *tp;
1782         ir_mode  *mode;
1783         unsigned  cc;
1784         int       n, i, regnum;
1785         be_abi_call_flags_t call_flags = be_abi_call_get_flags(abi);
1786
1787         /* set abi flags for calls */
1788         call_flags.bits.left_to_right         = 0;  /* always last arg first on stack */
1789         call_flags.bits.store_args_sequential = 0;
1790         /* call_flags.bits.try_omit_fp                 not changed: can handle both settings */
1791         call_flags.bits.fp_free               = 0;  /* the frame pointer is fixed in IA32 */
1792         call_flags.bits.call_has_imm          = 1;  /* IA32 calls can have immediate address */
1793
1794         /* set parameter passing style */
1795         be_abi_call_set_flags(abi, call_flags, &ia32_abi_callbacks);
1796
1797         if (get_method_variadicity(method_type) == variadicity_variadic) {
1798                 /* pass all parameters of a variadic function on the stack */
1799                 cc = cc_cdecl_set;
1800         } else {
1801                 cc = get_method_calling_convention(method_type);
1802                 if (get_method_additional_properties(method_type) & mtp_property_private
1803                                 && (ia32_isa_template.opt & IA32_OPT_CC)) {
1804                         /* set the calling conventions to register parameter */
1805                         cc = (cc & ~cc_bits) | cc_reg_param;
1806                 }
1807         }
1808
1809         /* we have to pop the shadow parameter ourself for compound calls */
1810         if( (get_method_calling_convention(method_type) & cc_compound_ret)
1811                         && !(cc & cc_reg_param)) {
1812                 be_abi_call_set_pop(abi, get_mode_size_bytes(mode_P_data));
1813         }
1814
1815         n = get_method_n_params(method_type);
1816         for (i = regnum = 0; i < n; i++) {
1817                 ir_mode               *mode;
1818                 const arch_register_t *reg = NULL;
1819
1820                 tp   = get_method_param_type(method_type, i);
1821                 mode = get_type_mode(tp);
1822                 if (mode != NULL) {
1823                         reg  = ia32_get_RegParam_reg(isa->cg, cc, regnum, mode);
1824                 }
1825                 if (reg != NULL) {
1826                         be_abi_call_param_reg(abi, i, reg);
1827                         ++regnum;
1828                 } else {
1829                         /* Micro optimisation: if the mode is shorter than 4 bytes, load 4 bytes.
1830                          * movl has a shorter opcode than mov[sz][bw]l */
1831                         ir_mode *load_mode = mode;
1832                         if (mode != NULL && get_mode_size_bytes(mode) < 4) load_mode = mode_Iu;
1833                         be_abi_call_param_stack(abi, i, load_mode, 4, 0, 0);
1834                 }
1835         }
1836
1837         /* set return registers */
1838         n = get_method_n_ress(method_type);
1839
1840         assert(n <= 2 && "more than two results not supported");
1841
1842         /* In case of 64bit returns, we will have two 32bit values */
1843         if (n == 2) {
1844                 tp   = get_method_res_type(method_type, 0);
1845                 mode = get_type_mode(tp);
1846
1847                 assert(!mode_is_float(mode) && "two FP results not supported");
1848
1849                 tp   = get_method_res_type(method_type, 1);
1850                 mode = get_type_mode(tp);
1851
1852                 assert(!mode_is_float(mode) && "mixed INT, FP results not supported");
1853
1854                 be_abi_call_res_reg(abi, 0, &ia32_gp_regs[REG_EAX]);
1855                 be_abi_call_res_reg(abi, 1, &ia32_gp_regs[REG_EDX]);
1856         }
1857         else if (n == 1) {
1858                 const arch_register_t *reg;
1859
1860                 tp   = get_method_res_type(method_type, 0);
1861                 assert(is_atomic_type(tp));
1862                 mode = get_type_mode(tp);
1863
1864                 reg = mode_is_float(mode) ? &ia32_vfp_regs[REG_VF0] : &ia32_gp_regs[REG_EAX];
1865
1866                 be_abi_call_res_reg(abi, 0, reg);
1867         }
1868 }
1869
1870
1871 static const void *ia32_get_irn_ops(const arch_irn_handler_t *self,
1872                                     const ir_node *irn)
1873 {
1874         (void) self;
1875         (void) irn;
1876         return &ia32_irn_ops;
1877 }
1878
1879 const arch_irn_handler_t ia32_irn_handler = {
1880         ia32_get_irn_ops
1881 };
1882
1883 const arch_irn_handler_t *ia32_get_irn_handler(const void *self)
1884 {
1885         (void) self;
1886         return &ia32_irn_handler;
1887 }
1888
1889 int ia32_to_appear_in_schedule(void *block_env, const ir_node *irn)
1890 {
1891         (void) block_env;
1892
1893         if(!is_ia32_irn(irn)) {
1894                 return -1;
1895         }
1896
1897         if(is_ia32_NoReg_GP(irn) || is_ia32_NoReg_VFP(irn) || is_ia32_NoReg_XMM(irn)
1898                 || is_ia32_Unknown_GP(irn) || is_ia32_Unknown_XMM(irn)
1899                 || is_ia32_Unknown_VFP(irn) || is_ia32_ChangeCW(irn)
1900                 || is_ia32_Immediate(irn))
1901                 return 0;
1902
1903         return 1;
1904 }
1905
1906 /**
1907  * Initializes the code generator interface.
1908  */
1909 static const arch_code_generator_if_t *ia32_get_code_generator_if(void *self)
1910 {
1911         (void) self;
1912         return &ia32_code_gen_if;
1913 }
1914
1915 /**
1916  * Returns the estimated execution time of an ia32 irn.
1917  */
1918 static sched_timestep_t ia32_sched_exectime(void *env, const ir_node *irn) {
1919         const arch_env_t *arch_env = env;
1920         return is_ia32_irn(irn) ? ia32_get_op_estimated_cost(arch_get_irn_ops(arch_env, irn), irn) : 1;
1921 }
1922
1923 list_sched_selector_t ia32_sched_selector;
1924
1925 /**
1926  * Returns the reg_pressure scheduler with to_appear_in_schedule() overloaded
1927  */
1928 static const list_sched_selector_t *ia32_get_list_sched_selector(
1929                 const void *self, list_sched_selector_t *selector)
1930 {
1931         (void) self;
1932         memcpy(&ia32_sched_selector, selector, sizeof(ia32_sched_selector));
1933         ia32_sched_selector.exectime              = ia32_sched_exectime;
1934         ia32_sched_selector.to_appear_in_schedule = ia32_to_appear_in_schedule;
1935         return &ia32_sched_selector;
1936 }
1937
1938 static const ilp_sched_selector_t *ia32_get_ilp_sched_selector(const void *self)
1939 {
1940         (void) self;
1941         return NULL;
1942 }
1943
1944 /**
1945  * Returns the necessary byte alignment for storing a register of given class.
1946  */
1947 static int ia32_get_reg_class_alignment(const void *self,
1948                                         const arch_register_class_t *cls)
1949 {
1950         ir_mode *mode = arch_register_class_mode(cls);
1951         int bytes     = get_mode_size_bytes(mode);
1952         (void) self;
1953
1954         if (mode_is_float(mode) && bytes > 8)
1955                 return 16;
1956         return bytes;
1957 }
1958
1959 static const be_execution_unit_t ***ia32_get_allowed_execution_units(
1960                 const void *self, const ir_node *irn)
1961 {
1962         static const be_execution_unit_t *_allowed_units_BRANCH[] = {
1963                 &ia32_execution_units_BRANCH[IA32_EXECUNIT_TP_BRANCH_BRANCH1],
1964                 &ia32_execution_units_BRANCH[IA32_EXECUNIT_TP_BRANCH_BRANCH2],
1965                 NULL,
1966         };
1967         static const be_execution_unit_t *_allowed_units_GP[] = {
1968                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_EAX],
1969                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_EBX],
1970                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_ECX],
1971                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_EDX],
1972                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_ESI],
1973                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_EDI],
1974                 &ia32_execution_units_GP[IA32_EXECUNIT_TP_GP_GP_EBP],
1975                 NULL,
1976         };
1977         static const be_execution_unit_t *_allowed_units_DUMMY[] = {
1978                 &be_machine_execution_units_DUMMY[0],
1979                 NULL,
1980         };
1981         static const be_execution_unit_t **_units_callret[] = {
1982                 _allowed_units_BRANCH,
1983                 NULL
1984         };
1985         static const be_execution_unit_t **_units_other[] = {
1986                 _allowed_units_GP,
1987                 NULL
1988         };
1989         static const be_execution_unit_t **_units_dummy[] = {
1990                 _allowed_units_DUMMY,
1991                 NULL
1992         };
1993         const be_execution_unit_t ***ret;
1994         (void) self;
1995
1996         if (is_ia32_irn(irn)) {
1997                 ret = get_ia32_exec_units(irn);
1998         }
1999         else if (is_be_node(irn)) {
2000                 if (be_is_Call(irn) || be_is_Return(irn)) {
2001                         ret = _units_callret;
2002                 }
2003                 else if (be_is_Barrier(irn)) {
2004                         ret = _units_dummy;
2005                 }
2006                 else {
2007                          ret = _units_other;
2008                 }
2009         }
2010         else {
2011                 ret = _units_dummy;
2012         }
2013
2014         return ret;
2015 }
2016
2017 /**
2018  * Return the abstract ia32 machine.
2019  */
2020 static const be_machine_t *ia32_get_machine(const void *self) {
2021         const ia32_isa_t *isa = self;
2022         return isa->cpu;
2023 }
2024
2025 /**
2026  * Return irp irgs in the desired order.
2027  */
2028 static ir_graph **ia32_get_irg_list(const void *self, ir_graph ***irg_list)
2029 {
2030         (void) self;
2031         (void) irg_list;
2032         return NULL;
2033 }
2034
2035 /**
2036  * Allows or disallows the creation of Psi nodes for the given Phi nodes.
2037  * @return 1 if allowed, 0 otherwise
2038  */
2039 static int ia32_is_psi_allowed(ir_node *sel, ir_node *phi_list, int i, int j)
2040 {
2041         ir_node *phi;
2042
2043         (void)sel;
2044         (void)i;
2045         (void)j;
2046
2047         /* we can't handle psis with 64bit compares yet */
2048         if(is_Proj(sel)) {
2049                 ir_node *pred = get_Proj_pred(sel);
2050                 if(is_Cmp(pred)) {
2051                         ir_node *left     = get_Cmp_left(pred);
2052                         ir_mode *cmp_mode = get_irn_mode(left);
2053                         if(!mode_is_float(cmp_mode) && get_mode_size_bits(cmp_mode) > 32)
2054                                 return 0;
2055                 }
2056         }
2057
2058         /* check the Phi nodes */
2059         for (phi = phi_list; phi; phi = get_irn_link(phi)) {
2060                 ir_mode *mode = get_irn_mode(phi);
2061
2062                 if (mode_is_float(mode) || get_mode_size_bits(mode) > 32)
2063                         return 0;
2064         }
2065
2066         return 1;
2067 }
2068
2069 typedef struct insn_const {
2070         int add_cost;       /**< cost of an add instruction */
2071         int lea_cost;       /**< cost of a lea instruction */
2072         int const_shf_cost; /**< cost of a constant shift instruction */
2073         int cost_mul_start; /**< starting cost of a multiply instruction */
2074         int cost_mul_bit;   /**< cost of multiply for every set bit */
2075 } insn_const;
2076
2077 /* costs for the i386 */
2078 static const insn_const i386_cost = {
2079         1,   /* cost of an add instruction */
2080         1,   /* cost of a lea instruction */
2081         2,   /* cost of a constant shift instruction */
2082         6,   /* starting cost of a multiply instruction */
2083         1    /* cost of multiply for every set bit */
2084 };
2085
2086 /* costs for the i486 */
2087 static const insn_const i486_cost = {
2088         1,   /* cost of an add instruction */
2089         1,   /* cost of a lea instruction */
2090         2,   /* cost of a constant shift instruction */
2091         12,  /* starting cost of a multiply instruction */
2092         1    /* cost of multiply for every set bit */
2093 };
2094
2095 /* costs for the Pentium */
2096 static const insn_const pentium_cost = {
2097         1,   /* cost of an add instruction */
2098         1,   /* cost of a lea instruction */
2099         1,   /* cost of a constant shift instruction */
2100         11,  /* starting cost of a multiply instruction */
2101         0    /* cost of multiply for every set bit */
2102 };
2103
2104 /* costs for the Pentium Pro */
2105 static const insn_const pentiumpro_cost = {
2106         1,   /* cost of an add instruction */
2107         1,   /* cost of a lea instruction */
2108         1,   /* cost of a constant shift instruction */
2109         4,   /* starting cost of a multiply instruction */
2110         0    /* cost of multiply for every set bit */
2111 };
2112
2113 /* costs for the K6 */
2114 static const insn_const k6_cost = {
2115         1,   /* cost of an add instruction */
2116         2,   /* cost of a lea instruction */
2117         1,   /* cost of a constant shift instruction */
2118         3,   /* starting cost of a multiply instruction */
2119         0    /* cost of multiply for every set bit */
2120 };
2121
2122 /* costs for the Athlon */
2123 static const insn_const athlon_cost = {
2124         1,   /* cost of an add instruction */
2125         2,   /* cost of a lea instruction */
2126         1,   /* cost of a constant shift instruction */
2127         5,   /* starting cost of a multiply instruction */
2128         0    /* cost of multiply for every set bit */
2129 };
2130
2131 /* costs for the Pentium 4 */
2132 static const insn_const pentium4_cost = {
2133         1,   /* cost of an add instruction */
2134         3,   /* cost of a lea instruction */
2135         4,   /* cost of a constant shift instruction */
2136         15,  /* starting cost of a multiply instruction */
2137         0    /* cost of multiply for every set bit */
2138 };
2139
2140 /* costs for the Core */
2141 static const insn_const core_cost = {
2142         1,   /* cost of an add instruction */
2143         1,   /* cost of a lea instruction */
2144         1,   /* cost of a constant shift instruction */
2145         10,  /* starting cost of a multiply instruction */
2146         0    /* cost of multiply for every set bit */
2147 };
2148
2149 /* costs for the generic */
2150 static const insn_const generic_cost = {
2151         1,   /* cost of an add instruction */
2152         2,   /* cost of a lea instruction */
2153         1,   /* cost of a constant shift instruction */
2154         4,   /* starting cost of a multiply instruction */
2155         0    /* cost of multiply for every set bit */
2156 };
2157
2158 static const insn_const *arch_costs = &generic_cost;
2159
2160 static void set_arch_costs(enum cpu_support arch) {
2161         switch (arch) {
2162         case arch_i386:
2163                 arch_costs = &i386_cost;
2164                 break;
2165         case arch_i486:
2166                 arch_costs = &i486_cost;
2167                 break;
2168         case arch_pentium:
2169         case arch_pentium_mmx:
2170                 arch_costs = &pentium_cost;
2171                 break;
2172         case arch_pentium_pro:
2173         case arch_pentium_2:
2174         case arch_pentium_3:
2175                 arch_costs = &pentiumpro_cost;
2176                 break;
2177         case arch_pentium_4:
2178                 arch_costs = &pentium4_cost;
2179                 break;
2180         case arch_pentium_m:
2181                 arch_costs = &pentiumpro_cost;
2182                 break;
2183         case arch_core:
2184                 arch_costs = &core_cost;
2185                 break;
2186         case arch_k6:
2187                 arch_costs = &k6_cost;
2188                 break;
2189         case arch_athlon:
2190         case arch_athlon_xp:
2191         case arch_athlon_64:
2192         case arch_opteron:
2193                 arch_costs = &athlon_cost;
2194                 break;
2195         case arch_generic:
2196         default:
2197                 arch_costs = &generic_cost;
2198         }
2199 }
2200
2201 /**
2202  * Evaluate a given simple instruction.
2203  */
2204 static int ia32_evaluate_insn(insn_kind kind, tarval *tv) {
2205         int cost;
2206
2207         switch (kind) {
2208         case MUL:
2209                 cost =  arch_costs->cost_mul_start;
2210                 if (arch_costs->cost_mul_bit > 0) {
2211                         char *bitstr = get_tarval_bitpattern(tv);
2212                         int i;
2213
2214                         for (i = 0; bitstr[i] != '\0'; ++i) {
2215                                 if (bitstr[i] == '1') {
2216                                         cost += arch_costs->cost_mul_bit;
2217                                 }
2218                         }
2219                         free(bitstr);
2220                 }
2221                 return cost;
2222         case LEA:
2223                 return arch_costs->lea_cost;
2224         case ADD:
2225         case SUB:
2226                 return arch_costs->add_cost;
2227         case SHIFT:
2228                 return arch_costs->const_shf_cost;
2229         case ZERO:
2230                 return arch_costs->add_cost;
2231         default:
2232                 return 1;
2233         }
2234 }
2235
2236 /**
2237  * Returns the libFirm configuration parameter for this backend.
2238  */
2239 static const backend_params *ia32_get_libfirm_params(void) {
2240         static const ir_settings_if_conv_t ifconv = {
2241                 4,                    /* maxdepth, doesn't matter for Psi-conversion */
2242                 ia32_is_psi_allowed   /* allows or disallows Psi creation for given selector */
2243         };
2244         static const ir_settings_arch_dep_t ad = {
2245                 1,                   /* also use subs */
2246                 4,                   /* maximum shifts */
2247                 31,                  /* maximum shift amount */
2248                 ia32_evaluate_insn,  /* evaluate the instruction sequence */
2249
2250                 1,  /* allow Mulhs */
2251                 1,  /* allow Mulus */
2252                 32  /* Mulh allowed up to 32 bit */
2253         };
2254         static backend_params p = {
2255                 1,     /* need dword lowering */
2256                 1,     /* support inline assembly */
2257                 NULL,  /* no additional opcodes */
2258                 NULL,  /* will be set later */
2259                 ia32_create_intrinsic_fkt,
2260                 &intrinsic_env,  /* context for ia32_create_intrinsic_fkt */
2261                 NULL,  /* will be set below */
2262         };
2263
2264         p.dep_param    = &ad;
2265         p.if_conv_info = &ifconv;
2266         return &p;
2267 }
2268
2269 /* instruction set architectures. */
2270 static const lc_opt_enum_int_items_t arch_items[] = {
2271         { "386",        arch_i386, },
2272         { "486",        arch_i486, },
2273         { "pentium",    arch_pentium, },
2274         { "586",        arch_pentium, },
2275         { "pentiumpro", arch_pentium_pro, },
2276         { "686",        arch_pentium_pro, },
2277         { "pentiummmx", arch_pentium_mmx, },
2278         { "pentium2",   arch_pentium_2, },
2279         { "p2",         arch_pentium_2, },
2280         { "pentium3",   arch_pentium_3, },
2281         { "p3",         arch_pentium_3, },
2282         { "pentium4",   arch_pentium_4, },
2283         { "p4",         arch_pentium_4, },
2284         { "pentiumm",   arch_pentium_m, },
2285         { "pm",         arch_pentium_m, },
2286         { "core",       arch_core, },
2287         { "k6",         arch_k6, },
2288         { "athlon",     arch_athlon, },
2289         { "athlon-xp",  arch_athlon_xp, },
2290         { "athlon64",   arch_athlon_64, },
2291         { "opteron",    arch_opteron, },
2292         { "generic",    arch_generic, },
2293         { NULL,         0 }
2294 };
2295
2296 static lc_opt_enum_int_var_t arch_var = {
2297         &ia32_isa_template.arch, arch_items
2298 };
2299
2300 static lc_opt_enum_int_var_t opt_arch_var = {
2301         &ia32_isa_template.opt_arch, arch_items
2302 };
2303
2304 static const lc_opt_enum_int_items_t fp_unit_items[] = {
2305         { "x87" ,    fp_x87 },
2306         { "sse2",    fp_sse2 },
2307         { NULL,      0 }
2308 };
2309
2310 static lc_opt_enum_int_var_t fp_unit_var = {
2311         &ia32_isa_template.fp_kind, fp_unit_items
2312 };
2313
2314 static const lc_opt_enum_int_items_t gas_items[] = {
2315         { "normal",  GAS_FLAVOUR_NORMAL },
2316         { "mingw",   GAS_FLAVOUR_MINGW  },
2317         { NULL,      0 }
2318 };
2319
2320 static lc_opt_enum_int_var_t gas_var = {
2321         (int*) &be_gas_flavour, gas_items
2322 };
2323
2324 static const lc_opt_table_entry_t ia32_options[] = {
2325         LC_OPT_ENT_ENUM_INT("arch",      "select the instruction architecture", &arch_var),
2326         LC_OPT_ENT_ENUM_INT("opt",       "optimize for instruction architecture", &opt_arch_var),
2327         LC_OPT_ENT_ENUM_INT("fpunit",    "select the floating point unit", &fp_unit_var),
2328         LC_OPT_ENT_NEGBIT("nooptcc",  "do not optimize calling convention", &ia32_isa_template.opt, IA32_OPT_CC),
2329         LC_OPT_ENT_BIT("unsafe_floatconv",  "do unsage floating point controlword optimisations", &ia32_isa_template.opt, IA32_OPT_UNSAFE_FLOATCONV),
2330         LC_OPT_ENT_ENUM_INT("gasmode",   "set the GAS compatibility mode", &gas_var),
2331         LC_OPT_LAST
2332 };
2333
2334 const arch_isa_if_t ia32_isa_if = {
2335         ia32_init,
2336         ia32_done,
2337         ia32_get_n_reg_class,
2338         ia32_get_reg_class,
2339         ia32_get_reg_class_for_mode,
2340         ia32_get_call_abi,
2341         ia32_get_irn_handler,
2342         ia32_get_code_generator_if,
2343         ia32_get_list_sched_selector,
2344         ia32_get_ilp_sched_selector,
2345         ia32_get_reg_class_alignment,
2346         ia32_get_libfirm_params,
2347         ia32_get_allowed_execution_units,
2348         ia32_get_machine,
2349         ia32_get_irg_list,
2350 };
2351
2352 void ia32_init_emitter(void);
2353 void ia32_init_finish(void);
2354 void ia32_init_optimize(void);
2355 void ia32_init_transform(void);
2356 void ia32_init_x87(void);
2357
2358 void be_init_arch_ia32(void)
2359 {
2360         lc_opt_entry_t *be_grp = lc_opt_get_grp(firm_opt_get_root(), "be");
2361         lc_opt_entry_t *ia32_grp = lc_opt_get_grp(be_grp, "ia32");
2362
2363         lc_opt_add_table(ia32_grp, ia32_options);
2364         be_register_isa_if("ia32", &ia32_isa_if);
2365
2366         FIRM_DBG_REGISTER(dbg, "firm.be.ia32.cg");
2367
2368         ia32_init_emitter();
2369         ia32_init_finish();
2370         ia32_init_optimize();
2371         ia32_init_transform();
2372         ia32_init_x87();
2373 }
2374
2375 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_ia32);