cleanup and fix permutate_values (3-cycles and values being used 2 times with 1 being...
[libfirm] / ir / be / benewalloc.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief       New approach to allocation and copy coalescing
23  * @author      Matthias Braun
24  * @date        14.2.2009
25  * @version     $Id$
26  *
27  * ... WE NEED A NAME FOR THIS ...
28  *
29  * Only a proof of concept at this moment...
30  *
31  * The idea is to allocate registers in 2 passes:
32  * 1. A first pass to determine "preferred" registers for live-ranges. This
33  *    calculates for each register and each live-range a value indicating
34  *    the usefulness. (You can roughly think of the value as the negative
35  *    costs needed for copies when the value is in the specific registers...)
36  *
37  * 2. Walk blocks and assigns registers in a greedy fashion. Preferring
38  *    registers with high preferences. When register constraints are not met,
39  *    add copies and split live-ranges.
40  *
41  * TODO:
42  *  - make use of free registers in the permutate_values code
43  *  - We have to pessimistically construct Phi_0s when not all predecessors
44  *    of a block are known.
45  *  - Phi color assignment should give bonus points towards registers already
46  *    assigned at predecessors.
47  *  - think about a smarter sequence of visiting the blocks. Sorted by
48  *    execfreq might be good, or looptree from inner to outermost loops going
49  *    over blocks in a reverse postorder
50  *  - propagate preferences through Phis
51  */
52 #include "config.h"
53
54 #include <float.h>
55 #include <stdbool.h>
56
57 #include "error.h"
58 #include "execfreq.h"
59 #include "ircons.h"
60 #include "irdom.h"
61 #include "iredges_t.h"
62 #include "irgraph_t.h"
63 #include "irgwalk.h"
64 #include "irnode_t.h"
65 #include "obst.h"
66
67 #include "beabi.h"
68 #include "bechordal_t.h"
69 #include "be.h"
70 #include "beirg.h"
71 #include "belive_t.h"
72 #include "bemodule.h"
73 #include "benode_t.h"
74 #include "bera.h"
75 #include "besched.h"
76 #include "bespill.h"
77 #include "bespillutil.h"
78 #include "beverify.h"
79
80 #include "bipartite.h"
81 #include "hungarian.h"
82
83 #define USE_FACTOR         1.0f
84 #define DEF_FACTOR         1.0f
85 #define NEIGHBOR_FACTOR    0.2f
86 #define AFF_SHOULD_BE_SAME 1.0f
87 #define AFF_PHI            1.0f
88
89 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
90
91 static struct obstack               obst;
92 static be_irg_t                    *birg;
93 static ir_graph                    *irg;
94 static const arch_register_class_t *cls;
95 static const arch_register_req_t   *default_cls_req;
96 static be_lv_t                     *lv;
97 static const ir_exec_freq          *execfreqs;
98 static unsigned                     n_regs;
99 static bitset_t                    *ignore_regs;
100
101 /** info about the current assignment for a register */
102 struct assignment_t {
103         ir_node *value;            /**< currently assigned value */
104 };
105 typedef struct assignment_t assignment_t;
106
107 /** currently active assignments (while processing a basic block) */
108 static assignment_t *assignments;
109
110 /**
111  * allocation information: last_uses, register preferences
112  * the information is per firm-node.
113  */
114 struct allocation_info_t {
115         unsigned  last_uses;      /**< bitset indicating last uses (input pos) */
116         ir_node  *current_value;  /**< copy of the value that should be used */
117         ir_node  *original_value; /**< for copies point to original value */
118         float     prefs[0];       /**< register preferences */
119 };
120 typedef struct allocation_info_t allocation_info_t;
121
122 /** helper datastructure used when sorting register preferences */
123 struct reg_pref_t {
124         unsigned num;
125         float    pref;
126 };
127 typedef struct reg_pref_t reg_pref_t;
128
129 /** per basic-block information */
130 struct block_info_t {
131         bool         processed;       /**< indicate wether block is processed */
132         assignment_t assignments[0];  /**< register assignments at end of block */
133 };
134 typedef struct block_info_t block_info_t;
135
136 /**
137  * Get the allocation info for a node.
138  * The info is allocated on the first visit of a node.
139  */
140 static allocation_info_t *get_allocation_info(ir_node *node)
141 {
142         allocation_info_t *info;
143         if (!irn_visited_else_mark(node)) {
144                 size_t size = sizeof(info[0]) + n_regs * sizeof(info->prefs[0]);
145                 info = obstack_alloc(&obst, size);
146                 memset(info, 0, size);
147                 info->current_value  = node;
148                 info->original_value = node;
149                 set_irn_link(node, info);
150         } else {
151                 info = get_irn_link(node);
152         }
153
154         return info;
155 }
156
157 /**
158  * Get allocation information for a basic block
159  */
160 static block_info_t *get_block_info(ir_node *block)
161 {
162         block_info_t *info;
163
164         assert(is_Block(block));
165         if (!irn_visited_else_mark(block)) {
166                 size_t size = sizeof(info[0]) + n_regs * sizeof(info->assignments[0]);
167                 info = obstack_alloc(&obst, size);
168                 memset(info, 0, size);
169                 set_irn_link(block, info);
170         } else {
171                 info = get_irn_link(block);
172         }
173
174         return info;
175 }
176
177 /**
178  * Get default register requirement for the current register class
179  */
180 static const arch_register_req_t *get_default_req_current_cls(void)
181 {
182         if (default_cls_req == NULL) {
183                 struct obstack      *obst = get_irg_obstack(irg);
184                 arch_register_req_t *req  = obstack_alloc(obst, sizeof(*req));
185                 memset(req, 0, sizeof(*req));
186
187                 req->type = arch_register_req_type_normal;
188                 req->cls  = cls;
189
190                 default_cls_req = req;
191         }
192         return default_cls_req;
193 }
194
195 /**
196  * Link the allocation info of a node to a copy.
197  * Afterwards, both nodes uses the same allocation info.
198  * Copy must not have an allocation info assigned yet.
199  *
200  * @param copy   the node that gets the allocation info assigned
201  * @param value  the original node
202  */
203 static void mark_as_copy_of(ir_node *copy, ir_node *value)
204 {
205         ir_node           *original;
206         allocation_info_t *info      = get_allocation_info(value);
207         allocation_info_t *copy_info = get_allocation_info(copy);
208
209         /* find original value */
210         original = info->original_value;
211         if (original != value) {
212                 info = get_allocation_info(original);
213         }
214
215         assert(info->original_value == original);
216         info->current_value = copy;
217
218         /* the copy should not be linked to something else yet */
219         assert(copy_info->original_value == copy);
220         /* copy over allocation preferences */
221         memcpy(copy_info->prefs, info->prefs, n_regs * sizeof(copy_info->prefs[0]));
222         copy_info->original_value = original;
223 }
224
225 /**
226  * Calculate the penalties for every register on a node and its live neighbors.
227  *
228  * @param live_nodes  the set of live nodes at the current position, may be NULL
229  * @param penalty     the penalty to subtract from
230  * @param limited     a raw bitset containing the limited set for the node
231  * @param node        the node
232  */
233 static void give_penalties_for_limits(const ir_nodeset_t *live_nodes,
234                                       float penalty, const unsigned* limited,
235                                       ir_node *node)
236 {
237         ir_nodeset_iterator_t iter;
238         unsigned              r;
239         allocation_info_t     *info = get_allocation_info(node);
240         ir_node               *neighbor;
241
242         /* give penalty for all forbidden regs */
243         for (r = 0; r < n_regs; ++r) {
244                 if (rbitset_is_set(limited, r))
245                         continue;
246
247                 info->prefs[r] -= penalty;
248         }
249
250         /* all other live values should get a penalty for allowed regs */
251         if (live_nodes == NULL)
252                 return;
253
254         /* TODO: reduce penalty if there are multiple allowed registers... */
255         penalty *= NEIGHBOR_FACTOR;
256         foreach_ir_nodeset(live_nodes, neighbor, iter) {
257                 allocation_info_t *neighbor_info;
258
259                 /* TODO: if op is used on multiple inputs we might not do a
260                  * continue here */
261                 if (neighbor == node)
262                         continue;
263
264                 neighbor_info = get_allocation_info(neighbor);
265                 for (r = 0; r < n_regs; ++r) {
266                         if (!rbitset_is_set(limited, r))
267                                 continue;
268
269                         neighbor_info->prefs[r] -= penalty;
270                 }
271         }
272 }
273
274 /**
275  * Calculate the preferences of a definition for the current register class.
276  * If the definition uses a limited set of registers, reduce the preferences
277  * for the limited register on the node and its neighbors.
278  *
279  * @param live_nodes  the set of live nodes at the current node
280  * @param weight      the weight
281  * @param node        the current node
282  */
283 static void check_defs(const ir_nodeset_t *live_nodes, float weight,
284                        ir_node *node)
285 {
286         const arch_register_req_t *req;
287
288         if (get_irn_mode(node) == mode_T) {
289                 const ir_edge_t *edge;
290                 foreach_out_edge(node, edge) {
291                         ir_node *proj = get_edge_src_irn(edge);
292                         check_defs(live_nodes, weight, proj);
293                 }
294                 return;
295         }
296
297         if (!arch_irn_consider_in_reg_alloc(cls, node))
298                 return;
299
300         req = arch_get_register_req_out(node);
301         if (req->type & arch_register_req_type_limited) {
302                 const unsigned *limited = req->limited;
303                 float           penalty = weight * DEF_FACTOR;
304                 give_penalties_for_limits(live_nodes, penalty, limited, node);
305         }
306
307         if (req->type & arch_register_req_type_should_be_same) {
308                 ir_node           *insn  = skip_Proj(node);
309                 allocation_info_t *info  = get_allocation_info(node);
310                 int                arity = get_irn_arity(insn);
311                 int                i;
312
313                 float factor = 1.0f / rbitset_popcnt(&req->other_same, arity);
314                 for (i = 0; i < arity; ++i) {
315                         ir_node           *op;
316                         unsigned           r;
317                         allocation_info_t *op_info;
318
319                         if (!rbitset_is_set(&req->other_same, i))
320                                 continue;
321
322                         op      = get_irn_n(insn, i);
323                         op_info = get_allocation_info(op);
324                         for (r = 0; r < n_regs; ++r) {
325                                 if (bitset_is_set(ignore_regs, r))
326                                         continue;
327                                 op_info->prefs[r] += info->prefs[r] * factor;
328                         }
329                 }
330         }
331 }
332
333 /**
334  * Walker: Runs an a block calculates the preferences for any
335  * node and every register from the considered register class.
336  */
337 static void analyze_block(ir_node *block, void *data)
338 {
339         float         weight = get_block_execfreq(execfreqs, block);
340         ir_nodeset_t  live_nodes;
341         ir_node      *node;
342         (void) data;
343
344         ir_nodeset_init(&live_nodes);
345         be_liveness_end_of_block(lv, cls, block, &live_nodes);
346
347         sched_foreach_reverse(block, node) {
348                 allocation_info_t *info;
349                 int                i;
350                 int                arity;
351
352                 if (is_Phi(node))
353                         break;
354
355                 /* TODO give/take penalties for should_be_same/different) */
356                 check_defs(&live_nodes, weight, node);
357
358                 /* mark last uses */
359                 arity = get_irn_arity(node);
360
361                 /* the allocation info node currently only uses 1 unsigned value
362                    to mark last used inputs. So we will fail for a node with more than
363                    32 inputs. */
364                 if (arity >= (int) sizeof(unsigned) * 8) {
365                         panic("Node with more than %d inputs not supported yet",
366                                         (int) sizeof(unsigned) * 8);
367                 }
368
369                 info = get_allocation_info(node);
370                 for (i = 0; i < arity; ++i) {
371                         ir_node *op = get_irn_n(node, i);
372                         if (!arch_irn_consider_in_reg_alloc(cls, op))
373                                 continue;
374
375                         /* last usage of a value? */
376                         if (!ir_nodeset_contains(&live_nodes, op)) {
377                                 rbitset_set(&info->last_uses, i);
378                         }
379                 }
380
381                 be_liveness_transfer(cls, node, &live_nodes);
382
383                 /* update weights based on usage constraints */
384                 for (i = 0; i < arity; ++i) {
385                         const arch_register_req_t *req;
386                         const unsigned            *limited;
387                         ir_node                   *op = get_irn_n(node, i);
388
389                         if (!arch_irn_consider_in_reg_alloc(cls, op))
390                                 continue;
391
392                         req = arch_get_register_req(node, i);
393                         if (!(req->type & arch_register_req_type_limited))
394                                 continue;
395
396                         /* TODO: give penalties to neighbors for precolored nodes! */
397
398                         limited = req->limited;
399                         give_penalties_for_limits(&live_nodes, weight * USE_FACTOR, limited,
400                                                   op);
401                 }
402         }
403
404         ir_nodeset_destroy(&live_nodes);
405 }
406
407 /**
408  * Assign register reg to the given node.
409  *
410  * @param node  the node
411  * @param reg   the register
412  */
413 static void use_reg(ir_node *node, const arch_register_t *reg)
414 {
415         unsigned r = arch_register_get_index(reg);
416         assignments[r].value = node;
417         arch_set_irn_register(node, reg);
418 }
419
420 /**
421  * Compare two register preferences in decreasing order.
422  */
423 static int compare_reg_pref(const void *e1, const void *e2)
424 {
425         const reg_pref_t *rp1 = (const reg_pref_t*) e1;
426         const reg_pref_t *rp2 = (const reg_pref_t*) e2;
427         if (rp1->pref < rp2->pref)
428                 return 1;
429         if (rp1->pref > rp2->pref)
430                 return -1;
431         return 0;
432 }
433
434 static void fill_sort_candidates(reg_pref_t *regprefs,
435                                  const allocation_info_t *info)
436 {
437         unsigned r;
438
439         for (r = 0; r < n_regs; ++r) {
440                 float pref = info->prefs[r];
441                 if (bitset_is_set(ignore_regs, r)) {
442                         pref = -10000;
443                 }
444                 regprefs[r].num  = r;
445                 regprefs[r].pref = pref;
446         }
447         /* TODO: use a stable sort here to avoid unnecessary register jumping */
448         qsort(regprefs, n_regs, sizeof(regprefs[0]), compare_reg_pref);
449 }
450
451 /**
452  * Determine and assign a register for node @p node
453  */
454 static void assign_reg(const ir_node *block, ir_node *node)
455 {
456         const arch_register_t     *reg;
457         allocation_info_t         *info;
458         const arch_register_req_t *req;
459         reg_pref_t                *reg_prefs;
460         ir_node                   *in_node;
461         unsigned                  i;
462
463         assert(arch_irn_consider_in_reg_alloc(cls, node));
464
465         /* preassigned register? */
466         reg = arch_get_irn_register(node);
467         if (reg != NULL) {
468                 DB((dbg, LEVEL_2, "Preassignment %+F -> %s\n", node, reg->name));
469                 use_reg(node, reg);
470                 return;
471         }
472
473         /* give should_be_same boni */
474         info = get_allocation_info(node);
475         req  = arch_get_register_req_out(node);
476
477         in_node = skip_Proj(node);
478         if (req->type & arch_register_req_type_should_be_same) {
479                 float weight = get_block_execfreq(execfreqs, block);
480                 int   arity  = get_irn_arity(in_node);
481                 int   i;
482
483                 assert(arity <= (int) sizeof(req->other_same) * 8);
484                 for (i = 0; i < arity; ++i) {
485                         ir_node               *in;
486                         const arch_register_t *reg;
487                         unsigned               r;
488                         if (!rbitset_is_set(&req->other_same, i))
489                                 continue;
490
491                         in  = get_irn_n(in_node, i);
492                         reg = arch_get_irn_register(in);
493                         assert(reg != NULL);
494                         r = arch_register_get_index(reg);
495                         if (bitset_is_set(ignore_regs, r))
496                                 continue;
497                         info->prefs[r] += weight * AFF_SHOULD_BE_SAME;
498                 }
499         }
500
501         DB((dbg, LEVEL_2, "Candidates for %+F:", node));
502         reg_prefs = alloca(n_regs * sizeof(reg_prefs[0]));
503         fill_sort_candidates(reg_prefs, info);
504         for (i = 0; i < n_regs; ++i) {
505                 unsigned               num = reg_prefs[i].num;
506                 const arch_register_t *reg = arch_register_for_index(cls, num);
507                 DB((dbg, LEVEL_2, " %s(%f)", reg->name, reg_prefs[i].pref));
508         }
509         DB((dbg, LEVEL_2, "\n"));
510
511         for (i = 0; i < n_regs; ++i) {
512                 unsigned r = reg_prefs[i].num;
513                 /* ignores are last and we should have at least 1 non-ignore left */
514                 assert(!bitset_is_set(ignore_regs, r));
515                 /* already used?
516                    TODO: It might be better to copy the value occupying the register
517                    around here instead of trying the next one, find out when... */
518                 if (assignments[r].value != NULL)
519                         continue;
520                 reg = arch_register_for_index(cls, r);
521                 DB((dbg, LEVEL_2, "Assign %+F -> %s\n", node, reg->name));
522                 use_reg(node, reg);
523                 break;
524         }
525 }
526
527 static void free_reg_of_value(ir_node *node)
528 {
529         assignment_t          *assignment;
530         const arch_register_t *reg;
531         unsigned               r;
532
533         if (!arch_irn_consider_in_reg_alloc(cls, node))
534                 return;
535
536         reg               = arch_get_irn_register(node);
537         r                 = arch_register_get_index(reg);
538         assignment        = &assignments[r];
539         assert(assignment->value == node);
540         assignment->value = NULL;
541 }
542
543 /**
544  * Add an permutation in front of a node and change the assignments
545  * due to this permutation.
546  *
547  * To understand this imagine a permutation like this:
548  *
549  * 1 -> 2
550  * 2 -> 3
551  * 3 -> 1, 5
552  * 4 -> 6
553  * 5
554  * 6
555  * 7 -> 7
556  *
557  * First we count how many destinations a single value has. At the same time
558  * we can be sure that each destination register has at most 1 source register
559  * (it can have 0 which means we don't care what value is in it).
560  * We ignore all fullfilled permuations (like 7->7)
561  * In a first pass we create as much copy instructions as possible as they
562  * are generally cheaper than exchanges. We do this by counting into how many
563  * destinations a register has to be copied (in the example it's 2 for register
564  * 3, or 1 for the registers 1,2,4 and 7).
565  * We can then create a copy into every destination register when the usecount
566  * of that register is 0 (= noone else needs the value in the register).
567  *
568  * After this step we should have cycles left. We implement a cyclic permutation
569  * of n registers with n-1 transpositions.
570  *
571  * @param live_nodes   the set of live nodes, updated due to live range split
572  * @param before       the node before we add the permutation
573  * @param permutation  the permutation array indices are the destination
574  *                     registers, the values in the array are the source
575  *                     registers.
576  */
577 static void permutate_values(ir_nodeset_t *live_nodes, ir_node *before,
578                              unsigned *permutation)
579 {
580         unsigned  *n_used = ALLOCANZ(unsigned, n_regs);
581         ir_node   *block;
582         unsigned   r;
583
584         /* create a list of permutations. Leave out fix points. */
585         for (r = 0; r < n_regs; ++r) {
586                 unsigned  old_reg = permutation[r];
587                 ir_node  *value;
588
589                 value = assignments[old_reg].value;
590                 if (value == NULL) {
591                         /* nothing to do here, reg is not live. Mark it as fixpoint
592                          * so we ignore it in the next steps */
593                         permutation[r] = r;
594                         continue;
595                 }
596
597                 ++n_used[old_reg];
598
599                 /* no need to do anything for a fixpoint */
600                 if (old_reg == r)
601                         continue;
602
603                 /* free occupation infos, we'll add the values back later */
604                 if (live_nodes != NULL) {
605                         ir_nodeset_remove(live_nodes, value);
606                 }
607         }
608
609         block = get_nodes_block(before);
610
611         /* step1: create copies where immediately possible */
612         for (r = 0; r < n_regs; /* empty */) {
613                 ir_node *copy;
614                 ir_node *src;
615                 const arch_register_t *reg;
616                 unsigned               old_r = permutation[r];
617
618                 /* - no need to do anything for fixed points.
619                    - we can't copy if the value in the dest reg is still needed */
620                 if (old_r == r || n_used[r] > 0) {
621                         ++r;
622                         continue;
623                 }
624
625                 /* create a copy */
626                 src  = assignments[old_r].value;
627                 copy = be_new_Copy(cls, block, src);
628                 sched_add_before(before, copy);
629                 reg = arch_register_for_index(cls, r);
630                 DB((dbg, LEVEL_2, "Copy %+F (from %+F, before %+F) -> %s\n",
631                     copy, src, before, reg->name));
632                 mark_as_copy_of(copy, src);
633                 use_reg(copy, reg);
634
635                 if (live_nodes != NULL) {
636                         ir_nodeset_insert(live_nodes, copy);
637                 }
638
639                 /* old register has 1 user less, permutation is resolved */
640                 assert(arch_register_get_index(arch_get_irn_register(src)) == old_r);
641                 permutation[r] = r;
642
643                 assert(n_used[old_r] > 0);
644                 --n_used[old_r];
645                 if (n_used[old_r] == 0) {
646                         free_reg_of_value(src);
647                 }
648
649                 /* advance or jump back (if this copy enabled another copy) */
650                 if (old_r < r && n_used[old_r] == 0) {
651                         r = old_r;
652                 } else {
653                         ++r;
654                 }
655         }
656
657         /* at this point we only have "cycles" left which we have to resolve with
658          * perm instructions
659          * TODO: if we have free registers left, then we should really use copy
660          * instructions for any cycle longer than 2 registers...
661          * (this is probably architecture dependent, there might be archs where
662          *  copies are preferable even for 2-cycles) */
663
664         /* create perms with the rest */
665         for (r = 0; r < n_regs; /* empty */) {
666                 const arch_register_t *reg;
667                 unsigned  old_r = permutation[r];
668                 unsigned  r2;
669                 ir_node  *in[2];
670                 ir_node  *perm;
671                 ir_node  *proj0;
672                 ir_node  *proj1;
673
674                 if (old_r == r) {
675                         ++r;
676                         continue;
677                 }
678
679                 /* we shouldn't have copies from 1 value to multiple destinations left*/
680                 assert(n_used[old_r] == 1);
681
682                 /* exchange old_r and r2; after that old_r is a fixed point */
683                 r2 = permutation[old_r];
684
685                 in[0] = assignments[r2].value;
686                 in[1] = assignments[old_r].value;
687                 perm = be_new_Perm(cls, block, 2, in);
688                 sched_add_before(before, perm);
689                 DB((dbg, LEVEL_2, "Perm %+F (perm %+F,%+F, before %+F)\n",
690                     perm, in[0], in[1], before));
691
692                 proj0 = new_r_Proj(block, perm, get_irn_mode(in[0]), 0);
693                 mark_as_copy_of(proj0, in[0]);
694                 reg = arch_register_for_index(cls, old_r);
695                 use_reg(proj0, reg);
696                 if (live_nodes != NULL) {
697                         ir_nodeset_insert(live_nodes, proj0);
698                 }
699
700                 proj1 = new_r_Proj(block, perm, get_irn_mode(in[1]), 1);
701                 mark_as_copy_of(proj1, in[1]);
702                 reg = arch_register_for_index(cls, r2);
703                 use_reg(proj1, reg);
704
705                 /* 1 value is now in the correct register */
706                 permutation[old_r] = old_r;
707                 /* the source of r changed to r2 */
708                 permutation[r] = r2;
709
710                 /* if we have reached a fixpoint update data structures */
711                 if (live_nodes != NULL && r == r2) {
712                         ir_nodeset_insert(live_nodes, proj1);
713                 }
714         }
715
716 #ifdef DEBUG_libfirm
717         /* now we should only have fixpoints left */
718         for (r = 0; r < n_regs; ++r) {
719                 assert(permutation[r] == r);
720         }
721 #endif
722 }
723
724 /**
725  * Free regs for values last used.
726  *
727  * @param live_nodes   set of live nodes, will be updated
728  * @param node         the node to consider
729  */
730 static void free_last_uses(ir_nodeset_t *live_nodes, ir_node *node)
731 {
732         allocation_info_t *info      = get_allocation_info(node);
733         const unsigned    *last_uses = &info->last_uses;
734         int                arity     = get_irn_arity(node);
735         int                i;
736         for (i = 0; i < arity; ++i) {
737                 ir_node *op;
738
739                 /* check if one operand is the last use */
740                 if (!rbitset_is_set(last_uses, i))
741                         continue;
742
743                 op = get_irn_n(node, i);
744                 free_reg_of_value(op);
745                 ir_nodeset_remove(live_nodes, op);
746         }
747 }
748
749 /**
750  * Create a bitset of registers occupied with value living through an
751  * instruction
752  */
753 static void determine_live_through_regs(unsigned *bitset, ir_node *node)
754 {
755         const allocation_info_t *info = get_allocation_info(node);
756         unsigned r;
757         int i;
758         int arity;
759
760         /* mark all used registers as potentially live-through */
761         for (r = 0; r < n_regs; ++r) {
762                 const assignment_t *assignment = &assignments[r];
763                 if (assignment->value == NULL)
764                         continue;
765
766                 rbitset_set(bitset, r);
767         }
768
769         /* remove registers of value dying at the instruction */
770         arity = get_irn_arity(node);
771         for (i = 0; i < arity; ++i) {
772                 ir_node               *op;
773                 const arch_register_t *reg;
774
775                 if (!rbitset_is_set(&info->last_uses, i))
776                         continue;
777
778                 op  = get_irn_n(node, i);
779                 reg = arch_get_irn_register(op);
780                 rbitset_clear(bitset, arch_register_get_index(reg));
781         }
782 }
783
784 /**
785  * Enforce constraints at a node by live range splits.
786  *
787  * @param  live_nodes  the set of live nodes, might be changed
788  * @param  node        the current node
789  */
790 static void enforce_constraints(ir_nodeset_t *live_nodes, ir_node *node)
791 {
792         int arity = get_irn_arity(node);
793         int i, dummy, res;
794         hungarian_problem_t *bp;
795         unsigned l, r;
796         unsigned *assignment;
797
798         /* construct a list of register occupied by live-through values */
799         unsigned *live_through_regs = NULL;
800         unsigned *output_regs       = NULL;
801
802         /* see if any use constraints are not met */
803         bool good = true;
804         for (i = 0; i < arity; ++i) {
805                 ir_node                   *op = get_irn_n(node, i);
806                 const arch_register_t     *reg;
807                 const arch_register_req_t *req;
808                 const unsigned            *limited;
809                 unsigned                  r;
810
811                 if (!arch_irn_consider_in_reg_alloc(cls, op))
812                         continue;
813
814                 /* are there any limitations for the i'th operand? */
815                 req = arch_get_register_req(node, i);
816                 if (!(req->type & arch_register_req_type_limited))
817                         continue;
818
819                 limited = req->limited;
820                 reg     = arch_get_irn_register(op);
821                 r       = arch_register_get_index(reg);
822                 if (!rbitset_is_set(limited, r)) {
823                         /* found an assignment outside the limited set */
824                         good = false;
825                         break;
826                 }
827         }
828
829         /* is any of the live-throughs using a constrained output register? */
830         if (get_irn_mode(node) == mode_T) {
831                 const ir_edge_t *edge;
832
833                 foreach_out_edge(node, edge) {
834                         ir_node *proj = get_edge_src_irn(edge);
835                         const arch_register_req_t *req;
836
837                         if (!arch_irn_consider_in_reg_alloc(cls, proj))
838                                 continue;
839
840                         req = arch_get_register_req_out(proj);
841                         if (!(req->type & arch_register_req_type_limited))
842                                 continue;
843
844                         if (live_through_regs == NULL) {
845                                 rbitset_alloca(live_through_regs, n_regs);
846                                 determine_live_through_regs(live_through_regs, node);
847
848                                 rbitset_alloca(output_regs, n_regs);
849                         }
850
851                         rbitset_or(output_regs, req->limited, n_regs);
852                         if (rbitsets_have_common(req->limited, live_through_regs, n_regs)) {
853                                 good = false;
854                         }
855                 }
856         } else {
857                 if (arch_irn_consider_in_reg_alloc(cls, node)) {
858                         const arch_register_req_t *req = arch_get_register_req_out(node);
859                         if (req->type & arch_register_req_type_limited) {
860                                 rbitset_alloca(live_through_regs, n_regs);
861                                 determine_live_through_regs(live_through_regs, node);
862                                 if (rbitsets_have_common(req->limited, live_through_regs, n_regs)) {
863                                         good = false;
864
865                                         rbitset_alloca(output_regs, n_regs);
866                                         rbitset_or(output_regs, req->limited, n_regs);
867                                 }
868                         }
869                 }
870         }
871
872         if (good)
873                 return;
874
875         /* create these arrays if we haven't yet */
876         if (output_regs == NULL) {
877                 if (live_through_regs == NULL) {
878                         rbitset_alloca(live_through_regs, n_regs);
879                 }
880                 rbitset_alloca(output_regs, n_regs);
881         }
882
883         /* at this point we have to construct a bipartite matching problem to see
884            which values should go to which registers */
885         bp = hungarian_new(n_regs, n_regs, HUNGARIAN_MATCH_PERFECT);
886
887         /* add all combinations, then remove not allowed ones */
888         for (l = 0; l < n_regs; ++l) {
889                 if (bitset_is_set(ignore_regs, l)) {
890                         hungarian_add(bp, l, l, 1);
891                         continue;
892                 }
893
894                 for (r = 0; r < n_regs; ++r) {
895                         if (bitset_is_set(ignore_regs, r))
896                                 continue;
897                         /* livethrough values may not use constrainted output registers */
898                         if (rbitset_is_set(live_through_regs, l)
899                                         && rbitset_is_set(output_regs, r))
900                                 continue;
901
902                         hungarian_add(bp, r, l, l == r ? 9 : 8);
903                 }
904         }
905
906         for (i = 0; i < arity; ++i) {
907                 ir_node                   *op = get_irn_n(node, i);
908                 const arch_register_t     *reg;
909                 const arch_register_req_t *req;
910                 const unsigned            *limited;
911                 unsigned                   current_reg;
912
913                 if (!arch_irn_consider_in_reg_alloc(cls, op))
914                         continue;
915
916                 req = arch_get_register_req(node, i);
917                 if (!(req->type & arch_register_req_type_limited))
918                         continue;
919
920                 limited     = req->limited;
921                 reg         = arch_get_irn_register(op);
922                 current_reg = arch_register_get_index(reg);
923                 for (r = 0; r < n_regs; ++r) {
924                         if (rbitset_is_set(limited, r))
925                                 continue;
926                         hungarian_remv(bp, r, current_reg);
927                 }
928         }
929
930         //hungarian_print_costmatrix(bp, 1);
931         hungarian_prepare_cost_matrix(bp, HUNGARIAN_MODE_MAXIMIZE_UTIL);
932
933         assignment = ALLOCAN(unsigned, n_regs);
934         res = hungarian_solve(bp, (int*) assignment, &dummy, 0);
935         assert(res == 0);
936
937 #if 0
938         printf("Swap result:");
939         for (i = 0; i < (int) n_regs; ++i) {
940                 printf(" %d", assignment[i]);
941         }
942         printf("\n");
943 #endif
944
945         hungarian_free(bp);
946
947         permutate_values(live_nodes, node, assignment);
948 }
949
950 /** test wether a node @p n is a copy of the value of node @p of */
951 static bool is_copy_of(ir_node *value, ir_node *test_value)
952 {
953         allocation_info_t *test_info;
954         allocation_info_t *info;
955
956         if (value == test_value)
957                 return true;
958
959         info      = get_allocation_info(value);
960         test_info = get_allocation_info(test_value);
961         return test_info->original_value == info->original_value;
962 }
963
964 /**
965  * find a value in the end-assignment of a basic block
966  * @returns the index into the assignment array if found
967  *          -1 if not found
968  */
969 static int find_value_in_block_info(block_info_t *info, ir_node *value)
970 {
971         unsigned      r;
972         assignment_t *assignments = info->assignments;
973         for (r = 0; r < n_regs; ++r) {
974                 const assignment_t *assignment = &assignments[r];
975                 ir_node            *a_value    = assignment->value;
976
977                 if (a_value == NULL)
978                         continue;
979                 if (is_copy_of(a_value, value))
980                         return (int) r;
981         }
982
983         return -1;
984 }
985
986 /**
987  * Create the necessary permutations at the end of a basic block to fullfill
988  * the register assignment for phi-nodes in the next block
989  */
990 static void add_phi_permutations(ir_node *block, int p)
991 {
992         unsigned  r;
993         unsigned *permutation;
994         assignment_t *old_assignments;
995         bool      need_permutation;
996         ir_node  *node;
997         ir_node  *pred = get_Block_cfgpred_block(block, p);
998
999         block_info_t *pred_info = get_block_info(pred);
1000
1001         /* predecessor not processed yet? nothing to do */
1002         if (!pred_info->processed)
1003                 return;
1004
1005         permutation = ALLOCAN(unsigned, n_regs);
1006         for (r = 0; r < n_regs; ++r) {
1007                 permutation[r] = r;
1008         }
1009
1010         /* check phi nodes */
1011         need_permutation = false;
1012         node = sched_first(block);
1013         for ( ; is_Phi(node); node = sched_next(node)) {
1014                 const arch_register_t *reg;
1015                 int                    regn;
1016                 int                    a;
1017                 ir_node               *op;
1018
1019                 if (!arch_irn_consider_in_reg_alloc(cls, node))
1020                         continue;
1021
1022                 op = get_Phi_pred(node, p);
1023                 a  = find_value_in_block_info(pred_info, op);
1024                 assert(a >= 0);
1025
1026                 reg  = arch_get_irn_register(node);
1027                 regn = arch_register_get_index(reg);
1028                 if (regn != a) {
1029                         permutation[regn] = a;
1030                         need_permutation  = true;
1031                 }
1032         }
1033
1034         if (need_permutation) {
1035                 /* permutate values at end of predecessor */
1036                 old_assignments = assignments;
1037                 assignments     = pred_info->assignments;
1038                 permutate_values(NULL, be_get_end_of_block_insertion_point(pred),
1039                                                  permutation);
1040                 assignments = old_assignments;
1041         }
1042
1043         /* change phi nodes to use the copied values */
1044         node = sched_first(block);
1045         for ( ; is_Phi(node); node = sched_next(node)) {
1046                 int      a;
1047                 ir_node *op;
1048
1049                 if (!arch_irn_consider_in_reg_alloc(cls, node))
1050                         continue;
1051
1052                 /* we have permutated all values into the correct registers so we can
1053                    simply query which value occupies the phis register in the
1054                    predecessor */
1055                 a  = arch_register_get_index(arch_get_irn_register(node));
1056                 op = pred_info->assignments[a].value;
1057                 set_Phi_pred(node, p, op);
1058         }
1059 }
1060
1061 static void handle_phi_prefs(ir_node *phi)
1062 {
1063         int i;
1064         int arity = get_irn_arity(phi);
1065         ir_node           *block = get_nodes_block(phi);
1066         allocation_info_t *info  = get_allocation_info(phi);
1067
1068         for (i = 0; i < arity; ++i) {
1069                 ir_node               *op  = get_irn_n(phi, i);
1070                 const arch_register_t *reg = arch_get_irn_register(op);
1071                 ir_node               *pred;
1072                 float                  weight;
1073                 unsigned               r;
1074
1075                 if (reg == NULL)
1076                         continue;
1077
1078                 /* give bonus for already assigned register */
1079                 pred   = get_Block_cfgpred_block(block, i);
1080                 weight = get_block_execfreq(execfreqs, pred);
1081                 r      = arch_register_get_index(reg);
1082                 info->prefs[r] += weight * AFF_PHI;
1083         }
1084 }
1085
1086 /**
1087  * change inputs of a node to the current value (copies/perms)
1088  */
1089 static void rewire_inputs(ir_node *node)
1090 {
1091         int i;
1092         int arity = get_irn_arity(node);
1093
1094         for (i = 0; i < arity; ++i) {
1095                 ir_node           *op = get_irn_n(node, i);
1096                 allocation_info_t *info;
1097
1098                 if (!arch_irn_consider_in_reg_alloc(cls, op))
1099                         continue;
1100
1101                 info = get_allocation_info(op);
1102                 if (info->current_value != op) {
1103                         set_irn_n(node, i, info->current_value);
1104                 }
1105         }
1106 }
1107
1108 /**
1109  * Walker: assign registers to all nodes of a block that
1110  * need registers from the currently considered register class.
1111  */
1112 static void allocate_coalesce_block(ir_node *block, void *data)
1113 {
1114         int                    i;
1115         ir_nodeset_t           live_nodes;
1116         ir_nodeset_iterator_t  iter;
1117         ir_node               *node, *start;
1118         int                    n_preds;
1119         block_info_t          *block_info;
1120         block_info_t         **pred_block_infos;
1121         ir_node              **phi_ins;
1122
1123         (void) data;
1124         DB((dbg, LEVEL_2, "* Block %+F\n", block));
1125
1126         /* clear assignments */
1127         block_info  = get_block_info(block);
1128         assignments = block_info->assignments;
1129
1130         ir_nodeset_init(&live_nodes);
1131
1132         /* gather regalloc infos of predecessor blocks */
1133         n_preds             = get_Block_n_cfgpreds(block);
1134         pred_block_infos    = ALLOCAN(block_info_t*, n_preds);
1135         for (i = 0; i < n_preds; ++i) {
1136                 ir_node      *pred      = get_Block_cfgpred_block(block, i);
1137                 block_info_t *pred_info = get_block_info(pred);
1138                 pred_block_infos[i]     = pred_info;
1139         }
1140
1141         phi_ins = ALLOCAN(ir_node*, n_preds);
1142
1143         /* collect live-in nodes and preassigned values */
1144         be_lv_foreach(lv, block, be_lv_state_in, i) {
1145                 const arch_register_t *reg;
1146                 int                    p;
1147                 bool                   need_phi = false;
1148
1149                 node = be_lv_get_irn(lv, block, i);
1150                 if (!arch_irn_consider_in_reg_alloc(cls, node))
1151                         continue;
1152
1153                 /* check all predecessors for this value, if it is not everywhere the
1154                    same or unknown then we have to construct a phi
1155                    (we collect the potential phi inputs here) */
1156                 for (p = 0; p < n_preds; ++p) {
1157                         block_info_t *pred_info = pred_block_infos[p];
1158
1159                         if (!pred_info->processed) {
1160                                 /* use node for now, it will get fixed later */
1161                                 phi_ins[p] = node;
1162                                 need_phi   = true;
1163                         } else {
1164                                 int a = find_value_in_block_info(pred_info, node);
1165
1166                                 /* must live out of predecessor */
1167                                 assert(a >= 0);
1168                                 phi_ins[p] = pred_info->assignments[a].value;
1169                                 /* different value from last time? then we need a phi */
1170                                 if (p > 0 && phi_ins[p-1] != phi_ins[p]) {
1171                                         need_phi = true;
1172                                 }
1173                         }
1174                 }
1175
1176                 if (need_phi) {
1177                         ir_mode                   *mode = get_irn_mode(node);
1178                         const arch_register_req_t *req  = get_default_req_current_cls();
1179                         ir_node                   *phi;
1180
1181                         phi = new_r_Phi(block, n_preds, phi_ins, mode);
1182                         be_set_phi_reg_req(phi, req);
1183
1184                         DB((dbg, LEVEL_3, "Create Phi %+F (for %+F)\n", phi, node));
1185
1186                         mark_as_copy_of(phi, node);
1187                         sched_add_after(block, phi);
1188
1189                         node = phi;
1190                 } else {
1191                         allocation_info_t *info = get_allocation_info(node);
1192                         info->current_value = phi_ins[0];
1193
1194                         /* Grab 1 of the inputs we constructed (might not be the same as
1195                          * "node" as we could see the same copy of the value in all
1196                          * predecessors */
1197                         node = phi_ins[0];
1198                 }
1199
1200                 /* if the node already has a register assigned use it */
1201                 reg = arch_get_irn_register(node);
1202                 if (reg != NULL) {
1203                         /* TODO: consult pred-block infos here. The value could be copied
1204                            away in some/all predecessor blocks. We need to construct
1205                            phi-nodes in this case.
1206                            We even need to construct some Phi_0 like constructs in cases
1207                            where the predecessor allocation is not determined yet. */
1208                         use_reg(node, reg);
1209                 }
1210
1211                 /* remember that this node is live at the beginning of the block */
1212                 ir_nodeset_insert(&live_nodes, node);
1213         }
1214
1215         /* handle phis... */
1216         node = sched_first(block);
1217         for ( ; is_Phi(node); node = sched_next(node)) {
1218                 const arch_register_t *reg;
1219
1220                 if (!arch_irn_consider_in_reg_alloc(cls, node))
1221                         continue;
1222
1223                 /* fill in regs already assigned */
1224                 reg = arch_get_irn_register(node);
1225                 if (reg != NULL) {
1226                         use_reg(node, reg);
1227                 } else {
1228                         /* TODO: give boni for registers already assigned at the
1229                            predecessors */
1230                         handle_phi_prefs(node);
1231                         assign_reg(block, node);
1232                 }
1233         }
1234         start = node;
1235
1236         /* assign regs for live-in values */
1237         foreach_ir_nodeset(&live_nodes, node, iter) {
1238                 const arch_register_t *reg = arch_get_irn_register(node);
1239                 if (reg != NULL)
1240                         continue;
1241
1242                 assign_reg(block, node);
1243         }
1244
1245         /* assign instructions in the block */
1246         for (node = start; !sched_is_end(node); node = sched_next(node)) {
1247                 /* enforce use constraints */
1248                 enforce_constraints(&live_nodes, node);
1249
1250                 rewire_inputs(node);
1251
1252                 /* free registers of values last used at this instruction */
1253                 free_last_uses(&live_nodes, node);
1254
1255                 /* assign output registers */
1256                 /* TODO: 2 phases: first: pre-assigned ones, 2nd real regs */
1257                 if (get_irn_mode(node) == mode_T) {
1258                         const ir_edge_t *edge;
1259                         foreach_out_edge(node, edge) {
1260                                 ir_node *proj = get_edge_src_irn(edge);
1261                                 if (!arch_irn_consider_in_reg_alloc(cls, proj))
1262                                         continue;
1263                                 assign_reg(block, proj);
1264                         }
1265                 } else if (arch_irn_consider_in_reg_alloc(cls, node)) {
1266                         assign_reg(block, node);
1267                 }
1268         }
1269
1270         ir_nodeset_destroy(&live_nodes);
1271         assignments = NULL;
1272
1273         block_info->processed = true;
1274
1275         /* permutate values at end of predecessor blocks in case of phi-nodes */
1276         if (n_preds > 1) {
1277                 int p;
1278                 for (p = 0; p < n_preds; ++p) {
1279                         add_phi_permutations(block, p);
1280                 }
1281         }
1282
1283         /* if we have exactly 1 successor then we might be able to produce phi
1284            copies now */
1285         if (get_irn_n_edges_kind(block, EDGE_KIND_BLOCK) == 1) {
1286                 const ir_edge_t *edge
1287                         = get_irn_out_edge_first_kind(block, EDGE_KIND_BLOCK);
1288                 ir_node      *succ      = get_edge_src_irn(edge);
1289                 int           p         = get_edge_src_pos(edge);
1290                 block_info_t *succ_info = get_block_info(succ);
1291
1292                 if (succ_info->processed) {
1293                         add_phi_permutations(succ, p);
1294                 }
1295         }
1296 }
1297
1298 /**
1299  * Run the register allocator for the current register class.
1300  */
1301 static void be_straight_alloc_cls(void)
1302 {
1303         lv = be_assure_liveness(birg);
1304         be_liveness_assure_sets(lv);
1305         be_liveness_assure_chk(lv);
1306
1307         ir_reserve_resources(irg, IR_RESOURCE_IRN_LINK | IR_RESOURCE_IRN_VISITED);
1308         inc_irg_visited(irg);
1309
1310         DB((dbg, LEVEL_2, "=== Allocating registers of %s ===\n", cls->name));
1311
1312         irg_block_walk_graph(irg, NULL, analyze_block, NULL);
1313         /* we need some dominance pre-order walk to ensure we see all
1314          *  definitions/create copies before we encounter their users */
1315         dom_tree_walk_irg(irg, allocate_coalesce_block, NULL, NULL);
1316
1317         ir_free_resources(irg, IR_RESOURCE_IRN_LINK | IR_RESOURCE_IRN_VISITED);
1318 }
1319
1320 static void dump(int mask, ir_graph *irg, const char *suffix,
1321                  void (*dumper)(ir_graph *, const char *))
1322 {
1323         if(birg->main_env->options->dump_flags & mask)
1324                 be_dump(irg, suffix, dumper);
1325 }
1326
1327 /**
1328  * Run the spiller on the current graph.
1329  */
1330 static void spill(void)
1331 {
1332         /* make sure all nodes show their real register pressure */
1333         BE_TIMER_PUSH(t_ra_constr);
1334         be_pre_spill_prepare_constr(birg, cls);
1335         BE_TIMER_POP(t_ra_constr);
1336
1337         dump(DUMP_RA, irg, "-spillprepare", dump_ir_block_graph_sched);
1338
1339         /* spill */
1340         BE_TIMER_PUSH(t_ra_spill);
1341         be_do_spill(birg, cls);
1342         BE_TIMER_POP(t_ra_spill);
1343
1344         BE_TIMER_PUSH(t_ra_spill_apply);
1345         check_for_memory_operands(irg);
1346         BE_TIMER_POP(t_ra_spill_apply);
1347
1348         dump(DUMP_RA, irg, "-spill", dump_ir_block_graph_sched);
1349 }
1350
1351 /**
1352  * The straight register allocator for a whole procedure.
1353  */
1354 static void be_straight_alloc(be_irg_t *new_birg)
1355 {
1356         const arch_env_t *arch_env = new_birg->main_env->arch_env;
1357         int   n_cls                = arch_env_get_n_reg_class(arch_env);
1358         int   c;
1359
1360         obstack_init(&obst);
1361
1362         birg      = new_birg;
1363         irg       = be_get_birg_irg(birg);
1364         execfreqs = birg->exec_freq;
1365
1366         /* TODO: extract some of the stuff from bechordal allocator, like
1367          * statistics, time measurements, etc. and use them here too */
1368
1369         for (c = 0; c < n_cls; ++c) {
1370                 cls             = arch_env_get_reg_class(arch_env, c);
1371                 default_cls_req = NULL;
1372                 if (arch_register_class_flags(cls) & arch_register_class_flag_manual_ra)
1373                         continue;
1374
1375                 stat_ev_ctx_push_str("regcls", cls->name);
1376
1377                 n_regs      = arch_register_class_n_regs(cls);
1378                 ignore_regs = bitset_malloc(n_regs);
1379                 be_put_ignore_regs(birg, cls, ignore_regs);
1380
1381                 spill();
1382
1383                 /* verify schedule and register pressure */
1384                 BE_TIMER_PUSH(t_verify);
1385                 if (birg->main_env->options->vrfy_option == BE_VRFY_WARN) {
1386                         be_verify_schedule(birg);
1387                         be_verify_register_pressure(birg, cls, irg);
1388                 } else if (birg->main_env->options->vrfy_option == BE_VRFY_ASSERT) {
1389                         assert(be_verify_schedule(birg) && "Schedule verification failed");
1390                         assert(be_verify_register_pressure(birg, cls, irg)
1391                                 && "Register pressure verification failed");
1392                 }
1393                 BE_TIMER_POP(t_verify);
1394
1395                 BE_TIMER_PUSH(t_ra_color);
1396                 be_straight_alloc_cls();
1397                 BE_TIMER_POP(t_ra_color);
1398
1399                 /* we most probably constructed new Phis so liveness info is invalid
1400                  * now */
1401                 /* TODO: test liveness_introduce */
1402                 be_liveness_invalidate(lv);
1403
1404                 bitset_free(ignore_regs);
1405
1406                 stat_ev_ctx_pop("regcls");
1407         }
1408
1409         BE_TIMER_PUSH(t_ra_spill_apply);
1410         be_abi_fix_stack_nodes(birg->abi);
1411         BE_TIMER_POP(t_ra_spill_apply);
1412
1413         BE_TIMER_PUSH(t_verify);
1414         if (birg->main_env->options->vrfy_option == BE_VRFY_WARN) {
1415                 be_verify_register_allocation(birg);
1416         } else if (birg->main_env->options->vrfy_option == BE_VRFY_ASSERT) {
1417                 assert(be_verify_register_allocation(birg)
1418                                 && "Register allocation invalid");
1419         }
1420         BE_TIMER_POP(t_verify);
1421
1422         obstack_free(&obst, NULL);
1423 }
1424
1425 /**
1426  * Initializes this module.
1427  */
1428 void be_init_straight_alloc(void)
1429 {
1430         static be_ra_t be_ra_straight = {
1431                 be_straight_alloc,
1432         };
1433
1434         FIRM_DBG_REGISTER(dbg, "firm.be.straightalloc");
1435
1436         be_register_allocator("straight", &be_ra_straight);
1437 }
1438
1439 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_straight_alloc);