d0a0737018b2742d1972becc6d6b188dfd474afc
[libfirm] / ir / be / bearch.c
1 /**
2  * Processor architecture specification.
3  * @author Sebastian Hack
4  * @date 11.2.2005
5  *
6  * $Id$
7  */
8
9 #ifdef HAVE_CONFIG_H
10 #include "config.h"
11 #endif
12
13 #ifdef HAVE_ALLOCA_H
14 #include <alloca.h>
15 #endif
16 #ifdef HAVE_MALLOC_H
17 #include <malloc.h>
18 #endif
19
20 #include <string.h>
21
22 #include "bearch.h"
23 #include "ircons_t.h"
24
25 #include "bitset.h"
26 #include "pset.h"
27 #include "entity.h"
28
29 arch_env_t *arch_env_init(arch_env_t *env, const arch_isa_if_t *isa)
30 {
31   memset(env, 0, sizeof(*env));
32   env->isa = isa;
33   return env;
34 }
35
36 arch_env_t *arch_env_add_irn_handler(arch_env_t *env,
37     const arch_irn_handler_t *handler)
38 {
39   assert(env->handlers_tos <= ARCH_MAX_HANDLERS);
40   env->handlers[env->handlers_tos++] = handler;
41   return env;
42 }
43
44 static const arch_irn_ops_t *fallback_irn_ops = NULL;
45
46 int arch_register_class_put(const arch_register_class_t *cls, struct _bitset_t *bs)
47 {
48   if(bs) {
49     int i, n;
50     for(i = 0, n = cls->n_regs; i < n; ++i)
51       bitset_set(bs, i);
52   }
53
54   return cls->n_regs;
55 }
56
57 /**
58  * Get the isa responsible for a node.
59  * @param env The arch environment with the isa stack.
60  * @param irn The node to get the responsible isa for.
61  * @return The irn operations given by the responsible isa.
62  */
63 static INLINE const arch_irn_ops_t *
64 get_irn_ops(const arch_env_t *env, const ir_node *irn)
65 {
66   int i;
67
68   for(i = env->handlers_tos - 1; i >= 0; --i) {
69     const arch_irn_ops_t *ops = env->handlers[i]->get_irn_ops(irn);
70     if(ops)
71       return ops;
72   }
73
74   return fallback_irn_ops;
75 }
76
77 int arch_get_allocatable_regs(const arch_env_t *env, const ir_node *irn,
78     int pos, const arch_register_class_t *cls, bitset_t *bs)
79 {
80   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
81   const arch_register_req_t *req = ops->get_irn_reg_req(irn, pos);
82
83   switch(req->type) {
84     case arch_register_req_type_normal:
85       arch_register_class_put(req->cls, bs);
86       return req->cls->n_regs;
87
88     case arch_register_req_type_limited:
89       return req->data.limited(irn, pos, bs);
90
91     default:
92       assert(0 && "This register requirement case is not covered");
93   }
94
95   return 0;
96 }
97
98 int arch_is_register_operand(const arch_env_t *env,
99     const ir_node *irn, int pos)
100 {
101   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
102   const arch_register_req_t *req = ops->get_irn_reg_req(irn, pos);
103   return req != NULL;
104 }
105
106 int arch_reg_is_allocatable(const arch_env_t *env, const ir_node *irn,
107     int pos, const arch_register_t *reg)
108 {
109   const arch_register_class_t *cls = arch_register_get_class(reg);
110   int n_regs = arch_register_class_n_regs(cls);
111   bitset_t *bs = bitset_alloca(n_regs);
112
113   arch_get_allocatable_regs(env, irn, pos, cls, bs);
114   return bitset_is_set(bs, arch_register_get_index(reg));
115 }
116
117 const arch_register_class_t *
118 arch_get_irn_reg_class(const arch_env_t *env, const ir_node *irn, int pos)
119 {
120   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
121   const arch_register_req_t *req = ops->get_irn_reg_req(irn, pos);
122   return req ? req->cls : NULL;
123 }
124
125 extern const arch_register_t *
126 arch_get_irn_register(const arch_env_t *env, const ir_node *irn, int idx)
127 {
128   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
129   assert(idx >= 0);
130   return ops->get_irn_reg(irn, idx);
131 }
132
133 extern void arch_set_irn_register(const arch_env_t *env,
134     ir_node *irn, int idx, const arch_register_t *reg)
135 {
136   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
137   assert(idx >= 0);
138   ops->set_irn_reg(irn, idx, reg);
139 }