225a0e035e6fbdd367dd0c71e8557b7ae7b127c0
[libfirm] / ir / be / bearch.c
1 /**
2  * Processor architecture specification.
3  * @author Sebastian Hack
4  * @date 11.2.2005
5  *
6  * $Id$
7  */
8 #ifdef HAVE_CONFIG_H
9 #include "config.h"
10 #endif
11
12 #ifdef HAVE_ALLOCA_H
13 #include <alloca.h>
14 #endif
15 #ifdef HAVE_MALLOC_H
16 #include <malloc.h>
17 #endif
18
19 #include <string.h>
20
21 #include "bearch.h"
22 #include "ircons_t.h"
23
24 #include "bitset.h"
25 #include "pset.h"
26 #include "entity.h"
27
28 arch_env_t *arch_env_init(arch_env_t *env, const arch_isa_if_t *isa)
29 {
30   memset(env, 0, sizeof(*env));
31   env->isa = isa;
32   return env;
33 }
34
35 arch_env_t *arch_env_add_irn_handler(arch_env_t *env,
36     const arch_irn_handler_t *handler)
37 {
38   assert(env->handlers_tos <= ARCH_MAX_HANDLERS);
39   env->handlers[env->handlers_tos++] = handler;
40   return env;
41 }
42
43 static const arch_irn_ops_t *fallback_irn_ops = NULL;
44
45 int arch_register_class_put(const arch_register_class_t *cls, struct _bitset_t *bs)
46 {
47   if(bs) {
48     int i, n;
49     for(i = 0, n = cls->n_regs; i < n; ++i)
50       bitset_set(bs, i);
51   }
52
53   return cls->n_regs;
54 }
55
56 /**
57  * Get the isa responsible for a node.
58  * @param env The arch environment with the isa stack.
59  * @param irn The node to get the responsible isa for.
60  * @return The irn operations given by the responsible isa.
61  */
62 static INLINE const arch_irn_ops_t *
63 get_irn_ops(const arch_env_t *env, const ir_node *irn)
64 {
65   int i;
66
67   for(i = env->handlers_tos - 1; i >= 0; --i) {
68     const arch_irn_ops_t *ops = env->handlers[i]->get_irn_ops(irn);
69     if(ops)
70       return ops;
71   }
72
73   return fallback_irn_ops;
74 }
75
76 int arch_get_allocatable_regs(const arch_env_t *env, const ir_node *irn,
77     int pos, const arch_register_class_t *cls, bitset_t *bs)
78 {
79   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
80   const arch_register_req_t *req = ops->get_irn_reg_req(irn, pos);
81
82   switch(req->type) {
83     case arch_register_req_type_normal:
84       arch_register_class_put(req->cls, bs);
85       return req->cls->n_regs;
86
87     case arch_register_req_type_limited:
88       return req->data.limited(irn, pos, bs);
89
90     default:
91       assert(0 && "This register requirement case is not covered");
92   }
93
94   return 0;
95 }
96
97 int arch_reg_is_allocatable(const arch_env_t *env, const ir_node *irn,
98     int pos, const arch_register_t *reg)
99 {
100   const arch_register_class_t *cls = arch_register_get_class(reg);
101   int n_regs = arch_register_class_n_regs(cls);
102   bitset_t *bs = bitset_alloca(n_regs);
103
104   arch_get_allocatable_regs(env, irn, pos, cls, bs);
105   return bitset_is_set(bs, arch_register_get_index(reg));
106 }
107
108 const arch_register_class_t *
109 arch_get_irn_reg_class(const arch_env_t *env, const ir_node *irn, int pos)
110 {
111   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
112   const arch_register_req_t *req = ops->get_irn_reg_req(irn, pos);
113   return req ? req->cls : NULL;
114 }
115
116 extern const arch_register_t *
117 arch_get_irn_register(const arch_env_t *env, const ir_node *irn, int idx)
118 {
119   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
120   assert(idx >= 0);
121   return ops->get_irn_reg(irn, idx);
122 }
123
124 extern void arch_set_irn_register(const arch_env_t *env,
125     ir_node *irn, int idx, const arch_register_t *reg)
126 {
127   const arch_irn_ops_t *ops = get_irn_ops(env, irn);
128   assert(idx >= 0);
129   ops->set_irn_reg(irn, idx, reg);
130 }