Merge Fix: Spills have ProjMs now
[libfirm] / ir / be / amd64 / bearch_amd64.c
1 /*
2  * Copyright (C) 1995-2008 University of Karlsruhe.  All right reserved.
3  *
4  * This file is part of libFirm.
5  *
6  * This file may be distributed and/or modified under the terms of the
7  * GNU General Public License version 2 as published by the Free Software
8  * Foundation and appearing in the file LICENSE.GPL included in the
9  * packaging of this file.
10  *
11  * Licensees holding valid libFirm Professional Edition licenses may use
12  * this file in accordance with the libFirm Commercial License.
13  * Agreement provided with the Software.
14  *
15  * This file is provided AS IS with NO WARRANTY OF ANY KIND, INCLUDING THE
16  * WARRANTY OF DESIGN, MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE.
18  */
19
20 /**
21  * @file
22  * @brief    The main amd64 backend driver file.
23  * @version  $Id: bearch_amd64.c 26909 2010-01-05 15:56:54Z matze $
24  */
25 #include "config.h"
26
27 #include "irgwalk.h"
28 #include "irprog.h"
29 #include "irprintf.h"
30 #include "ircons.h"
31 #include "irgmod.h"
32 #include "irdump.h"
33
34 #include "bitset.h"
35 #include "debug.h"
36
37 #include "be.h"
38 #include "../bearch.h"
39 #include "../benode.h"
40 #include "../belower.h"
41 #include "../besched.h"
42 #include "../beabi.h"
43 #include "../bemodule.h"
44 #include "../begnuas.h"
45 #include "../belistsched.h"
46 #include "../beflags.h"
47 #include "../bespillslots.h"
48
49 #include "bearch_amd64_t.h"
50
51 #include "amd64_new_nodes.h"
52 #include "gen_amd64_regalloc_if.h"
53 #include "amd64_transform.h"
54 #include "amd64_emitter.h"
55
56 DEBUG_ONLY(static firm_dbg_module_t *dbg = NULL;)
57
58 static arch_irn_class_t amd64_classify(const ir_node *irn)
59 {
60         (void) irn;
61         return arch_irn_class_none;
62 }
63
64 static ir_entity *amd64_get_frame_entity(const ir_node *node)
65 {
66         if (is_amd64_FrameAddr(node)) {
67                 const amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr_const(node);
68                 return attr->entity;
69
70         } else if (is_amd64_Store(node)) {
71                 const amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr_const(node);
72                 return attr->entity;
73
74         } else if (is_amd64_Load(node)) {
75                 const amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr_const(node);
76                 return attr->entity;
77         }
78
79         (void) node;
80         /* TODO: return the ir_entity assigned to the frame */
81         return NULL;
82 }
83
84 /**
85  * This function is called by the generic backend to correct offsets for
86  * nodes accessing the stack.
87  */
88 static void amd64_set_frame_offset(ir_node *irn, int offset)
89 {
90         if (is_amd64_FrameAddr(irn)) {
91                 amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr(irn);
92                 attr->fp_offset += offset;
93
94         } else if (is_amd64_Store(irn)) {
95                 amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr(irn);
96                 attr->fp_offset += offset;
97
98         } else if (is_amd64_Load(irn)) {
99                 amd64_SymConst_attr_t *attr = get_amd64_SymConst_attr(irn);
100                 attr->fp_offset += offset;
101
102         }
103 }
104
105 static int amd64_get_sp_bias(const ir_node *irn)
106 {
107         (void) irn;
108         return 0;
109 }
110
111 /* fill register allocator interface */
112
113 static const arch_irn_ops_t amd64_irn_ops = {
114         amd64_classify,
115         amd64_get_frame_entity,
116         amd64_set_frame_offset,
117         amd64_get_sp_bias,
118         NULL,    /* get_inverse             */
119         NULL,    /* get_op_estimated_cost   */
120         NULL,    /* possible_memory_operand */
121         NULL,    /* perform_memory_operand  */
122 };
123
124
125
126 /**
127  * Transforms the standard firm graph into
128  * a amd64 firm graph
129  */
130 static void amd64_prepare_graph(ir_graph *irg)
131 {
132         amd64_irg_data_t *irg_data = amd64_get_irg_data(irg);
133         amd64_transform_graph(irg);
134
135         if (irg_data->dump)
136                 dump_ir_graph(irg, "transformed");
137 }
138
139
140 /**
141  * Called immediatly before emit phase.
142  */
143 static void amd64_finish_irg(ir_graph *irg)
144 {
145         (void) irg;
146 }
147
148 static void amd64_before_ra(ir_graph *irg)
149 {
150         be_sched_fix_flags(irg, &amd64_reg_classes[CLASS_amd64_flags], NULL, NULL);
151 }
152
153
154 static void transform_Reload(ir_node *node)
155 {
156         ir_graph  *irg    = get_irn_irg(node);
157         ir_node   *block  = get_nodes_block(node);
158         dbg_info  *dbgi   = get_irn_dbg_info(node);
159         ir_node   *ptr    = get_irg_frame(irg);
160         ir_node   *mem    = get_irn_n(node, n_be_Reload_mem);
161         ir_mode   *mode   = get_irn_mode(node);
162         ir_entity *entity = be_get_frame_entity(node);
163         const arch_register_t *reg;
164         ir_node   *proj;
165         ir_node   *load;
166
167         ir_node  *sched_point = sched_prev(node);
168
169         load = new_bd_amd64_Load(dbgi, block, ptr, mem, entity);
170         sched_add_after(sched_point, load);
171         sched_remove(node);
172
173         proj = new_rd_Proj(dbgi, load, mode, pn_amd64_Load_res);
174
175         reg = arch_get_irn_register(node);
176         arch_set_irn_register(proj, reg);
177
178         exchange(node, proj);
179 }
180
181 static void transform_Spill(ir_node *node)
182 {
183         ir_graph  *irg    = get_irn_irg(node);
184         ir_node   *block  = get_nodes_block(node);
185         dbg_info  *dbgi   = get_irn_dbg_info(node);
186         ir_node   *ptr    = get_irg_frame(irg);
187         ir_node   *mem    = get_irg_no_mem(irg);
188         ir_node   *val    = get_irn_n(node, n_be_Spill_val);
189         //ir_mode   *mode   = get_irn_mode(val);
190         ir_entity *entity = be_get_frame_entity(node);
191         ir_node   *sched_point;
192         ir_node   *store;
193
194         sched_point = sched_prev(node);
195         store = new_bd_amd64_Store(dbgi, block, ptr, val, mem, entity);
196
197         sched_remove(node);
198         sched_add_after(sched_point, store);
199
200         exchange(node, store);
201 }
202
203 static void amd64_after_ra_walker(ir_node *block, void *data)
204 {
205         ir_node *node, *prev;
206         (void) data;
207
208         for (node = sched_last(block); !sched_is_begin(node); node = prev) {
209                 prev = sched_prev(node);
210
211                 if (be_is_Reload(node)) {
212                         transform_Reload(node);
213                 } else if (be_is_Spill(node)) {
214                         transform_Spill(node);
215                 }
216         }
217 }
218
219 static void amd64_set_frame_entity(ir_node *node, ir_entity *entity)
220 {
221         assert(be_is_Reload(node));
222         be_node_set_frame_entity(node, entity);
223 }
224
225 /**
226  * Collects nodes that need frame entities assigned.
227  */
228 static void amd64_collect_frame_entity_nodes(ir_node *node, void *data)
229 {
230         if (be_is_Reload(node) && be_get_frame_entity(node) == NULL) {
231                 be_fec_env_t  *env   = (be_fec_env_t*)data;
232                 const ir_mode *mode  = get_irn_mode(node);
233                 int            align = get_mode_size_bytes(mode);
234                 be_node_needs_frame_entity(env, node, mode, align);
235         }
236 }
237
238 static void amd64_after_ra(ir_graph *irg)
239 {
240         be_stack_layout_t *stack_layout = be_get_irg_stack_layout(irg);
241         bool               at_begin     = stack_layout->sp_relative ? true : false;
242         be_fec_env_t      *fec_env      = be_new_frame_entity_coalescer(irg);
243
244         /* create and coalesce frame entities */
245         irg_walk_graph(irg, NULL, amd64_collect_frame_entity_nodes, fec_env);
246         be_assign_entities(fec_env, amd64_set_frame_entity, at_begin);
247         be_free_frame_entity_coalescer(fec_env);
248
249         irg_block_walk_graph(irg, NULL, amd64_after_ra_walker, NULL);
250 }
251
252 /**
253  * Initializes the code generator.
254  */
255 static void amd64_init_graph(ir_graph *irg)
256 {
257         struct obstack   *obst     = be_get_be_obst(irg);
258         amd64_irg_data_t *irg_data = OALLOCZ(obst, amd64_irg_data_t);
259         irg_data->dump = (be_get_irg_options(irg)->dump_flags & DUMP_BE) ? 1 : 0;
260
261         be_birg_from_irg(irg)->isa_link = irg_data;
262 }
263
264
265 typedef ir_node *(*create_const_node_func) (dbg_info *dbg, ir_node *block);
266
267 /**
268  * Used to create per-graph unique pseudo nodes.
269  */
270 static inline ir_node *create_const(ir_graph *irg, ir_node **place,
271                                     create_const_node_func func,
272                                     const arch_register_t* reg)
273 {
274         ir_node *block, *res;
275
276         if (*place != NULL)
277                 return *place;
278
279         block = get_irg_start_block(irg);
280         res = func(NULL, block);
281         arch_set_irn_register(res, reg);
282         *place = res;
283
284         return res;
285 }
286
287 extern const arch_isa_if_t amd64_isa_if;
288 static amd64_isa_t amd64_isa_template = {
289         {
290                 &amd64_isa_if,             /* isa interface implementation */
291                 N_AMD64_REGISTERS,
292                 amd64_registers,
293                 N_AMD64_CLASSES,
294                 amd64_reg_classes,
295                 &amd64_registers[REG_RSP],  /* stack pointer register */
296                 &amd64_registers[REG_RBP],  /* base pointer register */
297                 &amd64_reg_classes[CLASS_amd64_gp],  /* link pointer register class */
298                 3,                           /* power of two stack alignment for calls, 2^2 == 4 */
299                 NULL,                        /* main environment */
300                 7,                           /* costs for a spill instruction */
301                 5,                           /* costs for a reload instruction */
302                 false,                       /* no custom abi handling */
303         },
304 };
305
306 /**
307  * Initializes the backend ISA
308  */
309 static arch_env_t *amd64_init(FILE *outfile)
310 {
311         amd64_isa_t *isa = XMALLOC(amd64_isa_t);
312         *isa = amd64_isa_template;
313
314         be_emit_init(outfile);
315
316         amd64_register_init();
317         amd64_create_opcodes(&amd64_irn_ops);
318
319         return &isa->base;
320 }
321
322
323
324 /**
325  * Closes the output file and frees the ISA structure.
326  */
327 static void amd64_done(void *self)
328 {
329         amd64_isa_t *isa = (amd64_isa_t*)self;
330
331         /* emit now all global declarations */
332         be_gas_emit_decls(isa->base.main_env);
333
334         be_emit_exit();
335         free(self);
336 }
337
338
339 /**
340  * Get the register class which shall be used to store a value of a given mode.
341  * @param self The this pointer.
342  * @param mode The mode in question.
343  * @return A register class which can hold values of the given mode.
344  */
345 static const arch_register_class_t *amd64_get_reg_class_for_mode(const ir_mode *mode)
346 {
347         assert(!mode_is_float(mode));
348         return &amd64_reg_classes[CLASS_amd64_gp];
349 }
350
351
352
353 typedef struct {
354         be_abi_call_flags_bits_t flags;
355         ir_graph *irg;
356 } amd64_abi_env_t;
357
358 /**
359  * Get the between type for that call.
360  * @param self The callback object.
361  * @return The between type of for that call.
362  */
363 static ir_type *amd64_get_between_type(ir_graph *irg)
364 {
365         static ir_type *between_type = NULL;
366         static ir_entity *old_bp_ent = NULL;
367         (void) irg;
368
369         if(!between_type) {
370                 ir_entity *ret_addr_ent;
371                 ir_type *ret_addr_type = new_type_primitive(mode_P);
372                 ir_type *old_bp_type   = new_type_primitive(mode_P);
373
374                 between_type           = new_type_class(new_id_from_str("amd64_between_type"));
375                 old_bp_ent             = new_entity(between_type, new_id_from_str("old_bp"), old_bp_type);
376                 ret_addr_ent           = new_entity(between_type, new_id_from_str("old_bp"), ret_addr_type);
377
378                 set_entity_offset(old_bp_ent, 0);
379                 set_entity_offset(ret_addr_ent, get_type_size_bytes(old_bp_type));
380                 set_type_size_bytes(between_type, get_type_size_bytes(old_bp_type) + get_type_size_bytes(ret_addr_type));
381         }
382
383         return between_type;
384 }
385
386 static const be_abi_callbacks_t amd64_abi_callbacks = {
387         amd64_get_between_type,
388 };
389
390 static const arch_register_t *gpreg_param_reg_std[] = {
391         &amd64_registers[REG_RDI],
392         &amd64_registers[REG_RSI],
393         &amd64_registers[REG_RDX],
394         &amd64_registers[REG_RCX],
395         &amd64_registers[REG_R8],
396         &amd64_registers[REG_R9],
397 };
398
399 static const arch_register_t *amd64_get_RegParam_reg(int n)
400 {
401         assert(n < 6 && n >=0 && "register param > 6 requested");
402         return gpreg_param_reg_std[n];
403 }
404
405 /**
406  * Get the ABI restrictions for procedure calls.
407  * @param self        The this pointer.
408  * @param method_type The type of the method (procedure) in question.
409  * @param abi         The abi object to be modified
410  */
411 static void amd64_get_call_abi(const void *self, ir_type *method_type,
412                            be_abi_call_t *abi)
413 {
414         ir_type  *tp;
415         ir_mode  *mode;
416         int       i, n = get_method_n_params(method_type);
417         be_abi_call_flags_t call_flags;
418         int no_reg = 0;
419
420         (void) self;
421
422         /* set abi flags for calls */
423         call_flags.bits.left_to_right         = 0;
424         call_flags.bits.store_args_sequential = 0;
425         call_flags.bits.try_omit_fp           = 1;
426         call_flags.bits.fp_free               = 0;
427         call_flags.bits.call_has_imm          = 1;
428
429         /* set stack parameter passing style */
430         be_abi_call_set_flags(abi, call_flags, &amd64_abi_callbacks);
431
432         for (i = 0; i < n; i++) {
433                 tp   = get_method_param_type(method_type, i);
434                 mode = get_type_mode(tp);
435                 //d// printf ("MODE %p %p XX %d\n", mode, mode_Iu, i);
436
437                 if (!no_reg && i < 6 && mode_is_data (mode)) {
438                         //d// printf("TEST%d\n", i);
439                         be_abi_call_param_reg(abi, i, amd64_get_RegParam_reg (i),
440                                               ABI_CONTEXT_BOTH);
441                 /* default: all parameters on stack */
442                 } else {
443                         no_reg = 1;
444                         be_abi_call_param_stack(abi, i, mode, 8, 0, 0, ABI_CONTEXT_BOTH);
445                 }
446         }
447
448         /* TODO: set correct return register */
449         /* default: return value is in R0 resp. F0 */
450         if (get_method_n_ress(method_type) > 0) {
451                 tp   = get_method_res_type(method_type, 0);
452                 mode = get_type_mode(tp);
453
454                 /* FIXME: No floating point yet */
455                 /* be_abi_call_res_reg(abi, 0,
456                         mode_is_float(mode) ? &amd64_fp_regs[REG_F0] : &amd64_registers[REG_R0], ABI_CONTEXT_BOTH); */
457
458                 be_abi_call_res_reg(abi, 0,
459                         &amd64_registers[REG_RAX], ABI_CONTEXT_BOTH);
460         }
461 }
462
463 /**
464  * Returns the necessary byte alignment for storing a register of given class.
465  */
466 static int amd64_get_reg_class_alignment(const arch_register_class_t *cls)
467 {
468         ir_mode *mode = arch_register_class_mode(cls);
469         return get_mode_size_bytes(mode);
470 }
471
472 static void amd64_lower_for_target(void)
473 {
474         lower_params_t params = {
475                 4,                                     /* def_ptr_alignment */
476                 LF_COMPOUND_RETURN | LF_RETURN_HIDDEN, /* flags */
477                 ADD_HIDDEN_ALWAYS_IN_FRONT,            /* hidden_params */
478                 NULL,                                  /* find pointer type */
479                 NULL,                                  /* ret_compound_in_regs */
480         };
481
482         /* lower compound param handling */
483         lower_calls_with_compounds(&params);
484 }
485
486 static int amd64_is_mux_allowed(ir_node *sel, ir_node *mux_false,
487                                 ir_node *mux_true)
488 {
489         (void) sel;
490         (void) mux_false;
491         (void) mux_true;
492         return false;
493 }
494
495 /**
496  * Returns the libFirm configuration parameter for this backend.
497  */
498 static const backend_params *amd64_get_backend_params(void) {
499         static backend_params p = {
500                 0,     /* no inline assembly */
501                 1,     /* support Rotl nodes */
502                 0,     /* little endian */
503                 NULL,  /* will be set later */
504                 amd64_is_mux_allowed,  /* parameter for if conversion */
505                 64,    /* machine size */
506                 NULL,  /* float arithmetic mode */
507                 0,     /* size of long double */
508                 0,     /* no trampoline support: size 0 */
509                 0,     /* no trampoline support: align 0 */
510                 NULL,  /* no trampoline support: no trampoline builder */
511                 8      /* alignment of stack parameter: typically 4 (32bit) or 8 (64bit) */
512         };
513         return &p;
514 }
515
516 static ir_graph **amd64_get_backend_irg_list(const void *self,
517                                                 ir_graph ***irgs)
518 {
519         (void) self;
520         (void) irgs;
521         return NULL;
522 }
523
524 static asm_constraint_flags_t amd64_parse_asm_constraint(const char **c)
525 {
526         (void) c;
527         return ASM_CONSTRAINT_FLAG_INVALID;
528 }
529
530 static int amd64_is_valid_clobber(const char *clobber)
531 {
532         (void) clobber;
533         return 0;
534 }
535
536 static int amd64_register_saved_by(const arch_register_t *reg, int callee)
537 {
538         if (callee) {
539                 /* check for callee saved */
540                 if (reg->reg_class == &amd64_reg_classes[CLASS_amd64_gp]) {
541                         switch (reg->index) {
542                         case REG_GP_RBX:
543                         case REG_GP_RBP:
544                         case REG_GP_R12:
545                         case REG_GP_R13:
546                         case REG_GP_R14:
547                         case REG_GP_R15:
548                                 return 1;
549                         default:
550                                 return 0;
551                         }
552                 }
553         } else {
554                 /* check for caller saved */
555                 if (reg->reg_class == &amd64_reg_classes[CLASS_amd64_gp]) {
556                         switch (reg->index) {
557                         case REG_GP_RAX:
558                         case REG_GP_RCX:
559                         case REG_GP_RDX:
560                         case REG_GP_RSI:
561                         case REG_GP_RDI:
562                         case REG_GP_R8:
563                         case REG_GP_R9:
564                         case REG_GP_R10:
565                         case REG_GP_R11:
566                                 return 1;
567                         default:
568                                 return 0;
569                         }
570                 }
571         }
572         return 0;
573 }
574
575 const arch_isa_if_t amd64_isa_if = {
576         amd64_init,
577         amd64_lower_for_target,
578         amd64_done,
579         NULL,                /* handle intrinsics */
580         amd64_get_reg_class_for_mode,
581         amd64_get_call_abi,
582         amd64_get_reg_class_alignment,
583     amd64_get_backend_params,
584         amd64_get_backend_irg_list,
585         NULL,                    /* mark remat */
586         amd64_parse_asm_constraint,
587         amd64_is_valid_clobber,
588
589         amd64_init_graph,
590         NULL,              /* get_pic_base */
591         NULL,              /* before_abi */
592         amd64_prepare_graph,
593         amd64_before_ra,
594         amd64_after_ra,
595         amd64_finish_irg,
596         amd64_gen_routine,
597         amd64_register_saved_by,
598 };
599
600 BE_REGISTER_MODULE_CONSTRUCTOR(be_init_arch_amd64)
601 void be_init_arch_amd64(void)
602 {
603         be_register_isa_if("amd64", &amd64_isa_if);
604         FIRM_DBG_REGISTER(dbg, "firm.be.amd64.cg");
605         amd64_init_transform();
606 }